CN109065519A - 一种半导体芯片封装器件 - Google Patents
一种半导体芯片封装器件 Download PDFInfo
- Publication number
- CN109065519A CN109065519A CN201810609499.4A CN201810609499A CN109065519A CN 109065519 A CN109065519 A CN 109065519A CN 201810609499 A CN201810609499 A CN 201810609499A CN 109065519 A CN109065519 A CN 109065519A
- Authority
- CN
- China
- Prior art keywords
- groove
- lead frame
- plastic packaging
- pin
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16245—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Lead Frames For Integrated Circuits (AREA)
Abstract
本申请公开了一种半导体芯片封装器件,包括:引线框架,包括自所述引线框架的第一表面向第二表面延伸的第一凹槽、自所述第二表面向第一表面延伸的第二凹槽、自所述第二表面向第一表面延伸的第三凹槽,其中,所述第一凹槽与所述第二凹槽相通以形成通孔,所述第三凹槽位于所述引线框架的边缘;芯片,电性连接所述引线框架;塑封层,塑封料将所述引线框架的全部或部分所述第一侧面、以及所述芯片包裹,所述第一凹槽被所述塑封料填充,以构成所述塑封层;电镀层,所述电镀层设置在所述引线框架的第二表面,且延伸入所述第三凹槽、或所述第三凹槽和所述第二凹槽。通过上述方式,本申请能够增加半导体封装器件的引脚供焊锡攀爬的面积。
Description
技术领域
本申请涉及半导体芯片技术领域,特别是涉及一种半导体芯片封装器件。
背景技术
随着科学技术地快速发展,半导体芯片封装器件的研发、生产不断向着高密度、高性能、高可靠性和低成本的方向发展。这带来的结果是半导体芯片封装器件的体积不断减小,设置在半导体芯片封装器件上的引脚数量大大增加,引脚之间的距离越来越小,引脚的密度越来越大。
本申请的发明人在长期研究过程中发现,在对现有的半导体芯片封装器件(例如,四边扁平无引脚封装器件、方形扁平无引脚封装器件等)进行焊接的过程中,经常出现焊接性能不佳的情况,这是因为现有的半导体封装器件的引脚仅有底部很小的区域可供焊锡攀爬。
发明内容
本申请主要解决的技术问题是提供一种半导体芯片封装器件,能够增加半导体封装器件的引脚供焊锡攀爬的面积。
为解决上述技术问题,本申请采用的一个技术方案是:提供一种半导体芯片封装器件,包括:
引线框架,包括自所述引线框架的第一表面向第二表面延伸的第一凹槽、自所述第二表面向第一表面延伸的第二凹槽、自所述第二表面向第一表面延伸的第三凹槽,其中,所述第一凹槽与所述第二凹槽相通以形成通孔,所述第三凹槽位于所述引线框架的边缘;
芯片,电性连接所述引线框架;
塑封层,塑封料将所述引线框架的全部或部分所述第一侧面、以及所述芯片包裹,所述第一凹槽被所述塑封料填充,以构成所述塑封层;
电镀层,所述电镀层设置在所述引线框架的第二表面,且延伸入所述第三凹槽、或所述第三凹槽和所述第二凹槽。
其中,所述引线框架包括基岛和位于所述基岛周围的引脚,所述引脚包括位于所述第一表面一侧的内引脚和位于所述第二表面一侧的外引脚,所述基岛和引脚之间以所述通孔间隔,所述芯片安装于所述基岛上,且所述芯片通过导线与所述内引脚电性连接。
其中,所述内引脚的表面形成有金属层,所述芯片通过导线与所述金属层电性连接。
其中,所述引线框架包括以所述通孔间隔的引脚,所述引脚包括位于所述第一表面一侧的内引脚和位于所述第二表面一侧的外引脚,所述芯片表面设置有凸柱,所述凸柱电性连接所述通孔周围的所述内引脚。
其中,所述第二凹槽在所述第一表面上的投影覆盖所述第一凹槽在所述第一表面上的投影,所述塑封层填充所述第一凹槽且凸出于所述第二凹槽内。
其中,所述电镀层延伸入所述第三凹槽的侧边和底边;或者,所述电镀层延伸入所述第三凹槽的侧边和底边、以及所述第二凹槽未被所述塑封料覆盖的侧边和底边。
其中,所述第三凹槽在所述引线框架的端部形成台阶部。
其中,所述半导体封装器件的所述引脚在沿所述第二凹槽、所述第三凹槽连线方向的竖向截面为T形。
其中,所述塑封层部分覆盖所述引线框架的所述第一表面,所述台阶部包括靠近所述塑封层的竖直方向上的侧边,所述侧边位于所述塑封层的投影区外。
其中,所述塑封层完全覆盖所述引线框架的所述第一表面,所述台阶部的边缘位于所述塑封层的投影区内。
本申请的有益效果是:区别于现有技术的情况,本申请所提供的半导体芯片封装器件包括:自引线框架的第二表面向第一表面延伸的第二凹槽和第三凹槽,电镀层覆盖金属板的第二表面且延伸入第三凹槽或者第二凹槽和第三凹槽内。通过上述方式,可以使半导体芯片封装阵列的引脚形成多面具有电镀层的结构,增加了供焊锡攀爬的面积,进而提高了焊接性能,增加了半导体芯片封装阵列的良率。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。其中:
图1是本申请半导体芯片封装方法一实施方式的流程示意图;
图2是图1中步骤S101-S107对应的一实施方式的结构示意图;
图3是图1中步骤S103-S107对应的另一实施方式的结构示意图;
图4是图1中步骤S104-S107对应的另一实施方式的结构示意图;
图5是图1中步骤S104-S107对应的另一实施方式的结构示意图;
图6是本申请半导体芯片封装阵列一实施方式的结构示意图;
图7是本申请半导体芯片封装阵列另一实施方式的结构示意图;
图8是本申请半导体芯片封装阵列另一实施方式的结构示意图;
图9是本申请半导体芯片封装阵列另一实施方式的结构示意图;
图10是本申请半导体芯片封装阵列另一实施方式的结构示意图;
图11是本申请半导体芯片封装器件一实施方式的结构示意图;
图12是本申请半导体芯片封装器件另一实施方式的结构示意图;
图13是本申请半导体芯片封装器件另一实施方式的结构示意图;
图14是本申请半导体芯片封装器件另一实施方式的结构示意图;
图15是本申请半导体芯片封装器件另一实施方式的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性的劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
请参阅图1-图2,图1为本申请半导体芯片封装方法一实施方式的流程示意图,图2为图1中步骤S101-S107对应的一实施方式的结构示意图,图3为图1中步骤S103-S107对应的另一实施方式的结构示意图,图4为图1中步骤S104-S107对应的另一实施方式的结构示意图,图5为图1中步骤S104-S107对应的另一实施方式的结构示意图,该方法包括:
S101:提供一具有第一表面及第二表面的金属板。
具体地,请参阅图2a,金属板10包括第一表面100和第二表面102。在一个应用场景中,金属板10的材质可以为铜及其合金等,也可以为铁镍合金等具有良好导电性、导热性以及较好机械强度的材料,金属板10只需满足能够用于制作半导体芯片封装器件的引线框架的条件即可。
S102:在金属板的第一表面形成第一凹槽,以定义出多个矩阵排列的承载单元。
具体地,请参见图2b,在一个应用场景中,可以利用蚀刻等工艺在金属板10的第一表面100上形成多个第一凹槽12,进而定义出多个矩阵排列的承载单元(未标示)。所谓承载单元,是用于承载芯片的最小单元,其具体范围可由后续芯片正装还是倒装的方式决定,具体可参见下面的相关内容。本申请是在金属板10的一侧进行半蚀刻形成第一凹槽12,然后在该金属板10上进行后续芯片14塑封,与传统的在蚀通的引线框架进行芯片塑封相比,本申请所提供的方案增强了框架的强度。
S103:将芯片电性连接于承载单元。
具体地,在一个实施方式中,如图2c-2d所示,芯片14可以正装于承载单元16,承载单元16设置有以第一凹槽12间隔的基岛160和引脚162(仅示意标出一个,一个承载单元16可包含多个引脚162),引脚162包括位于金属板10的第一表面100一侧的内引脚1620和位于金属板10的第二表面102一侧的外引脚1622,上述步骤S103具体包括:将芯片14安装在承载单元16的基岛160上,采用导线18电性连接芯片14与承载单元16的内引脚1620。在本实施例中,芯片14可通过导线18将信号传输给引脚162或通过导线18接收引脚162传输的信号。其中,导线18的材质可以为金、铝、铜以及铜-铁系、铜-镍-硅系、铜-铬系、铜-镍-锡系合金中的任一种或多种的组合物,只需该导线18具有导电功能且较好的机械强度,抗应力松弛特性即可。
在一个应用场景中,在上述步骤采用导线18电性连接芯片14与承载单元16的内引脚1620之前,还包括:在内引脚1620的表面形成金属层11;上述步骤采用导线18电性连接芯片14与承载单元16的内引脚1620包括:采用导线18电性连接芯片14与承载单元16的内引脚1620表面的金属层11。在本实施例中,在内引脚1620上形成金属层11的方式可以是电镀(例如,局部电镀、复合电镀、脉冲电镀、电铸、机械镀等)等方式,金属层11的材质可以为镍、铬、铜、锌、镉等具有导电性的金属材料,本申请对此不做限定。
在另一个实施方式中,如图3a所示,芯片14可以倒装于承载单元16a,承载单元16a设置有以第一凹槽12间隔的引脚162a(仅示意标出一个,一个承载单元16a可包含多个引脚162a),引脚162a包括位于金属板10的第一表面100一侧的内引脚1620a和位于金属板10的第二表面102一侧的外引脚1622a,上述步骤S103具体包括:芯片14表面设置有凸柱140,凸柱140电性连接第一凹槽12周围的内引脚1620a。
S104:用塑封料对承载单元进行塑封以形成塑封层,第一凹槽被塑封料填充。
具体地,塑封料的材质可以是环氧树脂等透明或者非透明的材质。当芯片14采用正装的方式时,如图2e所示,上述步骤S104具体包括:形成矩阵排列的多个分立的塑封体13,塑封体13与承载单元16一一对应。在本实施例中,相邻塑封体13之间的塑封层15互不相连。塑封层15覆盖该承载单元16对应的第一凹槽12、芯片14、导线18、以及覆盖金属板10的第一表面100对应内引脚1620的区域。
当然,在其他应用场景中,当芯片14采用正装的方式时,形成塑封体的方式也可为其他,如图4a所示,上述步骤S104具体包括:形成一个或多个塑封体13a,单个塑封体13a内包含多个矩阵排列的承载单元16。
类似的,当芯片14采用倒装的方式时,塑封的方式与上述实施例中芯片14采用正装类似,具体可参见图3b和图5a,在此不再赘述。
S105:在金属板的第二表面形成第二凹槽和第三凹槽,第二凹槽与第一凹槽相通以形成通孔,第三凹槽连接相邻的承载单元。
具体地,在一个应用场景中,请参阅图2f-2g,上述步骤S105具体包括:
A、在金属板10的第二表面102形成图形化的掩膜17;
B、蚀刻金属板10的第二表面102的无掩膜17覆盖的区域,以形成第二凹槽190和第三凹槽192,并使第二凹槽190与第一凹槽12相通。
在本实施例中,在金属板10的第二表面102形成图形化的掩膜17,掩膜17覆盖金属板10的第二表面102不需要进行蚀刻的区域。第一凹槽12两侧的引脚162与基岛160对应第二表面102部分区域覆盖有掩膜17,掩膜17在第一凹槽12的下方形成开口(未标示),第一凹槽12在金属板10第二表面102的正投影(未标示)位于该开口内,且该正投影的边界(未标示)与该开口的边界不接触。对金属板10的第二表面102没有覆盖掩膜17的区域进行蚀刻,以同时形成第二凹槽190和第三凹槽192。继续蚀刻金属板10的第二表面102无掩膜17区域,以使第二凹槽190的底面x1高于第一凹槽12的底面x2,进而使第二凹槽190与第一凹槽12相通。此时,第二凹槽190在第一表面100上的投影覆盖第一凹槽12在第一表面100上的投影,且第一凹槽12的底部x2凸出于第二凹槽190中以使第一凹槽12中的塑封料15凸出于第二凹槽190内。该塑封料15凸出的部分可以使形成的半导体芯片封装器件在进行焊接安装工作时避免引脚162与基岛160上的焊料连接,发生短路,并同时增强金属板10的强度。当然,在其他实施例中,蚀刻金属板10的第二表面102形成的第二凹槽190的底面x1还可与第一凹槽12的底面x2重合,本申请对此不作限定。
在另一个应用场景中,当上述步骤S104形成的塑封体13与承载单元16一一对应时,相邻塑封体13间的间距d1大于第三凹槽192的宽度d2,其中,相邻塑封体13之间的间距d1是指相邻塑封体13的相邻的塑封料15的边缘在第一表面100上的投影之间的距离,第三凹槽192的宽度d2是指第三凹槽192两个侧边在在第一表面100上的投影的之间的距离。这种设计方式可以避免后续进行塑封体13切割分离时,引脚162发生弯折或脱落现象。
在其他应用场景中,芯片14可以采取倒装的方式,且形成第二凹槽和第三凹槽的方式与上述类似,在此不再赘述,具体可参见图3c-3d,图4b-4c,图5b-5c。
S106:在金属板的第二表面形成电镀层,电镀层延伸入第三凹槽、或第二凹槽和第三凹槽内。
具体地,请参阅图2h,可以利用电镀等工艺在金属板10的第二表面102形成电镀层110,电镀层110的材质可以是锡、铜、金、镍、铅等金属构成。在本实施例中,电镀层110延伸入第二凹槽190和第三凹槽192,电镀层110可以仅覆盖这两个凹槽的侧壁,也可以还覆盖这两个凹槽的底面。在其他实施例中,电镀层110也可以只延伸入第三凹槽192或第二凹槽190。
在其他应用场景中,芯片14采取倒装的方式,形成电镀层方式与上述类似,在此不再赘述,具体可参见图3e,图4d,图5d。
S107:分离塑封层以形成独立的半导体芯片封装器件。
具体地,该步骤S107包括:对塑封层15进行分割,得到独立的半导体芯片封装器件2,使半导体芯片封装器件2的引脚162在沿第二凹槽190、第三凹槽192连线方向的竖向截面为T形。
在一个应用场景中,可以采用冲切或切割的方式分离塑封层15,得到独立的半导体芯片封装器件2,其中,获得的每个半导体封装器件2均为一个完整的芯片封装单元,该半导体封装器件2包括芯片14、覆盖芯片14的塑封层15,以及与芯片14对应的导线18。在对塑封层15进行分离时,需要沿经过金属板10的分离线111对塑封层15进行分离,其中,分离线111位于第三凹槽192对应的区域,分离线111可以位于第三凹槽192对应的中央区域,也可偏离中央区域,本申请对此不作限定。
在另一个应用场景中,在分离塑封层15时,为防止金属板10上的引脚162在分离时弯折,还可在第二凹槽190和第三凹槽192的下方设置垫块(图未示),其中,垫块可以完全填充金属板10第二表面102的第二凹槽190和第三凹槽192。在其他实施例中,垫块还可以仅充满第三凹槽192,或部分支撑第三凹槽192的底面,本申请对此不做限定。
总而言之,采用本申请所提供的半导体封装方法所形成的外引脚1622除包含传统的可供焊锡攀爬的第二表面102对应的区域外,还包括可供焊锡攀爬的台阶部(例如,第三凹槽192、第二凹槽190形成的区域),该台阶部的侧边和底边均可供焊锡攀爬,进而增加了外引脚1622供焊锡攀爬的面积,进而提高了焊接性能,增加了半导体芯片封装器件的良率。
请参阅图6-图10,图6为本申请半导体芯片封装阵列一实施方式的结构示意图,图7为本申请半导体芯片封装阵列另一实施方式的结构示意图,图8为本申请半导体芯片封装阵列另一实施方式的结构示意图,图9为本申请半导体芯片封装阵列另一实施方式的结构示意图,图10为本申请半导体芯片封装阵列另一实施方式的结构示意图。该半导体芯片封装阵列3由上述方法S101-S106制备获得。具体地,该半导体芯片封装阵列3包括:
引线框架30,引线框架30包括:多个矩阵排列的承载单元300、自引线框架30的第一表面302向第二表面304延伸的第一凹槽306、自第二表面304向第一表面302延伸的第二凹槽308、自第二表面304向第一表面302延伸的第三凹槽301,其中,第一凹槽306与第二凹槽308相通以形成通孔,第三凹槽301连接相邻的承载单元300;
芯片32,芯片32设置在承载单元300上,且与承载单元300电性连接;在一个应用场景中,如图6所示,芯片32采用正装的方式与承载单元300电性连接。承载单元300设置有以通孔(或第一凹槽306)间隔的基岛3000和引脚3002,引脚3002包括位于引线框架30的第一表面302一侧的内引脚A和位于引线框架30的第二表面304一侧的外引脚B,芯片32通过导线C电性连接内引脚A。在一个实施方式中,内引脚A的表面设有金属层D,导线C电性连接芯片32与金属层D。在本实施例中,引脚3002在沿第二凹槽308、第三凹槽301连线方向的竖向截面为T形,当然,在其他实施例中,引脚3002也可为其他形状,本申请对此不作限定。在另一个应用场景中,如图7所示,芯片32也可采用倒装的方式与承载单元300'电连接。承载单元300'设置有以通孔(或第一凹槽306')间隔的引脚3002',引脚3002'包括位于引线框架30'的第一表面302'一侧的内引脚A'和位于引线框架30'的第二表面304'一侧的外引脚B',芯片32表面设置有凸柱320,凸柱320电性连接通孔周围的内引脚A'。
塑封层34,塑封料将芯片32和至少部分承载单元300包裹,第一凹槽306被塑封料填充,以构成塑封层34;在一个应用场景中,第二凹槽308在第一表面302上的投影覆盖第一凹槽306在第一表面302上的投影,塑封层34填充第一凹槽306且凸出于第二凹槽308内,当然,在其他应用场景中,塑封层34也可只填充第一凹槽306且不凸出于第二凹槽308,本申请对此不作限定。在另一个应用场景中,请继续参阅图6,塑封层34由矩阵排列的多个分立的塑封体(未标示)构成,且塑封体与承载单元300一一对应。相邻塑封体间的间距d3大于第三凹槽的宽度d4。在另一个应用场景中,如图8所示,塑封层34”由一个或多个塑封体构成,单个塑封体内包含多个矩阵排列的承载单元300。当芯片采取倒装的形式时,塑封层的结构与上述类似,在此不再赘述,具体可参见图7和图9。
电镀层36,电镀层36设置在引线框架30的第二表面304,且延伸入第三凹槽301和第二凹槽308,具体而言,电镀层36延伸入第三凹槽301的侧边(未标示)和底边(未标示)、以及第二凹槽308未被塑封料覆盖的侧边(未标示)和底边(未标示)。在其他实施方式中,如图10所示,电镀层36”也可只延伸入第三凹槽308”的侧边和底边。
请参阅图11-图15,图11为本申请半导体芯片封装器件一实施方式的结构示意图,图12为本申请半导体芯片封装器件另一实施方式的结构示意图,图13为本申请半导体芯片封装器件另一实施方式的结构示意图,图14为本申请半导体芯片封装器件另一实施方式的结构示意图,图15为本申请半导体芯片封装器件另一实施方式的结构示意图。该半导体芯片封装器件4由上述方法S101-S107制备获得。具体地,该半导体芯片封装器件4包括:
引线框架40,包括自引线框架40的第一表面400向第二表面402延伸的第一凹槽404、自第二表面402向第一表面400延伸的第二凹槽406、自第二表面402向第一表面400延伸的第三凹槽408,其中,第一凹槽404与第二凹槽406相通以形成通孔,第三凹槽408位于引线框架40的边缘;在一个应用场景中,如图11所示,第二凹槽406在第一表面400上的投影覆盖第一凹槽404在第一表面400上的投影,第二凹槽406在第一表面400上的投影可以比第一凹槽404在第一表面400上的投影大,也可以相同,本申请对此不作限定;在另一个应用场景中,请继续参阅图11,第三凹槽408在引线框架40的端部形成台阶部,该台阶部使得半导体封装器件4的引脚401在沿第二凹槽406、第三凹槽408连线方向的竖向截面为T形。当然,在其他应用场景中,第三凹槽408也可在引线框架40的端部形成其他形状,例如斜坡等,本申请对此不作限定。
芯片42,电性连接引线框架40;在一个应用场景中,如图11所示,芯片42采用正装的方式电性连接引线框架40;引线框架40包括基岛403和位于基岛403周围的引脚401,引脚401包括位于第一表面400一侧的内引脚E和位于第二表面402一侧的外引脚F,基岛403和引脚401之间以通孔(或第一凹槽404)间隔,芯片42安装于基岛403上,且芯片42通过导线G与内引脚E电性连接。在本实施例中,内引脚E的表面还形成有金属层H,芯片42通过导线G与金属层H电性连接。在另一个实施方式中,如图12所示,芯片42采用倒装的方式与引线框架40'电性连接。引线框架40'包括以通孔(或第一凹槽404)间隔的引脚401',引脚401'包括位于第一表面400'一侧的内引脚E'和位于第二表面402'一侧的外引脚F',芯片42表面设置有凸柱420,凸柱420电性连接通孔周围的内引脚E'。
塑封层44,塑封料将引线框架40的全部或部分第一侧面400、以及芯片42包裹,第一凹槽404被塑封料填充,以构成塑封层44;在本实施例中,塑封层44填充第一凹槽404且凸出于第二凹槽406内,当然,在其他实施例中,塑封层44也可只填充第一凹槽404而不凸出于第二凹槽406内。另外,在本实施例中,请继续参阅图11,塑封层44部分覆盖引线框架40的第一表面400,台阶部(即第三凹槽408)包括靠近塑封层44的竖直方向上的侧边J,侧边J位于塑封层44的投影区外。在另一个实施方式中,请参阅图13,塑封层44'完全覆盖引线框架40的第一表面400,台阶部(即第三凹槽408)的边缘位于塑封层44'的投影区内。类似的,当芯片42采用倒装的方式时,塑封层的结构可参见图12和14,在此不再赘述。
电镀层46,电镀层46设置在引线框架40的第二表面402,且延伸入第三凹槽408和第二凹槽406。具体地,电镀层46延伸入第三凹槽408的侧边(未标示)和底边(未标示)、以及第二凹槽406未被塑封料覆盖的侧边(未标示)和底边(未标示)。在其他实施例中,请参阅图15,电镀层46'也可只延伸入第三凹槽408的侧边和底边,而不延伸入第二凹槽406。
总而言之,区别于现有技术的情况,本申请所提供的半导体芯片封装器件包括:自引线框架的第二表面向第一表面延伸的第二凹槽和第三凹槽,电镀层覆盖金属板的第二表面且延伸入第三凹槽或者第二凹槽和第三凹槽内。通过上述方式,可以使半导体芯片封装阵列的引脚形成多面具有电镀层的结构,增加了供焊锡攀爬的面积,进而提高了焊接性能,增加了半导体芯片封装阵列的良率。
以上仅为本申请的实施方式,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。
Claims (10)
1.一种半导体芯片封装器件,其特征在于,包括:
引线框架,包括自所述引线框架的第一表面向第二表面延伸的第一凹槽、自所述第二表面向第一表面延伸的第二凹槽、自所述第二表面向第一表面延伸的第三凹槽,其中,所述第一凹槽与所述第二凹槽相通以形成通孔,所述第三凹槽位于所述引线框架的边缘;
芯片,电性连接所述引线框架;
塑封层,塑封料将所述引线框架的全部或部分所述第一侧面、以及所述芯片包裹,所述第一凹槽被所述塑封料填充,以构成所述塑封层;
电镀层,所述电镀层设置在所述引线框架的第二表面,且延伸入所述第三凹槽、或所述第三凹槽和所述第二凹槽。
2.根据权利要求1所述的半导体封装器件,其特征在于,所述引线框架包括基岛和位于所述基岛周围的引脚,所述引脚包括位于所述第一表面一侧的内引脚和位于所述第二表面一侧的外引脚,所述基岛和引脚之间以所述通孔间隔,所述芯片安装于所述基岛上,且所述芯片通过导线与所述内引脚电性连接。
3.根据权利要求2所述的半导体封装器件,其特征在于,所述内引脚的表面形成有金属层,所述芯片通过导线与所述金属层电性连接。
4.根据权利要求1所述的半导体封装器件,其特征在于,所述引线框架包括以所述通孔间隔的引脚,所述引脚包括位于所述第一表面一侧的内引脚和位于所述第二表面一侧的外引脚,所述芯片表面设置有凸柱,所述凸柱电性连接所述通孔周围的所述内引脚。
5.根据权利要求1所述的半导体芯片封装器件,其特征在于,
所述第二凹槽在所述第一表面上的投影覆盖所述第一凹槽在所述第一表面上的投影,所述塑封层填充所述第一凹槽且凸出于所述第二凹槽内。
6.根据权利要求5所述的半导体封装器件,其特征在于,
所述电镀层延伸入所述第三凹槽的侧边和底边;或者,所述电镀层延伸入所述第三凹槽的侧边和底边、以及所述第二凹槽未被所述塑封料覆盖的侧边和底边。
7.根据权利要求2至4任一项所述的半导体封装器件,其特征在于,所述第三凹槽在所述引线框架的端部形成台阶部。
8.根据权利要求7所述的半导体封装器件,其特征在于,所述半导体封装器件的所述引脚在沿所述第二凹槽、所述第三凹槽连线方向的竖向截面为T形。
9.根据权利要求7所述的半导体封装器件,其特征在于,
所述塑封层部分覆盖所述引线框架的所述第一表面,所述台阶部包括靠近所述塑封层的竖直方向上的侧边,所述侧边位于所述塑封层的投影区外。
10.根据权利要求7所述的半导体封装器件,其特征在于,
所述塑封层完全覆盖所述引线框架的所述第一表面,所述台阶部的边缘位于所述塑封层的投影区内。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810609499.4A CN109065519B (zh) | 2018-06-13 | 2018-06-13 | 一种半导体芯片封装器件 |
US16/440,809 US11127661B2 (en) | 2018-06-13 | 2019-06-13 | Semiconductor chip package method and semiconductor chip package device |
US17/458,974 US11670571B2 (en) | 2018-06-13 | 2021-08-27 | Semiconductor chip package device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810609499.4A CN109065519B (zh) | 2018-06-13 | 2018-06-13 | 一种半导体芯片封装器件 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109065519A true CN109065519A (zh) | 2018-12-21 |
CN109065519B CN109065519B (zh) | 2020-12-25 |
Family
ID=64820774
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810609499.4A Active CN109065519B (zh) | 2018-06-13 | 2018-06-13 | 一种半导体芯片封装器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109065519B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110323141A (zh) * | 2019-04-15 | 2019-10-11 | 矽力杰半导体技术(杭州)有限公司 | 引线框架结构,芯片封装结构及其制造方法 |
CN112289765A (zh) * | 2020-12-24 | 2021-01-29 | 瑞能半导体科技股份有限公司 | 半导体封装器件 |
TWI764526B (zh) * | 2020-01-22 | 2022-05-11 | 日月光半導體製造股份有限公司 | 半導體封裝結構 |
CN115132673A (zh) * | 2022-06-21 | 2022-09-30 | 维沃移动通信有限公司 | 封装结构及其加工方法、电子设备 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1666338A (zh) * | 2002-07-01 | 2005-09-07 | 株式会社瑞萨科技 | 半导体器件及其制造方法 |
CN102779761A (zh) * | 2011-05-10 | 2012-11-14 | Nxp股份有限公司 | 用于封装半导体管芯的引线框架和方法 |
CN103021890A (zh) * | 2012-12-17 | 2013-04-03 | 北京工业大学 | 一种qfn封装器件的制造方法 |
CN103021994A (zh) * | 2012-12-28 | 2013-04-03 | 华天科技(西安)有限公司 | 一种aaqfn二次塑封与二次植球优化的封装件及其制作工艺 |
CN103681535A (zh) * | 2012-09-01 | 2014-03-26 | 万国半导体股份有限公司 | 带有厚底部基座的晶圆级封装器件及其制备方法 |
CN103730429A (zh) * | 2013-12-05 | 2014-04-16 | 南通富士通微电子股份有限公司 | 封装结构 |
CN103928353A (zh) * | 2014-04-14 | 2014-07-16 | 矽力杰半导体技术(杭州)有限公司 | 无外引脚封装构造及其制造方法与导线框架 |
CN105097571A (zh) * | 2015-06-11 | 2015-11-25 | 矽力杰半导体技术(杭州)有限公司 | 芯片封装方法及封装组件 |
CN204834611U (zh) * | 2015-07-29 | 2015-12-02 | 嘉盛半导体(苏州)有限公司 | 引线框架及其单元、半导体封装结构及其单元 |
CN108109972A (zh) * | 2017-12-29 | 2018-06-01 | 江苏长电科技股份有限公司 | 具有引脚侧壁爬锡功能的半导体封装结构及其制造工艺 |
-
2018
- 2018-06-13 CN CN201810609499.4A patent/CN109065519B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1666338A (zh) * | 2002-07-01 | 2005-09-07 | 株式会社瑞萨科技 | 半导体器件及其制造方法 |
CN102779761A (zh) * | 2011-05-10 | 2012-11-14 | Nxp股份有限公司 | 用于封装半导体管芯的引线框架和方法 |
CN103681535A (zh) * | 2012-09-01 | 2014-03-26 | 万国半导体股份有限公司 | 带有厚底部基座的晶圆级封装器件及其制备方法 |
CN103021890A (zh) * | 2012-12-17 | 2013-04-03 | 北京工业大学 | 一种qfn封装器件的制造方法 |
CN103021994A (zh) * | 2012-12-28 | 2013-04-03 | 华天科技(西安)有限公司 | 一种aaqfn二次塑封与二次植球优化的封装件及其制作工艺 |
CN103730429A (zh) * | 2013-12-05 | 2014-04-16 | 南通富士通微电子股份有限公司 | 封装结构 |
CN103928353A (zh) * | 2014-04-14 | 2014-07-16 | 矽力杰半导体技术(杭州)有限公司 | 无外引脚封装构造及其制造方法与导线框架 |
CN105097571A (zh) * | 2015-06-11 | 2015-11-25 | 矽力杰半导体技术(杭州)有限公司 | 芯片封装方法及封装组件 |
CN204834611U (zh) * | 2015-07-29 | 2015-12-02 | 嘉盛半导体(苏州)有限公司 | 引线框架及其单元、半导体封装结构及其单元 |
CN108109972A (zh) * | 2017-12-29 | 2018-06-01 | 江苏长电科技股份有限公司 | 具有引脚侧壁爬锡功能的半导体封装结构及其制造工艺 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110323141A (zh) * | 2019-04-15 | 2019-10-11 | 矽力杰半导体技术(杭州)有限公司 | 引线框架结构,芯片封装结构及其制造方法 |
TWI764526B (zh) * | 2020-01-22 | 2022-05-11 | 日月光半導體製造股份有限公司 | 半導體封裝結構 |
CN112289765A (zh) * | 2020-12-24 | 2021-01-29 | 瑞能半导体科技股份有限公司 | 半导体封装器件 |
CN115132673A (zh) * | 2022-06-21 | 2022-09-30 | 维沃移动通信有限公司 | 封装结构及其加工方法、电子设备 |
Also Published As
Publication number | Publication date |
---|---|
CN109065519B (zh) | 2020-12-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109065519A (zh) | 一种半导体芯片封装器件 | |
CN103367300B (zh) | 引线框、半导体装置以及引线框的制造方法 | |
US11670571B2 (en) | Semiconductor chip package device | |
US8551794B2 (en) | LED package and mold of manufacturing the same | |
JP5959386B2 (ja) | 樹脂封止型半導体装置およびその製造方法 | |
US20150034371A1 (en) | Structure for microelectronic packaging with bond elements to encapsulation surface | |
US9543235B2 (en) | Semiconductor package and method therefor | |
CN103745931B (zh) | 引线框架和封装结构的形成方法 | |
TW200818458A (en) | Stackable packages for three-dimensional packaging of semiconductor dice | |
CN108109972A (zh) | 具有引脚侧壁爬锡功能的半导体封装结构及其制造工艺 | |
TWM556934U (zh) | 具有接點溝槽的預成形導線架 | |
CN109037077A (zh) | 一种半导体芯片封装方法 | |
CN108206170A (zh) | 具有引脚侧壁爬锡功能的半导体封装结构及其制造工艺 | |
CN108198790A (zh) | 具有引脚侧壁爬锡功能的堆叠封装结构及其制造工艺 | |
CN105845585A (zh) | 一种芯片封装方法及芯片封装结构 | |
CN109065518A (zh) | 一种半导体芯片封装阵列 | |
CN103021892B (zh) | 无外引脚半导体封装构造及其制造方法与导线架条 | |
CN101325191B (zh) | 芯片上具有图案的四方扁平无引脚封装方法 | |
CN107305851A (zh) | 半导体器件的制造方法以及半导体器件 | |
CN103745967A (zh) | 引线框架和封装结构 | |
CN103021879B (zh) | 无外引脚半导体封装构造及其制造方法与导线架条 | |
CN109037183A (zh) | 一种半导体芯片封装阵列和半导体芯片封装器件 | |
CN108198804A (zh) | 具有引脚侧壁爬锡功能的堆叠封装结构及其制造工艺 | |
CN105428507A (zh) | 芯片封装结构及方法 | |
CN101944520A (zh) | 半导体封装结构与半导体封装工艺 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |