CN103021890A - 一种qfn封装器件的制造方法 - Google Patents

一种qfn封装器件的制造方法 Download PDF

Info

Publication number
CN103021890A
CN103021890A CN2012105501549A CN201210550154A CN103021890A CN 103021890 A CN103021890 A CN 103021890A CN 2012105501549 A CN2012105501549 A CN 2012105501549A CN 201210550154 A CN201210550154 A CN 201210550154A CN 103021890 A CN103021890 A CN 103021890A
Authority
CN
China
Prior art keywords
pin
chip carrier
material layer
interior
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012105501549A
Other languages
English (en)
Other versions
CN103021890B (zh
Inventor
秦飞
夏国峰
安彤
刘程艳
武伟
朱文辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nantong Tenglong Communication Technology Co.,Ltd.
Original Assignee
Beijing University of Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing University of Technology filed Critical Beijing University of Technology
Priority to CN201210550154.9A priority Critical patent/CN103021890B/zh
Publication of CN103021890A publication Critical patent/CN103021890A/zh
Application granted granted Critical
Publication of CN103021890B publication Critical patent/CN103021890B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48095Kinked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48257Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a die pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Abstract

本发明公开了一种QFN封装器件的制造方法。制造形成的QFN封装器件的芯片载荷和引脚无需基于事先制作成型的引线框架,而是在封装工艺过程中,有机结合电镀、机械磨削和切割方法形成具有台阶结构的芯片载体和引脚,独立的芯片载体和引脚在封装工艺过程中由配置的绝缘填充材料提供机械支撑和保护,采用绝缘填充材料和塑封材料进行二次包覆密封,制造形成的QFN封装器件具有高的I/O密度和良好的可靠性。

Description

一种QFN封装器件的制造方法
技术领域
本发明涉及半导体元器件制造技术领域,尤其涉及到高I/O密度的四边扁平无引脚封装件的制造方法。
背景技术
随着电子产品如手机、笔记本电脑等朝着小型化,便携式,超薄化,多媒体化以及满足大众化所需要的低成本方向发展,高密度、高性能、高可靠性和低成本的封装形式及其组装技术得到了快速的发展。与价格昂贵的BGA等封装形式相比,近年来快速发展的新型封装技术,即四边扁平无引脚QFN(Quad Flat Non—lead Package)封装,由于具有良好的热性能和电性能、尺寸小、成本低以及高生产率等众多优点,引发了微电子封装技术领域的一场新的革命。
图1A和图1B分别为传统无台阶式结构设计的QFN封装结构的背面示意图和沿I-í剖面的剖面示意图,该QFN封装结构包括引线框架11,塑封材料12,粘贴材料13,IC芯片14,金属导线15,其中引线框架11包括芯片载体111和围绕芯片载体111四周排列的引脚112,IC芯片14通过粘片材料13固定在芯片载体111上,IC芯片14与四周排列的引脚112通过金属导线15实现电气连接,塑封材料12对IC芯片14、金属导线15和引线框架11进行包封以达到保护和支撑的作用,引脚112裸露在塑封材料12的底面,通过焊料焊接在PCB等电路板上以实现与外界的电气连接。底面裸露的芯片载体111通过焊料焊接在PCB等电路板上,具有直接散热通道,可以有效释放IC芯片14产生的热量。与传统的TSOP和SOIC封装相比,QFN封装不具有鸥翼状引线,导电路径短,自感系数及阻抗低,从而可提供良好的电性能,可满足高速或者微波的应用。裸露的芯片载体提供了卓越的散热性能。
随着IC集成度的提高和功能的不断增强,IC的I/O数随之增加,相应的电子封装的I/O引脚数也相应增加,但是传统的四边扁平无引脚封装件,单圈的引脚围绕芯片载体呈周边排列,限制了I/O数量的提高,满足不了高密度、具有更多I/O数的IC的需要。传统的无台阶式结构设计的QFN封装即使具有多圈排列的引脚,由于无法有效的锁住塑封材料,导致引线框架与塑封材料结合强度低,易于引起引线框架与塑封材料的分层甚至引脚或芯片载体的脱落,而且无法有效的阻止湿气沿着引线框架与塑封材料结合界面扩散到电子封装内部,严重影响了封装体的可靠性。即使传统的QFN封装具有台阶式结构设计,只能是基于单圈引脚或者交错的多圈引脚实现的,所有引脚的每一个外端都必须延伸至封装体一侧,暴露在外部环境中,导致湿气极易扩散至封装内部,影响产品的可靠性,而且由于空间的限制,根本无法实现更高密度的封装。传统QFN封装的芯片载荷和引脚必须基于事先制作成型的引线框架结构,否则芯片载荷和引脚由于缺乏机械支撑和连接而无法完成所有的封装工艺过程。传统QFN封装在塑封工艺时需要预先在引线框架背面粘贴胶带以防止溢料现象,待塑封后还需进行去除胶带、塑封料飞边等清洗工艺,增加了封装成本增高。传统QFN封装仅采用单一封胶体进行包覆密封,如果台阶式结构存在,极易因包封不完全产生气泡、空洞等缺陷,从而影响封装的可靠性。因此,为了突破传统QFN封装的低I/O数量的瓶颈,解决传统QFN封装的上述可靠性和降低封装成本,急需研发一种高可靠性、低成本、高I/O密度的QFN封装器件及其制造方法。
发明内容
本发明提供了一种QFN封装器件的制造方法,以达到突破传统QFN封装的低I/O数量、高封装成本的瓶颈和提高封装体的可靠性的目的。
为了实现上述目的,本发明采用下述技术方案,包括以下步骤:
步骤1:采用曝光显影方法,在金属基材下表面形成具有窗口的掩膜材料层。
步骤2:采用电镀方法在金属基材下表面掩膜材料层的窗口中制作外芯片载体和外引脚。
步骤3:采用电镀或者化学镀方法在外芯片载体和外引脚的表面制作第一金属材料层。
步骤4:移除金属基材下表面的掩膜材料层,形成凹槽。
步骤5:采用注塑或者丝网印刷方法在外芯片载体与外引脚之间、外引脚与外引脚之间的凹槽中填充绝缘材料。
步骤6:采用机械磨削方法减薄金属基材的厚度。
步骤7:采用电镀或化学镀方法在减薄后的金属基材上表面制作第二金属材料层。
步骤8:采用刀片切割、激光切割或者水刀切割方法选择性切割减薄后的金属基材,形成具有台阶结构的芯片载体和引脚,芯片载体包括内芯片载体和外芯片载体,引脚包括内引脚和外引脚。
步骤9:通过粘贴材料将IC芯片配置于内芯片载体或内引脚表面的第二金属材料层上。
步骤10:IC芯片上的多个键合焊盘通过金属导线分别连接至内芯片载体和内引脚配置的第二金属材料层,实现电气互联和接地。
步骤11:用塑封材料包覆密封IC芯片、粘贴材料、金属导线、内芯片载体、内引脚和第二金属材料层。
步骤12:根据所选塑封材料的后固化要求进行后固化。
步骤13:对塑封后的产品阵列进行激光打印。
步骤14:切割分离产品,形成独立的单个封装件。
根据本发明的实施例,采用绝缘填充材料和塑封材料进行二次包覆密封形成封装器件。
根据本发明的实施例,制造形成的芯片载体由内芯片载体和外芯片载体组成,制造形成的引脚由内引脚和外引脚组成。
根据本发明的实施例,制造形成的封装器件具有多个围绕芯片载体呈多圈排列的引脚。
根据本发明的实施例,制造形成的封装器件具有呈面阵排列的引脚。
根据本发明的实施例,制造形成的多个引脚的排列方式不限,可为平行排列,也可为交错排列。
根据本发明的实施例,制造形成的多个引脚的横截面形状不限,可为圆形,也可为矩形。
根据本发明的实施例,制造形成的封装器件的芯片载体和引脚具有台阶结构。
基于上述,根据本发明,制造形成的QFN封装器件的芯片载荷和引脚无需基于事先制作成型的引线框架结构,即无需依靠传统的引线框架提供机械支撑和连接,而是在封装工艺过程中,首先采用具有制作精度高、平整度好、控制性强等特点的电镀方法制作外引脚和外芯片载体,然后采用具有成本低、平整度好等特点的机械磨削方法整体减薄金属基材的厚度,最后采用具有成本低、效率高等特点的刀片切割、激光切割或者水刀切割方法物理切割金属基材,形成具有台阶结构的芯片载体和引脚,独立的芯片载体和引脚在封装工艺过程中由配置的绝缘填充材料提供机械支撑。本发明采用二次包覆密封方法,即采用绝缘填充材料和塑封材料进行二次包覆密封,其中绝缘填充材料配置于芯片载体的凹槽中和台阶结构下方,台阶结构以上的区域采用塑封材料进行包覆密封,该填充、包覆结构特征可实现封装的无空洞包封,消除因包封不完全产生的气泡、空洞等缺陷,而且配置于凹槽中和台阶结构下方的绝缘填充材料在封装制造的工艺过程中对独立的芯片载荷和多个引脚起到机械支撑和保护的功能,以保障后续工艺的顺利实现。本发明制造形成的QFN封装器件具有高的I/O密度,芯片载体和引脚的台阶结构增加了与塑封材料和绝缘填充材料的结合面积,具有与塑封材料和绝缘填充材料相互锁定的效果,能够有效防止引线框架与塑封材料和绝缘填充材料的分层以及引脚或芯片载体的脱落,有效阻止湿气向封装内部扩散,小面积尺寸的外引脚能够有效防止表面贴装时桥连现象的发生,芯片载体和引脚的上、下表面配置的金属材料层能够有效提高金属引线键合质量和表面贴装质量,具有良好的可靠性,而且多圈或面阵引脚的排列方式不限,可以为平行排列,也可以为交错排列,所有引脚无需延伸至封装体一侧。
下文特举实施例,并配合附图对本发明的上述特征和优点做详细说明。
附图说明
图1A为传统QFN封装结构的背面示意图;
图1B为沿图1A中的I-í剖面的剖面示意图;
图2A为根据本发明的实施例1绘制的引脚横截面为圆形,且芯片载体每边的引脚排列方式为平行排列的多圈引脚排列QFN封装器件的背面示意图;
图2B为根据本发明的实施例1绘制的引脚横截面为矩形,且芯片载体每边的引脚排列方式为平行排列的多圈引脚排列QFN封装器件的背面示意图;
图3A为根据本发明的实施例1绘制的引脚横截面为圆形,且芯片载体每边的引脚排列方式为交错排列的多圈引脚排列QFN封装器件的背面示意图;
图3B为根据本发明的实施例1绘制的引脚横截面为矩形,且芯片载体每边的引脚排列方式为交错排列的多圈引脚排列QFN封装器件的背面示意图;
图4为沿图2A-B和图3A-B中的I-I剖面的剖面示意图;
图5A至图5M为根据本发明的实施例1绘制的多圈引脚排列QFN封装器件的制造流程剖面示意图,所有剖面示意图都为沿图4剖面所示的剖面示意图。
图6为根据本发明的实施例2绘制的呈面阵引脚排列QFN封装器件的背面示意图;
图7A为沿图6中的I-I剖面的第一剖面示意图。
图7B为沿图6中的I-I剖面的第二剖面示意图。
图中标号:100.传统四边扁平无引脚封装,11.引线框架,111.芯片载体,112.引脚,12.塑封材料,13.粘片材料,14.IC芯片,15.金属导线,200.多圈引脚排列QFN封装器件,300.呈面阵引脚排列QFN封装器件,20.金属基材,20a、20a.金属基材上表面,20b.金属基材下表面,21.掩膜材料层,22.芯片载体,22a.外芯片载体,22b.内芯片载体,23.引脚,23a.外引脚,23b.内引脚,24.第一金属材料层,25.凹槽,26.绝缘填充材料,27.第二金属材料层,28.台阶结构,29.粘贴材料,30.IC芯片,31.金属导线,32.塑封材料。
具体实施方式
下面结合附图对本发明进行详细说明:
图2A为根据本发明的实施例绘制的引脚横截面为圆形,且芯片载体每边的引脚排列方式为平行排列的多圈引脚排列QFN封装器件的背面示意图。图2B为根据本发明的实施例绘制的引脚横截面为矩形,且芯片载体每边的引脚排列方式为平行排列的多圈引脚排列QFN封装器件的背面示意图。
参照上述图2A-2B可以看出,在本实施例中,多圈引脚排列QFN封装器件200具有芯片载体22和围绕芯片载体22呈多圈排列的引脚23,且芯片载体22每边的引脚23的排列方式为平行排列,在芯片载体22和引脚23的表面配置有第一金属材料层24,在QFN封装器件200中配置有绝缘填充材料26。不同之处在于图2A的多圈引脚排列QFN封装器件中的引脚横截面为圆形,图2B的多圈引脚排列QFN封装器件中的引脚横截面为矩形。
图3A为根据本发明的实施例绘制的引脚横截面为圆形,且芯片载体每边的引脚排列方式为交错排列的多圈引脚排列QFN封装器件的背面示意图。图3B为根据本发明的实施例绘制的引脚横截面为矩形,且芯片载体每边的引脚排列方式为交错排列的多圈引脚排列QFN封装器件的背面示意图。
参照上述图3A-3B可以看出,在本实施例中,多圈引脚排列QFN封装器件200具有芯片载体22和围绕芯片载体22呈多圈排列的引脚23,且芯片载体22每边的引脚23的排列方式为交错排列,在芯片载体22和引脚23的表面配置有第一金属材料层24,在QFN封装器件200中配置有绝缘填充材料26。不同之处在于图3A的多圈引脚排列QFN封装器件中的引脚横截面为圆形,图3B的多圈引脚排列QFN封装器件中的引脚横截面为矩形。
图4为沿图2A-2B和图3A-3B中的I-I剖面的剖面示意图。结合图2A-2B、图3A-2B,参照图4,在本实施例中,多圈引脚排列QFN封装器件200包括芯片载体22、引脚23、第一金属材料层24、绝缘填充材料26、第二金属材料层27、台阶结构28、粘贴材料29、IC芯片30、金属导线31以及塑封材料32,其中芯片载体22包括外芯片载体22a和内芯片载体22b,引脚23包括外引脚23a和内引脚23b。
芯片载体22配置于多圈引脚排列QFN封装器件200的中央部位,其横截面形状呈矩形状。引脚23围绕芯片载体22呈多圈排列,其横截面形状呈圆形或者矩形状。芯片载体22和引脚23作为导电、散热、连接外部电路的通道,具有台阶结构28。第一金属材料层24和第二金属材料层27分别配置于芯片载体22和引脚23的下表面和上表面。绝缘填充材料26配置于芯片载体22和引脚23的台阶结构28下方,对芯片载体22和引脚23起到支撑和保护的作用。IC芯片30通过粘贴材料29配置于芯片载体22上的第二金属材料层27位置,IC芯片30上的多个键合焊盘通过金属导线31分别连接至内芯片载体22b和内引脚23b配置的第二金属材料层27,实现电气互联和接地。塑封材料32包覆密封上述IC芯片30、粘贴材料29、金属导线31、内芯片载体22b、内引脚23b和第二金属材料层27,暴露出配置于外芯片载体22a和外引脚23a上的第一金属材料层24,对多圈引脚排列QFN封装器件200起到支撑与保护的作用。
下面将以图5A至图5M来详细说明多圈引脚排列QFN封装器件的制造流程。
图5A至图5M为根据本发明的实施例1绘制的多圈引脚排列QFN封装器件的制造流程剖面示意图,所有剖面示意图都为沿图4剖面所示的剖面示意图。
请参照图5A,提供具有上表面20a和相对于上表面20a的下表面20b的金属基材20,金属基材20的材料可以是铜、铜合金、铁、铁合金、镍、镍合金以及其他适用于制作芯片载体和引脚的金属材料。金属基材20的厚度范围为0.1mm-0.3mm。对金属基材20的上表面20a和下表面20b进行清洗和预处理,例如用等离子水去油污、灰尘等,以实现金属基材20的上表面20a和下表面20b清洁的目的。
请参照图5B,在金属基材20的下表面20b上制作具有窗口的掩膜材料层21,这里所述的窗口是指没有被掩膜材料层21覆盖的金属基材20的部分区域,掩膜材料层21保护被其覆盖的金属基材20的部分区域。掩膜材料层21要求与金属基材20结合牢固,具有热稳定性,作为抗蚀、抗镀层,具有抗蚀刻性和抗镀性。具有窗口的掩膜材料层21可直接通过丝网印刷制作或者通过涂布光致干膜或者粘贴光致湿膜,经感光成像方法制作。对于丝网印刷制作方法,掩膜材料层21材料是非感光型树脂、油墨等聚合物,其掩膜精细度全靠网印来保证,它涉及到设备、器材的选用和绷网、制网版、印刷工艺、具体操作等多种因素。对于感光成像制作方法,首先在金属基材20的下表面20b涂布光致湿膜,涂布方法可以是幕帘涂布、滚涂与喷涂等,或者在金属基材20的下表面20b粘贴光致干膜,然后再将其曝露于某种光源下,如紫外光、电子束或X-射线,利用光致湿膜和光致干膜等化学感光材料的光敏特性,对光致湿膜或光致干膜进行选择性的曝光,以把掩膜版图形复印到光致湿膜或光致干膜上,经使用显影液进行显影工艺后最终在金属基材20的下表面20b上形成掩膜材料层21。
请参照图5C,采用电镀方法在掩膜材料层21的窗口中制作外芯片载体22a和外引脚23a。外芯片载体22a和外引脚23a的材料是铜(Cu)、镍(Ni)、铁(Fe)、铝(Al)等金属材料及其合金,且允许由不同的金属材料组成,优先选择铜或者铜合金作为外芯片载体22a和外引脚23a的材料。电镀方法具有高精度、高平整度、可控制性强等特点,可以用来制作超薄的外芯片载体22a和外引脚23a,经电镀形成的外芯片载体22a和外引脚23a的厚度范围为0.05mm-0.15mm。
请参照图5D,采用电镀或者化学镀方法在外芯片载体22a和外引脚23a的表面制作第一金属材料层24。第一金属材料层24的材料是镍(Ni)、钯(Pd)、金(Au)、银(Ag)、锡(Sn)等金属材料及其合金。第一金属材料层24的厚度范围为0.002mm-0.03mm。在本实施例中,第一金属材料层24例如是镍-钯-金镀层,外面的金镀层和中间的钯镀层是保证焊料在外芯片载体22a和外引脚23a的可浸润性,提高封装体在PCB等电路板上表面贴装的质量,里面的镍镀层是作为扩散阻挡层以防止由元素扩散-化学反应引起的过厚共晶化合物的生成,过厚的共晶化合物影响表面贴装焊接区域的可靠性。
请参照图5E,将金属基材20的下表面20b上的掩膜材料层21移除,在本实施例中的移除方法可以是化学反应方法和机械方法,化学反应方法是选用可溶性的碱性溶液,例如氢氧化钾(KOH)、氢氧化钠(NaOH),采用喷淋等方式与金属基材20的下表面20b上的掩膜材料层21进行化学反应,将其溶解从而达到移除的效果,也可选择有机去膜液将掩膜材料层21移除,移除掩膜材料层21后,金属基材20仅存在外芯片载体22a、外引脚23a和第一金属材料层24,在外芯片载体22a与外引脚23a之间、外引脚23a与外引脚23a之间形成凹槽25。
请参照图5F,在外芯片载体22a与外引脚23a之间、外引脚23a与外引脚23a之间的凹槽25中填充绝缘材料26。在本实施例中,绝缘填充材料26是热固性塑封材料、塞孔树脂、油墨以及阻焊绿油等绝缘材料,绝缘填充材料26具有足够的耐酸、耐碱性,以保证后续的工艺不会对已形成绝缘填充材料26造成破坏,绝缘填充材料26的填充方法是通过注塑或者丝网印刷等方法填充到凹槽25中,填充后固化形成适当硬度的绝缘填充材料26,对于光固化绝缘填充材料26需要进行紫外线曝光,硬化后的绝缘填充材料26具有一定强度,与外芯片载体22a和外引脚23a具有相互锁定的效果,用机械研磨方法或者化学处理方法去除过多的绝缘填充材料26,以消除绝缘填充材料26的溢料,对于感光型阻焊绿油等绝缘填充材料26,通过显影方法去除溢料。
请参照图5G,采用机械磨削方法对金属基材20的上表面20a进行加工,以达到减薄金属基材20厚度的目的,形成新的上表面20a,经机械磨削后,金属基材20的厚度范围为0.05mm-0.015mm。在本实施例中,依次对金属基材20进行粗磨、细磨和精磨,在机械磨削的过程中,可适当添加化学药水,结合化学蚀刻方法以提升机械磨削的质量。由于在配置绝缘填充材料26的填充工艺过程中,金属基材必须具有一定的厚度,这样才能提供足够的刚度以抵抗变形,否则金属基材过度变形导致绝缘填充材料26的填充工艺无法进行。在绝缘填充材料26的填充工艺完成后,缘填充材料26具有了机械支撑能力,通过机械磨削方法减薄金属基材20的厚度,为下一步形成独立的芯片载体和引脚做准备。
请参照图5H,采用电镀或化学镀方法在经机械磨削减薄后的金属基材20的上表面20a上制作第二金属材料层27,第二金属材料层27可以在整个金属基材上表面20a上进行制作,也可以在金属基材上表面20a上进行有选择性的制作,即具有窗口。第二金属材料层27的材料是镍(Ni)、钯(Pd)、金(Au)、银(Ag)、锡(Sn)等金属材料及其合金。第二金属材料层27的厚度范围为0.002mm-0.03mm。在本实施例中,第二金属材料层27在金属基材上表面20a上进行有选择性的制作,第二金属材料层27的材料例如是镍-钯-金镀层,外面的金镀层和中间的钯镀层是保证在引线键合工艺中金属导线31在内芯片载体22b和内引脚23b上的可键合性和键合质量,里面的镍镀层是作为扩散阻挡层以防止由元素扩散-化学反应引起的过厚共晶化合物的生成,过厚的共晶化合物影响键合区域的可靠性。
请参照图5I,采用刀片切割、激光切割或者水刀切割方法对减薄后的金属基材20进行切割,直至暴露出绝缘填充材料26,形成具有台阶结构28的芯片载体22和引脚23,其中芯片载体22包括内芯片载体22b和外芯片载体22a,引脚23包括内引脚23b和外引脚23a。芯片载体22和引脚23中配置有绝缘填充材料26,即芯片载体22和围绕芯片载体22呈多圈排列的引脚23通过绝缘填充材料26固定在一起。由于采用物理切割方法形成独立的芯片载体22和引脚23,金属基材20越厚,切割深度也越大,导致切割成本上升以及效率的下降,因此在切割之前需要减薄金属基材20的厚度,而这一步工作已经在图5G的机械磨削工艺步骤中完成。
请参照图5J,通过粘贴材料29将IC芯片30配置于内芯片载体22b的第二金属材料层27位置。在本实施例中,粘贴材料29可以是粘片胶带、含银颗粒的环氧树脂等材料,配置IC芯片30后,需对粘贴材料29进行高温烘烤固化,以增强与IC芯片30、第二金属材料层27的结合强度。
请参照图5K,IC芯片30上的多个键合焊盘通过金属导线31连接至内芯片载体22b和内引脚23b配置的第二金属材料层27,实现电气互联和接地。在本实施例中,金属导线31是金线、铝线、铜线以及镀钯铜线等。
请参照图5L,采用注塑方法,通过高温加热,用低吸水率、低应力的环保型塑封材料32包覆密封IC芯片30、粘贴材料29、金属导线31、内引脚23b、内芯片载体22b和第二金属材料层27。在本实施例中,塑封材料32可以是热固性聚合物等材料,所填充的绝缘填充材料26具有与塑封材料32相似的物理性质,例如热膨胀系数,以减少由热失配引起的产品失效,提高产品的可靠性,绝缘填充材料26与塑封材料32可以是同一种材料。塑封后进行烘烤后固化,塑封材料32和绝缘填充材料26与具有台阶结构28的芯片载体22和引脚23具有相互锁定功能,可以有效防止芯片载体22和引脚23与塑封材料32和绝缘填充材料26的分层以及引脚23或芯片载体22的脱落,而且有效阻止湿气沿着芯片载体22和引脚23与塑封材料32和绝缘填充材料26的结合界面扩散到封装体内部,提高了封装体的可靠性。待后固化后,对产品阵列进行激光打印。
请参照图5M,切割多圈引脚排列QFN封装200的产品阵列,彻底切割分离塑封材料32和绝缘填充材料26形成单个多圈引脚排列QFN封装件200,在本实施例中,单个产品分离方法是刀片切割、激光切割或者水刀切割等方法,且仅切割塑封材料32和绝缘填充材料26,不切割金属材料,图5M中仅绘制出切割分离后的2个多圈引脚排列QFN封装件200。
图6为根据本发明的实施例2绘制的呈面阵引脚排列QFN封装器件300的背面示意图,其中QFN封装器件300具有面阵排列的引脚23,在引脚23的表面配置有第一金属材料层24,在QFN封装器件300中配置有绝缘填充材料26,引脚23的排列方式不限,可以为平行排列,也可以为交错排列,引脚23的横截面形状可为圆形或者矩形,与实施例1中多圈引脚23的排列方式和横截面形状相同。在本实施例中,QFN封装器件300的面阵引脚23的排列方式为平行排列,且引脚23的横截面形状为圆形。
图7A为沿图6中的I-I剖面的第一剖面示意图。结合图6,参照图7A,在本实施例中,呈面阵引脚排列QFN封装器件300包括引脚23、第一金属材料层24、绝缘填充材料26、第二金属材料层27、台阶结构28,粘贴材料29、IC芯片30、金属导线31以及塑封材料32,其中引脚23包括外引脚23a和内引脚23b。呈面阵引脚排列QFN封装器件300的制造方法和流程与实施例1中多圈引脚排列QFN封装器件200的完全一致。
图7B为沿图6中的I-I剖面第二剖面示意图。结合图6,参照图7B,在本实施例中,呈面阵引脚排列QFN封装器件300包括内芯片载体22b、引脚23、第一金属材料层24、绝缘填充材料26、第二金属材料层27、台阶结构28,粘贴材料29、IC芯片30、金属导线31以及塑封材料32,其中引脚23包括外引脚23a和内引脚23b。呈面阵引脚排列QFN封装器件300的制造方法和流程与实施例1中多圈引脚排列QFN封装器件200的完全一致。
对本发明的实施例的描述是出于有效说明和描述本发明的目的,并非用以限定本发明,任何所属本领域的技术人员应当理解:在不脱离本发明的发明构思和范围的条件下,可对上述实施例进行变化。故本发明并不限定于所披露的具体实施例,而是覆盖权利要求所定义的本发明的实质和范围内的修改。

Claims (5)

1.一种QFN封装器件的制造方法,包括以下步骤:
(a)采用曝光显影方法,在金属基材下表面形成具有窗口的掩膜材料层;
(b)采用电镀方法在金属基材下表面掩膜材料层的窗口中制作外芯片载体和外引脚;
(c)采用电镀或者化学镀方法在外芯片载体和外引脚的表面制作第一金属材料层;
(d)移除金属基材下表面的掩膜材料层,形成凹槽;
(e)采用注塑或者丝网印刷方法在外芯片载体与外引脚之间、外引脚与外引脚之间的凹槽中配置绝缘填充材料;
(f)采用机械磨削方法减薄金属基材的厚度;
(g)采用电镀或化学镀方法在减薄后的金属基材上表面制作第二金属材料层;
(h)采用刀片切割、激光切割或者水刀切割方法切割减薄后的金属基材,形成具有台阶结构的芯片载体和引脚,芯片载体包括内芯片载体和外芯片载体,引脚包括内引脚和外引脚;
(i)通过粘贴材料将IC芯片配置于内芯片载体或内引脚表面的第二金属材料层上;
(j)IC芯片上的多个键合焊盘通过金属导线分别连接至内芯片载体和内引脚配置的第二金属材料层;
(k)采用注塑方法用塑封材料包覆密封IC芯片、粘贴材料、金属导线、内芯片载体、内引脚和第二金属材料层,塑封后进行烘烤后固化;
(l)分离形成独立的单个封装件。
2.根据权利要求1所述的QFN封装器件的制造方法,其特征在于,采用电镀方法制作的外引脚和外芯片载体的厚度范围为0.05mm-0.15mm。
3.根据权利要求1所述的QFN封装器件的制造方法,其特征在于,采用切割方法形成的内芯片载体和内引脚的厚度范围为0.05mm-0.15mm。
4.根据权利要求1所述的QFN封装器件的制造方法,其特征在于,采用绝缘填充材料和塑封材料进行二次包覆密封。
5.根据权利要求1所述的QFN封装器件的制造方法,其特征在于,采用刀片切割、激光切割或者水刀切割方法切割分离形成单个封装件,且仅切割塑封材料和绝缘填充材料。
CN201210550154.9A 2012-12-17 2012-12-17 一种qfn封装器件的制造方法 Active CN103021890B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210550154.9A CN103021890B (zh) 2012-12-17 2012-12-17 一种qfn封装器件的制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210550154.9A CN103021890B (zh) 2012-12-17 2012-12-17 一种qfn封装器件的制造方法

Publications (2)

Publication Number Publication Date
CN103021890A true CN103021890A (zh) 2013-04-03
CN103021890B CN103021890B (zh) 2016-06-29

Family

ID=47970350

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210550154.9A Active CN103021890B (zh) 2012-12-17 2012-12-17 一种qfn封装器件的制造方法

Country Status (1)

Country Link
CN (1) CN103021890B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107733388A (zh) * 2017-09-20 2018-02-23 戴承萍 谐振器以及谐振器的加工方法
CN109002806A (zh) * 2018-07-27 2018-12-14 星科金朋半导体(江阴)有限公司 一种qfn产品的后道封装方法
CN109037078A (zh) * 2018-06-13 2018-12-18 南通通富微电子有限公司 一种半导体芯片封装方法
CN109037183A (zh) * 2018-06-13 2018-12-18 南通通富微电子有限公司 一种半导体芯片封装阵列和半导体芯片封装器件
CN109065518A (zh) * 2018-06-13 2018-12-21 南通通富微电子有限公司 一种半导体芯片封装阵列
CN109065519A (zh) * 2018-06-13 2018-12-21 南通通富微电子有限公司 一种半导体芯片封装器件
CN110429036A (zh) * 2019-06-19 2019-11-08 惠州市志金电子科技有限公司 接触式身份识别卡的封装工艺及接触式身份识别卡

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101131980A (zh) * 2006-08-23 2008-02-27 南茂科技股份有限公司 具有阵列接垫的晶片封装构造及其制造方法
US7482690B1 (en) * 1998-06-10 2009-01-27 Asat Ltd. Electronic components such as thin array plastic packages and process for fabricating same
CN102354691A (zh) * 2011-11-04 2012-02-15 北京工业大学 一种高密度四边扁平无引脚封装及制造方法
CN102446882A (zh) * 2011-12-30 2012-05-09 北京工业大学 一种半导体封装中封装系统结构及制造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7482690B1 (en) * 1998-06-10 2009-01-27 Asat Ltd. Electronic components such as thin array plastic packages and process for fabricating same
CN101131980A (zh) * 2006-08-23 2008-02-27 南茂科技股份有限公司 具有阵列接垫的晶片封装构造及其制造方法
CN102354691A (zh) * 2011-11-04 2012-02-15 北京工业大学 一种高密度四边扁平无引脚封装及制造方法
CN102446882A (zh) * 2011-12-30 2012-05-09 北京工业大学 一种半导体封装中封装系统结构及制造方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107733388A (zh) * 2017-09-20 2018-02-23 戴承萍 谐振器以及谐振器的加工方法
CN109037078A (zh) * 2018-06-13 2018-12-18 南通通富微电子有限公司 一种半导体芯片封装方法
CN109037183A (zh) * 2018-06-13 2018-12-18 南通通富微电子有限公司 一种半导体芯片封装阵列和半导体芯片封装器件
CN109065518A (zh) * 2018-06-13 2018-12-21 南通通富微电子有限公司 一种半导体芯片封装阵列
CN109065519A (zh) * 2018-06-13 2018-12-21 南通通富微电子有限公司 一种半导体芯片封装器件
CN109002806A (zh) * 2018-07-27 2018-12-14 星科金朋半导体(江阴)有限公司 一种qfn产品的后道封装方法
CN110429036A (zh) * 2019-06-19 2019-11-08 惠州市志金电子科技有限公司 接触式身份识别卡的封装工艺及接触式身份识别卡

Also Published As

Publication number Publication date
CN103021890B (zh) 2016-06-29

Similar Documents

Publication Publication Date Title
CN102354691B (zh) 一种高密度四边扁平无引脚封装及制造方法
CN102446882B (zh) 一种半导体封装中封装系统结构及制造方法
CN102339809B (zh) 一种多圈引脚排列四边扁平无引脚封装及制造方法
CN102543937B (zh) 一种芯片上倒装芯片封装及制造方法
CN102543907B (zh) 一种热增强型四边扁平无引脚倒装芯片封装及制造方法
CN103021890B (zh) 一种qfn封装器件的制造方法
CN102354689B (zh) 一种面阵引脚排列四边扁平无引脚封装及制造方法
CN103165475B (zh) 一种半导体封装器件的制造方法
US20080308951A1 (en) Semiconductor package and fabrication method thereof
CN102420205B (zh) 一种四边扁平无引脚封装的制造方法
CN103021876B (zh) 一种高密度qfn封装器件的制造方法
CN102522394A (zh) 一种芯片上芯片封装及制造方法
CN103065975B (zh) 一种再布线qfn封装器件的制造方法
CN103050452B (zh) 一种再布线高密度aaqfn封装器件及其制造方法
CN202633291U (zh) 一种芯片上芯片封装结构
CN105206595B (zh) 封装基板、包含该封装基板的覆晶封装电路及其制作方法
US9806012B2 (en) IC carrier of semiconductor package and manufacturing method thereof
TW201639089A (zh) 晶片封裝結構的製作方法
CN202996820U (zh) 一种再布线qfn封装器件
CN202275815U (zh) 一种高密度四边扁平无引脚封装
CN103021889A (zh) 一种再布线aaqfn封装器件的制造方法
CN202384324U (zh) 一种半导体封装中封装系统结构
CN103050419A (zh) 具有多圈引脚排列的qfn的制造方法
CN202495438U (zh) 一种热增强型四边扁平无引脚倒装芯片封装
CN203134779U (zh) 一种先进四边扁平无引脚封装结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20200728

Address after: Room 302, No. 8319, Yanshan Road, Bengbu City, Anhui Province

Patentee after: Bengbu Lichao Information Technology Co.,Ltd.

Address before: 100124 Chaoyang District, Beijing Ping Park, No. 100

Patentee before: Beijing University of Technology

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20201021

Address after: 226000 south of Zhongxiu East Road West of Jinshan Road, high tech Zone, Nantong City, Jiangsu Province

Patentee after: Nantong Tenglong Communication Technology Co.,Ltd.

Address before: Room 302, No. 8319, Yanshan Road, Bengbu City, Anhui Province

Patentee before: Bengbu Lichao Information Technology Co.,Ltd.