CN107103872A - 栅极驱动电路与采用其的显示装置 - Google Patents

栅极驱动电路与采用其的显示装置 Download PDF

Info

Publication number
CN107103872A
CN107103872A CN201710550274.1A CN201710550274A CN107103872A CN 107103872 A CN107103872 A CN 107103872A CN 201710550274 A CN201710550274 A CN 201710550274A CN 107103872 A CN107103872 A CN 107103872A
Authority
CN
China
Prior art keywords
potential
output
transistor
node
electric property
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201710550274.1A
Other languages
English (en)
Other versions
CN107103872B (zh
Inventor
洪凱尉
塗俊达
李明贤
杨创丞
林逸承
林峻锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN107103872A publication Critical patent/CN107103872A/zh
Application granted granted Critical
Publication of CN107103872B publication Critical patent/CN107103872B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提出一种栅极驱动电路与一种采用上述栅极驱动电路的显示装置。上述栅极驱动电路具有多个移位暂存器,每一移位暂存器包括有第一输出单元、第一下拉单元、第二输出单元、第二下拉单元、电压耦合单元与电压抬升单元。第一输出单元耦接一节点与第一输出端。第二输出单元耦接上述节点与第二输出端。第一下拉单元耦接第一输出端与参考电位。第二下拉单元耦接第二输出端与参考电位。电压耦合单元耦接于上述节点与第二输出端之间。电压抬升单元耦接预设电位、第一输出端、前一级移位暂存器的节点与栅极高电位。

Description

栅极驱动电路与采用其的显示装置
技术领域
本发明关于显示领域的相关技术,尤其是有关于一种栅极驱动电路与一种采用上述栅极驱动电路的显示装置。
背景技术
一般而言,显示装置中的栅极驱动电路乃是由多级且串接的移位暂存器所组成,每级移位暂存器用以输出一栅极驱动信号,并通过此栅极驱动信号开启对应的像素行,使得该像素行中的每一像素皆能写入所需的显示数据。
然而,传统移位暂存器的电路架构并无法支持高更新率(Frame rate)的操作,也无法在低温环境中使用,原因是在上述这二种操作条件下,移位暂存器都必须提供具有够高压差的栅极驱动信号给显示装置中的像素,以便在高更新率的操作条件下能配合液晶的高反应速度,以及在低温环境的操作条件下能据以提供温度补偿而让栅极驱动电路的操作稳定,但是传统移位暂存器在输出具有够高压差的栅极驱动信号时,其驱动晶体管的栅极-源极便会承受过高的跨压(例如是19V),导致驱动晶体管因通过的电流过大而崩溃,进而使得移位暂存器的功能失效。因此,如何有效解决这个问题乃是一个重要的课题。
发明内容
本发明的一目的在提供一种栅极驱动电路,其时段移位暂存器在输出具有够高压差的栅极驱动信号时,移位暂存器的驱动晶体管不会因栅极-源极承受过高的跨压而导致崩溃。
本发明的另一目的在提供一种采用上述栅极驱动电路的显示装置。
本发明提出一种栅极驱动电路,此栅极驱动电路包括有多级且串接的移位暂存器,而每级移位暂存器可分别包含第一输出端、第二输出端。每级移位暂存器接收时脉信号、参考电位、预设电位与栅极高电位,且第一输出端可产生栅极驱动信号,第二输出端可产生扫描信号。其中每级移位暂存器包括有第一输出单元、第一下拉单元、第二输出单元、第二下拉单元、电压耦合单元与电压抬升单元。第一输出单元分别电性耦接一节点与第一输出端,且接收时脉信号,第一输出单元用以依据上述节点与时脉信号输出栅极驱动信号。第一下拉单元分别电性耦接第一输出端,且接收参考电位。第二输出单元分别电性耦接上述节点与第二输出端,且接收时脉信号,第二输出单元用以依据上述节点与时脉信号输出扫描信号。第二下拉单元分别电性耦接第二输出端与参考电位。电压耦合单元分别电性耦接于上述节点与第二输出端之间。电压抬升单元分别电性耦接至预设电位、第一输出端、前一级移位暂存器的节点与栅极高电位,并于前一级移位暂存器的一节点的电压电平变化期间,栅极驱动信号的电平自参考电位上拉至预设电位,且预设电位小于栅极高电位。
本发明又提出另一种栅极驱动电路,此栅极驱动电路包括有多级且串接的移位暂存器,而每级移位暂存器可分别包含第一输出端、第二输出端。每级移位暂存器接收时脉信号、参考电位、预设电位与栅极高电位,且第一输出端可产生栅极驱动信号,第二输出端可产生扫描信号。其中每级移位暂存器包括有第一输出单元、第一下拉单元、第二输出单元、第二下拉单元、电压耦合单元与电压抬升单元。第一输出单元分别电性耦接一节点与第一输出端,且接收时脉信号,第一输出单元用以依据上述节点与时脉信号输出栅极驱动信号。第一下拉单元分别电性耦接第一输出端,且接收参考电位。第二输出单元分别电性耦接上述节点与第二输出端,且接收时脉信号,第二输出单元用以依据上述节点与时脉信号输出扫描信号。第二下拉单元分别电性耦接第二输出端与参考电位。电压耦合单元分别电性耦接于上述节点与第二输出端之间。电压抬升单元分别电性耦接至预设电位、第一输出端、前一级移位暂存器的第二输出端与栅极高电位,并于前一级移位暂存器所输出的扫描信号的电压电平变化期间,栅极驱动信号的电平自参考电位上拉至预设电位,且预设电位小于栅极高电位。
本发明又提出再一种栅极驱动电路,此栅极驱动电路包括有多级且串接的移位暂存器,而每级移位暂存器可分别包含一输出端,其可产生栅极驱动信号,且每级移位暂存器可分别接收时脉信号、参考电位、预设电位与栅极高电位。其中每级移位暂存器包括有输出单元、下拉单元、电压耦合单元与电压抬升单元。输出单元分别电性耦接一节点与输出端,且接收时脉信号,输出单元用以依据上述节点与时脉信号而自输出端输出栅极驱动信号。下拉单元分别电性耦接输出端且接收参考电位。电压耦合单元分别电性耦接于上述节点与输出端之间。电压抬升单元分别电性耦接至预设电位、输出端与前一级移位暂存器的一节点,并于前一级移位暂存器的该节点的电压电平变化期间,栅极驱动信号的电平自参考电位上拉至预设电位,且预设电位小于栅极高电位。
本发明又提出一种显示装置,此显示装置包括有主动区与周边区。主动区具有多条栅极线与多条数据线,且栅极线分别与数据线交错设置以形成多个像素单元。周边区设于主动区的一侧,且具有栅极驱动电路。栅极驱动电路可分别电性耦接至栅极线,其中栅极驱动电路具有多级且串接的移位暂存器。每级移位暂存器分别包含有第一输出端、主要输出电路、电压抬升电路、第一时脉信号、栅极高电位、参考电位与预设电位。第一输出端用以产生栅极驱动信号至其中一栅极线。第二输出端用以产生扫描信号至前一级或后一级的移位暂存器。主要输出电路电性耦接至第二输出端。电压抬升电路电性耦接至第一输出端。第一时脉信号及栅极高电位皆分别电性耦接于主要输出电路与电压抬升电路。参考电位电性耦接至主要输出电路。预设电位电性耦接至电压抬升电路,且预设电位大于参考电位,且预设电位小于栅极高电位。其中,栅极驱动信号在一期间内,其电平呈阶梯式拉升,从参考电位抬升至预设电位,再从预设电位抬升至栅极高电位。
在本发明的栅极驱动电路中,每级移位暂存器在输出栅极驱动信号时,先利用电压抬升单元将栅极驱动信号的电平自参考电位上拉至预设电位,接着每级移位暂存器再将栅极驱动信号的电平自预设电位上拉至栅极高电位,而由于每级移位暂存器在输出栅极驱动信号时将栅极驱动信号的电平分段抬升,进而降低了驱动晶体管的栅极-源极所承受的跨压,因此每级移位暂存器在输出具有够高压差的栅极驱动信号时,驱动晶体管的栅极-源极不会承受到过高的跨压而导致驱动晶体管崩溃。
为了让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附图式,作详细说明如下。
附图说明
图1为依照本发明第一实施例的移位暂存器的电路图;
图2为依照本发明第一实施例的移位暂存器的信号时序图;图3为依照本发明第二实施例的移位暂存器的电路图;
图4为依照本发明第二实施例的移位暂存器的信号时序图;图5为依照本发明第三实施例的移位暂存器的电路图;
图6为依照本发明第三实施例的移位暂存器的信号时序图;图7为依照本发明第四实施例的移位暂存器的电路图;
图8为依照本发明第五实施例的移位暂存器的电路图;
图9为依照本发明第五实施例的移位暂存器的信号时序图;图10为依照本发明第六实施例的移位暂存器的电路图;
图11为依照本发明第六实施例的移位暂存器的信号时序图。
其中,附图标记:
100、200、300、400、500、600:移位暂存器
11、12、31:输出单元
13、32:输入信号选择单元
14、15、33:下拉单元
16、34:电压耦合单元
17、35、57:电压抬升单元
18、36:稳压单元
19、37:开关单元
20、38:防漏电单元
21、39:重置单元
Q(n)、Q(n-1)、P(n):节点
HC1、HC2、HC3、HC4:时脉信号
SR(n-1)、SR(n)、SR(n+1):栅极驱动信号
ST(n-1)、ST(n)、ST(n+1):扫描信号
OUT、OUT1、OUT2:输出端
XDONB:参考电位
XDONB_2:预设电位
U2D:高电平电压
D2U:低电平电压
VGH:栅极高电位
VGL:栅极低电位
RST:重置信号
111、121、131、132、141、151、161、171、172、173、181、182、183、191、192、193、311、321、322、331、341、351、361、362、363、371、372、373、571、572、573:晶体管
184、364:电阻
342:电容
T1、T2、T3、T4:时段
具体实施方式
本发明的栅极驱动电路是由多级且串接的移位暂存器组成,接着将说明每级移位暂存器的实现方式,并且以下的各实施例皆以第n级移位暂存器来举例说明之。
请参考图1,图1为依照本发明第一实施例的移位暂存器100的电路图。如图1所示,此移位暂存器100包括有输出单元11、输出单元12、输入信号选择单元13、下拉单元14、下拉单元15、电压耦合单元16、电压抬升单元17、稳压单元18、开关单元19、防漏电单元20与重置单元21。输出单元11电性耦接节点Q(n)与输出端OUT1,且接收时脉信号HC1,而输出单元11用以依据节点Q(n)与时脉信号HC1而输出栅极驱动信号SR(n)。输出单元12电性耦接节点Q(n)与输出端OUT2,且接收时脉信号HC1,而输出单元12用以依据节点Q(n)与时脉信号HC1而输出扫描信号ST(n)。
输入信号选择单元13电性耦接节点P(n)、第n-1级移位暂存器所输出的扫描信号ST(n-1)、第n+1级移位暂存器所输出的扫描信号ST(n+1)、高电平电压U2D与低电平电压D2U。此输入信号选择单元13用以依据扫描信号ST(n-1)来决定是否将节点P(n)电性耦接至高电平电压U2D,并用以依据扫描信号ST(n+1)来决定是否将节点P(n)电性耦接至低电平电压D2U。下拉单元14电性耦接输出端OUT1,且接收该参考电位XDONB。下拉单元15电性耦接输出端OUT2,且接收参考电位XDONB。
电压耦合单元16电性耦接于节点Q(n)与输出端OUT2之间。电压抬升单元17电性耦接至预设电位XDONB_2、输出端OUT1、第n-1级移位暂存器的节点Q(n-1)与栅极高电位VGH,并用以于第n-1级移位暂存器的节点Q(n-1)的电压电平变化期间,将栅极驱动信号SR(n)的电平自参考电位XDONB上拉至预设电位XDONB_2,其中预设电位XDONB_2小于栅极高电位VGH。
稳压单元18电性耦接至输入信号选择单元13、栅极高电位VGH、时脉信号HC3与参考电位XDONB。此稳压单元18用以依据时脉信号HC3决定是否将节点P(n)电性耦接至参考电位XDONB。开关单元19电性耦接于节点Q(n)与节点P(n)之间,并接收栅极高电位VGH,此开关单元19用以防止节点Q(n)的电压回流至节点P(n)。防漏电单元20电性耦接输出端OUT2、节点P(n)与稳压单元18,其用以防止输出端OUT2漏电而影响扫描信号ST(n)的输出。重置单元21电性耦接稳压单元18,并接收重置信号RST。
接下来将继续说明输出单元11、输出单元12、输入信号选择单元13、下拉单元14、下拉单元15、电压耦合单元16、电压抬升单元17、稳压单元18、开关单元19、防漏电单元20与重置单元21的实现方式,请继续参照图1。输出单元11包括晶体管111(即所谓的驱动晶体管),晶体管111的第一端用以接收时脉信号HC1,晶体管111的第二端电性耦接至输出端OUT1,而晶体管111的控制端电性耦接至节点Q(n)。输出单元12包括晶体管121,晶体管121的第一端用以接收时脉信号HC1,晶体管121的第二端电性耦接输出端OUT2,而晶体管121的控制端电性耦接至节点Q(n)。
输入信号选择单元13包括有晶体管131与132。晶体管131的第一端电性耦接高电平电压U2D,晶体管131的第二端电性耦接节点P(n),而晶体管131的控制端电性耦接扫描信号ST(n-1)。晶体管132的第二端电性耦接低电平电压D2U,晶体管132的第一端电性耦接节点P(n),而晶体管132的控制端电性耦接扫描信号ST(n+1)。
下拉单元14包括晶体管141,晶体管141的第一端电性耦接输出端OUT1,晶体管141的第二端电性耦接参考电位XDONB,而晶体管141的控制端则电性耦接至稳压单元18。下拉单元15包括晶体管151,晶体管151的第一端电性耦接输出端OUT2,晶体管151的第二端电性耦接参考电位XDONB,而晶体管151的控制端则电性耦接至稳压单元18。
电压耦合单元16包括晶体管161,晶体管161的第一端与第二端皆电性耦接输出端OUT2,而晶体管161的控制端电性耦接至节点Q(n)。于另一变形例中,此电压耦合单元16也可利用一电容来实现。电压抬升单元17包括有晶体管171、172与173。晶体管171的第一端用以接收栅极高电位VGH,而晶体管171的控制端用以接收第n-1级移位暂存器的节点Q(n-1)的信号。晶体管172的第一端电性耦接晶体管171的第二端,晶体管172的第二端电性耦接预设电位XDONB_2,而晶体管172的控制端用以接收时脉信号HC1。晶体管173的第一端电性耦接输出端OUT1,晶体管173的第二端电性耦接预设电位XDONB_2,而晶体管173的控制端电性耦接晶体管171的第二端与晶体管172的第一端。
稳压单元电18包括有晶体管181、182与183以及电阻184。晶体管181的第一端用以接收栅极高电位VGH,而晶体管181的控制端用以接收时脉信号HC3。晶体管182的第二端电性耦接参考电位XDONB,而晶体管182的控制端电性耦接至节点P(n)。晶体管183的第一端电性耦接至节点P(n),晶体管183的第二端电性耦接参考电位XDONB,而晶体管183的控制端电性耦接晶体管182的第一端。电阻184电性耦接于晶体管181的第二端与晶体管182的第一端之间。
开关单元电19包括有晶体管191。晶体管191的第一端电性耦接至节点Q(n),晶体管191的第二端电性耦接至节点P(n),而晶体管191的控制端用以接收栅极高电位VGH。防漏电单元20包括有晶体管192。晶体管192的第一端及控制端皆电性耦接至输出端OUT2,而晶体管192的第二端电性耦接至节点P(n)。重置单元21包括有晶体管193。晶体管193的第一端及控制端皆用以接收重置信号RST,晶体管193的第二端电性耦接至稳压单元18的晶体管183的控制端。
图2为依照本发明第一实施例的移位暂存器的信号时序图。在图2中,标示与图1中的标示相同者表示为相同的信号。以下将以图2所示的三个时段(时段T1~T3)来说明图1所示的移位暂存器100的部分操作,请同时参照图1与图2。
在时段T1中,藉由第n-1级移位暂存器的节点Q(n-1)的信号来导通晶体管171,进而再藉由栅极高电位VGH来导通(turn on)晶体管173,因此可通过晶体管173将栅极驱动信号SR(n)的电平自参考电位XDONB上拉至预设电位XDONB_2。在时段T2中,晶体管171及173持续导通,并藉由第n-1级移位暂存器的扫描信号ST(n-1)来导通晶体管131,进而将节点Q(n)的电平上拉至高电平电压U2D,使得晶体管111与121皆呈现导通状态。在此例中,高电平电压U2D以栅极高电位VGH来实现。在时段T3中,时脉信号HC1由低电平转态为高电平,且其高电平亦为栅极高电位VGH。而由于此时晶体管111与121仍皆呈现导通状态,因此可通过晶体管121来将时脉信号HC1中的脉冲传送至输出端OUT2,以形成扫描信号ST(n),同时亦可通过晶体管161来将节点Q(n)耦合至更高电平VGH+。此外,由于此时晶体管111亦为导通状态,因此可通过晶体管111来将时脉信号HC1中的脉冲传送至输出端OUT1,进而将栅极驱动信号SR(n)由预设电位XDONB_2再上拉至栅极高电位VGH。
藉由以上说明可知,由于移位暂存器100在输出栅极驱动信号SR(n)时,将栅极驱动信号SR(n)的电平分段抬升,进而降低了驱动晶体管(即晶体管111)的栅极-源极所承受的跨压。因此,当移位暂存器100在输出具有够高压差的栅极驱动信号SR(n)时,驱动晶体管的栅极-源极不会承受到过高的跨压而导致驱动晶体管崩溃。
接着请一并参考图3及图4,图3及图4分别为依照本发明第二实施例的移位暂存器200的电路图与信号时序图。如图3所示,移位暂存器200与移位暂存器100的差异仅在于移位暂存器200的晶体管171的第一端用以接收第n-1级移位暂存器所输出的栅极驱动信号SR(n-1)。由于移位暂存器200的操作方式与移位暂存器100的操作方式相似,在此便不再赘述。
请参考图5,图5为依照本发明第三实施例的移位暂存器300的电路图。如图5所示,此移位暂存器300包括有输出单元31、输入信号选择单元32、下拉单元33、电压耦合单元34、电压抬升单元35、稳压单元36、开关单元37、防漏电单元38与重置单元39。输出单元31分别电性耦接节点Q(n)与输出端OUT,且接收时脉信号HC1。此输出单元31用以依据节点Q(n)与时脉信号HC1而输出栅极驱动信号SR(n)。
输入信号选择单元32电性耦接节点P(n),并接收第n-1级移位暂存器所输出的栅极驱动信号SR(n-1)、第n+1级移位暂存器所输出的栅极驱动信号SR(n+1)、高电平电压U2D与低电平电压D2U。此输入信号选择单元32用以依据栅极驱动信号SR(n-1)来决定是否将节点P(n)电性耦接至高电平电压U2D,并用以依据栅极驱动信号SR(n+1)来决定是否将节点P(n)电性耦接至低电平电压D2U。
下拉单元33电性耦接输出端OUT,且接收参考电位XDONB。电压耦合单元34电性耦接于节点Q(n)与输出端OUT之间。电压抬升单元35电性耦接至预设电位XDONB_2、输出端OUT与第n-1级移位暂存器的节点Q(n-1),并用以依据第n-1级移位暂存器的节点Q(n-1)的电压电平变化期间,将该栅极驱动信号SR(n)的电平自参考电位XDONB上拉至预设电位XDONB_2。
稳压单元36电性耦接至输入信号选择单元32、栅极高电位VGH、时脉信号HC3与参考电位XDONB。此稳压单元32用以依据时脉信号HC3决定是否将节点P(n)电性耦接至参考电位XDONB。开关单元37电性耦接于节点Q(n)与节点P(n)之间,并接收栅极高电位VGH。此开关单元37用以防止节点Q(n)的电压回流至节点P(n)。防漏电单元38电性耦接输出端OUT、节点P(n)与稳压单元36。重置单元39电性耦接稳压单元36,并接收重置信号RST。
接下来将继续说明输出单元31、输入信号选择单元32、下拉单元33、电压耦合单元34、电压抬升单元35、稳压单元36、开关单元37、防漏电单元38与重置单元39的实现方式,请继续参照图5。输出单元31包括晶体管311(即所谓的驱动晶体管),晶体管311的第一端用以接收时脉信号HC1,晶体管311的第二端电性耦接至输出端OUT,而晶体管311的控制端电性耦接至节点Q(n)。
输入信号选择单元32包括有晶体管321与322。晶体管321的第一端电性耦接高电平电压U2D,晶体管321的第二端电性耦接节点P(n),而晶体管321的控制端电性耦接第n-1级移位暂存器所输出的栅极驱动信号SR(n-1)。晶体管322的第二端电性耦接低电平电压D2U,晶体管322的第一端电性耦接节点P(n),晶体管322的控制端电性耦接第n+1级移位暂存器所输出的栅极驱动信号SR(n+1)。
下拉单元33包括晶体管331,晶体管331的第一端电性耦接输出端OUT,晶体管331的第二端电性耦接参考电位XDONB,而晶体管331的控制端则电性耦接至稳压单元36。电压耦合单元34包括晶体管341,晶体管341的第一端与第二端皆电性耦接电性耦接输出端OUT,而晶体管341的控制端电性耦接至节点Q(n)。
电压抬升单元35包括有晶体管351。晶体管351的第一端电性耦接输出端OUT,晶体管351的第二端电性耦接预设电位XDONB_2,而晶体管351的控制端用以接收第n-1级移位暂存器的节点Q(n-1)的信号。稳压单元电36包括有晶体管361、362与363以及电阻364。晶体管361的第一端用以接收栅极高电位VGH,而晶体管361的控制端用以接收时脉信号HC3。晶体管362的第二端电性耦接参考电位XDONB,而晶体管362的控制端电性耦接至节点P(n)。晶体管363的第一端电性耦接至节点P(n),晶体管363的第二端电性耦接参考电位XDONB,而晶体管363的控制端电性耦接晶体管362的第一端。电阻364电性耦接于晶体管361的第二端与晶体管362的第一端之间。
开关单元37包括有晶体管371。晶体管371的第一端电性耦接至节点Q(n),晶体管371的第二端电性耦接至节点P(n),而晶体管371的控制端用以接收栅极高电位VGH。防漏电单元38包括有晶体管372,而晶体管372的第一端及控制端电性耦接至输出端OUT,其第二端则电性耦接至节点P(n)。重置单元39包括有晶体管373,而晶体管373的第一端及控制端用以接收重置信号RST,其第二端则电性耦接至稳压单元36的晶体管363的控制端。
图6为依照本发明第三实施例的移位暂存器的信号时序图。在图6中,标示与图5中的标示相同者表示为相同的信号。以下将以图6所示的三个时段(时段T1~T3)来说明图5所示的移位暂存器的部分操作,请同时参照图5与图6。
在时段T1中,藉由第n-1级移位暂存器的节点Q(n-1)的信号来导通晶体管351,以便将栅极驱动信号SR(n)的电平自参考电位XDONB上拉至预设电位XDONB_2。在时段T2中,晶体管351持续导通,并藉由第n-1级移位暂存器的栅极驱动信号SR(n-1)导通晶体管321,进而将节点Q(n)的电平上拉至高电平电压U2D,使得晶体管311呈现导通状态。在此例中,高电平电压U2D以栅极高电位VGH来实现。在时段T3中,时脉信号HC1由低电平转态为高电平,且其高电平亦为栅极高电位VGH。而由于此时晶体管311仍呈现导通状态,因此可通过晶体管311来将时脉信号HC1中的脉冲传送至输出端OUT,进而将栅极驱动信号SR(n)由预设电位XDONB_2再上拉至栅极高电位VGH,同时亦可通过晶体管341来将节点Q(n)耦合至更高电平VGH+
藉由以上说明可知,由于移位暂存器300在输出栅极驱动信号SR(n)时,将栅极驱动信号SR(n)的电平分段抬升,进而降低了驱动晶体管(即晶体管311)的栅极-源极所承受的跨压。因此,当移位暂存器300在输出具有够高压差的栅极驱动信号SR(n)时,驱动晶体管的栅极-源极不会承受到过高的跨压而导致驱动晶体管崩溃。
接着请参考图7,图7为依照本发明第四实施例的移位暂存器400的电路图。如图7所示,移位暂存器400与移位暂存器300的差异仅在于移位暂存器400的电压耦合单元34是利用电容342来实现。由于移位暂存器400的操作方式与移位暂存器300的操作方式相似,在此便不再赘述。
请参考图8,图8为依照本发明第五实施例的移位暂存器500的电路图。如图8所示,此移位暂存器500包括有输出单元11、输出单元12、输入信号选择单元13、下拉单元14、下拉单元15、电压耦合单元16、电压抬升单元57、稳压单元18、开关单元19、防漏电单元20与重置单元21。移位暂存器500的电路架构跟前述实施例的移位暂存器100的差异仅在电压抬升单元57,因此在此仅说明电压抬升单元57。
电压抬升单元57电性耦接至预设电位XDONB_2、参考电位XDONB、输出端OUT1、第n-1级移位暂存器的节点Q(n-1)与栅极高电位VGH。此电压抬升单元57用以在第n-1级移位暂存器的节点Q(n-1)的电压电平变化期间,将栅极驱动信号SR(n)的电平自参考电位XDONB上拉至预设电位XDONB_2。
接着继续说明电压抬升单元57的实现方式,请继续参照图8。电压抬升单元57包括有晶体管571、572与573。晶体管571的第一端用以接收栅极高电位VGH,而晶体管571的控制端用以接收第n-1级移位暂存器的节点Q(n-1)的信号。晶体管572的第一端电性耦接晶体管571的第二端,晶体管572的第二端电性耦接参考电位XDONB,而晶体管572的控制端用以接收时脉信号HC1。晶体管573的第一端电性耦接输出端OUT1,晶体管573的第二端电性耦接预设电位XDONB_2,而晶体管573的控制端电性耦接晶体管571的第二端与晶体管572的第一端。
图9为依照本发明第五实施例的移位暂存器的信号时序图。在图9中,标示与图8中的标示相同者表示为相同的信号。以下将以图9所示的三个时段(时段T1~T3)来说明图9所示的移位暂存器的部分操作,请同时参照图8与图9。
在时段T1中,藉由第n-1级移位暂存器的节点Q(n-1)的信号来导通晶体管571,进而再藉由栅极高电位VGH来导通晶体管573,因此可通过晶体管573来将栅极驱动信号SR(n)的电平自参考电位XDONB上拉至预设电位XDONB_2。在时段T2中,晶体管571及573持续导通,并藉由第n-1级移位暂存器的扫描信号ST(n-1)来导通晶体管131,进而将节点Q(n)的电平上拉至高电平电压U2D,使得晶体管111与121皆呈现导通状态。在此例中,高电平电压U2D以栅极高电位VGH来实现。在时段T3中,时脉信号HC1由低电平转态为高电平,且其高电平亦为栅极高电位VGH。而由于此时晶体管111与121仍皆呈现导通状态,因此可通过晶体管121来将时脉信号HC1中的脉冲传送至输出端OUT2,以形成扫描信号ST(n),同时亦可通过晶体管161来将节点Q(n)耦合至更高电平VGH+。此外,由于此时晶体管111亦为导通状态,因此可通过晶体管111来将时脉信号HC1中的脉冲传送至输出端OUT1,进而将栅极驱动信号SR(n)由预设电位XDONB_2再上拉至栅极高电位VGH。
藉由以上说明可知,由于移位暂存器500在输出栅极驱动信号SR(n)时,将栅极驱动信号SR(n)的电平分段抬升,进而降低了驱动晶体管(即晶体管111)的栅极-源极所承受的跨压。因此,当移位暂存器100在输出具有够高压差的栅极驱动信号SR(n)时,驱动晶体管的栅极-源极不会承受到过高的跨压而导致驱动晶体管崩溃。
接着请一并参考图10及图11,图10及图11分别为依照本发明第六实施例的移位暂存器600的电路图与信号时序图。如图10所示,移位暂存器600与前述实施例的移位暂存器500的差异仅在于移位暂存器600的晶体管571的控制端用以接收第n-1级移位暂存器所输出的扫描信号ST(n-1)。由于移位暂存器600的操作方式与移位暂存器500的操作方式相似,在此便不再赘述。
值得一提的是,在上述各实施例中,参考电位XDONB可采用栅极低电位VGL来实现。另外,上述各实施例中的电压耦合单元皆可采用一晶体管或一电容来实现。
本发明的实施例亦提出一种显示装置,其采用本发明的栅极驱动电路。此显示装置包括有主动区与周边区,主动区具有多条栅极线与多条数据线,且栅极线分别与数据线交错设置,以形成多个像素单元。周边区设置于主动区的一侧,而前述实施例的栅极驱动电路可设置于周边区,且其可电性耦接至栅极线。于本实施例中,栅极驱动电路具有多级且串接的移位暂存器,且每级的移位暂存器分别包含有输出端、主要输出电路、电压抬升电路、时脉信号、栅极高电位、参考电位与预设电位。参照图1所示,输出端OUT1用以产生栅极驱动信号至其中之一的栅极线。输出端OUT2用以产生扫描信号至前一级或后一级的移位暂存器。主要输出电路电性耦接至输出端OUT2,所谓的主要输出电路,是指在每级移位暂存器中,除电压抬升单元17之外的其余部分。于图1的实施例中,主要输出电路是指包含输出单元11、输出单元12、输入信号选择单元13、下拉单元14、下拉单元15、电压耦合单元16、稳压单元18及开关单元19的电路,而电压抬升电路则是对应于电压抬升单元17。如此一来,每级的移位暂存器的主要输出电路可包含输出端OUT2与输出端OUT1,且电压抬升电路可电性耦接至输出端OUT1,使得主要输出电路可通过输出端OUT1来与电压抬升电路达到电性耦接,因此,输出端OUT1的栅极驱动信号SR(n)会受到主要输出电路与电压抬升电路而影响。
于本实施例中,时脉信号(如时脉信号HC1、HC2、HC3、HC4)分别电性耦接于主要输出电路与电压抬升电路,亦即主要输出电路与电压抬升电路可分别接收时脉信号。同样地,栅极高电位分别电性耦接主要输出电路与电压抬升电路,使得主要输出电路与电压抬升电路可分别接收栅极高电位。另外,参考电位XDONB电性耦接至主要输出电路,。而预设电位XDONB_2电性耦接至电压抬升电路,使得主要输出电路可接收参考电位XDONB,而电压抬升电路则可接收预设电位XDONB_2。此外,于本实施例中,且预设电位XDONB_2大于参考电位XDONB,且预设电位XDONB_2小于栅极高电位VGH。如此一来,每级移位暂存器可接收两组不同电位的低电位的信号,其一低电位为参考电位XDONB,而另一低电位为预设电位XDONB_2,且两低电位分别对应输入至主要输出电路与电压抬升电路。通过与以往每级移位暂存器仅接收一组低电位的不同设计,可助于应用于高解析或低温环境等显示装置。详言之,栅极驱动信号SR(n)在一期间内,其电平呈阶梯式拉升,从参考电位XDONB抬升至预设电位XDONB_2,再从预设电位XDONB_2抬升至栅极高电位VGH。
综上所述,在本发明的实施例的栅极驱动电路中,每级移位暂存器在输出栅极驱动信号时,先利用电压抬升单元将栅极驱动信号的电平自参考电位上拉至预设电位,接着每级移位暂存器再将栅极驱动信号的电平自预设电位上拉至栅极高电位。由于每级移位暂存器在输出栅极驱动信号时将栅极驱动信号的电平分段抬升,进而降低了驱动晶体管的栅极-源极所承受的跨压。因此,当每级移位暂存器在输出具有够高压差的栅极驱动信号时,驱动晶体管的栅极-源极不会承受到过高的跨压而导致驱动晶体管崩溃。此外,由上述各实施例的说明,亦可知本发明的栅极驱动电路可应用于需要高更新率的显示装置中,例如电竞用的显示装置,也可应用于需要高跨压的低温环境中,例如车用显示装置。
虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何熟习此技术者,在不脱离本发明的精神和范围内,当可做些许的更动与润饰,因此本发明的保护范围当视后付的申请专利范围所界定者为准。

Claims (10)

1.一种栅极驱动电路,其特征在于,该栅极驱动电路包括多级且串接的移位暂存器,而每级移位暂存器可分别包含一第一输出端、一第二输出端,接收一时脉信号、一参考电位、一预设电位与一栅极高电位,且该第一输出端可产生一栅极驱动信号,该第二输出端可产生一扫描信号,其中每级移位暂存器包括:
一第一输出单元,分别电性耦接一节点与该第一输出端,且接收该时脉信号,而该第一输出单元用以依据该节点与该时脉信号而输出该栅极驱动信号;
一第一下拉单元,分别电性耦接该第一输出端,且接收该参考电位;
一第二输出单元,分别电性耦接该节点与该第二输出端,且接收该时脉信号,而该第二输出单元用以依据该节点与该时脉信号而输出该扫描信号;
一第二下拉单元,分别电性耦接该第二输出端与该参考电位;
一电压耦合单元,分别电性耦接于该节点与该第二输出端之间;以及
一电压抬升单元,分别电性耦接至该预设电位、该第一输出端、前一级移位暂存器的该节点与该栅极高电位;
其中,于该前一级移位暂存器的该节点的电压电平变化期间,该栅极驱动信号的电平自该参考电位上拉至该预设电位,且该预设电位小于该栅极高电位。
2.如权利要求1所述的栅极驱动电路,其特征在于,该电压抬升单元包括:
一第一晶体管,具有一第一端、一第二端与一第一控制端,该第一端用以接收该栅极高电位,而该第一控制端电性耦接该前一级移位暂存器的该节点;
一第二晶体管,具有一第三端、一第四端与一第二控制端,该第三端电性耦接该第二端,该第四端用以接收该预设电位,而该第二控制端用以接收该时脉信号;以及
一第三晶体管,具有一第五端、一第六端与一第三控制端,该第五端电性耦接该第一输出端,该第六端用以接收该预设电位,而该第三控制端电性耦接该第二端。
3.如权利要求1所述的栅极驱动电路,其特征在于,该电压抬升单元包括:
一第一晶体管,具有一第一端、一第二端与一第一控制端,该第一端用以接收该前一级移位暂存器所输出的该栅极驱动信号,而该第一控制端电性耦接该前一级移位暂存器的该节点;
一第二晶体管,具有一第三端、一第四端与一第二控制端,该第三端电性耦接该第二端,该第四端用以接收该预设电位,而该第二控制端用以接收该时脉信号;以及
一第三晶体管,具有一第五端、一第六端与一第三控制端,该第五端电性耦接该第一输出端,该第六端用以接收该预设电位,而该第三控制端电性耦接该第二端。
4.如权利要求1所述的栅极驱动电路,其特征在于,该电压抬升单元包括:
一第一晶体管,具有一第一端、一第二端与一第一控制端,该第一端用以接收该栅极高电位,而该第一控制端电性耦接该前一级移位暂存器的该节点;
一第二晶体管,具有一第三端、一第四端与一第二控制端,该第三端电性耦接该第二端,该第四端用以接收该参考电位,而该第二控制端用以接收该时脉信号;以及
一第三晶体管,具有一第五端、一第六端与一第三控制端,该第五端电性耦接该第一输出端,该第六端用以接收该预设电位,而该第三控制端电性耦接该第二端。
5.如权利要求1所述的栅极驱动电路,其特征在于,该电压耦合单元包括一电容,该电容电性耦接于该第二输出端与该级移位暂存器的该节点之间。
6.一种栅极驱动电路,其特征在于,该栅极驱动电路包括多级且串接的移位暂存器,而每级移位暂存器可分别包含一第一输出端、一第二输出端,接收一时脉信号、一参考电位、一预设电位与一栅极高电位,且该第一输出端可产生一栅极驱动信号,该第二输出端可产生一扫描信号,其中每级移位暂存器包括:
一第一输出单元,分别电性耦接一节点与该第一输出端,且接收该时脉信号,而该第一输出单元用以依据该节点与该时脉信号而输出该栅极驱动信号;
一第一下拉单元,分别电性耦接该第一输出端,且接收该参考电位;
一第二输出单元,分别电性耦接该节点与该第二输出端,且接收该时脉信号,而该第二输出单元用以依据该节点与该时脉信号而输出该扫描信号;
一第二下拉单元,分别电性耦接该第二输出端与该参考电位;
一电压耦合单元,分别电性耦接于该节点与该第二输出端之间;以及
一电压抬升单元,分别电性耦接至该预设电位、该第一输出端、前一级移位暂存器的该第二输出端与该栅极高电位;
其中,于该前一级移位暂存器所输出的该扫描信号的电压电平变化期间,该栅极驱动信号的电平自该参考电位上拉至该预设电位,且该预设电位小于该栅极高电位。
7.如权利要求6所述的栅极驱动电路,其特征在于,该电压抬升单元包括:
一第一晶体管,具有一第一端、一第二端与一第一控制端,该第一端用以接收该栅极高电位,而该第一控制端电性耦接该前一级移位暂存器的该第二输出端;
一第二晶体管,具有一第三端、一第四端与一第二控制端,该第三端电性耦接该第二端,该第四端用以接收该参考电位,而该第二控制端用以接收该时脉信号;以及
一第三晶体管,具有一第五端、一第六端与一第三控制端,该第五端电性耦接该第一输出端,该第六端用以接收该预设电位,而该第三控制端电性耦接该第二端。
8.一种栅极驱动电路,其特征在于,该栅极驱动电路包括多级且串接的移位暂存器,而每级移位暂存器可分别包含一输出端,其可产生一栅极驱动信号,且每级移位暂存器可分别接收一时脉信号、一参考电位、一预设电位与一栅极高电位,其中每级移位暂存器包括:
一输出单元,分别电性耦接一节点与该输出端,且接收该时脉信号,而该输出单元用以依据该节点与该时脉信号而自该输出端输出该栅极驱动信号;
一下拉单元,电性耦接该输出端,且接收该参考电位;
一电压耦合单元,分别电性耦接于该节点与该输出端之间;以及
一电压抬升单元,分别电性耦接至该预设电位、该输出端与前一级移位暂存器的该节点,
其中,于该前一级移位暂存器的该节点的电压电平变化期间,该栅极驱动信号的电平自该参考电位上拉至该预设电位,且该预设电位小于该栅极高电位。
9.如权利要求8所述的栅极驱动电路,其特征在于,该电压抬升单元包括一晶体管,该晶体管具有一第一端、一第二端与一控制端,该第一端电性耦接该级移位暂存器的该输出端,该第二端用以接收该预设电位,而该控制端电性耦接该前一级移位暂存器的该节点。
10.一种显示装置,其特征在于,包含:
一主动区,具有多条栅极线与多条数据线,且该些栅极线分别与该些数据线交错设置,以形成多个像素单元;
一周边区,设于该主动区的一侧,且具有一栅极驱动电路,且该栅极驱动电路可分别电性耦接至该些栅极线,其中该栅极驱动电路具有多级且串接的移位暂存器,且每级移位暂存器分别包含:
一第一输出端,用以产生一栅极驱动信号至其中之一的该些栅极线;
一第二输出端,用以产生一扫描信号至前一级或后一级的移位暂存器;
一主要输出电路,电性耦接至该第二输出端;
一电压抬升电路,电性耦接至该第一输出端;
一第一时脉信号,分别电性耦接于该主要输出单元电路与该电压抬升单元电路;
一栅极高电位,分别电性耦接该主要输出电路与该电压抬升电路;
一参考电位,电性耦接至该主要输出电路;以及
一预设电位,电性耦接至该电压抬升电路,且该预设电位大于该参考电位,且该预设电位小于该栅极高电位;
其中,该栅极驱动信号在一期间内,其电平呈阶梯式拉升,从该参考电位抬升至该预设电位,再从该预设电位抬升至该栅极高电位。
CN201710550274.1A 2017-04-28 2017-07-07 栅极驱动电路与采用其的显示装置 Active CN107103872B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW106114191 2017-04-28
TW106114191A TWI625710B (zh) 2017-04-28 2017-04-28 閘極驅動電路與採用其之顯示裝置

Publications (2)

Publication Number Publication Date
CN107103872A true CN107103872A (zh) 2017-08-29
CN107103872B CN107103872B (zh) 2020-09-29

Family

ID=59663717

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710550274.1A Active CN107103872B (zh) 2017-04-28 2017-07-07 栅极驱动电路与采用其的显示装置

Country Status (3)

Country Link
US (2) US10522105B2 (zh)
CN (1) CN107103872B (zh)
TW (1) TWI625710B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108399884A (zh) * 2017-12-28 2018-08-14 友达光电股份有限公司 移位寄存电路
CN110517620A (zh) * 2019-08-30 2019-11-29 云谷(固安)科技有限公司 一种移位寄存器及显示面板
CN110544455A (zh) * 2019-02-27 2019-12-06 友达光电股份有限公司 像素电路与其驱动方法
CN111667793A (zh) * 2020-05-28 2020-09-15 昆山国显光电有限公司 一种移位寄存器及显示面板
CN112349251A (zh) * 2019-08-08 2021-02-09 瀚宇彩晶股份有限公司 栅极驱动电路及显示面板的驱动方法
TWI762286B (zh) * 2021-04-27 2022-04-21 友達光電股份有限公司 驅動裝置及顯示器

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN206249868U (zh) * 2016-12-15 2017-06-13 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示面板
CN106710507B (zh) * 2017-02-17 2020-03-06 合肥京东方光电科技有限公司 栅极驱动电路、栅极驱动方法和显示装置
CN107369407B (zh) * 2017-09-22 2021-02-26 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板
CN108320692B (zh) * 2018-02-14 2022-01-07 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示面板
CN108597437B (zh) * 2018-06-20 2021-08-27 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及其驱动方法、显示装置
TWI684974B (zh) * 2018-12-27 2020-02-11 友達光電股份有限公司 顯示裝置
TWI688928B (zh) * 2019-01-21 2020-03-21 友達光電股份有限公司 閘極驅動電路
WO2021051270A1 (en) * 2019-09-17 2021-03-25 Boe Technology Group Co., Ltd. Goa unit circuit, driving method, goa circuit, and display apparatus
KR20220113185A (ko) * 2021-02-05 2022-08-12 주식회사 엘엑스세미콘 픽셀 보상을 위한 멀티 채널의 전압 센싱 회로
TWI776682B (zh) * 2021-09-17 2022-09-01 友達光電股份有限公司 閘極驅動電路
US11763718B1 (en) * 2022-05-20 2023-09-19 Tcl China Star Optoelectronics Technology Co., Ltd GOA circuit and array substrate

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200832334A (en) * 2006-10-03 2008-08-01 Mitsubishi Electric Corp Shift register circuit and image display apparatus containing the same
CN103021360A (zh) * 2012-10-11 2013-04-03 友达光电股份有限公司 可防止漏电的栅极驱动电路
CN103280198A (zh) * 2013-02-06 2013-09-04 友达光电股份有限公司 显示面板及其栅极驱动器
US20140218657A1 (en) * 2012-11-20 2014-08-07 Rohm Co., Ltd. Control circuit for light emitting apparatus
CN103985341A (zh) * 2014-04-30 2014-08-13 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路和显示装置
CN104425035A (zh) * 2013-08-29 2015-03-18 北京京东方光电科技有限公司 移位寄存器单元、移位寄存器及显示装置
CN104658505A (zh) * 2015-03-13 2015-05-27 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路和相关装置
US20150194115A1 (en) * 2010-11-24 2015-07-09 Renesas Electronics Corporation Output circuit, data driver, and display device
CN104810058A (zh) * 2015-05-13 2015-07-29 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN106297888A (zh) * 2016-07-06 2017-01-04 友达光电股份有限公司 移位暂存器

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI393093B (zh) * 2004-06-30 2013-04-11 Samsung Display Co Ltd 移位暫存器,具有該移位暫存器之顯示裝置,及其驅動方法
TWI323869B (en) * 2006-03-14 2010-04-21 Au Optronics Corp Shift register circuit
JP4912186B2 (ja) 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
US7817771B2 (en) * 2008-12-15 2010-10-19 Au Optronics Corporation Shift register
JP2010164877A (ja) 2009-01-19 2010-07-29 Renesas Electronics Corp 表示パネルドライバ、表示装置、及び表示パネルドライバの動作方法
TWI413986B (zh) * 2009-07-01 2013-11-01 Au Optronics Corp 移位暫存器
TWI433459B (zh) * 2010-07-08 2014-04-01 Au Optronics Corp 雙向移位暫存器
KR101354365B1 (ko) * 2011-12-30 2014-01-23 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
TWI493872B (zh) * 2012-07-05 2015-07-21 Au Optronics Corp 移位暫存器
TWI480882B (zh) * 2012-09-04 2015-04-11 Au Optronics Corp 移位暫存器及其驅動方法
CN103208263B (zh) * 2013-03-14 2015-03-04 京东方科技集团股份有限公司 移位寄存器、显示装置、栅极驱动电路及驱动方法
TWI541779B (zh) * 2014-07-18 2016-07-11 友達光電股份有限公司 移位暫存器及移位暫存器的驅動方法
CN107403602B (zh) * 2017-09-25 2020-05-19 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器电路和显示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200832334A (en) * 2006-10-03 2008-08-01 Mitsubishi Electric Corp Shift register circuit and image display apparatus containing the same
US20150194115A1 (en) * 2010-11-24 2015-07-09 Renesas Electronics Corporation Output circuit, data driver, and display device
CN103021360A (zh) * 2012-10-11 2013-04-03 友达光电股份有限公司 可防止漏电的栅极驱动电路
US20140218657A1 (en) * 2012-11-20 2014-08-07 Rohm Co., Ltd. Control circuit for light emitting apparatus
CN103280198A (zh) * 2013-02-06 2013-09-04 友达光电股份有限公司 显示面板及其栅极驱动器
CN104425035A (zh) * 2013-08-29 2015-03-18 北京京东方光电科技有限公司 移位寄存器单元、移位寄存器及显示装置
CN103985341A (zh) * 2014-04-30 2014-08-13 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路和显示装置
CN104658505A (zh) * 2015-03-13 2015-05-27 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路和相关装置
CN104810058A (zh) * 2015-05-13 2015-07-29 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN106297888A (zh) * 2016-07-06 2017-01-04 友达光电股份有限公司 移位暂存器

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108399884A (zh) * 2017-12-28 2018-08-14 友达光电股份有限公司 移位寄存电路
CN108399884B (zh) * 2017-12-28 2021-07-13 友达光电股份有限公司 移位寄存电路
CN110544455A (zh) * 2019-02-27 2019-12-06 友达光电股份有限公司 像素电路与其驱动方法
CN112349251A (zh) * 2019-08-08 2021-02-09 瀚宇彩晶股份有限公司 栅极驱动电路及显示面板的驱动方法
CN112349251B (zh) * 2019-08-08 2022-03-29 瀚宇彩晶股份有限公司 栅极驱动电路及显示面板的驱动方法
CN110517620A (zh) * 2019-08-30 2019-11-29 云谷(固安)科技有限公司 一种移位寄存器及显示面板
CN111667793A (zh) * 2020-05-28 2020-09-15 昆山国显光电有限公司 一种移位寄存器及显示面板
TWI762286B (zh) * 2021-04-27 2022-04-21 友達光電股份有限公司 驅動裝置及顯示器

Also Published As

Publication number Publication date
US10522105B2 (en) 2019-12-31
TWI625710B (zh) 2018-06-01
US20180315389A1 (en) 2018-11-01
US10930239B2 (en) 2021-02-23
TW201839739A (zh) 2018-11-01
CN107103872B (zh) 2020-09-29
US20200090614A1 (en) 2020-03-19

Similar Documents

Publication Publication Date Title
CN107103872A (zh) 栅极驱动电路与采用其的显示装置
EP3611720B1 (en) Shift register unit, gate driving circuit, and driving method
CN105047228B (zh) 一种移位寄存器及其驱动方法、驱动电路和显示装置
CN103021358B (zh) 一种移位寄存器单元、栅极驱动电路及显示器件
CN101364392B (zh) 栅极驱动电路和具有该栅极驱动电路的显示装置
CN103021318B (zh) 移位寄存器及其工作方法、栅极驱动装置、显示装置
CN103050106B (zh) 栅极驱动电路、显示模组和显示器
CN104934011B (zh) 移位寄存器单元、栅极驱动电路和显示装置
CN103456259B (zh) 一种栅极驱动电路及栅线驱动方法、显示装置
CN102903322B (zh) 移位寄存器及其驱动方法和阵列基板、显示装置
CN104299583A (zh) 一种移位寄存器及其驱动方法、驱动电路和显示装置
US20150318052A1 (en) Shift register unit, gate drive circuit and display device
CN103761954B (zh) 显示面板与栅极驱动器
CN105741742A (zh) 一种移位寄存器单元、栅极驱动电路及其驱动方法
CN104021769A (zh) 一种移位寄存器、栅极集成驱动电路及显示屏
CN104008738B (zh) 显示面板与栅极驱动器
CN104485065A (zh) 移位寄存器、驱动方法、栅极驱动电路
CN104091574A (zh) 移位寄存器、阵列基板、显示装置及其驱动方法
CN103400559A (zh) 显示装置
CN105575329B (zh) 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置
CN105632451A (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN112216249B (zh) 栅极驱动电路及显示装置
WO2017206751A1 (zh) Goa单元电路及其驱动方法、goa电路
CN106531118A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN104810004A (zh) 时钟信号生成电路、栅极驱动电路、显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant