TWI688928B - 閘極驅動電路 - Google Patents

閘極驅動電路 Download PDF

Info

Publication number
TWI688928B
TWI688928B TW108102274A TW108102274A TWI688928B TW I688928 B TWI688928 B TW I688928B TW 108102274 A TW108102274 A TW 108102274A TW 108102274 A TW108102274 A TW 108102274A TW I688928 B TWI688928 B TW I688928B
Authority
TW
Taiwan
Prior art keywords
transistor
signal
coupled
gate
terminal
Prior art date
Application number
TW108102274A
Other languages
English (en)
Other versions
TW202029159A (zh
Inventor
蔡堯鈞
莊銘宏
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW108102274A priority Critical patent/TWI688928B/zh
Priority to CN201910745931.7A priority patent/CN110428769A/zh
Application granted granted Critical
Publication of TWI688928B publication Critical patent/TWI688928B/zh
Publication of TW202029159A publication Critical patent/TW202029159A/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Abstract

閘極驅動電路包括串聯耦接的移位暫存電路,其中第N級的移位暫存電路包括方向選擇電路、上拉電路、下拉電路、輸出級電路以及阻漏電元件。方向選擇電路在第一驅動端上產生第一驅動信號。上拉電路依據時脈信號或重置信號以拉高第一驅動信號。下拉電路依據第一驅動信號以拉低第二驅動信號,下拉電路具有下拉驅動器,下拉驅動器拉低第一驅動信號。輸出級電路依據第一驅動信號以及第二驅動信號以產生第N級閘極驅動信號。阻漏電元件依據第一驅動信號以提供閘極關閉信號至下拉驅動器。

Description

閘極驅動電路
本發明是有關於一種閘極驅動電路,且特別是有關於一種觸控顯示裝置的閘極驅動電路。
隨著電子科技的進步,電子裝置成為人們生活中的重要工具。而在現今的電子裝置中,提供優良品質的觸控顯示介面,則是一個重要的課題。
在觸控顯示器中,為了執行面板的顯示動作,需要設置閘極驅動電路來產生閘級驅動信號,並針對面板進行顯示的掃描動作。而在當觸控偵測動作發生時,閘級驅動信號的掃描動作可能需要被停止,並使閘極驅動電路中的電子元件,可能長時間的被偏壓在一相對高的電壓值上。上述的高電壓偏壓狀態,在長時間的累積下,可能造成電子元件(電晶體)的劣化,並使電晶體的導通電壓降低而使所可能產生的漏電電流加大,並影響到觸控顯示器的工作品質,降低其產品可靠度。
本發明提供一種閘極驅動電路,可有效提升電路的可靠度。
本發明的閘極驅動電路包括串聯耦接的移位暫存電路,其中第N級的移位暫存電路包括方向選擇電路、上拉電路、下拉電路、輸出級電路以及阻漏電元件。方向選擇電路耦接至第一驅動端,依據前級閘極驅動信號以及後級閘極驅動信號以選擇第一掃描方向信號或第二掃描方向信號來在第一驅動端上產生第一驅動信號。上拉電路耦接至第二驅動端,依據時脈信號或重置信號以拉高第一驅動信號。下拉電路耦接至第一驅動端以及第二驅動端,依據第一驅動信號以拉低第二驅動端上的第二驅動信號,下拉電路具有下拉驅動器,下拉驅動器依據第二驅動信號以拉低第一驅動信號。輸出級電路耦接至第一驅動端以及第二驅動端,依據第一驅動信號以及第二驅動信號以產生第N級閘極驅動信號。阻漏電元件耦接至下拉驅動器,依據第一驅動信號以及閘極關閉信號以防止下拉驅動器上的漏電電流。
基於上述,本發明透提供阻漏電元件以耦接在下拉電路的下拉驅動器上。阻漏電元件可在觸控偵測的過程中,提供為高電壓值的閘極關閉信號至下拉驅動器,可避免下拉驅動器因長時間的高變壓偏壓而產生損壞以及漏電的現象,可有效提升職級驅動器的可靠度。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
100、200、300:第N級的移位暫存電路
110、210、310:方向選擇電路
120、220、320:上拉電路
130、230、330:下拉電路
150、250、350:輸出級電路
140、240、340:阻漏電元件
131:下拉驅動器
SR[N]:第N級閘極驅動信號
SR_T[N-1]:前級閘極驅動信號
SR_T[N+1]:後級閘極驅動信號
U2D_LH:第一掃描方向信號
D2U_LH:第二掃描方向信號
DE1:第一驅動端
DES1:第一驅動信號
DE2:第二驅動端
DES2:第二驅動信號
CK:時脈信號
RST:重置信號
VGH:閘極高電壓
XCK:反向時脈信號
GOFF:閘極關閉信號
XDONB:參考接地電壓
M1~M16、M13_T、M14_T、M15_T:電晶體
R1:電阻
P1:脈波
410:曲線
LH:時間區間
SR_T[N]:第N級輔助閘極驅動信號
圖1繪示本發明一實施例的閘極驅動電路的示意圖。
圖2繪示本發明另一實施例的移位暫存電路的示意圖。
圖3繪示本發明另一實施例的移位暫存電路的示意圖。
圖4繪示本發明實施例的移位暫存電路的動作波形圖。
請參照圖1,圖1繪示本發明一實施例的閘極驅動電路的示意圖。閘極驅動電路包括多個串聯耦接的移位暫存電路,其中第N級的移位暫存電路100包括方向選擇電路110、上拉電路120、下拉電路130、輸出級電路150以及阻漏電元件140。方向選擇電路110耦接至第一驅動端DE1。方向選擇電路110接收前級閘極驅動信號SR_T[N-1]、後級閘極驅動信號SR_T[N+1]、第一掃描方向信號U2D_LH以及第二掃描方向信號D2U_LH,並依據前級閘極驅動信號SR_T[N-1]以及後級閘極驅動信號SR_T[N+1]以選擇第一掃描方向信號U2D_LH或第二掃描方向信號D2U_LH來在第一驅動端DE1上產生第一驅動信號DES1。上拉電路120耦接至第二驅動端DE2,用以依據時脈信號CK或重置信號RST以拉高第二驅動信號DES2的電壓值為閘極高電壓VGH。
在本發明實施例中,第一掃描方向信號U2D_LH用以指 示閘極驅動電路的掃描方向為第一方向(例如由顯示面板上方朝顯示面板下方進行掃描),第二掃描方向信號D2U_LH則用以指示閘極驅動電路的掃描方向為第二方向(例如由顯示面板下方朝顯示面板上方進行掃描)。前級閘極驅動信號SR_T[N-1]以及後級閘極驅動信號SR_T[N+1]則可分別為第N-1級以及第N+1級的移位暫存電路所產生的閘極驅動信號,或者,前級閘極驅動信號SR_T[N-1]以及後級閘極驅動信號SR_T[N+1]也可分別為第N-1級以及第N+1級的移位暫存電路所產生的輔助閘極驅動信號,而關於輔助閘極驅動信號的產生方式,在後面的實施例中將有詳細的說明。
在另一方面,在本實施例中,下拉電路130耦接至第一驅動端DE1以及第二驅動端DE2。下拉電路130依據第一驅動信號DES1以拉低第二驅動端DE2上的第二驅動信號DES2的電壓值。此外,下拉電路130具有下拉驅動器131。下拉驅動器131則用以依據第二驅動信號DES2以拉低第一驅動信號DES1的電壓值。
在本實施例中,輸出級電路150耦接至第一驅動端DE1以及第二驅動端DE2。輸出級電路150依據第一驅動信號DES1、第二驅動信號DES2以及反向時脈信號XCK以產生第N級閘極驅動信號SR[N]。其中,反向時脈信號XCK為時脈信號CK的反向信號。阻漏電元件140則耦接至下拉電路130的下拉驅動器131。阻漏電元件140依據第一驅動信號DES1以及閘極關閉信號GOFF 以防止下拉驅動器131上的漏電電流。其中,閘極關閉信號GOFF用以指示閘極驅動電路是否停止輸出致能的閘極驅動信號。在本實施例中,當閘極關閉信號GOFF為高電壓準位時(例如等於閘極高電壓VGH),表示閘極驅動電路停止輸出閘極驅動信號,此時的第N級閘極驅動信號SR[N]等於參考接地電壓XDONB。相對的,當閘極關閉信號GOFF為低電壓準位時(例如等於參考接地電壓XDONB),表示閘極驅動電路可正常輸出閘極驅動信號。
值得注意的,阻漏電元件140在當移位暫存電路100停止輸出致能的第N級閘極驅動信號SR[N]時,阻漏電元件140可提供閘極關閉信號GOFF(等於閘極高電壓VGH)至下拉驅動器131中。如此一來,在當阻漏電元件140在當移位暫存電路100停止輸出致能的第N級閘極驅動信號SR[N]的時間區間中,阻漏電元件140中的電路元件,可以不需要承受過高的電壓差(第一驅動信號DES1與參考接地電壓XDONB間的電壓差),並可避免產生漏電,以及電路元件劣化的現象,提升移位暫存電路100的可靠度。
以下請參照圖2,圖2繪示本發明另一實施例的移位暫存電路的示意圖。在圖2中,第N級的移位暫存電路200包括方向選擇電路210、上拉電路220、下拉電路230、輸出級電路250以及阻漏電元件240。在本實施例中,方向選擇電路210包括電晶體M1以及M2。電晶體M1的第一端接收第一掃描方向信號U2D_LH,電晶體M1的第二端耦接至第一驅動端DE1,電晶體 M1的控制端則接收前級閘極驅動信號SR_T[N-1]。電晶體M2的第一端則接收第二掃描方向信號D2U_LH,電晶體M2的第二端耦接至電晶體M1的第二端,並耦接至第一驅動端DE1,電晶體M2的控制端則接收後級閘極驅動信號SR_T[N+1]。電晶體M1以及M2的其中之一可依據前級閘極驅動信號SR_T[N-1]或後級閘極驅動信號SR_T[N+1]而被導通,並傳送第一掃描方向信號U2D_LH或第二掃描方向信號D2U_LH至第一驅動端DE1以產生第一驅動信號DES1。
在本實施例中,上拉電路120包括電晶體M3、M5以及電阻R1。電晶體M3的第一端接收閘極高電壓VGH,電晶體M3的控制端接收時脈信號CK,電晶體M3的第二端則透過電阻R1以耦接至第二驅動端DE2。在當電晶體M3依據時脈信號CK而被導通時,上拉電路120可使第二驅動端DE2上的第二驅動信號DES2被上拉至閘極高電壓VGH。
此外,電晶體M5的第一端接收閘極高電壓VGH,電晶體M5的第二端則耦接至第二驅動端DE2,電晶體M5的控制端接收重置信號RST,並依據重置信號RST而被導通或斷開。當電晶體M5依據重置信號RST而被導通時,第二驅動端DE2上的第二驅動信號DES2被上拉至閘極高電壓VGH。
下拉電路230包括電晶體M4以及由電晶體M8、M9所構成的下拉驅動器231。電晶體M4的第一端耦接至第二驅動端DE2,電晶體M4的第二端接收參考接地電壓XDONB,電晶體 M4的控制端耦接至第一驅動端DE1以接收第一驅動信號DES1。當電晶體M4依據第一驅動信號DES1而被導通時,下拉電路230可下拉第二驅動端DE2上的第二驅動信號DES2至參考接地電壓XDONB。另外,在下拉驅動器231中,電晶體M8的第一端耦接至第一驅動端DE1,電晶體M8的第二端與電晶體M9的第一端相互耦接,電晶體M9的第二端則接收參考接地電壓XDONB。並且,電晶體M8、M9的控制端共同耦接至第二驅動端DE2。電晶體M8、M9可依據第二驅動信號DES2同時被導通,並下拉第一驅動信號DES1至參考接地電壓XDONB。
值得注意的,電晶體M8的第二端與電晶體M9的第一端並共同耦接至阻漏電元件240。在本實施例中,阻漏電元件240包括電晶體M7。電晶體M7的第一端耦接至電晶體M8的第二端與電晶體M9的第一端,電晶體M7的第二端接收閘極關閉信號GOFF,電晶體M7的控制端則耦接至第一驅動端DE1並接收第一驅動信號DES1。
在本實施例中,在當閘極驅動電路的掃描動作停止,而第一驅動信號DES1維持在高電壓準位的時間區間中,電晶體M7可依據為高電壓值的第一驅動信號DES1而被導通,電晶體M7並提供為高電壓值的閘極關閉信號GOFF至電晶體M8的第二端。如此一來,電晶體M8、M9可以不用長時間的承受高電壓的偏壓,可避免產生品質劣化,並產生漏電的現象,提升閘極驅動電路的品質。
輸出級電路250包括電晶體M10、M12、M13、M15、M13_T、M14_T以及M15_T。電晶體M10的第一端耦接至第一驅動端DE1並接收第一驅動信號DES1,電晶體M10的控制端接收閘極高電壓VGH,並維持在導通的狀態。此外,電晶體M13的第一端接收反向時脈信號XCK,電晶體M13的控制端耦接至電晶體M10的第二端,電晶體M13的第二端耦接至電晶體M12所構成的電容。電晶體M12的第一端、第二端相互耦接並形成電容的第一端,並耦接至電晶體M13的第二端,電晶體M12的控制端形成電容的第二端,並耦接至電晶體M13的控制端。
電晶體M13的第二端並耦接至移位暫存電路200的輸出端,移位暫存電路200的輸出端產生第N級閘極驅動信號SR[N]。電晶體M14的第一端耦接至移位暫存電路200的輸出端,電晶體M14的第二端接收參考接地電壓XDONB,電晶體M14的控制端耦接至第二驅動端DE2,並接收第二驅動信號DES2。電晶體M15的第一端耦接至移位暫存電路200的輸出端,電晶體M15的第二端接收參考接地電壓XDONB,電晶體M15的控制端接收閘極關閉信號GOFF。
附帶一提的,移位暫存電路200並具有輔助輸出端以產生第N級輔助閘極驅動信號SR_T[N]。其中,電晶體M13_T的第一端接收反向時脈信號XCK,電晶體M13_T的第二端耦接至移位暫存電路200的輔助輸出端,電晶體M13_T的控制端耦接至電晶體M10的第二端。電晶體M14_T的第一端耦接至移位暫存電路 200的輔助輸出端,電晶體M14_T的第二端接收參考接地電壓XDONB,電晶體M14_T的控制端耦接至第二驅動端DE2,並接收第二驅動信號DES2。電晶體M15_T的第一端耦接至移位暫存電路200的輔助輸出端,電晶體M15_T的第二端接收參考接地電壓XDONB,電晶體M15_T的控制端則接收閘極關閉信號GOFF。
在當第一驅動信號DES1為高電壓準位(例如等於閘極高電壓VGH)時,第一驅動信號DES1透過導通的電晶體M10。透過電晶體M10所提供的導通電壓(threshold voltage),電晶體M13的閘極上承受的電壓實質上等於閘極高電壓VGH減去一個導通電壓。如此一來,傳送至電晶體M13的閘極的電壓值受到的衰減有效被減小,提升電路的可操作邊界(margin)。
在本實施例中,在當第一驅動信號DES1等於閘極高電壓VGH時,第二驅動信號DES2可為參考接地電壓XDONB。電晶體M13、M13_T可對應到導通,並使第N級閘極驅動信號SR[N]以及第N級輔助閘極驅動信號SR_T[N]被拉高。並且,透過被導通的電晶體M13,依據油低電壓轉態為高電壓的反向時脈信號XCK,電晶體M13的控制端上的電壓可以藉由電晶體M14所構成的電容被泵升至更高的電壓值,並提升電晶體M13的導通程度。
在另一方面,在當第二驅動信號DES2等於閘極高電壓VGH時,第一驅動信號DES1可為參考接地電壓XDONB。此時,電晶體M14、M14_T被導通,並使第N級閘極驅動信號SR[N]以及第N級輔助閘極驅動信號SR_T[N]被拉低至參考接地電壓 XDONB。
附帶一提的,電晶體M15依據閘極關閉信號GOFF而被導通,並在移位暫存電路200停止輸出致能的第N級閘極驅動信號SR[N]時,電晶體M15依據高電壓值的閘極關閉信號GOFF使第N級閘極驅動信號SR[N]被拉低至參考接地電壓XDONB。
在本實施例中,第N級閘極驅動信號SR[N]可用以僅連接到對應的顯示畫素的薄膜電晶體的閘極上。而第N級輔助閘極驅動信號SR_T[N]則用以連接至其他級的移位暫存電路上。如此一來,第N級閘極驅動信號SR[N]可提供足夠的驅動能力以導通對應的顯示畫素的薄膜電晶體,確保顯示的品質。
以下請參照圖3,圖3繪示本發明另一實施例的移位暫存電路的示意圖。在圖3中,第N級的移位暫存電路300包括方向選擇電路310、上拉電路320、下拉電路330、輸出級電路350以及阻漏電元件340。與前述的實施例不相同的,在本實施例中,阻漏電元件340包括電晶體M7以及M16。其中,電晶體M7的第一端耦接至電晶體M8的第二端,電晶體M7的控制端接收第一驅動信號DES1,且電晶體M7的第二端耦接至電晶體M16的第一端。並且,電晶體M16的第二端與控制端相互耦接,並共同接收閘極關閉信號GOFF。
在本實施例中,電晶體M16耦接為二極體的組態,其中,電晶體M16的第一端形成二極體的陰極,電晶體M16的第二端以及控制端形成二極體的陽極。在此請注意,在當第一驅動端DE1 進行充電時,且閘極關閉信號GOFF為低電壓值(例如等於參考接地電壓XDONB)時,第一驅動端DE1上的電壓可能通過被導通的電晶體M7而進行放電的動作。電晶體M16所形成的二極體可用以遮斷電晶體M7與閘極關閉信號GOFF間所可能產生的放電路徑,維持第一驅動端DE1的充電效率。
以下請同時參照圖3以及4,其中圖4繪示本發明實施例的移位暫存電路的動作波形圖。在圖4中,時脈信號CK以及反向時脈信號的相位相反。並且,在時間區間LH時,第N級的移位暫存電路300的所屬系統可執行觸控偵測動作,並暫停閘極驅動信號的掃描動作。在時間區間LH中,時脈信號CK以及反向時脈信號XCK停止轉態。
依據時間區間LH之前,前級閘級驅動信號SR[N-1]上的脈波P1,電晶體M13的控制端上的電壓Q[N]被充電至高電壓值,電壓Q[N]並在時間區間LH中隨時間進行放電而逐漸降低(如曲線410所示)。在另一方面,在時間區間LH中,閘極關閉信號GOFF被拉升為閘極高電壓VGH。在此同時,阻漏電元件340可依據閘極關閉信號GOFF來提升電晶體M8的第二端上的電壓值,並降低電晶體M8、M9的耦接路徑上,所產生的漏電電流。
在圖4的實施方式中,是以閘極驅動電路所設定的掃描方向為第一方向(由顯示面板的上方至下方)為範例,其中的第一掃描方向信號U2D_LH為閘極高電壓VGH。在本發明其他實施例中,可以閘極驅動電路所設定的掃描方向為第二方向(由顯示 面板的下方至上方)為範例,其中的第二掃描方向信號D2U_LH為閘極高電壓VGH,且電晶體M13的控制端上的電壓Q[N]則可依據後級閘級驅動信號SR[N+1]提供的脈波來進行充電動作。
綜上所述,本發明提供阻漏電元件,以在移位暫存電路停止輸出致能的閘極驅動信號的時間區間中,提供高電壓值至下拉電路的下拉驅動器中。如此一來,下拉驅動器中的電子元件可避免長時間接收高電壓差的偏壓,而產生元件劣化並造成漏電的現象。有效提升閘級驅動器的可靠度。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100:第N級的移位暫存電路
110:方向選擇電路
120:上拉電路
130:下拉電路
131:下拉驅動器
140:阻漏電元件
150:輸出級電路
SR[N]:第N級閘極驅動信號
SR_T[N-1]:前級閘極驅動信號
SR_T[N+1]:後級閘極驅動信號
U2D_LH:第一掃描方向信號
D2U_LH:第二掃描方向信號
DE1:第一驅動端
DES1:第一驅動信號
DE2:第二驅動端
DES2:第二驅動信號
CK:時脈信號
RST:重置信號
VGH:閘極高電壓
XCK:反向時脈信號
GOFF:閘極關閉信號
XDONB:參考接地電壓

Claims (12)

  1. 一種閘極驅動電路,包括:多個移位暫存電路,該些移位暫存電路串聯耦接,其中第N級的移位暫存電路包括;一方向選擇電路,耦接至一第一驅動端,依據一前級閘極驅動信號以及一後級閘極驅動信號以選擇一第一掃描方向信號或一第二掃描方向信號來在該第一驅動端上產生一第一驅動信號;一上拉電路,耦接至一第二驅動端,依據一時脈信號或一重置信號以拉高該第二驅動端上的一第二驅動信號;一下拉電路,耦接至該第一驅動端以及該第二驅動端,依據該第一驅動信號以拉低該第二驅動端上的該第二驅動信號,該下拉電路具有一下拉驅動器,該下拉驅動器依據該第二驅動信號以拉低該第一驅動信號;一輸出級電路,耦接至該第一驅動端以及該第二驅動端,依據該第一驅動信號以及該第二驅動信號以產生一第N級閘極驅動信號;以及一阻漏電元件,耦接至該下拉驅動器,依據該第一驅動信號以提供一閘極關閉信號至該下拉驅動器。
  2. 如申請專利範圍第1項所述的閘極驅動電路,其中該阻漏電元件包括: 一第一電晶體,其中該第一電晶體的第一端耦接至該下拉驅動器,該第一電晶體的第二端接收該閘極關閉信號,該第一電晶體的控制端接收該第一驅動信號。
  3. 如申請專利範圍第2項所述的閘極驅動電路,其中該第一電晶體在該第一驅動信號被拉高至一第一電壓值時被導通,並提供等於該第一電壓值的該閘極關閉信號至該下拉驅動器。
  4. 如申請專利範圍第2項所述的閘極驅動電路,其中該阻漏電元件更包括:一二極體,耦接在該第一電晶體接收該閘極關閉信號的路徑間,其中該二極體的陽極接收該閘極關閉信號,該二極體的陰極耦接至該第一電晶體的第二端。
  5. 如申請專利範圍第4項所述的閘極驅動電路,其中該二極體為一第二電晶體,其中該第二電晶體的第一端耦接至該第一電晶體的第二端,該第二電晶體的第二端與該第二電晶體的控制端共同耦接,並共同接收該閘極關閉信號。
  6. 如申請專利範圍第1項所述的閘極驅動電路,其中該方向選擇電路包括:一第一電晶體,具有第一端以接收該第一掃描方向信號,該第一電晶體的第二端耦接至該第一驅動端,該第一電晶體的控制端接收該前級閘極驅動信號;以及 一第二電晶體,具有第一端以接收該第二掃描方向信號,該第二電晶體的第二端耦接至該第一驅動端,該第二電晶體的控制端接收該後級閘極驅動信號。
  7. 如申請專利範圍第1項所述的閘極驅動電路,其中該前級閘極驅動信號為第N-1級閘極驅動信號,該後級閘極驅動信號為第N+1級閘極驅動信號。
  8. 如申請專利範圍第1項所述的閘極驅動電路,其中該上拉電路包括:一第一電晶體,具有第一端接收一閘極高電壓,該第一電晶體的第二端耦接至該第二驅動端,該第一電晶體的控制端接收該時脈信號;以及一第二電晶體,具有第一端接收該閘極高電壓,該第二電晶體的第二端耦接至該第二驅動端,該第二電晶體的控制端接收該重置信號。
  9. 如申請專利範圍第8項所述的閘極驅動電路,其中該上拉電路更包括:一電阻,串接在該第一電晶體的第二端與該第二驅動端的耦接路徑間。
  10. 如申請專利範圍第1項所述的閘極驅動電路,其中該下拉電路包括:一第一電晶體,具第一端耦接至該第二驅動端,該第一電晶體的第二端接收一參考接地電壓;以及 該下拉驅動器,包括:一第二電晶體,具有第一端耦接至該第一驅動端,該第二電晶體的控制端耦接至該第二驅動端,該第二電晶體的第二端耦接至該阻漏電元件;以及一第三電晶體,具有第一端耦接至該第二電晶體的第一端,該第三電晶體的第二端接收該參考接地電壓,該第三電晶體的控制端耦接至該第二驅動端。
  11. 如申請專利範圍第1項所述的閘極驅動電路,其中該輸出級電路包括:一第一電晶體,具有第一端耦接至該第一驅動端,該第一電晶體的控制端接收一閘極高電壓;一第二電晶體,具有第一端接收該時脈信號,該第二電晶體的控制端耦接至該第一電晶體的第二端,該第二電晶體的第二端產生該第N級閘極驅動信號;一電容,具有第一端耦接至該第二電晶體的控制端,該電容的第二端耦接至該第二電晶體的第二端;一第三電晶體,具有第一端耦接至該第二電晶體的第二端,該第三電晶體的第二端接收一參考接地電壓,該第三電晶體的控制端耦接至該第二驅動端;以及一第四電晶體,具有第一端耦接至該第二電晶體的第二端,該第四電晶體的第二端接收一參考接地電壓,該第四電晶體的控制端接收該閘極關閉信號。
  12. 如申請專利範圍第11項所述的閘極驅動電路,其中該輸出級電路更包括:一第五電晶體,具有第一端接收該時脈信號,該第五電晶體的第二端耦接至該第一電晶體的第二端,該第五電晶體的第二端耦接至一輔助輸出端,其中該輔助輸出端產生一輔助第N級閘極驅動信號;一第六電晶體,具有第一端耦接至該輔助輸出端,該第六電晶體的控制端耦接至該第二驅動端,該第六電晶體的第二端接收該參考接地電壓;以及一第七電晶體,具有第一端耦接至該輔助輸出端,該第七電晶體的第二端接收該參考接地電壓,該第七電晶體的控制端接收該閘極關閉信號。
TW108102274A 2019-01-21 2019-01-21 閘極驅動電路 TWI688928B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW108102274A TWI688928B (zh) 2019-01-21 2019-01-21 閘極驅動電路
CN201910745931.7A CN110428769A (zh) 2019-01-21 2019-08-13 栅极驱动电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW108102274A TWI688928B (zh) 2019-01-21 2019-01-21 閘極驅動電路

Publications (2)

Publication Number Publication Date
TWI688928B true TWI688928B (zh) 2020-03-21
TW202029159A TW202029159A (zh) 2020-08-01

Family

ID=68416040

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108102274A TWI688928B (zh) 2019-01-21 2019-01-21 閘極驅動電路

Country Status (2)

Country Link
CN (1) CN110428769A (zh)
TW (1) TWI688928B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI790874B (zh) * 2020-12-24 2023-01-21 南韓商樂金顯示科技股份有限公司 閘極驅動電路及其顯示裝置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112164371B (zh) * 2020-10-14 2022-02-22 武汉华星光电半导体显示技术有限公司 驱动电路及显示面板
TWI762057B (zh) * 2020-12-01 2022-04-21 友達光電股份有限公司 閘極驅動電路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9218780B2 (en) * 2012-09-20 2015-12-22 Beijing Boe Optoelectronics Technology Co., Ltd. Gate driving circuit, array substrate, and display apparatus
TWI559279B (zh) * 2015-07-02 2016-11-21 友達光電股份有限公司 移位暫存器電路及其操作方法
TWI575492B (zh) * 2016-02-26 2017-03-21 友達光電股份有限公司 閘極驅動電路
TWI627616B (zh) * 2017-08-02 2018-06-21 友達光電股份有限公司 影像顯示面板及其閘極驅動電路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101115026B1 (ko) * 2006-01-10 2012-03-06 삼성전자주식회사 게이트 드라이버와 이를 구비한 박막 트랜지스터 기판 및액정 표시 장치
TWI509593B (zh) * 2013-12-20 2015-11-21 Au Optronics Corp 移位暫存器
CN105047119B (zh) * 2014-05-02 2018-01-30 乐金显示有限公司 移位寄存器及使用该移位寄存器的显示装置
TWI512740B (zh) * 2014-05-07 2015-12-11 Au Optronics Corp 移位暫存裝置及其電壓調整裝置
TWI625710B (zh) * 2017-04-28 2018-06-01 友達光電股份有限公司 閘極驅動電路與採用其之顯示裝置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9218780B2 (en) * 2012-09-20 2015-12-22 Beijing Boe Optoelectronics Technology Co., Ltd. Gate driving circuit, array substrate, and display apparatus
TWI559279B (zh) * 2015-07-02 2016-11-21 友達光電股份有限公司 移位暫存器電路及其操作方法
TWI575492B (zh) * 2016-02-26 2017-03-21 友達光電股份有限公司 閘極驅動電路
TWI627616B (zh) * 2017-08-02 2018-06-21 友達光電股份有限公司 影像顯示面板及其閘極驅動電路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI790874B (zh) * 2020-12-24 2023-01-21 南韓商樂金顯示科技股份有限公司 閘極驅動電路及其顯示裝置

Also Published As

Publication number Publication date
CN110428769A (zh) 2019-11-08
TW202029159A (zh) 2020-08-01

Similar Documents

Publication Publication Date Title
US10803823B2 (en) Shift register unit, gate driving circuit, and driving method
US10446104B2 (en) Shift register unit, gate line driving device, and driving method
US11688326B2 (en) Shift register, gate driving circuit, display apparatus and driving method
TWI587190B (zh) 觸控顯示裝置及其移位暫存器
TWI433459B (zh) 雙向移位暫存器
US11263951B2 (en) Shift register unit and driving method thereof, gate driving circuit, and display device
TWI688928B (zh) 閘極驅動電路
TWI588699B (zh) 感測顯示裝置及其移位暫存器
WO2017113984A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
WO2017107555A1 (zh) 移位寄存单元及其驱动方法、栅极驱动电路和显示装置
WO2016161901A1 (zh) 一种可适应负阈值电压的移位寄存器及其单元
US11455956B2 (en) Shift register, gate driving circuit, display apparatus and driving method
KR20080081822A (ko) 시프트 레지스터 회로 및 그것을 구비한 화상표시장치
US11735086B2 (en) Shift register, gate driving circuit, display apparatus and driving method
WO2020177541A1 (zh) 栅极驱动单元、栅极驱动电路及其驱动方法、显示装置
WO2019205962A1 (zh) 一种移位寄存器单元、栅极驱动电路、驱动方法及显示装置
TWI521495B (zh) 顯示面板、閘極驅動器與控制方法
US20190180671A1 (en) Gate driver circuit
TWI532033B (zh) 顯示面板與閘極驅動器
US10269320B1 (en) GOA circuit and embedded touch display panel
CN111028798B (zh) Goa电路
TWI762057B (zh) 閘極驅動電路
CN110415635B (zh) 显示装置
TWI420458B (zh) 閘極驅動電路
TW202008340A (zh) 雙閘極電晶體電路、畫素電路及其閘極驅動電路