CN106876443A - 高击穿电压的氮化镓高电子迁移率晶体管及其形成方法 - Google Patents

高击穿电压的氮化镓高电子迁移率晶体管及其形成方法 Download PDF

Info

Publication number
CN106876443A
CN106876443A CN201710122935.0A CN201710122935A CN106876443A CN 106876443 A CN106876443 A CN 106876443A CN 201710122935 A CN201710122935 A CN 201710122935A CN 106876443 A CN106876443 A CN 106876443A
Authority
CN
China
Prior art keywords
gallium nitride
barrier layer
sublayer
layer
aluminium
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710122935.0A
Other languages
English (en)
Inventor
李晨
闫发旺
张峰
赵倍吉
刘春雪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Simgui Technology Co Ltd
Original Assignee
Shanghai Simgui Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Simgui Technology Co Ltd filed Critical Shanghai Simgui Technology Co Ltd
Priority to CN201710122935.0A priority Critical patent/CN106876443A/zh
Publication of CN106876443A publication Critical patent/CN106876443A/zh
Priority to JP2019546957A priority patent/JP6882503B2/ja
Priority to EP17898726.9A priority patent/EP3591708A4/en
Priority to PCT/CN2017/090232 priority patent/WO2018157523A1/zh
Priority to US16/559,284 priority patent/US11158702B2/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66431Unipolar field-effect transistors with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface

Abstract

一种具有高击穿电压的氮化镓高电子迁移率晶体管及其形成方法,所述高电子迁移率晶体管包括:衬底;位于所述衬底上的氮化镓沟道层;位于所述氮化镓沟道层上的第一势垒层;位于所述第一势垒层上的栅极、源极和漏极,所述源极和漏极分别位于所述栅极的两侧;位于所述栅极与漏极之间的第一势垒层表面的第二势垒层,所述第二势垒层侧壁与所述栅极一侧侧壁连接,用于产生二维空穴气。上述高电子迁移率晶体管具有更高的击穿电压。

Description

高击穿电压的氮化镓高电子迁移率晶体管及其形成方法
技术领域
本发明涉及半导体技术领域,尤其涉及一种高击穿电压的氮化镓高电子迁移率晶体管及其形成方法。
背景技术
由于能满足现代电子科技对高温、高频、高压、高功率以及抗辐射等高性能的要求,氮化镓(GaN)获得了人们极大的关注。GaN基高电子迁移率晶体管(HEMT)作为功率器件应用,是目前国际上大力发展的前沿热点技术,也是我国能源发展中迫切需要的关键电力电子技术的核心技术。
虽然GaN基HEMT本身理论击穿电压值很高,但是当前作为功率开关器件的GaN基HEMT耐高压能力远不及理论计算的击穿电压值,这极大地限制了其在高压大功率领域的应用。研究表明,GaN基HEMT击穿电压低的主要原因在于栅极电场集中效应和缓冲层的漏电,尤其是栅极电场集中效应:在截止状态下当器件承受源极-漏极间高电压后,栅极靠近漏极的一端会产生电场峰值使电场分布不均匀,从而造成器件的提前击穿。
目前,人们多利用在源区、栅区或漏区制作各种金属层场板结构来平滑表面电场分布来提高击穿电压。场板结构的方法在一定程度能提高击穿电压,但由于金属和氮化镓间的晶格失配和热应力失配,会额外引入缺陷和界面电荷陷阱,导致器件质量下降,影响器件的可靠稳定性。
因此,寻找提高GaN基HEMT功率器件的击穿电压的具体解决方案,充分发挥GaN基电子功率器件高压、大功率特点的技术具有深远意义。
发明内容
本发明所要解决的技术问题是,提供一种高击穿电压的氮化镓高电子迁移率晶体管及其形成方法,以提高所述高电子迁移率晶体管的击穿电压。
为了解决上述问题,本发明提供了一种高击穿电压的氮化镓高电子迁移率晶体管,包括:衬底;位于所述衬底上的氮化镓沟道层;位于所述氮化镓沟道层上的第一势垒层;位于所述第一势垒层上的栅极、源极和漏极,所述源极和漏极分别位于所述栅极的两侧;位于所述栅极与漏极之间的第一势垒层表面的第二势垒层,所述第二势垒层侧壁与所述栅极一侧侧壁连接,用于产生二维空穴气。
可选的,所述第二势垒层包括:位于所述第一势垒层表面的第一子层、位于所述第一子层表面的第二子层和位于所述第二子层表面的第三子层,所述第一子层和第二子层构成异质结,所述第三子层为P型掺杂。
可选的,所述衬底与氮化镓沟道层之间还具有成核层和位于所述成核层表面的缓冲层。
可选的,所述氮化镓沟道层与第一势垒层之间还具有插入层。
可选的,所述第一子层的材料为氮化铝、氮化镓或氮化铝镓;所述第二子层的材料为氮化镓、氮化铝或氮化铝镓;所述第三子层的材料为P型氮化镓、P型氮化铝或P型氮化铝镓;所述成核层的材料为氮化镓、氮化铝或氮化镓铝;所述缓冲层的材料为氮化镓;所述插入层的材料为氮化铝;所述第一势垒层的材料为氮化铝镓或氮化铝铟。
本发明还提供一种高电子迁移率晶体管的形成方法,包括:提供衬底;在所述衬底上依次形成氮化镓沟道层、位于所述氮化镓沟道层上的第一势垒层;在所述第一势垒层表面形成第二势垒层,所述第二势垒层用于产生二维空穴气;对所述第二势垒层进行刻蚀,暴露出第一势垒层的部分表面;在所述第一势垒层表面分别形成源极、漏极和栅极,所述栅极位于源极和第二势垒层之间,且所述栅极一侧侧壁与所述第二势垒层侧壁连接。
可选的,所述第二势垒层包括位于所述第一势垒层表面的第一子层、位于所述第一子层表面的第二子层和位于所述第二子层表面的第三子层,所述第一子层和第二子层构成异质结,所述第三子层为P型掺杂。
可选的,采用反应离子刻蚀工艺或感应耦合等离子刻蚀工艺刻蚀所述第二势垒层。
可选的,还包括:在所述衬底与氮化镓沟道层之间形成成核层和位于所述成核层表面的缓冲层;在所述氮化镓沟道层与第一势垒层之间形成插入层。
可选的,所述第一子层的材料为氮化铝、氮化镓或氮化铝镓;所述第二子层的材料为氮化镓、氮化铝或氮化铝镓;所述第三子层的材料为P型氮化镓、P型氮化铝或P型氮化铝镓;所述成核层的材料为氮化镓、氮化铝或氮化镓铝;所述缓冲层的材料为氮化镓;所述插入层的材料为氮化铝;所述第一势垒层的材料为氮化铝镓或氮化铝铟。
本发明的高电子迁移率晶体管在栅极与漏极之间具有第二势垒层,所述第二势垒层能够产生二维空穴气,来耗尽栅极和漏极漂移区沟道内的二维电子气,平滑沟道电场分布,从而提高所述高电子迁移率晶体管的击穿电压。
附图说明
图1为本发明一具体实施方式的高击穿电压的氮化镓高电子迁移率晶体管的形成方法的流程示意图;
图2至图6为本发明一具体实施方式的高击穿电压的氮化镓高电子迁移率晶体管的形成过程的剖面结构示意图。
具体实施方式
下面结合附图对本发明提供的具有高击穿电压的氮化镓高电子迁移率晶体管及其形成方法的具体实施方式做详细说明。
请参考图1,为本发明一具体实施方式的具有高击穿电压的氮化镓高电子迁移率晶体的形成方法的流程示意图。
所述具有高击穿电压的氮化镓高电子迁移率晶体的形成方法包括:步骤S101:提供衬底;步骤S102:在所述衬底上依次形成氮化镓沟道层、位于所述氮化镓沟道层上的第一势垒层;步骤S103:在所述第一势垒层表面形成第二势垒层,所述第二势垒层用于产生二维空穴气;步骤S104:对所述第二势垒层进行刻蚀,暴露出第一势垒层的部分表面;步骤S105:在所述第一势垒层表面分别形成源极、漏极和栅极,所述栅极位于源极和第二势垒层之间,且所述栅极一侧侧壁与所述第二势垒层侧壁连接。
请参考图2至图6,为本发明一具体实施方式的高电子迁移率晶体的形成过程的剖面结构示意图。
请参考图2,提供衬底200。
所述衬底200的材料可以是蓝宝石、碳化硅、硅、氧化锌、铝酸锂、氮化铝或氮化镓等。
请参考图3,在所述衬底200上依次形成沟道层303、位于所述沟道层303上的第一势垒层305。
所述沟道层303作为二维电子气的传输通道,需要有较高的晶体质量,以降低所述沟道内的背景浓度,从而减少散射和提高二维电子气的迁移率。可以采用非掺杂的III族金属氮化物作为所述沟道层303的材料,例如非掺杂的GaN层。
所述第一势垒层305与所述沟道层303形成异质结,所述异质结界面上的能带带阶不连续及压电极化和自发极化可产生高浓度的二维电子气。所述第一势垒层305的材料包括氮化铝镓或氮化铝铟,可以是单层也可以是多层结构。
在本发明的具体实施方式中,还包括:在所述衬底200与沟道层303之间形成成核层301和位于所述成核层301表面的缓冲层302。
所述成核层301的主要作用是为后续外延层的生长提供有效的成核中心,同时通过大量位错和缺陷的形成,释放成核层和衬底之间的失配应力,可显著提高在所述成核层301上外延生长的III族金属氮化物层的质量。所述成核层301的材料包括GaN、AlN或AlGaN。
所述缓冲层302具有较高的电阻率,以阻止沟道层303内的电子向缓冲层302泄漏。通常要求所述缓冲层302的电阻率在106Ω·cm以上。所述缓冲层302的材料可以为氮化镓,通过离子注入在所述缓冲层中产生深能级缺陷来形成高阻,或者引入P型杂质掺杂通过与N型背景浓度互相补偿得到高阻。在本发明的其他具体方式中,也可以采用其他方式获得高阻的缓冲层302。
在本发明的具体实施方式中,还包括:在所述沟道层303与第一势垒层305之间形成插入层304。所述插入层304用于提高所述第一势垒层305晶体质量,所述插入层304的材料可以为氮化铝。
上述成核层301、缓冲层302、沟道层303、插入层304和第一势垒层305可以采用原子层沉积工艺、金属有机物化学气相沉积工艺、分子束外延工艺或氢化物气相外延工艺等沉积工艺形成。
在本发明的其他具体实施方式中,也可以仅形成所述成核层301、缓冲层302、或插入层304中的部分结构。
请参考图4,在所述第一势垒层305表面形成第二势垒层400,所述第二势垒层400用于产生二维空穴气。
所述第二势垒层400的材料包括III族金属氮化物,用于产生二维空穴气,例如P型掺杂的III族金属氮化物或者能够产生二维空穴气的异质结。
本发明的具体实施方式中,所述第二势垒层400包括位于所述第一势垒层305表面的第一子层401、位于所述第一子层401表面的第二子层402和位于所述第二子层402表面的第三子层403,所述第一子层401和第二子层402构成异质结,所述第三子层403为P型掺杂。
在本发明的一个具体实施方式中,所述第一子层401的材料为氮化铝、氮化镓或氮化铝镓;所述第二子层402的材料为氮化镓、氮化铝或氮化铝镓;所述第三子层403的材料为P型氮化镓、P型氮化铝或P型氮化铝镓。所述第一子层401和第二子层402形成异质结,通过调整所述第一子层401和第二子层402内的铝元素和/或镓元素比例,使得在所述第一子层401和第二子层402界面上产生二维空穴气。
所述第一子层401的厚度可以为1nm~100nm;所述第二子层402的厚度可以为1nm~100nm;所述第三子层403的厚度可以为1nm~100nm。
在本发明的其他具体实施方式中,可以选择其他合适的材料形成单层或多层结构的第二势垒层400,使得所述第二势垒层400在自发极化或外电极极化的条件下能够产生二维空穴气。
所述第二势垒层400也可以采用原子层沉积工艺、金属有机物化学气相沉积工艺、分子束外延工艺或氢化物气相外延工艺等沉积工艺形成。
请参考图5,对所述第二势垒层400进行刻蚀,暴露出第一势垒层305的部分表面。
对所述第二势垒层400进行图形化刻蚀,保留待形成的HEMT的栅极和漏极之间的沟道区域上方的部分第二势垒层400a。在本发明的一个具体实施方式中,所述第二势垒层400a包括:位于所述第一势垒层305表面的第一子层401a、位于所述第一子层401a表面的第二子层402a和位于所述第二子层402a表面的第三子层403a。
可以采用干法刻蚀工艺对所述第二势垒层400进行刻蚀。进一步,为了避免对所述第二势垒层400造成较大损伤,影响所述第二势垒层400与后续形成的栅极的界面质量,可以采用低损伤的干法刻蚀工艺对所述第二势垒层400进行刻蚀。在本发明的具体实施方式中,可以采用反应离子刻蚀工艺或感应耦合等离子刻蚀工艺刻蚀所述第二势垒层400,刻蚀气体包括Cl2和BCl3
请参考图6,在所述第一势垒层305表面分别形成源极601、漏极602和栅极603,所述栅极603位于源极601和第二势垒层600之间,且所述栅极603一侧侧壁与所述第二势垒层400侧壁连接。
形成所述源极601、漏极602和栅极603的方法包括:形成覆盖所述第一势垒层305和第二势垒层400a的金属层,例如Ti、Al、Cu、Au或Ag等;对所述金属层进行图形化刻蚀,形成位于所述第一势垒层305表面的源极601、漏极602和栅极603,并且,使得所述栅极603位于所述源极601与第二势垒层400a之间,且所述栅极603的侧壁与所述第二势垒层400a的侧壁连接,以通过对栅极603对第二势垒层400a进行极化,产生二维空穴气。
所述第二势垒层400a通过极化产生的二维空气穴,提高所述高电子迁移率晶体管的击穿电压。在本发明的具体实施方式中,所述第二势垒层400a利用P型掺杂的第三子层403a的杂质电离以及第二子层402a和第一子层401a界面极化电荷产生的二维空穴气,来耗尽栅极和漏极漂移区沟道内的二维电子气,平滑沟道电场分布,从而提高所述高电子迁移率晶体管的击穿电压。
在本发明的一个实施例中,采用8英寸的晶向为<111>的硅作为衬底,然后,利用金属有机物化学气相沉积(MOCVD)依次外延生长氮化铝成核层、氮化镓缓冲层、氮化镓沟道层、氮化铝插入层、氮化铝镓势垒层、氮化铝第一子层、氮化镓第二子层和P型氮化镓第三子层。MOCVD系统为德国爱思强(Aixtron)行星式反应腔G5+,其可以放置5个8英寸硅衬底。生长温度为1100~1150℃,三甲基铝(TMAl)其流量为50μmol/min~180μmol/min;三甲基镓(TMGa),流量为80μmol/min~220μmol/min。氨气为V族原材料供应,流量为5slm~50slm。氢气和氮气为载气,流量为10slm~80slm。氮化铝第一子层的厚度是20nm,氮化镓第二子层的厚度是50nm,p型氮化镓第三子层的厚度是100nm。
然后,利用感应耦合等离子(ICP)来刻蚀所述氮化铝第一子层、氮化镓第二子层和P型氮化镓第三子层,但保留栅极和漏极间的部分区域。所述ICP工艺采用的刻蚀气体为三氯化硼(BCl3)和Cl2,BCl3流量为100sccm,Cl2流量为5sccm,刻蚀功率为50W。之后,分别制作源极、栅极和漏极,其中,利用电子束沉积Ti层和Al层的复合层作为电极金属,其中Ti层厚度为20nm,Al层厚度为200nm,并在氮气下退火处理,温度为850℃,时间30s。
本发明的具体实施方式,还提供一种采用具有高击穿电压的高电子迁移率晶体管。
请参考图6,所述高电子迁移率晶体管包括:衬底200;位于所述衬底200上的沟道层303;位于所述沟道层303上的第一势垒层305;位于所述第一势垒层305上的栅极603、源极601和漏极602,所述源极601和漏极602分别位于所述栅极603的两侧;位于所述栅极603与漏极602之间的第一势垒层305表面的第二势垒层400a,所述第二势垒层400a侧壁与所述栅极603一侧侧壁连接,用于产生二维空穴气。
所述衬底200的材料可以是蓝宝石、碳化硅、硅、氧化锌、铝酸锂、氮化铝或氮化镓等。
所述沟道层303作为二维电子气的传输通道,需要有较高的晶体质量,以降低所述沟道内的背景浓度,从而减少散射和提高二维电子气的迁移率。可以采用非掺杂的III族金属氮化物作为所述沟道层303的材料,例如非掺杂的GaN层。
所述第一势垒层305的材料包括氮化铝镓或氮化铝铟,可以是单层也可以是多层结构。所述第一势垒层305与所述沟道层303形成异质结,产生二维电子气。
在本发明的一个具体实施方式中,还包括位于所述衬底200与沟道层303之间的成核层301和位于所述成核层301表面的缓冲层302。所述成核层301可显著提高在所述成核层301上外延生长的III族金属氮化物层的质量。所述成核层301的材料包括GaN、AlN或AlGaN。所述缓冲层302具有较高的电阻率,所述缓冲层302的材料可以为氮化镓。
在本发明的一个具体实施方式中,还包括位于沟道层303和第一势垒层305之间的插入层304,所述插入层304用于提高所述第一势垒层305晶体质量,所述插入层304的材料可以为氮化铝。
在本发明的其他具体实施方式,所述高电子迁移率晶体管也可以仅具备上述成核层301、缓冲层302和插入层304中的部分结构。
所述第二势垒层400a的材料包括III族金属氮化物,用于产生二维空穴气,例如P型掺杂的III族金属氮化物或者能够产生二维空穴气的异质结。在该具体实施方式中,所述第二势垒层400a包括:位于所述第一势垒层305表面的第一子层401a、位于所述第一子层401a表面的第二子层402a和位于所述第二子层402a表面的第三子层403a,所述第一子层401a和第二子层402a构成异质结,所述第三子层403a为P型掺杂。在本发明的一个具体实施方式中,所述第一子层401a的材料为氮化铝、氮化镓或氮化铝镓;所述第二子层402a的材料为氮化镓、氮化铝或氮化铝镓;所述第三子层403a的材料为P型氮化镓、P型氮化铝或P型氮化铝镓。所述第一子层401a和第二子层402a形成异质结,通过调整所述第一子层401a和第二子层402a内的铝元素和/或镓元素比例,使得在所述第一子层401a和第二子层402a界面上产生二维空穴气。
所述第一子层401a的厚度可以为1nm~100nm;所述第二子层402a的厚度可以为1nm~100nm;所述第三子层403a的厚度可以为1nm~100nm。在本发明的其他具体实施方式中,所述第二势垒层400a也可以是其他合适的材料,具有单层或多层结构,使得所述第二势垒层400a在自发极化或外电极极化的条件下能够产生二维空穴气。
所述源极601、漏极602和栅极603均为金属,例如Ti、Al、Cu、Au或Ag等,所述栅极603位于源极601和第二势垒层600之间,且所述栅极603一侧侧壁与所述第二势垒层400侧壁连接,以通过对栅极603对第二势垒层400a进行极化,产生二维空穴气。
所述第二势垒层400a能够产生二维空气穴,提高所述高电子迁移率晶体管的击穿电压。在本发明的具体实施方式中,所述第二势垒层400a利用P型掺杂的第三子层403a的杂质电离以及第二子层402a和第一子层401a界面极化电荷产生的二维空穴气,来耗尽栅极和漏极漂移区沟道内的二维电子气,平滑沟道电场分布,从而提高所述高电子迁移率晶体管的击穿电压。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种高击穿电压的氮化镓高电子迁移率晶体管,其特征在于,包括:
衬底;
位于所述衬底上的氮化镓沟道层;
位于所述氮化镓沟道层上的第一势垒层;
位于所述第一势垒层上的栅极、源极和漏极,所述源极和漏极分别位于所述栅极的两侧;
位于所述栅极与漏极之间的第一势垒层表面的第二势垒层,所述第二势垒层侧壁与所述栅极一侧侧壁连接,用于产生二维空穴气。
2.根据权利要求1所述的氮化镓高电子迁移率晶体管,其特征在于,所述第二势垒层包括:位于所述第一势垒层表面的第一子层、位于所述第一子层表面的第二子层和位于所述第二子层表面的第三子层,所述第一子层和第二子层构成异质结,所述第三子层为P型掺杂。
3.根据权利要求2所述的氮化镓高电子迁移率晶体管,其特征在于,所述衬底与氮化镓沟道层之间还具有成核层和位于所述成核层表面的缓冲层。
4.根据权利要求3所述的氮化镓高电子迁移率晶体管,其特征在于,所述氮化镓沟道层与第一势垒层之间还具有插入层。
5.根据权利要求4所述的氮化镓高电子迁移率晶体管,其特征在于,所述第一子层的材料为氮化铝、氮化镓或氮化铝镓;所述第二子层的材料为氮化镓、氮化铝或氮化铝镓;所述第三子层的材料为P型氮化镓、P型氮化铝或P型氮化铝镓;所述成核层的材料为氮化镓、氮化铝或氮化镓铝;所述缓冲层的材料为氮化镓;所述插入层的材料为氮化铝;所述第一势垒层的材料为氮化铝镓或氮化铝铟。
6.一种高击穿电压的氮化镓高电子迁移率晶体管的形成方法,其特征在于,
包括:
提供衬底;
在所述衬底上依次形成氮化镓沟道层、位于所述氮化镓沟道层上的第一势垒层;
在所述第一势垒层表面形成第二势垒层,所述第二势垒层用于产生二维空穴气;
对所述第二势垒层进行刻蚀,暴露出第一势垒层的部分表面;
在所述第一势垒层表面分别形成源极、漏极和栅极,所述栅极位于源极和第二势垒层之间,且所述栅极一侧侧壁与所述第二势垒层侧壁连接。
7.根据权利要求6所述的氮化镓高电子迁移率晶体管的形成方法,其特征在于,所述第二势垒层包括位于所述第一势垒层表面的第一子层、位于所述第一子层表面的第二子层和位于所述第二子层表面的第三子层,所述第一子层和第二子层构成异质结,所述第三子层为P型掺杂。
8.根据权利要求7所述的氮化镓高电子迁移率晶体管的形成方法,其特征在于,采用反应离子刻蚀工艺或感应耦合等离子刻蚀工艺刻蚀所述第二势垒层。
9.根据权利要求8所述的氮化镓高电子迁移率晶体管的形成方法,其特征在于,还包括:在所述衬底与氮化镓沟道层之间形成成核层和位于所述成核层表面的缓冲层;在所述氮化镓沟道层与第一势垒层之间形成插入层。
10.根据权利要求9所述的氮化镓高电子迁移率晶体管的形成方法,其特征在于,所述第一子层的材料为氮化铝、氮化镓或氮化铝镓;所述第二子层的材料为氮化镓、氮化铝或氮化铝镓;所述第三子层的材料为P型氮化镓、P型氮化铝或P型氮化铝镓;所述成核层的材料为氮化镓、氮化铝或氮化镓铝;所述缓冲层的材料为氮化镓;所述插入层的材料为氮化铝;所述第一势垒层的材料为氮化铝镓或氮化铝铟。
CN201710122935.0A 2017-03-03 2017-03-03 高击穿电压的氮化镓高电子迁移率晶体管及其形成方法 Pending CN106876443A (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201710122935.0A CN106876443A (zh) 2017-03-03 2017-03-03 高击穿电压的氮化镓高电子迁移率晶体管及其形成方法
JP2019546957A JP6882503B2 (ja) 2017-03-03 2017-06-27 高ブレークダウン電圧の窒化ガリウム系高電子移動度トランジスタおよびその形成方法
EP17898726.9A EP3591708A4 (en) 2017-03-03 2017-06-27 HIGH MOBILITY ELECTRON MOBILITY TRANSISTOR WITH HIGH BREAKAGE VOLTAGE AND ITS FORMATION PROCESS
PCT/CN2017/090232 WO2018157523A1 (zh) 2017-03-03 2017-06-27 高击穿电压的氮化镓高电子迁移率晶体管及其形成方法
US16/559,284 US11158702B2 (en) 2017-03-03 2019-09-03 Gallium nitride high electron mobility transistor having high breakdown voltage and formation method therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710122935.0A CN106876443A (zh) 2017-03-03 2017-03-03 高击穿电压的氮化镓高电子迁移率晶体管及其形成方法

Publications (1)

Publication Number Publication Date
CN106876443A true CN106876443A (zh) 2017-06-20

Family

ID=59169848

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710122935.0A Pending CN106876443A (zh) 2017-03-03 2017-03-03 高击穿电压的氮化镓高电子迁移率晶体管及其形成方法

Country Status (5)

Country Link
US (1) US11158702B2 (zh)
EP (1) EP3591708A4 (zh)
JP (1) JP6882503B2 (zh)
CN (1) CN106876443A (zh)
WO (1) WO2018157523A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018157523A1 (zh) * 2017-03-03 2018-09-07 上海新傲科技股份有限公司 高击穿电压的氮化镓高电子迁移率晶体管及其形成方法
CN108878509A (zh) * 2018-08-02 2018-11-23 杭州士兰集成电路有限公司 氮化镓晶体管及其制造方法
CN113284802A (zh) * 2021-06-28 2021-08-20 厦门市三安集成电路有限公司 一种高电子迁移率晶体管及其制备方法
WO2023010252A1 (en) * 2021-08-02 2023-02-09 Innoscience (Suzhou) Technology Co., Ltd. Semiconductor device and method for manufacturing the same

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111640671B (zh) * 2020-06-03 2023-04-18 上海新傲科技股份有限公司 氮化镓基高电子迁移率晶体管及其制备方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105097911A (zh) * 2015-07-29 2015-11-25 电子科技大学 一种具有结型半导体层的hemt器件
CN105118859A (zh) * 2015-07-29 2015-12-02 电子科技大学 一种隧穿增强型hemt器件
CN105261643A (zh) * 2015-09-22 2016-01-20 宁波大学 一种高击穿电压氮化镓基高电子迁移率晶体管

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070018198A1 (en) * 2005-07-20 2007-01-25 Brandes George R High electron mobility electronic device structures comprising native substrates and methods for making the same
JP5179023B2 (ja) * 2006-05-31 2013-04-10 パナソニック株式会社 電界効果トランジスタ
US8674407B2 (en) * 2008-03-12 2014-03-18 Renesas Electronics Corporation Semiconductor device using a group III nitride-based semiconductor
US20130020584A1 (en) * 2010-04-22 2013-01-24 Mitsubishi Electric Corporation Semiconductor device and method for manufacturing same
JP2011233695A (ja) * 2010-04-27 2011-11-17 Sharp Corp ノーマリオフ型GaN系電界効果トランジスタ
JP5079143B2 (ja) * 2010-06-24 2012-11-21 ザ・ユニバーシティ・オブ・シェフィールド 半導体素子、電界効果トランジスタおよびダイオード
CN102130158B (zh) * 2011-01-05 2012-07-25 西安电子科技大学 阶梯型凹槽栅高电子迁移率晶体管
US9214538B2 (en) * 2011-05-16 2015-12-15 Eta Semiconductor Inc. High performance multigate transistor
JP5804768B2 (ja) * 2011-05-17 2015-11-04 古河電気工業株式会社 半導体素子及びその製造方法
US20130105817A1 (en) * 2011-10-26 2013-05-02 Triquint Semiconductor, Inc. High electron mobility transistor structure and method
US20130320349A1 (en) * 2012-05-30 2013-12-05 Triquint Semiconductor, Inc. In-situ barrier oxidation techniques and configurations
US8975664B2 (en) * 2012-06-27 2015-03-10 Triquint Semiconductor, Inc. Group III-nitride transistor using a regrown structure
TWI500157B (zh) * 2012-08-09 2015-09-11 Univ Nat Central 場效電晶體裝置及其製造方法
KR101922122B1 (ko) * 2012-09-28 2018-11-26 삼성전자주식회사 노멀리 오프 고전자이동도 트랜지스터
JP2016167472A (ja) * 2013-07-09 2016-09-15 シャープ株式会社 窒化物半導体エピタキシャルウェハおよび電界効果トランジスタ
CN104241400B (zh) * 2014-09-05 2017-03-08 苏州捷芯威半导体有限公司 场效应二极管及其制备方法
CN104377241B (zh) * 2014-09-30 2017-05-03 苏州捷芯威半导体有限公司 功率半导体器件及其制造方法
JP2016139655A (ja) * 2015-01-26 2016-08-04 富士通株式会社 半導体装置及び半導体装置の製造方法
WO2017073047A1 (ja) * 2015-10-27 2017-05-04 パナソニックIpマネジメント株式会社 半導体装置
CN105870164B (zh) * 2016-03-30 2019-07-23 宁波大学 一种氮化镓基高电子迁移率晶体管
CN106876443A (zh) * 2017-03-03 2017-06-20 上海新傲科技股份有限公司 高击穿电压的氮化镓高电子迁移率晶体管及其形成方法
CN107093628B (zh) * 2017-04-07 2019-12-06 电子科技大学 一种极化掺杂增强型hemt器件
US10756207B2 (en) * 2018-10-12 2020-08-25 Transphorm Technology, Inc. Lateral III-nitride devices including a vertical gate module

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105097911A (zh) * 2015-07-29 2015-11-25 电子科技大学 一种具有结型半导体层的hemt器件
CN105118859A (zh) * 2015-07-29 2015-12-02 电子科技大学 一种隧穿增强型hemt器件
CN105261643A (zh) * 2015-09-22 2016-01-20 宁波大学 一种高击穿电压氮化镓基高电子迁移率晶体管

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
AKIRA NAKAJIMA ET AL: "GaN-Based Super Heterojunction Field Effect Transistors Using the Polarization Junction Concept", 《IEEE ELECTRON DEVICE LETTERS》 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018157523A1 (zh) * 2017-03-03 2018-09-07 上海新傲科技股份有限公司 高击穿电压的氮化镓高电子迁移率晶体管及其形成方法
US11158702B2 (en) 2017-03-03 2021-10-26 Shanghai Simgui Technology Co., Ltd. Gallium nitride high electron mobility transistor having high breakdown voltage and formation method therefor
CN108878509A (zh) * 2018-08-02 2018-11-23 杭州士兰集成电路有限公司 氮化镓晶体管及其制造方法
CN108878509B (zh) * 2018-08-02 2024-02-23 杭州士兰集成电路有限公司 氮化镓晶体管及其制造方法
CN113284802A (zh) * 2021-06-28 2021-08-20 厦门市三安集成电路有限公司 一种高电子迁移率晶体管及其制备方法
WO2023010252A1 (en) * 2021-08-02 2023-02-09 Innoscience (Suzhou) Technology Co., Ltd. Semiconductor device and method for manufacturing the same

Also Published As

Publication number Publication date
US11158702B2 (en) 2021-10-26
WO2018157523A1 (zh) 2018-09-07
EP3591708A1 (en) 2020-01-08
EP3591708A4 (en) 2020-12-30
US20190393300A1 (en) 2019-12-26
JP2019534583A (ja) 2019-11-28
JP6882503B2 (ja) 2021-06-02

Similar Documents

Publication Publication Date Title
CN105789047B (zh) 一种增强型AlGaN/GaN高电子迁移率晶体管的制备方法
CN106876443A (zh) 高击穿电压的氮化镓高电子迁移率晶体管及其形成方法
CN104393039B (zh) InAlN/AlGaN增强型高电子迁移率晶体管及其制作方法
JP2016139781A (ja) エンハンスメント型高電子移動度トランジスタおよびその製作方法
CN107393890B (zh) 一种石墨烯掩埋散热层和纵向沟道GaN MISFET元胞结构及制备方法
CN107393956A (zh) 包含p型超晶格的增强型高电子迁移率晶体管及制备方法
CN112542508B (zh) ScAlN/GaN高电子迁移率晶体管及其制作方法
CN109004029A (zh) 具有金属氧化物/二氧化硅叠栅的GaN基MOS-HEMT器件及其制备方法
CN111900203A (zh) 一种GaN基高空穴迁移率晶体管及其制备方法
CN106684151A (zh) 一种GaN侧墙绝缘栅鳍式高电子迁移率晶体管及其制造方法
CN113555431B (zh) 基于P型GaN漏电隔离层的同质外延氮化镓高电子迁移率晶体管及制作方法
CN103367416B (zh) 离子注入的一维电子气GaN基HEMT器件及制备方法
CN111384171B (zh) 高沟道迁移率垂直型umosfet器件及其制备方法
CN109659352A (zh) 一种高电子迁移率晶体管及其制备方法
CN103367429B (zh) 二次生长的一维电子气GaN基HEMT器件及制备方法
CN115472689A (zh) 一种具有超结结构的高电子迁移率晶体管及其制备方法
CN109300974A (zh) 一种非极性InAlN/GaN高电子迁移率晶体管及制备方法
CN106910770A (zh) 氮化镓基反相器芯片及其形成方法
CN109786438A (zh) 一种高电子迁移率晶体管及其制备方法
CN111613669B (zh) 具有高击穿电压的AlGaN高电子迁移率晶体管及其制备方法
CN112713188B (zh) 一种GaN基增强型MIS-HEMT器件及其制备方法
CN212542443U (zh) 一种氮化镓晶体管结构及氮化镓基外延结构
CN114156339A (zh) 基于复合沟道结构的双向阻断hemt及其制备方法
CN103400856B (zh) 选区外延的一维电子气GaN基HEMT器件及制备方法
CN109659365A (zh) 一种高电子迁移率晶体管及其制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170620