CN106023914A - 移位寄存器及其操作方法 - Google Patents
移位寄存器及其操作方法 Download PDFInfo
- Publication number
- CN106023914A CN106023914A CN201610323870.1A CN201610323870A CN106023914A CN 106023914 A CN106023914 A CN 106023914A CN 201610323870 A CN201610323870 A CN 201610323870A CN 106023914 A CN106023914 A CN 106023914A
- Authority
- CN
- China
- Prior art keywords
- pull
- node
- shift register
- module
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 5
- 239000013078 crystal Substances 0.000 claims description 8
- 230000005611 electricity Effects 0.000 claims description 8
- 238000006073 displacement reaction Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 230000000750 progressive effect Effects 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000013499 data model Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Abstract
一种移位寄存器及其操作方法。该移位寄存器包括:输入模块(31),连接该移位寄存器的输入端、上拉节点;复位模块(32),连接复位信号端、上拉节点、第一电源电压端和该移位寄存器的输出端;下拉控制模块(33),连接第一时钟信号端、上拉节点、下拉节点、和第一电源电压端;下拉模块(34),连接下拉节点、该移位寄存器的输出端、上拉节点和第一电源电压端;输出模块(35),连接上拉节点、第二时钟信号端和该移位寄存器的输出端;以及降噪模块(36),连接下拉节点。可以有效降低输出端噪声。
Description
技术领域
本公开涉及一种移位寄存器及其操作方法。
背景技术
薄膜晶体管液晶显示器(TFT-LCD)广泛应用于生产生活的各个领域,其采用M*N点排列的逐行扫描矩阵显示。在进行显示时,TFT-LCD通过驱动电路来驱动显示面板中的各个像素进行显示。TFT-LCD的驱动电路主要包含栅极驱动电路和数据驱动电路。其中,数据驱动电路用于依据时钟信号定时将输入的数据顺序锁存并将锁存的数据转换成模拟信号后输入到显示面板的数据线。栅极驱动电路通常用移位寄存器来实现,所述移位寄存器将时钟信号转换成开启/断开电压,分别输出到显示面板的各条栅线上。显示面板上的一条栅线通常与一个移位寄存器(即移位寄存器的一级)对接。通过使得各个移位寄存器依序轮流输出开启电压,实现对显示面板中像素的逐行扫描。
另一方面,随着平板显示的发展,高分辨率、窄边框成为发展的趋势。针对这一趋势,出现了阵列基板栅极驱动(Gate Driver on Array,GOA)技术。GOA技术直接将TFT-LCD的栅极驱动电路集成制作在阵列基板上,由此来代替在面板外沿粘接的、由硅芯片制作的驱动芯片。由于该技术可以将驱动电路直接做在阵列基板上,面板周围无需再粘接IC和布线,减少了面板的制作程序,降低了产品成本,同时提高了TFT-LCD面板的集成度,使面板实现窄边框和高分辨率。
发明内容
本公开提供了一种移位寄存器及其操作方法。可以消除移位寄存器输出端的噪声,提高工作的稳定性。
根据本公开的一方面,公开了一种移位寄存器,包含:
输入模块,其第一端与该移位寄存器的输入端连接用于从该输入端接收输入信号,第二端与上拉节点连接;
复位模块,其第一端与复位信号端连接,第二端与上拉节点连接,第三端与第一电源电压端连接,第四端与该移位寄存器的输出端连接;
下拉控制模块,其第一端与第一时钟信号端连接,第二端与上拉节点连接,第三端与下拉节点连接,第四端与第一电源电压端连接;
下拉模块,其第一端与下拉节点连接,第二端与该移位寄存器的输出端连接,第三端与上拉节点连接,第四端与第一电源电压端连接;
输出模块,其第一端与上拉节点连接,第二端与第二时钟信号端连接,第三端与该移位寄存器的输出端连接;以及
降噪模块,与下拉节点连接,用于通过维持下拉节点的电平来降低该移位寄存器的输出端的噪声。
根据本公开的又一方面,公开了移位寄存器的操作方法,该移位寄存器包含输入模块、复位模块、下拉控制模块、下拉模块、输出模块和降噪模块,该方法包含:
由输入模块将所接收的输入信号传递到上拉节点;
由复位模块将上拉节点处的上拉信号下拉至第一电源电压端的电源电压以及将该移位寄存器的输出端的输出信号下拉至第一电源电压端的电源电压;
由下拉控制模块控制下拉模块是否进行操作;
由下拉模块将所述移位寄存器的输出端和所述上拉节点下拉至所述第一电源电压端的电源电压;
由输出模块将第二时钟信号端的第二时钟信号输出到该移位寄存器的输出端;
由降噪模块通过维持下拉节点的电平来降低该移位寄存器的输出端的噪声。
附图说明
图1示出了传统的移位寄存器的电路图;
图2中所示的是图1中的移位寄存器在进行扫描时各信号的时序图;
图3示出了根据本公开实施例的移位寄存器的框图;
图4示出了根据本公开实施例的移位寄存器的一种示例电路结构图;
图5示出了根据本公开实施例的移位寄存器的另一种示例电路结构图;
图6示出了根据本公开实施例的移位寄存器的再一种示例电路结构图;
图7示出了图6中的移位寄存器的示例电路的操作时序图。
具体实施方式
下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。
本公开所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本实施例中,每个晶体管的漏极和源极的连接方式可以互换,因此,本公开实施例中各晶体管的漏极、源极实际是没有区别的。这里,仅仅是为了区分晶体管除栅极之外的两极,而将其中一极称为漏极,另一极称为源极。
图1示出了传统的移位寄存器的电路图。如图1所示,该移位寄存器100包含第一至第九晶体管M1-M10以及第一电容C1。其中,第一晶体管M1作为输入模块11,第三、第四晶体管M3-M4作为复位模块12,第五至第八晶体管M5-M8作为下拉控制模块13,第九、第十晶体管M9-M10作为下拉模块14,第二晶体管M2和第一电容C1作为输出模块15。
输入模块11的第一端与该移位寄存器的输入端INPUT连接用于从该输入端INPUT接收输入信号,第二端与上拉节点PU连接,并且该输入模块11被配置为在输入端INPUT的输入信号处于有效输入电平时,将所接收的输入信号传递到上拉节点PU。
复位模块12的第一端与复位信号端RESET连接,第二端与上拉节点PU连接,第三端与第一电源电压端VSS连接,第四端与输出端OUTPUT连接,并且该复位模块12被配置来在复位信号端RESET的复位信号处于有效控制电平时将上拉节点PU处的上拉信号下拉至第一电源电压端VSS的电源电压以及将输出端OUTPUT的输出信号下拉至第一电源电压端VSS的电源电压。
下拉控制模块13的第一端与第一时钟信号端CLKB连接,第二端与上拉节点PU连接,第三端与下拉节点PD连接,第四端与第一电源电压端VSS连接,该下拉控制模块13被配置为控制下拉模块14是否进行操作。例如,下拉控制模块13在上拉节点PU处的上拉信号处于有效上拉电平时在下拉节点PD处产生处于非有效下拉电平的下拉信号,而在上拉节点PU处的上拉信号处于非有效上拉电平时并且在第一时钟信号端CLKB处的第一时钟信号处于有效控制电平时在下拉节点PD处产生处于有效下拉电平的下拉信号。下拉模块14的第一端与下拉节点PD连接,第二端与输出端OUTPUT连接,第三端与上拉节点PU连接,第四端与第一电源电压端VSS连接,并且该下拉模块14被配置来在下拉节点PD处的下拉信号处于有效下拉电平时将所述输出端OUTPUT和所述上拉节点PU下拉至所述第一电源电压端VSS的电源电压。
输出模块15的第一端与上拉节点PU连接,第二端与第二时钟信号端CLK连接,第三端与该移位寄存器的输出端OUTPUT连接,并且该输出模块15被配置来在上拉节点PU处的上拉信号处于有效上拉电平时将第二时钟信号端CLK的第二时钟信号输出到输出端OUTPUT。
其中,所述第一时钟信号端CLKB的第一时钟信号与第二时钟信号端CLK的第二时钟信号反相。
其中,第一电源电压端VSS是低电源电压端。
下面以上述晶体管均为N型晶体管为例进行说明。
图2中所示的是图1中的移位寄存器在进行扫描时各信号的时序图。如图2所示,对于该传统的移位寄存器,当其处于保持阶段(即,图2中的第四阶段P4)时,上拉节点PU和输出端OUTPUT处于悬空状态,非常容易引起噪音,影响电压保持。
例如,在保持阶段,第二时钟信号端CLK的第二时钟信号由复位阶段(即,图2中的第三阶段P3)的低电平变成高电平,由于第二晶体管M2的栅源电容Cgs的存在,上拉节点PU的电压被拉高,第二晶体管M2导通,从而第二时钟信号端CLK的第二时钟信号对输出端OUTPUT进行再充电,引起输出端噪声。
针对上述问题本公开提出一种新的移位寄存器,可以有效降低输出端噪声。
图3示出了根据本公开实施例的移位寄存器的框图。如图3所示,在一个实施例中,该移位寄存器包括输入模块31、复位模块32、下拉控制模块33、下拉模块34、输出模块35和降噪模块36。
输入模块31的第一端与该移位寄存器的输入端INPUT连接用于从该输入端INPUT接收输入信号,第二端与上拉节点PU连接,并且该输入模块31被配置为在输入端INPUT的输入信号处于有效输入电平时,将所接收的输入信号传递到上拉节点PU。
复位模块32的第一端与复位信号端RESET连接,第二端与上拉节点PU连接,第三端与第一电源电压端VSS连接,第四端与输出端OUTPUT连接,并且该复位模块32被配置来在复位信号端RESET的复位信号处于有效控制电平时将上拉节点PU处的上拉信号下拉至第一电源电压端VSS的电源电压以及将输出端OUTPUT的输出信号下拉至第一电源电压端VSS的电源电压。
下拉控制模块33的第一端与第一时钟信号端CLKB连接,第二端与上拉节点PU连接,第三端与下拉节点PD连接,第四端与第一电源电压端VSS连接,该下拉控制模块33被配置为控制下拉模块34是否进行操作。例如,下拉控制模块33在上拉节点PU处的上拉信号处于有效上拉电平时在下拉节点PD处产生处于非有效下拉电平的下拉信号,而在上拉节点PU处的上拉信号处于非有效上拉电平时并且在第一时钟信号端CLKB处的第一时钟信号处于有效控制电平时在下拉节点PD处产生处于有效下拉电平的下拉信号。
下拉模块34的第一端与下拉节点PD连接,第二端与输出端OUTPUT连接,第三端与上拉节点PU连接,第四端与第一电源电压端VSS连接,并且该下拉模块34被配置来在下拉节点PD处的下拉信号处于有效下拉电平时将所述输出端OUTPUT和所述上拉节点PU下拉至所述第一电源电压端VSS的电源电压。
输出模块35的第一端与上拉节点PU连接,第二端与第二时钟信号端CLK连接,第三端与该移位寄存器的输出端OUTPUT连接,并且该输出模块35被配置来在上拉节点PU处的上拉信号处于有效上拉电平时将第二时钟信号端CLK的第二时钟信号输出到输出端OUTPUT。
降噪模块36与下拉节点PD连接,并且降噪模块36被配置为通过维持下拉节点的电平来降低该移位寄存器的输出端的噪声。进一步地,降噪模块36还与第一电源电压端VSS连接和/或与第二时钟信号端CLK连接。
其中,所述第一时钟信号端CLKB的第一时钟信号与第二时钟信号端CLK的第二时钟信号反相。
其中,第一电源电压端VSS是低电源电压端。
图4示出了根据本公开实施例的移位寄存器的一种示例电路结构图。下面以图4中的晶体管均为在栅极输入高电平时导通的N型晶体管为例进行说明。
如图4所示,在一个实施例中,例如,输入模块31包括输入晶体管M1,输入晶体管M1的栅极和第一极与输入端INPUT连接,输入晶体管M1的第二极与上拉节点PU连接。在输入端INPUT的输入信号处于高电平时,输入晶体管M1导通,将输入端INPUT的输入信号传递到上拉节点PU。
在一个实施例中,例如,复位模块32包括节点复位晶体管M3和输出复位晶体管M4,节点复位晶体管M3的栅极与复位信号端RESET连接,第一极与上拉节点PU连接,第二极与第一电源电压端VSS连接。输出复位晶体管M4的栅极与所述复位信号端RESET连接,第一极与所述输出端OUTPUT连接,第二极与所述第一电源电压端VSS连接。在复位信号端RESET处的复位信号处于高电平时,节点复位晶体管M3导通,将上拉节点PU处的上拉信号下拉至第一电源电压端VSS的电源电压,并且输出复位晶体管M4导通,将输出端OUTPUT的输出信号下拉至第一电源电压端VSS的电源电压。
在一个实施例中,例如,下拉控制模块33包括第一下拉控制晶体管M5、第二下拉控制晶体管M6、第三下拉控制晶体管M7和第四下拉控制晶体管M8。第一下拉控制晶体管M5的栅极和下拉控制节点PD_CN连接,第一极与第一时钟信号端CLKB连接,第二极与下拉节点PD连接;第二下拉控制晶体管M6的栅极与上拉节点PU连接,第一极与下拉节点PD连接,第二极与第一电源电压端VSS连接;第三下拉控制晶体管M7的栅极和第一极与第一时钟信号端CLKB连接,第二极与下拉控制节点PD_CN连接;第四下拉控制晶体管M8的栅极与上拉节点PU连接,第一极与下拉控制节点PD_CN连接,第二极与第一电源电压端VSS连接。
在一个实施例中,例如,下拉模块34包括节点下拉晶体管M9和输出下拉晶体管M10,节点下拉晶体管M9和输出下拉晶体管M10的栅极与下拉节点PD连接,节点下拉晶体管M9和输出下拉晶体管M10的第二极与第一电源电压端VSS连接,节点下拉晶体管M9的第一极与上拉节点PU连接,输出下拉晶体管M10的第一极与输出端OUTPUT连接。在下拉节点PD处的下拉信号处于高电平时,节点下拉晶体管M9和输出下拉晶体管M10导通,分别将上拉节点PU和输出端OUTPUT下拉至第一电源电压端VSS的电源电压。
在一个实施例中,例如,输出模块35包括输出晶体管M2和第一电容C1,输出晶体管M2的栅极和第一电容C1的第一端与上拉节点PU连接,输出晶体管M2的第一极与第二时钟信号端CLK连接,输出晶体管M2的第二极和第一电容C1的第二端与输出端OUTPUT连接。在上拉节点PU处的上拉信号处于高电平时,输出晶体管M2导通,将第二时钟信号端CLK的第二时钟信号输出到输出端OUTPUT。
在一个实施例中,例如,降噪模块36包括第二电容C2,第二电容C2的第一端与下拉节点PD连接,第二端与第一电源电压端VSS连接。在下拉节点PD处的下拉信号处于高电平时,第二电容C2维持该高电平,使得节点下拉晶体管M9和输出下拉晶体管M10一直导通,继续把上拉节点PU和输出端OUTPUT的电压拉低,从而降低第二时钟信号端CLK的高电平通过输出晶体管M2的栅源电容Cgs对上拉节点PU和输出端OUTPUT的电压的影响,降低上拉节点PU和输出端OUTPUT的噪声。
图5示出了根据本公开实施例的移位寄存器的另一种示例电路结构图。
如图5所示,该示例电路结构图与图4的区别仅在于降噪模块36。在一个实施例中,例如,如图5所示,降噪模块36包括第三电容C3,第三电容C3的第一端与下拉节点PD连接,第二端与第二时钟信号端CLK连接。在下拉节点PD处的下拉信号处于高电平时,第三电容C3维持该高电平,使得节点下拉晶体管M9和输出下拉晶体管M10一直导通,继续把上拉节点PU和输出端OUTPUT的电压拉低,从而降低第二时钟信号端CLK的高电平通过输出晶体管M2的栅源电容Cgs对上拉节点PU和输出端OUTPUT的电压的影响,降低上拉节点PU和输出端OUTPUT的噪声。
图6示出了根据本公开实施例的移位寄存器的再一种示例电路结构图。
如图6所示,该示例电路结构图与图4的区别仅在于降噪模块36。在一个实施例中,例如,如图6所示,降噪模块36包括第二电容C2和第三电容C3。第二电容C2的第一端与下拉节点PD连接,第二端与第一电源电压端VSS连接。第三电容C3的第一端与下拉节点PD连接,第二端与第二时钟信号端CLK连接。在下拉节点PD处的下拉信号处于高电平时,第二电容C2和第三电容C3维持该高电平,使得节点下拉晶体管M9和输出下拉晶体管M10一直导通,继续把上拉节点PU和输出端OUTPUT的电压拉低,从而降低第二时钟信号端CLK的高电平通过输出晶体管M2的栅源电容Cgs对上拉节点PU和输出端OUTPUT的电压的影响,降低上拉节点PU和输出端OUTPUT的噪声。
图7示出了图6中的移位寄存器的示例电路的操作时序图。下面结合图6和图7对图6中的移位寄存器的操作方法进行说明。
在第一阶段1(输入阶段),输入端INPUT处于高电平,输入晶体管T1导通,将输入端INPUT的高电平传递到上拉节点PU,此时上拉节点PU处于第一高电压,使得输出晶体管M2导通,由于第二时钟信号端CLK的第二时钟信号处于低电平,输出端OUTPUT输出低电平。此外,在该阶段中,由于上拉节点PU处于高电平,第二下拉控制晶体管M6和第四下拉控制晶体管M8导通,使得下拉节点PD处于低电平,相应地节点下拉晶体管M9和输出下拉晶体管M10均截止。此外,在该阶段中,复位信号端RESET的复位信号处于低电平,节点复位晶体管M3截止。
在第二阶段2(输出阶段),输入端INPUT处于低电平,输入晶体管M1截止,复位信号端RESET处于低电平,节点复位晶体管M3保持截止,上拉节点PU继续使得输出晶体管M2导通,第二时钟信号端CLK的第二时钟信号处于高电平,输出端OUTPUT输出高电平,由于第一电容C1的电压耦合作用,此时上拉节点PU被从第一高电压抬升到第二高电压。此外,在该阶段中,由于上拉节点PU仍处于高电平,第二下拉控制晶体管M6和第四下拉控制晶体管M8保持导通,下拉节点PD仍处于低电平,相应地节点下拉晶体管M9和输出下拉晶体管M10均保持截止。
在第三阶段3(复位阶段),输入端INPUT处于低电平,输入晶体管M1保持截止,复位信号端RESET的复位信号处于高电平,节点复位晶体管M3和输出复位晶体管M4导通,分别将上拉节点PU处的上拉信号和输出端OUTPUT的输出信号下拉至第一电源电压端VSS的电源电压。此外,在该阶段中,由于上拉节点PU处于低电平,第二下拉控制晶体管M6和第四下拉控制晶体管M8均截止,由于第一时钟信号端CLKB的第一时钟信号处于高电平,第一下拉控制晶体管M5和第三下拉控制晶体管M7均导通,使得下拉节点PD从低电平跳变至高电平,相应地节点下拉晶体管M9和输出下拉晶体管M10均导通,将上拉节点PU处的上拉信号和输出端OUTPUT的输出信号下拉至第一电源电压端VSS的电源电压。由于下拉节点PD处于高电平,此时对第二电容C2和第三电容C3充电。
在第四阶段4(保持阶段),第一时钟信号端CLKB的第一时钟信号处于低电平,第一下拉控制晶体管M5和第三下拉控制晶体管M7均截止,由于上拉节点PU处于低电平,第二下拉控制晶体管M6和第四下拉控制晶体管M8均保持截止。第二电容C2和第三电容C3同时维持下拉节点PD的电压,使其保持处于高电平,相应地节点下拉晶体管M9和输出下拉晶体管M10均导通,将上拉节点PU和输出端OUTPUT保持下拉至第一电源电压端VSS的电源电压,从而降低第二时钟信号端CLK的高电平通过输出晶体管M2的栅源电容Cgs对上拉节点PU和输出端OUTPUT的电压的影响,降低上拉节点PU和输出端OUTPUT的噪声。
第一电源电压端VSS是低电源电压端。
此后,在下一帧到来之前,上拉节点PU一直处于低电平,下拉节点PD一直处于高电平,节点下拉晶体管M9和输出下拉晶体管M10一直处于导通状态,可以持续地上拉节点PU和输出端OUTPUT进行降噪,而保证输出端OUTPUT的低压信号输出的稳定性。直至下一帧到来,所述移位寄存器接收到输入端INPUT的高电平信号后,重新执行上述第一阶段。
由图7可以看出,第一时钟信号端CLKB的第一时钟信号与第二时钟信号端CLK的第二时钟信号反相。
本公开还提供了一种上述移位寄存器的操作方法。下面结合图3和图7对该方法进行说明。在一个实施例中,例如,如图3所示,移位寄存器包含输入模块31、复位模块32、下拉控制模块33、下拉模块34、输出模块35和降噪模块36。该移位寄存器的操作方法包含:
由输入模块31将所接收的输入信号传递到上拉节点PU;
由复位模块32将上拉节点PU处的上拉信号下拉至第一电源电压端VSS的电源电压以及将该移位寄存器的输出端OUTPUT的输出信号下拉至第一电源电压端VSS的电源电压;
由下拉控制模块33控制下拉模块34是否进行操作;
由下拉模块34将所述移位寄存器的输出端OUTPUT和所述上拉节点PU下拉至所述第一电源电压端VSS的电源电压;
由输出模块35将第二时钟信号端CLK的第二时钟信号输出到该移位寄存器的输出端OUTPUT;
由降噪模块36通过维持下拉节点PD的电平来降低该移位寄存器的输出端OUTPUT的噪声。
其中,第一电源电压端VSS是低电源电压端,第一时钟信号端CLKB的第一时钟信号与第二时钟信号端CLK的第二时钟信号反相。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。
Claims (15)
1.一种移位寄存器,包含:
输入模块,其第一端与该移位寄存器的输入端连接用于从该输入端接收输入信号,第二端与上拉节点连接;
复位模块,其第一端与复位信号端连接,第二端与上拉节点连接,第三端与第一电源电压端连接,第四端与该移位寄存器的输出端连接;
下拉控制模块,其第一端与第一时钟信号端连接,第二端与上拉节点连接,第三端与下拉节点连接,第四端与第一电源电压端连接;
下拉模块,其第一端与下拉节点连接,第二端与该移位寄存器的输出端连接,第三端与上拉节点连接,第四端与第一电源电压端连接;
输出模块,其第一端与上拉节点连接,第二端与第二时钟信号端连接,第三端与该移位寄存器的输出端连接;以及
降噪模块,与下拉节点连接,用于通过维持下拉节点的电平来降低该移位寄存器的输出端的噪声。
2.根据权利要求1所述的移位寄存器,其中,输入模块包括输入晶体管,输入晶体管的栅极和第一极与输入端连接,输入晶体管的第二极与上拉节点连接。
3.根据权利要求2所述的移位寄存器,其中,输出模块包括输出晶体管和第一电容,输出晶体管的栅极和第一电容的第一端与上拉节点连接,输出晶体管的第一极与第二时钟信号端连接,输出晶体管的第二极和第一电容的第二端与输出端连接。
4.根据权利要求3所述的移位寄存器,其中,复位模块包括:
节点复位晶体管,其栅极与所述复位信号端连接,第一极与上拉节点连接,第二极与第一电源电压端连接;以及
输出复位晶体管,其栅极与所述复位信号端连接,第一极与所述输出端连接,第二极与所述第一电源电压端连接。
5.根据权利要求4所述的移位寄存器,其中,下拉控制模块包括:
第一下拉控制晶体管,其栅极和下拉控制节点连接,第一极与第一时钟信号端连接,第二极与下拉节点连接;
第二下拉控制晶体管,其栅极与上拉节点连接,第一极与下拉节点连接,第二极与第一电源电压端连接;
第三下拉控制晶体管,其栅极和第一极与第一时钟信号端连接,第二极与下拉控制节点连接;以及
第四下拉控制晶体管,其栅极与上拉节点连接,第一极与下拉控制节点连接,第二极与第一电源电压端连接。
6.根据权利要求5所述的移位寄存器,其中,下拉模块包括节点下拉晶体管和输出下拉晶体管,节点下拉晶体管和输出下拉晶体管的栅极与下拉节点连接,节点下拉晶体管和输出下拉晶体管的第二极与第一电源电压端连接,节点下拉晶体管的第一极与上拉节点连接,输出下拉晶体管的第一极与输出端连接。
7.根据权利要求6所述的移位寄存器,其中,降噪模块包括第二电容,其第一端与下拉节点连接,第二端与第一电源电压端连接。
8.根据权利要求6所述的移位寄存器,其中,降噪模块包括第三电容,其第一端与下拉节点连接,第二端与第二时钟信号端连接。
9.根据权利要求6所述的移位寄存器,其中,降噪模块包括:
第二电容,其第一端与下拉节点连接,第二端与第一电源电压端连接;以及
第三电容,其第一端与下拉节点连接,第二端与第二时钟信号端连接。
10.根据权利要求7-9中任一项所述的移位寄存器,其中,所述晶体管均为N型晶体管。
11.根据权利要求1所述的移位寄存器,其中,所述第二时钟信号端的第二时钟信号与第一时钟信号端的第一时钟信号反相。
12.根据权利要求1所述的移位寄存器,其中,第一电源电压端是低电源电压端。
13.一种移位寄存器的操作方法,该移位寄存器包含输入模块、复位模块、下拉控制模块、下拉模块、输出模块和降噪模块,该方法包含:
由输入模块将所接收的输入信号传递到上拉节点;
由复位模块将上拉节点处的上拉信号下拉至第一电源电压端的电源电压以及将该移位寄存器的输出端的输出信号下拉至第一电源电压端的电源电压;
由下拉控制模块控制下拉模块是否进行操作;
由下拉模块将所述移位寄存器的输出端和所述上拉节点下拉至所述第一电源电压端的电源电压;
由输出模块将第二时钟信号端的第二时钟信号输出到该移位寄存器的输出端;
由降噪模块通过维持下拉节点的电平来降低该移位寄存器的输出端的噪声。
14.根据权利要求13所述的操作方法,其中,第一电源电压端是低电源电压端。
15.根据权利要求13或14所述的操作方法,其中,第二时钟信号端的第二时钟信号与第一时钟信号端的第一时钟信号反相。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610323870.1A CN106023914A (zh) | 2016-05-16 | 2016-05-16 | 移位寄存器及其操作方法 |
PCT/CN2017/070865 WO2017197917A1 (zh) | 2016-05-16 | 2017-01-11 | 移位寄存器及其操作方法 |
US15/541,893 US20180226132A1 (en) | 2016-05-16 | 2017-01-11 | Shift register and operation method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610323870.1A CN106023914A (zh) | 2016-05-16 | 2016-05-16 | 移位寄存器及其操作方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN106023914A true CN106023914A (zh) | 2016-10-12 |
Family
ID=57098432
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610323870.1A Pending CN106023914A (zh) | 2016-05-16 | 2016-05-16 | 移位寄存器及其操作方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20180226132A1 (zh) |
CN (1) | CN106023914A (zh) |
WO (1) | WO2017197917A1 (zh) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106847218A (zh) * | 2017-03-07 | 2017-06-13 | 合肥京东方光电科技有限公司 | 具有容错机制的移位寄存器及其驱动方法和栅极驱动电路 |
CN107154236A (zh) * | 2017-07-24 | 2017-09-12 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、扫描驱动电路和显示装置 |
WO2017197917A1 (zh) * | 2016-05-16 | 2017-11-23 | 京东方科技集团股份有限公司 | 移位寄存器及其操作方法 |
CN108281124A (zh) * | 2018-03-30 | 2018-07-13 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 |
CN108281123A (zh) * | 2018-03-30 | 2018-07-13 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 |
CN108305581A (zh) * | 2018-02-12 | 2018-07-20 | 京东方科技集团股份有限公司 | 一种移位寄存器及栅极驱动电路 |
WO2018196317A1 (zh) * | 2017-04-27 | 2018-11-01 | 京东方科技集团股份有限公司 | 移位寄存单元、移位寄存电路、驱动方法及显示装置 |
CN113838404A (zh) * | 2020-06-24 | 2021-12-24 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
CN114241971A (zh) * | 2021-12-23 | 2022-03-25 | 合肥京东方光电科技有限公司 | 驱动电路和显示装置 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106057147B (zh) * | 2016-06-28 | 2018-09-11 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN106814911B (zh) * | 2017-01-18 | 2019-10-08 | 京东方科技集团股份有限公司 | 触控式电子设备、触控显示装置及阵列基板栅极驱动电路 |
CN106782284B (zh) * | 2017-03-02 | 2018-02-27 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动装置以及显示装置 |
CN107068106B (zh) * | 2017-06-21 | 2019-06-07 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
CN108447438B (zh) * | 2018-04-10 | 2020-12-08 | 京东方科技集团股份有限公司 | 显示装置、栅极驱动电路、移位寄存器及其控制方法 |
CN109192238B (zh) | 2018-10-30 | 2021-01-22 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 |
CN109064993B (zh) * | 2018-11-06 | 2020-01-21 | 合肥京东方光电科技有限公司 | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1725287A (zh) * | 2004-06-30 | 2006-01-25 | 三星电子株式会社 | 移位寄存器、具有其的显示设备和驱动其的方法 |
CN101261881A (zh) * | 2007-03-05 | 2008-09-10 | 三菱电机株式会社 | 移位寄存器电路以及具有该电路的图像显示装置 |
US20110002437A1 (en) * | 2009-07-01 | 2011-01-06 | Au Optronics Corp. | Shift registers |
CN102654986A (zh) * | 2011-11-25 | 2012-09-05 | 京东方科技集团股份有限公司 | 移位寄存器的级、栅极驱动器、阵列基板以及显示装置 |
CN104485086A (zh) * | 2015-01-04 | 2015-04-01 | 京东方科技集团股份有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路及显示器件 |
CN104575430A (zh) * | 2015-02-02 | 2015-04-29 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN104810003A (zh) * | 2015-05-21 | 2015-07-29 | 合肥京东方光电科技有限公司 | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 |
CN104851383A (zh) * | 2015-06-01 | 2015-08-19 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路和显示装置 |
CN105513525A (zh) * | 2016-02-02 | 2016-04-20 | 京东方科技集团股份有限公司 | 移位寄存器单元、移位寄存器、栅极驱动电路及显示装置 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101023726B1 (ko) * | 2004-03-31 | 2011-03-25 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
CN102012591B (zh) * | 2009-09-04 | 2012-05-30 | 北京京东方光电科技有限公司 | 移位寄存器单元及液晶显示器栅极驱动装置 |
CN102708926B (zh) * | 2012-05-21 | 2015-09-16 | 京东方科技集团股份有限公司 | 一种移位寄存器单元、移位寄存器、显示装置和驱动方法 |
CN103151011B (zh) * | 2013-02-28 | 2016-04-27 | 北京京东方光电科技有限公司 | 一种移位寄存器单元及栅极驱动电路 |
CN103208263B (zh) * | 2013-03-14 | 2015-03-04 | 京东方科技集团股份有限公司 | 移位寄存器、显示装置、栅极驱动电路及驱动方法 |
CN103226981B (zh) * | 2013-04-10 | 2015-09-16 | 京东方科技集团股份有限公司 | 一种移位寄存器单元及栅极驱动电路 |
US9437324B2 (en) * | 2013-08-09 | 2016-09-06 | Boe Technology Group Co., Ltd. | Shift register unit, driving method thereof, shift register and display device |
CN103700356A (zh) * | 2013-12-27 | 2014-04-02 | 合肥京东方光电科技有限公司 | 移位寄存器单元及其驱动方法、移位寄存器、显示装置 |
CN104078017B (zh) * | 2014-06-23 | 2016-05-11 | 合肥京东方光电科技有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
CN104575429A (zh) * | 2015-01-30 | 2015-04-29 | 合肥京东方光电科技有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路和显示装置 |
CN104766580B (zh) * | 2015-04-23 | 2017-08-01 | 合肥京东方光电科技有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路和显示装置 |
CN106023914A (zh) * | 2016-05-16 | 2016-10-12 | 京东方科技集团股份有限公司 | 移位寄存器及其操作方法 |
CN106057147B (zh) * | 2016-06-28 | 2018-09-11 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN106228927A (zh) * | 2016-07-13 | 2016-12-14 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 |
-
2016
- 2016-05-16 CN CN201610323870.1A patent/CN106023914A/zh active Pending
-
2017
- 2017-01-11 WO PCT/CN2017/070865 patent/WO2017197917A1/zh active Application Filing
- 2017-01-11 US US15/541,893 patent/US20180226132A1/en not_active Abandoned
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1725287A (zh) * | 2004-06-30 | 2006-01-25 | 三星电子株式会社 | 移位寄存器、具有其的显示设备和驱动其的方法 |
CN101261881A (zh) * | 2007-03-05 | 2008-09-10 | 三菱电机株式会社 | 移位寄存器电路以及具有该电路的图像显示装置 |
US20110002437A1 (en) * | 2009-07-01 | 2011-01-06 | Au Optronics Corp. | Shift registers |
CN102654986A (zh) * | 2011-11-25 | 2012-09-05 | 京东方科技集团股份有限公司 | 移位寄存器的级、栅极驱动器、阵列基板以及显示装置 |
CN104485086A (zh) * | 2015-01-04 | 2015-04-01 | 京东方科技集团股份有限公司 | 移位寄存器单元及驱动方法、栅极驱动电路及显示器件 |
CN104575430A (zh) * | 2015-02-02 | 2015-04-29 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN104810003A (zh) * | 2015-05-21 | 2015-07-29 | 合肥京东方光电科技有限公司 | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 |
CN104851383A (zh) * | 2015-06-01 | 2015-08-19 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路和显示装置 |
CN105513525A (zh) * | 2016-02-02 | 2016-04-20 | 京东方科技集团股份有限公司 | 移位寄存器单元、移位寄存器、栅极驱动电路及显示装置 |
Cited By (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017197917A1 (zh) * | 2016-05-16 | 2017-11-23 | 京东方科技集团股份有限公司 | 移位寄存器及其操作方法 |
CN106847218A (zh) * | 2017-03-07 | 2017-06-13 | 合肥京东方光电科技有限公司 | 具有容错机制的移位寄存器及其驱动方法和栅极驱动电路 |
US11011132B2 (en) | 2017-04-27 | 2021-05-18 | Boe Technology Group Co., Ltd. | Shift register unit, shift register circuit, driving method, and display apparatus |
WO2018196317A1 (zh) * | 2017-04-27 | 2018-11-01 | 京东方科技集团股份有限公司 | 移位寄存单元、移位寄存电路、驱动方法及显示装置 |
CN107154236B (zh) * | 2017-07-24 | 2020-01-17 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、扫描驱动电路和显示装置 |
CN107154236A (zh) * | 2017-07-24 | 2017-09-12 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、扫描驱动电路和显示装置 |
US11081030B2 (en) | 2017-07-24 | 2021-08-03 | Beijing Boe Display Technology Co., Ltd. | Shift register circuit and drive method thereof, scan drive circuit and display device |
WO2019019608A1 (zh) * | 2017-07-24 | 2019-01-31 | 京东方科技集团股份有限公司 | 移位寄存器电路及其驱动方法、扫描驱动电路和显示装置 |
CN108305581A (zh) * | 2018-02-12 | 2018-07-20 | 京东方科技集团股份有限公司 | 一种移位寄存器及栅极驱动电路 |
WO2019184339A1 (zh) * | 2018-03-30 | 2019-10-03 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 |
CN108281123B (zh) * | 2018-03-30 | 2020-03-10 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 |
US10770163B2 (en) | 2018-03-30 | 2020-09-08 | Boe Technology Group Co., Ltd. | Shift register unit, method of driving shift register unit, gate driving circuit and display device |
CN108281124B (zh) * | 2018-03-30 | 2020-11-24 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 |
US10978114B2 (en) | 2018-03-30 | 2021-04-13 | Ordos Yuansheng Optoelectronics Co., Ltd. | Shift register unit, gate driving circuit, display device and driving method to reduce noise |
CN108281123A (zh) * | 2018-03-30 | 2018-07-13 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 |
CN108281124A (zh) * | 2018-03-30 | 2018-07-13 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 |
JP7282677B2 (ja) | 2018-03-30 | 2023-05-29 | 京東方科技集團股▲ふん▼有限公司 | シフトレジスタユニット、ゲート駆動回路、表示装置及び駆動方法 |
CN113838404A (zh) * | 2020-06-24 | 2021-12-24 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
CN113838404B (zh) * | 2020-06-24 | 2023-01-24 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
CN114241971A (zh) * | 2021-12-23 | 2022-03-25 | 合肥京东方光电科技有限公司 | 驱动电路和显示装置 |
CN114241971B (zh) * | 2021-12-23 | 2023-07-21 | 合肥京东方光电科技有限公司 | 驱动电路和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2017197917A1 (zh) | 2017-11-23 |
US20180226132A1 (en) | 2018-08-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106023914A (zh) | 移位寄存器及其操作方法 | |
CN106448600B (zh) | 移位寄存器及其驱动方法 | |
CN105529009B (zh) | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 | |
CN107705762A (zh) | 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置 | |
CN104766580B (zh) | 移位寄存器单元及驱动方法、栅极驱动电路和显示装置 | |
CN102005196B (zh) | 具低功率损耗的移位寄存器 | |
CN102270434B (zh) | 显示驱动电路 | |
CN103208311B (zh) | 移位寄存器 | |
TWI398852B (zh) | 可降低時脈偶合效應之移位暫存器及移位暫存器單元 | |
CN105047174B (zh) | 移位寄存器单元及其驱动方法、栅极驱动装置以及显示装置 | |
CN102237062B (zh) | 栅极驱动电路和具有栅极驱动电路的显示设备 | |
CN106057143A (zh) | 移位寄存器及其操作方法、栅极驱动电路和显示装置 | |
US20070035505A1 (en) | Shift register circuit | |
CN106448536A (zh) | 移位寄存器、栅极驱动电路、显示面板及驱动方法 | |
CN106297697A (zh) | 移位寄存器及其操作方法 | |
CN107221299B (zh) | 一种goa电路及液晶显示器 | |
CN106228942B (zh) | 用于液晶显示器的栅极驱动电路 | |
CN103703507A (zh) | 液晶显示装置及其驱动方法 | |
CN102592559A (zh) | 显示面板及其中的栅极驱动器 | |
CN106228927A (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
CN206249868U (zh) | 移位寄存器、栅极驱动电路及显示面板 | |
CN102867543A (zh) | 移位寄存器、栅极驱动器及显示装置 | |
CN102654984A (zh) | 移位寄存器单元以及栅极驱动电路 | |
CN110120200A (zh) | 显示装置 | |
CN106531118A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20161012 |
|
RJ01 | Rejection of invention patent application after publication |