CN104540338B - 高对准度hdi产品制作方法 - Google Patents

高对准度hdi产品制作方法 Download PDF

Info

Publication number
CN104540338B
CN104540338B CN201410682817.1A CN201410682817A CN104540338B CN 104540338 B CN104540338 B CN 104540338B CN 201410682817 A CN201410682817 A CN 201410682817A CN 104540338 B CN104540338 B CN 104540338B
Authority
CN
China
Prior art keywords
registration holes
blind hole
copper
resin
layers
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410682817.1A
Other languages
English (en)
Other versions
CN104540338A (zh
Inventor
龚正
杨建勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
DONGGUAN HONGYUEN ELECTRONICS Co Ltd
Original Assignee
DONGGUAN HONGYUEN ELECTRONICS Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by DONGGUAN HONGYUEN ELECTRONICS Co Ltd filed Critical DONGGUAN HONGYUEN ELECTRONICS Co Ltd
Priority to CN201410682817.1A priority Critical patent/CN104540338B/zh
Publication of CN104540338A publication Critical patent/CN104540338A/zh
Application granted granted Critical
Publication of CN104540338B publication Critical patent/CN104540338B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/421Blind plated via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/429Plated through-holes specially for multilayer circuits, e.g. having connections to inner circuit layers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/465Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits by applying an insulating layer having channels for the next circuit layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/0959Plated through-holes or plated blind vias filled with insulating material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/096Vertically aligned vias, holes or stacked vias

Abstract

一种高对准度HDI产品制作方法,在内层图形设置环形槽,该环形槽与第一对位孔同心设置用于通过第一对位孔与环形槽的实质位置是否同心,以判断该第一对位孔的实际位置是否与内层图形的实际位置是否对应;并通过反复钻穿叠板,板间通过第一对位孔、第二对位孔进行对位,并利用第一对位孔、第二对位孔为对位点,确定盲孔的位置,有效提高PCB板的板间对准度,提高生制板时的合格率,增加企业效益。

Description

高对准度HDI产品制作方法
技术领域
本发明涉及一种线路板技术领域,尤其涉及一种高对准度HDI产品制作方法。
背景技术
随着目前电子产品持续而迅速小型化、轻便化、多功能化的趋势,高密度的安装技术的发展,行业上对于作为原件的载体和连接体印刷电路板越来越提出了更高的要求,以便其能够成为具有高密度、高精度、高可靠性的能大幅度提高组装密度的电子元部件。因此应用于新的PCB工艺技术的高密度互连(high density interconnection,HDI)被广泛应用于各种电子产品,HDI板技术的应用范围越来越广。
然而,随着HDI技术的发展,产品制作的层数越来越多,而HDI多数靠盲孔进行导通,随着产品层数的增多,盲孔层数也越来越多,传统的盲孔对位方式采用靶标孔或者内层PAD进行对位,然而,采用靶标孔或者内层PAD对位时,盲孔与盲孔之间容易产生偏移的问题,影响层间互联,不能满足生产需求,产品的合格率不高。
发明内容
因此,本发明的目的在于提供一种提高PCB板的板间对准度的高对准度HDI产品制作方法。
一种高对准度HDI产品制作方法,包括以下步骤:
步骤(1):制作内层芯板,该内层芯板包括挠性层及上下压合于挠性层上的铜层;
步骤(2):在内层芯板上采用机械钻孔的方式钻一通孔及第一对位孔;
步骤(3):填孔,用树脂对通孔进行塞孔处理,使树脂填满通孔;
步骤(4):电镀沉铜,在内层芯板的上下表面镀铜,形成覆铜层,该覆铜层覆盖在上述铜层及树脂的表面;
步骤(5):在内层芯板上、下端面的覆铜层上压合干膜保护层,该干膜保护层与需要制作的电路图形相对应;
步骤(6):蚀铜处理,通过内层蚀刻将干膜保护层以外的覆铜层的部分蚀刻掉,剩下的覆铜层形成内层图形,所述内层图形包括若干环形槽,该环形槽与第一对位孔同心设置;
步骤(7):去除干膜保护层,并在覆铜层上压合树脂,树脂填满第一对位孔;
步骤(8):二次打孔,采用打靶机通过X-RAY找到第一对位孔的位置,并通过打靶机在板上对应第一对位孔的位置重复钻穿,形成与第一对位孔完全对齐的第二对位孔;
步骤(9):盲孔加工,利用步骤(8)中已经钻穿的第二对位孔作为激光钻内层盲孔的对位点,确定内层盲孔的位置,进行内层盲孔加工;
步骤(10):二次图形制作,对已经加工的内层盲孔进行电镀填孔,完成填孔后,在树脂的外表面压合次层铜层,利用干膜完成次层图形制作;
步骤(11):提供压板用的树脂并在次层图形上进行压合;
步骤(12):三次打孔,采用打靶机通过X-RAY确定第二对位孔的位置,并通过打靶机在板上对应第二对位孔的位置重复钻穿,形成与第二对位孔对齐的第三对位孔;
步骤(13):盲孔加工,利用步骤(12)中已经钻穿的第三对位孔作为激光钻外层盲孔的对位点,确定外层盲孔的位置,进行外层盲孔加工。
进一步地,在步骤(11)中,树脂将第二对位孔填满,在树脂外层压合外层铜,并制作外层图形。
综上所述,本发明高对准度HDI产品制作方法通过反复钻穿叠板,板间通过第一对位孔、第二对位孔进行对位,并利用第一对位孔、第二对位孔为对位点,确定盲孔的位置,有效提高PCB板的板间对准度,提高生制板时的合格率,增加企业效益。
附图说明
图1到图13为本发明高对准度HDI产品制作方法的工艺流程图。
具体实施方式
为了使本发明的技术方案能更清晰地表示出来,下面结合附图对本发明作进一步说明。
如图1至图13所示,本发明提供一种高对准度HDI产品制作方法,包括以下步骤:
步骤(1):制作内层芯板10,该内层芯板10包括挠性层11及上下压合于挠性层11上的铜层12;
步骤(2):在内层芯板10上采用机械钻孔的方式钻一通孔14及第一对位孔13;
步骤(3):填孔,用树脂20对通孔14进行塞孔处理,使树脂20填满通孔14;
步骤(4):电镀沉铜,在内层芯板10的上下表面镀铜,形成覆铜层30,该覆铜层30覆盖在上述铜层12及树脂20的表面;
步骤(5):请参阅图5,在内层芯板10上、下端面的覆铜层20上压合干膜保护层40,该干膜保护层40与需要制作的电路图形相对应;
步骤(6):蚀铜处理,通过内层蚀刻将干膜保护层40以外的覆铜层30的部分蚀刻掉,剩下的覆铜层30形成内层图形50,所述内层图形50包括一环形槽51该环形槽51与第一对位孔13同心设置;该环形槽51的作用是用于通过第一对位孔13与环形槽51的实质位置是否同心,以判断该第一对位孔13的实际位置是否与内层图形50的实际位置是否对应;如果第一对位孔13与环形槽51的实质位置交叉或者明显不是同心,则判断该内层图形50制作失败,甚至造成废板;
步骤(7):去除干膜保护层40,并在高温下将树脂60压合在覆铜层30上,树脂60填满第一对位孔13;
步骤(8):二次打孔,采用打靶机通过X-RAY(即X射线)找到第一对位孔13的位置,并通过打靶机在板上对应第一对位孔13的位置重复钻穿,形成与第一对位孔13完全对齐的第二对位孔70;X-RAY能寻找第一对位孔13的工作原理是X-RAY可以穿透树脂60但不能穿透由金属铜制成的内层图形50,从而可以找出第一对位孔13的位置及轮廓;
步骤(9):盲孔加工,利用步骤(8)中已经钻穿的第二对位孔70作为激光钻内层盲孔80的对位点,确定内层盲孔80的位置,进行内层盲孔80加工;
步骤(10):二次图形制作,对已经加工的内层盲孔80进行电镀填孔,完成填孔后,在树脂的外表面压合次层铜层90,利用干膜完成次层图形制作;
步骤(11):提供压板用的树脂100并在次层图形上进行压合,树脂将第二对位孔70填满,在树脂100外层压合外层铜110,并制作外层图形;
步骤(12):三次打孔,采用打靶机通过X-RAY确定第二对位孔70的位置,并通过打靶机在板上对应第二对位孔70的位置重复钻穿,形成与第二对位孔70对齐的第三对位孔120;
步骤(13):盲孔加工,利用步骤(12)中已经钻穿的第三对位孔120作为激光钻外层盲孔130的对位点,确定外层盲孔130的位置,进行外层盲孔130加工。
上述高对准度HDI产品制作方法仅描述了制作两个叠加盲孔的制作方法,当层数更多时,则在步骤(13)后重复步骤(10)至步骤(13),直至达到所需层数的制作后结束。
可以理解地,所述步骤(6)中为了更好地通过第一对位孔13的实际位置是否与内层图形50的实际位置是否对应,可以设置多个第一对位孔13,内层图形50上对应设置多个环形槽51,每一个环形槽51理论上与对应的第一对位孔13同心设置,如此可以更高精度地判断第一对位孔13的实际位置是否与内层图形50的实际位置是否对应。另外,如果步骤(6)中的第一对位孔13上只设置一个环形槽51因为窄容易被忽略,可更改为在第一对位孔13上设置多个同心但直径不同的环形槽51,既保证了环形槽51能起到醒目的效果,也减少了环形槽51对内层图形50的其他部分影响。
综上所述,本发明高对准度HDI产品制作方法通过反复钻穿叠板,板间通过第一对位孔13、第二对位孔70进行对位,并利用第一对位孔13、第二对位孔70为对位点,确定盲孔的位置,有效提高PCB板的板间对准度,提高生制板时的合格率,增加企业效益。
以上所述实施例仅表达了本发明的一种实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (2)

1.一种高对准度HDI产品制作方法,其特征在于,包括以下步骤:
步骤(1):制作内层芯板,该内层芯板包括挠性层及上下压合于挠性层上的铜层;
步骤(2):在内层芯板上采用机械钻孔的方式钻一通孔及第一对位孔;
步骤(3):填孔,用树脂对通孔进行塞孔处理,使树脂填满通孔;
步骤(4):电镀沉铜,在内层芯板的上下表面镀铜,形成覆铜层,该覆铜层覆盖在上述铜层及树脂的表面;
步骤(5):在内层芯板上、下端面的覆铜层上压合干膜保护层,该干膜保护层与需要制作的电路图形相对应;
步骤(6):蚀铜处理,通过内层蚀刻将干膜保护层以外的覆铜层的部分蚀刻掉,剩下的覆铜层形成内层图形,所述内层图形包括若干环形槽,该环形槽与第一对位孔同心设置;
步骤(7):去除干膜保护层,并在覆铜层上压合树脂,树脂填满第一对位孔;
步骤(8):二次打孔,采用打靶机通过X-RAY找到第一对位孔的位置,并通过打靶机在板上对应第一对位孔的位置重复钻穿,形成与第一对位孔完全对齐的第二对位孔;
步骤(9):盲孔加工,利用步骤(8)中已经钻穿的第二对位孔作为激光钻内层盲孔的对位点,确定内层盲孔的位置,进行内层盲孔加工;
步骤(10):二次图形制作,对已经加工的内层盲孔进行电镀填孔,完成填孔后,在树脂的外表面压合次层铜层,利用干膜完成次层图形制作;
步骤(11):提供压板用的树脂并在次层图形上进行压合;
步骤(12):三次打孔,采用打靶机通过X-RAY确定第二对位孔的位置,并通过打靶机在板上对应第二对位孔的位置重复钻穿,形成与第二对位孔对齐的第三对位孔;
步骤(13):盲孔加工,利用步骤(12)中已经钻穿的第三对位孔作为激光钻外层盲孔的对位点,确定外层盲孔的位置,进行外层盲孔加工。
2.如权利要求1所述的高对准度HDI产品制作方法,其特征在于:在步骤(11)中,树脂将第二对位孔填满,在树脂外层压合外层铜,并制作外层图形。
CN201410682817.1A 2014-11-24 2014-11-24 高对准度hdi产品制作方法 Active CN104540338B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410682817.1A CN104540338B (zh) 2014-11-24 2014-11-24 高对准度hdi产品制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410682817.1A CN104540338B (zh) 2014-11-24 2014-11-24 高对准度hdi产品制作方法

Publications (2)

Publication Number Publication Date
CN104540338A CN104540338A (zh) 2015-04-22
CN104540338B true CN104540338B (zh) 2017-12-01

Family

ID=52855752

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410682817.1A Active CN104540338B (zh) 2014-11-24 2014-11-24 高对准度hdi产品制作方法

Country Status (1)

Country Link
CN (1) CN104540338B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105764236B (zh) * 2015-04-29 2019-03-05 生益电子股份有限公司 一种pcb的加工方法及pcb
CN106341961B (zh) * 2016-09-12 2019-04-16 深圳市景旺电子股份有限公司 高密度互连印制电路板及提高盲孔与图形对准度的方法
CN106793581B (zh) * 2016-11-18 2019-05-14 深圳崇达多层线路板有限公司 多层n+n叠构线路板压合定位方法
CN106455368A (zh) * 2016-11-25 2017-02-22 深圳崇达多层线路板有限公司 一种一阶hdi树脂塞孔线路板的制作方法
CN108200730B (zh) * 2018-01-22 2020-03-17 深圳崇达多层线路板有限公司 一种多层覆盖膜高同心开窗度贴合工艺
CN113873764A (zh) * 2021-09-26 2021-12-31 江门崇达电路技术有限公司 一种具有精密线路的树脂塞孔板的制作方法
CN113939115B (zh) * 2021-12-15 2022-05-27 深圳市信维通信股份有限公司 一种多层lcp基板的加工方法
CN116634661B (zh) * 2023-07-26 2024-01-23 广州添利电子科技有限公司 一种厚铜hdi电路板复合标靶及其制作工艺

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1568135A (zh) * 2003-06-13 2005-01-19 华通电脑股份有限公司 多层印刷电路板制造方法及所形成的层间导通结构
CN101646304A (zh) * 2008-08-05 2010-02-10 比亚迪股份有限公司 一种印刷线路板的对位方法
CN102523704A (zh) * 2011-12-15 2012-06-27 深圳崇达多层线路板有限公司 一种多阶hdi板的生产方法
CN103096645A (zh) * 2011-10-27 2013-05-08 深南电路有限公司 多层电路板压合定位方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100601468B1 (ko) * 2004-01-19 2006-07-14 삼성전기주식회사 요철이 없는 블라인드 비아홀 형성 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1568135A (zh) * 2003-06-13 2005-01-19 华通电脑股份有限公司 多层印刷电路板制造方法及所形成的层间导通结构
CN101646304A (zh) * 2008-08-05 2010-02-10 比亚迪股份有限公司 一种印刷线路板的对位方法
CN103096645A (zh) * 2011-10-27 2013-05-08 深南电路有限公司 多层电路板压合定位方法
CN102523704A (zh) * 2011-12-15 2012-06-27 深圳崇达多层线路板有限公司 一种多阶hdi板的生产方法

Also Published As

Publication number Publication date
CN104540338A (zh) 2015-04-22

Similar Documents

Publication Publication Date Title
CN104540338B (zh) 高对准度hdi产品制作方法
CN102438413B (zh) 一种二阶阶梯槽底部图形化印制板及其加工方法
CN104333979B (zh) 一种在多层板上进行二次钻孔的方法
CN104244612A (zh) 一种在ptfe电路板上制作金属化孔的方法
CN108419383A (zh) 用于制造印刷电路板的方法
CN103260350B (zh) 盲埋孔板压合方法
CN103379749B (zh) 多层电路板及其制作方法
CN104717846A (zh) 一种pcb中金属化槽孔的制作方法
CN104717839A (zh) 厚铜电路板及其制作方法
WO2007103949A3 (en) Processes for manufacturing printed wiring boards possessing electrically conductive constraining cores
CN110557905A (zh) 一种基于不流动pp结构的线路板制板方法
CN104378931A (zh) 一种pcb中金属化沉孔的制作方法
CN104519681B (zh) 高层数超大尺寸高对准度线卡类印制线路板的制作方法
CN104768331A (zh) 一种pcb中线路开路的修补方法
CN105682363A (zh) 一种板边金属化的pcb的制作方法
CN104902675A (zh) 一种台阶槽电路板及其加工方法
CN107172800B (zh) 一种用于天线射频传输的pcb板及其制作方法
CN104470195A (zh) 印刷电路板及其制造方法
CN105916315A (zh) 一种hdi印刷电路板的制作方法
CN104349610B (zh) 印制电路板子板及印制电路板的制造方法和印制电路板
KR20160010996A (ko) 인쇄회로기판 및 인쇄회로기판의 제조 방법
CN105578769B (zh) 一种防止钻孔扯铜的pcb的制作方法
CN103596381A (zh) 一种印刷电路板的制造方法
CN105101649B (zh) 一种多层pcb板打靶方法
CN110461085B (zh) 一种可实现在阶梯槽内压接元器件的线路板及其制作方法

Legal Events

Date Code Title Description
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant