CN104470195A - 印刷电路板及其制造方法 - Google Patents
印刷电路板及其制造方法 Download PDFInfo
- Publication number
- CN104470195A CN104470195A CN201410471805.4A CN201410471805A CN104470195A CN 104470195 A CN104470195 A CN 104470195A CN 201410471805 A CN201410471805 A CN 201410471805A CN 104470195 A CN104470195 A CN 104470195A
- Authority
- CN
- China
- Prior art keywords
- layer
- via hole
- insulation
- described outer
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 25
- 239000000758 substrate Substances 0.000 claims abstract description 55
- 238000009413 insulation Methods 0.000 claims description 163
- 238000000034 method Methods 0.000 claims description 78
- 238000005260 corrosion Methods 0.000 claims description 54
- 230000007797 corrosion Effects 0.000 claims description 54
- 239000004020 conductor Substances 0.000 claims description 26
- 238000005498 polishing Methods 0.000 claims description 17
- 239000011810 insulating material Substances 0.000 claims description 16
- 230000015572 biosynthetic process Effects 0.000 claims description 14
- 238000005530 etching Methods 0.000 claims description 13
- 238000005553 drilling Methods 0.000 claims description 12
- 238000002161 passivation Methods 0.000 claims description 10
- 239000010410 layer Substances 0.000 description 642
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 14
- 229910052802 copper Inorganic materials 0.000 description 14
- 239000010949 copper Substances 0.000 description 14
- 238000007747 plating Methods 0.000 description 13
- 239000002131 composite material Substances 0.000 description 9
- 239000002952 polymeric resin Substances 0.000 description 9
- 229920003002 synthetic resin Polymers 0.000 description 9
- JYEUMXHLPRZUAT-UHFFFAOYSA-N 1,2,3-triazine Chemical compound C1=CN=NN=C1 JYEUMXHLPRZUAT-UHFFFAOYSA-N 0.000 description 8
- XQUPVDVFXZDTLT-UHFFFAOYSA-N 1-[4-[[4-(2,5-dioxopyrrol-1-yl)phenyl]methyl]phenyl]pyrrole-2,5-dione Chemical compound O=C1C=CC(=O)N1C(C=C1)=CC=C1CC1=CC=C(N2C(C=CC2=O)=O)C=C1 XQUPVDVFXZDTLT-UHFFFAOYSA-N 0.000 description 8
- 239000011229 interlayer Substances 0.000 description 8
- 229920003192 poly(bis maleimide) Polymers 0.000 description 8
- 239000004593 Epoxy Substances 0.000 description 7
- 230000004888 barrier function Effects 0.000 description 7
- 230000000873 masking effect Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 239000000654 additive Substances 0.000 description 1
- 230000000996 additive effect Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000003550 marker Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/115—Via connections; Lands around holes or via connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4644—Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K26/00—Working by laser beam, e.g. welding, cutting or boring
- B23K26/36—Removing material
- B23K26/38—Removing material by boring or cutting
- B23K26/382—Removing material by boring or cutting by boring
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K26/00—Working by laser beam, e.g. welding, cutting or boring
- B23K26/36—Removing material
- B23K26/40—Removing material taking account of the properties of the material involved
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4644—Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
- H05K3/4647—Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits by applying an insulating layer around previously made via studs
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K2101/00—Articles made by soldering, welding or cutting
- B23K2101/36—Electric or electronic devices
- B23K2101/40—Semiconductor devices
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B23—MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
- B23K—SOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
- B23K2103/00—Materials to be soldered, welded or cut
- B23K2103/16—Composite materials, e.g. fibre reinforced
- B23K2103/166—Multilayered materials
- B23K2103/172—Multilayered materials wherein at least one of the layers is non-metallic
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/096—Vertically aligned vias, holes or stacked vias
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/02—Details related to mechanical or acoustic processing, e.g. drilling, punching, cutting, using ultrasound
- H05K2203/025—Abrading, e.g. grinding or sand blasting
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Plasma & Fusion (AREA)
- Mechanical Engineering (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- General Physics & Mathematics (AREA)
Abstract
本发明公开了一种印刷电路板及其制造方法。根据本发明的优选实施方式,所述印刷电路板包括:基板;内层组合层,该内层组合层形成在所述基板上并包括第一内层电路层、第二内层电路层、内层绝缘层和具有锥形截面的内层过孔;以及,外层组合层,该外层组合层形成在所述内层组合层上并包括外层电路层、外层绝缘层和具有矩形截面的外层过孔。
Description
相关申请的交叉引用
本申请要求于2013年9月16日提交的题名为“印刷电路板及其制造方法”(“Printed Circuit Board And Method Of Manufacturing The Same”)的韩国专利申请No.10-2013-0111110的权益,其全部内容通过引用全部合并于此。
技术领域
本发明涉及一种印刷电路板及其制造方法。
背景技术
随着电子工业的最新发展,对于多功能且纤细而微小的电子元件的需求快速增加。因此,需要增加用于安装电子元件的印刷电路板的布线密度并减小其厚度。近来,由于对纤细而微小的电子产品的需求倾向于快速增长,印刷电路板的生产也在增加,这种增加是通过使用组合方法(build-up method)来实现,即通过仅将所需的电路层彼此连接而在最小电路层之间实现键合,而不是通过在多层印刷电路板上实施加工电镀通孔的方法来实现。采用组合方法形成在印刷电路板上的过孔(via)的例子包括交错式过孔、O型圈过孔、堆叠式过孔等。其中,堆叠式过孔为在过孔上形成过孔,可以按照下过孔、电路图案、上绝缘层和下绝缘层上的上过孔的顺序形成。此外,形成堆叠式过孔的通路孔(via hole)可以由激光钻孔机加工(美国专利No.7485411)。
发明内容
本发明致力于提供一种可以防止微坑(dimple)出现的印刷电路板及其制造方法。
此外,本发明致力于提供一种可以减少操作问题的印刷电路板及其制造方法。
根据本发明的优选实施方式,提供一种印刷电路板,包括:基板;内层组合层,该内层组合层形成在所述基板上并包括第一内层电路层、第二内层电路层、内层绝缘层和具有锥形截面的内层过孔;以及,外层组合层,该外层组合层形成在所述内层组合层上并包括外层电路层、外层绝缘层和具有矩形截面的外层过孔。
所述内层组合层可以包括所述第一内层电路层、第二内层电路层、内层绝缘层和内层过孔中的至少一者。
所述内层组合层可以包括:第一内层电路层,该第一内层电路层形成在所述基板上;内层绝缘层,该内层绝缘层形成在所述基板和所述第一内层电路层上;内层过孔,该内层过孔形成在所述第一内层电路层上,并形成为贯穿通过所述内层绝缘层;以及,第二内层电路层,该第二内层电路层形成在所述内层绝缘层和所述内层过孔上。
所述外层组合层可以包括:外层绝缘层,所述外层绝缘层形成在所述内层组合层上;外层过孔,该外层过孔形成在所述内层组合层上,并形成为贯穿通过所述外层绝缘层;以及,外层电路层,该外层电路层形成在所述外层绝缘层和所述外层过孔上。
所述外层绝缘层可以由光敏绝缘材料制成。
所述基板的两个表面上均可以形成有所述内层组合层和所述外层组合层。
根据本发明另一种优选实施方式,提供一种制造印刷电路板的方法,包括:准备基板;在所述基板上形成内层组合层,该内层组合层包括第一内层电路层、第二内层电路层、内层绝缘层和具有锥形截面的内层过孔;以及,在所述内层组合层上形成外层组合层,该外层组合层包括外层电路层、外层绝缘层和具有矩形截面的外层过孔。
所述内层组合层可以包括所述第一内层电路层、第二内层电路层、内层绝缘层和内层过孔中的至少一者。
形成所述内层组合层的步骤可以包括:在所述基板上形成所述第一内层电路层;在所述第一内层电路层上形成所述内层绝缘层;以及,在所述内层绝缘层上形成所述内层过孔和所述第二内层电路层。
形成所述内层过孔和所述第二内层电路层的步骤可以包括:通过使用激光钻孔机在所述内层绝缘层内形成具有锥形截面的内层通路孔;通过在所述内层绝缘层和所述内层通路孔内形成导电材料而形成内层导电层和所述内层过孔;在所述内层导电层上形成第一抗蚀体,该第一抗蚀体钝化其中形成有所述第二内层电路层的区域;通过蚀刻由所述第一抗蚀体暴露(exposing)的所述内层导电层而形成所述第二内层电路层;以及,去除所述第一抗蚀体。
形成所述内层过孔和所述第二内层电路层的步骤可以包括:通过使用激光钻孔机在所述内层绝缘层内形成具有锥形截面的内层通路孔;在所述内层绝缘层上形成第一抗电镀体,该第一抗电镀体使其中形成有所述内层通路孔和所述第二内层电路层的区域暴露;通过形成由所述第一抗电镀体暴露的所述内层通路孔和所述内层绝缘层而形成所述内层过孔和所述第二内层电路层;以及,去除所述第一抗电镀体。
形成所述外层组合层的步骤可以包括:在所述内层组合层上形成所述外层过孔;形成外层绝缘层,该外层绝缘层形成在所述内层组合层上,并且所述外层过孔嵌入所述外层绝缘层中;以及,在所述外层绝缘层和所述外层过孔上形成所述外层电路层。
形成所述外层过孔的步骤可以包括:在所述内层组合层上形成光敏抗蚀体;通过曝光(expose)和显影(develop)所述光敏抗蚀体,形成具有矩形截面的开口并暴露其中形成有所述外层过孔的区域;通过在所述开口内形成绝缘材料而形成所述外层过孔;抛光和平整所述外层过孔的上部;以及,去除所述光敏抗蚀体。
制造印刷电路板的方法还可以包括:在形成所述外层绝缘层后,抛光并平整所述外层绝缘层和所述外层过孔。
形成所述外层电路层的步骤可以包括:通过在所述外层绝缘层和所述外层过孔内形成绝缘材料而形成外层导电层;在所述外层导电层上形成第二抗蚀体以钝化其中形成有所述外层电路层的区域;通过蚀刻由所述第二抗蚀体暴露的外层导电层而形成外层电路层;以及,去除所述第二抗蚀体。
形成所述外层电路层的步骤可以包括:在所述外层过孔内形成第二抗电镀体,该第二抗电镀体使所述外层绝缘层和其中形成有所述外层电路层的区域暴露;通过在由所述第二抗电镀体暴露的所述外层绝缘层和所述外层过孔内形成导电材料而形成所述外层电路层;以及,去除所述第二抗电镀体。
形成所述外层组合层的步骤可以包括:在所述内层组合层上形成由光敏绝缘材料制成的外层绝缘层;形成外层过孔,该外层过孔形成为贯穿通过所述外层绝缘层;以及,在所述外层绝缘层和所述外层过孔上形成所述外层电路层。
形成所述外层过孔的步骤可以包括:通过曝光和显影所述外层绝缘层而形成外层通路孔,该外层通路孔具有矩形截面并使其中形成有所述外层过孔的区域暴露;通过在所述外层通路孔内形成导电材料而形成所述外层过孔;以及,抛光并平整所述外层绝缘层和所述外层过孔的上部。
形成所述外层电路层的步骤可以包括:通过在所述外层绝缘层和所述外层过孔内形成绝缘材料而形成外层导电层;在所述外层导电层上形成第二抗蚀体以钝化其中形成有所述外层电路层的区域;通过蚀刻由所述第二抗蚀体暴露的所述外层导电层而形成所述外层电路层;以及,去除所述第二抗蚀体。
形成所述外层电路层的步骤包括:在所述外层过孔上形成第二抗电镀体,该第二抗电镀体使所述外层绝缘层和其中形成有所述外层电路层的区域暴露;通过在由所述第二抗电镀体暴露的所述外层绝缘层和所述外层过孔内形成导电材料而形成外层电路层;以及,去除所述第二抗电镀体。
所述基板的两个表面上均形成有所述内层组合层和所述外层组合层。
附图说明
通过以下结合附图的详细说明,将更清楚地理解本发明的上述和其他方面、特征及优点,其中:
图1为表示根据本发明一种优选实施方式的印刷电路板的示例图;
图2至图24为表示根据本发明一种优选实施方式的制造印刷电路板的方法的示例图;
图25为表示根据本发明另一种优选实施方式的印刷电路板的示例图;
图26至图30为表示根据本发明另一种优选实施方式的制造印刷电路板的方法的示例图。
具体实施方式
通过以下结合附图对优选实施方式的详细说明,将更清楚地理解本发明的目的、特征及优点。在所有附图中,相同的参考标记用于表示相同或相似的部件,并且省略其重复说明。此外,在以下说明中,术语“第一”、“第二”、“一侧”、“另一侧”等用于使特定部件与其他部件相区别,但这些部件的结构不应解释为受术语的限制。此外,在本发明的说明中,当可以确定相关技术的详细描述会模糊本发明的主旨时,其描述将由省略。
以下,将参照附图详细描述本发明的优选实施方式。
图1为表示根据本发明一种优选实施方式的印刷电路板的示例图。
参照图1,印刷电路板100可以包括基板(base substrate)110、内层组合层(inner layer build-up layer)120和外层组合层(outer layer build-up layer)140。
基板110通常可以由用作层间绝缘材料的复合材料聚合物树脂(composite polymer resin)制成。例如,基板110采用预浸料(prepreg),因而可以使印刷电路板制作的更薄。可选地,基板110可以采用ABF薄膜(ajinomoto build up film)而容易地实施精细电路。另外,基板110可以使用环氧基树脂(epoxy based resin),如FR-4和双马来酰亚胺三嗪(bismaleimide triazine)(BT),但本发明优选的实施方式并不限于此。此外,基板110可以使用铜箔基板(copper clad laminate)(CCL)形成。尽管本发明优选实施方式所示基板110形成为单个绝缘层,但并不限于此。即,基板110可以是构造为包括至少一层绝缘层和电路层以及过孔的组合层。
内层组合层120形成在所述基板110上。根据本发明的优选实施方式,内层组合层120包括第一内层电路层121、第一内层绝缘层122、第一内层过孔123、第二内层电路层125、第二内层绝缘层126、第二内层过孔127和第三内层电路层128。
第一内层电路层121形成在基板110上。
第一内层绝缘层形成在基板110和第一内层电路层121上。
第一内层过孔123形成在第一内层绝缘层122内。第一内层过孔123可以通过贯穿通过第一内层绝缘层122而将第一内层电路层121电连接至第二内层电路层125。即,第一内层过孔123的一侧表面可以键合至第二内层电路层125,另一侧表面可以键合至第一内层电路层121。根据本发明的优选实施方式,第一内层过孔123的截面具有锥形形状。也就是说,第一内层过孔123的一侧表面可以具有比其另一侧表面的直径大的直径。根据本发明的优选实施方式,为了形成第一内层过孔123,第一内层通路孔(未示出)可以使用激光钻孔机形成。在这种情况下,由于激光钻孔机的特性,第一内层通路孔(未示出)形成为具有锥形截面。因此,通过将导电材料填充入第一内层通路孔(未示出)而形成的第一内层过孔123也形成为具有锥形截面。
第二内层电路层125形成在第一内层绝缘层122和第一内层过孔123上。第二内层电路层125键合至第一内层过孔123的一侧表面。
第二内层绝缘层126形成在第一内层绝缘层122和第一内层过孔123上。
第二内层过孔127形成在第二内层绝缘层126上。第二内层过孔127可以通过贯穿通过第二内层绝缘层126而将第二内层电路层125电连接至第三内层电路层128。即,第二内层过孔127的一侧表面可以键合至第三内层电路层128,另一侧表面可以键合至第二内层电路层125。根据本发明的优选实施方式,为了形成第二内层过孔127,第二内层通路孔(未示出)可以使用激光钻孔机形成。因此,与第一内层过孔123相似地,第二内层过孔127也可以具有锥形形状。也就是说,第二内层过孔127的一侧表面可以具有比其另一侧表面的直径大的直径。
第三内层电路层128形成在第二内层绝缘层126和第二内层过孔127上。
本发明的优选实施方式说明中,内层组合层120包括两层绝缘层和三层电路层,但并不限于此。也就是说,本领域技术人员可选择地,使内层组合层120由多层绝缘层和电路层构成。
外层组合层(outer layer build-up layer)140形成在内层组合层120上,以作为印刷电路板100的组合层中的最上层。根据本发明的优选实施方式,外层组合层140包括外层绝缘层142、外层过孔141和外层电路层144。
外层绝缘层142形成在第二内层绝缘层126和第三内层电路层128上。
外层过孔141形成在外层绝缘层142内。外层过孔141可以通过贯穿通过外层绝缘层142而将第三内层电路层128电连接至外层电路层144。即,外层过孔141的一侧表面可以键合至外层电路层144,另一侧表面可以键合至第三内层电路层128。根据本发明的优选实施方式,外层过孔141的截面具有矩形形状。也就是说,外层过孔141的一侧表面和另一侧表面可以具有相同的直径。根据本发明的优选实施方式,为了形成外层过孔141,可以通过在光敏抗蚀体(photosensitive resist)(未示出)上实施曝光并显影而形成用于外层过孔141的开口。在这种情况下,形成在光敏抗蚀体(未示出)上的开口具有矩形截面。从而,将导电材料填充入光敏抗蚀体(未示出)的开口,并通过对开口的上部抛光而形成具有矩形截面的外层过孔141。
外层电路层144形成在外层绝缘层142和外层过孔141上。外层电路层144键合至外层过孔141的一侧表面。
根据本发明的优选实施方式,第一内层电路层121、第一内层过孔123、第二内层电路层125、第二内层过孔127、第三内层电路层128、外层过孔141和外层电路层144可以由导电材料制成。例如,所述导电材料可以为铜。然而,导电材料不限于铜,而是可以用于在电路板领域中使用的电路上的任意导电材料。
第一内层绝缘层122、第二内层绝缘层126和外层绝缘层142通常由用作层间绝缘材料的复合材料聚合物树脂制成。例如,第一内层绝缘层122、第二内层绝缘层126和外层绝缘层142可以由环氧基树脂制成,例如预浸料、ABF薄膜、FR-4以及双马来酰亚胺三嗪(BT)。
在根据本发明优选实施方式的印刷电路板中,内层过孔具有通过激光钻孔机加工的锥形截面,外层过孔具有通过曝光和显影工艺而成的矩形截面。具有前述结构的印刷电路板的优点将在其制造方法中说明。
图2至图24为表示根据本发明一种优选实施方式的制造印刷电路板的方法的示例图。
首先,图2至图12显示了在基板上形成内层组合层的序列。
参照图2,提供了一种基板110。
基板110通常可以由用作层间绝缘材料的复合材料聚合物树脂制成。例如,基板110采用预浸料,因而可以使印刷电路板制作的更薄。可选地,基板110可以采用ABF薄膜而容易地实施精细电路。另外,基板110可以使用环氧基树脂,如FR-4和双马来酰亚胺三嗪(BT),但本发明优选的实施方式并不限于此。此外,基板110可以使用铜箔基板(CCL)形成。尽管本发明优选实施方式所示基板110形成为单个绝缘层,但并不限于此。即,基板110可以是构造为包括至少一层绝缘层和电路层以及过孔的组合层。
基板110可以设置有第一内层电路层121。该第一内层电路层121可以由导电材料制成。例如,第一内层电路层121可以由铜制成。但是,形成第一内层电路层121的材料并不限于铜,而是可以不受限地使用用于电路板领域中电路的任意导电材料。根据本发明的优选实施方式,第一内层电路层121可以包括电路图案和电连接于过孔的焊盘(pad)。
参照图3,基板110和第一内层电路层121上设置有第一内层绝缘层122。
第一内层绝缘层122通常可以由用作层间绝缘材料的复合材料聚合物树脂制成。例如,第一内层绝缘层122可以由环氧基树脂制成,例如预浸料、ABF薄膜、FR-4和双马来酰亚胺三嗪(BT)。
参照图4,第一内层绝缘层122设置有第一内层通路孔131。
第一内层通路孔131可以通过使用激光钻孔机加工第一内层绝缘层122形成。通过激光钻孔机加工第一内层通路孔131,从而使其具有锥形截面。也就是说,第一内层通路孔131的上部可以形成为具有大于其下部直径的直径。第一内层通路孔131可以形成在第一内层电路层121上。
图5至图7为表示根据本发明优选实施方式的形成第二内层电路层的方法的示例图。
参照图5,形成有第一内层过孔123和第一内层导电层124。
第一内层过孔123和第一内层导电层124可以通过电镀(plate)第一内层绝缘层122和第一内层通路孔131而同时形成。此处,第一内层过孔123和第一内层导电层124可以由用于电路的导电材料制成,如铜。第一内层过孔123和第一内层导电层124可以通过能够用于电路板领域的电镀、丝网印刷法(screen printing method)和喷墨法(inkjet method)等中的一种形成。
根据本发明的优选实施方式,第一内层导电层124可以形成在第一内层绝缘层122上,第一内层过孔123可以形成在第一内层通路孔131内。
参照图6,第一抗蚀体(first etching resist)310形成在第一内层导电层124上。
第一抗蚀体310可以设置有开口,由蚀刻(etching)去除的区域通过该开口而暴露。即如图6所示,第一抗蚀体310可以形成图案而使区域钝化,第二内层电路层(未示出)则形成在该区域内。
参照图7,形成了第二内层电路层125。
第二内层电路层125可以通过蚀刻由第一抗蚀体310暴露的第一内层导电层124(图6)而形成。即,在第一内层导电层124中,由第一抗蚀体310钝化的区域(图6)可以为第二内层电路层125。在实施蚀刻后,第一抗蚀体310由去除。正如以上所述,根据本发明优选实施方式的第二内层电路层125可以通过掩蔽法(tenting method)而形成。
图8和图9为表示根据本发明另一种优选实施方式的形成第二内层电路层的方法的示例图。
参照图8,第一抗电镀体(first plating resist)320形成在第一内层绝缘层122上。
第一抗电镀体320可以设置为具有形成第二内层电路层125的区域(图7)和开口,通过该开口暴露第一内层通路孔131。
参照图9,形成有第二内层电路层125和第一内层过孔123。
第二内层电路层125和第一内层过孔123可以通过电镀第一抗电镀体320的开口而同时形成。此处,第二内层电路层125和第一内层过孔123可以由用于电路的导电材料制成,如铜。第二内层电路层125和第一内层过孔123能够通过用于电路板领域的电镀、丝网印刷法和喷墨法等中的一种形成。
然后,如图7所示,当第一抗电镀体320由去除后,即可形成第二内层电路层125和第一内层过孔123。
正如以上所述,根据本发明另一种优选实施方式的第二内层电路层125和第一内层过孔123可以通过使用半加成(semi additive process)(SAP)法而形成。
参照图10,第一内层绝缘层122和第二内层电路层125上设置有第二内层绝缘层126。
第二内层绝缘层126通常可以由用作层间绝缘材料的复合材料聚合物树脂制成。例如,第二内层绝缘层126可以由环氧基树脂制成,例如预浸料、ABF薄膜、FR-4和双马来酰亚胺三嗪(BT)。此外,第二内层绝缘层126可以具有基板形状或薄层形状。
参照图11,第二内层绝缘层126设置有第二内层通路孔132。
第二内层通路孔132可以通过使用激光钻孔机加工第二内层绝缘层126而形成。通过激光钻孔机加工第二内层通路孔132,从而使其具有锥形截面。也就是说,第二内层通路孔132的上部可以形成为具有大于其下部直径的直径。第二内层通路孔132可以形成在第一内层电路层121上。
参照图12,第二内层绝缘层126和第二内层通路孔132设置有第二内层过孔127和第三内层电路层128。
第二内层过孔127和第三内层电路层128可以通过使用上述形成第一内层过孔123和第二内层电路层125的方法形成。
根据上述图2至图12,基板110可以设置为具有内层组合层120。本发明的优选实施方式所示形成有两层绝缘层和三层电路层,但本领域技术人员可选择地,自由实施内层组合层120包括的绝缘层和电路层的数量。
图13至24表示形成外层组合层的序列。
参照图13,第二内层绝缘层126和第三内层电路层128上设置有光敏抗蚀体330。正性抗蚀体可以为任意正性类型或负性类型。例如,所述光敏抗蚀体330可以为干膜。
参照图14,光敏抗蚀体330设置有开口331。
光敏抗蚀体330的开口331可以形成在外层过孔(未示出)形成的区域。光敏抗蚀体330的开口331通过曝光和显影工艺而形成。因此,光敏抗蚀体330的开口331可以形成为具有矩形截面。也就是说,光敏抗蚀体330的开口331可以形成为其上部和下部具有相同的直径。光敏抗蚀体330的开口331可以形成在第三内层电路层128上。
参照图15,形成有外层过孔141。
外层过孔141可以通过电镀光敏抗蚀体330的开口331而形成。在此,外层过孔141可以由用于电路的导电材料制成,如铜。此外,外层过孔141能够通过用于电路板领域的电镀、丝网印刷法和喷墨法等中的任意一种形成。外层过孔141的下表面键合至第三内层电路层128。
参照图16,抛光外层过孔141的上部。
如图15所示,外层过孔141可以覆盖在光敏抗蚀体330的上部上。此外,尽管未示出,外层过孔141可以不充分地形成在光敏抗蚀体330的开口331的上表面上。因此,可以通过抛光而使外层过孔141的上部平整。
正如以上所述,通过抛光外层过孔141的上部可以去除形成在外层过孔上部的微坑(dimple)。此外,通过去除外层过孔141上的微坑而可以防止形成在外层过孔141上部的外层电路层(未示出)上出现微坑。
此外,当外层过孔141形成为复数时,所有的外层过孔可以形成为具有统一的高度。
参照图17,光敏抗蚀体330(图16)可以由去除。
在去除光敏抗蚀体330(图16)时,外层过孔141以填料形式保留在第三内层电路层128上。
参照图18,第二内层绝缘层126和第三内层电路层128上可以设置有外层绝缘层142。外层绝缘层142通常可以由用作层间绝缘材料的复合材料聚合物树脂制成。例如,外层绝缘层可以由环氧基树脂制成,例如预浸料、ABF薄膜、FR-4、双马来酰亚胺三嗪(BT)等。
参照图19,外层绝缘层142和外层过孔141的上表面由抛光。
如图18所示,外层绝缘层142可以形成为具有比外层过孔141的厚度小的厚度。此外,尽管未示出,外层绝缘层142形成为具有大于外层过孔141厚度的厚度,以可以把外层过孔141的上部围起来。从而,外层绝缘层142和外层过孔141可以通过抛光而变平整。通过该平整,外层绝缘层142具有嵌入其中的外层过孔141,但可以形成为上表面暴露在外。
图20至图22为根据本发明优选实施方式的形成外层电路层的方法的示例图。
参照图20,外层绝缘层142和外层过孔141上设置有外层导电层143。
外层导电层143可以通过电镀外层绝缘层142和外层过孔141而形成。外层导电层143可以由用于电路的导电材料制成,如铜。外层导电层143可以通过用于电路板领域的电镀、丝网印刷法和喷墨法等中的任意一种形成。
参照图21,外层导电层143上设置有第二抗蚀体340。
第二抗蚀体340设置有开口,由蚀刻而去除的区域通过该开口而暴露。也就是说,第二抗蚀体340可以形成图案以使区域钝化,外层电路层(未示出)则形成在该区域内。
参照图22,形成有外层电路层144。
外层电路层144可以通过蚀刻由第二抗蚀体340(图21)暴露的外层导电层143(图21)而形成。即,由第二抗蚀体340(图21)钝化的外层导电层143可以为外层电路层144。在蚀刻完成后,第二抗蚀体340(图21)由去除。
图23至图24为表示根据本发明另一种优选实施方式的形成外层电路层144的方法的示例图。
参照图23,外层绝缘层142和外层过孔141上设置有第二抗电镀体350。
第二抗电镀体350可以设置有开口,用于形成外层电路层144(图22)的区域通过该开口而暴露。
参照图24,形成有外层电路层144。
外层电路层144可以通过电镀第二抗电镀体350的开口而形成。外层导电层143可以由用于电路的导电材料制成。外层导电层143能够通过用于电路板领域的电镀、丝网印刷法和喷墨法等中的任意一种形成。
然后,如图22所示,当第二抗电镀体350由去除时,即可形成外层电路层144。
根据以上对图13至图24的方法的描述,外层组合层140可以形成在内层组合层120上。
如图22所示,根据本发明优选实施方式的制造印刷电路板的方法,可以形成包括内层组合层120和外层组合层140的印刷电路板100,其中,内层组合层120包括具有锥形截面的内层过孔,外层组合层140包括具有矩形截面的外层过孔。
本发明的优选实施方式描述为内层组合层和外层组合层形成在基板的一侧表面,但并不限于此。本领域技术人员可选择地,使内层组合层和外层组合层各自形成在基板的一侧表面和两个表面。
根据本发明优选实施方式的印刷电路板和制造印刷电路板的方法,在形成外层电路层之前,外层过孔要由抛光,从而去除外层过孔的微坑。通过去除外层过孔上的微坑可以防止外层电路层上出现微坑。此外,当形成具有多层的内层组合层的内层过孔时,使用激光钻孔机加工可以比使用曝光和显影工艺减少操作(handling),从而减少由于操作引起的问题。也就是说,根据本发明优选实施方式的印刷电路板和制造印刷电路板的方法,激光钻孔方法应用于内层组合层,曝光和显影工艺以及抛光工艺应用于外层组合层,从而必要地去除微坑,因此,同时解决了操作问题和微凹问题。
图25为表示根据本发明另一种优选实施方式的印刷电路板的示例图。
参照图25,印刷电路板200可以包括基板110、内层组合层120和外层组合层150。
基板110通常可以由用作层间绝缘材料的复合材料聚合物树脂制成。例如,基板110可以使用预浸料、ABF薄膜、FR-4、双马来酰亚胺三嗪(BT)、铜箔基板(CCL)等形成。
本发明优选实施方式所示基板110形成为单个绝缘层,但并不限于此。即,基板110可以是构造为包括至少一层绝缘层和电路层以及过孔的组合层。
内层组合层120形成在所述基板110上。根据本发明的优选实施方式,内层组合层120包括第一内层电路层121、第一内层绝缘层122、第一内层过孔123、第二内层电路层125、第二内层绝缘层126、第二内层过孔127和第三内层电路层128。
第一内层电路层121形成在基板110上。
第一内层绝缘层122形成在基板110和第一内层电路层121上。
第一内层过孔123形成在第一内层绝缘层122内。第一内层过孔123可以通过贯穿通过第一内层绝缘层122而使得其一侧表面可以键合至第二内层电路层125,另一侧表面可以键合至第一内层电路层121。根据本发明的优选实施方式,为了形成第一内层过孔123,第一内层通路孔(未示出)可以使用激光钻孔机形成。在这种情况下,由于激光钻孔机的特性,第一内层通路孔(未示出)形成为具有锥形截面。因此,通过将导电材料填充入第一内层通路孔(未示出)而形成的第一内层过孔123也形成为具有锥形截面。也就是说,第一内层过孔123的一侧表面可以形成为具有比其另一侧表面的直径大的直径。
第二内层电路层125形成在第一内层绝缘层122和第一内层过孔123上。第二内层电路层125键合至第一内层过孔123的一侧表面。
第二内层绝缘层126形成在第一内层绝缘层122和第一内层过孔123上。
第二内层过孔127形成在第二内层绝缘层126内。第二内层过孔127可以通过贯穿通过第二内层绝缘层126而使得其一侧表面可以键合至第三内层电路层128,另一侧表面可以键合至第二内层电路层125。根据本发明的优选实施方式,与第一内层过孔123相似地,第二内层过孔127可以使用激光钻孔机形成并因而具有锥形形状。也就是说,第二内层过孔127的一侧表面可以具有比其另一侧表面的直径大的直径。
第三内层电路层128形成在第二内层绝缘层126和第二内层过孔127上。
本发明的优选实施方式说明中,内层组合层120包括两层绝缘层和三层电路层,但本领域技术人员可选择地,使得内层组合层120构造为包括多个绝缘层和电路层。
外层组合层150形成在内层组合层120上,作为印刷电路板200的组合层中的最上层。根据本发明的优选实施方式,外层组合层150包括外层绝缘层152、外层过孔151和外层电路层154。
外层绝缘层152形成在第二内层绝缘层126和第三内层电路层128上。外层绝缘层152可以由光敏绝缘材料制成。该光敏绝缘材料可以为正性类型和负性类型的任意一种。
外层过孔151形成在外层绝缘层152内。外层过孔151可由贯穿通过外层绝缘层152而将第三内层电路层128电连接至外层电路层154。即,外层过孔151的一侧表面可以键合至外层电路层154,另一侧表面可以键合至第三内层电路层128。根据本发明的优选实施方式,外层过孔151的截面具有矩形形状。也就是说,外层过孔151的一侧表面和另一侧表面可以具有相同的直径。根据本发明的优选实施方式,为了形成外层过孔151,可以通过在由光敏绝缘材料制成的外层绝缘层152上实施曝光和显影工艺而形成外层通路孔(未示出)。在这种情况下,外层通路孔(未示出)通过曝光和显影工艺而形成为具有矩形截面。从而,通过将导电材料填充入外层通路孔(未示出),并抛光其上部而形成的外层过孔151也具有矩形截面。
外层电路层154形成在外层绝缘层152和外层过孔151上。外层电路层154键合至外层过孔151的一侧表面。
根据本发明的优选实施方式,第一内层电路层121、第一内层过孔123、第二内层电路层125、第二内层过孔127、第三内层电路层128、外层过孔151和外层电路层154可以由用于电路的导电材料制成,如铜,该导电材料用于电路板领域。
此外,第一内层绝缘层122和第二内层绝缘层126通常由用作层间绝缘材料的复合材料聚合物树脂制成。
图26至图30为表示根据本发明另一种优选实施方式的制造印刷电路板的方法的示例图。
根据本发明另一种优选实施方式的印刷电路板200的内层组合层120可以通过与图2至图12相同的方法形成。因此,形成内层组合层120的方法已参照图2至图12说明,将省略对其的描述。
参照图26,外层绝缘层152形成在内层组合层120上。
根据本发明优选实施方式,外层绝缘层152可以由光敏绝缘材料制成。例如,外层绝缘层152可以由干膜形成。
参照图27,外层绝缘层152设置有外层通路孔161。
外层通路孔161可以通过在外层绝缘层152上实施曝光和显影工艺而形成。因此,外层通路孔161可以形成为具有矩形截面,其中,外层通路孔161的上部和下部具有相同的直径。由于外层过孔(未示出)形成在第三内层电路层128上,从而外层通路孔161可以形成在第三电路层128上。
参照图28,形成有外层过孔151。
外层过孔151可以通过电镀外层绝缘层152的外层通路孔161而形成。在此,外层过孔151可以由用于电路的导电材料制成,如铜。形成外层过孔151的方法并不限于电镀,而是可以为电路板领域中任意一种形成电路或过孔的方法。
已经形成的外层过孔151可以键合至第三内层电路层128。
参照图29,抛光外层过孔151。
如图28所示,外层过孔151可以由外层绝缘层152的上部围起来。此外,尽管未示出,外层过孔151可以不充分地形成在外层通路孔161的上表面上。因此,外层过孔151或外层过孔151的上部以及外层绝缘层152可以通过抛光而平整。
正如以上所述,通过抛光外层过孔151的上部可以去除形成在外层过孔151上部的微坑。此外,通过去除外层过孔151上的微坑可以防止形成在外层过孔151上部的外层电路层(未示出)上出现微坑。
此外,当外层过孔151形成为复数时,所有的外层过孔可以形成为具有统一的高度。
参照图30,外层绝缘层152和外层过孔151上设置有外层电路层154。
该外层电路层154可以通过参照图20至24描述的形成外层电路层的任意一种方法形成。
外层组合层150可以通过上述形成外层绝缘层152、外层过孔151和外层电路层154而形成。
根据本发明另一种优选实施方式的制造印刷电路板的方法,如图30所示,可以形成包括内层组合层120和外层组合层150的印刷电路板200,其中,内层组合层120包括具有锥形截面的内层过孔,外层组合层150包括具有矩形截面的外层过孔。另外,外层组合层150的外层绝缘层152可以由光敏绝缘材料制成。
根据本发明优选实施方式的印刷电路板和制造印刷电路板的方法,激光钻孔方法应用于内层组合层,曝光和显影工艺以及抛光工艺应用于外层组合层,从而必要地去除微坑,因此,同时解决了操作问题和微凹问题。此外,通过使用由光敏绝缘材料制成的外层绝缘层,形成外层组合层的工艺数量减少,从而减少成本和时间。
本发明优选实施方式以示例方式描述了掩蔽法和SAP法,以作为形成内层电路层和外层电路层的方法,但并不限于此。内层电路层和外层电路层还可以通过电路板领域公知的任意方法形成。
根据本发明优选实施方式的印刷电路板和制造印刷电路板的方法,当外层过孔形成时,通过使用曝光和显影工艺以及抛光工艺可以去除微坑。
根据本发明优选实施方式的印刷电路板和制造印刷电路板的方法,当具有多层结构的内层组合层的内层过孔形成时,通过使用激光钻孔可以减少操作问题。
根据本发明优选实施方式的印刷电路板和制造印刷电路板的方法,操作问题的减少和微坑的消除可以同时解决。
尽管为展示目的公开了本发明的实施方式,但应当理解的是,本发明并不限于这些实施方式,在不偏离本发明的精神的情况下,本领域技术人员可以做出各种修改、添加和替换。
相应地,任何以及所有修改、变型或等效设置都应考虑为包含在本发明的保护范围内,本发明的具体保护范围由所附权利要求书而公开。
Claims (21)
1.一种印刷电路板,包括:
基板;
内层组合层,该内层组合层形成在所述基板上并包括第一内层电路层、第二内层电路层、内层绝缘层和具有锥形截面的内层过孔;以及
外层组合层,该外层组合层形成在所述内层组合层上并包括外层电路层、外层绝缘层和具有矩形截面的外层过孔。
2.根据权利要求1所述的印刷电路板,其中,所述内层组合层包括所述第一内层电路层、第二内层电路层、内层绝缘层和内层过孔中的至少一者。
3.根据权利要求1所述的印刷电路板,其中,所述内层组合层包括:
第一内层电路层,该第一内层电路层形成在所述基板上;
内层绝缘层,该内层绝缘层形成在所述基板和所述第一内层电路层上;
内层过孔,该内层过孔形成在所述第一内层电路层上,并形成为贯穿通过所述内层绝缘层;以及
第二内层电路层,该第二内层电路层形成在所述内层绝缘层和所述内层过孔上。
4.根据权利要求1所述的印刷电路板,其中,所述外层组合层包括:
外层绝缘层,该外层绝缘层形成在所述内层组合层上;
外层过孔,该外层过孔形成在所述内层组合层上,并形成为贯穿通过所述外层绝缘层;以及
外层电路层,该外层电路层形成在所述外层绝缘层和所述外层过孔上。
5.根据权利要求1所述的印刷电路板,其中,所述外层绝缘层由光敏绝缘材料制成。
6.根据权利要求1所述的印刷电路板,其中,所述基板的两个表面上均形成有所述内层组合层和所述外层组合层。
7.一种制造印刷电路板的方法,包括:
准备基板;
在所述基板上形成内层组合层,该内层组合层包括第一内层电路层、第二内层电路层、内层绝缘层和具有锥形截面的内层过孔;以及
在所述内层组合层上形成外层组合层,该外层组合层包括外层电路层、外层绝缘层和具有矩形截面的外层过孔。
8.根据权利要求7所述的方法,其中,所述内层组合层包括所述第一内层电路层、第二内层电路层、内层绝缘层和内层过孔中的至少一者。
9.根据权利要求7所述的方法,其中,形成所述内层组合层的步骤包括:
在所述基板上形成所述第一内层电路层;
在所述第一内层电路层上形成所述内层绝缘层;以及
在所述内层绝缘层上形成所述内层过孔和所述第二内层电路层。
10.根据权利要求9所述的方法,其中,形成所述内层过孔和所述第二内层电路层的步骤包括:
通过使用激光钻孔机在所述内层绝缘层内形成具有锥形截面的内层通路孔;
通过在所述内层绝缘层和所述内层通路孔内形成导电材料而形成内层导电层和所述内层过孔;
在所述内层导电层上形成第一抗蚀体,该第一抗蚀体钝化其中形成有所述第二内层电路层的区域;
通过蚀刻由所述第一抗蚀体暴露的所述内层导电层而形成所述第二内层电路层;以及
去除所述第一抗蚀体。
11.根据权利要求9所述的方法,其中,形成所述内层过孔和所述第二内层电路层的步骤包括:
通过使用激光钻孔机在所述内层绝缘层内形成具有锥形截面的内层通路孔;
在所述内层绝缘层上形成第一抗电镀体,该第一抗电镀体使其中形成有所述内层通路孔和所述第二内层电路层的区域暴露;
通过形成由所述第一抗电镀体暴露的所述内层通路孔和所述内层绝缘层而形成所述内层过孔和所述第二内层电路层;以及
去除所述第一抗电镀体。
12.根据权利要求7所述的方法,其中,形成所述外层组合层的步骤包括:
在所述内层组合层上形成所述外层过孔;
形成外层绝缘层,该外层绝缘层形成在所述内层组合层上,并且所述外层过孔嵌入所述外层绝缘层中;以及
在所述外层绝缘层和所述外层过孔上形成所述外层电路层。
13.根据权利要求12所述的方法,其中,形成所述外层过孔的步骤包括:
在所述内层组合层上形成光敏抗蚀体;
通过曝光和显影所述光敏抗蚀体,形成具有矩形截面的开口并暴露其中形成有所述外层过孔的区域;
通过在所述开口内形成绝缘材料而形成所述外层过孔;
抛光和平整所述外层过孔的上部;以及
去除所述光敏抗蚀体。
14.根据权利要求12所述的方法,该方法还包括:在形成所述外层绝缘层后,抛光并平整所述外层绝缘层和所述外层过孔。
15.根据权利要求12所述的方法,其中,形成所述外层电路层的步骤包括:
通过在所述外层绝缘层和所述外层过孔内形成绝缘材料而形成外层导电层;
在所述外层导电层上形成第二抗蚀体以钝化其中形成有所述外层电路层的区域;
通过蚀刻由所述第二抗蚀体暴露的所述外层导电层而形成所述外层电路层;以及
去除所述第二抗蚀体。
16.根据权利要求12所述的方法,其中,形成所述外层电路层的步骤包括:
在所述外层过孔内形成第二抗电镀体,该第二抗电镀体使所述外层绝缘层和其中形成有所述外层电路层的区域暴露;
通过在由所述第二抗电镀体暴露的所述外层绝缘层和所述外层过孔内形成导电材料而形成所述外层电路层;以及
去除所述第二抗电镀体。
17.根据权利要求7所述的方法,其中,形成所述外层组合层的步骤包括:
在所述内层组合层上形成由光敏绝缘材料制成的所述外层绝缘层;
形成所述外层过孔,该外层过孔形成为贯穿通过所述外层绝缘层;以及
在所述外层绝缘层和所述外层过孔上形成所述外层电路层。
18.根据权利要求17所述的方法,其中,形成所述外层过孔的步骤包括:
通过曝光和显影所述外层绝缘层而形成外层通路孔,该外层通路孔具有矩形截面并使其中形成有所述外层过孔的区域暴露;
通过在所述外层通路孔内形成导电材料而形成所述外层过孔;以及
抛光并平整所述外层绝缘层和所述外层过孔的上部。
19.根据权利要求17所述的方法,其中,形成所述外层电路层的步骤包括:
通过在所述外层绝缘层和所述外层过孔内形成绝缘材料而形成外层导电层;
在所述外层导电层上形成第二抗蚀体以钝化其中形成有所述外层电路层的区域;
通过蚀刻由所述第二抗蚀体暴露的所述外层导电层而形成所述外层电路层;以及
去除所述第二抗蚀体。
20.根据权利要求17所述的方法,其中,形成所述外层电路层的步骤包括:
在所述外层过孔上形成第二抗电镀体,该第二抗电镀体使所述外层绝缘层和其中形成有所述外层电路层的区域暴露;
通过在由所述第二抗电镀体暴露的所述外层绝缘层和所述外层过孔内形成导电材料而形成外层电路层;以及
去除所述第二抗电镀体。
21.根据权利要求7所述的方法,其中,所述基板的两个表面上均形成有所述内层组合层和所述外层组合层。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2013-0111110 | 2013-09-16 | ||
KR1020130111110A KR101516078B1 (ko) | 2013-09-16 | 2013-09-16 | 인쇄회로기판 및 인쇄회로기판 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104470195A true CN104470195A (zh) | 2015-03-25 |
CN104470195B CN104470195B (zh) | 2017-09-01 |
Family
ID=52666932
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410471805.4A Expired - Fee Related CN104470195B (zh) | 2013-09-16 | 2014-09-16 | 印刷电路板及其制造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20150075845A1 (zh) |
KR (1) | KR101516078B1 (zh) |
CN (1) | CN104470195B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110633021A (zh) * | 2019-08-13 | 2019-12-31 | 武汉华星光电半导体显示技术有限公司 | 触摸屏及其制作方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11271459B2 (en) * | 2016-03-28 | 2022-03-08 | Aisin Corporation | Rotor manufacturing method |
CN108738379B (zh) * | 2017-02-22 | 2020-02-21 | 华为技术有限公司 | 金属化孔的形成方法、电路板的制造方法及电路板 |
KR102599592B1 (ko) | 2018-08-30 | 2023-11-07 | 솔루스첨단소재 주식회사 | 유기 화합물 및 이를 이용한 유기 전계 발광 소자 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090229868A1 (en) * | 2008-03-12 | 2009-09-17 | Ibiden Co., Ltd. | Printed wiring board with reinforced insulation layer and manufacturing method thereof |
CN102111968A (zh) * | 2009-12-28 | 2011-06-29 | 日本特殊陶业株式会社 | 多层布线基板的制造方法及多层布线基板 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5807787A (en) * | 1996-12-02 | 1998-09-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for reducing surface leakage current on semiconductor intergrated circuits during polyimide passivation |
US5723385A (en) * | 1996-12-16 | 1998-03-03 | Taiwan Semiconductor Manufacturing Company, Ltd | Wafer edge seal ring structure |
US6127721A (en) * | 1997-09-30 | 2000-10-03 | Siemens Aktiengesellschaft | Soft passivation layer in semiconductor fabrication |
WO2008053833A1 (fr) * | 2006-11-03 | 2008-05-08 | Ibiden Co., Ltd. | Tableau de câblage imprimé multicouche |
JP2012054295A (ja) * | 2010-08-31 | 2012-03-15 | Kyocer Slc Technologies Corp | 配線基板およびその製造方法 |
TWI495051B (zh) * | 2011-07-08 | 2015-08-01 | Unimicron Technology Corp | 無核心層之封裝基板及其製法 |
JP5877673B2 (ja) * | 2011-09-07 | 2016-03-08 | 新光電気工業株式会社 | 配線基板及びその製造方法、半導体パッケージ |
-
2013
- 2013-09-16 KR KR1020130111110A patent/KR101516078B1/ko active IP Right Grant
-
2014
- 2014-09-12 US US14/485,534 patent/US20150075845A1/en not_active Abandoned
- 2014-09-16 CN CN201410471805.4A patent/CN104470195B/zh not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090229868A1 (en) * | 2008-03-12 | 2009-09-17 | Ibiden Co., Ltd. | Printed wiring board with reinforced insulation layer and manufacturing method thereof |
CN102111968A (zh) * | 2009-12-28 | 2011-06-29 | 日本特殊陶业株式会社 | 多层布线基板的制造方法及多层布线基板 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110633021A (zh) * | 2019-08-13 | 2019-12-31 | 武汉华星光电半导体显示技术有限公司 | 触摸屏及其制作方法 |
Also Published As
Publication number | Publication date |
---|---|
KR101516078B1 (ko) | 2015-04-29 |
KR20150031649A (ko) | 2015-03-25 |
CN104470195B (zh) | 2017-09-01 |
US20150075845A1 (en) | 2015-03-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102333084B1 (ko) | 임베디드 인쇄회로기판 및 그 제조 방법 | |
US9532466B2 (en) | Method of manufacturing multi-layer circuit board and multi-layer circuit board manufactured by using the method | |
US9345142B2 (en) | Chip embedded board and method of manufacturing the same | |
KR100990546B1 (ko) | 비아 단부에 매립된 도금패턴을 갖는 인쇄회로기판 및 이의제조방법 | |
KR100990588B1 (ko) | 랜드리스 비아를 갖는 인쇄회로기판 및 그 제조방법 | |
US10064292B2 (en) | Recessed cavity in printed circuit board protected by LPI | |
US10021785B2 (en) | Printed circuit board and method of manufacturing the same | |
US20160219713A1 (en) | Electronic component embedded printed circuit board and method of manufacturing the same | |
JP5908003B2 (ja) | 印刷回路基板及び印刷回路基板の製造方法 | |
CN104470195A (zh) | 印刷电路板及其制造方法 | |
KR101023372B1 (ko) | 다중 층구성 인쇄회로기판의 제조방법 및 이에 의한 인쇄회로기판 | |
KR101494090B1 (ko) | 동박적층판, 인쇄회로기판 및 그 제조 방법 | |
KR102442389B1 (ko) | 인쇄회로기판 및 그 제조방법 | |
US8074352B2 (en) | Method of manufacturing printed circuit board | |
KR101987378B1 (ko) | 인쇄회로기판의 제조 방법 | |
CN102196673B (zh) | 线路结构的制作方法 | |
KR101397303B1 (ko) | 인쇄회로기판 및 인쇄회로기판 제조 방법 | |
KR20210000161A (ko) | 인쇄회로기판 및 그 제조방법 | |
KR101171100B1 (ko) | 회로기판 제조방법 | |
KR102268385B1 (ko) | 인쇄회로기판 및 인쇄회로기판의 제조 방법 | |
KR102544563B1 (ko) | 인쇄회로기판 및 인쇄회로기판의 제조방법 | |
KR20160138753A (ko) | 인쇄회로기판 및 그 제조방법 | |
KR20140054628A (ko) | 인쇄회로기판의 제조방법 | |
KR101154720B1 (ko) | 인쇄회로기판 및 그의 제조 방법 | |
KR101170747B1 (ko) | 다층 인쇄회로기판의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20170901 |
|
CF01 | Termination of patent right due to non-payment of annual fee |