CN102650751A - 一种goa电路、阵列基板及液晶显示器件 - Google Patents

一种goa电路、阵列基板及液晶显示器件 Download PDF

Info

Publication number
CN102650751A
CN102650751A CN2011102841898A CN201110284189A CN102650751A CN 102650751 A CN102650751 A CN 102650751A CN 2011102841898 A CN2011102841898 A CN 2011102841898A CN 201110284189 A CN201110284189 A CN 201110284189A CN 102650751 A CN102650751 A CN 102650751A
Authority
CN
China
Prior art keywords
transistor
connects
goa
drain
grid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011102841898A
Other languages
English (en)
Other versions
CN102650751B (zh
Inventor
王峥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201110284189.8A priority Critical patent/CN102650751B/zh
Publication of CN102650751A publication Critical patent/CN102650751A/zh
Application granted granted Critical
Publication of CN102650751B publication Critical patent/CN102650751B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种阵列基板行驱动GOA电路、阵列基板及液晶显示器件,涉及液晶显示器制造领域,能够提高液晶显示器栅线扫描信号的稳定性。一种GOA电路,包括至少两个GOA单元;一GOA单元的输出端连接下一GOA单元的输入端,一GOA单元的复位端连接下一GOA单元的输出端,且每一GOA单元的输出端连接一条栅线;其特征在于,所述GOA单元包括:一电容,一第一晶体管,一第二晶体管,一第三晶体管,一第四晶体管,一第五晶体管,一第六晶体管,第一电压下拉模块和第二电压下拉模块。本发明用于液晶显示器的制造。

Description

一种GOA电路、阵列基板及液晶显示器件
技术领域
本发明涉及液晶显示器制造领域,尤其涉及一种GOA电路、阵列基板及液晶显示器件。
背景技术
近些年来液晶显示器的发展呈现出了高集成度,低成本的发展趋势。其中一项非常重要的技术就是GOA(Gate Driver on Array,阵列基板行驱动)的技术量产化的实现。利用GOA技术将栅极开关电路集成在液晶显示面板的阵列基板上,从而可以省掉栅极驱动集成电路部分,以从材料成本和制作工艺两方面降低产品成本。这种利用GOA技术集成在阵列基板上的栅极开关电路也称为GOA电路。
其中,GOA电路包括若干个GOA单元,每一GOA单元对应一条栅线,具体的每一GOA单元的输出端连接一条栅线;且一GOA单元的输出端连接下一GOA单元的输入端。传统的GOA电路中的每一GOA单元为12TFT(ThinFilm Transistor,薄膜场效应晶体管)1Cap(电容)结构,发明人发现该结构中存在TFT制作工艺波动导致的TFT特性下降,从而引起电路中驱动TFT的开关电压下拉过慢,以造成栅线扫描信号多输出的现象,因此采用这种电路的液晶显示器栅线扫描信号的稳定性较差。
发明内容
本发明的实施例提供一种GOA电路、阵列基板及液晶显示器件,以解决栅线扫描信号多输出的问题。
为解决上述问题,本发明的实施例采用如下技术方案:
一方面,提供一种阵列基板行驱动GOA电路,包括至少两个GOA单元;一GOA单元的输出端连接下一GOA单元的输入端,一GOA单元的复位端连接下一GOA单元的输出端,且每一GOA单元的输出端连接一条栅线;GOA单元包括:
一电容,具有两极,第一极与输出端连接;
第一晶体管,该第一晶体管的栅极与源极分别连接信号输入端,该第一晶体管的漏极连接电容的第二极;
第二晶体管,该第二晶体管的栅极连接复位端,该第二晶体管的源极连接第一晶体管的漏极,该第二晶体管的漏极连接低电平端;
第三晶体管,该第三晶体管的栅极连接第一晶体管的漏极,该第三晶体管的源极连接第一时钟信号,该第三晶体管的漏极连接输出端;
第四晶体管,该第四晶体管的栅极连接复位端,该第四晶体管的源极连接输出端,该第四晶体管的漏极连接低电平端;
第五晶体管,该第五晶体管的栅极连接第二时钟信号,该第五晶体管的源极连接输出端,该第五晶体管的漏极连接低电平端;
第六晶体管,该第六晶体管的栅极连接第二时钟信号,该第六晶体管的源极连接第一晶体管的源极,该第六晶体管的漏极连接第一晶体管的漏极;
第一电压下拉模块,连接输出端、低电平端、第三晶体管的栅极及第二时钟信号;当第二时钟信号为高电平时,第一电压下拉模块用于拉低GOA单元中晶体管M3的栅极电压和输出端电压;
第二电压下拉模块,连接输出端、低电平端、第三晶体管的栅极及第一时钟信号;当第一时钟信号为高电平时,第二电压下拉模块用于拉低GOA单元中晶体管M3的栅极电压和输出端电压。
另一方面,提供一种阵列基板,在阵列基板上形成有GOA电路;
其中GOA电路为上述的GOA电路。
再一方面,提供一种液晶显示器,包括:对盒成型的彩膜基板和阵列基板,在阵列基板上形成有GOA电路;
其中GOA电路为上述的GOA电路。
本发明实施例提供了一种GOA电路、阵列基板及液晶显示器件,由于GOA电路中的每个GOA单元均采用了第一电压下拉模块和第二电压下拉模块,即双下拉模块对驱动TFT的开关电压(第三晶体管的栅极电压)和输出端(OUTPUT)电压进行下拉,在当一GOA单元对应的栅线的电压为高电平时,其之前所有的GOA单元中的驱动TFT在双下拉模块的下拉作用下,迅速关断,此外利用双时钟对其之前的GOA单元的输出电压进行下拉,从而保证了在某一时刻下只有一条栅线的扫描信号输出,这就解决了栅线扫描信号多输出的问题,进一步的能够提高了液晶显示器GOA电路输出的栅线扫描信号的稳定性,以提高产品良率。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为一种GOA电路结构图;
图2为本发明实施例提供的GOA单元结构图;
图3为本发明实施例提供的第一电压下拉模块电路图;
图4为本发明实施例提供的第二电压下拉模块电路图;
图5为本发明实施例提供的一种GOA单元电路图;
图6为本发明实施例提供的一种GOA单元的时序图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的晶体管均可以为场效应管,由于这里采用的场效应管的源极、漏极是对称的,所以其源极、漏极是没有区别的。在本发明实施例中,为区分场效应管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。按附图中的形态规定场效应管的上侧端为源极、中间端为栅极、下侧端为漏极。
本发明实施例提供的一种GOA电路,包括至少两个GOA单元;一GOA单元的输出端连接下一GOA单元的输入端,一GOA单元的复位端连接下一GOA单元的输出端,且每一GOA单元的输出端连接一条栅线。
具体的,如图1所示GOA电路,包括若干个GOA单元,其中GOA单元1的输出端OUTPUT1连接GOA单元2的输入端INPUT2并连接一条栅线OG1,GOA单元1的复位端RESET1与GOA单元2的输出端OUTPUT2连接;GOA单元2的输出端OUTPUT2连接GOA单元3的输入端INPUT3并连接一条栅线OG2,GOA单元2的复位端RESET2与GOA单元3的输出端OUTPUT3连接;其他的GOA单元依照此方法链接,此外每个GOA单元都有两个时钟信号CLK、CLKB输入。在本实施例中,第一个GOA单元为GOA单元1,则优选的,GOA单元1的输入信号INPUT1为一个激活脉冲信号。
图2为本发明实施例提供的上述GOA电路中任一GOA单元的结构示意图,包括:电容C1,第一晶体管M1,第二晶体管M2,第三晶体管M3,第四晶体管M4,第五晶体管M5,第六晶体管M6,第一电压下拉模块21和第二电压下拉模块22。并且,图2中的GOA单元的输入端为INPUT,输出端为OUTPUT,复位端为RESET;第一时钟信号为CLK,第二时钟信号为CLKB。另外,晶体管M3为驱动TFT,PU为晶体管M3的开关电压。
本发明实施例将图2所示的GOA单元作为当前GOA单元,下面具体描述其各部件间的连接关系:
电容C1的第一极与输出端OUTPUT连接;
晶体管M1的栅极与源极分别连接输入端INPUT,晶体管M1的漏极连接电容C1的第二极;由于当前GOA单元(在不是第一个GOA的情况下)的输入端连接上一GOA单元的输出端,当上一GOA单元输出高电平时,晶体管M1导通将该高电平存入电容C1;
晶体管M2的栅极连接当前GOA单元的复位端RESET,晶体管M2的源极连接晶体管M1的漏极,晶体管M2的漏极连接当前GOA单元的低电平端VSS;这里复位端RESET连接下一GOA单元输出信号端,当下一GOA单元输出高电平时晶体管M2导通,PU点电压被拉低晶体管M3关闭;
晶体管M3的栅极连接晶体管M1的漏极,晶体管M3的源极连接第一时钟信号,晶体管M3的漏极连接当前GOA单元的输出端;这里晶体管M3导通并且第一时钟信号为高电平时,当前GOA单元的输出端OUTPUT输出高电平,即当前GOA单元输出栅线扫描信号;
晶体管M4的栅极连接当前GOA单元的复位端RESET,晶体管M4的源极连接当前GOA单元的输出端OUTPUT,晶体管M4的漏极连接当前GOA单元的低电平端VSS;这里当前GOA单元的复位端RESET连接下一GOA单元的输出端,当下一GOA单元输出高电平时晶体管M4导通,这时晶体管M4将当前GOA的输出端OUTPUT输出低电平(即低电平端VSS的电压),即此时当前GOA不输出栅线扫描信号;
晶体管M5的栅极连接第二时钟信号,晶体管M5的源极连接当前GOA的输出端OUTPUT,晶体管M5的漏极连接当前GOA单元的低电平端VSS;这里当第二时钟信号为高电平时,晶体管M5导通,当前GOA单元的输出端OUTPUT输出低电平(即低电平端VSS的电压),即此时当前GOA不输出栅线扫描信号;
晶体管M6的栅极连接第二时钟信号,晶体管M6的源极连接晶体管M1的源极,晶体管M6的漏极连接晶体管M1的漏极;
第一电压下拉模块21连接当前GOA单元的输出端OUTPUT、低电平端VSS、晶体管M3的栅极及第二时钟信号;该第一电压下拉模块21用于在当第二时钟信号为高电平时,用于拉低GOA单元中晶体管M3的栅极电压和输出端电压,进而在当前GOA单元输出栅线扫描信号时,保持其之前所有的GOA单元中晶体管M3的栅极电压和输出端电压处于低电平状态;
第二电压下拉模块22连接当前GOA单元的输出端OUTPUT、低电平端VSS、晶体管M3的栅极及第一时钟信号;该第二电压下拉模块22用于在当第一时钟信号为高电平时,第二电压下拉模块用于拉低GOA单元中晶体管M3的栅极电压和输出端电压,进而在当前GOA单元输出栅线扫描信号时,保持其之前所有的GOA单元中晶体管M3的栅极电压和输出端电压处于低电平状态。
这里由于GOA电路中的每个GOA单元均采用了第一电压下拉模块和第二电压下拉模块,即双下拉模块对驱动TFT的开关电压(第三晶体管的栅极电压)和输出(OUTPUT)电压进行下拉,使得当一GOA单元对应的栅线的电压为高电平时,其之前的GOA单元中的驱动TFT在双下拉模块的下拉作用下,迅速关断,此外利用双时钟对其之前的GOA单元的输出电压进行下拉,从而使得在某一时刻下只有一条栅线的扫描信号输出,这就解决了栅线扫描信号多输出的问题,进一步的能够提高了液晶显示器GOA电路输出的栅线扫描信号的稳定性。
进一步可选的,图3为本发明实施例提供的第一电压下拉模块21的具体电路图,包括:第七晶体管M7,第八晶体管M8,第九晶体管M9,第十晶体管M10,第十一晶体管M11,第十二晶体管M12。其中第一时钟信号为CLK,第二时钟信号为CLKB。
晶体管M7的源极连接第二时钟信号CLKB;晶体管M8的栅极与源极连接第二时钟信号CLKB,晶体管M8的漏极连接晶体管M7的栅极;晶体管M9的栅极连接晶体管M7的漏极,晶体管M9的源极连接晶体管M1的漏极,晶体管M9的漏极连接当前GOA单元的低电平端VSS;晶体管M10的栅极连接晶体管M1的漏极,晶体管M10的源极连接所述晶体管M7的栅极,晶体管M10的漏极连接当前GOA单元的低电平端VSS;晶体管M11的栅极连接晶体管M1的漏极,晶体管M11的源极连接晶体管M7的漏极,晶体管M11的漏极连接当前GOA单元的低电平端VSS;晶体管M12的栅极连接晶体管M7的漏极,晶体管M12的源极连接当前GOA单元的输出端OUTPUT,晶体管M12的漏极连接当前GOA单元的低电平端VSS。
进一步可选的,图4为本发明实施例提供的第二电压下拉模块22的电路图,包括:第十三晶体管M13,第十四晶体管M14,第十五晶体管M15,第十六晶体管M16,第十七晶体管M17,第十八晶体管M18。其中第一时钟信号为CLK,第二时钟信号为CLKB。
晶体管M13的源极连接第一时钟信号CLK;晶体管M14的栅极与源极连接第一时钟信号CLK,晶体管M14的漏极连接晶体管M13的栅极;晶体管M15栅极连接所述晶体管M13的漏极,晶体管M15的源极连接晶体管M1的漏极,晶体管M15的漏极连接当前GOA单元的低电平端VSS;晶体管M16的栅极连接晶体管M1的漏极,晶体管M16的源极连接晶体管M13的漏极,晶体管M16的漏极连接当前GOA单元的低电平端VSS;晶体管M17的栅极连接晶体管M1的漏极,晶体管M17的源极连接晶体管M13的栅极,晶体管M17的漏极连接当前GOA单元的低电平端VSS;晶体管M18的栅极连接晶体管M15的栅极,晶体管M18的漏极连接当前GOA单元的低电平端VSS,晶体管M18的源极连接当前GOA单元的输出端OUTPUT。
这里需要说明的是,在上述的GOA电路中,第二时钟信号与第一时钟信号具有180度相位差;并且,优选的第一时钟信号和第二时钟信号均在各自的工作周期内一半时间输出高电平,另一半时间输出低电平。此外,第一个GOA单元的输入信号为一激活脉冲信号。
这里本发明提供的实施例在图3所示的第一电压下拉模块中利用M9对PU点电压(驱动TFT的开关电压,即晶体管M3的栅极电压)进行下拉,利用M12对输出端OUTPUT电压进行下拉;图4所示的第二电压下拉模块中利用M15对PU点电压进行下拉,利用M18对输出OUTPUT电压进行下拉。这样当第二时钟信号为高电平时,第一电压下拉模块能够拉低GOA单元中晶体管M3的栅极电压和输出端电压;当第一时钟信号为高电平时,第二电压下拉模块能够拉低GOA单元中晶体管M3的栅极电压和输出端电压;这样在整个GOA电路中便使得当前输出GOA单元之前的GOA单元的PU点电压和输出OUTPUT电压保持在低电平状态,避免了栅线扫描信号多输出的问题,进一步的能够提高了液晶显示器GOA电路输出的栅线扫描信号的稳定性。
图5为本发明实施例结合图2、图3、图4提供的一种GOA单元电路图,该GOA单元的连接关系可以参考上述针对图2、图3、图4的连接关系的描述,在此不再赘述。
图6为上述GOA电路所对应的时序图,其中N-1表示上一GOA单元的输出电平,N表示当前GOA单元的输出电平,N+1表示下一GOA单元的输出电平,CLK为第一时钟信号,CLKB为第二时钟信号,PU为驱动TFT(M3)的开关电压。
在t1时刻内,第一时钟信号CLK为低电平,第二时钟信号CLKB为高电平,上一GOA单元输出为高电平即当前GOA单元的INPUT为高电平,此时电容C1将该高电平存储,因此节点PU为高电平,此时M3、M4、M10和M11导通,当前GOA单元的输出和下一GOA的输出为低电平,节点PDB、PDB_CN为低电平,节点PD、PD_CN也为低电平。
在t2时刻内,第一时钟信号CLK为高电平,第二时钟信号CLKB为低电平,上级GOA单元输出为低电平即当前GOA单元的INPUT为低电平,此时由于C1的存在使节点PU维持一个高电平,晶体管M3导通则当前GOA单元输出高电平,由于C1的存在节点PU被提升到更高的电平,此时下一GOA的输出为低电平,节点PDB、PDB_CN为低电平,节点PD、PD_CN也为低电平。
在t3时刻内,第一时钟信号CLK为低电平,第二时钟信号CLKB为高电平,上一GOA单元输出为低电平即当前GOA单元的INPUT为低电平,下一GOA单元为高电平,晶体管M7、M8导通节点PDB、PDB_CN为高电平,晶体管M10、M2导通将PU点的电压拉低;晶体管M12导通,当前GOA输出为低电平。节点PD、PD_CN为低电平。
在t4时刻内,第一时钟信号CLK为高电平,第二时钟信号CLKB为低电平,上一GOA单元输出为低电平,当前GOA单元的输出为低电平,下一GOA单元输出为低电平,节点PD、PD_CN为高电平晶体管M15导通保持对PU点的电压下拉,由于晶体管M7、M8关闭节点PDB、PDB_CN有一个的电压降低过程,但不会和VSS降到一个水平。
本发明实施例提供的GOA电路,由于每个GOA单元均采用了第一电压下拉模块和第二电压下拉模块,即双下拉模块对驱动TFT的开关电压(第三晶体管的栅极电压)和输出端(OUTPUT)电压进行下拉,在当一GOA单元对应的栅线的电压为高电平时,其之前的GOA单元中的驱动TFT在双下拉模块的下拉作用下,迅速关断,此外利用双时钟对其之前的GOA单元的输出电压进行下拉,从而保证了在某一时刻下只有一条栅线的扫描信号输出,这就解决了栅线扫描信号多输出的问题,进一步的能够提高了液晶显示器GOA电路输出的栅线扫描信号的稳定性。
此外,本发明实施例提供了一种阵列基板,在阵列基板上形成有GOA电路,该GOA电路为上述任一实施例提供的GOA电路。
另外,本发明实施例还提供了一种液晶显示器件,比如可以为液晶面板,包括:对盒成型的彩膜基板和阵列基板,在阵列基板上形成有GOA电路,该GOA电路为上述任一实施例提供的GOA电路,另外,液晶显示器件还可以为电子纸、手机、电视、数码相框等等显示设备。
本发明实施例提供的阵列基板和液晶显示器件都包含有上述GOA电路,由于GOA电路中的每个GOA单元均采用了第一电压下拉模块和第二电压下拉模块,即双下拉模块对驱动TFT的开关电压(第三晶体管的栅极电压)和输出(OUTPUT)电压进行下拉,使得当一GOA单元对应的栅线的电压为高电平时,其之前的GOA单元中的驱动TFT在双下拉模块的下拉作用下,迅速关断;此外利用双时钟对之前的GOA单元的输出电压进行下拉,从而使得在某一时刻下只有一条栅线的扫描信号输出,这就解决了栅线扫描信号多输出的问题,进一步的能够提高了液晶显示器GOA电路输出的栅线扫描信号的稳定性,以提高产品良率。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (8)

1.一种阵列基板行驱动GOA电路,包括至少两个GOA单元;一GOA单元的输出端连接下一GOA单元的输入端,一GOA单元的复位端连接下一GOA单元的输出端,且每一GOA单元的输出端连接一条栅线;其特征在于,所述GOA单元包括:
一电容,具有两极,第一极与输出端连接;
第一晶体管,该第一晶体管的栅极与源极分别连接信号输入端,该第一晶体管的漏极连接所述电容的第二极;
第二晶体管,该第二晶体管的栅极连接复位端,该第二晶体管的源极连接所述第一晶体管的漏极,该第二晶体管的漏极连接低电平端;
第三晶体管,该第三晶体管的栅极连接所述第一晶体管的漏极,该第三晶体管的源极连接第一时钟信号,该第三晶体管的漏极连接所述输出端;
第四晶体管,该第四晶体管的栅极连接所述复位端,该第四晶体管的源极连接所述输出端,该第四晶体管的漏极连接所述低电平端;
第五晶体管,该第五晶体管的栅极连接第二时钟信号,该第五晶体管的源极连接所述输出端,该第五晶体管的漏极连接所述低电平端;
第六晶体管,该第六晶体管的栅极连接所述第二时钟信号,该第六晶体管的源极连接所述第一晶体管的源极,该第六晶体管的漏极连接所述第一晶体管的漏极;
第一电压下拉模块,连接所述输出端、所述低电平端、所述第三晶体管的栅极及所述第二时钟信号;当所述第二时钟信号为高电平时,所述第一电压下拉模块用于拉低所述GOA单元中晶体管M3的栅极电压和所述输出端电压;
第二电压下拉模块,连接所述输出端、所述低电平端、所述第三晶体管的栅极及所述第一时钟信号;当所述第一时钟信号为高电平时,所述第二电压下拉模块用于拉低所述GOA单元中晶体管M3的栅极电压和所述输出端电压。
2.根据权利要求1所述的GOA电路,其特征在于,所述第一电压下拉模块包括:
第七晶体管,该第七晶体管的源极连接所述第二时钟信号;
第八晶体管,该第八晶体管的栅极与源极分别连接所述第二时钟信号,该第八晶体管的漏极连接所述第七晶体管的栅极;
第九晶体管,该第九晶体管的栅极连接该第七晶体管的漏极,该第九晶体管的源极连接所述第一晶体管的漏极,该第九晶体管的漏极连接所述低电平端;
第十晶体管,该第十晶体管的栅极连接所述第一晶体管的漏极,该第十晶体管的源极连接所述第七晶体管的栅极,该第十晶体管的漏极连接所述低电平端;
第十一晶体管,该第十一晶体管的栅极连接所述第一晶体管的漏极,该第十一晶体管的源极连接所述第七晶体管的漏极,该第十一晶体管的漏极连接所述低电平端;
第十二晶体管,该第十二晶体管的栅极连接所述第七晶体管的漏极,该第十二晶体管的源极连接所述输出端,该第十二晶体管的漏极连接所述低电平端。
3.根据权利要求1所述的GOA电路,其特征在于,所述第二电压下拉模块包括:
第十三晶体管,该第十三晶体管的源极连接所述第一时钟信号;
第十四晶体管,该第十四晶体管的栅极与源极分别连接所述第一时钟信号,该第十四晶体管漏极连接所述第十三晶体管的栅极;
第十五晶体管,该第十五晶体管的栅极连接所述第十三晶体管的漏极,该第十五晶体管的源极连接所述第一晶体管的漏极,该第十五晶体管的漏极连接所述低电平端;
第十六晶体管,该第十六晶体管的栅极连接所述第一晶体管的漏极,该第十六晶体管的源极连接所述第十三晶体管的漏极,该第十六晶体管的漏极连接所述低电平端;
第十七晶体管,该第十七晶体管的栅极连接所述第一晶体管的漏极,该第十七晶体管的源极连接所述第十三晶体管的栅极,该第十七晶体管的漏极连接所述低电平端;
第十八晶体管,该第十八晶体管的栅极连接所述第十五晶体管的栅极,该第十八晶体管的漏极连接所述低电平端,该第十八晶体管的源极连接所述输出端。
4.根据权利要求1、2或3所述的GOA电路,其特征在于,所述第二时钟信号与第一时钟信号具有180度相位差。
5.根据权利要求1、2或3所述的GOA电路,其特征在于,所述第一时钟信号和第二时钟信号均在各自的工作周期内一半时间输出高电平,另一半时间输出低电平。
6.根据权利要求1、2或3所述的GOA电路,其特征在于,第一个GOA单元的输入信号为一激活脉冲信号。
7.一种阵列基板,其特征在于,在所述阵列基板上形成有GOA电路;
所述GOA电路为权利要求1~6任一项权利要求所述的GOA电路。
8.一种液晶显示器件,包括:阵列基板,其特征在于,在所述阵列基板上形成有GOA电路;
所述GOA电路为权利要求1~6任一项权利要求所述的GOA电路。
CN201110284189.8A 2011-09-22 2011-09-22 一种goa电路、阵列基板及液晶显示器件 Active CN102650751B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201110284189.8A CN102650751B (zh) 2011-09-22 2011-09-22 一种goa电路、阵列基板及液晶显示器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110284189.8A CN102650751B (zh) 2011-09-22 2011-09-22 一种goa电路、阵列基板及液晶显示器件

Publications (2)

Publication Number Publication Date
CN102650751A true CN102650751A (zh) 2012-08-29
CN102650751B CN102650751B (zh) 2014-08-06

Family

ID=46692784

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110284189.8A Active CN102650751B (zh) 2011-09-22 2011-09-22 一种goa电路、阵列基板及液晶显示器件

Country Status (1)

Country Link
CN (1) CN102650751B (zh)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104077992A (zh) * 2013-03-29 2014-10-01 北京京东方光电科技有限公司 一种移位寄存器单元、移位寄存器、显示面板以及显示器
CN104282287A (zh) * 2014-10-31 2015-01-14 合肥鑫晟光电科技有限公司 一种goa单元及驱动方法、goa电路和显示装置
CN104361869A (zh) * 2014-10-31 2015-02-18 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、驱动方法及显示装置
CN104409054A (zh) * 2014-11-03 2015-03-11 深圳市华星光电技术有限公司 低温多晶硅薄膜晶体管goa电路
CN104464663A (zh) * 2014-11-03 2015-03-25 深圳市华星光电技术有限公司 低温多晶硅薄膜晶体管goa电路
CN104464642A (zh) * 2014-12-30 2015-03-25 昆山国显光电有限公司 Gip电路及其驱动方法以及显示面板
CN104464659A (zh) * 2014-11-03 2015-03-25 深圳市华星光电技术有限公司 低温多晶硅薄膜晶体管goa电路
WO2015039393A1 (zh) * 2013-09-22 2015-03-26 京东方科技集团股份有限公司 移位寄存器单元及栅极驱动电路
CN105632441A (zh) * 2016-02-26 2016-06-01 深圳市华星光电技术有限公司 栅极驱动电路
CN105957485A (zh) * 2016-07-01 2016-09-21 深圳市华星光电技术有限公司 扫描驱动电路及平面显示装置
WO2016161726A1 (zh) * 2015-04-09 2016-10-13 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动装置以及显示装置
WO2017012160A1 (zh) * 2015-07-20 2017-01-26 深圳市华星光电技术有限公司 降低功耗的goa电路
WO2017054260A1 (zh) * 2015-09-28 2017-04-06 深圳市华星光电技术有限公司 一种显示装置、tft基板及goa驱动电路
WO2017054264A1 (zh) * 2015-09-29 2017-04-06 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
WO2017084146A1 (zh) * 2015-11-16 2017-05-26 深圳市华星光电技术有限公司 液晶显示设备及goa电路
CN109100894A (zh) * 2018-07-02 2018-12-28 深圳市华星光电技术有限公司 Goa电路结构

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030231735A1 (en) * 2002-06-15 2003-12-18 Seung-Hwan Moon Method of driving a shift register, a shift register, a liquid crystal display device having the shift register
CN1731501A (zh) * 2005-08-31 2006-02-08 友达光电股份有限公司 移位寄存电路
CN1767070A (zh) * 2005-09-07 2006-05-03 友达光电股份有限公司 移位寄存器电路
US20070086558A1 (en) * 2005-10-18 2007-04-19 Au Optronics Corporation Gate line drivers for active matrix displays
US20110150169A1 (en) * 2009-12-22 2011-06-23 Au Optronics Corp. Shift register

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030231735A1 (en) * 2002-06-15 2003-12-18 Seung-Hwan Moon Method of driving a shift register, a shift register, a liquid crystal display device having the shift register
CN1731501A (zh) * 2005-08-31 2006-02-08 友达光电股份有限公司 移位寄存电路
CN1767070A (zh) * 2005-09-07 2006-05-03 友达光电股份有限公司 移位寄存器电路
US20070086558A1 (en) * 2005-10-18 2007-04-19 Au Optronics Corporation Gate line drivers for active matrix displays
US20110150169A1 (en) * 2009-12-22 2011-06-23 Au Optronics Corp. Shift register

Cited By (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104077992A (zh) * 2013-03-29 2014-10-01 北京京东方光电科技有限公司 一种移位寄存器单元、移位寄存器、显示面板以及显示器
WO2014153872A1 (zh) * 2013-03-29 2014-10-02 北京京东方光电科技有限公司 移位寄存器单元、移位寄存器、显示面板以及显示器
US9564244B2 (en) 2013-03-29 2017-02-07 Boe Technology Group Co., Ltd. Shift register unit, shift register, display panel and display
WO2015039393A1 (zh) * 2013-09-22 2015-03-26 京东方科技集团股份有限公司 移位寄存器单元及栅极驱动电路
US9257084B2 (en) 2013-09-22 2016-02-09 Boe Technology Group Co., Ltd Shift register unit and gate driver circuit
JP2016537761A (ja) * 2013-09-22 2016-12-01 京東方科技集團股▲ふん▼有限公司Boe Technology Group Co.,Ltd. シフトレジスタユニット及びゲート駆動回路
CN104282287A (zh) * 2014-10-31 2015-01-14 合肥鑫晟光电科技有限公司 一种goa单元及驱动方法、goa电路和显示装置
CN104282287B (zh) * 2014-10-31 2017-03-08 合肥鑫晟光电科技有限公司 一种goa单元及驱动方法、goa电路和显示装置
CN104361869A (zh) * 2014-10-31 2015-02-18 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、驱动方法及显示装置
US9721674B2 (en) 2014-10-31 2017-08-01 Boe Technology Group Co., Ltd. GOA unit and method for driving the same, GOA circuit and display device
CN104409054A (zh) * 2014-11-03 2015-03-11 深圳市华星光电技术有限公司 低温多晶硅薄膜晶体管goa电路
CN104464659B (zh) * 2014-11-03 2017-02-01 深圳市华星光电技术有限公司 低温多晶硅薄膜晶体管goa电路
CN104464663A (zh) * 2014-11-03 2015-03-25 深圳市华星光电技术有限公司 低温多晶硅薄膜晶体管goa电路
CN104464659A (zh) * 2014-11-03 2015-03-25 深圳市华星光电技术有限公司 低温多晶硅薄膜晶体管goa电路
CN104464642A (zh) * 2014-12-30 2015-03-25 昆山国显光电有限公司 Gip电路及其驱动方法以及显示面板
WO2016161726A1 (zh) * 2015-04-09 2016-10-13 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动装置以及显示装置
US9947281B2 (en) 2015-04-09 2018-04-17 Boe Technology Group Co., Ltd. Shift register unit, gate drive device and display device
WO2017012160A1 (zh) * 2015-07-20 2017-01-26 深圳市华星光电技术有限公司 降低功耗的goa电路
GB2556837B (en) * 2015-09-28 2021-05-05 Shenzhen China Star Optoelect Display device, TFT substrate and GOA driving circuit
WO2017054260A1 (zh) * 2015-09-28 2017-04-06 深圳市华星光电技术有限公司 一种显示装置、tft基板及goa驱动电路
KR102057822B1 (ko) 2015-09-28 2019-12-19 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 디스플레이 장치, tft 기판 및 goa 구동 회로
GB2556837A (en) * 2015-09-28 2018-06-06 Shenzhen China Star Optoelect Display device, TFT substrate and GOA driving circuit
WO2017054264A1 (zh) * 2015-09-29 2017-04-06 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
GB2557764B (en) * 2015-11-16 2021-11-24 Shenzhen China Star Optoelect Liquid crystal display and gate driver on array circuit
GB2557764A (en) * 2015-11-16 2018-06-27 Shenzhen China Star Optoelect Liquid crystal display device and GOA circuit
WO2017084146A1 (zh) * 2015-11-16 2017-05-26 深圳市华星光电技术有限公司 液晶显示设备及goa电路
EA034645B1 (ru) * 2015-11-16 2020-03-02 Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд. Жидкокристаллический дисплей и схема драйвера затворов на матрице
CN105632441B (zh) * 2016-02-26 2018-03-27 深圳市华星光电技术有限公司 栅极驱动电路
CN105632441A (zh) * 2016-02-26 2016-06-01 深圳市华星光电技术有限公司 栅极驱动电路
WO2018000487A1 (zh) * 2016-07-01 2018-01-04 深圳市华星光电技术有限公司 扫描驱动电路及平面显示装置
US10204581B2 (en) 2016-07-01 2019-02-12 Shenzhen China Star Optoelectronics Technology Co., Ltd Scan driving circuit and flat panel display
CN105957485A (zh) * 2016-07-01 2016-09-21 深圳市华星光电技术有限公司 扫描驱动电路及平面显示装置
CN109100894A (zh) * 2018-07-02 2018-12-28 深圳市华星光电技术有限公司 Goa电路结构
CN109100894B (zh) * 2018-07-02 2021-04-23 Tcl华星光电技术有限公司 Goa电路结构

Also Published As

Publication number Publication date
CN102650751B (zh) 2014-08-06

Similar Documents

Publication Publication Date Title
CN102650751B (zh) 一种goa电路、阵列基板及液晶显示器件
CN105788555B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN103345941B (zh) 移位寄存器单元及驱动方法、移位寄存器电路及显示装置
CN106601190B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN103226981B (zh) 一种移位寄存器单元及栅极驱动电路
CN103021358B (zh) 一种移位寄存器单元、栅极驱动电路及显示器件
CN103680636B (zh) 移位寄存器单元、栅极驱动电路及显示装置
EP3086312B1 (en) Shift register unit, gate drive circuit and display device
CN103151011B (zh) 一种移位寄存器单元及栅极驱动电路
CN102270509B (zh) 移位寄存器电路
CN102654969B (zh) 移位寄存器单元、移位寄存器电路、阵列基板及显示器件
CN107909971B (zh) Goa电路
CN102867543B (zh) 移位寄存器、栅极驱动器及显示装置
CN105118414A (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN103208251A (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
CN102682727A (zh) 移位寄存器单元、移位寄存器电路、阵列基板及显示器件
CN107689221B (zh) Goa电路
CN105118463B (zh) 一种goa电路及液晶显示器
CN103400558A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN103280200A (zh) 移位寄存器单元、栅极驱动电路与显示器件
CN103247275A (zh) 一种移位寄存器单元、栅极驱动电路及阵列基板
CN103310755A (zh) 阵列基板行驱动电路
CN103426414A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN107221299B (zh) 一种goa电路及液晶显示器
CN102651187B (zh) 移位寄存器单元电路、移位寄存器、阵列基板及液晶显示器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant