CN105957485A - 扫描驱动电路及平面显示装置 - Google Patents

扫描驱动电路及平面显示装置 Download PDF

Info

Publication number
CN105957485A
CN105957485A CN201610519471.2A CN201610519471A CN105957485A CN 105957485 A CN105957485 A CN 105957485A CN 201610519471 A CN201610519471 A CN 201610519471A CN 105957485 A CN105957485 A CN 105957485A
Authority
CN
China
Prior art keywords
gate
controlled switch
signal
control
connects
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610519471.2A
Other languages
English (en)
Inventor
杜鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to US15/123,764 priority Critical patent/US10204581B2/en
Priority to CN201610519471.2A priority patent/CN105957485A/zh
Priority to PCT/CN2016/090784 priority patent/WO2018000487A1/zh
Publication of CN105957485A publication Critical patent/CN105957485A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Abstract

本发明公开一种扫描驱动电路及显示面板。所述扫描驱动电路包括若干级联的扫描驱动单元,每一扫描驱动单元包括输入电路,接收上级级传信号、第一及第二时钟信号并输出本级级传信号及上拉控制信号;输出电路,从输入电路接收信号并输出下级级传信号;控制电路,接收第一及第二下拉信号及上拉控制信号并输出扫描驱动信号,或者接收第一时钟信号、上级级传信号、第三时钟信号及上拉控制信号并输出扫描驱动信号;扫描线,接收扫描驱动信号并控制像素单元,以此实现在保证电荷共享像素的高开口率及不影响所述扫描驱动电路工作可靠性的同时满足电荷共享像素的驱动需求。

Description

扫描驱动电路及平面显示装置
技术领域
本发明涉及显示技术领域,特别是涉及一种扫描驱动电路及平面显示装置。
背景技术
VA(Vertical Alignment,垂直配向)液晶模式具有高对比度,快速响应时间和高穿透率等优点已经得到了广泛的应用。VA模式的大视角表现是将每一个VA的亚像素分为Main区和Sub区,Main区和正常的普通亚像素相同,Sub区通过各种电路设计与Main区产生电压差,从而实现大视角表现,然而采用这种设计的像素往往都有两条扫描线,其中第一条扫描线分别对像素的Main区和Sub区进行正常的充电,第二条扫描线控制一个薄膜晶体管对Sub区进行电荷共享,以此实现Main区和Sub区像素电极的电压差,由于两条扫描线会占用一部分空间,造成像素开口率降低,因此将第二条扫描线和下一级像素的扫描线进行了合并来提高像素开口率,但这样的设计需要两条扫描线不能同时开启,否则Main区和Sub区不能产生电压差,现有的大尺寸面板扫描驱动电路设计中,由于电路负载等因素,往往都采用4CK、6CK或者8CK的多个时钟信号,这样的电路产生的扫描驱动信号没有办法满足上述的像素驱动的需求,因此,上述问题亟待改进。
发明内容
本发明主要解决的技术问题是提供一种扫描驱动电路及平面显示装置,以在保证像素的高开口率及扫描驱动电路工作可靠性的同时能满足像素的驱动需求。
为解决上述技术问题,本发明采用的一个技术方案是:提供一种扫描驱动电路,所述扫描驱动电路包括若干级联的扫描驱动单元,每一扫描驱动单元包括:
输入电路,用于接收上级级传信号、第一时钟信号及第二时钟信号并根据接收到的所述上级级传信号、所述第一时钟信号及所述第二时钟信号输出本级级传信号及上拉控制信号;
输出电路,连接所述输入电路,用于从所述输入电路接收信号并根据接收到的信号输出下级级传信号;
控制电路,连接所述输入电路,用于接收第一下拉信号、第二下拉信号及所述上拉控制信号并根据接收到的所述第一下拉信号、所述第二下拉信号及所述上拉控制信号输出扫描驱动信号,或者用于接收所述第一时钟信号、所述上级级传信号、第三时钟信号及所述上拉控制信号并根据所述第一时钟信号、所述上级级传信号、所述第三时钟信号及所述上拉控制信号输出扫描驱动信号;及
扫描线,连接像素单元,用于从所述控制电路接收扫描驱动信号并根据接收到的所述扫描驱动信号控制所述像素单元。
其中,所述输入电路包括第一至第三可控开关及电容,所述第一可控开关的控制端连接所述第一可控开关的第一端并接收所述上级级传信号,所述第一可控开关的第二端连接所述控制电路、所述输出电路及所述第二可控开关的控制端,所述第二可控开关的第一端接收所述第一时钟信号,所述电容的第一端连接所述第二可控开关的控制端并输出所述上拉控制信号,所述第二可控开关的第二端连接所述电容的第二端并输出所述本级级传信号,所述第三可控开关的控制端连接所述第二可控开关的控制端,所述第三可控开关的第一端接收所述第二时钟信号,所述第三可控开关的第二端连接所述扫描线。
其中,所述输出电路包括第四及第五可控开关,所述第四可控开关的控制端与所述第五可控开关的控制端相连并输出所述下级级传信号,所述第四可控开关的第一端连接所述第一可控开关的第二端,所述第五可控开关的第一端连接所述扫描线,所述第四及第五可控开关的第二端均接地。
其中,所述控制电路包括第六至第十七可控开关,所述第六可控开关的控制端连接所述第六可控开关的第一端及第八可控开关的第一端并接收所述第一下拉信号,所述第六可控开关的第二端连接所述第八可控开关的控制端及所述第七可控开关的第一端,所述第七可控开关的控制端连接所述第九可控开关的控制端并接收所述上拉控制信号,所述第八可控开关的第二端连接所述第十可控开关的控制端、第十一可控开关的控制端及所述第九可控开关的第一端,第十可控开关的第一端连接所述第一可控开关的第二端,所述第十一可控开关的第一端连接所述扫描线,所述第十二可控开关的控制端连接所述第十二可控开关的第一端及第十四可控开关的第一端并接收所述第二下拉信号,所述第十二可控开关的第二端连接所述第十四可控开关的控制端及所述第十三可控开关的第一端,所述第十三可控开关的控制端连接所述第十五可控开关的控制端并接收所述上拉控制信号,所述第十四可控开关的第二端连接所述第十六可控开关的控制端、第十七可控开关的控制端及所述第十五可控开关的第一端,第十六可控开关的第一端连接所述第一可控开关的第二端,所述第十七可控开关的第一端连接所述扫描线,所述第七可控开关、所述第九可控开关、所述第十可控开关、所述第十一可控开关、所述第十三可控开关、所述第十五可控开关、所述第十六可控开关及所述第十七可控开关的第二端均接地。
其中,所述控制电路包括第六至第十三可控开关,所述第六可控开关的控制端连接所述第六可控开关的第一端及第八可控开关的第一端并接收所述第一时钟信号,所述第六可控开关的第二端连接所述第八可控开关的控制端及所述第七可控开关的第一端,所述第七可控开关的控制端连接所述第九可控开关的控制端并接收所述上拉控制信号,所述第八可控开关的第二端连接所述第十可控开关的控制端、第十一可控开关的控制端及所述第九可控开关的第一端,第十可控开关的第一端连接所述第一可控开关的第二端,所述第十一可控开关的第一端连接所述扫描线,所述第十二可控开关的控制端连接所述第十三可控开关的控制端并接收所述第三时钟信号,所述第十二可控开关的第一端连接所述第一可控开关的第二端,所述第十二可控开关的第二端接收所述上级级传信号,所述第十三可控开关的第一端连接所述扫描线,所述第七可控开关、所述第九可控开关、所述第十可控开关、所述第十一可控开关及所述第十三可控开关的第二端均接地。
其中,所述第一时钟信号的频率是所述第二时钟信号的频率的1/2,所述扫描驱动信号由两个不连续的脉冲信号构成,其中第一个脉冲信号用于预充电,第二个脉冲信号用于本级像素充电。
其中,所述第一时钟信号的频率是所述第二时钟信号的频率的1/3,所述扫描驱动信号由三个不连续的脉冲信号构成,其中第一及第二个脉冲信号用于预充电,第三个脉冲信号用于本级像素充电。
其中,所述第一时钟信号的频率是所述第二时钟信号的频率的1/4,所述扫描驱动信号由四个不连续的脉冲信号构成,其中第一至第三个脉冲信号用于预充电,第四个脉冲信号用于本级像素充电。
其中,所述第一至第十七可控开关为N型薄膜晶体管,或者所述第一至第十三可控开关为N型薄膜晶体管。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种平面显示装置,所述平面显示装置包括上述任一所述的扫描驱动电路。
本发明的有益效果是:区别于现有技术的情况,本发明的所述扫描驱动电路通过所述输入电路、控制电路及输出电路的设计使得所述扫描驱动电路的每一级扫描驱动单元输出的扫描驱动信号波形没有相互重叠的部分,以此实现在保证电荷共享像素的高开口率及不影响所述扫描驱动电路工作可靠性的同时满足电荷共享像素的驱动需求。
附图说明
图1是现有技术的一种扫描驱动电路的电路图;
图2是现有技术的另一种扫描驱动电路的电路图;
图3是图2中的像素电荷共享的工作原理图;
图4是图2中的像素正常工作的工作原理图;
图5是现有技术中大尺寸面板的扫描驱动电路的电路图;
图6是图5中的扫描驱动电路的输出波形图;
图7是本发明的扫描驱动电路的第一实施例的电路图;
图8是图7的扫描驱动电路的输入波形图;
图9是图7的扫描驱动电路的输出波形图;
图10是本发明的扫描驱动电路的第二实施例的电路图;
图11是图10的扫描驱动电路的输出波形图;
图12是本发明的显示面板的结构示意图。
具体实施方式
请参阅图1,是现有技术中VA模式的液晶面板的一种扫描驱动电路的电路图。在VA模式的液晶面板中为了改善面板的大视角显示特性,电荷共享是一种非常常见的设计,采用这种设计的像素等效电路如图1所示。图1中的两个虚线框中表示的是一个亚像素的Main区10和Sub区20,其中Main区10和Sub区20各由一个薄膜晶体管对像素电极进行充电,Main区10的薄膜晶体管的栅极及Sub区20的一个薄膜晶体管的栅极均连接第一条扫描线Gate(n+1),同时Sub区20的另一个薄膜晶体管还连接第二条扫描线Gate(n+2),在所述第二条扫描线Gate(n+2)开启时,所述Sub区20的另一个薄膜晶体管可以对Sub区20进行电荷共享动作,使Sub区20电位更接近COM电位,从而实现Main区10和Sub区20的像素电极的电压差,然而图1中的每一个亚像素需要布置两条扫描线,这两条扫描线往往都是由同一层金属构成,它们之间需要维持比较大的间距(图1中的S表示两条扫描线之间的间距),来防止信号线发生短路,这种做法的缺点是两条扫描线需要占用更多的开口空间,从而对像素的穿透率造成不利的影响。
请参阅图2,是现有技术中另一种扫描驱动电路的电路图。如图2所示的电路是对图1的电路进行了改进,它将控制Sub区40的电荷共享的薄膜晶体管连接的扫描线和下一级像素充电的薄膜晶体管连接的扫描线进行了合并,这样每一个亚像素中只需要布置一条扫描线即可,提高了穿透率,图2所示的扫描驱动电路的像素的Main区30和普通的像素工作原理相同,这里只针对Sub区40的工作原理进行介绍。图3中的电路即为Sub区40的等效电路,右侧是两条扫描线的驱动波形,扫描驱动信号G(n)为高电位,扫描驱动信号G(n+1)为低电位,此时用于充电的薄膜晶体管打开,通过数据线对像素电极进行充电(如图3左侧的箭头标注),充电结束后,像素电极的电位和数据线的电位相同,接下来下一级栅极线打开,扫描驱动信号G(n+1)为高电位,扫描驱动信号G(n)为低电位,第二个薄膜晶体管导通,它将像素电极和一个耦合电容连接,通过电容耦合的作用使Sub区40的像素电极电位控制的更加接近COM电位,从而造成Main区30和Sub区40的电压差,但如果亚像素对应的两条栅极线同时打开,即连续两个扫描驱动信号有相互重叠的情况(如图4所示),两个连续的扫描驱动信号重叠的时间长度为Δt,此时亚像素中的两个薄膜晶体管会同时打开,所有的电容为并联,像素电极会通过数据线被充电,而且充电时间结束后,像素电极的电压不会再改变,因此不能实现Main区30和Sub区40的电压差,电荷共享的像素工作失效,由此可以看到,电荷共享的像素在正常工作时,相邻两条扫描线的扫描驱动信号不能有相互重叠的部分。
请参阅图5,是现有技术中大尺寸面板的扫描驱动电路的电路图。由于大尺寸的面板电路延迟比较严重,扫描驱动电路往往采用4CK、6CK或者8CK等多个时钟信号的设计,这样的扫描驱动电路输出的相邻两级扫描驱动信号一定会有相互重叠的部分,以图5中的扫描驱动电路为例,采用4CK的设计,则所述扫描驱动电路的输出波形图如图6所示,图6中的扫描驱动信号G(n)、G(n+1)、G(n+2)、G(n+3)即为相邻的4级扫描驱动电路的输出波形,从图6中可以看到,当时钟信号CK的占空比为50%的时候,扫描驱动信号的脉冲宽度为W时,相邻两级扫描驱动信号重叠部分的时间长度Δt=W/2,即有一半的时间是重叠的,如此的扫描驱动信号不能满足电荷共享像素的驱动需求。
请参阅图7,是本发明的扫描驱动电路的第一实施例的电路图。在本实施方式中,以4CK时钟信号为例进行说明。如图3所示,本发明的所述扫描驱动电路包括若干级联的扫描驱动单元1,每一扫描驱动单元1包括输入电路11,用于接收上级级传信号、第一时钟信号及第二时钟信号并根据接收到的所述上级级传信号、所述第一时钟信号及所述第二时钟信号输出本级级传信号及上拉控制信号;输出电路12,连接所述输入电路11,用于从所述输入电路11接收信号并根据接收到的信号输出下级级传信号;控制电路13,连接所述输入电路11,用于接收第一下拉信号、第二下拉信号及所述上拉控制信号并根据接收到的所述第一下拉信号、所述第二下拉信号及所述上拉控制信号输出扫描驱动信号,或者用于接收所述第一时钟信号、所述上级级传信号、第三时钟信号及所述上拉控制信号并根据所述第一时钟信号、所述上级级传信号、所述第三时钟信号及所述上拉控制信号输出扫描驱动信号;扫描线,连接像素单元,用于从所述控制电路13接收扫描驱动信号并根据接收到的所述扫描驱动信号控制所述像素单元。
具体地,所述输入电路11包括第一至第三可控开关T1-T3及电容C1,所述第一可控开关T1的控制端连接所述第一可控开关T1的第一端并接收所述上级级传信号,所述第一可控开关T1的第二端连接所述控制电路13、所述输出电路12及所述第二可控开关T2的控制端,所述第二可控开关T2的第一端接收所述第一时钟信号,所述电容C1的第一端连接所述第二可控开关T2的控制端并输出所述上拉控制信号,所述第二可控开关T2的第二端连接所述电容C1的第二端并输出所述本级级传信号,所述第三可控开关T3的控制端连接所述第二可控开关T2的控制端,所述第三可控开关T3的第一端接收所述第二时钟信号,所述第三可控开关T3的第二端连接所述扫描线。
具体地,所述输出电路12包括第四及第五可控开关T4、T5,所述第四可控开关T4的控制端与所述第五可控开关T5的控制端相连并输出所述下级级传信号,所述第四可控开关T4的第一端连接所述第一可控开关T1的第二端,所述第五可控开关T5的第一端连接所述扫描线,所述第四可控开关T4及第五可控开关T5的第二端均接地。
具体地,所述控制电路13包括第六至第十七可控开关T6-T17,所述第六可控开关T6的控制端连接所述第六可控开关T6的第一端及第八可控开关T8的第一端并接收所述第一下拉信号,所述第六可控开关T6的第二端连接所述第八可控开关T8的控制端及所述第七可控开关T7的第一端,所述第七可控开关T7的控制端连接所述第九可控开关T9的控制端并接收所述上拉控制信号,所述第八可控开关T8的第二端连接所述第十可控开关T10的控制端、第十一可控开关T11的控制端及所述第九可控开关T9的第一端,第十可控开关T10的第一端连接所述第一可控开关T1的第二端,所述第十一可控开关T11的第一端连接所述扫描线,所述第十二可控开关T12的控制端连接所述第十二可控开关T12的第一端及第十四可控开关T14的第一端并接收所述第二下拉信号,所述第十二可控开关T12的第二端连接所述第十四可控开关T14的控制端及所述第十三可控开关T13的第一端,所述第十三可控开关T13的控制端连接所述第十五可控开关T15的控制端并接收所述上拉控制信号,所述第十四可控开关T14的第二端连接所述第十六可控开关T16的控制端、第十七可控开关T17的控制端及所述第十五可控开关T15的第一端,第十六可控开关T16的第一端连接所述第一可控开关T1的第二端,所述第十七可控开关T17的第一端连接所述扫描线,所述第七可控开关T7、所述第九可控开关T9、所述第十可控开关T10、所述第十一可控开关T11、所述第十三可控开关T13、所述第十五可控开关T15、所述第十六可控开关T16及所述第十七可控开关T17的第二端均接地。
在本实施例中,所述第一至第十七可控开关T1-T17为N型薄膜晶体管。在其他实施例中,所述第一至第十七可控开关T1-T17也可为其他类型的开关,只要能实现本发明的目的即可。
在本实施例中,所述上级级传信号为ST(n-2),所述第一时钟信号为CK,所述第二时钟信号为GCK,所述上拉控制信号为Q(n),所述本级级传信号为ST(n),所述第一下拉信号为LC1,所述第二下拉信号为LC2,所述下级级传信号为ST(n+2),所述本级扫描驱动信号为G(n)。
请继续参阅图8,是本发明所述扫描驱动电路的输入波形图。如图8所示,STV信号是起始信号,它的作用是在一帧开始的时候将前两级扫描驱动电路打开,让扫描驱动电路从第一级开始进行级传,CK1-CK4为第一时钟信号,其与现有的扫描驱动电路是相同的,现有的扫描驱动电路中,所述第一时钟时钟信号CK可以同时用于输出本级级传信号ST(n)和扫描驱动信号,在本发明中所述第一时钟信号CK只用于输出本级级传信号ST(n),而扫描驱动信号是由所述的两个反相的第二时钟信号GCK1和GCK2进行输出,所述第二时钟信号GCK1和GCK2的波形与所述第一时钟信号CK都是周期性方波,但所述第二时钟信号GCK1和GCK2和所述第一时钟信号CK的频率不同,所述第二时钟信号GCK的每一个脉冲的宽度与面板工作时栅极线打开的时间W大致相当,以FHD分辨率、60Hz刷新频率的面板为例,时间W大约为14us左右,而所述第一时钟信号CK的周期更长,以4CK为例,每个所述第一时钟信号CK的周期是所述第二时钟信号GCK的2倍,即所述第一时钟信号CK的频率为所述第二时钟信号GCK的1/2。
请继续参阅图9,是本发明所述扫描驱动电路的输出波形图。如图9所示,是每一级扫描驱动电路的上拉控制信号Q点电压波形和扫描驱动信号输出波形,与图6的现有扫描驱动电路的输出波形相比,图9中的上拉控制信号Q点的波形是完全一样的,为一个分为两级的方波,所述扫描驱动信号波形与现有的扫描驱动信号波形相比有明显区别,主要不同在于栅极线打开时会分为两个不连续的脉冲,两个脉冲之间的间隔时间与每个脉冲的宽度大致相同,两个脉冲中,第一个脉冲为预充电,此时像素对应的数据线写入的是上两级像素的信号,并不是本级像素对应的信号,由于现在的面板绝大多数都采用了列反转的方式,因此预充电有助于对面板充电情况的改善,所述扫描驱动电路输出的第二个脉冲是用于本级像素充电的,此时数据线上的信号就是对应本级像素应该写入的信号,相应的,下一级扫描驱动电路输出的第二个脉冲用于给本级像素的Sub区进行电荷共享,从而在像素Main区和Sub区产生电压差,达到改善大视角特性的目的,对比图9中的扫描驱动信号G(n)、G(n+1)、G(n+2)的波形还可以发现,相邻两条栅极线的波形没有相互重叠的现象,因此这样的波形是可以应用在电荷共享架构的像素上的,解决了现有的扫描驱动电路与电荷共享架构不兼容的问题。
请参阅图10,是本发明的扫描驱动电路的第二实施例的电路图。所述扫描驱动电路的第二实施例与所述扫描驱动电路的第一实施例的区别在于:所述控制电路13包括第六至第十三可控开关T6-T13,所述第六可控开关T6的控制端连接所述第六可控开关T6的第一端及第八可控开关T8的第一端并接收所述第一时钟信号,所述第六可控开关T6的第二端连接所述第八可控开关T8的控制端及所述第七可控开关T7的第一端,所述第七可控开关T7的控制端连接所述第九可控开关T9的控制端并接收所述上拉控制信号,所述第八可控开关T8的第二端连接所述第十可控开关T10的控制端、第十一可控开关T11的控制端及所述第九可控开关T9的第一端,第十可控开关T10的第一端连接所述第一可控开关T1的第二端,所述第十一可控开关T11的第一端连接所述扫描线,所述第十二可控开关T12的控制端连接所述第十三可控开关T13的控制端并接收所述第三时钟信号,所述第十二可控开关T12的第一端连接所述第一可控开关T1的第二端,所述第十二可控开关T12的第二端接收所述上级级传信号,所述第十三可控开关T13的第一端连接所述扫描线,所述第七可控开关T7、所述第九可控开关T9、所述第十可控开关T10、所述第十一可控开关T11及所述第十三可控开关T13的第二端均接地。
在本实施例中,所述第一至第十三可控开关T1-T13为N型薄膜晶体管。在其他实施例中,所述第一至第十三可控开关T1-T13也可为其他类型的开关,只要能实现本发明的目的即可。
在本实施例中,所述上级级传信号为ST(n-2),所述第一时钟信号为CK,所述第二时钟信号为GCK,所述上拉控制信号为Q(n),所述本级级传信号为ST(n),所述下级级传信号为ST(n+2),所述本级扫描驱动信号为G(n),所述第三时钟信号为XCK。
请继续参阅图11,是本发明的扫描驱动电路的第二实施例的输出波形图。图10是以6CK为例的电路图,所述第一时钟信号CK用于本级级传信号ST(n)的输出,所述第二时钟信号GCK用于扫描驱动信号的输出,图11中的所述第一时钟信号CK的频率更低,是所述第二时钟信号GCK的1/3,所述扫描驱动信号是由三个不连续的脉冲组成,其中第一及第二个脉冲都是用于预充电,第三个脉冲是本级像素充电,下一级扫描驱动电路输出的最后一个脉冲用于给本级像素的Sub区进行电荷共享,图11中相邻两条栅极线的波形也没有脉冲重叠的部分,因此可以用于电荷共享架构的像素驱动。
同样的,也可以采用8CK的扫描驱动信号设计,其电路图可以采用图7或图10的电路结构,此时所述第一时钟信号CK的频率是所述第二时钟信号GCK的频率的1/4,所述扫描驱动电路的扫描驱动信号输出由四个不连续的脉冲组成,第一至第三个脉冲用于预充电,第四个脉冲用于本级像素的充电。
请参阅图12,是本发明一种显示面板的结构示意图。所述显示面板包括前述的扫描驱动电路,所述显示面板的其他器件及功能与现有显示面板的器件及功能相同,在此不再赘述。
所述扫描驱动电路通过所述输入电路、控制电路及输出电路的设计使得所述扫描驱动电路的每一级扫描驱动单元输出的扫描驱动信号波形没有相互重叠的部分,以此实现在保证电荷共享像素的高开口率及不影响所述扫描驱动电路工作可靠性的同时满足电荷共享像素的驱动需求。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种扫描驱动电路,其特征在于,所述扫描驱动电路包括若干级联的扫描驱动单元,每一扫描驱动单元包括:
输入电路,用于接收上级级传信号、第一时钟信号及第二时钟信号并根据接收到的所述上级级传信号、所述第一时钟信号及所述第二时钟信号输出本级级传信号及上拉控制信号;
输出电路,连接所述输入电路,用于从所述输入电路接收信号并根据接收到的信号输出下级级传信号;
控制电路,连接所述输入电路,用于接收第一下拉信号、第二下拉信号及所述上拉控制信号并根据接收到的所述第一下拉信号、所述第二下拉信号及所述上拉控制信号输出扫描驱动信号,或者用于接收所述第一时钟信号、所述上级级传信号、第三时钟信号及所述上拉控制信号并根据所述第一时钟信号、所述上级级传信号、所述第三时钟信号及所述上拉控制信号输出扫描驱动信号;及
扫描线,连接像素单元,用于从所述控制电路接收扫描驱动信号并根据接收到的所述扫描驱动信号控制所述像素单元。
2.根据权利要求1所述的扫描驱动电路,其特征在于,所述输入电路包括第一至第三可控开关及电容,所述第一可控开关的控制端连接所述第一可控开关的第一端并接收所述上级级传信号,所述第一可控开关的第二端连接所述控制电路、所述输出电路及所述第二可控开关的控制端,所述第二可控开关的第一端接收所述第一时钟信号,所述电容的第一端连接所述第二可控开关的控制端并输出所述上拉控制信号,所述第二可控开关的第二端连接所述电容的第二端并输出所述本级级传信号,所述第三可控开关的控制端连接所述第二可控开关的控制端,所述第三可控开关的第一端接收所述第二时钟信号,所述第三可控开关的第二端连接所述扫描线。
3.根据权利要求2所述的扫描驱动电路,其特征在于,所述输出电路包括第四及第五可控开关,所述第四可控开关的控制端与所述第五可控开关的控制端相连并输出所述下级级传信号,所述第四可控开关的第一端连接所述第一可控开关的第二端,所述第五可控开关的第一端连接所述扫描线,所述第四及第五可控开关的第二端均接地。
4.根据权利要求3所述的扫描驱动电路,其特征在于,所述控制电路包括第六至第十七可控开关,所述第六可控开关的控制端连接所述第六可控开关的第一端及第八可控开关的第一端并接收所述第一下拉信号,所述第六可控开关的第二端连接所述第八可控开关的控制端及所述第七可控开关的第一端,所述第七可控开关的控制端连接所述第九可控开关的控制端并接收所述上拉控制信号,所述第八可控开关的第二端连接所述第十可控开关的控制端、第十一可控开关的控制端及所述第九可控开关的第一端,第十可控开关的第一端连接所述第一可控开关的第二端,所述第十一可控开关的第一端连接所述扫描线,所述第十二可控开关的控制端连接所述第十二可控开关的第一端及第十四可控开关的第一端并接收所述第二下拉信号,所述第十二可控开关的第二端连接所述第十四可控开关的控制端及所述第十三可控开关的第一端,所述第十三可控开关的控制端连接所述第十五可控开关的控制端并接收所述上拉控制信号,所述第十四可控开关的第二端连接所述第十六可控开关的控制端、第十七可控开关的控制端及所述第十五可控开关的第一端,第十六可控开关的第一端连接所述第一可控开关的第二端,所述第十七可控开关的第一端连接所述扫描线,所述第七可控开关、所述第九可控开关、所述第十可控开关、所述第十一可控开关、所述第十三可控开关、所述第十五可控开关、所述第十六可控开关及所述第十七可控开关的第二端均接地。
5.根据权利要求3所述的扫描驱动电路,其特征在于,所述控制电路包括第六至第十三可控开关,所述第六可控开关的控制端连接所述第六可控开关的第一端及第八可控开关的第一端并接收所述第一时钟信号,所述第六可控开关的第二端连接所述第八可控开关的控制端及所述第七可控开关的第一端,所述第七可控开关的控制端连接所述第九可控开关的控制端并接收所述上拉控制信号,所述第八可控开关的第二端连接所述第十可控开关的控制端、第十一可控开关的控制端及所述第九可控开关的第一端,第十可控开关的第一端连接所述第一可控开关的第二端,所述第十一可控开关的第一端连接所述扫描线,所述第十二可控开关的控制端连接所述第十三可控开关的控制端并接收所述第三时钟信号,所述第十二可控开关的第一端连接所述第一可控开关的第二端,所述第十二可控开关的第二端接收所述上级级传信号,所述第十三可控开关的第一端连接所述扫描线,所述第七可控开关、所述第九可控开关、所述第十可控开关、所述第十一可控开关及所述第十三可控开关的第二端均接地。
6.根据权利要求1所述的扫描驱动电路,其特征在于,所述第一时钟信号的频率是所述第二时钟信号的频率的1/2,所述扫描驱动信号由两个不连续的脉冲信号构成,其中第一个脉冲信号用于预充电,第二个脉冲信号用于本级像素充电。
7.根据权利要求1所述的扫描驱动电路,其特征在于,所述第一时钟信号的频率是所述第二时钟信号的频率的1/3,所述扫描驱动信号由三个不连续的脉冲信号构成,其中第一及第二个脉冲信号用于预充电,第三个脉冲信号用于本级像素充电。
8.根据权利要求1所述的扫描驱动电路,其特征在于,所述第一时钟信号的频率是所述第二时钟信号的频率的1/4,所述扫描驱动信号由四个不连续的脉冲信号构成,其中第一至第三个脉冲信号用于预充电,第四个脉冲信号用于本级像素充电。
9.根据权利要求4或5所述的扫描驱动电路,其特征在于,所述第一至第十七可控开关为N型薄膜晶体管,或者所述第一至第十三可控开关为N型薄膜晶体管。
10.一种平面显示装置,其特征在于,所述平面显示装置包括如权利要求1-9任一所述的扫描驱动电路。
CN201610519471.2A 2016-07-01 2016-07-01 扫描驱动电路及平面显示装置 Pending CN105957485A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US15/123,764 US10204581B2 (en) 2016-07-01 2016-07-01 Scan driving circuit and flat panel display
CN201610519471.2A CN105957485A (zh) 2016-07-01 2016-07-01 扫描驱动电路及平面显示装置
PCT/CN2016/090784 WO2018000487A1 (zh) 2016-07-01 2016-07-21 扫描驱动电路及平面显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610519471.2A CN105957485A (zh) 2016-07-01 2016-07-01 扫描驱动电路及平面显示装置

Publications (1)

Publication Number Publication Date
CN105957485A true CN105957485A (zh) 2016-09-21

Family

ID=56903133

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610519471.2A Pending CN105957485A (zh) 2016-07-01 2016-07-01 扫描驱动电路及平面显示装置

Country Status (3)

Country Link
US (1) US10204581B2 (zh)
CN (1) CN105957485A (zh)
WO (1) WO2018000487A1 (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106448588A (zh) * 2016-10-09 2017-02-22 深圳市华星光电技术有限公司 Goa驱动电路及液晶显示装置
CN107578757A (zh) * 2017-10-17 2018-01-12 深圳市华星光电技术有限公司 一种goa电路及液晶面板、显示装置
CN108257545A (zh) * 2018-01-04 2018-07-06 友达光电股份有限公司 显示装置及其驱动方法
CN108492788A (zh) * 2018-03-05 2018-09-04 业成科技(成都)有限公司 液晶显示控制装置
CN110349536A (zh) * 2019-04-08 2019-10-18 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN111028798A (zh) * 2019-12-05 2020-04-17 深圳市华星光电半导体显示技术有限公司 Goa电路
CN112136173A (zh) * 2018-05-25 2020-12-25 株式会社半导体能源研究所 显示装置及电子设备

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107481690A (zh) * 2017-08-25 2017-12-15 惠科股份有限公司 画素结构及其应用于显示面板
US10810923B2 (en) * 2018-07-18 2020-10-20 Shenzhen China Star Optoelectronics Technology Co., Ltd. GOA circuit and display panel and display device including the same
CN209343105U (zh) * 2018-12-04 2019-09-03 惠科股份有限公司 一种显示面板和显示装置
CN113990238A (zh) * 2021-12-01 2022-01-28 云谷(固安)科技有限公司 移位寄存器
CN115641803A (zh) * 2022-11-02 2023-01-24 惠州华星光电显示有限公司 栅极驱动电路及显示面板

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102063858A (zh) * 2010-12-06 2011-05-18 友达光电股份有限公司 移位寄存器电路
CN102184719A (zh) * 2010-12-16 2011-09-14 友达光电股份有限公司 运用于电荷分享像素的整合面板型栅极驱动电路
CN102650751A (zh) * 2011-09-22 2012-08-29 京东方科技集团股份有限公司 一种goa电路、阵列基板及液晶显示器件
US20130100007A1 (en) * 2010-07-13 2013-04-25 Sharp Kabushiki Kaisha Shift register and display device having the same
CN104077992A (zh) * 2013-03-29 2014-10-01 北京京东方光电科技有限公司 一种移位寄存器单元、移位寄存器、显示面板以及显示器
CN104332182A (zh) * 2014-10-03 2015-02-04 友达光电股份有限公司 移位寄存装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI413050B (zh) * 2009-03-17 2013-10-21 Au Optronics Corp 高可靠度閘極驅動電路
CN103258494B (zh) * 2013-04-16 2015-10-14 合肥京东方光电科技有限公司 一种移位寄存器、栅极驱动装置和液晶显示装置
CN103426414B (zh) * 2013-07-16 2015-12-09 北京京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN105469763B (zh) * 2015-12-28 2018-09-11 深圳市华星光电技术有限公司 栅极驱动单元、栅极驱动电路及显示装置
CN105489189B (zh) * 2016-02-01 2018-09-18 京东方科技集团股份有限公司 栅极驱动单元、栅极驱动电路及其驱动方法和显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130100007A1 (en) * 2010-07-13 2013-04-25 Sharp Kabushiki Kaisha Shift register and display device having the same
CN102063858A (zh) * 2010-12-06 2011-05-18 友达光电股份有限公司 移位寄存器电路
CN102184719A (zh) * 2010-12-16 2011-09-14 友达光电股份有限公司 运用于电荷分享像素的整合面板型栅极驱动电路
CN102650751A (zh) * 2011-09-22 2012-08-29 京东方科技集团股份有限公司 一种goa电路、阵列基板及液晶显示器件
CN104077992A (zh) * 2013-03-29 2014-10-01 北京京东方光电科技有限公司 一种移位寄存器单元、移位寄存器、显示面板以及显示器
CN104332182A (zh) * 2014-10-03 2015-02-04 友达光电股份有限公司 移位寄存装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106448588A (zh) * 2016-10-09 2017-02-22 深圳市华星光电技术有限公司 Goa驱动电路及液晶显示装置
CN107578757A (zh) * 2017-10-17 2018-01-12 深圳市华星光电技术有限公司 一种goa电路及液晶面板、显示装置
CN108257545A (zh) * 2018-01-04 2018-07-06 友达光电股份有限公司 显示装置及其驱动方法
CN108492788A (zh) * 2018-03-05 2018-09-04 业成科技(成都)有限公司 液晶显示控制装置
CN112136173A (zh) * 2018-05-25 2020-12-25 株式会社半导体能源研究所 显示装置及电子设备
CN110349536A (zh) * 2019-04-08 2019-10-18 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN111028798A (zh) * 2019-12-05 2020-04-17 深圳市华星光电半导体显示技术有限公司 Goa电路
US11159196B1 (en) 2019-12-05 2021-10-26 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Gate driver on array circuit

Also Published As

Publication number Publication date
US20180218696A1 (en) 2018-08-02
WO2018000487A1 (zh) 2018-01-04
US10204581B2 (en) 2019-02-12

Similar Documents

Publication Publication Date Title
CN105957485A (zh) 扫描驱动电路及平面显示装置
CN102982777B (zh) 显示装置的栅极驱动电路
CN107958656B (zh) Goa电路
US9196211B2 (en) Shift register unit, gate driving circuit and display device
CN104835476B (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板
CN105047174B (zh) 移位寄存器单元及其驱动方法、栅极驱动装置以及显示装置
CN104575430B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN103985363B (zh) 栅极驱动电路、tft阵列基板、显示面板及显示装置
CN104332144B (zh) 液晶显示面板及其栅极驱动电路
US9305509B2 (en) Shift register unit, gate driving circuit and display apparatus
CN102654984B (zh) 移位寄存器单元以及栅极驱动电路
CN105185292B (zh) 栅极驱动电路及显示装置
CN106782282A (zh) 移位寄存器、栅极驱动电路、显示面板及驱动方法
KR20200075004A (ko) 액정 디스플레이 패널 및 게이트 구동 회로
CN108932933A (zh) 移位寄存器、栅极驱动电路、显示装置
CN103761954B (zh) 显示面板与栅极驱动器
KR20100039633A (ko) 표시 장치 및 이의 구동 방법
CN105304044B (zh) 液晶显示设备及goa电路
CN103761952B (zh) 一种液晶面板的扫描驱动电路、液晶面板和一种驱动方法
CN103503057A (zh) 扫描信号线驱动电路、具备它的显示装置和扫描信号线的驱动方法
CN202008813U (zh) 薄膜晶体管液晶显示器的栅极驱动器、驱动电路及液晶显示器
CN105489189A (zh) 栅极驱动单元、栅极驱动电路及其驱动方法和显示装置
CN102737586A (zh) 像素电路及其驱动方法
CN106782374A (zh) Goa电路
US10332471B2 (en) Pulse generation device, array substrate, display device, drive circuit and driving method

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20160921