CN102237365B - 一种闪存器件及其制造方法 - Google Patents

一种闪存器件及其制造方法 Download PDF

Info

Publication number
CN102237365B
CN102237365B CN2010101622808A CN201010162280A CN102237365B CN 102237365 B CN102237365 B CN 102237365B CN 2010101622808 A CN2010101622808 A CN 2010101622808A CN 201010162280 A CN201010162280 A CN 201010162280A CN 102237365 B CN102237365 B CN 102237365B
Authority
CN
China
Prior art keywords
conductive layer
grid
dielectric layer
layer
side wall
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2010101622808A
Other languages
English (en)
Other versions
CN102237365A (zh
Inventor
朱慧珑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Microelectronics of CAS
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN2010101622808A priority Critical patent/CN102237365B/zh
Priority to US13/003,585 priority patent/US8829587B2/en
Priority to PCT/CN2010/001434 priority patent/WO2011134127A1/zh
Publication of CN102237365A publication Critical patent/CN102237365A/zh
Application granted granted Critical
Publication of CN102237365B publication Critical patent/CN102237365B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66825Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7881Programmable transistors with only two possible levels of programmation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本发明提供了一种闪存器件以及制造方法,该器件包括:半导体衬底;栅堆叠,形成于所述半导体衬底之上;沟道区,位于所述栅堆叠之下;侧墙,位于所述栅堆叠外侧;以及源/漏区,位于所述沟道区外侧;其中,所述栅堆叠包括:第一栅介质层,位于所述沟道区之上;第一导电层,覆盖所述第一栅介质层的上表面和侧墙的内壁;第二栅介质层,覆盖所述第一导电层的表面;第二导电层,覆盖所述第二导电层的表面。本发明的实施例适用于闪存器件的制造。

Description

一种闪存器件及其制造方法
技术领域
本发明涉及半导体制造领域,尤其涉及一种闪存器件及其制造方法。
背景技术
闪存器件是一种电写入和擦除数据的器件,其通过在控制栅极(Control Gate)、浮置栅极(Floating Gate)和衬底之间设置介质层而形成串联的两个电容器,即使在对器件断电时也能在浮置栅极上保持电荷,以提供存储功能。
为了提高器件的开关性能,希望能够进一步增大控制栅极与浮置栅极之间的电容,以便电压能够尽量集中在浮置栅极与源/漏形成的电容器上。
发明内容
为了能够进一步增大控制栅极与浮置栅极之间的电容,根据本发明的一个方面,提供了一种闪存器件,包括:半导体衬底;栅堆叠,形成于半导体衬底之上;沟道区,位于栅堆叠之下;侧墙,位于栅堆叠外侧;以及源/漏区,位于沟道区外侧;其中,栅堆叠包括:第一栅介质层,位于沟道区之上;第一导电层,覆盖第一栅介质层的上表面和侧墙的内壁;第二栅介质层,覆盖第一导电层的表面;第二导电层,覆盖第二导电层的表面。
根据本发明的另一方面,提供了一种制造闪存器件的方法,包括以下步骤:提供半导体衬底;在半导体衬底上形成牺牲栅堆叠、所述牺牲栅堆叠外侧的侧墙以及所述侧墙外侧的源/漏区,所述牺牲栅堆叠包括第一栅介质层和牺牲栅极;去除所述牺牲栅极以在所述侧墙内壁形成第一开口;覆盖所述第一开口的底部和侧壁,依次淀积第一导电层、第二栅介质层和第二导电层,并对它们进行刻蚀以形成栅堆叠。
在这个方法中,优选地,所述牺牲栅堆叠中,在所述第一栅介质层和牺牲栅极之间进一步包括刻蚀保护层,刻蚀保护层可以与后面的第一导电层材料相同,用于保护第一栅介质层。
在上述方案的基础上,优选地,第一栅介质层和第二栅介质层可以为Al2O3、HfO2、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、SiO2或Si3N4中的任一种或多种的组合。
第一导电层和第二导电层可以由包括TiN、TaN、Ti、Ta、Cu、Al、或多晶Si中的任一种或多种的组合形成。
根据本发明实施例提供的闪存器件,由于第一导电层和第二栅介质层覆盖栅介质层与侧墙的侧壁依次淀积形成,大大增加了控制栅极与浮置栅极之间的电容的正对面积,因此可以获得更大的电容,实现更好的开关性能。
附图说明
根据示例实施例的描述,本发明的这些和其他目的和优点方面将变得显而易见。在附图中,相同的附图标记指示相同或相似的部分。
图1~10示出了根据本发明的闪存器件制造方法的各步骤中器件结构的剖面图。
具体实施方式
以下,通过附图中示出的具体实施例来描述本发明。但是应该理解,这些描述只是示例性的,而并非要限制本发明的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本发明的概念。
在附图中示出了根据本发明实施例的层结构示意图。这些图并非是按比例绘制的,其中为了清楚的目的,放大了某些细节,并且可能省略了某些细节。图中所示出的各种区域、层的形状以及它们之间的相对大小、位置关系仅是示例性的,实际中可能由于制造公差或技术限制而有所偏差,并且本领域技术人员根据实际所需可以另外设计具有不同形状、大小、相对位置的区域/层。
如图1所示,在半导体衬底110(例如,可以是Si衬底)的上表面淀积厚度为2~5nm的第一栅介质层120,第一栅介质层120可以是氧化铝(Al2O3)、氧化铪(HfO2),氧化铪硅(HfSiO),氮氧化铪硅(HfSiON),氧化铪钽(HfTaO),氧化铪钛(HfTiO),氧化铪锆(HfZrO),氧化硅(SiO2)或氮化硅(Si3N4)中的一种或多种的组合。这里的半导体衬底110是经过处理的,例如包括原始掺杂以及在半导体衬底上形成氧化物、氮化物等保护层,这些工艺可以参考MOS管制造的基本流程。
在第一栅介质层120上淀积刻蚀保护层130,刻蚀保护层130可以包括由TiN、TaN、Ti、Ta、Al、Cu、Co、Ni或多晶Si中任一种或多种的组合形成,或者还可以包括Ta2C、HfN、HfC、TiC、MoN、MoC、TaTbN、TaErN、TaYbN、TaSiN、TaAlN、TiAlN、TaHfN、TiHfN、HfSiN、MoSiN、MoAlN、Mo、Ru、RuO2、RuTax、NiTax以及其他金属,目的是为了保护下面的第一栅介质层不在工艺中被破坏。在刻蚀保护层130上淀积多晶硅层140用于形成牺牲栅极。保护层130不是必须的,也可以直接在第一栅介质层120上形成牺牲栅极。
接下来,如图2所示,在多晶硅层140上涂敷光刻胶层,并根据栅极的形状对光刻胶层图案化,以形成图案化的光刻胶层210。
利用图案化的光刻胶层210作为掩膜,对多晶硅层140和保护层130进行反应离子蚀刻RIE以形成刻蚀后的刻蚀保护层131以及牺牲栅极141。然后去除图案化的光刻胶层210,如图3所示。其中刻蚀保护层131形成闪存器件的浮置栅极的一部分,这一部分不一定在这一步中形成,也可以在后面淀积第一导电层时形成。
当然在本发明的其它实施例中,在这个刻蚀步骤中也可以进一步将第一栅介质层120进行刻蚀。这里优选先不刻蚀第一栅介质层120。
然后,如图4所示,以牺牲栅堆叠为掩膜,对硅衬底110执行低能离子注入(LDD),以形成轻掺杂源/漏区(或称为源/漏延伸区)。还可以利用大角度注入在硅衬底110中形成Halo区。在第一栅介质层120和牺牲栅极141上淀积氧化层或氮化物层,例如Si3N4等,对该氧化物层或氮化物层进行刻蚀,从而形成栅极侧墙420。然后,利用具有栅极侧墙420的牺牲栅堆叠作为掩膜蚀刻第一栅介质层120并进行常规离子注入,以得到第一栅介质层121和源/漏区。之后,可以在1000℃左右条件下进行5s的活化退火,从而激活源/漏区。
之后,在源/漏区上淀积一层Ti、W或Co等金属,在高温下进行退火,从而形成源/漏区的金属硅化物接触510和牺牲栅极141上方的金属硅化物接触520,能够有效减小源/漏的接触电阻。
为了进一步保护源/漏区,可以在已经形成部分器件结构的半导体衬底上淀积一氮化物薄层。
然后,如图6所示,在半导体衬底以及其上的器件表面淀积层间介质层610,例如SiO2或者其它的磷硅玻璃、硼磷硅玻璃等材料,并对层间介质层610进行化学机械抛光,直到暴露牺牲栅极141的上表面上的金属硅化物接触520。
接着,如图7所示,进行蚀刻以去除包含硅化物接触520的牺牲栅极141,以形成第一开口,暴露刻蚀保护层131。
应当注意,形成包括源区、漏区、栅极侧墙、栅介质层和牺牲栅极的半导体结构的工艺是本领域的公知技术,以上所描述的过程仅仅是一个示例而不应被理解为对本发明的限制。本领域技术人员可以理解,可以使用本领域已知的其他任何方法形成上述半导体结构。
然后,如图8所示,在半导体衬底上淀积第一导电层材料,可以是包括TiN、TaN、Ti、Ta、Cu、Al、Co、Ni或多晶Si中任一种或多种的组合,优选厚度为5~20nm的第一金属层810。第一导电层810在第一开口内形成一个U型开口,称之为第二开口。原先形成的刻蚀保护层131与第一导电层的材料可以相同,能够形成一体结构,因此在图9中我们将刻蚀保护层131省略,直接用第一导电层810表示,后面的图10也相同。
在第一导电层810上淀积第二栅介质层820,第二栅介质层820可以是包括氧化铝(Al2O3)、氧化铪(HfO2),氧化铪硅(HfSiO),氮氧化铪硅(HfSiON),氧化铪钽(HfTaO),氧化铪钛(HfTiO),氧化铪锆(HfZrO),氧化硅(SiO2)或氮化硅(Si3N4)中的一种或多种的组合,优选采用高k介质材料,厚度为5~20nm。第二栅介质层820在第二开口内形成一个U型开口,称之为第三开口。
在第二栅介质层820上淀积第二导电层830,第二导电层的材料可以与第一导电层的材料相同,优选为TiN。第二导电层830填满了上述第三开口。
参照图8,在淀积第一导电层810、第二栅介质层820和第二导电层830时,优选淀积在整个半导体衬底上,后面刻蚀形成栅堆叠时,可以选择刻蚀范围的大小。
本领域普通技术人员可以采用任何已知的适当淀积和蚀刻工艺执行以上步骤。
然后,在第二导电层830上涂敷光刻胶层,并根据控制栅极的形状对其图案化,以形成图案化的光刻胶层910。以图案化的光刻胶层910为掩膜对第二导电层830、第二栅介质层820和第一导电层810进行RIE刻蚀处理,以形成控制栅极831、第二栅介质层821和浮置栅极811,如图9所示。
在刻蚀中需要注意的是,刻蚀后的栅堆叠的顶部宽度大于第一开口的宽度,一方面是为了进一步增大控制栅极831和浮置栅极811之间形成的电容器的正对面积,另一方面,较宽的栅堆叠有利于减小栅极电阻,从而提高器件性能。
最后,如图10所示,去除图案化的光刻胶层910,以得到根据本发明实施例的闪存器件。
至此,得到了根据本发明实施例的一个闪存器件结构,如图10所示,包括:
半导体衬底110;栅堆叠,形成于半导体衬底110之上;沟道区150,位于栅堆叠之下;侧墙420,位于栅堆叠外侧;以及源/漏区,位于沟道区150外侧。
其中,该栅堆叠包括:第一栅介质层121,位于沟道区150之上;第一导电层811,覆盖第一栅介质层121的上表面和侧墙420的内壁;第二栅介质层821,覆盖第一导电层811的表面;第二导电层831,覆盖第二导电层821的表面,并可将821上方形成的开口填满。
在上述的结构中,其中,第一导电层811作为闪存器件的浮置栅极,第二导电层831作为闪存器件的控制栅极。
在上述的结构中,优选地,源/漏区中可以有金属硅化物接触510。
优选地,第一栅介质层121、第二栅介质层821可以为Al2O3、HfO2、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、SiO2或Si3N4中的任一种或多种的组合,优选采用高k栅介质材料,从而能够有效保证控制栅极与浮置栅极之间的耦合。;第一导电层811和第二导电层831可以由包括TiN、TaN、Ti、Ta、Al、Cu、Co、Ni或多晶Si中的任一种或多种的组合形成。
优选地,栅堆叠的顶部宽度大于沟道区150的沟道长度。其中,第一导电层延伸到侧墙420两侧,顶部宽度大于沟道区150的沟道长度;第二栅介质层821延伸到侧墙420两侧,顶部宽度大于沟道区150的沟道长度;第二导电层831的顶部延伸到侧墙420两侧,宽度大于沟道区150的沟道长度。这样做的目的一方面是为了进一步增大控制栅极831和浮置栅极811之间形成的电容器的正对面积,另一方面,较宽的栅堆叠有利于减小栅极电阻,从而提高器件性能。
根据本发明的实施例得到的闪存器件,大大增加了控制栅极与浮置栅极之间的正对面积,增大了控制栅极、第二栅介质层与浮置栅极形成的电容器的容量,从而将电压大部转移到浮置栅极与源/漏形成的电容上,使得器件的开关性能得到改善,另外由于栅堆叠的面积大大增加,因此减小了栅极电阻,改善了器件的电流性能。
上面的描述仅用于说明本发明的实施方式,而并非要限制本发明的范围。本领域的技术人员应该理解,本发明的范围由所附权利要求限定。不脱离本发明的精神和原理的任何修改或局部替换,均应落入本发明的范围之内。

Claims (16)

1.一种闪存器件,包括:半导体衬底;栅堆叠,形成于所述半导体衬底之上;沟道区,位于所述栅堆叠之下;侧墙,位于所述栅堆叠外侧;以及源/漏区,位于所述沟道区外侧;
其中,所述栅堆叠包括:
第一栅介质层,位于所述沟道区之上;
第一导电层,覆盖所述第一栅介质层的上表面和侧墙的内壁;
第二栅介质层,覆盖所述第一导电层的表面;
第二导电层,覆盖所述第二栅介质层的表面,
其中所述第一导电层位于所述侧墙之上的宽度大于所述沟道区的沟道长度。
2.根据权利要求1所述的闪存器件,所述第一栅介质层为Al2O3、HfO2、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、SiO2和Si3N4中的任一种或多种的组合。
3.根据权利要求1所述的闪存器件,所述第二栅介质层为Al2O3、HfO2、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、SiO2和Si3N4中的任一种或多种的组合。
4.根据权利要求1所述的闪存器件,所述第一导电层由包括TiN、TaN、Ti、Ta、Al、Cu、Ci、Ni或多晶Si中的任一种或多种的组合形成。
5.根据权利要求1所述的闪存器件,所述第二导电层由包括TiN、TaN、Ti、Ta、Al、Cu、Co、Ni或多晶Si中的任一种或多种的组合形成。
6.根据权利要求1所述的闪存器件,所述第二栅介质层位于所述侧墙之上的宽度大于所述沟道区的沟道长度。
7.根据权利要求6所述的闪存器件,所述第二导电层位于所述侧墙之上的宽度大于所述沟道区的沟道长度。
8.根据权利要求1至5中任一项所述的闪存器件,所述第一导电层、第二栅介质层和第二导电层位于所述侧墙之上的宽度相同,且大于所述沟道区的沟道长度。
9.一种制造闪存器件的方法,包括:
提供半导体衬底;
在所述半导体衬底上形成牺牲栅堆叠、所述牺牲栅堆叠外侧的侧墙以及所述侧墙外侧的源/漏区,所述牺牲栅堆叠包括第一栅介质层和牺牲栅极;
去除所述牺牲栅极以在所述侧墙内壁形成第一开口;
覆盖所述第一开口的底部和侧壁,依次淀积第一导电层、第二栅介质层和第二导电层,并对它们进行刻蚀以形成栅堆叠,
其中,在淀积所述第一导电层、第二栅介质层和第二导电层时,淀积的范围大于所述第一开口;
刻蚀后留下的第一导电层、第二栅介质层和第二导电层位于所述侧墙之上的宽度大于所述第一开口。
10.根据权利要求9所述的方法,其中,所述牺牲栅堆叠中,所述第一栅介质层和牺牲栅极之间进一步包括刻蚀保护层,所述刻蚀保护层用于保护第一栅介质层。
11.根据权利要求10所述的方法,其中,所述刻蚀保护层与所述第一导电层的材料相同。
12.根据权利要求9所述的方法,其中,在形成第一开口时,还包括去除所述第一栅介质层,并重新淀积一层栅介质层。
13.根据权利要求9所述的方法,其中,在形成栅堆叠之前,在所述侧墙外围淀积绝缘介质层,并进行平坦化处理至所述牺牲栅极的顶部露出。
14.根据权利要求9所述的方法,其中,淀积所述第一导电层、第二栅介质层和第二导电层包括:
覆盖所述第一开口的表面形成第一导电层,所述第一导电层在第一开口内形成第二开口;
覆盖所述第二开口的表面形成第二栅介质层,所述第二栅介质层在第二开口内形成第三开口;
覆盖所述第三开口形成第二导电层。
15.根据权利要求9至14中任一项所述的方法,其中,所述第一栅介质层为Al2O3、HfO2、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、SiO2和Si3N4中的任一种或多种的组合。
16.根据权利要求9至14中任一项所述的方法,其中,所述第一导电层和第二导电层由包括TiN、TaN、Ti、Ta、Al、Cu、Co、Ni或多晶Si中的任一种或多种的组合形成。
CN2010101622808A 2010-04-28 2010-04-28 一种闪存器件及其制造方法 Active CN102237365B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN2010101622808A CN102237365B (zh) 2010-04-28 2010-04-28 一种闪存器件及其制造方法
US13/003,585 US8829587B2 (en) 2010-04-28 2010-09-19 Flash memory device and manufacturing method of the same
PCT/CN2010/001434 WO2011134127A1 (zh) 2010-04-28 2010-09-19 一种闪存器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010101622808A CN102237365B (zh) 2010-04-28 2010-04-28 一种闪存器件及其制造方法

Publications (2)

Publication Number Publication Date
CN102237365A CN102237365A (zh) 2011-11-09
CN102237365B true CN102237365B (zh) 2013-01-02

Family

ID=44860744

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010101622808A Active CN102237365B (zh) 2010-04-28 2010-04-28 一种闪存器件及其制造方法

Country Status (3)

Country Link
US (1) US8829587B2 (zh)
CN (1) CN102237365B (zh)
WO (1) WO2011134127A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103811318B (zh) * 2012-11-08 2016-08-31 中芯国际集成电路制造(上海)有限公司 一种半导体器件及其制备方法
CN104183473B (zh) * 2013-05-21 2017-07-14 中芯国际集成电路制造(上海)有限公司 金属栅极晶体管的形成方法及半导体器件
CN108109900B (zh) * 2016-11-24 2021-04-09 中芯国际集成电路制造(上海)有限公司 半导体装置及其制造方法
CN111785723B (zh) * 2020-07-24 2023-07-11 上海华虹宏力半导体制造有限公司 一种分栅式存储器的制造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5801415A (en) * 1996-05-16 1998-09-01 Taiwan Semiconductor Manufacturing Company Ltd. Non-volatile-memory cell for electrically programmable read only memory having a trench-like coupling capacitors
CN1591873A (zh) * 2003-08-28 2005-03-09 力晶半导体股份有限公司 快闪存储单元、快闪存储单元阵列及其制造方法
CN1734774A (zh) * 2004-08-13 2006-02-15 东部亚南半导体株式会社 非易失性存储器及其制造方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2810161B1 (fr) * 2000-06-09 2005-03-11 Commissariat Energie Atomique Memoire electronique a architecture damascene et procede de realisation d'une telle memoire
CN1172365C (zh) * 2001-03-29 2004-10-20 华邦电子股份有限公司 一种叠层栅快闪存储单元及其制造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5801415A (en) * 1996-05-16 1998-09-01 Taiwan Semiconductor Manufacturing Company Ltd. Non-volatile-memory cell for electrically programmable read only memory having a trench-like coupling capacitors
CN1591873A (zh) * 2003-08-28 2005-03-09 力晶半导体股份有限公司 快闪存储单元、快闪存储单元阵列及其制造方法
CN1734774A (zh) * 2004-08-13 2006-02-15 东部亚南半导体株式会社 非易失性存储器及其制造方法

Also Published As

Publication number Publication date
US8829587B2 (en) 2014-09-09
US20120018791A1 (en) 2012-01-26
CN102237365A (zh) 2011-11-09
WO2011134127A1 (zh) 2011-11-03

Similar Documents

Publication Publication Date Title
US10497788B2 (en) Semiconductor devices and fabricating methods thereof
US10615257B2 (en) Patterning method for nanosheet transistors
US8907431B2 (en) FinFETs with multiple threshold voltages
CN108243625A (zh) 具有金属栅极的分裂栅极非易失性闪存存储器单元及其制造方法
CN102544098B (zh) Mos晶体管及其形成方法
US10832955B2 (en) Methods and structures for forming uniform fins when using hardmask patterns
US9159798B2 (en) Replacement gate process and device manufactured using the same
CN103383918A (zh) 具有金属栅极的半导体结构及其制作方法
CN108878529A (zh) 半导体器件及其制造方法
US9412851B2 (en) Method for fabricating semiconductor device including a patterned multi-layered dielectric film with an exposed edge
CN102237365B (zh) 一种闪存器件及其制造方法
CN107591438A (zh) 半导体器件及其形成方法
US9543203B1 (en) Method of fabricating a semiconductor structure with a self-aligned contact
US9318567B2 (en) Fabrication method for semiconductor devices
US10090398B2 (en) Manufacturing method of patterned structure of semiconductor
CN103117296A (zh) 金属氧化物半导体晶体管与其形成方法
CN107346730B (zh) 改善半导体器件性能的方法
US9142677B2 (en) FinFET having gate in place of sacrificial spacer source/drain mask
CN102543745A (zh) 半导体器件的形成方法
US9054210B2 (en) Method of fabricating semiconductor device
US10388570B2 (en) Substrate with a fin region comprising a stepped height structure
CN111200011B (zh) 半导体器件及其形成方法
TW201344792A (zh) 一種具有金屬閘極之半導體結構暨其製作方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant