CN102148007A - 显示器件和电子装置 - Google Patents

显示器件和电子装置 Download PDF

Info

Publication number
CN102148007A
CN102148007A CN2011100343050A CN201110034305A CN102148007A CN 102148007 A CN102148007 A CN 102148007A CN 2011100343050 A CN2011100343050 A CN 2011100343050A CN 201110034305 A CN201110034305 A CN 201110034305A CN 102148007 A CN102148007 A CN 102148007A
Authority
CN
China
Prior art keywords
drive circuit
line drive
signal
scan line
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2011100343050A
Other languages
English (en)
Inventor
国森隆志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display West Inc
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN102148007A publication Critical patent/CN102148007A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)

Abstract

在此公开了显示器件和电子装置。所述显示器件包括:切换元件,其针对每一个像素形成;栅线,其连接至所述切换元件;第一扫描线驱动电路和第二扫描线驱动电路,其连接至所述栅线;以及控制单元,其在正常情况下控制所述第一扫描线驱动电路输出用于驱动所述切换元件的信号,并且控制所述第二扫描线驱动电路的输出进入高阻状态。

Description

显示器件和电子装置
技术领域
本发明涉及显示器件和电子装置,具体地,涉及具有与多条栅线中的每一条均连接的多个扫描线驱动电路的显示器件和电子装置。
背景技术
在现有技术中,具有与多条栅线中的每一条均连接的多个扫描线驱动电路的显示器件和电子装置已公开(例如,参见PCT申请No.6-505606的日本待审专利申请公开翻译)。
在PCT申请No.6-505606的日本待审专利申请公开翻译中,已经公开了这样的显示器件:其包括多条选择线(栅线);第一选择线扫描器(扫描线驱动电路),其连接至每条选择线的一端;以及第二选择线扫描器(扫描线驱动电路),其连接至每条选择线的另一端。在该显示器件中,在第一选择线扫描器和第二选择线扫描器同时受到驱动时,信号同时输出至一条选择线。据此,即使在第一选择线扫描器和第二选择线扫描器中的任何一个中产生缺陷时,仍可以驱动显示器件。从而,可以改善显示器件的成品率。
然而,在PCT申请No.6-505606的日本待审专利申请公开翻译中,为了同时驱动第一选择线扫描器和第二选择线扫描器,需要用于驱动两个选择线扫描器的功率。为此,存在功耗增加的问题。
由此,在现有技术中,已经推荐了用于解决上面提到的问题的技术(参见日本待审专利申请公开No.2006-343746)。在日本待审专利申请公开No.2006-343746中,已经公开了如下的显示器件,其包括:多条栅线;主栅驱动单元(扫描线驱动电路),其连接至每条栅线的一端;以及副栅驱动单元(扫描线驱动电路),其通过每条栅线的另一端中安装的切换单元而连接。在这种显示器件中,切换单元在正常情况下维持在截止状况(OFF状态),并被配置为按照需要导通副栅驱动单元和栅线。另外,当在主栅驱动单元中产生缺陷时,副栅驱动单元和栅线通过使得切换单元进入导通状态(ON状态)而相互连接,信号从副栅驱动单元输出至栅线。
发明内容
然而,在日本待审专利申请公开No.2006-343746的显示器件中,由于用于截止或导通栅线和副栅驱动单元的切换单元针对每一条栅线安装,因此存在的问题在于电路配置变得复杂。
期望提供可以在抑制功耗增加的同时改善成品率并简化电路配置的显示器件和电子装置。
根据本发明的一实施例,提供一种显示器件,其包括:切换元件,其针对每一个像素形成在第一衬底的液晶层侧的表面上;栅线,其连接至所述切换元件;第一扫描线驱动电路和第二扫描线驱动电路,其连接至所述栅线;以及控制单元,其在正常情况下控制所述第一扫描线驱动电路以输出用于驱动所述切换元件的信号,并且控制所述第二扫描线驱动电路的输出以进入高阻状态。
在该显示器件中,根据本发明的实施例,控制单元可以控制所述第一扫描线驱动电路在正常情况下输出驱动所述切换元件的信号,并且控制所述第二扫描线驱动电路的输出以进入高阻状态,以使得当输出来自所述第一扫描线驱动电路的信号时,不输出来自所述第二扫描线驱动电路的信号。据此,不同于从所述第一扫描线驱动电路和所述第二扫描线驱动电路二者同时输出信号的情况,可以抑制功耗的增加。另外,所述控制单元可以控制所述第二扫描线驱动电路的输出以进入高阻状态,以使得可以不从所述第二扫描线驱动电路输出信号。据此,不同于在所述第二扫描线驱动电路和每一条栅线之间安装切换单元以使得信号不从所述第二扫描线驱动电路输出的情况,可以简化电路配置。
在该显示器件中,根据本发明的实施例,优选的是,当来自所述第一扫描线驱动电路的输出信号异常时,所述控制单元控制所述第一扫描线驱动电路的输出以进入高阻状态,并且所述第二扫描线驱动电路被配置为执行切换控制以便输出驱动所述切换元件的信号。由于此配置,当所述第一扫描线驱动电路未受到正常驱动(异常)时,可以将显示器件视为有缺陷的产品,并且可以使用受到正常驱动的所述第二扫描线驱动电路,而不是受到异常驱动的所述第一扫描线驱动电路,以使得可以将显示器件视为无缺陷的产品。另外,当所述第一扫描线驱动电路的寿命由于所述第一扫描线驱动电路的恶化而已经届满时,所述第一扫描线驱动电路可以切换至所述第二扫描线驱动电路,以使得可以从所述第二扫描线驱动电路输出用于驱动所述切换元件的信号。据此,显示器件的寿命可以加倍。
在这种情况下,优选的是,配置所述第一扫描线驱动电路,以使得将用于输出驱动所述切换元件的信号的信号输入至所述第一扫描线驱动电路,并将用于使得输出进入高阻状态的信号输入至所述第二扫描线驱动电路。进一步,当来自所述第一扫描线驱动电路的输出信号异常时,所述控制单元可执行如下的切换控制:通过将输入至所述第一扫描线驱动电路的信号和输入至所述第二扫描线驱动电路的信号切换至彼此,以使用第二扫描线驱动电路而不使用第一扫描线驱动电路。由于这种配置,可以使用受到正常驱动的所述第二扫描线驱动电路,而不是受到异常驱动的所述第一扫描线驱动电路,以使得驱动所述切换元件的信号可以从受到正常驱动的所述第二扫描线驱动电路输出。
在包括被配置为输入信号的所述第一扫描线驱动电路和所述第二扫描线驱动电路的显示器件中,优选的是,通过将输入至所述第一扫描线驱动电路的信号当中的至少时钟信号固定为处于截止电位,所述控制单元控制所述第一扫描线驱动电路以防止受到驱动,以便所述第一扫描线驱动电路的输出进入高阻状态。由于这种配置,仅通过将时钟信号切换至OFF电位,可以易于防止输出来自所述第一扫描线驱动电路的信号。
在这种情况下,优选的是,通过将输入至所述第一扫描线驱动电路的信号当中的时钟信号和扫描线使能信号两者固定为处于截止电位,所述控制单元控制所述第一扫描线驱动电路以防止受到驱动,以便所述第一扫描线驱动电路的输出进入高阻状态。由于这种配置,仅通过将时钟信号和扫描线使能信号切换至OFF电位,可以易于防止输出来自所述第一扫描线驱动电路的信号。具体地,可以通过仅使用预定信号而不添加额外的电路而取得高阻状态。
在包括被配置为输入信号的所述第一扫描线驱动电路和所述第二扫描线驱动电路的显示器件中,优选的是,所述第一扫描线驱动电路和所述第二扫描线驱动电路中的每一个均包括据连接至所述栅线的晶体管,其中经由所述栅线输出信号,并且通过将输入至所述第一扫描线驱动电路的晶体管的栅极电极的信号固定为处于OFF电位,控制单元控制连接至栅线的晶体管以进入截止状态,以便所述第一扫描线驱动电路的输出进入高阻状态。由于这种配置,仅通过将输入至所述第一扫描线驱动电路的晶体管的栅极电极的信号切换至OFF电位,可以易于防止输出来自所述第一扫描线驱动电路的信号。
在根据本发明实施例的显示器件中,优选的是,控制单元被配置为确定来自所述第一扫描线驱动电路和所述第二扫描线驱动电路中任一个的输出信号是否异常。由于这种配置,可以确定所述第一扫描线驱动电路和所述第二扫描线驱动电路中任何一个是否受到正常驱动。
根据本发明的另一实施例,提供了包括所述显示器件的电子装置,其具有上述配置中的任何一个。由于这种配置,可以获得包括所述显示器件的、可以在抑制功耗增加的同时改善成品率并简化电路配置的电子装置。
附图说明
图1是图示根据本发明实施例的液晶显示装置的平面视图;
图2是图示根据本发明实施例的液晶显示装置的框图;
图3是图示根据本发明实施例的扫描线驱动电路的主扫描线驱动电路和副扫描线驱动电路的配置的框图;
图4是图示根据本发明实施例的扫描线驱动电路的V扫描器块的配置的等效电路图;
图5是图示在根据本发明实施例的扫描线驱动电路的主扫描线驱动电路和副扫描线驱动电路之间执行的切换操作的流程图;
图6是图示根据本发明实施例的扫描线驱动电路的主扫描线驱动电路和副扫描线驱动电路的操作的时序图;
图7是图示使用根据本发明实施例的液晶显示器件的电子装置的第一示例的图;
图8是图示使用根据本发明实施例的液晶显示器件的电子装置的第二示例的图;
图9是图示使用根据本发明实施例的液晶显示器件的电子装置的第三示例的图;
图10是图示根据本发明实施例的液晶显示器件的修改示例的图;以及
图11是图示根据本发明实施例的液晶显示器件的V扫描器块的电路配置的修改示例的等效电路图。
具体实施方式
下文结合附图详细描述本发明的实施例。
将参考图1到4详细描述根据本发明实施例的液晶显示器件100的配置。
如图1所示,根据本发明实施例的液晶显示器件100包括:显示单元4,其具有一对薄膜晶体管(TFT)衬底1、对向衬底2和多个像素3;驱动集成电路(IC)5,其用于驱动液晶显示器件100;主扫描线驱动电路6,其安装在TFT衬底1和副扫描线驱动电路7的外表面;以及柔性印刷电路8(FPC),其将各种信号输出至驱动IC 5。进一步,液晶显示器件100是本发明的“显示器件”的示例。另外,主扫描线驱动电路6是本发明的“第一扫描线驱动电路”的示例,并且副扫描线驱动电路7是本发明的“第二扫描线驱动电路”的示例。
另外,显示单元4包括沿着X方向延伸的多条栅线9以及沿着Y方向延伸并与栅线9基本上正交的多条数据线10。进一步,多条栅线9中的每一条均连接至主扫描线驱动电路6和副扫描线驱动电路7。在沿着TFT衬底1的Y方向安装的同时,多条栅线9从Y1方向一侧到Y2方向一侧以第一条线、第二条线、...、第N条线和第N+1条线的顺序布置。进一步,像素3安装在栅线9和数据线10相互交叉的区域。进一步,用于切换的薄膜晶体管11安装在像素3中。进一步,薄膜晶体管11是本发明的“切换元件”的示例。薄膜晶体管11的源极电极(S)连接至数据线10,薄膜晶体管11的栅极电极(G)连接至栅线9。另外,薄膜晶体管11的漏极电极(D)连接至像素电极12。进一步,对向电极14安装为经由液晶层13而面向像素电极12。
另外,如图2所示,驱动IC 5包括信号生成电路15和扫描线驱动电路控制单元16。进一步,扫描线驱动电路控制单元16是本发明的“控制单元”的示例。信号生成电路15生成H电平VDD电位、L电平VBB电位、STV信号(开始信号)、脉冲整形CLK1(时钟1)信号和CLK2(时钟2)信号(即,CLK1信号的反相信号),并且将生成的信号输出至扫描线驱动电路控制单元16。另外,扫描线驱动电路控制单元16控制主扫描线驱动电路6和副扫描线驱动电路7以输出VSW信号(扫描线使能信号)、CKL1信号、CLK2信号、STV信号和VBB电位。进一步,将连接至主扫描线驱动电路6和副扫描线驱动电路7的栅线9当中的有助于显示的栅线9(最后一条线)所输出的信号(VOUT,参见图1)输出(反馈)至扫描线驱动电路控制单元16。
如图3所示,主扫描线驱动电路6和副扫描线驱动电路7中的每一个均输出信号,并包括用于将该信号传送至下一级的多个V扫描器块17。进一步,V扫描器块17是本发明的“扫描线驱动电路单元”的示例。多个V扫描器块17中的每一个均连接至栅线9的第一条线、第二条线、...、第N条线和第N+1条线。进一步,连接至第一条线的栅线9的V扫描器块17图示为V扫描器块(1),连接至第二条线的栅线9的V扫描器块17图示为V扫描器块(2),连接至第N条线的栅线9的V扫描器块17图示为V扫描器块(N),并且连接至第N+1条线的栅线9的V扫描器块17图示为V扫描器块(N+1)。进一步,主扫描线驱动电路6的V扫描器块17和副扫描线驱动电路7的V扫描器块17具有相同的电路配置。
另外,主扫描线驱动电路6和副扫描线驱动电路7中每一个的V扫描器块17包括输入CLK1信号的CLK1端、输入CLK2信号的CLK2端、输入VDD电位或VBB电位的VSW端、输入STV信号的STV端和SET端、用于将信号输出到栅线9的OUT端、以及输入来自下一级的V扫描器块17的OUT端的信号的RESET端。
另外,如图2所示那样,有助于主扫描线驱动电路6和副扫描线驱动电路7的每一个的V扫描器块17的显示的第N条线(最后一条线)所输出的信号(VOUT)甚至输出(反馈)至扫描线驱动电路控制单元16。已反馈的信号的量值是否正常(信号的量值是否在信号的预定量值范围内)由扫描线驱动电路控制单元16确定。进一步,信号的预定量值范围例如是小于大约-10V或大于大约+15V的范围。从而,当输出的信号的量值在小于大约-10V或大于大约+15V的范围之外时,将信号的量值确定为正常,而当信号的量值在小于大约-10V或大于大约+15V的范围之内时,将信号的量值确定为异常。
另外,关于V扫描器块17的详细配置,如图4所示那样,由八个n沟道晶体管和两个电容器配置V扫描器块17。确切地,V扫描器块17包括具有晶体管Tr1的第一上拉控制单元、具有晶体管Tr2的第二上拉控制单元、具有晶体管Tr3和电容器C1的上拉驱动单元、具有晶体管Tr4的下拉驱动单元以及具有晶体管Tr5、晶体管Tr6、晶体管Tr7、晶体管Tr8和电容器C2的下拉保持单元。进一步,晶体管Tr1到Tr8具有由非晶硅形成的活性层(activelayer)。
晶体管Tr1的源极电极(S)连接至VSW端。进一步,晶体管Tr1的栅极电极(G)连接至SET端。进一步,将STV信号(开始信号)输入至V扫描器块17的SET端,并且将前一级的V扫描器块17的OUT端所输出的信号输入至第二条线之后的V扫描器块17的SET端。进一步,晶体管Tr1的漏极电极(D)连接至晶体管Tr2的源极电极(S)、晶体管Tr3的栅极电极(G)、电容器C1的一个电极、晶体管Tr5的源极电极(S)和晶体管Tr7的栅极电极(G)。
晶体管Tr2的栅极电极(G)连接至RESET端。进一步,将下一级的V扫描器块17的OUT端所输出的信号输入至RESET端。进一步,晶体管Tr2的漏极电极(D)连接至晶体管Tr4的源极电极(S)、晶体管Tr5的漏极电极(D)、晶体管Tr6的源极电极(S)、晶体管Tr7的源极电极(S)、晶体管Tr8的源极电极(S)以及VBB端。
晶体管Tr3的源极电极(S)连接至CLK1端和电容器C2的一个电极。进一步,晶体管Tr3的漏极电极(D)连接至电容器C1的另一电极、晶体管Tr4的漏极电极(D)、晶体管Tr6的漏极电极(D)和OUT端(栅线9)。
晶体管Tr4的栅极电极(G)连接至CLK2端。进一步,晶体管Tr5的栅极电极(G)连接至晶体管Tr6的栅极电极(G)、晶体管Tr7的漏极电极(D)、晶体管Tr8的漏极电极(D)以及电容器C2的另一电极。进一步,晶体管Tr8的栅极电极(G)连接至STV端。进一步,将开始信号输入至STV端。
下文参考图3到5,详细描述扫描线驱动电路控制单元的主扫描线驱动电路和副扫描线驱动电路的控制操作。
根据本发明的实施例,在正常情况下使用主扫描线驱动电路6而不使用副扫描线驱动电路7。从而,信号从主扫描线驱动电路6的OUT端输出,并且由于副扫描线驱动电路7处于高阻状态(Hi-z状况(浮空状态)),因而信号不从副扫描线驱动电路7的OUT端输出。确切地,关于与主扫描线驱动电路6的第一条线的栅线9连接的V扫描器块17(1)(参见图3),如图5所示,在步骤S1,将H电平VDD电位输入至V扫描器块17的VSW端,将时钟信号的CLK1信号输入至CLK1端,将CLK2信号输入至CLK2端,将VBB电位输入至VBB端,并且将STV信号(开始信号)输入至STV端和SET端。这里,将在稍后描述主扫描线驱动电路6的详细操作。进一步,信号从OUT端输入至第一条线的栅线9,从而驱动显示单元4的薄膜晶体管11。进一步,将从OUT端输出的信号输入至下一级(V扫描器块(2))的SET端,并且将从(V扫描器块(2))的OUT端输出的信号输入至(V扫描器块(N))的SET端。这样,将从每一个V扫描器块17输出的信号依次传送至下一级的V扫描器块17。
另外,在此实施例中,不同于上述主扫描线驱动电路6,在与副扫描线驱动电路7的第一条线的栅线9连接的V扫描器块(1)(参见图3)中,将L电平VBB电位(OFF电位)在正常情况下输入至VSW端、CLK1端和CLK2端。这里,将在稍后描述副扫描线驱动电路7的详细操作。据此,由于与副扫描线驱动电路7的第一条线的栅极9连接的V扫描器块(1)进入高阻状态,因此信号不从OUT端输出至第一条线的栅线9。
接下来,在步骤S2,信号从主扫描线驱动电路6的最后一条线(第N条线)的V扫描器块17输出至扫描线驱动电路控制单元16,并且确定输出的信号是否正常。随后,扫描线驱动电路控制单元16确定输出的信号是否在近似-10V到+15V之间的范围之外。随后,当确定输出的信号处于近似-10V到+15V之间的范围之外时,确定输出的信号是否正常,并且重复执行步骤S2的控制操作。另外,在步骤S2,当输出的信号处于近似-10V到+15V之间的范围之内时,确定输出的信号异常,步骤S3开始。
接下来,在步骤S3,当输出的信号异常时,扫描线驱动电路控制单元16控制输入至主扫描线驱动电路6的信号以切换到输入至副扫描线驱动电路7的信号/从输入至副扫描线驱动电路7的信号切换。从而,在异常时,使用副扫描线驱动电路7,而不使用主扫描线驱动电路6。随后,来自主扫描线驱动电路6的输出进入高阻状态,从而信号不从主扫描线驱动电路6输出,而是信号从副扫描线驱动电路7输出。确切地,将L电平信号(OFF电位)的VBB输入至主扫描线驱动电路6的V扫描器块17的VSW端、CLK1端和CLK2端。另一方面,将H电平VDD电位输入至副扫描线驱动电路7的V扫描器块17的VSW端,将时钟信号的CLK1信号输入至CLK1端,并将CLK1信号的反相信号的CLK2信号输入至CLK2端。据此,控制来自主扫描线驱动电路6的OUT端的输出以进入高阻状态。从而,控制信号以防止从主扫描线驱动电路6的OUT端输出。另一方面,将H电平VDD电位输入至副扫描线驱动电路7的V扫描器块17的VSW端,将时钟信号的CLK1信号输入至CLK1端,而将CLK1信号的反相信号的CLK2信号输入至CLK2端,从而将用于驱动显示单元4的薄膜晶体管11的信号从副扫描线驱动电路7的OUT端输出至栅线9。随后步骤S4开始。
接下来,在步骤S4,信号从副扫描线驱动电路7的最后一条线(第N条线)的V扫描器块17输出至扫描线驱动电路控制单元16,并且确定输出的信号是否正常。随后,扫描线驱动电路控制单元16确定输出的信号是否在近似-10V到+15V之间的范围之外。随后,当确定输出的信号处于近似-10V到+15V之间的范围之外时,确定输出的信号是否正常,并且重复执行步骤S4的控制操作。进一步,在步骤S4,当确定输出的信号处于近似-10V到+15V之间的范围之内时,确定输出的信号异常,并且步骤S5开始。随后,主扫描线驱动电路6和副扫描线驱动电路7两者均被确定为异常,液晶显示器件100被确定是缺陷产品。随后结束控制操作。
下文参照图4到6,描述上述主扫描线驱动电路6和副扫描线驱动电路7的详细操作。
首先,像上述扫描线驱动电路控制单元16的控制操作的步骤S1那样,在正常情况下将用于输出驱动薄膜晶体管11(其安装在显示单元4的像素3中)的信号的信号输入至主扫描线驱动电路6。确切地,在图4所示的主扫描线驱动电路6的第一条线的V扫描器块17中,将H电平STV信号在图6所示的时间A输入至晶体管Tr8,从而晶体管Tr8进入导通状态。为此,由于将L电平VBB电位输入至晶体管Tr5的栅极电极(G)以及晶体管Tr6的栅极电极(G),因此晶体管Tr5和晶体管Tr6进入截止状态。
同时,将H电平SET信号输入至晶体管Tr1的栅极电极(G),从而晶体管Tr1进入导通状况。为此,将H电平VSW(VDD电位)通过节点N1输入至晶体管Tr3的栅极电极(G)和晶体管Tr7的栅极电极(G),从而晶体管Tr3和晶体管Tr7进入导通状态。随后,L电平CLK1信号通过晶体管Tr3从OUT端输出至栅线9。进一步,电容器C1的一个电极进入H电平,并开始充电操作。
另外,在图6所示的时间A,将H电平CLK2信号输入至晶体管Tr4的栅极电极(G),从而晶体管Tr4进入导通状态。为此,L电平VBB电位通过晶体管Tr4从OUT端输出至栅线9。进一步,将L电平RESET信号输入至晶体管Tr2的栅极电极(G),并且晶体管Tr2处于截止状态。
接下来,在主扫描线驱动电路6的第一条线的V扫描器块17中,将L电平STV信号在图6所示的时间B输入至晶体管Tr8(如图4所示),从而晶体管Tr8进入截止状态。同时,将L电平SET信号输入至晶体管Tr1的栅极电极(G),从而晶体管Tr1进入截止状态。进一步,在晶体管Tr3中,将在时间A充电的电容器C1所存储的信号输入至晶体管Tr3的栅极电极(G)以及晶体管Tr7的栅极电极(G),从而晶体管Tr3和晶体管Tr7保持处于导通状态。在此例子中,将L电平VBB电位输入至晶体管Tr5的栅极电极(G)和晶体管Tr6的栅极电极(G),从而晶体管Tr5和晶体管Tr6进入截止状态。随后,H电平CLK1信号通过晶体管Tr3从OUT端输出至栅线9。为此,输出的信号驱动显示单元4的像素3中安装的薄膜晶体管11。进一步,将输出信号输入至下一级的V扫描器块17的SET端。进一步,将与最后一条线(第N条线)的栅线9连接的V扫描器块17所输出的信号输入至扫描线驱动电路控制单元16。
另外,由于将L电平CLK2信号输入至晶体管Tr4的栅极电极(G),因此晶体管Tr4进入截止状态。进一步,将H电平VSW(VDD电位)输入至处于截止状态的晶体管Tr1的源极电极(S)。进一步,将L电平RESET信号输入至晶体管Tr2的栅极电极(G),并且晶体管Tr2处于截止状态。
接下来,在主扫描线驱动电路6的第一条线的V扫描器块17中,将L电平STV信号在图6所示的时间C输入至晶体管Tr8(如图4所示),从而晶体管Tr8进入截止状态。同时,将L电平SET信号输入至晶体管Tr1的栅极电极(G),从而晶体管Tr1进入截止状态。进一步,将L电平CLK1信号输入至晶体管Tr3的源极电极(S)。进一步,将H电平CLK2信号输入至晶体管Tr4的栅极电极(G),从而晶体管Tr4进入导通状态。随后,将L电平VBB电位经由晶体管Tr4从OUT端输出至栅线9。
另外,将H电平VSW(VDD电位)输入至处于截止状态的晶体管Tr1的源极电极(S)。进一步,将从第二条线(下一级)的V扫描器块17输出的H电平RESET信号输入至晶体管Tr2的栅极电极(G),从而晶体管Tr2进入导通状态。随后,将L电平VBB电位通过晶体管Tr2输入至晶体管Tr5的源极电极(S)、晶体管Tr7的栅极电极(G)和晶体管Tr3的栅极电极(G)。为此,晶体管Tr3和晶体管Tr7进入截止状态。进一步,第二条线之后的扫描操作与所述第一条线的扫描操作相同。
另外,像所述控制操作的步骤S1那样,在正常情况下将用于使得输出进入高阻状态的信号输入至副扫描线驱动电路7。确切地,在图4所示的副扫描线驱动电路7的第一条线的V扫描器块17中,将H电平STV信号在图6所示的时间A输入至晶体管Tr8,从而晶体管Tr8进入导通状态。为此,由于通过晶体管Tr8将L电平VBB电位输入至晶体管Tr5的栅极电极(G)以及晶体管Tr6的栅极电极(G),因此晶体管Tr5和晶体管Tr6进入截止状态。同时,由于将H电平SET信号输入至晶体管Tr1的栅极电极(G),因此晶体管Tr1进入导通状况。为此,由于将L电平VSW(VDD电位)通过晶体管Tr1和节点N1输入至晶体管Tr3的栅极电极(G)和晶体管Tr7的栅极电极(G),因此晶体管Tr3和晶体管Tr7进入截止状态。
另外,将L电平CLK1信号(VBB电位)输入至处于截止状态的晶体管Tr3的源极电极(S)。进一步,将L电平CLK2信号(VBB电位)输入至晶体管Tr4的栅极电极(G),从而晶体管Tr4进入截止状态。如上所述,晶体管Tr3、晶体管Tr4和晶体管Tr6进入截止状态,从而从OUT端(其连接至晶体管Tr3的漏极电极(D)、晶体管Tr4的漏极电极(D)和晶体管Tr6的漏极电极(D))输出至栅线9的信号进入高阻状态(浮空)。为此,副扫描线驱动电路7进入不从OUT端输出信号的状态。进一步,将L电平RESET信号输入至晶体管Tr2的栅极电极(G),从而晶体管Tr2进入截止状态。
接下来,在图6所示的时间B和C,在与副扫描线驱动电路7的第一条线的栅线9连接的V扫描器块17中,将L电平STV信号输入至晶体管Tr8,从而晶体管Tr8进入截止状态(如图4所示)。进一步,其他副扫描线驱动电路7在时间B和C的操作与副扫描线驱动电路7在时间A的那些操作相同。进一步,V扫描器块17的第二条线之后的操作与V扫描器块17的第一条线的那些操作相同。
接下来,在正常情况下,像上述控制操作的步骤S2那样,由扫描线驱动电路控制单元16确定与主扫描线驱动电路6当中的最后一条线(第N条线)的栅线9连接的V扫描器块17所输出的信号是否正常。随后,当确定输出的信号不正常(异常)时,像上述控制操作的步骤S3那样,控制输入至主扫描线驱动电路6的信号而向/从输入至副扫描线驱动电路7的信号进行切换。确切地,在切换(异常)之后,将L电平CLK1信号(VBB电位)、L电平CLK2信号(VBB电位)和L电平VSW(VBB电位)输入至主扫描线驱动电路6,将脉冲整形CLK1信号(时钟信号)和CLK1信号的反相信号的CLK2信号(时钟信号)以及H电平VSW(VDD信号)输入至副扫描线驱动电路7。
随后,在异常情况下,在图4所示的主扫描线驱动电路6中,V扫描器块17的OUT端的输出进入高阻状态,从而信号不输出至栅线9。进一步,在副扫描线驱动电路7中,信号从V扫描器块17的OUT端输出至栅线9,并且驱动显示单元4的像素3中安装的薄膜晶体管11。进一步,输出至与副扫描线驱动电路7的最后一条线(第N条线)相连接的栅线9的信号输出至扫描线驱动电路控制单元16,并且像上述控制操作的步骤S4那样,确定输出的信号是否正常。随后,当确定输出的信号异常时,像上述控制操作的步骤S5那样,确定主扫描线驱动电路6和副扫描线驱动电路7两者有缺陷,从而确定液晶显示器件100有缺陷。
在此实施例中,在正常的情况下,控制扫描线驱动电路控制单元16以使得主扫描线驱动电路6输出用于驱动薄膜晶体管11的信号,并且使得副扫描线驱动电路7的输出进入高阻状态。据此,不同于信号从主扫描线驱动电路6和副扫描线驱动电路7两者同时输出的情况,当信号从主扫描线驱动电路6输出时,信号不从副扫描线驱动电路7输出,使得可以抑制功耗的增加。另外,扫描线驱动电路控制单元16控制未使用的主扫描线驱动电路6或副扫描线驱动电路7的输出,使得其进入高阻状态,从而信号不从未使用的主扫描线驱动电路6或副扫描线驱动电路7输出。为此,例如,将切换单元安装在未使用的主扫描线驱动电路6或副扫描线驱动电路7与每条栅线9之间,从而不同于不输出来自未使用的主扫描线驱动电路6或副扫描线驱动电路7的信号的情况,可以简化电路配置。
另外,在此实施例中,如上所述,当来自主扫描线驱动电路6的输出信号异常时,扫描线驱动电路控制单元16控制主扫描线驱动电路6的输出进入高阻状态,并且副扫描线驱动电路7执行切换控制以使得输出驱动薄膜晶体管11的信号。为此,当主扫描线驱动电路6受到不正常驱动(异常驱动)时,将液晶显示器件100视为缺陷产品,并且可以使用受到正常驱动的副扫描线驱动电路7(而不是受到异常驱动的主扫描线驱动电路6),从而可以将液晶显示器件100视为无缺陷产品。进一步,当主扫描线驱动电路6的寿命由于其恶化而届满时,将主扫描线驱动电路6切换至副扫描线驱动电路7,从而从副扫描线驱动电路7输出驱动薄膜晶体管11的信号。据此,液晶显示器件100的寿命可以加倍。
另外,在此实施例中,如上所述,当来自主扫描线驱动电路6的输出信号异常时,扫描线驱动电路控制单元16在输入至主扫描线驱动电路6的信号和输入至副扫描线驱动电路7的信号之间进行切换,从而执行切换控制以使得使用副扫描线驱动电路7而不使用主扫描线驱动电路6。为此,可以使用受到正常驱动的副扫描线驱动电路7(而不是受到异常驱动的主扫描线驱动电路6),从而驱动薄膜晶体管11的信号可以从受到正常驱动的副扫描线驱动电路7输出。
另外,在此实施例中,如上所述,通过将输入至未使用的主扫描线驱动电路6或副扫描线驱动电路7的扫描线使能信号(VSW信号)以及时钟信号(CLK1信号和CLK2信号)固定为处于OFF电位(L电平),扫描线驱动电路控制单元16控制未使用的主扫描线驱动电路6或副扫描线驱动电路7以防止被驱动,从而控制未使用的主扫描线驱动电路6或副扫描线驱动电路7的输出以进入高阻状态。为此,通过仅将扫描线使能信号(VSW信号)以及时钟信号(CLK1信号和CLK2信号)切换至OFF电位(L电平),易于防止输出来自未使用的主扫描线驱动电路6或副扫描线驱动电路7的信号。具体地,通过仅使用预定信号而不添加额外的电路,可以进入高阻状态。
另外,根据本发明的实施例,如上所述,当从使用的主扫描线驱动电路6或副扫描线驱动电路7的最后一条线的V扫描器块17输出的信号的量值在-10V到+15V之间的范围内时,扫描线驱动电路控制单元16将其确定为不正常,从而可以确定使用的主扫描线驱动电路6或副扫描线驱动电路7是否受到输出信号量值的正常驱动。
(应用)
图7到9是用于描述使用根据本发明实施例的上述液晶显示器件100的电子装置的第一示例到第三示例的图。参考图7到9,详细描述使用根据本发明实施例的液晶显示器件100的电子装置。
如图7到9所示,根据本发明实施例的液晶显示器件100可以用于作为第一示例的个人计算机200(PC)、作为第二示例的移动电话300、作为第三示例的个人数字助理(PDA)400等。
关于图7的第一示例的PC 200,根据本发明实施例的液晶显示器件100可以用于输入单元210(如,键盘)、显示屏幕220等。关于图8的第二示例的移动电话300,根据本发明实施例的液晶显示器件100可以用于显示屏幕310。关于图9的第三示例的PDA 400,根据本发明实施例的液晶显示器件100可以用于显示屏幕410。
进一步,本发明的各实施例仅仅是示例,而不是限制性的。本发明的范围通过权利要求书的范围表示,不通过上述实施例的描述,并且所述权利要求书范围内的以及具有与所述权利要求等效意义的所有变化均被包括。
例如,在上述实施例中,将液晶显示器件用作本发明显示器件的示例;然而,本发明不限于此。例如,作为本发明的显示器件,可以使用不同于液晶显示器件的有机EL器件等。
另外,在上述实施例中,将主扫描线驱动电路应用于本发明的第一扫描线驱动电路,将副扫描线驱动电路应用于本发明的第二扫描线驱动电路;然而,本发明不限于此。例如,副扫描线驱动电路可应用于本发明的第一扫描线驱动电路,主扫描线驱动电路可应用于本发明的第二扫描线驱动电路。
另外,在上述实施例中,图示了使用晶体管和电容器的副扫描线驱动电路的配置,以使得副扫描线驱动电路的输出进入高阻状态;然而,本发明不限于此。例如,可以通过使用晶体管和电容器以外的元件而使得副扫描线驱动电路的输出进入高阻状态。
另外,在上述实施例中,作为使得本发明的副扫描线驱动电路的输出进入高阻状态的示例,区分了VSW信号、CLK1信号和CLK2信号(其输入至主扫描线驱动电路的V扫描器块和副扫描线驱动电路的V扫描器块的每一个);然而,本发明不限于此。例如,可以区分VSW信号、CLK1信号和CLK2信号以外的信号,以便副扫描线驱动电路的输出可以进入高阻状态。
另外,在上述实施例中,作为确定从V扫描器块输出的信号是否正常的示例,确定输出信号是否在-10V到+15V之间的范围内;然而,本发明不限于此。例如,从V扫描器块输出的信号可以在-10V到+15V之间的范围之外。
另外,在上述实施例中,主扫描线驱动电路和副扫描线驱动电路逐一布置;然而,本发明不限于此。例如,像图10所示的修改示例的液晶显示器件100a那样,除了主扫描线驱动电路6和副扫描线驱动电路7之外,还可以布置主扫描线驱动电路6a和副扫描线驱动电路7a。在这种情况下,奇数线(第一条线、第三条线...)的栅线9连接至主扫描线驱动电路6和副扫描线驱动电路7,而偶数线(第二条线、第四条线..)的栅线9a连接至主扫描线驱动电路6a和副扫描线驱动电路7a。
另外,在上述实施例中,V扫描器块17由八个晶体管和两个电容器构成;然而,本发明不限于此。例如,像图11所示的修改示例的V扫描器块17a那样,V扫描器块17a可以由六个晶体管(晶体管Tr11、Tr12、T13、Tr14、Tr15和Tr16)和单个电容器(C11)构成。例如,在使用扫描线驱动电路的情况下,当将H电平时钟信号输入至V扫描器块17a的CLK1端,将L电平时钟信号输入至CLK2端,将H电平时钟信号输入至VSW端(SET端)并且将L电平VBB电位输入至VBB端时,驱动显示单元的像素中安装的薄膜晶体管的信号从OUT端输出。进一步,在未使用扫描线驱动电路的情况下,将L电平OFF电位输入至V扫描器块17a的CLK1端、CLK2端、VSW端(SET端)和VBB端。在这种情况下,由于晶体管Tr16进入截止状态,因此信号不输入至晶体管Tr11的栅极电极。据此,从晶体管Tr11输出至OUT端的信号可以进入高阻状态。进一步,由于晶体管Tr13进入截止状态,因此信号不输入至晶体管Tr12的栅极电极。据此,从晶体管Tr12输出至OUT端的信号可以进入高阻状态。
本申请包含与2010年2月9日向日本专利局提交的日本优先权专利申请JP 2010-026238中公开的主题有关的主题,其全部内容通过引用的方式合并在此。
本领域的技术人员应当理解,依据设计要求或其它因素,可以出现各种修改、组合、部分组合和变更,只要它们落在所附权利要求及其等价物的范围内即可。

Claims (8)

1.一种显示器件,包括:
切换元件,其针对每一个像素形成;
栅线,其连接至所述切换元件;
第一扫描线驱动电路和第二扫描线驱动电路,其连接至所述栅线;以及
控制单元,其在正常情况下控制所述第一扫描线驱动电路以输出用于驱动所述切换元件的信号,并且控制所述第二扫描线驱动电路的输出以进入高阻状态。
2.根据权利要求1所述的显示器件,其中,当来自所述第一扫描线驱动电路的输出信号异常时,所述控制单元控制所述第一扫描线驱动电路的输出以进入高阻状态,并且所述第二扫描线驱动电路执行切换控制以便输出驱动所述切换元件的信号。
3.根据权利要求2所述的显示器件,
其中,将用于输出驱动所述切换元件的信号的信号输入至所述第一扫描线驱动电路,
将用于使得输出进入高阻状态的信号输入至所述第二扫描线驱动电路,并且
当来自所述第一扫描线驱动电路的输出信号异常时,所述控制单元执行如下的切换控制:通过将输入至所述第一扫描线驱动电路的信号和输入至所述第二扫描线驱动电路的信号彼此切换,以使用第二扫描线驱动电路而不使用第一扫描线驱动电路。
4.根据权利要求3所述的显示器件,其中,通过将输入至所述第一扫描线驱动电路的信号当中的至少时钟信号固定为处于截止电位,所述控制单元控制所述第一扫描线驱动电路以防止受到驱动,以便所述第一扫描线驱动电路的输出进入高阻状态。
5.根据权利要求4所述的显示器件,其中,通过将输入至所述第一扫描线驱动电路的信号当中的时钟信号和扫描线使能信号两者都固定为处于截止电位,所述控制单元控制所述第一扫描线驱动电路以防止受到驱动,以便所述第一扫描线驱动电路的输出进入高阻状态。
6.根据权利要求3至5中任一所述的显示器件,其中,所述第一扫描线驱动电路和所述第二扫描线驱动电路中的每一个均包括连接至所述栅线的晶体管,其中经由所述栅线输出信号,并且
通过将输入至所述第一扫描线驱动电路的晶体管的栅极电极的信号固定为处于截止电位,控制单元控制连接至所述栅线的晶体管以进入截止状态,以便所述第一扫描线驱动电路的输出进入高阻状态。
7.如权利要求1至6中任一所述的显示器件,其中,所述控制单元确定来自所述第一扫描线驱动电路和所述第二扫描线驱动电路中任一个的输出信号是否异常。
8.一种电子装置,其包括权利要求1到7中任一所述的显示器件。
CN2011100343050A 2010-02-09 2011-02-01 显示器件和电子装置 Pending CN102148007A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010026238A JP2011164328A (ja) 2010-02-09 2010-02-09 表示装置および電子機器
JP026238/10 2010-02-09

Publications (1)

Publication Number Publication Date
CN102148007A true CN102148007A (zh) 2011-08-10

Family

ID=44353339

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011100343050A Pending CN102148007A (zh) 2010-02-09 2011-02-01 显示器件和电子装置

Country Status (3)

Country Link
US (1) US20110193831A1 (zh)
JP (1) JP2011164328A (zh)
CN (1) CN102148007A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104183222A (zh) * 2013-05-23 2014-12-03 三菱电机株式会社 显示装置
CN107464519A (zh) * 2017-09-01 2017-12-12 上海天马微电子有限公司 移位寄存单元、移位寄存器、驱动方法、显示面板和装置
CN108364618A (zh) * 2018-03-14 2018-08-03 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
WO2021212556A1 (zh) * 2020-04-20 2021-10-28 深圳市华星光电半导体显示技术有限公司 显示驱动电路及显示装置
CN113823236A (zh) * 2020-06-19 2021-12-21 凸版印刷株式会社 移位寄存器及显示装置

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104425035B (zh) * 2013-08-29 2017-07-28 北京京东方光电科技有限公司 移位寄存器单元、移位寄存器及显示装置
CN104537970B (zh) * 2014-11-27 2017-03-15 上海天马微电子有限公司 栅极驱动单元、栅极驱动电路及驱动方法、显示装置
CN104575429A (zh) * 2015-01-30 2015-04-29 合肥京东方光电科技有限公司 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN105206218B (zh) * 2015-10-29 2018-01-02 上海天马微电子有限公司 栅极驱动电路、级联栅极驱动电路以及级联栅极驱动电路的驱动方法
KR102549718B1 (ko) 2015-12-28 2023-07-03 삼성디스플레이 주식회사 터치 표시 장치 및 이의 제조 방법
CN105976787B (zh) * 2016-07-22 2018-09-04 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法和显示装置
CN106409207A (zh) * 2016-10-27 2017-02-15 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106486047B (zh) * 2017-01-03 2019-12-10 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
US11328681B2 (en) 2017-07-24 2022-05-10 Sharp Kabushiki Kaisha Display device and drive method thereof
JP7168368B2 (ja) * 2018-07-26 2022-11-09 Tianma Japan株式会社 表示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1877688A (zh) * 2005-06-07 2006-12-13 三星电子株式会社 显示设备
CN101105918A (zh) * 2006-07-13 2008-01-16 三菱电机株式会社 图像显示装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3283257B2 (ja) * 1991-02-28 2002-05-20 トムソン−エルセデ 走査装置用の冗長シフトレジスタ
JP3210432B2 (ja) * 1992-08-17 2001-09-17 株式会社東芝 液晶表示装置
JPH07152014A (ja) * 1993-11-29 1995-06-16 Sanyo Electric Co Ltd 画像表示装置のドライバ回路
JP3203971B2 (ja) * 1994-08-19 2001-09-04 ソニー株式会社 表示素子
KR100195276B1 (ko) * 1995-12-01 1999-06-15 윤종용 구동회로를 내장한 액정 표시장치 및 그 구동방법
DE69820226T2 (de) * 1997-10-31 2004-10-21 Seiko Epson Corp Elektrooptische vorrichtung und elektronisches gerät
US6191770B1 (en) * 1997-12-11 2001-02-20 Lg. Philips Lcd Co., Ltd. Apparatus and method for testing driving circuit in liquid crystal display
JP2000131708A (ja) * 1998-10-27 2000-05-12 Fujitsu Ltd 液晶表示装置
JP4659180B2 (ja) * 2000-07-12 2011-03-30 シャープ株式会社 表示装置
JP2003216126A (ja) * 2002-01-25 2003-07-30 Toshiba Corp 駆動回路、電極基板及び平面表示装置
US6747503B2 (en) * 2002-04-08 2004-06-08 Exar Corporation CMOS transmission gate with high impedance at power off
JP4656870B2 (ja) * 2004-06-25 2011-03-23 株式会社半導体エネルギー研究所 半導体表示装置及び電子機器
US7332742B2 (en) * 2004-06-29 2008-02-19 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus
KR101133768B1 (ko) * 2005-03-07 2012-04-09 삼성전자주식회사 표시 장치
JP5154033B2 (ja) * 2005-06-07 2013-02-27 三星電子株式会社 表示装置
KR20070076293A (ko) * 2006-01-18 2007-07-24 삼성전자주식회사 액정 표시 장치 및 그의 복구 방법
TWI360094B (en) * 2007-04-25 2012-03-11 Wintek Corp Shift register and liquid crystal display
CN102144253B (zh) * 2008-10-10 2013-07-03 夏普株式会社 显示装置及其驱动方法
TWI375831B (en) * 2009-02-10 2012-11-01 Au Optronics Corp Display device and repairing method therefor

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1877688A (zh) * 2005-06-07 2006-12-13 三星电子株式会社 显示设备
CN101105918A (zh) * 2006-07-13 2008-01-16 三菱电机株式会社 图像显示装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104183222A (zh) * 2013-05-23 2014-12-03 三菱电机株式会社 显示装置
CN104183222B (zh) * 2013-05-23 2017-01-04 三菱电机株式会社 显示装置
CN107464519A (zh) * 2017-09-01 2017-12-12 上海天马微电子有限公司 移位寄存单元、移位寄存器、驱动方法、显示面板和装置
US10650716B2 (en) 2017-09-01 2020-05-12 Shanghai Tianma Micro-electronics Co., Ltd. Shift register unit, shift register, driving method, display panel and display apparatus
CN108364618A (zh) * 2018-03-14 2018-08-03 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
WO2021212556A1 (zh) * 2020-04-20 2021-10-28 深圳市华星光电半导体显示技术有限公司 显示驱动电路及显示装置
CN113823236A (zh) * 2020-06-19 2021-12-21 凸版印刷株式会社 移位寄存器及显示装置
CN113823236B (zh) * 2020-06-19 2023-04-07 凸版印刷株式会社 移位寄存器及显示装置

Also Published As

Publication number Publication date
JP2011164328A (ja) 2011-08-25
US20110193831A1 (en) 2011-08-11

Similar Documents

Publication Publication Date Title
CN102148007A (zh) 显示器件和电子装置
JP3446209B2 (ja) 液晶表示装置、液晶表示装置の駆動方法、および液晶表示装置の検査方法
CN100476941C (zh) 驱动移位寄存器的方法、移位寄存器、具有移位寄存器的液晶显示设备
CN109473069B (zh) 栅极驱动电路和显示面板
JP5074712B2 (ja) シフトレジスタ及びこれを備える表示装置
CN102654968B (zh) 移位寄存器、栅极驱动器及显示装置
CN101488310B (zh) 检测信号线缺陷的驱动电路及使用该驱动电路的检测方法
CN102054454B (zh) 液晶显示设备及其驱动方法
CN103021313A (zh) 传送数据方法、传送数据的驱动器电路和显示驱动器装置
JP4102309B2 (ja) 表示駆動制御システム
US20180226132A1 (en) Shift register and operation method thereof
KR101769400B1 (ko) 게이트 구동 장치 및 이를 포함하는 표시 장치
US20130069930A1 (en) Shift register, scanning signal line drive circuit, and display device
US20070245193A1 (en) Liquid crystal display and shift register unit thereof
JP2010015125A (ja) 液晶表示装置用ゲートドライバ及びその修理方法
CN105528988A (zh) 一种栅极驱动电路、触控显示面板及显示装置
US7551156B2 (en) Liquid crystal display device
CN105096780A (zh) 基板电路及显示面板的信号测试电路
CN101339733A (zh) 显示装置
WO2002017007A1 (fr) Afficheur à cristaux liquides et appareil électronique pourvu de cet afficheur
JP2010026517A (ja) 表示モジュール及びその駆動方法
JP2012112960A (ja) マルチチャネル半導体装置及びそれを具備したディスプレイ装置
KR101205769B1 (ko) 액정표시장치와 그 게이트구동회로
US11900873B2 (en) Display panels, methods of driving the same, and display devices
KR101432827B1 (ko) 액정표시장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
ASS Succession or assignment of patent right

Owner name: JAPAN DISPLAY WEST INC.

Free format text: FORMER OWNER: SONY CORPORATION

Effective date: 20121108

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20121108

Address after: Aichi

Applicant after: Japan display West Co.,Ltd.

Address before: Tokyo, Japan

Applicant before: Sony Corp.

C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20110810