CN101911487B - 锁存电路装置的条件控制的系统和方法 - Google Patents
锁存电路装置的条件控制的系统和方法 Download PDFInfo
- Publication number
- CN101911487B CN101911487B CN2009801019229A CN200980101922A CN101911487B CN 101911487 B CN101911487 B CN 101911487B CN 2009801019229 A CN2009801019229 A CN 2009801019229A CN 200980101922 A CN200980101922 A CN 200980101922A CN 101911487 B CN101911487 B CN 101911487B
- Authority
- CN
- China
- Prior art keywords
- latch
- reset
- circuit
- output
- coupled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/037—Bistable circuits
Landscapes
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
一种电路装置包括用以接收复位控制信号的第一输入及耦合至锁存器的输出的第二输入。所述电路装置还包括逻辑电路,其适合于响应于接收到所述复位控制信号而基于所述输出的状态有条件地复位所述锁存器。
Description
技术领域
本发明大体上涉及锁存电路装置的条件控制的系统及方法。
背景技术
一般而言,例如同步锁存器及异步锁存器以及触发器类型逻辑存储元件等顺序电路元件表示电路装置的基本构建块。锁存器可包括一对反相器,其交叉耦合以建立双稳态装置,所述双稳态装置可存储表示零或一的值。通过将例如反相器、与非(NAND)门及或(OR)门等其他逻辑门耦合至锁存器,可建立更复杂的逻辑电路。
可在电路内的多种位置处单独或以存储元件阵列来使用所述存储元件。例如,可在电路中使用所述存储元件以临时存储数据位,例如在接口处或在处理器内的执行级的输入或输出处接收到的数据位。在后续处理执行之前,通常需要将存储元件复位至后续操作之前的已知状态。对于处理器的执行单元的输出处的存储元件而言,可能需要在每一执行循环之前复位每一存储元件。所述复位操作可包括断定存储元件的复位输入处的逻辑高电压电平。
不幸地,逻辑高电压电平(亦即,复位信号)的断定导致非所要的功率耗散,所述功率耗散可由归因于导线迹线及切换晶体管的寄生电容产生。因此,需要经过改进的锁存器复位电路。
发明内容
在特定实施例中,揭示一种电路装置,其包括接收复位控制信号的第一输入,及响应于锁存器的输出的第二输入。所述电路装置进一步包括逻辑电路,其适合于响应于在所述第一输入处接收到所述复位控制信号基于所述第二输入有条件地复位所述锁存器。
在另一特定实施例中,揭示一种方法,其包括:接收复位信号,所述复位信号指示多个锁存器的复位操作;及检测与所述多个锁存器中的每一者相关联的状态值。所述方法还包括响应于所述复位信号基于所述检测到的状态值选择性地复位所述多个锁存器中的一些但非全部。
在又一特定实施例中,揭示一种电路装置,其包括适合于存储数据的多个锁存电路。所述多个锁存电路中的每一者包括锁存器输出。所述电路装置进一步包括多个反馈路径。所述多个反馈路径中的每一者耦合至与所述多个锁存电路中的相应锁存电路相关联的相应锁存器输出。所述电路装置还包括响应于所述多个反馈路径中的每一者的逻辑电路。所述逻辑电路适合于响应于由所述多个反馈路径提供的值选择性地复位所述多个锁存电路中的一者或一者以上。
在再一特定实施例中,揭示一种通信装置,其包括数字信号处理器,及易失性存储器,所述易失性存储器耦合至所述数字信号处理器且包括多个锁存电路装置。所述通信装置进一步包括复位逻辑电路,其耦合至所述易失性存储器且响应于来自所述多个锁存电路装置的反馈以选择性地复位所述锁存电路装置中的一些但非全部。
提供由基于相应输出状态值选择性地复位锁存器的条件复位逻辑电路的实施例提供的一个特定优点在于,减小了整体功率消耗。另外,由于每一复位操作可在电源电路处引入波动电流事件,因此减小复位操作的数目可带来功率波动电流事件的整体减小。
提供另一特定优点在于,减小的功率消耗可允许便携式装置的较长电池寿命。或者,减小的功率消耗允许制造商在不使装置的整体便携性降级的情况下利用较低廉(亦即,较短寿命)电池。
提供另一特定优点在于,减小了交叉耦合噪声。通过有条件地复位锁存器中的每一者,不必在同一时间复位邻近锁存器。因此,可减小交叉耦合噪声,且还可减小解耦电容器的数目。
本发明的其他方面、优点及特征在审阅包括以下章节的整个申请案之后将变得显而易见:【附图说明】、【具体实施方式】及【权利要求书】。
附图说明
图1为包括有条件地复位锁存电路的条件复位逻辑电路的电路装置的实施例的框图;
图2为包括有条件地复位锁存电路的条件复位逻辑电路的系统的实施例的图;
图3为包括有条件地复位多个锁存电路的条件复位控制逻辑电路的系统的实施例的图;
图4为有条件地控制数据锁存电路的方法的特定说明性实施例的流程图;以及
图5为包括电路装置的无线通信装置的说明性实施例的框图,所述电路装置具有有条件地复位多个锁存电路的条件复位控制逻辑电路。
具体实施方式
参看图1,描绘电路装置100,其包括数据锁存器102及条件复位逻辑电路110。数据锁存器102具有数据锁存器输入104,并提供数据输出106。在特定实施例中,数据锁存器102包含异步锁存器装置。数据锁存器102接收来自条件复位逻辑电路110的第二输入116。条件复位逻辑电路110具有接收复位控制信号114的第一输入及接收来自反馈路径112的反馈信号的第二输入,所述反馈路径112耦合至数据输出106。数据输出106经由电容器108耦合至电压源以保持数据输出106处的数据值。
在特定实施例中,条件复位逻辑电路110适合于基于复位控制信号114且基于数据锁存器102的数据输出106处的数据值来有条件地复位数据锁存器102,所述数据值是经由反馈路径112在条件复位逻辑电路110的第二输入处接收到。当数据输出106处的值表示非复位值时,条件复位逻辑电路110经配置以响应于接收到复位控制信号114来有条件地复位数据锁存器102。在特定实施例中,条件复位逻辑电路110在数据输出106的状态表示逻辑“1”值(亦即,非复位值)时复位数据锁存器102,且在数据输出106的状态表示逻辑“0”值(亦即,复位值)时不复位数据锁存器102。应理解,术语‘逻辑“0”’与‘逻辑“1”’用以区分逻辑信号值,且可表示如通过本文中所揭示的系统及方法的特定实施可确定的各种电压电平或信号特性。
由于仅在数据输出106处的数据值表示例如逻辑高数据值(例如,逻辑“1”数据值)的非复位值时,由逻辑电路110有条件地复位数据锁存器102,因此减小归因于数据锁存器102的数据锁存复位活动的功率消耗。在包括响应于条件复位逻辑的多个锁存电路的电路装置中,减小一个或一个以上数据锁存器元件的功率消耗,从而减小整体功率消耗。此外,也可减小交叉耦合噪声及电源噪声。
参看图2,展示系统200的特定实施例,所述系统200包括有条件地复位锁存电路的条件复位逻辑电路。系统200包括代表性数据锁存电路204,其具有数据输入206及数据输出208。系统200包括电容器210,其耦合至数据输出208以保持数据输出208处的值。系统200进一步包括具有第一输入212及第二输入214的条件复位逻辑电路202。条件复位逻辑电路202响应于在第一输入212处接收到的复位信号218,且进一步响应于在第二输入214处接收到的数据锁存电路204的数据输出208,以基于数据输出208处的数据值有条件地复位数据锁存器204。
在特定实施例中,控制输出216经由开关装置240(例如,经由经配置以响应于经由控制输出216在栅极端子处接收到的信号将输入203耦合至电源电压的晶体管)耦合至输入203。在另一特定实施例中,开关装置240可能并未包括于条件复位逻辑电路202中,且可替代地配置为单独控制装置、数据锁存电路204的一部分、一个或一个以上其他控制电路(未图示)的一部分,或其任何组合。
在特定实施例中,条件复位逻辑电路202包括逻辑NAND门222、逻辑OR门224及延迟电路226,所述延迟电路226包括串联布置的多个反相器228、230及232。逻辑OR门224在第一输入处接收来自逻辑NAND门222的输出234,且在第二输入处接收延迟电路226的输出236。逻辑NAND门222经耦合以接收响应于复位控制信号218的第一输入212,且进一步经耦合以接收响应于数据锁存电路204的数据输出208的第二输入214。
在特定说明性实施例中,在非复位阶段期间,第一输入212处的复位控制信号218的值处于逻辑“0”电平。逻辑NAND门222的输出234处的对应值为逻辑“1”值。第一反相器228将逻辑“1”值反转为逻辑“0”值。第二反相器230将逻辑“0”值反转为逻辑“1”值,且第三反相器232将逻辑“1”值反转为逻辑“0”值。逻辑OR门224接收来自NAND门222的输出234的逻辑“1”值,且还接收来自延迟电路226的输出236的逻辑“0”值,从而导致具有逻辑“1”值的控制输出216。当复位信号218在第一输入212处改变至逻辑“1”值时,仅在第二输入214也具有逻辑“1”值(亦即,数据锁存电路204的数据输出208处的值也处于逻辑“1”值)的情况下,NAND门222的输出234处的值改变。如果数据输出208处的数据值处于逻辑“0”电平,那么逻辑NAND门222的输出234保持于逻辑“1”电平,且逻辑OR门224的控制输出216保持于逻辑“1”值。
当在断定条件复位逻辑电路202的第一输入212处的复位信号218时数据输出208处的数据值处于逻辑“1”电平时,逻辑NAND门222的输出234处的数据值改变至逻辑“0”值,且延迟电路226的输出236处的值临时保持于逻辑“0”值。因此,逻辑OR门224的控制输出216临时改变至逻辑“0”电平。NAND门222的输出234处的逻辑“0”值由第一反相器228反转为逻辑“1”电平。第二反相器230将逻辑“1”反转为逻辑“0”,且第三反相器232将逻辑“0”反转为逻辑“1”。反相器228、230及232中的每一者包括门延迟。在此实例中,在三个门延迟之后,第三反相器232向逻辑OR门224的输入提供逻辑“1”值,且控制输出216处的电压电平返回至逻辑“1”电压电平。
当在输入203处接收到有条件的复位信号之后将数据锁存电路204的数据输出208复位为逻辑“0”值时,经由反馈路径将数据输出208处的逻辑值提供至NAND门222的第二输入214。NAND门222的输出234接着变为逻辑“1”值,且使逻辑OR门224的控制输出216保持于逻辑“1”值。
参看图3,展示包括电路装置的系统300,所述电路装置包括有条件地复位多个锁存电路的条件复位控制逻辑电路。系统300包括适合于存储数据的多个数据锁存电路304。数据锁存电路304中的每一者包括数据锁存器输入及锁存器输出。数据锁存电路304的代表性输入及输出通常分别指示于310及312处。个别锁存器输出在图3中表示于316及318处。系统300包括多个反馈路径314。多个反馈路径314中的每一者耦合至相应锁存器输出312,所述锁存器输出312与多个数据锁存电路304中的相应一者相关联。系统300还包括条件复位逻辑电路302,所述条件复位逻辑电路302响应于多个反馈路径314中的每一者,且包括响应于一个或一个以上复位控制信号308的输入。条件复位逻辑电路302适合于响应于由多个反馈路径314提供的值且响应于复位控制信号308来选择性地复位多个数据锁存电路304中的一者或一者以上。
在特定实施例中,条件复位逻辑电路302包括多个逻辑电路,其中多个逻辑电路中的每一者耦合至复位控制信号308中的特定一者,且也耦合至多个数据锁存电路304中的对应锁存电路。条件复位逻辑电路302内的每一逻辑电路包含用以接收复位信号308的第一输入及耦合至特定相应反馈路径314的第二输入,所述特定相应反馈路径314耦合至数据锁存电路304的特定输出(例如,输出316)。在特定实施例中,条件复位逻辑电路302的逻辑电路中的一者或一者以上可实施为图2中所示的条件复位逻辑电路202。
在特定说明性实施例中,条件复位逻辑电路302适合于响应于经由反馈路径314接收到对应于相应输出312的数据值而选择性地复位数据锁存电路304中的一者或一者以上。例如,条件复位逻辑电路302适合于响应于接收到复位信号308而选择性地将第一输出316及第二输出318复位为逻辑零值。另外,条件复位逻辑电路302适合于防止对在相应输出312处已具有零值的数据锁存电路304进行复位的复位信号308的断定。
参看图4,其展示有条件地控制一个或一个以上数据锁存电路的方法。在特定实施例中,所述方法包括:在402处接收指示多个数据锁存器的复位操作的复位信号,及如404处所示检测与多个数据锁存器中的每一者相关联的状态值。在特定实施例中,状态值为数据输出(例如,相应数据锁存器中的每一者的逻辑“1”或逻辑“0”)。如406处所示,所述方法进一步包括响应于接收到复位信号而基于检测到的状态值选择性地复位多个锁存器中的一些但非全部。在特定实施例中,条件复位逻辑复位具有为逻辑“1”值的数据输出的锁存器,且不复位具有为逻辑“0”的数据输出的锁存器。在特定实施例中,条件复位逻辑可为图1中所示的条件复位逻辑电路110、图2中所示的条件复位逻辑电路202,或图3中所示的条件复位逻辑电路302。
一般而言,多个锁存器中的每一者可耦合至电源,且包括选择性地复位锁存器中的一些的条件复位操作与对应电源噪声减小相关联。例如,在复位锁存器中的一些但非全部的情况下,仅经复位的锁存器贡献于电源噪声。以此方式,所揭示方法减小功率消耗,且减小耦合至多个数据锁存器中的每一者的电源处的对应电源噪声。另外,当复位锁存器中的一些但非全部时,可减小邻近锁存器之间的交叉耦合,进而减小归因于交叉耦合效应的电源噪声。
在特定实施例中,向经复位的锁存器中的每一者提供有条件地复位所选择锁存电路的启用信号。经选择以用于条件复位的锁存电路具有例如逻辑“1”值的输出值,所述输出值为不同于复位值(例如,逻辑“0”值)的值。虽然在此实例中已描述了逻辑“1”及逻辑“0”,但应理解,不同值可用以提供条件复位功能性。
在特定实施例中,方法进一步包括在408处接收第二复位信号,及如410处所示检测与多个锁存器中的每一者相关联的第二状态值。如412处所示,响应于接收到第二复位信号,方法包括基于检测到的第二状态值选择性地复位多个锁存器中的一些但非全部。响应于第二复位信号选择的锁存器的集合可相同于或不同于针对初始复位信号所选择的锁存器的集合。方法如414处所示终止。
参看图5,描绘包括电路装置的无线通信装置,并通常将其指定为500,所述电路装置具有有条件地复位多个锁存器的条件复位控制逻辑电路。无线通信装置500包括芯片上系统522,所述芯片上系统522包括例如以下各者的处理器:数字信号处理器510、通用处理器、其他类型处理器,或其任何组合。通信装置500还包括非易失性存储器562及易失性存储器564。数字信号处理器(DSP)510包括具有条件复位逻辑电路的锁存电路560,例如说明于图1至图3中的锁存电路及条件复位逻辑电路。此外,易失性存储器564包括多个锁存电路装置566。复位逻辑电路568耦合至易失性存储器564,且响应于来自多个锁存电路装置566的反馈以选择性地设定锁存电路装置566中的一些但非全部。在特定实施例中,复位逻辑电路568可包括于易失性存储器564中,包括于DSP510中,或与锁存电路装置566集成在一起。
通信装置500包括具有电池545的电源电路544。电源电路544耦合至包括DSP 510及易失性存储器564的芯片上系统522。此外,电源电路544也可耦合至通信装置500的其他组件。
图5也展示显示控制器526,其耦合至数字信号处理器510及显示器528。此外,输入装置530耦合至数字信号处理器510。编码器/解码器(编解码器)534也可耦合至数字信号处理器510。扬声器536及麦克风538可耦合至编解码器534。
图5也指示,无线控制器540可耦合至数字信号处理器510及无线天线542。此外,如图5中所说明,显示器528、输入装置530、扬声器536、麦克风538、无线天线542及电源544可在芯片上系统522外部。然而,每一者耦合至芯片上系统522的组件。
具有条件复位逻辑电路的锁存电路560可包括基于条件复位逻辑电路进行选择性地复位的多个锁存电路。类似地,可基于在复位逻辑电路568中实施的条件逻辑来选择性地复位锁存电路装置566。可如关于图1至图3的系统及装置、图4的方法或其任何组合所展示来实施所述子系统。虽然具有条件复位逻辑电路的锁存电路560展示为安置于DSP 510内,但应理解,具有条件复位逻辑电路的锁存电路560可安置于通信装置500的其他组件中,例如,安置于编解码器534内、非易失性存储器562内、易失性存储器564内、无线控制器540内、其他组件内,或其任何组合。
在特定说明性实施例中,具有条件复位逻辑电路的锁存电路560适合于响应于接收到复位启用信号而选择性地复位锁存电路中的一些但非全部。具有条件复位逻辑电路的锁存电路560通过减小响应于复位信号进行切换的锁存电路装置的数目来减小无线通信装置500的整体功率消耗。另外,具有条件复位逻辑电路的锁存电路560通过经由复位操作减小贡献于电源噪声的装置的数目来减小总体电源噪声。
在特定说明性实施例中,复位逻辑电路568适合于响应于接收到复位启用信号来选择性地复位锁存电路装置566中的一些但非全部。复位逻辑电路568可通过减小响应于复位信号进行切换的锁存电路装置566的数目来减小无线通信装置500的整体功率消耗。另外,可通过经由复位操作减小贡献于电源噪声的锁存电路装置566的数目来减小整体电源噪声。
所属领域技术人员将进一步了解,结合本文中所揭示的实施例描述的各种说明性逻辑块、配置、模块、电路及算法步骤可实施为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件与软件的此互换性,上文已大体上按照其功能性描述了各种说明性组件、块、配置、模块、电路及步骤。此功能性实施为硬件还是软件视特定应用及强加于整个系统的设计约束而定。所属领域技术人员可针对每一特定应用以不同方式实施所描述功能性,但此实施决策不应解释为导致偏离本发明的范围。
结合本文中所揭示的实施例描述的方法或算法的步骤可直接以硬件、以由处理器执行的软件模块或以两者的组合来体现。软件模块可驻存于RAM存储器、快闪存储器、ROM存储器、PROM存储器、EPROM存储器、EEPROM存储器、寄存器、硬盘、可装卸式磁盘、CD-ROM或在所述技术中已知的任何其他形式的存储媒体中。示范性存储媒体耦合至处理器,使得处理器可从存储媒体读取信息,并将信息写入至存储媒体。在替代例中,存储媒体可与处理器成一体。处理器及存储媒体可驻留于ASIC中。ASIC可驻留于计算装置或用户终端中。在替代例中,处理器及存储媒体可作为离散组件驻留于计算装置或用户终端中。
提供所揭示实施例的先前描述以使所属领域技术人员能够制造或使用所揭示实施例。对这些实施例的各种修改对于所属领域技术人员易于为显而易见,且本文中所定义的一般原理可在不偏离本发明的精神或范围的情况下应用至其他实施例。因此,本发明无意限于本文中所展示的实施例,而是符合与如由所附权利要求书定义的原理及新颖特征一致的可能的最广泛范围。
Claims (24)
1.一种电路装置,其包含:
第一锁存器,其包括第一锁存器输出;
第二锁存器,其包括第二锁存器输出;
第一反馈路径,其耦合到所述第一锁存器输出;
第二反馈路径,其耦合到所述第二锁存器输出;
用以接收复位控制信号的第一输入;以及
逻辑电路,其适合于响应于在所述第一输入处接收到所述复位控制信号而:
基于所述第一反馈路径有条件地复位所述第一锁存器;以及
基于所述第二反馈路径有条件地复位所述第二锁存器。
2.根据权利要求1所述的电路装置,其中所述逻辑电路在所述第一锁存器输出的状态表示为一的值时复位所述第一锁存器,且当所述第一锁存器输出的所述状态表示零值时不复位所述第一锁存器,其中所述逻辑电路在所述第二锁存器输出的状态表示为一的值时复位所述第二锁存器,且当所述第二锁存器输出的所述状态表示零值时不复位所述第二锁存器。
3.根据权利要求1所述的电路装置,其中所述逻辑电路包含:
控制电路,其包括NAND门、一个或一个以上反相器及OR门;以及
晶体管,其包括耦合至所述OR门的输出的栅极端子,且响应于所述控制电路以将所述第一锁存器和所述第二锁存器复位至已知状态。
4.根据权利要求3所述的电路装置,其中所述NAND门包括响应于所述复位控制信号的第一输入及响应于所述第一锁存器输出和所述第二锁存器输出的第二输入。
5.根据权利要求1所述的电路装置,其中所述第一锁存器和所述第二锁存器都包含异步锁存器装置。
6.根据权利要求1所述的电路装置,其中所述逻辑电路适合于在所述第一锁存器输出表示不同于复位状态值的状态值时复位所述第一锁存器,且其中所述逻辑电路适合于在所述第二锁存器输出表示不同于复位状态值的状态值时复位所述第二锁存器。
7.一种用于锁存电路装置的条件控制的方法,其包含:
接收复位信号,所述复位信号指示多个锁存器的复位操作;
检测与所述多个锁存器中的每一者相关联的状态值;
响应于所述复位信号,基于所述检测到的状态值选择性地复位所述多个锁存器中的一些但非全部;
接收第二复位信号;
检测与所述多个锁存器中的每一者相关联的第二状态值;以及
响应于接收到所述第二复位信号,基于所述检测到的第二状态值选择性地复位所述多个锁存器中的一些但非全部。
8.根据权利要求7所述的方法,其中所述多个锁存器中的每一者耦合至电源,且其中所述复位操作与对应电源噪声相关联。
9.根据权利要求8所述的方法,其中选择性地复位所述多个锁存器中的一些但非全部减小所述对应电源噪声。
10.根据权利要求7所述的方法,其中选择性地复位所述多个锁存器中的一些但非全部包含选择性地对所选择锁存器启用复位信号,所述所选择锁存器包括所述多个锁存器中的一些但非全部。
11.根据权利要求10所述的方法,其中所述所选择锁存器包括具有输出值的锁存器,所述输出值不同于复位值。
12.一种电路装置,其包含:
适合于存储数据的多个锁存电路,所述多个锁存电路中的每一者包括锁存器输出;
多个反馈路径,所述多个反馈路径中的每一者耦合至相应锁存器输出,所述相应锁存器输出与所述多个锁存电路中的相应锁存电路相关联;以及
响应于所述多个反馈路径中的每一者的逻辑电路,所述逻辑电路适合于响应于接收到复位信号而基于由所述多个反馈路径提供的值选择性地复位所述多个锁存电路中的一者或一者以上。
13.根据权利要求12所述的电路装置,其中所述逻辑电路适合于确定所述多个锁存电路中的每一者的输出值,且基于所述所确定的输出值有条件地复位所述多个锁存电路中的所述一者或一者以上。
14.根据权利要求12所述的电路装置,其中所述逻辑电路包含多个逻辑电路,且其中所述多个逻辑电路中的每一者耦合至所述多个锁存器中的对应锁存器的复位输入。
15.根据权利要求14所述的电路装置,其中所述多个逻辑电路中的每一逻辑电路包含用以接收所述复位信号的第一输入及耦合至相应反馈路径的第二输入。
16.根据权利要求12所述的电路装置,其中所述逻辑电路包括耦合至所述多个反馈路径中的相应反馈路径的至少一个逻辑门,所述逻辑电路耦合至至少一个开关装置,
所述至少一个开关装置耦合至所述多个锁存电路中的每一者,其中所述逻辑门适合于当所述相应反馈路径处的值指示非复位值时有条件地激活所述至少一个开关。
17.一种通信装置,其包含:
数字信号处理器;
易失性存储器,其耦合至所述数字信号处理器且包括多个锁存电路装置;以及
复位逻辑电路,其耦合至所述易失性存储器且响应于复位信号而基于来自所述多个锁存电路装置的反馈以选择性地复位所述锁存电路装置中的一些但非全部。
18.根据权利要求17所述的通信装置,其中所述易失性存储器响应于所述数字信号处理器以存储数据。
19.根据权利要求17所述的通信装置,其进一步包含无线收发器,所述无线收发器耦合至所述数字信号处理器且适合于与通信网路无线地通信。
20.根据权利要求17所述的通信装置,其进一步包含电源电路,所述电源电路包含耦合至所述数字信号处理器且耦合至所述易失性存储器的电池,其中所述复位逻辑电路适合于减小所述易失性存储器的整体功率消耗。
21.根据权利要求17所述的通信装置,其中所述反馈包含所述多个锁存电路装置中的每一者的输出处的值。
22.一种电路装置,其包含:
用于接收复位信号的装置,所述复位信号指示多个锁存器的复位操作;
用于检测与所述多个锁存器中的每一者相关联的状态值的装置;
用于响应于接收到所述复位信号而基于所述检测到的状态值选择性地复位所述多个锁存器中的一些但非全部的装置;
用于接收第二复位信号的装置;
用于检测与所述多个锁存器中的每一者相关联的第二状态值的装置;以及
用于响应于接收到所述第二复位信号而基于所述检测到的第二状态值选择性地复位所述多个锁存器中的一些但非全部的装置。
23.根据权利要求22所述的电路装置,其中所述用于选择性地复位所述多个锁存器中的一些但非全部的装置包含用于选择性地对所述多个锁存器中的所选择锁存器启用复位信号的装置。
24.根据权利要求22所述的电路装置,其中所述用于选择性地复位所述多个锁存器中的一些但非全部的装置减小电源噪声。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/971,353 US7962681B2 (en) | 2008-01-09 | 2008-01-09 | System and method of conditional control of latch circuit devices |
US11/971,353 | 2008-01-09 | ||
PCT/US2009/030521 WO2009089403A1 (en) | 2008-01-09 | 2009-01-09 | System and method of conditional control of latch circuit devices |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101911487A CN101911487A (zh) | 2010-12-08 |
CN101911487B true CN101911487B (zh) | 2013-02-20 |
Family
ID=40577842
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2009801019229A Active CN101911487B (zh) | 2008-01-09 | 2009-01-09 | 锁存电路装置的条件控制的系统和方法 |
Country Status (8)
Country | Link |
---|---|
US (1) | US7962681B2 (zh) |
EP (1) | EP2241008B1 (zh) |
JP (1) | JP5209738B2 (zh) |
KR (1) | KR101212607B1 (zh) |
CN (1) | CN101911487B (zh) |
ES (1) | ES2767746T3 (zh) |
HU (1) | HUE047480T2 (zh) |
WO (1) | WO2009089403A1 (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9363071B2 (en) * | 2013-03-07 | 2016-06-07 | Qualcomm Incorporated | Circuit to recover a clock signal from multiple wire data signals that changes state every state cycle and is immune to data inter-lane skew as well as data state transition glitches |
US20150207496A1 (en) * | 2014-01-22 | 2015-07-23 | Apple Inc. | Latch circuit with dual-ended write |
US10050618B1 (en) * | 2017-04-13 | 2018-08-14 | Nxp Usa, Inc. | Reset management circuit and method therefor |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4045693A (en) * | 1976-07-08 | 1977-08-30 | Gte Automatic Electric Laboratories Incorporated | Negative r-s triggered latch |
US4806786A (en) * | 1987-11-02 | 1989-02-21 | Motorola, Inc. | Edge set/reset latch circuit having low device count |
US4894557A (en) * | 1987-05-15 | 1990-01-16 | Montedison S.P.A. | Asyncronous edge-triggered RS flip-flop circuit |
US4933575A (en) * | 1988-02-15 | 1990-06-12 | Nec Corporation | Electric circuit interchangeable between sequential and combination circuits |
EP0685938A1 (en) * | 1994-05-31 | 1995-12-06 | STMicroelectronics S.r.l. | A bistable sequential logic network which is sensible to input signals edges |
CN101138155A (zh) * | 2005-01-10 | 2008-03-05 | 高通股份有限公司 | 多阈值mos电路 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3976949A (en) * | 1975-01-13 | 1976-08-24 | Motorola, Inc. | Edge sensitive set-reset flip flop |
US4580137A (en) | 1983-08-29 | 1986-04-01 | International Business Machines Corporation | LSSD-testable D-type edge-trigger-operable latch with overriding set/reset asynchronous control |
JPH0691426B2 (ja) * | 1987-07-20 | 1994-11-14 | シャープ株式会社 | 論理回路装置 |
US5519346A (en) * | 1994-06-22 | 1996-05-21 | Motorola, Inc. | Selective restart circuit for an electronic device |
US5557225A (en) * | 1994-12-30 | 1996-09-17 | Intel Corporation | Pulsed flip-flop circuit |
US5604755A (en) * | 1995-11-20 | 1997-02-18 | International Business Machine Corp. | Memory system reset circuit |
JP3688392B2 (ja) * | 1996-05-31 | 2005-08-24 | 三菱電機株式会社 | 波形整形装置およびクロック供給装置 |
JPH10242810A (ja) * | 1997-02-28 | 1998-09-11 | Nec Corp | ラッチ回路 |
US6704865B1 (en) * | 1999-12-23 | 2004-03-09 | Delphi Technologies, Inc. | Microprocessor conditional deterministic reset vector method |
JP3794564B2 (ja) | 2002-02-08 | 2006-07-05 | 古河電気工業株式会社 | 電源制御装置 |
US6981169B2 (en) | 2002-02-26 | 2005-12-27 | Sun Microsystems, Inc. | Modified glitch latch for use with power saving dynamic register file structures |
JP4021283B2 (ja) * | 2002-08-28 | 2007-12-12 | 富士通株式会社 | 半導体装置 |
US6903616B2 (en) * | 2003-06-24 | 2005-06-07 | Stmicroelectronics, Inc. | Startup circuit and method for starting an oscillator after power-off |
ITRM20030329A1 (it) | 2003-07-07 | 2005-01-08 | Micron Technology Inc | Cella "famos" senza precarica e circuito latch in un |
US7129870B2 (en) | 2003-08-29 | 2006-10-31 | Fujitsu Limited | Superconducting latch driver circuit generating sufficient output voltage and pulse-width |
ITRM20060074A1 (it) | 2006-02-15 | 2007-08-16 | Micron Technology Inc | Circuito per dati a latch singolo in un dispositivo di memoria volatile e delle a piu livelli |
US7672190B1 (en) * | 2006-12-12 | 2010-03-02 | Cypress Semiconductor Corporation | Input latch circuit and method |
-
2008
- 2008-01-09 US US11/971,353 patent/US7962681B2/en active Active
-
2009
- 2009-01-09 CN CN2009801019229A patent/CN101911487B/zh active Active
- 2009-01-09 JP JP2010542358A patent/JP5209738B2/ja active Active
- 2009-01-09 WO PCT/US2009/030521 patent/WO2009089403A1/en active Application Filing
- 2009-01-09 HU HUE09700763A patent/HUE047480T2/hu unknown
- 2009-01-09 EP EP09700763.7A patent/EP2241008B1/en active Active
- 2009-01-09 KR KR1020107017679A patent/KR101212607B1/ko active IP Right Grant
- 2009-01-09 ES ES09700763T patent/ES2767746T3/es active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4045693A (en) * | 1976-07-08 | 1977-08-30 | Gte Automatic Electric Laboratories Incorporated | Negative r-s triggered latch |
US4894557A (en) * | 1987-05-15 | 1990-01-16 | Montedison S.P.A. | Asyncronous edge-triggered RS flip-flop circuit |
US4806786A (en) * | 1987-11-02 | 1989-02-21 | Motorola, Inc. | Edge set/reset latch circuit having low device count |
US4933575A (en) * | 1988-02-15 | 1990-06-12 | Nec Corporation | Electric circuit interchangeable between sequential and combination circuits |
US4933575B1 (zh) * | 1988-02-15 | 1992-07-21 | Nippon Electric Co | |
EP0685938A1 (en) * | 1994-05-31 | 1995-12-06 | STMicroelectronics S.r.l. | A bistable sequential logic network which is sensible to input signals edges |
CN101138155A (zh) * | 2005-01-10 | 2008-03-05 | 高通股份有限公司 | 多阈值mos电路 |
Non-Patent Citations (2)
Title |
---|
Metra C et al.Concurrent detection of power supply noise.《Reliability |
Metra,C et al.Concurrent detection of power supply noise.《Reliability,IEEE Transactions on》.2004,第52卷(第4期), * |
Also Published As
Publication number | Publication date |
---|---|
EP2241008B1 (en) | 2019-10-23 |
WO2009089403A1 (en) | 2009-07-16 |
US7962681B2 (en) | 2011-06-14 |
US20090174453A1 (en) | 2009-07-09 |
CN101911487A (zh) | 2010-12-08 |
KR101212607B1 (ko) | 2012-12-14 |
KR20100111719A (ko) | 2010-10-15 |
ES2767746T3 (es) | 2020-06-18 |
JP2011509644A (ja) | 2011-03-24 |
EP2241008A1 (en) | 2010-10-20 |
HUE047480T2 (hu) | 2020-04-28 |
JP5209738B2 (ja) | 2013-06-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7362161B2 (en) | Power supply switching circuit, data processing device, and method of controlling data processing device | |
US7286021B2 (en) | Low power random bit generator and random number generator | |
US9141178B2 (en) | Device and method for selective reduced power mode in volatile memory units | |
CN101842982B (zh) | 锁存器结构和使用所述锁存器的自调整脉冲产生器 | |
US20130015904A1 (en) | Power gating control module, integrated circuit device, signal processing system, electronic device, and method therefor | |
KR20100091263A (ko) | 스위칭 회로들을 사용하여 전력을 공급하는 시스템 및 방법 | |
EP2031757A1 (en) | Sequential circuit element including a single clocked transistor | |
CN101911487B (zh) | 锁存电路装置的条件控制的系统和方法 | |
JP4440723B2 (ja) | 再構成可能デバイス | |
US9214924B2 (en) | Integrated circuit and method for reducing an impact of electrical stress in an integrated circuit | |
CN108226745B (zh) | 使用多个时序数据库的电路测试及制造 | |
CN106575515A (zh) | 用于控制定制电路和存储器的动态裕量调谐 | |
CN101399548B (zh) | 具有基于锁存位和下一位导通的开关的半导体装置 | |
CN102844742B (zh) | 带有mux-d扫描功能的脉冲动态逻辑门 | |
JP2005101540A5 (zh) | ||
CN101197561B (zh) | 可多重配置的触发器电路 | |
CN108459876B (zh) | 用于缩减面积的控制寄存器电路的方法与装置 | |
US9093989B2 (en) | Clock signal generator module, integrated circuit, electronic device and method therefor | |
US20140198563A1 (en) | Magnetic tunneling junction non-volatile register with feedback for robust read and write operations | |
EP4256705A1 (en) | Efficient muller c-element implementation for high bit-width asynchronous applications | |
US9116701B2 (en) | Memory unit, information processing device, and method | |
CN108074607B (zh) | 用于存储器的电源控制电路及方法 | |
US9122807B2 (en) | Interfacing a switch array | |
CN116248088A (zh) | 数据延时方法、装置、电路、电子设备及可读存储介质 | |
WO2014072770A1 (en) | Method and apparatus for performing state retention for at least one functional block within an ic device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |