CN101523629B - 存储器密度提高的电阻可变存储器单元、包括其的阵列、装置和系统,及其制造方法 - Google Patents
存储器密度提高的电阻可变存储器单元、包括其的阵列、装置和系统,及其制造方法 Download PDFInfo
- Publication number
- CN101523629B CN101523629B CN2007800379567A CN200780037956A CN101523629B CN 101523629 B CN101523629 B CN 101523629B CN 2007800379567 A CN2007800379567 A CN 2007800379567A CN 200780037956 A CN200780037956 A CN 200780037956A CN 101523629 B CN101523629 B CN 101523629B
- Authority
- CN
- China
- Prior art keywords
- electrode
- resistance
- variable material
- contacts
- memory cell
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/80—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/011—Manufacture or treatment of multistable switching devices
- H10N70/061—Patterning of the switching material
- H10N70/068—Patterning of the switching material by processes specially adapted for achieving sub-lithographic dimensions, e.g. using spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
- H10N70/231—Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
- H10N70/826—Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
- H10N70/826—Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
- H10N70/8265—Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices on sidewalls of dielectric structures, e.g. mesa or cup type devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/841—Electrodes
- H10N70/8418—Electrodes adapted for focusing electric field or current, e.g. tip-shaped
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/882—Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
- H10N70/8825—Selenides, e.g. GeSe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/882—Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
- H10N70/8828—Tellurides, e.g. GeSbTe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/884—Other compounds of groups 13-15, e.g. elemental or compound semiconductors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0004—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
Abstract
本发明揭示一种电阻可变存储器单元及其形成方法。所述存储器单元包括第一电极和与所述第一电极接触的至少一个电阻可变材料层。第一个第二电极与所述至少一个电阻可变材料层的第一部分接触,且第二个第二电极与所述至少一个电阻可变材料层的第二部分接触。
Description
技术领域
本发明涉及半导体装置,且具体来说,涉及相变存储器元件及其形成和使用方法。
背景技术
由于非易失性存储器具有在没有电源的情况下保存数据的能力,所以非易失性存储器是集成电路的有用元件。已研究了多种材料供非易失性存储器单元中使用。一类可编程电阻材料是相变材料,例如硫族化物合金,其能够在非晶相与结晶相之间稳定地转变。每一相表现出一特定电阻状态,且所述电阻状态区分存储器元件的逻辑值。具体来说,非晶状态表现出相对较高的电阻,且结晶状态表现出相对较低的电阻。
图1A和图1B中所说明的常规相变存储器元件1具有位于第一电极2与第二电极4之间的相变材料8的层,其三者由介电材料6支撑。根据施加在第一电极2与第二电极4之间的电流的量,将相变材料8设置为特定电阻状态。为了获得非晶状态(图1B),穿过常规相变存储器元件1施加相对较高的写入电流脉冲(复位脉冲)并持续第一时间周期,以熔化相变材料8的覆盖第一电极2的至少一部分9。将电流移除,且相变材料8快速冷却到低于结晶温度的温度,其导致相变材料8的覆盖第一电极2的所述部分9具有非晶状态。为了获得结晶状态(图1A),将较低的电流写入脉冲(设置脉冲)施加到常规相变存储器元件1并持续第二时间周期(在持续时间上通常比非晶相变材料的结晶时间长),以将相变材料8的非晶部分9加热到低于其熔点但高于其结晶温度的温度。这导致相变材料8的非晶部分9再结晶为结晶状态,一旦所述电流被移除且常规相变存储器元件1被冷却,所述结晶状态便维持。通过施加读取电压来读取相变存储器元件1,所述读取电压不改变相变材料8的相态。
相变存储器的一个缺点是需要较大的编程电流来实现相变。此要求导致较大的存取晶体管设计以及较大的电路布局,其中典型存储器单元的大小在约16F2到40F2的范围内。因此,希望具有编程电流要求降低且位密度增加的相变存储器装置。
发明内容
本发明的实施例提供电阻可变存储器装置,其与常规装置及其形成方法相比,实现增加的位密度。一种存储器单元包括第一电极和与所述第一电极接触的至少一个电阻可变材料层。第一个第二电极与所述至少一个电阻可变材料层的第一部分接触,且第二个第二电极与所述至少一个电阻可变材料层的第二部分接触。
附图说明
从下文参看附图而提供的对实施例的详细描述,本发明的优点和特征将变得更明 显,在附图中:
图1A和图1B说明常规相变存储器元件;
图2A到图2B分别说明根据本发明实施例的相变存储器装置的局部横截面图和局部自顶向下图;
图3A到图3D说明制造图2A和图2B的相变存储器装置的方法的局部横截面图;
图4A到图4B说明根据本发明另一实施例的相变存储器装置的局部横截面图;
图5A到图5B说明根据本发明另一实施例的相变存储器装置的局部横截面图;
图6到图9说明根据本发明额外实施例的相变存储器装置的局部横截面图;
图10说明根据本发明另一实施例的相变存储器装置的自顶向下图;
图11A到图11C说明根据本发明另一实施例的相变存储器装置的局部横截面图和局部自顶向下图;
图12A到图12E说明制造图11A到图11C的相变存储器装置的方法的局部横截面图;以及
图13是具有并入有根据本发明实施例而构造的相变存储器元件的存储器装置的处理器系统的框图。
具体实施方式
在以下详细描述中,参考本发明的各种具体实施例。以充分的细节描述这些实施例以使所属领域的技术人员能够实践本发明。将理解,可使用其它实施例,且可在不脱离本发明的精神或范围的情况下,作出各种结构、逻辑和电改变。
以下描述中所使用的术语“衬底”可包括任何支撑结构,包括(但不限于)具有暴露的衬底表面的半导体衬底。半导体衬底应被理解为包括硅、绝缘体上硅(SOI)、蓝宝石上硅(SOS)、经掺杂和未经掺杂的半导体、由基础半导体底座支撑的外延硅层,以及其它半导体结构,包括由除硅之外的半导体制成的半导体结构。当以下描述中提到半导体衬底或晶片时,可能已利用先前的工艺步骤在基础半导体或底座中或上形成区或结。所述衬底也无需是基于半导体的,而是可为适合支撑集成电路的任何支撑结构,包括(但不限于)金属、合金、玻璃、聚合物、陶瓷以及此项技术中已知的任何其它支撑性材料。
本发明的实施例提供与常规装置相比实现增加的位密度的相变存储器装置。
现在参看各图而阐释本发明,所述各图说明实施例,且在各图中,相同的参考数字始终指示相同的特征。
图2A和图2B说明根据本发明而构造的电阻可变存储器装置201的一部分的实施 例。图2A是存储器装置201的一部分的自顶向下图,且图2B是图2A的装置的沿着线2B-2B′的横截面图。
将存储器装置201说明为相变存储器装置,且包括多个相变存储器元件200a、200b、200c,其每一者用于存储至少一个位,即,逻辑1或0。存储器元件200a、200b、200c由衬底10支撑。第一介电层12形成于所述衬底上,且第一电极14形成于第一介电层12内。相变存储器装置201还包括形成于第一电极14上并与之电连通的相变材料层16。在图2B所示的实施例中,相变材料层16沿着介电材料19的表面且在第二介电层20内形成。如图2A中所示,从自顶向下角度来看,介电材料19具有圆形形状,且从自顶向下角度来看,相变材料16具有环形形状。应理解,可将介电材料19形成为具有不同形状,例如,椭圆形、正方形以及其它形状,且因此,也可将相变材料16形成为具有不同形状。相变材料层16接触底部电极14。
第三介电层21形成于相变材料层16、第二介电层20和介电材料19上。第二电极22形成于第三介电层21内。
存储器元件200a、200b、200c对应于第一和第二电极与相变材料层16的一部分电相交之处。每一第一电极14对应于包括两个存储器元件200a、200b的单个存储器单元202。因此,每一第一电极14与两个存储器元件200a、200b相关联。存储器元件200a与第一个第二电极22a相关联,且存储器元件200b与第二个第二电极22b相关联。因此,每一存储器单元202与两个不同的第二电极22a、22b相关联。
在所说明的实施例中,每一第二电极22还与两个存储器元件相关联。举例来说,第二电极22b与存储器元件200b和200c相关联。优选的是,每一第二电极与不同存储器单元202的存储器元件200b、200c相关联。除非另有陈述,否则特定的第一电极14和特定的第二电极22优选不与相同的两个存储器元件200a、200b、200c相关联。这允许通过选择对应于特定元件200a、200b、200c的第一电极14和第二电极22来选择每一个别存储器元件200a、200b、200c。
如图2A和图2B中所示,第二电极22偏离底部电极14和每一相变材料层16。因此,对于每一存储器元件200a、200b、200c,使相变材料层16与电极14、22的接触面积减到最小。也使存储器元件200a、200b、200c的编程体积以及实现存储器元件200a、200b、200c的相变所需的电压减到最小。另外,因为例如电极14、22以及相变材料层16的结构在存储器元件200a、200b、200c之间共享,所以与现有技术装置(例如,包括存储器元件1(图1)的装置)相比,装置201的位密度可增加。具体来说,由于每一第一电极14与两个存储器元件200a、200b相关联,所以与包括存储器元件1(图1) 的常规存储器装置相比,装置201的位密度可加倍。
装置201中还可包括额外的介电层以及触点和金属线。举例来说,如图2A中所示,装置201中包括字线250、数位线触点(digit line contact)251,以及用于连接第二电极22的金属线252。
图3A到图3D说明制造图2A和图2B中所说明的相变存储器装置201的方法的实施例。除逻辑上需要前面动作的结果的那些动作以外,本文所描述的动作中的任一动作均不需要特定次序。因此,虽然将以下动作描述为以特定次序执行,但如果需要的话,可更改所述次序。
如图3A中所示,第一介电层12形成于衬底10上。蚀刻第一介电层12以产生在其内形成第一电极14的通孔24。第一电极14由任何合适的导电材料形成,例如氮化钛(TiN)、氮化铝钛(TiAlN)、钛钨(TiW)、铂(Pt)或钨(W),以及其它导电材料。在所说明的实施例中,将第一电极14形成为具有大体上圆形的自顶向下形状(图2A),然而,第一电极可具有任何形状,例如矩形、圆形、正方形或其它形状。
如图3B中所描绘,第二绝缘层20形成于第一电极14和第一绝缘层12上。通过任何合适技术在每一第一电极14上形成开口305,并使开口305与每一第一电极14对准。优选将开口305形成为具有倾斜侧壁316,以改进下文所论述的相变材料沉积的步进覆盖率。还应注意,倾斜侧壁316仅为任选的,且侧壁316可替代地为相对于第一电极14的顶表面垂直、线性、非线性、弓形,或任何其它所需形状。
在图2A到图2B的实施例中,可将开口305形成为具有大体上圆形的自顶向下形状,然而,开口305可具有任何形状。
图3C说明将共形或部分共形的相变材料层16沉积在开口305的侧壁316上。可使用任何合适技术来形成相变材料层16。在所说明的实施例中,所沉积的相变材料是硫族化物材料(例如碲化锗锑),且具有(例如)约100 的厚度。所述相变材料还可为或包括一种或一种以上相变材料,例如In-Se、Sb2Te3、GaSb、InSb、As-Te、Al-Te、GeTe、Te-Ge-As、In-Sb-Te、Te-Sn-Se、Ge-Se-Ga、Bi-Se-Sb、Ga-Se-Te、Sn-Sb-Te、In-Sb-Ge、Te-Ge-Sb-S、Te-Ge-Sn-O、Te-Ge-Sn-Au、Pd-Te-Ge-Sn、In-Se-Ti-Co、Ge-Sb-Te-Pd、Ge-Sb-Te-Co、Sb-Te-Bi-Se、Ag-In-Sb-Te、Ge-Sb-Se-Te、Ge-Sn-Sb-Te、Ge-Te-Sn-Ni、Ge-Te-Sn-Pd和Ge-Te-Sn-Pt。
虽然将开口305的侧壁上的相变材料层16的厚度说明为是均匀的,但此配置仅是本发明的实施方案的一个实例,且并非其限制。还应注意,相变材料层16无需完全覆盖每一开口305的侧壁316。举例来说,相变材料层16可仅部分覆盖侧壁316,以进一 步减小用于特定元件200a、200b、200c的相变材料层16的体积,其可进一步减小切换相变材料层16的状态所必需的电流。
图3D说明在相变材料层上形成介电材料19并填充开口305。在所说明的实施例中,介电材料是氧化物。介电材料19还可以是(例如)氮化硅;氧化铝;高温聚合物;低介电材料;绝缘玻璃;或绝缘聚合物。
随后使介电材料19、相变材料层16和第二绝缘层20平坦化。接着在相变材料层16和第二绝缘层20上形成第二电极22。第二电极22可由任何合适的导电材料形成,例如氮化钛(TiN)、氮化铝钛铝(TiAlN)、钛钨(TiW)、铂(Pt)或钨(W),以及其它导电材料。在所说明的实施例中,每一第二电极22形成于至少两个第一电极14的部分上,并与形成于至少两个开口305的侧壁的一部分上的相变材料层16接触。在所说明的实施例中,将第二电极22形成为具有大体上椭圆形的自顶向下形状(图2A),然而,第二电极22可具有任何形状,例如矩形、圆形、正方形或其它形状。
图4A和图4B说明根据本发明其它实施例的相变存储器装置401。装置401包括存储器单元404,存储器单元404包括两个存储器元件400a、400b。相变存储器装置401类似于相变存储器装置201(图2A到图2B),只是第二电极22与相变材料层16和介电层19对准,且底部电极14位于两个相变材料层16和介电层19的部分下方。另外,相变材料层16形成于介电台面19′的侧壁上。因此,与存储器装置201的相变材料层(图2A到图2B)相比,所述相变材料层16在相反方向上倾斜。
图4B展示根据本发明实施例的存储器装置401的形成。除逻辑上需要前面动作的结果的那些动作以外,本文所描述的动作中的任一动作均不需要特定次序。因此,虽然将以下动作描述为以特定次序执行,但如果需要的话,可更改所述动作。
可如上文结合图3A而描述的那样来形成第一电极14。如图4B中所示,介电材料台面19′形成于第一介电层12上。将介电台面19′形成为伏在两个第一电极14的若干部分上面。相变材料层16形成于介电台面19′的侧壁上。为了实现图4B中所示的结构,通过(例如)使用已知的光刻和蚀刻技术图案化和蚀刻介电层以形成台面来形成介电台面19′。
如在装置201(图2A到图2B)中,从自顶向下角度来看,介电台面19′大体上为圆形。因此,从自顶向下角度来看,相变材料层16为环形。然而,台面19′和相变材料层16可具有其它形状。
图5A和图5B说明根据本发明其它实施例的相变存储器装置501。装置501包括存储器单元505,所述存储器单元505包括两个存储器元件500a、500b。相变存储器装置 501类似于相变存储器装置401(图4A),只是第二电极22与介电台面19′一起形成为台面结构555的一部分。相变材料层16形成于台面结构555的侧壁上。
图5B展示根据本发明实施例的存储器装置501的形成。除逻辑上需要前面动作的结果的那些动作以外,本文所描述的动作中的任一动作均不需要特定次序。因此,虽然将以下动作描述为以特定次序执行,但如果需要的话,可更改所述次序。
如上文结合图3A所描述的那样来形成第一电极14。如图5B中所示,形成台面结构555,其每一者包括介电层19′和第二电极22。将第二电极22形成为台面结构555的一层。将台面结构555形成为伏在两个第一电极14的若干部分上面。相变材料层16形成于台面结构555的侧壁上。可(例如)使用已知的光刻和蚀刻技术图案化和蚀刻介电层和导电层来形成台面结构555。相变材料层16形成于台面结构555的侧壁上以实现图5A中所示的结构。
类似于装置201(图2A到图2B),从自顶向下角度来看,所说明实施例的台面结构555大体上为圆形。因此,从自顶向下角度来看,相变材料层16为环形。然而,台面结构555和相变材料层16可具有其它形状,如上文所论述。
图6到图9说明本发明的额外实施例。图6到图9中所示的实施例类似于图2A到5B的实施例。然而,在图6到图9的实施例中,每一第一和第二电极均与两个存储器元件相关联。优选的是,特定第一电极和特定第二电极不与相同的两个存储器元件相关联,以允许在操作期间个别地选择每一存储器元件。在图6到图9的实施例中,代替在开口(如在图2A到3D中)或台面结构(如在图4A到5B中)的侧壁上形成相变材料层,而是如下文所述在开口或台面结构的侧壁上形成第一电极。
图6描绘具有包括根据本发明的存储器元件600a、600b的存储器单元606的相变存储器装置601。相变存储器装置601包括用于接触第一电极45的导电插塞44。以与如上文结合图3A而描述的第一电极14相同的方式形成导电插塞44。
第一电极45位于介电材料层19的侧壁上。以与如上文在图3B到图3D中所描述的相变材料层16和介电材料层19类似的方式形成第一电极45和介电材料层19。因此,用于电极45的导电材料形成于绝缘层20中的开口的侧壁上。接着在所述开口内在第一电极45之间形成介电材料层19。从自顶向下角度来看,介电材料层19大体上为圆形。因此,从自顶向下角度来看,第一电极45为环形。然而,介电材料层19和第一电极45可具有其它形状。
任选地,第一电极无需完全覆盖介电材料层19的侧壁,且仅需经形成以便提供用于单个存储器元件600a、600b的相应导电插塞44与相变材料层116之间的电连通。此 外,虽然将第一电极45的厚度展示为是均匀的,但本发明并非如此有限。
相变材料层116和第二电极22位于绝缘层21内且在第一电极45上。如图6中所示,相变材料层16和第二电极22偏离第一电极45和导电插塞44。因此,相变材料层116与两个邻近的第一电极45接触。而且,每一顶部电极22服务两个存储器元件600a、600c。
图7中所示的存储器装置701类似于存储器装置601,只是针对每一第一电极45存在一相变材料层116。存储器装置701包括存储器单元707,存储器单元707包括存储器元件700a、700b。每一第二电极22服务两个存储器元件700a、700c。在图7的实施例中,服务两个存储器元件700a、700c的第二电极22在用于那两个存储器元件700a、700c的相变材料层116之间延伸。因此,第二电极22与相变材料层113的顶表面716和侧表面717接触。为了实现图7中所示的顶部电极22的结构,在形成顶部电极22之前,图案化并蚀刻相变材料层116。
图8说明具有包括根据本发明的存储器元件800a、800b的存储器单元808的存储器装置801。存储器装置801类似于存储器装置601(图6),只是第一电极45形成于介电台面19′的侧壁上。以与如上文在图3B到图3D中所描述的相变材料层16和介电材料层19类似的方式形成介电台面19′和第一电极45。
图9说明具有包括根据本发明的存储器元件900a、900b的存储器单元909的存储器装置901。存储器装置901类似于存储器装置701(图7),只是第一电极45形成于介电台面19′的侧壁上。以与如上文在图3B到图3D中所描述的相变材料层16和介电材料层19类似的方式形成介电台面19′和第一电极45。
尽管图2A到图9中所示的实施例展示包括两个存储器元件的存储器单元,然而,本发明并非如此有限。根据本发明的存储器单元可包括两个以上存储器元件。举例来说,如图10中所示,存储器装置1001包括存储器元件1010,存储器元件1010包括存储器元件1000a、1000b、1000c、1000d。存储器单元1000的存储器元件1000a、1000b、1000c、1000d中的每一者与同一第一电极14相关联。存储器元件1000a与第一个第二电极22a相关联;存储器元件1000b与第二个第二电极22b相关联;存储器元件1000c与第三个第二电极22c相关联;且存储器元件1000d与第四个第二电极22d相关联。因此,每一存储器单元1010与四个不同的第二电极22相关联。
在所说明的实施例中,第二电极22由四个存储器元件1000a、1000e、1000f、1000g共享。为了允许个别地寻址每一存储器元件1000a、1000b、1000c、1000d、1000e、1000f、1000g,特定的第一电极14与第二电极22组仅可寻址一个存储器元件,例如元件1000a。
存储器装置1001的存储器元件1000a、1000b、1000c、1000d、1000e、1000f、1000g具有与上文结合图2B到图9而描述的存储器元件中的任一者类似的结构,且以类似方式形成,只是每一存储器单元经配置以包括四个存储器元件1000a、1000b、1000c、1000d。为此,存储器单元1010的第一电极14经配置以与存储器元件1000a、1000b、1000c、1000d相关联。在图10的实施例中,第一和第二电极14、22大致具有加号(“+”)形状,但其它形状也是可能的,例如十字形、x形、菱形、正方形,以及其它形状。
图11A到图11C说明根据本发明而构造的电阻可变存储器装置1101的一部分的实施例。图11A是存储器装置1101的一部分的自顶向下图,且图11B是图11A的装置1101的沿着线11B-11B′的横截面图。图11C是装置1101的沿着图11B中所示的线11C-11C′的横截面图。
将存储器装置1101说明为相变存储器装置,且包括存储器单元1111,存储器单元1111每一者包括多个相变存储器元件1100a、1100b,其每一者用于存储至少一个位,即逻辑1或0。存储器元件1100a、1100b由衬底10支撑。第一介电层12形成于衬底10上,且导电插塞44形成于第一介电层12内。第一电极1114形成于第二介电层20内。每一第一电极1114形成于导电插塞44上并与之接触。
第三介电层1121(图11C)位于第一电极1114和第二介电层20上。第二电极1122位于第三介电层1121上。将第三介电层1121和第二电极1122形成为在x方向上定向成行的台面1133(图11A)。第四介电层1131形成于台面1133上。在图11A的实施例中,从自顶向下角度来看,台面1133具有矩形形状,但其它形状(例如正方形或圆形)也是可能的。第二电极1122形成于邻近的第一电极1114之间,使得第二电极1122的侧边缘1123在第一电极1114的侧边缘1115的正上方。
每一相变材料层1116位于相应的第二电极1122和第三介电层1121的侧壁上,并与相应的第一电极1114接触。在图11A和图11B中所示的实施例中,相变材料层1116仅在第二电极1122和第三介电层线1121的侧壁的位于第一电极1114正上方的部分上。
存储器元件1100a、1100b对应于第一和第二电极与相变材料层1116的一部分电相交之处。每一第一电极1114与两个存储器元件1100a、1100b相关联。在所说明的实施例中,每一第二电极1122也与两个存储器元件1100a、1100b相关联。为了允许可个别地寻址每一存储器元件1100a、1100b,特定第一电极1114和特定第二电极1122优选不与一个以上相同的存储器元件1100a、1100b相关联。在所示的实施例中,存储器元件1100a与第一个第二电极1122a相关联,且存储器元件1100b与第二个第二电极1122b相关联。
由于用于每一存储器元件1100a、1100b的相变材料层1116仅形成于第二电极1122的侧壁上,所以对于每一存储器元件1100a、1100b,相变材料层1116与电极1114、1122的接触面积被减到最小。存储器元件1100a、1100b的编程体积以及实现存储器元件1100a、1100b的相变所需的电压也被减到最小。另外,由于电极1114、1122在存储器元件1100a、1100b之间共享,所以与现有技术装置(例如,包括存储器元件1(图1)的装置)相比,装置1101的位密度可增加。另外,对于每一存储器元件来说,编程体积是固定的且不取决于编程脉冲,且装置切换均匀性也得到改进。
装置1101中还可包括额外的介电层、触点和金属线。举例来说,可包括到第一电极1114的触点1151以及金属线。
图12A到图12E说明制造图11A和图11B中所说明的相变存储器装置1101的方法的一个实施例。除逻辑上需要前面动作的结果的那些动作以外,本文所描述的动作中的任一动作均不需要特定次序。因此,虽然将以下动作描述为以特定次序执行,但如果需要的话,可更改所述次序。
如图12A中所示,在衬底10上形成第一介电层12。通常蚀刻第一介电层12以产生在其内形成导电插塞44的通孔24。导电插塞44由任何合适的导电材料形成,例如氮化钛(TiN)、氮化铝钛(TiAlN)、钛钨(TiW)、铂(Pt)或钨(W),以及其它导电材料。
如图12B中所描绘,在导电插塞44和第一绝缘层12上形成第二绝缘层20。通过任何合适技术在每一导电插塞44上形成开口1205,并使开口1205与每一导电插塞44对准。在所说明的实施例中,将开口1205形成为具有大体上正方形的自顶向下形状,然而,开口1205可具有任何形状,例如矩形、正方形或其它形状。第一电极由任何合适的导电材料形成,例如氮化钛(TiN)、氮化铝钛(TiAlN)、钛钨(TiW)、铂(Pt)或钨(W),以及其它导电材料。
图12C说明沉积第三介电层1121和导电材料层以用于形成第二电极1122。将第三介电层1121和导电材料层图案化为线,以形成第三介电层1121和第二电极1122。将第三介电层1121的侧边缘1132(图11C)形成为与第一电极1114接触。这允许第二电极1122的侧边缘1123(图11A和图11C)位于第一电极1114的侧边缘1115的正上方。第二电极由任何合适的导电材料形成,且可与导电插塞44和/或第一电极1114具有相同材料。
如图12D中所描绘,相变材料层1116(例如,具有约100 的厚度的薄层)形成于第二电极1122上和第一电极1114上。任选地,第三介电层1121和第二电极1122的侧 壁是倾斜的,以促进相变材料层1116对所述侧壁的覆盖,如图11C中所示。相变材料是任何合适的相变材料,例如上文结合图3C而描述的相变材料。
使用间隔物蚀刻来移除第二电极线1122之间和第二电极1122的上表面上的相变材料,从而在第二电极1122的侧壁上留下相变材料薄层1116。通过调整相变材料层1116的厚度,可调整存储器元件1100a、1100b的可编程体积。如果需要的话,可沿着每一第二电极1122的侧壁的长度留下相变材料层1116。图12E是具有相变材料层1116的存储器装置1101的沿着每一第二电极1122的侧壁的长度的自顶向下透视图。
接着蚀刻第二电极线1122和相变材料1116以形成个别台面1133(图11B和图11C)。为此,形成光致抗蚀剂层(未图示)以保护相变材料层1116的与第一电极1114接触的部分。执行干式蚀刻以移除相变材料层1116的未受保护部分、第三介电层1121和第二电极线1122。为了隔离个别台面1133,在台面1133上形成第四介电层1131以实现图11B中所示的结构。通过隔离与每一第一电极1114相关联的相变材料层1116,可减少存储器元件1100a、1100b之间的串扰。
已将实施例描述为将相变材料用作可编程电阻材料。实施例还可使用一个或一个以上其它可编程电阻材料层来代替相变材料层。其它可编程电阻材料的实例包括(例如)金属掺杂的硫族化物玻璃,以及转让给美光科技有限公司(Micron Technology,Inc.,)的各种专利和专利申请案中所论述的那些可编程电阻材料,所述专利和专利申请案包括(但不限于)以下各项:第10/765,393号美国专利申请案;第09/853,233号美国专利申请案;第10/022,722号美国专利申请案;第10/663,741号美国专利申请案;第09/988,984号美国专利申请案;第10/121,790号美国专利申请案;第09/941,544号美国专利申请案;第10/193,529号美国专利申请案;第10/100,450号美国专利申请案;第10/231,779号美国专利申请案;第10/893,299号美国专利申请案;第10/077,872号美国专利;第10/865,903号美国专利申请案;第10/230,327号美国专利申请案;第09/943,190号美国专利申请案;第10/622,482号美国专利申请案;第10/081,594号美国专利申请案;第10/819,315号美国专利申请案;第11/062,436号美国专利申请案;第10/899,010号美国专利申请案以及第10/796,000号美国专利申请案,所述专利和专利申请案中每一者的揭示内容以引用的方式并入本文中。
图13说明包括具有根据本发明而构造的电阻可变存储器装置201的至少一个存储器电路1326的经简化的处理器系统1300。所述存储器电路可替代地包括任何其它电阻可变存储器装置,例如根据本发明而构造的装置401、501、601、701、801、901、1001、1101。
图13的处理器系统1300(其可为包括一个或一个以上处理器的任何系统,例如计算机、电话、PDA或其它控制系统)一般包含中央处理单元(CPU)1322,例如微处理器、数字信号处理器,或经由总线1321与输入/输出(I/O)装置1325通信的其它可编程数字逻辑装置。存储器电路1326通常通过存储器控制器经由总线1321与CPU 1322通信。
在计算机系统的情况下,处理器系统1300可包括外围装置,例如压缩光盘(CD)ROM驱动器1323,其也经由总线1321与CPU 1322和硬盘驱动器1324通信。如果需要的话,存储器电路1326可与处理器(例如,CPU 1322)组合成单个集成电路。
以上描述内容和图式将仅被视为对实现本发明的特征和优点的具体实施例的说明。可在不脱离本发明的精神和范围的情况下,对具体工艺条件和结构作出修改和替代。因此,将本发明视为不受前面的描述内容和图式限制,而是仅受所附权利要求书的范围限制。
Claims (56)
1.一种存储器单元,其包含:
第一电极;
电阻可变材料的第一部分和第二部分,其与所述第一电极接触,其中所述电阻可变材料的第一部分和第二部分是邻接的;
第一个第二电极,其与所述电阻可变材料的所述第一部分接触;以及
第二个第二电极,其与所述电阻可变材料的所述第二部分接触。
2.根据权利要求1所述的存储器单元,其中所述电阻可变材料的第一部分与所述第一电极的第一部分接触,且其中所述电阻可变材料的第二部分与所述第一电极的第二部分接触。
3.根据权利要求1-2任一权利要求所述的存储器单元,其中从自顶向下角度来看,所述第一电极具有环形形状。
4.根据权利要求1-2任一权利要求所述的存储器单元,其中所述电阻可变材料包含相变材料。
5.根据权利要求1-2任一权利要求所述的存储器单元,其中从自顶向下角度来看,所述第一电极具有圆形形状。
6.一种存储器单元,其包含:
第一电极;
电阻可变材料的第一部分和第二部分,其与所述第一电极接触;
第一个第二电极,其与所述电阻可变材料的所述第一部分接触;以及
第二个第二电极,其与所述电阻可变材料的所述第二部分接触;
电阻可变材料的第三部分,其与所述第一电极接触,且第三个第二电极与电阻可变材料的所述第三部分接触;以及
电阻可变材料的第四部分,其与所述第一电极接触,且第四个第二电极与电阻可变材料的所述第四部分接触。
7.根据权利要求6所述的存储器单元,其中从自顶向下角度来看,所述第一电极和所述第二电极大致具有“+”形状。
8.根据权利要求6所述的存储器单元,其中所述电阻可变材料的第一部分与所述第一电极的第一部分接触,且其中所述电阻可变材料的第二部分与所述第一电极的第二 部分接触。
9.根据权利要求6或8任一权利要求所述的存储器单元,其中从自顶向下角度来看,所述第一电极具有环形形状。
10.根据权利要求6或8任一权利要求所述的存储器单元,其中所述电阻可变材料包含相变材料。
11.根据权利要求6或8任一权利要求所述的存储器单元,其中从自顶向下角度来看,所述第一电极具有圆形形状。
12.一种存储器单元,其包含:
第一介电层,
第一电极,其在所述第一介电层内;
第二介电层,其在所述第一电极和第一介电层上;
开口,其在所述第二介电层内,所述开口具有倾斜的侧壁;
电阻可变材料的第一部分与第二部分,其与所述第一电极接触,其中所述电阻可变材料位于所述侧壁的至少一部分上;
第一个第二电极,其与所述电阻可变材料的所述第一部分接触;
第二个第二电极,其与所述电阻可变材料的所述第二部分接触;以及
第三介电层,其填充所述开口。
13.根据权利要求12所述的存储器单元,其中所述电阻可变材料覆盖所述开口的所述侧壁的全部。
14.根据权利要求12-13中任一项权利要求所述的存储器单元,其中所述电阻可变材料的第一部分与所述第一电极的第一部分接触,且其中所述电阻可变材料的第二部分与所述第一电极的第二部分接触。
15.根据权利要求12-13中任一项权利要求所述的存储器单元,其中从自顶向下角度来看,所述第一电极具有环形形状。
16.根据权利要求12-13中任一项权利要求所述的存储器单元,其中所述电阻可变材料包含相变材料。
17.根据权利要求12-13中任一项权利要求所述的存储器单元,其中从自顶向下角度来看,所述第一电极具有圆形形状。
18.一种存储器单元,其包含:
第一介电层;
第一电极,其在所述第一介电层内;
介电台面,其在所述第一电极上,所述介电台面具有倾斜的侧壁;
电阻可变材料的第一部分和第二部分,其与所述第一电极接触,其中所述电阻可变材料位于所述侧壁的至少一部分上;
第一个第二电极,其与所述电阻可变材料的所述第一部分接触;以及
第二个第二电极,其与所述电阻可变材料的所述第二部分接触。
19.根据权利要求18所述的存储器单元,其中所述电阻可变材料覆盖所述台面的所述侧壁的全部。
20.根据权利要求18-19中任一项权利要求所述的存储器单元,其中所述电阻可变材料的第一部分与所述第一电极的第一部分接触,且其中所述电阻可变材料的第二部分与所述第一电极的第二部分接触。
21.根据权利要求18-19中任一项权利要求所述的存储器单元,其中从自顶向下角度来看,所述第一电极具有环形形状。
22.根据权利要求18-19中任一项权利要求所述的存储器单元,其中所述电阻可变材料包含相变材料。
23.根据权利要求18-19中任一项权利要求所述的存储器单元,其中从自顶向下角度来看,所述第一电极具有圆形形状。
24.一种存储器单元,其包含:
导电插塞,其在第一介电层内;
第二介电层,其在所述导电插塞和第一介电层上;
开口,其在所述第二介电层内,所述开口具有倾斜的侧壁;
第一电极,其中所述第一电极包含位于所述侧壁的至少一部分上的导电材料;
第三介电层,其填充所述开口;
电阻可变材料的第一部分和第二部分,其与所述第一电极接触;
第一个第二电极,其与所述电阻可变材料的所述第一部分接触;以及
第二个第二电极,其与所述电阻可变材料的所述第二部分接触。
25.根据权利要求24所述的存储器单元,其中所述导电材料覆盖所述开口的所述侧壁的全部。
26.根据权利要求24-25中任一项权利要求所述的存储器单元,其中所述电阻可变材料的第一部分与所述第一电极的第一部分接触,且其中所述电阻可变材料的第二部分与所述第一电极的第二部分接触。
27.根据权利要求24-25中任一项权利要求所述的存储器单元,其中从自顶向下角度来 看,所述第一电极具有环形形状。
28.根据权利要求24-25中任一项权利要求所述的存储器单元,其中所述电阻可变材料包含相变材料。
29.根据权利要求24-25中任一项权利要求所述的存储器单元,其中从自顶向下角度来看,所述第一电极具有圆形形状。
30.一种存储器单元,其包含:
第一介电层;
第一电极,其在所述第一介电层内;
第二介电层,其在所述第一电极的第一部分之上;
第一个第二电极,其在所述第二介电层之上;
第三介电层,其在所述第一电极的第二部分之上;
第二个第二电极,其在所述第三介电层之上;
电阻可变材料的第一部分位于所述第一个第二电极和所述第二介电层的侧壁的至少一部分上,电阻可变材料的所述第一部分与所述第一电极接触;
电阻可变材料的第二部分位于所述第二个第二电极和所述第三介电层的侧壁的至少一部分上,电阻可变材料的所述第二部分与所述第一电极接触。
31.根据权利要求30所述的存储器单元,其中所述第一个第二电极和所述第二个第二电极中的至少一者的所述侧壁是倾斜的。
32.根据权利要求30所述的存储器单元,其中所述第一个第二电极和所述第二介电层被配置为第一台面,且所述第二个第二电极和第三介电层被配置为第二台面。
33.根据权利要求30-32中任一项权利要求中所述的存储器单元,其中所述电阻可变材料的第一部分与所述第一电极的第一部分接触,且其中所述电阻可变材料的第二部分与所述第一电极的第二部分接触。
34.根据权利要求30-32中任一项权利要求中所述的存储器单元,其中从自顶向下角度来看,所述第一电极具有环形形状。
35.根据权利要求30-32中任一项权利要求中所述的存储器单元,其中所述电阻可变材料包含相变材料。
36.根据权利要求30-32中任一项权利要求中所述的存储器单元,其中从自顶向下角度来看,所述第一电极具有圆形形状。
37.一种存储器装置,其包含:
多个根据权利要求2-36中任一权利要求所述的存储器单元,
其中所述第一个第二电极与所述第一电极相关联,以界定第一存储器元件;且其中所述第二个第二电极与所述第一电极相关联,以界定第二存储器元件。
38.根据权利要求37所述的存储器装置,其进一步包含多个存储器单元,其中所述第二个第二电极与至少两个存储器单元相关联。
39.一种处理器系统,所述系统包含:
处理器;以及
存储器装置,其耦合到所述处理器,所述存储器装置包含存储器阵列,所述存储器阵列包含:
多个根据权利要求2-36中任一权利要求所述的存储器单元。
40.一种形成存储器单元的方法,所述方法包含以下动作:
在第一电极上形成介电台面;
形成电阻可变材料的第一部分和第二部分,其与所述第一电极接触,其中所述电阻可变材料的所述第一部分和第二部分形成于所述介电台面的侧壁上;
形成第一个第二电极,其与所述电阻可变材料的所述第一部分接触;以及
形成第二个第二电极,其与所述电阻可变材料的所述第二部分接触。
41.根据权利要求40所述的方法,其中电阻可变材料的所述第一部分和第二部分包含相变材料。
42.一种形成存储器单元的方法,所述方法包含以下动作:
形成第一电极,其在第一介电层内;
形成第二介电层,其在所述第一电极和所述第一介电层之上;
形成开口,其在所述第二介电层内,所述开口具有倾斜的侧壁;
形成电阻可变材料的第一部分与第二部分,其与所述第一电极接触,其中所述电阻可变材料位于所述开口的侧壁上;
形成第一个第二电极,其与所述电阻可变材料的所述第一部分接触;以及
形成第二个第二电极,其与所述电阻可变材料的所述第二部分接触。
43.根据权利要求42所述的方法,其中电阻可变材料的所述第一部分和第二部分包含相变材料。
44.一种形成存储器单元的方法,所述方法包含以下动作:
在衬底上形成第一介电材料;
在所述第一介电材料内形成第一导电插塞;以及
在所述第一导电插塞上形成介电台面;
在所述介电台面的侧壁上形成第一电极;
形成电阻可变材料的第一部分与第二部分,其与所述第一电极接触;
形成第一个第二电极,其与所述电阻可变材料的所述第一部分接触;以及
形成第二个第二电极,其与所述电阻可变材料的所述第二部分接触。
45.根据权利要求44所述的方法,其中将所述电阻可变材料的第一部分形成为与所述第一电极的第一部分接触,且其中将所述电阻可变材料的第二部分形成为与所述第一电极的第二部分接触。
46.根据权利要求45所述的方法,其中将所述第一个第二电极形成为沿着所述电阻可变材料的第一部分的顶表面和侧表面与所述电阻可变材料的第一部分接触。
47.根据权利要求44-46中任一权利要求所述的方法,其中电阻可变材料的所述第一部分和第二部分包含相变材料。
48.一种形成存储器单元的方法,所述方法包含以下动作:
在衬底上形成第一介电材料;
在所述第一介电材料内形成第一导电插塞;
在所述第一导电插塞和所述第一介电材料上形成第二介电材料;
在所述第二介电材料内形成开口,将所述开口形成为具有倾斜侧壁;
在所述开口的侧壁上形成第一电极;
形成电阻可变材料的第一部分与第二部分,其与所述第一电极接触;
形成第一个第二电极,其与所述电阻可变材料的所述第一部分接触;以及
形成第二个第二电极,其与所述电阻可变材料的所述第二部分接触。
49.根据权利要48所述的方法,其中将所述电阻可变材料的第一部分形成为与所述第一电极的第一部分接触,且其中将所述电阻可变材料的第二部分形成为与所述第一电极的第二部分接触。
50.根据权利要求49所述的方法,其中将所述第一个第二电极形成为沿着所述电阻可变材料的第一部分的顶表面和侧表面与所述电阻可变材料的第一部分接触。
51.根据权利要求48-50中任一权利要求所述的方法,其中电阻可变材料的所述第一部分和第二部分包含相变材料。
52.一种形成存储器单元的方法,所述方法包含以下动作:
形成第一电极;
形成第一个第二电极和第二个第二电极;以及
形成电阻可变材料的第一部分与第二部分,其与所述第一电极接触;
其中形成所述第一个和第二个第二电极包含形成第一和第二电极线,且其中在所述第一个第二电极的侧壁上形成所述电阻可变材料的第一部分,且在所述第二个第二电极的侧壁上形成所述电阻可变材料的第二部分。
53.根据权利要求52所述的方法,其中电阻可变材料的所述第一部分和第二部分包含相变材料。
54.一种形成存储器单元的方法,所述方法包含以下动作:
形成第一电极,
形成电阻可变材料的第一部分与第二部分,其与所述第一电极接触;
形成第一个第二电极,其与所述电阻可变材料的第一部分相接触;
形成第二个第二电极,其与所述电阻可变材料的第二部分相接触;
在电阻可变材料的第三部分上并与所述第一电极相关联地形成第三个第二电极,以界定第三存储器元件;以及
在电阻可变材料的第四部分上并与所述第一电极相关联地形成第四个第二电极,以界定第四存储器元件。
55.根据权利要求54所述的方法,其中将所述第一电极形成为从自顶向下角度来看大致具有“+”形状。
56.根据权利要求54-55中任一权利要求所述的方法,其中电阻可变材料的所述第一部分和第二部分包含相变材料。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/511,311 US7560723B2 (en) | 2006-08-29 | 2006-08-29 | Enhanced memory density resistance variable memory cells, arrays, devices and systems including the same, and methods of fabrication |
US11/511,311 | 2006-08-29 | ||
PCT/US2007/017481 WO2008027163A2 (en) | 2006-08-29 | 2007-08-06 | Enhanced memory density resistance variable memory cells, arrays, devices and systems including the same, and methods of fabrication |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101523629A CN101523629A (zh) | 2009-09-02 |
CN101523629B true CN101523629B (zh) | 2012-02-08 |
Family
ID=38982722
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2007800379567A Active CN101523629B (zh) | 2006-08-29 | 2007-08-06 | 存储器密度提高的电阻可变存储器单元、包括其的阵列、装置和系统,及其制造方法 |
Country Status (5)
Country | Link |
---|---|
US (3) | US7560723B2 (zh) |
EP (5) | EP2442377B1 (zh) |
KR (2) | KR101169500B1 (zh) |
CN (1) | CN101523629B (zh) |
WO (1) | WO2008027163A2 (zh) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7952087B2 (en) * | 1999-03-25 | 2011-05-31 | Ovonyx, Inc. | Phase change device with offset contact |
US7427770B2 (en) | 2005-04-22 | 2008-09-23 | Micron Technology, Inc. | Memory array for increased bit density |
US7812334B2 (en) | 2006-04-04 | 2010-10-12 | Micron Technology, Inc. | Phase change memory elements using self-aligned phase change material layers and methods of making and using same |
US9178141B2 (en) | 2006-04-04 | 2015-11-03 | Micron Technology, Inc. | Memory elements using self-aligned phase change material layers and methods of manufacturing same |
US7560723B2 (en) | 2006-08-29 | 2009-07-14 | Micron Technology, Inc. | Enhanced memory density resistance variable memory cells, arrays, devices and systems including the same, and methods of fabrication |
FR2913523B1 (fr) * | 2007-03-09 | 2009-06-05 | Commissariat Energie Atomique | Disposistif de memorisation de donnees multi-niveaux a materiau a changement de phase |
TWI343642B (en) * | 2007-04-24 | 2011-06-11 | Ind Tech Res Inst | Phase-change memory devices and methods for fabricating the same |
US7964861B2 (en) * | 2007-11-06 | 2011-06-21 | Ovonyx, Inc. | Method and apparatus for reducing programmed volume of phase change memory |
KR100929639B1 (ko) * | 2008-01-18 | 2009-12-03 | 주식회사 하이닉스반도체 | 상변화 기억 소자 및 그의 제조방법 |
US7961506B2 (en) * | 2008-02-05 | 2011-06-14 | Micron Technology, Inc. | Multiple memory cells with rectifying device |
KR20100076274A (ko) * | 2008-12-26 | 2010-07-06 | 주식회사 하이닉스반도체 | 상변화 메모리 소자 및 그 제조방법 |
JP5446393B2 (ja) * | 2009-04-02 | 2014-03-19 | ソニー株式会社 | 記憶素子とその製造方法および半導体記憶装置 |
US8058095B2 (en) * | 2009-06-23 | 2011-11-15 | Micron Technology, Inc. | Encapsulated phase change cell structures and methods |
US8541765B2 (en) * | 2010-05-25 | 2013-09-24 | Micron Technology, Inc. | Resistance variable memory cell structures and methods |
JP5380481B2 (ja) * | 2011-03-07 | 2014-01-08 | 株式会社東芝 | 記憶装置およびその製造方法 |
US8962384B2 (en) | 2012-01-20 | 2015-02-24 | Micron Technology, Inc. | Memory cells having heaters with angled sidewalls |
US8536562B2 (en) * | 2012-02-22 | 2013-09-17 | Micron Technology, Inc. | Methods of forming memory structures and methods of forming memory arrays |
US8877628B2 (en) | 2012-07-12 | 2014-11-04 | Micron Technologies, Inc. | Methods of forming nano-scale pores, nano-scale electrical contacts, and memory devices including nano-scale electrical contacts, and related structures and devices |
US8853665B2 (en) | 2012-07-18 | 2014-10-07 | Micron Technology, Inc. | Semiconductor constructions, memory cells, memory arrays and methods of forming memory cells |
US8686394B2 (en) | 2012-07-18 | 2014-04-01 | Micron Technology, Inc. | Semiconductor constructions and memory arrays |
US9166159B2 (en) | 2013-05-23 | 2015-10-20 | Micron Technology, Inc. | Semiconductor constructions and methods of forming memory cells |
US9865811B2 (en) | 2015-02-10 | 2018-01-09 | Eugeniy Troyan | Semiconductor memory devices for use in electrically alterable read only memory (ROM) and semiconductor thin film devices (spintrons and spin-orbitrons) |
US20160233420A1 (en) * | 2015-02-10 | 2016-08-11 | Eugeniy Troyan | SEMICONDUCTOR MEMORY DEVICES FOR USE IN ELECTRICALLY ALTERABLE READ ONLY MEMORY (ROM) AND SEMICONDUCTOR THIN FILM DEVICES (SPINTRONS and SPIN-ORBITRONS) |
US9564585B1 (en) | 2015-09-03 | 2017-02-07 | HGST Netherlands B.V. | Multi-level phase change device |
CN108123033B (zh) * | 2016-11-29 | 2021-06-04 | 中芯国际集成电路制造(上海)有限公司 | 阻变随机存储器存储单元及其制作方法、电子装置 |
US11158788B2 (en) * | 2018-10-30 | 2021-10-26 | International Business Machines Corporation | Atomic layer deposition and physical vapor deposition bilayer for additive patterning |
US11177436B2 (en) * | 2019-04-25 | 2021-11-16 | International Business Machines Corporation | Resistive memory with embedded metal oxide fin for gradual switching |
US11600664B2 (en) | 2020-01-16 | 2023-03-07 | Globalfoundries Singapore Pte. Ltd. | Memory devices and methods of forming memory devices |
US11502250B2 (en) * | 2020-05-26 | 2022-11-15 | Globalfoundries Singapore Pte. Ltd. | Memory devices and methods of forming memory devices |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1449046A (zh) * | 2002-04-02 | 2003-10-15 | 惠普公司 | 存储器结构 |
CN1457058A (zh) * | 2002-05-10 | 2003-11-19 | 惠普公司 | 相变材料电子存储器结构及其成形方法 |
Family Cites Families (226)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US765393A (en) | 1904-03-14 | 1904-07-19 | William A Moeller | Thill-support. |
US853233A (en) | 1907-02-11 | 1907-05-14 | Alois Flad | Propeller. |
US2272201A (en) | 1939-07-28 | 1942-02-10 | Cons Eng Corp | Method and apparatus for signaling |
US3271591A (en) | 1963-09-20 | 1966-09-06 | Energy Conversion Devices Inc | Symmetrical current controlling device |
US3622319A (en) | 1966-10-20 | 1971-11-23 | Western Electric Co | Nonreflecting photomasks and methods of making same |
US3868651A (en) | 1970-08-13 | 1975-02-25 | Energy Conversion Devices Inc | Method and apparatus for storing and reading data in a memory having catalytic material to initiate amorphous to crystalline change in memory structure |
US3743847A (en) | 1971-06-01 | 1973-07-03 | Motorola Inc | Amorphous silicon film as a uv filter |
US4267261A (en) * | 1971-07-15 | 1981-05-12 | Energy Conversion Devices, Inc. | Method for full format imaging |
US3961314A (en) | 1974-03-05 | 1976-06-01 | Energy Conversion Devices, Inc. | Structure and method for producing an image |
US3966317A (en) | 1974-04-08 | 1976-06-29 | Energy Conversion Devices, Inc. | Dry process production of archival microform records from hard copy |
US4177474A (en) | 1977-05-18 | 1979-12-04 | Energy Conversion Devices, Inc. | High temperature amorphous semiconductor member and method of making the same |
JPS5565365A (en) * | 1978-11-07 | 1980-05-16 | Nippon Telegr & Teleph Corp <Ntt> | Pattern forming method |
DE2901303C2 (de) | 1979-01-15 | 1984-04-19 | Max Planck Gesellschaft Zur Foerderung Der Wissenschaften E.V., 3400 Goettingen | Festes Ionenleitermaterial, seine Verwendung und Verfahren zu dessen Herstellung |
US4312938A (en) * | 1979-07-06 | 1982-01-26 | Drexler Technology Corporation | Method for making a broadband reflective laser recording and data storage medium with absorptive underlayer |
US4269935A (en) * | 1979-07-13 | 1981-05-26 | Ionomet Company, Inc. | Process of doping silver image in chalcogenide layer |
US4316946A (en) * | 1979-12-03 | 1982-02-23 | Ionomet Company, Inc. | Surface sensitized chalcogenide product and process for making and using the same |
US4499557A (en) * | 1980-10-28 | 1985-02-12 | Energy Conversion Devices, Inc. | Programmable cell for use in programmable electronic arrays |
US4405710A (en) | 1981-06-22 | 1983-09-20 | Cornell Research Foundation, Inc. | Ion beam exposure of (g-Gex -Se1-x) inorganic resists |
US4737379A (en) * | 1982-09-24 | 1988-04-12 | Energy Conversion Devices, Inc. | Plasma deposited coatings, and low temperature plasma method of making same |
US4545111A (en) | 1983-01-18 | 1985-10-08 | Energy Conversion Devices, Inc. | Method for making, parallel preprogramming or field programming of electronic matrix arrays |
US4608296A (en) | 1983-12-06 | 1986-08-26 | Energy Conversion Devices, Inc. | Superconducting films and devices exhibiting AC to DC conversion |
US4795657A (en) * | 1984-04-13 | 1989-01-03 | Energy Conversion Devices, Inc. | Method of fabricating a programmable array |
US4673957A (en) | 1984-05-14 | 1987-06-16 | Energy Conversion Devices, Inc. | Integrated circuit compatible thin film field effect transistor and method of making same |
US4670763A (en) | 1984-05-14 | 1987-06-02 | Energy Conversion Devices, Inc. | Thin film field effect transistor |
US4769338A (en) | 1984-05-14 | 1988-09-06 | Energy Conversion Devices, Inc. | Thin film field effect transistor and method of making same |
US4843443A (en) | 1984-05-14 | 1989-06-27 | Energy Conversion Devices, Inc. | Thin film field effect transistor and method of making same |
US4668968A (en) * | 1984-05-14 | 1987-05-26 | Energy Conversion Devices, Inc. | Integrated circuit compatible thin film field effect transistor and method of making same |
US4678679A (en) | 1984-06-25 | 1987-07-07 | Energy Conversion Devices, Inc. | Continuous deposition of activated process gases |
US4646266A (en) * | 1984-09-28 | 1987-02-24 | Energy Conversion Devices, Inc. | Programmable semiconductor structures and methods for using the same |
US4637895A (en) * | 1985-04-01 | 1987-01-20 | Energy Conversion Devices, Inc. | Gas mixtures for the vapor deposition of semiconductor material |
US4664939A (en) * | 1985-04-01 | 1987-05-12 | Energy Conversion Devices, Inc. | Vertical semiconductor processor |
US4710899A (en) | 1985-06-10 | 1987-12-01 | Energy Conversion Devices, Inc. | Data storage medium incorporating a transition metal for increased switching speed |
US4671618A (en) | 1986-05-22 | 1987-06-09 | Wu Bao Gang | Liquid crystalline-plastic material having submillisecond switch times and extended memory |
US4766471A (en) | 1986-01-23 | 1988-08-23 | Energy Conversion Devices, Inc. | Thin film electro-optical devices |
US4818717A (en) * | 1986-06-27 | 1989-04-04 | Energy Conversion Devices, Inc. | Method for making electronic matrix arrays |
US4728406A (en) * | 1986-08-18 | 1988-03-01 | Energy Conversion Devices, Inc. | Method for plasma - coating a semiconductor body |
US4809044A (en) * | 1986-08-22 | 1989-02-28 | Energy Conversion Devices, Inc. | Thin film overvoltage protection devices |
US4845533A (en) | 1986-08-22 | 1989-07-04 | Energy Conversion Devices, Inc. | Thin film electrical devices with amorphous carbon electrodes and method of making same |
US4788594A (en) | 1986-10-15 | 1988-11-29 | Energy Conversion Devices, Inc. | Solid state electronic camera including thin film matrix of photosensors |
US4853785A (en) | 1986-10-15 | 1989-08-01 | Energy Conversion Devices, Inc. | Electronic camera including electronic signal storage cartridge |
US4847674A (en) | 1987-03-10 | 1989-07-11 | Advanced Micro Devices, Inc. | High speed interconnect system with refractory non-dogbone contacts and an active electromigration suppression mechanism |
US4800526A (en) * | 1987-05-08 | 1989-01-24 | Gaf Corporation | Memory element for information storage and retrieval system and associated process |
US4775425A (en) | 1987-07-27 | 1988-10-04 | Energy Conversion Devices, Inc. | P and n-type microcrystalline semiconductor alloy material including band gap widening elements, devices utilizing same |
US4891330A (en) * | 1987-07-27 | 1990-01-02 | Energy Conversion Devices, Inc. | Method of fabricating n-type and p-type microcrystalline semiconductor alloy material including band gap widening elements |
US5272359A (en) | 1988-04-07 | 1993-12-21 | California Institute Of Technology | Reversible non-volatile switch based on a TCNQ charge transfer complex |
GB8910854D0 (en) | 1989-05-11 | 1989-06-28 | British Petroleum Co Plc | Semiconductor device |
US5159661A (en) | 1990-10-05 | 1992-10-27 | Energy Conversion Devices, Inc. | Vertically interconnected parallel distributed processor |
US5314772A (en) * | 1990-10-09 | 1994-05-24 | Arizona Board Of Regents | High resolution, multi-layer resist for microlithography and method therefor |
JPH0770731B2 (ja) * | 1990-11-22 | 1995-07-31 | 松下電器産業株式会社 | 電気可塑性素子 |
US5536947A (en) | 1991-01-18 | 1996-07-16 | Energy Conversion Devices, Inc. | Electrically erasable, directly overwritable, multibit single cell memory element and arrays fabricated therefrom |
US5296716A (en) * | 1991-01-18 | 1994-03-22 | Energy Conversion Devices, Inc. | Electrically erasable, directly overwritable, multibit single cell memory elements and arrays fabricated therefrom |
US5534711A (en) | 1991-01-18 | 1996-07-09 | Energy Conversion Devices, Inc. | Electrically erasable, directly overwritable, multibit single cell memory elements and arrays fabricated therefrom |
US5596522A (en) * | 1991-01-18 | 1997-01-21 | Energy Conversion Devices, Inc. | Homogeneous compositions of microcrystalline semiconductor material, semiconductor devices and directly overwritable memory elements fabricated therefrom, and arrays fabricated from the memory elements |
US5406509A (en) * | 1991-01-18 | 1995-04-11 | Energy Conversion Devices, Inc. | Electrically erasable, directly overwritable, multibit single cell memory elements and arrays fabricated therefrom |
US5341328A (en) | 1991-01-18 | 1994-08-23 | Energy Conversion Devices, Inc. | Electrically erasable memory elements having reduced switching current requirements and increased write/erase cycle life |
US5414271A (en) * | 1991-01-18 | 1995-05-09 | Energy Conversion Devices, Inc. | Electrically erasable memory elements having improved set resistance stability |
US5335219A (en) | 1991-01-18 | 1994-08-02 | Ovshinsky Stanford R | Homogeneous composition of microcrystalline semiconductor material, semiconductor devices and directly overwritable memory elements fabricated therefrom, and arrays fabricated from the memory elements |
US5534712A (en) | 1991-01-18 | 1996-07-09 | Energy Conversion Devices, Inc. | Electrically erasable memory elements characterized by reduced current and improved thermal stability |
US5166758A (en) | 1991-01-18 | 1992-11-24 | Energy Conversion Devices, Inc. | Electrically erasable phase change memory |
US5128099A (en) | 1991-02-15 | 1992-07-07 | Energy Conversion Devices, Inc. | Congruent state changeable optical memory material and device |
US5219788A (en) | 1991-02-25 | 1993-06-15 | Ibm Corporation | Bilayer metallization cap for photolithography |
US5177567A (en) * | 1991-07-19 | 1993-01-05 | Energy Conversion Devices, Inc. | Thin-film structure for chalcogenide electrical switching devices and process therefor |
US5359205A (en) | 1991-11-07 | 1994-10-25 | Energy Conversion Devices, Inc. | Electrically erasable memory elements characterized by reduced current and improved thermal stability |
US5238862A (en) | 1992-03-18 | 1993-08-24 | Micron Technology, Inc. | Method of forming a stacked capacitor with striated electrode |
US5512328A (en) * | 1992-08-07 | 1996-04-30 | Hitachi, Ltd. | Method for forming a pattern and forming a thin film used in pattern formation |
US5350484A (en) | 1992-09-08 | 1994-09-27 | Intel Corporation | Method for the anisotropic etching of metal films in the fabrication of interconnects |
US5818749A (en) | 1993-08-20 | 1998-10-06 | Micron Technology, Inc. | Integrated circuit memory device |
BE1007902A3 (nl) * | 1993-12-23 | 1995-11-14 | Philips Electronics Nv | Schakelelement met geheugen voorzien van schottky tunnelbarriere. |
US5500532A (en) * | 1994-08-18 | 1996-03-19 | Arizona Board Of Regents | Personal electronic dosimeter |
JP2643870B2 (ja) * | 1994-11-29 | 1997-08-20 | 日本電気株式会社 | 半導体記憶装置の製造方法 |
US5543737A (en) | 1995-02-10 | 1996-08-06 | Energy Conversion Devices, Inc. | Logical operation circuit employing two-terminal chalcogenide switches |
US5686761A (en) * | 1995-06-06 | 1997-11-11 | Advanced Micro Devices, Inc. | Production worthy interconnect process for deep sub-half micrometer back-end-of-line technology |
US6420725B1 (en) | 1995-06-07 | 2002-07-16 | Micron Technology, Inc. | Method and apparatus for forming an integrated circuit electrode having a reduced contact area |
WO1996041381A1 (en) | 1995-06-07 | 1996-12-19 | Micron Technology, Inc. | A stack/trench diode for use with a multi-state material in a non-volatile memory cell |
US5789758A (en) | 1995-06-07 | 1998-08-04 | Micron Technology, Inc. | Chalcogenide memory cell with a plurality of chalcogenide electrodes |
US5751012A (en) * | 1995-06-07 | 1998-05-12 | Micron Technology, Inc. | Polysilicon pillar diode for use in a non-volatile memory cell |
US5879955A (en) | 1995-06-07 | 1999-03-09 | Micron Technology, Inc. | Method for fabricating an array of ultra-small pores for chalcogenide memory cells |
US5869843A (en) | 1995-06-07 | 1999-02-09 | Micron Technology, Inc. | Memory array having a multi-state element and method for forming such array or cells thereof |
US5714768A (en) * | 1995-10-24 | 1998-02-03 | Energy Conversion Devices, Inc. | Second-layer phase change memory array on top of a logic device |
US5694054A (en) | 1995-11-28 | 1997-12-02 | Energy Conversion Devices, Inc. | Integrated drivers for flat panel displays employing chalcogenide logic elements |
US5591501A (en) * | 1995-12-20 | 1997-01-07 | Energy Conversion Devices, Inc. | Optical recording medium having a plurality of discrete phase change data recording points |
US6653733B1 (en) * | 1996-02-23 | 2003-11-25 | Micron Technology, Inc. | Conductors in semiconductor devices |
US5687112A (en) | 1996-04-19 | 1997-11-11 | Energy Conversion Devices, Inc. | Multibit single cell memory element having tapered contact |
US5852870A (en) | 1996-04-24 | 1998-12-29 | Amkor Technology, Inc. | Method of making grid array assembly |
US5851882A (en) | 1996-05-06 | 1998-12-22 | Micron Technology, Inc. | ZPROM manufacture and design and methods for forming thin structures using spacers as an etching mask |
US5761115A (en) | 1996-05-30 | 1998-06-02 | Axon Technologies Corporation | Programmable metallization cell structure and method of making same |
US5814527A (en) | 1996-07-22 | 1998-09-29 | Micron Technology, Inc. | Method of making small pores defined by a disposable internal spacer for use in chalcogenide memories |
US5789277A (en) | 1996-07-22 | 1998-08-04 | Micron Technology, Inc. | Method of making chalogenide memory device |
US5998244A (en) * | 1996-08-22 | 1999-12-07 | Micron Technology, Inc. | Memory cell incorporating a chalcogenide element and method of making same |
US5825046A (en) | 1996-10-28 | 1998-10-20 | Energy Conversion Devices, Inc. | Composite memory material comprising a mixture of phase-change memory material and dielectric material |
US6087674A (en) | 1996-10-28 | 2000-07-11 | Energy Conversion Devices, Inc. | Memory element with memory material comprising phase-change material and dielectric material |
US5846889A (en) | 1997-03-14 | 1998-12-08 | The United States Of America As Represented By The Secretary Of The Navy | Infrared transparent selenide glasses |
US5998066A (en) | 1997-05-16 | 1999-12-07 | Aerial Imaging Corporation | Gray scale mask and depth pattern transfer technique using inorganic chalcogenide glass |
US6031287A (en) * | 1997-06-18 | 2000-02-29 | Micron Technology, Inc. | Contact structure and memory element incorporating the same |
US5933365A (en) | 1997-06-19 | 1999-08-03 | Energy Conversion Devices, Inc. | Memory element with energy control mechanism |
US6051511A (en) | 1997-07-31 | 2000-04-18 | Micron Technology, Inc. | Method and apparatus for reducing isolation stress in integrated circuits |
US6617192B1 (en) * | 1997-10-01 | 2003-09-09 | Ovonyx, Inc. | Electrically programmable memory element with multi-regioned contact |
WO1999028914A2 (en) | 1997-12-04 | 1999-06-10 | Axon Technologies Corporation | Programmable sub-surface aggregating metallization structure and method of making same |
US6011757A (en) * | 1998-01-27 | 2000-01-04 | Ovshinsky; Stanford R. | Optical recording media having increased erasability |
US6243605B1 (en) | 1998-05-06 | 2001-06-05 | Cardiac Pacemakers, Inc. | Cardiac rhythm management system having multi-capacitor module |
US5912839A (en) | 1998-06-23 | 1999-06-15 | Energy Conversion Devices, Inc. | Universal memory element and method of programming same |
US6141241A (en) | 1998-06-23 | 2000-10-31 | Energy Conversion Devices, Inc. | Universal memory element with systems employing same and apparatus and method for reading, writing and programming same |
US6297170B1 (en) | 1998-06-23 | 2001-10-02 | Vlsi Technology, Inc. | Sacrificial multilayer anti-reflective coating for mos gate formation |
US6469364B1 (en) | 1998-08-31 | 2002-10-22 | Arizona Board Of Regents | Programmable interconnection system for electrical circuits |
US6388324B2 (en) * | 1998-08-31 | 2002-05-14 | Arizona Board Of Regents | Self-repairing interconnections for electrical circuits |
US6635914B2 (en) | 2000-09-08 | 2003-10-21 | Axon Technologies Corp. | Microelectronic programmable device and methods of forming and programming the same |
US6825489B2 (en) * | 2001-04-06 | 2004-11-30 | Axon Technologies Corporation | Microelectronic device, structure, and system, including a memory structure having a variable programmable property and method of forming the same |
US6487106B1 (en) * | 1999-01-12 | 2002-11-26 | Arizona Board Of Regents | Programmable microelectronic devices and method of forming and programming same |
US6177338B1 (en) * | 1999-02-08 | 2001-01-23 | Taiwan Semiconductor Manufacturing Company | Two step barrier process |
US6072716A (en) | 1999-04-14 | 2000-06-06 | Massachusetts Institute Of Technology | Memory structures and methods of making same |
US6143604A (en) | 1999-06-04 | 2000-11-07 | Taiwan Semiconductor Manufacturing Company | Method for fabricating small-size two-step contacts for word-line strapping on dynamic random access memory (DRAM) |
US6350679B1 (en) * | 1999-08-03 | 2002-02-26 | Micron Technology, Inc. | Methods of providing an interlevel dielectric layer intermediate different elevation conductive metal layers in the fabrication of integrated circuitry |
US20030107105A1 (en) | 1999-08-31 | 2003-06-12 | Kozicki Michael N. | Programmable chip-to-substrate interconnect structure and device and method of forming same |
US6423628B1 (en) | 1999-10-22 | 2002-07-23 | Lsi Logic Corporation | Method of forming integrated circuit structure having low dielectric constant material and having silicon oxynitride caps over closely spaced apart metal lines |
US6914802B2 (en) * | 2000-02-11 | 2005-07-05 | Axon Technologies Corporation | Microelectronic photonic structure and device and method of forming the same |
US6865117B2 (en) | 2000-02-11 | 2005-03-08 | Axon Technologies Corporation | Programming circuit for a programmable microelectronic device, system including the circuit, and method of forming the same |
US6373751B1 (en) * | 2000-05-15 | 2002-04-16 | Enhanced Memory Systems, Inc. | Packet-based integrated circuit dynamic random access memory device incorporating an on-chip row register cache to reduce data access latencies |
US7247876B2 (en) * | 2000-06-30 | 2007-07-24 | Intel Corporation | Three dimensional programmable device and method for fabricating the same |
US6501111B1 (en) | 2000-06-30 | 2002-12-31 | Intel Corporation | Three-dimensional (3D) programmable device |
US6440837B1 (en) | 2000-07-14 | 2002-08-27 | Micron Technology, Inc. | Method of forming a contact structure in a semiconductor device |
US6563156B2 (en) | 2001-03-15 | 2003-05-13 | Micron Technology, Inc. | Memory elements and methods for making same |
US6625914B1 (en) * | 2000-09-15 | 2003-09-30 | Alexander M. Sud | Three-dimensional decoration with raised image and filler |
US6555860B2 (en) * | 2000-09-29 | 2003-04-29 | Intel Corporation | Compositionally modified resistive electrode |
US6339544B1 (en) * | 2000-09-29 | 2002-01-15 | Intel Corporation | Method to enhance performance of thermal resistor device |
US6429064B1 (en) | 2000-09-29 | 2002-08-06 | Intel Corporation | Reduced contact area of sidewall conductor |
US6567293B1 (en) * | 2000-09-29 | 2003-05-20 | Ovonyx, Inc. | Single level metal memory cell using chalcogenide cladding |
US6563164B2 (en) * | 2000-09-29 | 2003-05-13 | Ovonyx, Inc. | Compositionally modified resistive electrode |
US6404665B1 (en) | 2000-09-29 | 2002-06-11 | Intel Corporation | Compositionally modified resistive electrode |
US6653193B2 (en) * | 2000-12-08 | 2003-11-25 | Micron Technology, Inc. | Resistance variable device |
US6649928B2 (en) | 2000-12-13 | 2003-11-18 | Intel Corporation | Method to selectively remove one side of a conductive bottom electrode of a phase-change memory cell and structure obtained thereby |
US6696355B2 (en) * | 2000-12-14 | 2004-02-24 | Ovonyx, Inc. | Method to selectively increase the top resistance of the lower programming electrode in a phase-change memory |
US6437383B1 (en) | 2000-12-21 | 2002-08-20 | Intel Corporation | Dual trench isolation for a phase-change memory cell and method of making same |
US6569705B2 (en) * | 2000-12-21 | 2003-05-27 | Intel Corporation | Metal structure for a phase-change memory device |
US6534781B2 (en) * | 2000-12-26 | 2003-03-18 | Ovonyx, Inc. | Phase-change memory bipolar array utilizing a single shallow trench isolation for creating an individual active area region for two memory array elements and one bipolar base contact |
US6646297B2 (en) | 2000-12-26 | 2003-11-11 | Ovonyx, Inc. | Lower electrode isolation in a double-wide trench |
US6531373B2 (en) * | 2000-12-27 | 2003-03-11 | Ovonyx, Inc. | Method of forming a phase-change memory cell using silicon on insulator low electrode in charcogenide elements |
US6687427B2 (en) * | 2000-12-29 | 2004-02-03 | Intel Corporation | Optic switch |
US6638820B2 (en) | 2001-02-08 | 2003-10-28 | Micron Technology, Inc. | Method of forming chalcogenide comprising devices, method of precluding diffusion of a metal into adjacent chalcogenide material, and chalcogenide comprising devices |
US6727192B2 (en) * | 2001-03-01 | 2004-04-27 | Micron Technology, Inc. | Methods of metal doping a chalcogenide material |
US6348365B1 (en) | 2001-03-02 | 2002-02-19 | Micron Technology, Inc. | PCRAM cell manufacturing |
US6818481B2 (en) | 2001-03-07 | 2004-11-16 | Micron Technology, Inc. | Method to manufacture a buried electrode PCRAM cell |
US6734455B2 (en) * | 2001-03-15 | 2004-05-11 | Micron Technology, Inc. | Agglomeration elimination for metal sputter deposition of chalcogenides |
US6473332B1 (en) | 2001-04-04 | 2002-10-29 | The University Of Houston System | Electrically variable multi-state resistance computing |
KR100900080B1 (ko) | 2001-05-07 | 2009-06-01 | 어드밴스드 마이크로 디바이시즈, 인코포레이티드 | 자기 조립형 폴리머 막을 구비한 메모리 디바이스 및 그제조 방법 |
US7102150B2 (en) | 2001-05-11 | 2006-09-05 | Harshfield Steven T | PCRAM memory cell and method of making same |
US6480438B1 (en) | 2001-06-12 | 2002-11-12 | Ovonyx, Inc. | Providing equal cell programming conditions across a large and high density array of phase-change memory cells |
US6613604B2 (en) | 2001-08-02 | 2003-09-02 | Ovonyx, Inc. | Method for making small pore for use in programmable resistance memory element |
US6589714B2 (en) | 2001-06-26 | 2003-07-08 | Ovonyx, Inc. | Method for making programmable resistance memory element using silylated photoresist |
US6487113B1 (en) | 2001-06-29 | 2002-11-26 | Ovonyx, Inc. | Programming a phase-change memory with slow quench time |
US6570784B2 (en) * | 2001-06-29 | 2003-05-27 | Ovonyx, Inc. | Programming a phase-change material memory |
US6462984B1 (en) | 2001-06-29 | 2002-10-08 | Intel Corporation | Biasing scheme of floating unselected wordlines and bitlines of a diode-based memory array |
US6514805B2 (en) * | 2001-06-30 | 2003-02-04 | Intel Corporation | Trench sidewall profile for device isolation |
US6605527B2 (en) * | 2001-06-30 | 2003-08-12 | Intel Corporation | Reduced area intersection between electrode and programming element |
US6673700B2 (en) * | 2001-06-30 | 2004-01-06 | Ovonyx, Inc. | Reduced area intersection between electrode and programming element |
US6511862B2 (en) * | 2001-06-30 | 2003-01-28 | Ovonyx, Inc. | Modified contact for programmable devices |
US6511867B2 (en) * | 2001-06-30 | 2003-01-28 | Ovonyx, Inc. | Utilizing atomic layer deposition for programmable device |
US6642102B2 (en) | 2001-06-30 | 2003-11-04 | Intel Corporation | Barrier material encapsulation of programmable material |
US6951805B2 (en) * | 2001-08-01 | 2005-10-04 | Micron Technology, Inc. | Method of forming integrated circuitry, method of forming memory circuitry, and method of forming random access memory circuitry |
US6590807B2 (en) * | 2001-08-02 | 2003-07-08 | Intel Corporation | Method for reading a structural phase-change memory |
US6737312B2 (en) * | 2001-08-27 | 2004-05-18 | Micron Technology, Inc. | Method of fabricating dual PCRAM cells sharing a common electrode |
US6881623B2 (en) * | 2001-08-29 | 2005-04-19 | Micron Technology, Inc. | Method of forming chalcogenide comprising devices, method of forming a programmable memory cell of memory circuitry, and a chalcogenide comprising device |
US6784018B2 (en) * | 2001-08-29 | 2004-08-31 | Micron Technology, Inc. | Method of forming chalcogenide comprising devices and method of forming a programmable memory cell of memory circuitry |
US6955940B2 (en) * | 2001-08-29 | 2005-10-18 | Micron Technology, Inc. | Method of forming chalcogenide comprising devices |
US6646902B2 (en) * | 2001-08-30 | 2003-11-11 | Micron Technology, Inc. | Method of retaining memory state in a programmable conductor RAM |
US6709958B2 (en) * | 2001-08-30 | 2004-03-23 | Micron Technology, Inc. | Integrated circuit device and fabrication using metal-doped chalcogenide materials |
US20030047765A1 (en) * | 2001-08-30 | 2003-03-13 | Campbell Kristy A. | Stoichiometry for chalcogenide glasses useful for memory devices and method of formation |
US6507061B1 (en) * | 2001-08-31 | 2003-01-14 | Intel Corporation | Multiple layer phase-change memory |
US7113474B2 (en) * | 2001-09-01 | 2006-09-26 | Energy Conversion Devices, Inc. | Increased data storage in optical data storage and retrieval systems using blue lasers and/or plasmon lenses |
US6586761B2 (en) | 2001-09-07 | 2003-07-01 | Intel Corporation | Phase change material memory device |
US6545287B2 (en) * | 2001-09-07 | 2003-04-08 | Intel Corporation | Using selective deposition to form phase-change memory cells |
US6690026B2 (en) * | 2001-09-28 | 2004-02-10 | Intel Corporation | Method of fabricating a three-dimensional array of active media |
WO2003032392A2 (en) | 2001-10-09 | 2003-04-17 | Axon Technologies Corporation | Programmable microelectronic device, structure, and system, and method of forming the same |
US6566700B2 (en) * | 2001-10-11 | 2003-05-20 | Ovonyx, Inc. | Carbon-containing interfacial layer for phase-change memory |
EP1440485B1 (en) | 2001-10-26 | 2006-06-21 | Arizona Board of Regents | Programmable surface control devices and method of using same |
US6545907B1 (en) * | 2001-10-30 | 2003-04-08 | Ovonyx, Inc. | Technique and apparatus for performing write operations to a phase change material memory device |
US7319057B2 (en) * | 2001-10-30 | 2008-01-15 | Ovonyx, Inc. | Phase change material memory device |
US6576921B2 (en) | 2001-11-08 | 2003-06-10 | Intel Corporation | Isolating phase change material memory cells |
US6815818B2 (en) * | 2001-11-19 | 2004-11-09 | Micron Technology, Inc. | Electrode structure for use in an integrated circuit |
US6791859B2 (en) * | 2001-11-20 | 2004-09-14 | Micron Technology, Inc. | Complementary bit PCRAM sense amplifier and method of operation |
US6873538B2 (en) | 2001-12-20 | 2005-03-29 | Micron Technology, Inc. | Programmable conductor random access memory and a method for writing thereto |
US6625054B2 (en) | 2001-12-28 | 2003-09-23 | Intel Corporation | Method and apparatus to program a phase change memory |
US6667900B2 (en) | 2001-12-28 | 2003-12-23 | Ovonyx, Inc. | Method and apparatus to operate a memory cell |
US6512241B1 (en) * | 2001-12-31 | 2003-01-28 | Intel Corporation | Phase change material memory device |
US6909656B2 (en) | 2002-01-04 | 2005-06-21 | Micron Technology, Inc. | PCRAM rewrite prevention |
US20030143782A1 (en) | 2002-01-31 | 2003-07-31 | Gilton Terry L. | Methods of forming germanium selenide comprising devices and methods of forming silver selenide comprising structures |
US6867064B2 (en) | 2002-02-15 | 2005-03-15 | Micron Technology, Inc. | Method to alter chalcogenide glass for improved switching characteristics |
US6791885B2 (en) | 2002-02-19 | 2004-09-14 | Micron Technology, Inc. | Programmable conductor random access memory and method for sensing same |
US7151273B2 (en) | 2002-02-20 | 2006-12-19 | Micron Technology, Inc. | Silver-selenide/chalcogenide glass stack for resistance variable memory |
US6809362B2 (en) | 2002-02-20 | 2004-10-26 | Micron Technology, Inc. | Multiple data state memory cell |
TWI224403B (en) | 2002-03-15 | 2004-11-21 | Axon Technologies Corp | Programmable structure, an array including the structure, and methods of forming the same |
US6855975B2 (en) * | 2002-04-10 | 2005-02-15 | Micron Technology, Inc. | Thin film diode integrated with chalcogenide memory cell |
US6750482B2 (en) | 2002-04-30 | 2004-06-15 | Rf Micro Devices, Inc. | Highly conductive semiconductor layer having two or more impurities |
US6671710B2 (en) | 2002-05-10 | 2003-12-30 | Energy Conversion Devices, Inc. | Methods of computing with digital multistate phase change materials |
US6918382B2 (en) * | 2002-08-26 | 2005-07-19 | Energy Conversion Devices, Inc. | Hydrogen powered scooter |
US6867114B2 (en) * | 2002-08-29 | 2005-03-15 | Micron Technology Inc. | Methods to form a memory cell with metal-rich metal chalcogenide |
US6867996B2 (en) * | 2002-08-29 | 2005-03-15 | Micron Technology, Inc. | Single-polarity programmable resistance-variable memory element |
JP4190238B2 (ja) * | 2002-09-13 | 2008-12-03 | 株式会社ルネサステクノロジ | 不揮発性半導体記憶装置 |
US6870751B2 (en) * | 2002-11-07 | 2005-03-22 | Hewlett-Packard Development Company, L.P. | Low-energy writing in cross-point array memory devices |
US7314776B2 (en) * | 2002-12-13 | 2008-01-01 | Ovonyx, Inc. | Method to manufacture a phase change memory |
JP4634014B2 (ja) | 2003-05-22 | 2011-02-16 | 株式会社日立製作所 | 半導体記憶装置 |
US20050049390A1 (en) * | 2003-08-25 | 2005-03-03 | General Electric Company | Phase transfer catalyzed method for preparation of polyetherimides |
US7050319B2 (en) | 2003-12-03 | 2006-05-23 | Micron Technology, Inc. | Memory architecture and method of manufacture and operation thereof |
US7057923B2 (en) | 2003-12-10 | 2006-06-06 | International Buisness Machines Corp. | Field emission phase change diode memory |
DE102004007633B4 (de) | 2004-02-17 | 2010-10-14 | Qimonda Ag | Speicherzelle, Halbleiter-Speicherbauelement und Verfahren zur Herstellung einer Speicherzelle |
DE102004026003B3 (de) * | 2004-05-27 | 2006-01-19 | Infineon Technologies Ag | Resistive Speicherzellen-Anordnung |
US20050287698A1 (en) | 2004-06-28 | 2005-12-29 | Zhiyong Li | Use of chalcogen plasma to form chalcogenide switching materials for nanoscale electronic devices |
KR101052861B1 (ko) * | 2004-06-30 | 2011-07-29 | 주식회사 하이닉스반도체 | 상변환 기억 소자 및 그 제조방법 |
DE102004040751B4 (de) * | 2004-08-23 | 2009-03-12 | Qimonda Ag | Resistiv schaltende nicht-flüchtige Speicherzelle auf der Basis von Alkali-Ionendrift, Verfahren zur Herstellung und Verwendung einer Verbindung zur Herstellung |
US7608503B2 (en) * | 2004-11-22 | 2009-10-27 | Macronix International Co., Ltd. | Side wall active pin memory and manufacturing method |
DE102004059428A1 (de) * | 2004-12-09 | 2006-06-22 | Infineon Technologies Ag | Herstellungsverfahren für eine mikroelektronische Elektrodenstruktur, insbesondere für ein PCM-Speicherelement, und entsprechende mikroelektronische Elektrodenstruktur |
KR100612913B1 (ko) * | 2004-12-16 | 2006-08-16 | 한국과학기술연구원 | AIN 열방출층 및 TiN 전극이 적용된 상변화 메모리 |
DE102005001253A1 (de) | 2005-01-11 | 2006-07-20 | Infineon Technologies Ag | Speicherzellenanordnung, Verfahren zu deren Herstellung und Halbleiterspeichereinrichtung |
US7214958B2 (en) | 2005-02-10 | 2007-05-08 | Infineon Technologies Ag | Phase change memory cell with high read margin at low power operation |
US7709289B2 (en) * | 2005-04-22 | 2010-05-04 | Micron Technology, Inc. | Memory elements having patterned electrodes and method of forming the same |
US7427770B2 (en) | 2005-04-22 | 2008-09-23 | Micron Technology, Inc. | Memory array for increased bit density |
US7514288B2 (en) * | 2005-06-17 | 2009-04-07 | Macronix International Co., Ltd. | Manufacturing methods for thin film fuse phase change ram |
KR100689831B1 (ko) * | 2005-06-20 | 2007-03-08 | 삼성전자주식회사 | 서로 자기정렬된 셀 다이오드 및 하부전극을 갖는 상변이기억 셀들 및 그 제조방법들 |
US20070110878A1 (en) * | 2005-11-14 | 2007-05-17 | Tropicana Products, Inc. | All-natural fruit product and method of making the same |
US20070232015A1 (en) * | 2006-04-04 | 2007-10-04 | Jun Liu | Contact for memory cell |
US7812334B2 (en) * | 2006-04-04 | 2010-10-12 | Micron Technology, Inc. | Phase change memory elements using self-aligned phase change material layers and methods of making and using same |
US7787202B2 (en) | 2006-07-10 | 2010-08-31 | Broadcom Corporation | Guided target search for hard disk drive applications |
US7560723B2 (en) | 2006-08-29 | 2009-07-14 | Micron Technology, Inc. | Enhanced memory density resistance variable memory cells, arrays, devices and systems including the same, and methods of fabrication |
US7541288B2 (en) * | 2007-03-08 | 2009-06-02 | Samsung Electronics Co., Ltd. | Methods of forming integrated circuit structures using insulator deposition and insulator gap filling techniques |
US8159402B2 (en) | 2009-05-19 | 2012-04-17 | Motorola Mobility, Inc. | Hands free cellular communication device having a deployable antenna |
US10045005B2 (en) | 2013-12-10 | 2018-08-07 | Lg Electronics Inc. | 3D camera module |
JP6365477B2 (ja) | 2015-09-16 | 2018-08-01 | トヨタ自動車株式会社 | 物体認識装置及び汚れ検出方法 |
-
2006
- 2006-08-29 US US11/511,311 patent/US7560723B2/en active Active
-
2007
- 2007-08-06 KR KR1020097006441A patent/KR101169500B1/ko active IP Right Grant
- 2007-08-06 EP EP20110192538 patent/EP2442377B1/en active Active
- 2007-08-06 KR KR1020117011801A patent/KR101159488B1/ko active IP Right Grant
- 2007-08-06 EP EP11192542.6A patent/EP2437324B1/en active Active
- 2007-08-06 EP EP11192543.4A patent/EP2439801B1/en active Active
- 2007-08-06 EP EP07836539.2A patent/EP2062305B1/en active Active
- 2007-08-06 WO PCT/US2007/017481 patent/WO2008027163A2/en active Application Filing
- 2007-08-06 CN CN2007800379567A patent/CN101523629B/zh active Active
- 2007-08-06 EP EP11192537.6A patent/EP2439800B1/en active Active
-
2009
- 2009-06-25 US US12/491,911 patent/US7791058B2/en active Active
-
2010
- 2010-08-02 US US12/848,891 patent/US8030636B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1449046A (zh) * | 2002-04-02 | 2003-10-15 | 惠普公司 | 存储器结构 |
CN1457058A (zh) * | 2002-05-10 | 2003-11-19 | 惠普公司 | 相变材料电子存储器结构及其成形方法 |
Also Published As
Publication number | Publication date |
---|---|
US20090261316A1 (en) | 2009-10-22 |
US20080123397A1 (en) | 2008-05-29 |
KR101169500B1 (ko) | 2012-07-30 |
EP2437324B1 (en) | 2014-12-31 |
EP2439801A1 (en) | 2012-04-11 |
WO2008027163A2 (en) | 2008-03-06 |
EP2439801B1 (en) | 2013-10-16 |
EP2439800B1 (en) | 2013-07-24 |
US20100295011A1 (en) | 2010-11-25 |
WO2008027163A3 (en) | 2008-05-02 |
US7560723B2 (en) | 2009-07-14 |
EP2439800A1 (en) | 2012-04-11 |
US8030636B2 (en) | 2011-10-04 |
EP2442377A1 (en) | 2012-04-18 |
EP2437324A1 (en) | 2012-04-04 |
KR20090046965A (ko) | 2009-05-11 |
US7791058B2 (en) | 2010-09-07 |
KR20110080171A (ko) | 2011-07-12 |
EP2442377B1 (en) | 2015-05-06 |
CN101523629A (zh) | 2009-09-02 |
EP2062305B1 (en) | 2016-01-13 |
EP2062305A2 (en) | 2009-05-27 |
KR101159488B1 (ko) | 2012-06-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101523629B (zh) | 存储器密度提高的电阻可变存储器单元、包括其的阵列、装置和系统,及其制造方法 | |
US8592797B2 (en) | Variable resistance memory device having reduced bottom contact area and method of forming the same | |
EP2156481B1 (en) | An electronic device comprising a convertible structure, and a method of manufacturing an electronic device | |
US8525145B2 (en) | Self-aligned, planar phase change memory elements and devices, systems employing the same and methods of forming the same | |
US7960813B2 (en) | Programmable resistance memory devices and systems using the same and methods of forming the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |