CN101496284A - 多模除法器重定时电路 - Google Patents

多模除法器重定时电路 Download PDF

Info

Publication number
CN101496284A
CN101496284A CNA2007800280072A CN200780028007A CN101496284A CN 101496284 A CN101496284 A CN 101496284A CN A2007800280072 A CNA2007800280072 A CN A2007800280072A CN 200780028007 A CN200780028007 A CN 200780028007A CN 101496284 A CN101496284 A CN 101496284A
Authority
CN
China
Prior art keywords
signal
divided
control signal
mmd
modulus control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007800280072A
Other languages
English (en)
Other versions
CN101496284B (zh
Inventor
C·纳拉通
苏文俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of CN101496284A publication Critical patent/CN101496284A/zh
Application granted granted Critical
Publication of CN101496284B publication Critical patent/CN101496284B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K23/00Pulse counters comprising counting chains; Frequency dividers comprising counting chains
    • H03K23/64Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
    • H03K23/66Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses
    • H03K23/667Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses by switching the base during a counting cycle
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/08Output circuits
    • H03K21/10Output circuits comprising logic circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K23/00Pulse counters comprising counting chains; Frequency dividers comprising counting chains
    • H03K23/64Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
    • H03K23/66Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/197Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
    • H03L7/1974Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
    • H03L7/1976Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

多模除法器(MMD)接收MMD输入信号并输出MMD输出信号SOUT。MMD包括模数除法器级(MDS)链。每个MDS接收输入信号,将该输入信号除以2或者除以3,并且输出结果作为输出信号。每个MDS对其自己的模数控制信号作出响应,该模数控制信号用于控制该MDS是除以2还是除以3。在一个实例中,时序逻辑元件输出SOUT。使用所述链中的开始的MDS级中的一个MDS级的低抖动模数控制信号来将时序逻辑元件置于第一状态。使用所述链的中间中的MDS级中的一个MDS级的输出信号来将时序逻辑元件置于第二状态。因为时序逻辑元件不以MMD输入信号的较高频率作为时钟进行定时,所以功率消耗较低。

Description

多模除法器重定时电路
相关申请的交叉参考
本申请基于35U.S.C§119要求享有2006年7月24日递交的临时申请No.60/833,156的优先权,这里通过参考并入所述临时申请。
技术领域
所公开的实施例涉及多模除法器(MMD)。
背景技术
蜂窝电话内的接收机和发射机电路通常包括一个或多个本地振荡器。例如,这种本地振荡器可以包括锁相环(PLL),该锁相环用于从晶体振荡器接收稳定但频率相对较低的信号(例如,20MHz),并生成所选择的相对较高频率(例如,900MHz)的输出信号。PLL的反馈环包括分频器,其接收高频信号,并对该高频信号进行分频以获得与来自晶体振荡器的信号具有相同相位和频率的低频信号。
一种这里称为“多模除法器”(MMD)的除法器经常用于实现分频器。该MMD接收高频输入信号SIN,并将该信号除以除数值DV,以生成低频输出信号SOUT。所述MMD包括多个模数除法器级(MDS),这些MDS被链接在一起以构成MMD。每个MDS(除最后的MDS外)从所述链中的下一个MDS接收反馈模数控制信号。每个MDS还接收模数除数控制信号S。如果特定MDS的模数除数控制信号S具有第一数字逻辑值,那么MDS在除以二的模式下操作,否则MDS在除以三的模式下操作。MMD的各个MDS级的模数除数控制信号值S一起确定MMD除以的除数值DV。
在许多MMD应用中,MMD输出信号将具有约为百分之五十的占空比。相对于高频MMD输入信号,输出信号还将具有较低的抖动。每个MDS级引入一定量的抖动。由于MDS级的级联,MMD的各个MDS级的抖动会累加。在包括蜂窝电话标准的一个蜂窝电话应用中,使用最后MDS的输出作为MMD输出,这会造成大量的累加抖动,以致不能满足蜂窝电话标准强加给MMD的噪声要求。
用于解决该问题的一个传统方式是使用无抖动高频MMD输入信号,以利用高速触发器对抖动的低频MMD输出信号进行同步(进行“重定时”)。这使得触发器的输出几乎无抖动。然而,该解决方案通常需要高频MMD输入信号和低频MMD输出信号之间的完全确定的相位关系。由于MMD结构,当除数值DV较大时,很难在两个信号之间维持足够恒定的相位关系。
用于解决抖动问题的第二种传统方式包括三个触发器。第一触发器将用于控制第一MDS级的模数控制信号与高频MMD输入信号进行同步。模数控制信号是用于确定第一MDS级是除以二还是除以三的信号。将第一触发器的已同步输出提供给第二触发器的时钟输入端。第二触发器的D输入端被耦合来接收固定的数字逻辑高值,使得第一触发器的已同步输出的边沿将该数字逻辑高值时钟输入到第二触发器。第二触发器的其余输入端被耦合来接收复位信号,该复位信号是来自在MMD中间的若干MDS的若干信号输出的逻辑组合。因此,该复位信号将第二触发器复位到数字逻辑低。将第二触发器的输出提供给第三触发器的D输入端,并且使用高频MMD输入信号作为时钟对第三触发器进行定时,以便使第二触发器的输出与高频MMD输入信号同步。第三触发器的复位输入端被耦合来接收复位信号。第三触发器的Q输出端输出所期望的低抖动低频信号,其占空比约为百分之五十。遗憾的是,由于三个触发器中的两个是利用高频MMD输入信号作为时钟进行定时,所以该第二种传统解决方案消耗大量功率。因此,功率消耗非常高。
发明内容
多模除法器(MMD)接收MMD输入信号,将该MMD输入信号除以一个除数值,并且输出MMD输出信号SOUT。MMD包括新型重定时电路(例如,时序逻辑元件)和模数除法器级(MDS)链。每个MDS接收输入信号,将其除以二或三对来进行分频,并且输出结果作为输出信号。每个MDS对其自己的模数控制信号作出响应,该模数控制信号用于控制该MDS是除以二还是除以三的。时序逻辑元件输出MMD输出信号SOUT。所述链中的开始MDS级中的一个MDS级的模数控制信号用于将时序逻辑元件置于第一状态。在所述链中间的一个MDS的输出信号用于将时序逻辑元件置于第二状态。在一个实例中,时序逻辑元件是触发器。模数控制信号设置触发器,使得该触发器处于“置位(SET)”状态,并将输出信号SOUT断言(assert)为数字逻辑高值。在所述链中间的MDS的输出信号将触发器复位,使得该触发器处于“复位(RESET)”状态,并将输出信SOUT解除断言(deassert)为数字逻辑低值。
应当认识到的是,用于将时序逻辑元件置于第一状态的模数控制信号相对MMD输入信号具有小量累加抖动。模数控制信号由所述链中的前面的MDS的低抖动输出信号来选通(gate)。因为该模数控制信号的脉冲的边沿具有较低抖动,所以输出信号SOUT的相应边沿也具有较低抖动。此外,还应认识到的是,MDS级其中之一的输出信号在模数信号的边沿之间近似中途处进行转换。从而,将这一个MDS级输出信号用于在模数控制信号的每对相邻脉冲的近似中间处将时序逻辑元件置回第二状态,使得输出信号SOUT具有近似50/50的占空比。
在一个有利方面中,用于生成输出信号SOUT的时序逻辑元件不以MMD输入信号的较高频率作为时钟进行定时。用于置位和复位时序逻辑元件的信号具有比MMD输入信号更长的最小脉冲宽度。相应地,与使用更高频率的MMD输入信号来对MMD输出信号进行重定时的传统重定时电路相比,新型重定时电路消耗的功率显著地更低。
前文是概述并因此根据需要包含对细节的简化、一般化和省略;从而,本领域技术人员应当意识到,本概述仅是示例性的而非限制性的。在这里给出的非限制性具体描述中,这里所描述的完全由权利要求来限定的设备和/或方法的其它方面、创造性特征和优点将变得更加清楚。
附图说明
图1是根据一个新颖性方面的移动通信设备(在该实例中为蜂窝电话)的简化图;
图2是图1的移动通信设备内的RF收发机集成电路的示图;
图3是图2的RF收发机集成电路中的本地振荡器的示图;
图4是图3的本地振荡器的分频器的示图,该分频器是多模除法器(MMD),该示图是使用逻辑门符号的概图;
图5给出了一个公式,其指示对于图4的七阶MMD除以所期望的除数,S[6:0]的数值应该处于何种顺序;
图6是图4的MMD的一个MDS的概图;
图7是示出图4的MMD的操作的波形图;
图8A是图4的MMD的重定时电路149的第一实例的示图;
图8B是示出图8A的重定时电路如何生成MMD输出信号SOUT的简化波形图;
图9A是图4的MMD的重定时电路149的第二实例的示图;
图9B是示出图9A的重定时电路如何生成MMD输出信号SOUT的简化波形图;
图10是可以在图9A的电路中所使用的用于代替且不是CML-CMOS缓冲器179的差分锁存器的电路图;
图11是根据一个新颖性方面的方法的流程图。
具体实施方式
图1是根据一个新颖性方面的移动通信设备100的简化图。在该例子中的移动通信设备100是蜂窝电话。蜂窝电话100包括天线101和若干集成电路,这些集成电路包括新型射频(RF)收发机集成电路102和数字基带集成电路103。数字基带集成电路103主要包括数字电路并且包括数字处理器。数字基带集成电路103的实例是可以从Qualcomm公司获得的MSM6280。新型RF收发机集成电路102包括用于处理模拟信号的电路。
图2是图1的RF收发机集成电路102的更具体的示图。接收机“信号链”104包括低噪声放大器(LNA)模块105、混频器106和基带滤波器107。当在GSM(全球移动通信系统)模式中进行接收时,天线101上的信号经过开关复用器(switchplexer)108,然后经过路径109、经过SAW 110,然后进入LNA 105。当在CDMA(码分多址)模式中进行接收时,天线101上的信号经过Switchplexer 108、经过双工器111并且经过路径112,然后进入LNA 105。在所有模式中,LNA 105放大高频信号。本地振荡器(LO)113向混频器106提供适当频率的本振信号,以便对接收机进行调谐以接收合适频率的信号。混频器106将高频信号向下解调为低频信号。通过基带滤波器107滤除不期望的高频噪声。将基带滤波器107的模拟输出提供给数字基带集成电路103中的模拟/数字转换器(ADC)114。ADC 114将模拟信号数字化为数字信息,随后由数字基带集成电路103中的数字处理器对该数字信息进行进一步的处理。
发射机“信号链”115包括基带滤波器115、混频器117和功率放大器模块118。由数字基带集成电路103内的数字/模拟转换器(DAC)119将要发送的数字信息转换为模拟信号。将得到的模拟信号提供给RF收发机集成电路102内的基带滤波器116。基带滤波器116滤除不期望的高频噪声。混频器117将基带滤波器116的输出调制到高频载波上。本地振荡器(LO)120将本振信号提供给混频器117,使得高频载波具有用于正在使用的信道的正确的频率。随后通过功率放大器模块118对混频器117的高频输出进行放大。当在GSM模式中进行发射时,功率放大器模块118经由路径121、通过switchplexer 108将信号输出到天线101上。当在CDMA模式中进行发射时,功率放大器模块118经由路径122将信号输出到双工器111。信号经过双工器111、经过switchplexer 108并到达天线101。通常使用允许用于非双工(例如GSM)和用于双工(例如CDMA1X)通信的双工器111以及switchplexer 108。图2的具体电路仅是这里为了举例目的而给出的一种可能的实现方案。
下面结合接收机中的本地振荡器(LO)113的操作来说明本地振荡器113和120的操作。图3是本地振荡器113的更具体的示图。本地振荡器113包括晶体振荡器信号源123和N分数锁相环(PLL)124。在本实例中,晶体振荡器信号源123是到外部晶体振荡器模块的连接。或者,晶体振荡器信号源是设置在RF收发机集成电路102上的振荡器,其中所述晶体在集成电路102外部但是经由集成电路102的端子连接到振荡器。
PLL 124包括相位检测器(PD)125、充电泵126、环路滤波器127、压控振荡器(VCO)128、信号调节输出除法器129以及新型分频器130(有时称为“环路除法器”)。分频器130接收频率为第一高频F1的分频器输入信号SIN,将该信号除以除数D来进行分频,并输出频率为第二低频F2的分频器输出信号SOUT。在分频器130的多个计数周期内,当PLL被锁定时F2=F1/D。当被锁定时,SOUT信号的频率F2和相位与从晶体振荡器信号源123提供的参考时钟信号的频率和相位匹配。
分频器130包括新型多模除法器(MMD)131、加法器132和sigma-delta调制器133。在一个计数周期中,多模除法器131将输入节点134上的分频器输入信号SIN除以除数值DV,并在输出节点135上生成分频器输出信号SOUT。除数值DV是加法器132的第一数字输入端口136上的第一数字值与加法器132的第二数字输入端口137上的第二数字值相加的和。Sigma-delta调制器133随时间改变第二数值输入端口137上的数值,使得在MMD的多个计数周期内,F2=F1/D。
多模除法器的高级说明:
图4是图3的新型MMD 131更具体的示图。MMD 131包括输入缓冲器141、由七个多模除法器级(MDS级)142-148构成的链以及新型重定时电路149。开始的三个MDS级142-144在电流模式逻辑(CML)中实现。最后的四个MDS级145-148在互补金属氧化物半导体(CMOS)逻辑中实现。缓冲器和反相器150-153从CMOS逻辑信号和电平变换到CML逻辑信号和电平。每个MDS级接收输入信号并将该信号除以除数2或3来对该信号进行分频,并且输出结果作为输出信号。在图4中,七个MDS级被标记为DIV23CELL0到DIV23CELL6。由七个MDS级输出的输出信号分别被标记为O0到O6。图4的每个MDS级可以除以2或除以3,这取决于模数除数控制信号S和反馈模数控制信号FMC的值。这里字母FMC代表“反馈模数控制”。总的MMD 131除以的除数值DV是利用七个S模数除数控制信号S[6:0]的值来确定的。
图5给出一个公式,其指示对于MMD 131除以所需除数值DV,模数除数控制信号S[6:0]应该处于何种顺序。例如,如果MMD 131将要除以除数值181,则S[6:0]将是数值[0110101]。
一个MDS级的高级说明:
图6是图4的MMD 131的第一MDS级142的简化图。第一级MDS 142具有代表其它MDS级143-148的结构的结构。第一MDS 142包括第一级157和第二级158。第一级157包括D型触发器159、或(OR)门160、异或(NOR)门161和缓冲器150。图8中的OR门160、NOR门161和缓冲器150与图4中所示出的OR门160、NOR门161和缓冲器150相同。在一种实现中,将门160和161的功能并入触发器159的电路中,其中触发器159是CML触发器。第二级158包括D型触发器162和NOR门163。在一种实现中,将NOR门163的功能并入触发器162的电路中,其中触发器162是CML触发器。
MDS级142在输入引线164和165上接收差分输入信号SINBUF和SINBUFB,并且在输出引线166和167上输出差分输出信号O0和O0B。输入引线168是用于从MDS级143接收反馈模数控制信号FMC1的输入引线。输入引线169是用于接收模数除数控制信号S[0]的输入引线,其中S[0]用于确定MDS 142是将处于“除以2的模式”中还是将处于“除以3的模式”中。输入引线170和171用于接收信号,该信号用于当第一级正在输出处于不变状态的恒定数字逻辑时关断第一级159。在这种情况下,通过不对第一级159供电来节省功率。当关断第一级159时,使用晶体管(未示出)将第一级159的输出引线耦合到适当的数字逻辑值,该适当的数字逻辑值是如果对触发器159供电则该触发器将要输出的数字逻辑值。
在操作中,如果模数除数控制信号S[0]是数字逻辑高,则MDS级142处于除以2的模式。另一方面,如果模数除数控制信号S[0]是数字逻辑低,则MDS 142处于“除以3的模式”。
在除以2的模式中,不管反馈模数控制信号FMC1的数字逻辑电平如何,MDS级142都将输入信号除以2。S[0]为数字逻辑高,这会导致缓冲器150将数字逻辑高提供到NOR门161的最左侧输入引线。因此,不管OR门160输出的信号如何,NOR门161都输出数字逻辑低。因为该数字逻辑低信号是“模数控制信号”,所以将其标记为MC0B。MC0B为数字逻辑低,这会导致触发器159时钟输入(clock in)数字逻辑低值。因此,由触发器159输出的信号Q1保持为数字逻辑低值。因为在NOR门163的上面的输入引线上出现数字逻辑低值,所以NOR门163起到将其下输入引线上的信号反转并且将反转的信号提供给触发器162的D输入引线上的功能。因此,NOR门163将在触发器162的Q输出引线上输出的值反转,并将该反转的信号值提供回到触发器162的D输入引线上。因此,触发器162用作翻转触发器,以便将输入信号SINBUF的频率除以2来进行分频。
在除以3的模式中,取决于触发器162的状态和反馈模数控制信号FMC1的逻辑电平,MDS 142除以2或者除以3。如果反馈模数控制信号FMC1和从触发器162输出的Q2B信号都具有数字逻辑低电平,则在三个后续输入信号SINBUF时段期间,MDS 142除以3。如果FMC1和Q2B都具有数字逻辑低值,则OR门160输出数字逻辑低值。因此,NOR门161的两个输出均为数字逻辑低值。NOR门161将模数控制信号MC0B断言为数字逻辑高值。然后将该数字逻辑高值时钟输入触发器159中。当在触发器159的Q输出引线上出现数字逻辑高值时,则将NOR门163的输出强制为低。不管在NOR门163的下输入引线上提供的数字逻辑值如何,NOR门163都输出该数字逻辑低值。将触发器162的D输入引线上的数字逻辑低值时钟输入到触发器162中,从而在触发器162翻转期间,将当前低脉冲周期有效地扩展了一个时钟周期。触发器162的Q输出端的低值用于去除来自OR门160的上输入引线的Q2B的数字逻辑低值,使得OR门160输出数字逻辑高值,这使NOR门161将模数控制信号MC0B强制回到数字逻辑低电平。相应地,FMC1的低脉冲导致在触发器162的翻转中插入一个周期延迟。不像会导致将输入信号SINBUF除以2的常规翻转操作,具有一个周期扩展的翻转操作有效地将输入信号SINBUF除以3。在除以3的模式中,如果MDS级142没有接收到信号FMC1的低脉冲,则触发器159总是将数字逻辑低输出到NOR门163的上输入引线上,并且第二级的触发器162继续翻转并执行除以2操作。因此可以看出,模数控制信号MC0B的值确定在下一个时钟周期期间MDS 142是除以2还是除以3。
MMD和重定时电路操作:
图7是示出图4的MMD 131的操作的波形图。信号O0到O6是MDS级142到148的输出信号。信号MC0B是上文结合图6所讨论的模数控制信号。信号MC0B到MC5B和MC6是在图4中示出的模数控制信号。将提供到MMD 131的输入信号SIN表示为方块,因为其频率对于在图7的波形图中示出的单个转换而言太高。输出信号SOUT是图4的新型重定时电路149的输出信号。标记为DCC的信号是用于对模数控制信号的占空比进行校正的“占空比校正信号”。DCC信号的一个实例是MDS输出信号O5。
图8A是图4的MMD 131的重定时电路149的一个实例的更具体的示图。重定时电路149包括反相器172和CMOS(互补金属氧化物半导体)时序逻辑元件173。在该例子中,时序逻辑元件173是D型触发器。除了将逻辑值反转外,反相器172从CML信号电平变换到CMOS信号电平。在图8A的实例中,占空比校正信号是从MDS 147输出的输出信号O5。
图8B是示出图8A的重定时电路149的操作的简化波形图。当模数控制信号MC1B在时间T1转换为高时,则将数字逻辑低值提供到触发器173的异步有效低SET输入引线174。在图4的实例中,模数控制信号MC1B是第二MDS级143内的CML信号。当模数控制信号MC1B转换为高时,则将触发器173异步置于第一状态(即,SET状态)。在该状态中,触发器173将输出节点135上的信号SOUT断言为数字逻辑高值。接下来,在时间T3,从MDS级147输出的输出信号O5转换为数字逻辑高值。在CMOS电路中实现MDS级147,且信号O5具有CMOS信号电平。将信号O5在时间T3的低到高信号转换提供到触发器173的时钟输入引线175上。低到高信号转换导致触发器173将数字逻辑低值时钟输入到触发器173的D输入引线176上。因此,将触发器173置于第二状态(即,RESET状态)。在该状态中,触发器173将输出节点135上的信号SOUT解除断言为数字逻辑低值。因为信号O5的低到高转换在如图7所示的(以及如在图8B的简化图中所示的)模数控制信号MC1B的相邻高脉冲之间大约中途发生,所以得到的MMD输出信号SOUT具有近似50/50的占空比。
在传统MMD重定时电路中,传递到MMD的高速MMD输入信号通常是用于对MMD输出信号进行同步以便减小MMD输出信号中的抖动的信号。使用该高速信号来进行同步,这造成重定时电路消耗大量功率。在一个有利方面中,应当认识到,图4的模数控制信号MC1B是低抖动信号,其在所期望的输出信号SOUT应当转换的周期时进行转换。因此,在图8A的电路中使用MC1B信号,以切换信号SOUT的逻辑电平。在输出信号SOUT的每个周期期间,模数控制信号MC1B仅转换两次。由图8A的重定时电路生成的输出信号SOUT的上升沿相对MMD 131的SIN输入信号具有较低抖动,这是因为MC1B模数控制信号相对输入信号SIN具有较小抖动。因为生成MC1B信号的MDS级,MDS 143,是在MDS级链中位于前面的MDS级,所以MC1B具有较小抖动。因为仅存在一个前面的MDS级,MDS级142,所以由于前面的MDS级而在MC1B信号中造成的累加抖动较小。图8A的电路不包括利用MMD输入信号SIN的较高频率作为时钟进行定时的任何触发器或其它时序逻辑元件。触发器173以与低频输出信号SOUT相同的频率作为时钟进行定时,并且因此与利用输入信号SIN的更高频率作为时钟进行定时的传统MMD重定时电路中的时序逻辑元件相比,消耗更少的开关功率。MC1B基本上没有其脉冲宽度与输入信号SIN的最短脉冲一样短的脉冲。因为触发器173是以比SIN更低的频率进行定时并且具有比SIN更长的最小脉冲宽度,所以触发器173可以在CMOS电路中实现。通过在CMOS电路中实现重定时电路的时序逻辑元件,与包括CML或消耗更大DC电流的其它高速时序逻辑元件的传统重定时电路相比,降低了重定时电路的DC功率消耗。此外,使用模数控制信号来将输出信号SOUT断言为第一数字逻辑电平,并随后使用适当MDS级输出信号在适当时间解除断言输出信号SOUT,这种技术不需要模数控制信号和MDS输出信号之间的任何相位关系。没有对难以实现的相位关系的需求,这简化了电路设计。
图9A是图4的MMD 131的重定时电路149的另一个实例的具体示图。图9A的重定时电路149包括时序逻辑元件177(在该例子中,为触发器)、CMOS反相器178和非反相CML到CMOS缓冲器179。
图9B是示出图9A的重定时电路149的操作的简化波形图。当模数控制信号MC1B在T1时间进行低到高转换时,信号从CML信号电平转换到CMOS信号电平,并且该信号被提供到触发器177的时钟输入引线181。触发器177的时钟输入引线181上的信号的低到高转换导致触发器177将数字逻辑低电平时钟输入到D输入引线182上。这会将触发器177置于第一状态(即,RESET状态),并且导致触发器177将输出节点135上的MMD输出信号SOUT强制变为数字逻辑低电平。反相器178将MDS输出信号O5反转,使得时间T3时的上升沿输出信号O5被作为下降沿提供到触发器177的有效低异步SET输入引线180。该信号的低电平在T3时间将触发器177置于第二状态(即,SET状态),并且将MMD输出信号O5强制变为数字逻辑高电平。因此,图9A的重定时电路149的实例利用相同的技术,该技术使用模数控制信号来将输出信号SOUT断言为第一数字逻辑电平(在该例子中为数字逻辑低电平),并随后在适当的时间使用适当MDS级的输出信号来将输出信号SOUT解除断言为第二数字逻辑电平(在该例子中为数字逻辑高电平),从而使得信号SOUT具有近似50/50的占空比。
图10是能够在图9A的电路中使用的用来代替CML到CMOS缓冲器179且不是CML到CMOS缓冲器179的差分锁存器的电路图。“提供导体185阻抗的节点183”和“提供导体185阻抗的节点184”之间的阻抗差取决于差分锁存器的MC1B和MC1输入引线之间的差分电压。例如,如果MC1B输入引线上的电压相对MC1节点上的电压将要增加,则节点183上的电压将会减小。这种减小会降低P沟道晶体管186的栅极上的电压。P沟道晶体管186将被制作得更具导电性,其随后增加节点184上的电压。由于P沟道晶体管186和187的交叉耦合特性,与P沟道晶体管187相比,P沟道晶体管186将被制作得导电性更强。“提供导体185阻抗的节点183”和“提供导体185阻抗的节点184”之间的差异加强了晶体管188和189的不同电导系数的效果。在这种意义上,可以认为该电路具有锁存特性。与将要消耗大约10毫安电流来对特定频率的MMD输出信号进行重定时的传统重定时电路相比,图9A中采用图10的差分锁存器的重定时电路通过模拟得到,对同样的MMD输出信号进行同步消耗小于3毫安。差分锁存器在输入引线190和191上接收具有CML信号电平的信号,并且将具有CMOS逻辑电平的信号输出到输出引线192上。
图11是根据一个新颖性方面的方法的流程图。使用(步骤200)多模除法器(MMD)来执行分频操作。MMD包括除以2/3单元的链。每个除以2/3单元对其自己的模数控制信号作出响应,该模数控制信号用于控制除以2/3单元是除以2还是除以3。在一个实例中,图4的MDS级142-148是除以2/3单元。通过使用(步骤201)所述模数控制信号中的一个模数控制信号将时序逻辑元件置于第一状态来生成MMD输出信号SOUT,以及通过使用(步骤202)除以2/3单元输出信号将该时序逻辑元件置于第二状态来生成MMD输出信号SOUT。在一个实例中,用于将时序逻辑元件置于第一状态的模数控制信号是在图4中标识的模数控制信号MC1B,以及用于将时序逻辑元件置于第二状态的输出信号是在图4中标识的输出信号O5。当时序逻辑元件处于第一状态时,时序逻辑元件将输出信号SOUT强制变为第一数字逻辑电平。当时序逻辑元件处于第二状态时,时序逻辑元件将输出信号SOUT强制变为第二数字逻辑电平。在多模除法器操作时,时序逻辑元件被交替地置于第一状态和第二状态,使得SOUT信号在第一和第二数字逻辑电平之间反复转换,并且使SOUT信号具有近似50/50的占空比。
尽管出于指导性的目的如上描述了某些具体实施例,但是本专利文献的教导具有通用性,并不限于上述具体实施例。尽管所阐述的实例使用一个特定模数控制信号MC1B来将重定时电路的时序逻辑元件置于第一状态,但是也可以使用其它模数控制信号(例如,MC0B到MC5B中的另一个)。尽管所阐述的实例使用一个特定MDS输出信号O5作为占空比校正信号,但是可以使用其它MDS输出信号。在一些应用中,可以使用如下的占空比校正信号,该信号是多个MDS输出信号的组合逻辑函数。重定时电路的后面可以跟随利用低频信号作为时钟进行定时的其他信号调节时序逻辑元件。尽管上述重定时电路采用触发器作为其时序逻辑元件,但是该新型重定时电路的其它实施例可以采用锁存器作为其时序逻辑元件。因此,在不偏离下面给出的权利要求的范围的情况下,可以对所述具体实施例的各个特征进行各种修改、改变以及组合。

Claims (21)

1、一种多模除法器(MMD),包括:
除以2/3单元链,其中所述链中的每个除以2/3单元接收输入信号并输出输出信号,其中所述除以2/3单元中的每一个除以2/3单元对模数控制信号作出响应,所述模数控制信号用于控制所述除以2/3单元是除以2还是除以3;以及
时序逻辑元件,其中所述模数控制信号中的一个模数控制信号的变化导致将所述时序逻辑元件置于第一状态,并且其中所述输出信号中的一个输出信号的变化导致将所述时序逻辑元件置于第二状态。
2、根据权利要求1所述的MMD,其中,所述时序逻辑元件具有输入引线,并且其中,将所述模数控制信号中的所述一个模数控制信号经由所述输入引线提供到所述时序逻辑元件。
3、根据权利要求1所述的MMD,其中,所述时序逻辑元件具有输入引线,并且其中,将所述模数控制信号中的所述一个模数控制信号的反转版本经由所述输入引线提供到所述时序逻辑元件。
4、根据权利要求1所述的MMD,其中,所述时序逻辑元件具有输入引线,并且其中,将所述输出信号中的所述一个输出信号经由所述输入引线提供到所述时序逻辑元件。
5、根据权利要求1所述的MMD,其中,所述时序逻辑元件具有输入引线,并且其中,将所述输出信号中的所述一个输出信号的反转版本经由所述输入引线提供到所述时序逻辑元件。
6、根据权利要求1所述的MMD,还包括:
差分锁存器,其具有输入引线和输出引线,所述输入引线被耦合来接收所述模数控制信号中的所述一个模数控制信号,并且其中,所述差分锁存器的所述输出引线与所述时序逻辑元件的输入引线耦合。
7、根据权利要求1所述的MMD,其中所述时序逻辑元件具有输出引线,其中所述时序逻辑元件将MMD输出信号输出到所述输出引线,并且其中所述MMD输出信号的占空比约为50/50。
8、根据权利要求1所述的MMD,其中所述模数控制信号中的所述一个模数控制信号是用于控制所述除以2/3单元中的一个除以2/3单元是除以2还是除以3的模数控制信号。
9、根据权利要求1所述的MMD,其中所述MMD接收具有频率F的MMD输入信号,对所述MMD输入信号进行分频,并且输出MMD输出信号,其中在所述除以2/3单元DIV23CELL0上接收所述MMD输入信号,并且其中所述时序逻辑元件不接收频率等于或大于F的任何信号。
10、根据权利要求1所述的MMD,其中所述MMD的第一部分在CML(电流模式逻辑)逻辑电路中实现,并且其中所述MMD的第二部分在CMOS(互补金属氧化物半导体)逻辑电路中实现,并且其中所述时序逻辑元件在CMOS逻辑电路中实现。
11、一种方法,包括:
(a)使用除以2/3单元链来执行分频操作,其中每个除以2/3单元接收输入信号并输出输出信号,其中所述除以2/3单元中的每一个除以2/3单元对模数控制信号作出响应,所述模数控制信号用于控制所述除以2/3单元是除以2还是除以3;
(b)使用所述模数控制信号中的一个模数控制信号来将时序逻辑元件置于第一状态;以及
(c)使用所述输出信号中的一个输出信号来将所述时序逻辑元件置于第二状态。
12、根据权利要求11所述的方法,其中在步骤(b)中使用的所述一个模数控制信号是用于控制所述除以2/3单元中的第一个除以2/3单元是除以2还是除以3的模数控制信号。
13、根据权利要求11所述的方法,其中在步骤(b)中使用的所述一个模数控制信号是用于控制所述除以2/3单元中的第二个除以2/3单元是除以2还是除以3的模数控制信号。
14、根据权利要求11所述的方法,其中步骤(b)包括将所述模数控制信号中的所述一个模数控制信号提供到所述时序逻辑元件的第一输入引线,并且其中步骤(c)包括将所述输出信号中的所述一个输出信号提供到所述时序逻辑元件的第二输入引线。
15、根据权利要求11所述的方法,其中步骤(b)包括响应于所述模数控制信号中的所述一个模数控制信号从第一数字逻辑电平转换到第二数字逻辑电平,而将所述时序逻辑元件置于所述第一状态。
16、根据权利要求11所述的方法,其中步骤(c)包括响应于所述输出信号中的所述一个输出信号从第一数字逻辑电平转换到第二数字逻辑电平,而将所述时序逻辑元件置于所述第二状态。
17、一种电路,包括:
模数除法器级链,其构成除法器,其中所述除法器能够将输入信号除以可选除数值以输出输出信号,其中所述模数除法器级中的每一级执行除以2运算或者执行除以3运算;以及
用于生成所述输出信号的模块,其中所述输出信号的占空比约为百分之五十,并且其中所述模块从所述链接收模数控制信号,并响应于所述模数控制信号的转换而使所述输出信号转换数字逻辑电平。
18、根据权利要求17所述的电路,其中所述输入信号包括具有第一脉冲宽度的脉冲,并且其中所述模数控制信号基本上不包括脉冲宽度与所述第一脉冲宽度一样短的脉冲。
19、根据权利要求17所述的电路,其中所述输入信号具有频率F,并且其中所述用于生成所述输出信号的模块不接收频率为F或更大频率的信号。
20、根据权利要求17所述的电路,其中所述模数控制信号在所述输出信号的每个周期期间仅转换两次。
21、根据权利要求17所述的电路,其中所述用于生成所述输出信号的模块不接收在所述输出信号的每个周期期间转换多于两次的信号。
CN2007800280072A 2006-07-24 2007-07-24 多模除法器重定时电路 Expired - Fee Related CN101496284B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US83315606P 2006-07-24 2006-07-24
US60/833,156 2006-07-24
US11/560,678 2006-11-16
US11/560,678 US7924069B2 (en) 2006-06-28 2006-11-16 Multi-modulus divider retiming circuit
PCT/US2007/074257 WO2008014282A2 (en) 2006-07-24 2007-07-24 Multi-modulus divider retiming circuit

Publications (2)

Publication Number Publication Date
CN101496284A true CN101496284A (zh) 2009-07-29
CN101496284B CN101496284B (zh) 2013-01-23

Family

ID=38982275

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007800280072A Expired - Fee Related CN101496284B (zh) 2006-07-24 2007-07-24 多模除法器重定时电路

Country Status (7)

Country Link
US (1) US7924069B2 (zh)
EP (2) EP2047600A2 (zh)
JP (2) JP2009545252A (zh)
KR (1) KR101035159B1 (zh)
CN (1) CN101496284B (zh)
TW (1) TW200820649A (zh)
WO (1) WO2008014282A2 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105281765A (zh) * 2015-10-23 2016-01-27 东南大学 一种低相位噪声、低功耗差分多模分频器
CN110858137A (zh) * 2018-08-22 2020-03-03 畅想科技有限公司 除以整数常数的浮点除法

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7791415B2 (en) * 2007-05-18 2010-09-07 Semtech Corporation Fractional-N synthesized chirp generator
US8081018B2 (en) * 2008-08-21 2011-12-20 Qualcomm Incorporated Low power radio frequency divider
US20110148480A1 (en) * 2009-12-17 2011-06-23 Yongping Fan Divider with Enhanced Duty Cycle for Precision Oscillator Clocking Sources
US8406371B1 (en) 2012-01-04 2013-03-26 Silicon Laboratories Inc. Programmable divider circuitry for improved duty cycle consistency and related systems and methods
US8836394B2 (en) 2012-03-26 2014-09-16 Rambus Inc. Method and apparatus for source-synchronous signaling
EP2861185A4 (en) 2012-06-13 2015-12-16 Elwha Llc MAMMARY IMPLANT COMPRISING ANALYTE SENSORS AND AN INTERNAL ENERGY SOURCE
US8675810B2 (en) * 2012-06-29 2014-03-18 Intel Corporation Programmable low power multi-modulus divider with 50/50 duty cycle
EP2741420B1 (en) 2012-12-10 2015-03-04 Nxp B.V. Local oscillator signal generation
US9118333B1 (en) * 2013-08-29 2015-08-25 Integrated Device Technology Inc. Self-adaptive multi-modulus dividers containing div2/3 cells therein
CN105471427B (zh) 2014-09-04 2019-07-26 中芯国际集成电路制造(上海)有限公司 一种多模分频器和电子装置
US9401643B1 (en) * 2015-03-10 2016-07-26 International Business Machines Corporation Bias-temperature induced damage mitigation circuit
US9768781B2 (en) * 2015-04-11 2017-09-19 Casinda, Inc. Identification circuit and IC chip comprising the same
US9438257B1 (en) 2015-07-02 2016-09-06 Aura Semiconductor Pvt. Ltd Programmable frequency divider providing output with reduced duty-cycle variations over a range of divide ratios
TWI633760B (zh) * 2016-01-29 2018-08-21 立積電子股份有限公司 訊號發射器
US10116314B1 (en) 2017-11-01 2018-10-30 Nvidia Corporation Multi-mode frequency divider
US10700669B2 (en) 2018-06-19 2020-06-30 Aura Semiconductor Pvt. Ltd Avoiding very low duty cycles in a divided clock generated by a frequency divider
CN109257043B (zh) * 2018-10-25 2021-03-30 电子科技大学 一种应用于锁相环频率综合器的高速宽带除法链

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2572283B2 (ja) * 1989-10-23 1997-01-16 日本無線株式会社 可変分周回路
JPH0419834A (ja) * 1990-05-15 1992-01-23 Matsushita Electric Ind Co Ltd 光ディスク装置
US5195111A (en) * 1990-09-07 1993-03-16 Nihon Musen Kabushiki Kaisha Programmable frequency dividing apparatus
JPH0783257B2 (ja) * 1990-09-07 1995-09-06 日本無線株式会社 可変分周装置
JP2572302B2 (ja) * 1990-09-07 1997-01-16 日本無線株式会社 可変分周装置
JP4150092B2 (ja) * 1997-09-17 2008-09-17 ソニー株式会社 分周回路およびデジタルpll回路
US6108393A (en) * 1999-02-25 2000-08-22 Rockwell Collins, Inc. Enhanced prescaler phase interface
ATE274257T1 (de) * 2000-12-22 2004-09-15 Koninkl Philips Electronics Nv Frequenzteiler mit niedrigem leistungsverbrauch, geeignete vorrichtung und verfahren für leistungseffizienter frequenzteiler
EP1490973A2 (en) * 2001-05-17 2004-12-29 Koninklijke Philips Electronics N.V. Improved frequency divider with reduced jitter and apparatus based thereon
JP4386725B2 (ja) * 2001-08-29 2009-12-16 エヌエックスピー ビー ヴィ 低減されたジッタを備える改良された分周器及びそれに基づく送信器
DE10251703B4 (de) * 2002-11-06 2005-08-04 Infineon Technologies Ag Schaltungsanordnung zur Frequenzteilung und Phasenregelschleife mit der Schaltungsanordnung
US7170965B2 (en) * 2003-04-03 2007-01-30 Broadcom Corporation Low noise divider module for use in a phase locked loop and other applications
US7379522B2 (en) * 2006-01-11 2008-05-27 Qualcomm Incorporated Configurable multi-modulus frequency divider for multi-mode mobile communication devices
US7564276B2 (en) * 2006-06-28 2009-07-21 Qualcomm Incorporated Low-power modulus divider stage
TWI337454B (en) * 2007-05-16 2011-02-11 Ind Tech Res Inst Programmable integer/non-integer frequency divider

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105281765A (zh) * 2015-10-23 2016-01-27 东南大学 一种低相位噪声、低功耗差分多模分频器
CN105281765B (zh) * 2015-10-23 2018-08-21 东南大学 一种低相位噪声、低功耗差分多模分频器
CN110858137A (zh) * 2018-08-22 2020-03-03 畅想科技有限公司 除以整数常数的浮点除法
CN110858137B (zh) * 2018-08-22 2023-09-29 畅想科技有限公司 除以整数常数的浮点除法
US11954456B2 (en) 2018-08-22 2024-04-09 Imagination Technologies Limited Float division by constant integer

Also Published As

Publication number Publication date
WO2008014282A3 (en) 2008-06-05
US20080042697A1 (en) 2008-02-21
JP2009545252A (ja) 2009-12-17
KR20090034388A (ko) 2009-04-07
EP2562938A1 (en) 2013-02-27
JP5313323B2 (ja) 2013-10-09
TW200820649A (en) 2008-05-01
WO2008014282A2 (en) 2008-01-31
KR101035159B1 (ko) 2011-05-17
CN101496284B (zh) 2013-01-23
EP2047600A2 (en) 2009-04-15
US7924069B2 (en) 2011-04-12
JP2012095312A (ja) 2012-05-17

Similar Documents

Publication Publication Date Title
CN101496284B (zh) 多模除法器重定时电路
CN101371444B (zh) 用于多模移动通信设备的可配置多模数分频器及其相关方法
CN101485090B (zh) 低功率模量分频级
EP2668723B1 (en) Frequency divider with synchronous range extension across octave boundaries
US6842054B2 (en) Frequency divider with reduced jitter and apparatus based thereon
KR101611814B1 (ko) 분수 분주형 주파수 합성기의 광범위 멀티-모듈러스 분할기
CN102832932B (zh) 分频器及分频方法
US9966965B2 (en) Apparatus for low power signal generator and associated methods
KR101797695B1 (ko) 모듈식 주파수 분할기 및 혼합기 구성
EP1839393A2 (en) Digital clock dividing circuit
CN1864333B (zh) 相位切换双模除频器及包括该除频器的频率合成器
US10862461B1 (en) Techniques for generating switch control signals
CN212850460U (zh) 一种新型的带使能控制端的二分频器
CN115603744B (zh) 一种直接小数分频电路及方法
CN211046905U (zh) 一种新型的应用于高速锁相环的二/三分频器电路
Wang et al. A hybrid CMOS Clock Divider for PLL of 60GHz Transceiver

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1133960

Country of ref document: HK

C14 Grant of patent or utility model
GR01 Patent grant
REG Reference to a national code

Ref country code: HK

Ref legal event code: WD

Ref document number: 1133960

Country of ref document: HK

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130123

Termination date: 20150724

EXPY Termination of patent right or utility model