CN101409540B - 半导体集成电路 - Google Patents
半导体集成电路 Download PDFInfo
- Publication number
- CN101409540B CN101409540B CN2008101692841A CN200810169284A CN101409540B CN 101409540 B CN101409540 B CN 101409540B CN 2008101692841 A CN2008101692841 A CN 2008101692841A CN 200810169284 A CN200810169284 A CN 200810169284A CN 101409540 B CN101409540 B CN 101409540B
- Authority
- CN
- China
- Prior art keywords
- random number
- circuit
- frequency
- control
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/03—Astable circuits
- H03K3/0315—Ring oscillators
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/013—Modifications of generator to prevent operation by noise or interference
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Manipulation Of Pulses (AREA)
- Logic Circuits (AREA)
Abstract
本发明提供一种半导体集成电路,从随机数生成电路(10)输出的随机数数据,存储于频率可变数据寄存器(12)中。存储于频率可变数据寄存器(12)中的数据,被从随机数生成电路(10)顺次生成的随机数更新。振荡电路(13)是产生时钟的电路,时钟通过未图示的工作时钟生成电路而作为工作时钟提供给内部电路(14)。振荡电路(13)的时钟的频率,根据存储在频率可变数据寄存器(12)中的随机数数据而被可变地控制。并且,设置有频率可变幅度控制寄存器(15),其存储对根据存储在频率可变数据寄存器(12)中的随机数数据而被可变控制的频率的幅度进行控制的控制数据。由此,降低由振荡电路产生的工作时钟所引起的不需要的电磁辐射噪声。
Description
技术领域
本发明涉及一种具有振荡电路的半导体集成电路。
背景技术
一般,在调谐器、视频系统等中,需要频率漂移(frequency drift)少的基准时钟。为了制造那样的基准时钟,要利用Q高的、频率漂移少的机械振子(水晶振子、陶瓷振子)。
另一方面,利用控制用LSI进行调谐器、视频系统等的控制。在控制用LSI内部,需要用于使内部电路工作的工作时钟。这样的工作时钟,通过LSI内部的振荡电路来产生,但是已知会产生电磁辐射噪声(电源噪声、信号辐射噪声)。
另外,在专利文献1中,记载了开关调整器电路,其能减少由开关噪声产生的电磁辐射噪声。
专利文献1:特开2003-153526号公报
但是,在由振荡电路产生的工作时钟和调谐器、视频系统等的基准时钟之间会产生干扰,该干扰噪声有可能成为调谐器、视频系统等的应用上的问题。
发明内容
本发明的半导体集成电路鉴于上述现有技术的问题而产生,其特征为具有随机数生成电路,其生成随机数数据;振荡电路,其根据从所述随机数生成电路输出的随机数数据,可变地控制振荡频率;产生与从所述随机数生成电路输出的随机数数据相应的PWM信号的PWM电路;和对从所述PWM电路输出的PWM信号进行平滑化的滤波器;所述振荡电路是根据所述滤波器的输出而可变地控制振荡频率的电压控制型振荡电路。
(发明效果)
根据本发明,通过使由振荡电路产生的工作时钟的频率漂移,能够降低不需要的电磁辐射噪声。特别是,能够防止在调谐器、视频系统等的应用上使用的基准时钟和工作时钟之间的干扰,从而解决应用上的问题。
附图说明
图1是表示本发明的第1实施方式的半导体集成电路的构成的图。
图2是表示时钟的频率分布的图。
图3是振荡电路的电路图。
图4是表示本发明的第2实施方式的半导体集成电路的构成的图。
图5是本发明的第2实施方式的半导体集成电路的工作波形图。
符号说明:10—随机数生成电路;11—随机数控制寄存器;12—频率可变数据寄存器;13—振荡电路;14—内部电路;15—频率可变幅度控制寄存器;16—PWM电路;17—低通滤波器;18—VCO;131—反相器;132—恒流源;133—电流控制电路。
具体实施方式
下面,参照附图,说明本发明的第1实施方式的半导体集成电路。图1是表示本发明的第1实施方式的半导体集成电路的构成的图。下面,作为其一个例子利用微机来说明半导体集成电路。随机数生成电路10,是顺次生成n位的随机数数据的电路。随机数控制寄存器11,是用于控制来自随机数生成电路的随机数数据的输出的开始(start)、待机(standby)、停止(stop)、输出的定时等的寄存器。
从随机数生成电路10输出的随机数数据,存储于频率可变数据寄存器12(本发明的第1控制寄存器的一例)。存储于频率可变数据寄存器12的数据,被从随机数生成电路10顺次生成的随机数更新。
并且,来自随机数生成电路10的随机数数据,能够通过串行输出或者并行输出,存储到频率可变数据寄存器12中,可以任意选择这种串行输出、并行输出。
振荡电路13是通过振荡来生成时钟的电路,时钟通过未图示的工作时钟生成电路而作为工作时钟提供给内部电路14。振荡电路13的时钟的频率,根据存储在频率可变数据寄存器12中的随机数数据而被可变地控制。并且,设置有存储控制数据的频率可变幅度控制寄存器15(本发明的第2控制寄存器的一例),该控制数据用于对根据存储在频率可变数据寄 存器12中的随机数数据而被可变控制的频率的幅度进行控制。
根据上述的电路结构,时钟的频率根据随机数数据而被可变控制,具有分布。该频率分布的方式由随机数生成电路10所生成的随机数数据调整。由此,半导体集成电路的工作时钟的频率在时间上产生漂移,电磁辐射噪声被降低。其漂移的幅度,由频率可变幅度控制寄存器15的控制数据来决定。并且,能够防止在调谐器、视频系统等的应用中使用的基准时钟和工作时钟的干扰。
时钟的频率的分布,优选如图2所示是正态分布。在这种情况下,时钟相对于中心值(目标值)进行分布,其可变幅度(分布的幅度)通过频率可变幅度控制寄存器15而被控制。
图3是表示振荡电路的具体的结构的电路图。这是由奇数个反相器131构成的环形振荡器,供给各反相器131的工作电流的恒流源132与各反相器131相连。
并且,设置有用于控制恒流源132所产生的电流的电流值I的电流控制电路133。电流控制电路133,根据存储在频率可变数据寄存器12中的随机数数据和存储在频率可变幅度控制寄存器15中的控制数据,控制电流值I。
若电流值I增加则反相器131的工作电流增加,所以环形振荡器的振荡频率就增加;若电流值I减少则反相器131的工作电流减少,所以环形振荡器的振荡频率就减小。由此,通过调整恒流源132的电流值I,就可以控制时钟的频率。
参照附图,说明本发明的第2实施方式的半导体集成电路。图4是本发明的第2实施方式的半导体集成电路的构成的示意图。另外,对于和图1相同的结构部分附加相同的符号并省略说明。从随机数生成电路10输出的随机数数据,存储在频率可变数据寄存器12中。
存储在频率可变数据寄存器12中的随机数数据,由PWM电路16(脉冲宽度调制电路)变换成图5所示的PWM信号。PWM信号是根据随机数数据而占空(DUTY)比变化的信号。占空(DUTY)比是PWM信号的H电平期间与L电平期间之比。例如,PWM信号的占空(DUTY)比,随着随机数数据的数字值变大而变大。PWM信号通过由电阻元件R和电 容元件C构成的低通滤波器17而被平滑化,转换为直流电压。通过低通滤波器17平滑化的PWM信号施加于VCO18(电压控制型振荡电路)。VCO18根据平滑化后的PWM信号来生成振荡频率被可变控制的时钟。由VCO18生成的时钟,通过未图示的工作时钟生成电路而作为工作时钟提供给内部电路14。
根据上述的电路结构,由VCO18生成的时钟的频率根据随机数数据而被可变控制,具有分布。该频率分布的方式由随机数生成电路10所生成的随机数数据调整。由此,与第1实施方式相同,半导体集成电路的工作时钟的频率在时间上发生漂移,电磁辐射噪声被降低。
Claims (3)
1.一种半导体集成电路,具有:
随机数生成电路,其生成随机数数据;
振荡电路,其根据从所述随机数生成电路输出的随机数数据,可变地控制振荡频率;和
存储从所述随机数生成电路输出的随机数数据的第1控制寄存器;
所述振荡电路具有:
由多个反相器构成的环形振荡器;
向所述反相器供给工作电流的恒流源;和
根据存储在所述第1控制寄存器中的随机数数据来控制所述恒流源的电流值的电流控制电路;
所述随机数生成电路,以振荡频率构成正态分布的方式生成所述随机数数据。
2.根据权利要求1所述的半导体集成电路,其特征在于,
根据存储在所述第1控制寄存器中的随机数数据,可变地控制所述振荡电路的振荡频率。
3.根据权利要求2所述的半导体集成电路,其特征在于,具有存储控制数据的第2控制寄存器,该控制数据用于控制根据所述第1控制寄存器中存储的随机数数据而被可变控制的所述振荡频率的幅度。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007266859 | 2007-10-12 | ||
JP2007266859 | 2007-10-12 | ||
JP2007-266859 | 2007-10-12 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101409540A CN101409540A (zh) | 2009-04-15 |
CN101409540B true CN101409540B (zh) | 2013-03-20 |
Family
ID=40535262
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008101692841A Expired - Fee Related CN101409540B (zh) | 2007-10-12 | 2008-10-10 | 半导体集成电路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8332448B2 (zh) |
JP (1) | JP2009111997A (zh) |
CN (1) | CN101409540B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8316069B2 (en) * | 2007-10-12 | 2012-11-20 | Sanyo Semiconductor Co., Ltd. | Semiconductor integrated circuit with a random number generation circuit wherein the rise and all times are variably controlled |
US20110157070A1 (en) * | 2009-12-31 | 2011-06-30 | Silicon Laboratories Inc. | System and method for configuring capacitive sensing speed |
US9129220B2 (en) | 2010-07-07 | 2015-09-08 | Qualcomm Incorporated | Methods and systems for digital neural processing with discrete-level synapes and probabilistic STDP |
CN109127257A (zh) * | 2018-10-29 | 2019-01-04 | 无锡中微爱芯电子有限公司 | 一种雾化器专用控制电路 |
CN114201435B (zh) * | 2021-12-01 | 2024-03-05 | 北京奕斯伟计算技术股份有限公司 | 时钟发生器、检测系统以及信号输出方法 |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61221595A (ja) * | 1985-03-22 | 1986-10-01 | Fujitsu Ltd | パルスモ−タ駆動監視方式 |
JPH0736512B2 (ja) * | 1987-11-17 | 1995-04-19 | 日本電気株式会社 | パルス出力装置 |
JP2576585B2 (ja) * | 1988-04-30 | 1997-01-29 | 株式会社島津製作所 | パルス発生装置 |
JP2661222B2 (ja) * | 1988-12-19 | 1997-10-08 | 日本電気株式会社 | パルス出力装置 |
JPH08139575A (ja) * | 1994-11-14 | 1996-05-31 | Oki Electric Ind Co Ltd | パルス出力回路 |
JP3625540B2 (ja) * | 1995-09-11 | 2005-03-02 | 三洋電機株式会社 | スクランブル解除装置 |
JPH09101835A (ja) * | 1995-10-05 | 1997-04-15 | Hitachi Ltd | 低ノイズ高信頼情報処理装置 |
US5961577A (en) * | 1996-12-05 | 1999-10-05 | Texas Instruments Incorporated | Random binary number generator |
JP4122659B2 (ja) * | 1999-10-18 | 2008-07-23 | ソニー株式会社 | 発振信号生成装置及び発振信号生成方法 |
WO2003009130A1 (fr) * | 2001-07-18 | 2003-01-30 | Fdk Corporation | Generateur de probabilite |
US6832231B1 (en) * | 2001-09-28 | 2004-12-14 | Lattice Semiconductor Corp. | Multiple width random number generation |
JP2003196081A (ja) | 2001-10-15 | 2003-07-11 | Takeshi Saito | 真性乱数発生チップの迅速検定方法 |
JP2003132676A (ja) * | 2001-10-29 | 2003-05-09 | Mitsubishi Electric Corp | 半導体記憶装置 |
JP2003153526A (ja) | 2001-11-06 | 2003-05-23 | Haruo Kobayashi | スイッチングレギュレータ回路 |
US6886023B2 (en) * | 2002-01-14 | 2005-04-26 | Ip-First, Llc | Apparatus for generating random numbers |
US7148755B2 (en) * | 2003-08-26 | 2006-12-12 | Hewlett-Packard Development Company, L.P. | System and method to adjust voltage |
JP4094570B2 (ja) * | 2004-03-02 | 2008-06-04 | 株式会社東芝 | 乱数検査回路、乱数生成回路、半導体集積装置、icカードおよび情報端末機器 |
US7362191B2 (en) * | 2004-04-29 | 2008-04-22 | Linear Technology Corporation | Methods and circuits for frequency modulation that reduce the spectral noise of switching regulators |
JPWO2005124537A1 (ja) * | 2004-06-18 | 2008-04-17 | 富士通株式会社 | 乱数生成装置、生成方法、生成器評価方法、および乱数使用方法 |
US7362084B2 (en) * | 2005-03-14 | 2008-04-22 | Silicon Storage Technology, Inc. | Fast voltage regulators for charge pumps |
JP4453034B2 (ja) * | 2006-01-13 | 2010-04-21 | ソニー株式会社 | 転送パルス発生回路及び撮像装置 |
JP2007215317A (ja) * | 2006-02-09 | 2007-08-23 | Seiko Instruments Inc | スイッチング電源装置 |
US8316069B2 (en) * | 2007-10-12 | 2012-11-20 | Sanyo Semiconductor Co., Ltd. | Semiconductor integrated circuit with a random number generation circuit wherein the rise and all times are variably controlled |
-
2008
- 2008-10-09 US US12/248,511 patent/US8332448B2/en active Active
- 2008-10-10 JP JP2008263696A patent/JP2009111997A/ja active Pending
- 2008-10-10 CN CN2008101692841A patent/CN101409540B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009111997A (ja) | 2009-05-21 |
CN101409540A (zh) | 2009-04-15 |
US8332448B2 (en) | 2012-12-11 |
US20090100117A1 (en) | 2009-04-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101409540B (zh) | 半导体集成电路 | |
CN101958711B (zh) | 具有抖动脉宽调制控制器的数字锁相系统 | |
RU96114947A (ru) | Источник энергии с переключением режимов для линейного усилителя мостовой схемы | |
CN101584119B (zh) | 用于微处理器的锁相回路的动态频率定标的方法及设备 | |
CN102318192B (zh) | 相位调整电路 | |
JP2015522242A5 (zh) | ||
CN106464259A (zh) | 减少晶体振荡器启动时间 | |
CN105577142A (zh) | 时钟占空比调整装置及方法 | |
CN102780452B (zh) | 温度补偿型振荡器、电子设备 | |
KR20120098688A (ko) | 펄스식 레이저용 무선 주파수 파워 서플라이의 디지털 펄스 폭 변조 컨트롤 | |
KR101086877B1 (ko) | 반도체 장치 | |
TW201134076A (en) | Oscillator having time-variant frequency deviation and related power supply | |
CN103250347A (zh) | 振荡器和ic 芯片 | |
JP4861714B2 (ja) | スペクトラム拡散クロック発生回路 | |
JP3991863B2 (ja) | ノコギリ波発生装置 | |
ES2200910T3 (es) | Procedimiento de control electronico de una accionamiento. | |
CN103312267B (zh) | 一种高精度振荡器及频率产生方法 | |
US20090140820A1 (en) | Ring Oscillator with Constant Gain | |
CN107078630B (zh) | 在同步降压转换器处提供死区时间调节的电路和方法 | |
US9748847B2 (en) | Circuits and methods providing high efficiency over a wide range of load values | |
JP4874020B2 (ja) | スペクトラム拡散クロック発生回路 | |
JP4156616B2 (ja) | Ad変換器及びad変換方法 | |
CN103412472A (zh) | 模拟电子钟 | |
JP5941244B2 (ja) | クロック発生回路、電源供給システム及びクロック信号の周波数変更方法 | |
JP2008227613A (ja) | スペクトラム拡散クロックジェネレータ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130320 Termination date: 20211010 |
|
CF01 | Termination of patent right due to non-payment of annual fee |