CN101101423A - 液晶装置、其驱动方法及电子设备 - Google Patents

液晶装置、其驱动方法及电子设备 Download PDF

Info

Publication number
CN101101423A
CN101101423A CNA2007101269570A CN200710126957A CN101101423A CN 101101423 A CN101101423 A CN 101101423A CN A2007101269570 A CNA2007101269570 A CN A2007101269570A CN 200710126957 A CN200710126957 A CN 200710126957A CN 101101423 A CN101101423 A CN 101101423A
Authority
CN
China
Prior art keywords
voltage
mentioned
common electrode
liquid
crystal apparatus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007101269570A
Other languages
English (en)
Other versions
CN101101423B (zh
Inventor
藤田伸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display West Inc
Original Assignee
Sanyo Epson Imaging Devices Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Epson Imaging Devices Corp filed Critical Sanyo Epson Imaging Devices Corp
Publication of CN101101423A publication Critical patent/CN101101423A/zh
Application granted granted Critical
Publication of CN101101423B publication Critical patent/CN101101423B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明在夹持液晶的一对基板之中的一方基板上具备构成像素电容的像素电极及共用电极的液晶装置方面,提供可以抑制显示品质下降的液晶装置、液晶装置的驱动电路、液晶装置的驱动方法及具备液晶装置的电子设备。液晶装置(1)具备:控制电路(30),将电压VCOML及电压VCOMH交替供给共用电极(56);扫描线驱动电路(10),将选择扫描线(Y)的选择电压依次供给多条扫描线(Y);及数据线驱动电路(20),当扫描线(Y)被选择时,将电位比电压VCOML高的正极性图像信号和电位比电压VCOMH低的负极性图像信号,交替供给多条数据线(X)。

Description

液晶装置、其驱动方法及电子设备
技术领域
本发明涉及液晶装置、液晶装置的驱动电路、液晶装置的驱动方法及电子设备。
背景技术
以往以来,作为显示装置,液晶装置已为众所周知。该液晶装置例如具备液晶面板和对该液晶面板供给光的背光源。
液晶面板具备元件基板、与该元件基板对向配置的对向基板及设置于元件基板和对向基板之间的液晶。
元件基板具有:多条扫描线及多条电容线,每隔预定间隔交替设置;多条数据线,与这些多条扫描线及多条电容线交叉,并且每隔预定间隔进行设置;扫描线驱动电路,与多条扫描线连接;数据线驱动电路,与多条数据线连接;以及电容线驱动电路,与多条电容线连接。
在各扫描线和各数据线之间的交叉部分,设置像素。像素具备:像素电容,由像素电极及头用电极构成;作为开关元件的薄膜晶体管(下面,称为TFT(Thin Film Transistor));以及存储电容,其一方的电极连接于电容线,另一方的电极连接于像素电极。该像素按矩阵状排列多个,来形成显示区域。在TFT的栅上连接扫描线,在TFT的源上连接数据线,在TFT的漏上连接像素电极及存储电容的另一方的电极。
电容线驱动电路用来将预定的电压供给各电容线。
扫描线驱动电路用来将选择扫描线的选择电压按预定的顺序供给各扫描线。若对扫描线供给了选择电压,则与该扫描线所连接的TFT全部成为导通状态。
数据线驱动电路用来将图像信号供给各数据线,并通过导通状态的TFT,将基于该图像信号的图像电压写入像素电极。这里,数据线驱动电路交替进行下述的正极性写入和负极性写入,该正极性写入将电位比共用电极的电压高的电压(下面,称为正极性)的图像信号供给数据线,把基于该正极性图像信号的图像电压写入像素电极,该负极性写入将电位比共用电极的电压低的电压(下面,称为负极性)的图像信号供给数据线,把基于该负极性图像信号的图像电压写入像素电极。
对向基板与各像素相对应,具有R(红)、G(绿)、B(蓝)之类的滤色器。
上面的液晶装置如下进行工作。
也就是说,通过对扫描线依次供给选择电压,使与某条扫描线所连接的TFT全部成为导通状态,选择全部与该扫描线有关的像素。然后,与这些像素的选择同步,对数据线供给图像信号。于是,对选择出的全部像素,通过导通状态的TFT供给图像信号,基于该图像信号的图像电压被写入像素电极。
若在像素电极中写入了图像电压,则利用像素电极和共用电极之间的电位差,对液晶施加驱动电压。若对液晶施加了驱动电压,则液晶的取向和秩序进行变化,透射液晶的来自背光源的光进行变化。通过该变化后的光透射滤色器,进行灰度等级显示。还有,对液晶施加的驱动电压利用存储电容,在比写入图像电压的期间长3位的期间范围内被保持。
可是,如上的液晶装置例如使用于便携设备,但是对于该便携设备来说,近年来人们要求消耗功率的减低。因此,提出了一种液晶装置,该液晶装置在将图像电压写入像素电极之后,通过使TFT成为截止状态,并使电容线的电压产生变动,而可以减低消耗功率(例如,参见专利文献1)。
有关专利文献1那种使电容线的电压产生变动的液晶装置的工作,采用图12、13进行说明。图12是以往例所涉及的液晶装置正极性写入时的时间图。图13是以往例所涉及的液晶装置负极性写入时的时间图。这里,例如假设,以往例所涉及的液晶装置具有320行扫描线及电容线和240列数据线。在图12、13中,GATE(m)是320行扫描线之中的第m行(m是满足1≤m≤320的整数)扫描线的电压,VST(m)是320行电容线之中的第m行电容线的电压。另外,SOURCE(n)是240列数据线之中的第n列(n是满足1≤n≤240的整数)数据线的电压。另外,PIX(m,n)是对应于第m行扫描线和第n列数据线之间的交叉处所设置的第m行n列像素具备的像素电极的电压,VCOM(m)是第m行n列像素具备的共用电极的电压。
首先,对于以往例所涉及的液晶装置正极性写入时,采用图12进行说明。在时刻t51,通过扫描线驱动电路,对第m行扫描线供给选择电压。于是,第m行扫描线的电压GATE(m)上升,在时刻t52成为电压VGH。据此,与第m行扫描线所连接的TFT全部成为导通状态。
在时刻t53,通过数据线驱动电路,对第n列数据线供给正极性的图像信号。于是,第n列数据线的电压SOURCE(n)渐渐上升,在时刻t54成为电压VP8。第n列数据线的电压SOURCE(n)作为基于正极性图像信号的图像电压,通过与第m行扫描线所连接的导通状态的TFT51,被写入第m行n列像素具备的像素电极。因此,第m行n列像素具备的像素电极的电压PIX(m,n)渐渐上升,在时刻t54成为与第n列数据线的电压SOURCE(n)相同电位的电压VP8。
在时刻t55上,停止通过扫描线驱动电路对第m行扫描线供给选择电压。于是,第m行扫描线的电压GATE(m)下降,在时刻t56成为电压VGL。据此,与第m行扫描线所连接的TFT51全部成为截止状态。同时,通过电容线驱动电路,将使电容线的电压上升的电压供给第m行电容线。于是,第m行电容线的电压VST(m)渐渐上升,在时刻t57成为电压VSTH。若第m行电容线的电压VST(m)上升,则对于与第m行电容线有关的全部像素来说,相当于该上升量的电荷在存储电容和像素电容之间进行分配。因此,第m行n列像素具备的像素电极的电压PIX(m,n)渐渐上升,在时刻t57成为电压VP9。
下面,对于以往例所涉及的液晶装置负极性写入时,采用图13进行说明。在时刻t61,通过扫描线驱动电路,对第m行扫描线供给选择电压。于是,第m行扫描线的电压GATE(m)上升,在时刻t62成为电压VGH。据此,与第m行扫描线所连接的TFT全部成为导通状态。
在时刻t63,通过数据线驱动电路,对第n列数据线供给负极性的图像信号。于是,第n列数据线的电压SOURCE(n)渐渐下降,在时刻t64成为电压VP11。第n列数据线的电压SOURCE(n)作为基于负极性图像信号的图像电压,通过与第m行扫描线所连接的导通状态的TFT,被写入第m行n列像素具备的像素电极。因此,第m行n列像素具备的像素电极的电压PIX(m,n)渐渐下降,在时刻t64成为与第n列数据线的电压SOURCE(n)相同电位的电压VP11。
在时刻t65,停止通过扫描线驱动电路对第m行扫描线供给选择电压。于是,第m行扫描线的电压GATE(m)下降,在时刻t66成为电压VGL。据此,与第m行扫描线所连接的TFT全部成为截止状态。同时,通过电容线驱动电路,将使电容线的电压下降的电压供给第m行电容线。于是,第m行电容线的电压VST(m)渐渐下降,在时刻t67成为电压VSTL。若第m行电容线的电压VST(m)下降,则对于与第m行电容线有关的全部像素而言,相当于该下降量的电荷在存储电容和像素电容之间进行分配。因此,第m行n列像素具备的像素电极的电压PIX(m,n)渐渐下降,在时刻t67成为电压VP10。
如上所述,对于以往例所涉及的液晶装置来说,在正极性写入时,在将正极性的图像电压写入像素电极之后,使电容线的电压上升。因此,像素电极的电压只按使下述两个电压相加后的量上升,该电压一是因正极性的图像电压而上升的电压,二是因相当于使电容线电压上升的量的电荷而上升的电压。另外,对于以往例所涉及的液晶装置来说,在负极性写入中,在将负极性的图像电压写入像素电极之后,使电容线的电压下降。因此,像素电极的电压只按使下述两个电压相加后的量下降,该电压一是因负极性的图像电压而下降的电压,二是因相当于使电容线电压下降的量的电荷而下降的电压。
从而,通过使电容线的电压产生变动,就能够以共用电极的电压为基准使像素电极的电压产生变动,增大对液晶施加的驱动电压的振幅。因而,即使减小图像电压的振幅,仍可以确保对液晶施加的驱动电压的振幅,因此可以减小图像电压的振幅,使消耗功率得到减低。
专利文献1:特开2002-196358号公报
就上述以往例所涉及的液晶装置而言,通过使电容线的电压产生变动,在存储电容和像素电容之间使电荷产生移动,而让像素电极的电压产生变动。因此,若在存储电容中发生了特性不一致,则给在存储电容和像素电容之间进行移动的电荷带来影响,因此即便在像素电极中写入相同的图像电压,仍有时在像素电极的电压上产生不一致,使显示品质下降。
另外,对于在夹持液晶的一对基板之中的一方基板上具备构成像素电容的像素电极及共用电极的IPS(In-Plane Switching,面内开关)、FFS(Fringe-Field Switching,边缘场开关)之类的液晶装置来说,一体形成像素电容和存储电容。此外,在上述以往例所涉及的液晶装置中,由于使电容线的电压,按和像素电极、共用电极不同的电压产生变动,因而需要将与电容线所连接的存储电容的一方的电极,和像素电极、共用电极分别形成。因此,由于需要分别形成像素电容和存储电容,因而对于一体形成像素电容和存储电容的IPS、FFS之类的液晶装置而言,难以构成上述以往例所涉及的液晶装置。
发明内容
因此,本发明是鉴于上述问题而做出的,其目的为提供一种即便在存储电容中发生特性不一致也不使显示品质下降的液晶装置。特别是其目的为,在夹持液晶的一对基板之中的一方基板上具备构成像素电容的像素电极及共用电极的液晶装置方面,提供可以抑制显示品质下降的液晶装置、液晶装置的驱动电路、液晶装置的驱动方法及具备液晶装置的电子设备。
本发明的液晶装置具备第1基板、第2基板及设置于上述第1基板和第2基板之间的液晶,其特征为,具备:多条扫描线,设置于上述第1基板上;多条数据线,设置于上述第1基板上;多个开关元件,对应于上述多条扫描线和上述多条数据线之间的交叉处进行设置;多个像素电极,与上述多个开关元件连接;共用电极,对应于上述像素电极进行设置;控制电路,将第1电压和电位比该第1电压高的第2电压,交替供给上述共用电极;以及数据线驱动电路,将电位比上述第1电压高的正极性图像信号和电位比上述第2电压低的负极性图像信号,交替供给上述多条数据线。
作为具体的控制例,在通过控制电路将第1电压供给共用电极之后,把选择电压供给扫描线,并通过数据线驱动电路将正极性的图像信号供给数据线。然后,可以在通过控制电路将第2电压供给上述共用电极之后,把选择电压供给扫描线,并且通过数据线驱动电路将负极性的图像信号供给数据线。
根据本发明,由于具备控制电路,用来将第1电压和电位比该第1电压高的第2电压交替供给共用电极,因而可以在将第1电压供给共用电极之后,把正极性的图像信号供给数据线,在将第2电压供给共用电极之后,把负极性的图像信号供给数据线。因此,由于不象上述以往例那样,在存储电容和像素电容之间使电荷移动,因而即便在存储电容中发生特性不一致,在像素电极的电压方面也不产生不一致。因而,可以抑制显示品质的下降。
另外,根据本发明,使共用电极的电压变动成第1电压或第2电压。因此,不象上述以往例那样,需要使与存储电容的一方电极所连接的电容线的电压,按与像素电容具有的像素电极、共用电极不同的电压进行变动。从而,由于可以使存储电容一方电极的电压,和共用电极相同进行变动,因而可以将存储电容和像素电容一体形成。因而,可以采用下述液晶装置来构成本发明的液晶装置,该液晶装置在作为夹持液晶的一对基板的第1基板及第2基板之中的第1基板上,具备构成像素电容的像素电极及共用电极。
在本发明的液晶装置中其特征为,上述共用电极被分割成多个,其构成为,在对分割成多个之中的一个共用电极供给第1电压及上述第2电压任一方电压的期间,对另外一个共用电极供给另一方电压。这种情况下,优选的是,共用电极按每一水平行被分割。
根据本发明,分割了共用电极。因此,可以对每个共用电极,从控制电路供给第1电压或第2电压的任一方的电压。从而,例如可以将第1电压和第2电压按每1水平行交替供给共用电极,并且与这些共用电极的电压相对应,将正极性的图像信号和负极性的图像信号按每1水平行交替供给各数据线。据此,由于可以在1帧内使进行过正极性写入的像素和进行过负极性写入的像素混杂,在这些像素之间使闪烁相抵消,因而可以进一步抑制显示品质的下降。当然,共用电极的分割不限于按每一水平行,也可以按每多个水平行进行分割。
另外,在本发明的液晶装置中,其特征为,上述控制电路具备单位控制电路,用来供给选择上述第1电压或上述第2电压任一方的极性信号,上述单位控制电路具备:闩锁电路,用来保持上述极性信号;和选择电路,相应于由上述闩锁电路所保持的上述极性信号,有选择地输出上述第1电压或上述第2电压的任一方。在使共用电极与扫描线相对应而分割成多个时,优选的是,单位控制电路对应于扫描线设置多个。这样一来,就可以在通过扫描线驱动电路向与对应于上述单位控制电路的扫描线相邻的扫描线供给了选择电压时,在闩锁电路中保持极性信号。
根据本发明,可以通过控制电路,将第1电压或第2电压的任一方有选择地供给共用电极,特别是在使共用电极与扫描线相对应而分割成多个时,可以向各共用电极有选择地供给第1电压或第2电压的任一方。
另外,根据本发明,若向与对应于单位控制电路的扫描线相邻的扫描线供给了选择电压,则由闩锁电路来保持极性信号。因此,在多个单位控制电路中,基于由扫描线驱动电路对多条扫描线依次供给的选择电压,依次保持极性信号。因此,由于控制电路不需要为了对多个单位控制电路依次传输极性信号,而采用移位寄存器电路之类的顺序传输电路,因而可以减低消耗功率。
另外,本发明的液晶装置的驱动方法用来驱动液晶装置,该液晶装置具备:多条扫描线;多条数据线;多个开关元件,对应于上述多条扫描线和上述多条数据线之间的交叉处进行设置;多个像素电极,与上述多个开关元件连接;以及共用电极,对应于上述像素电极进行设置;该方法的特征为,包括:步骤1,将第1电压和电位比该第1电压高的第2电压,交替供给上述共用电极;步骤2,对上述多条扫描线依次供给选择电压;以及步骤3,将电位比上述第1电压高的正极性图像信号和电位比上述第2电压低的负极性图像信号,交替供给上述多条数据线;并且包括:正极性写入步骤,在将上述第1电压供给上述共用电极之后,通过上述扫描线驱动电路将上述选择电压供给上述扫描线,并且将上述正极性的图像信号供给上述数据线;和负极性写入步骤,在将上述第2电压供给上述共用电极之后,将上述选择电压供给上述扫描线,并且将上述负极性的图像信号供给上述数据线。另外,其特征为,上述共用电极被分割成多个,在对分割成多个的共用电极之中的一个共用电极供给上述第1电压及上述第2电压之中的一方的电压的期间,对另外一个共用电极供给另一方电压。
另外,本发明的另一液晶装置具备第1基板、第2基板及设置于上述第1基板和第2基板之间的液晶,其特征为,具备:多条扫描线,设置于上述第1基板上;多条数据线,设置于上述第1基板上;多个开关元件,对应于上述多条扫描线和上述多条数据线之间的交叉处进行设置;多个像素电极,与上述多个开关元件连接;以及多个共用电极,设置于上述第1基板上,并且被分割形成。优选的是,共用电极至少按每一水平行进行了分割。另外,优选的是,其构成为,在对分割成多个之中的一个共用电极供给第1电压及电位比上述第1电压高的第2电压任一方电压的期间,对另外一个上述共用电极供给另一方电压。再者,优选的是,对分割成多个的各共用电极交替供给上述第1电压及第2电压。
根据本发明的液晶装置,在形成有像素电极的第1基板上,具备被分割形成的多个共用电极。因此,可以对分割形成的每个共用电极供给电压。从而,不需要使电容线的电压进行变动,即使在一体形成像素电容和存储电容的IPS、FFS之类的液晶装置中,也可以增大对液晶施加的驱动电压的振幅,并且即便减小图像电压的振幅,仍可以确保对液晶施加的驱动电压的振幅。
另外,其特征为,在上述像素电极和上述共用电极之间还具备绝缘膜,在上述像素电极和上述共用电极之间形成电容。
另外,其特征为,在上述第1基板和上述像素电极或者上述共用电极之间还具备第2绝缘膜。
另外,其特征为,具备与上述共用电极电连接的辅助共用线。
辅助共用线例如沿着共用电极设置于相邻的共用电极间,并且通过和共用电极进行连接,而可以降低共用电极的时间常数。优选的是,辅助共用线采用与共用电极相比电阻低的材料来形成。
上述本发明的液晶装置例如可以作为各种电子设备的显示部来使用。特别是,若用于通过电池驱动的便携用电子设备如数字静止相机、便携电话机等中,则可以延长电池的使用时间。
附图说明
图1是本发明第1实施方式所涉及的液晶装置的框图。
图2是上述液晶装置具备的像素的放大平面图。
图3是上述液晶装置具备的像素的截面图。
图4是上述液晶装置具备的控制电路的框图。
图5是上述液晶装置具备的控制电路的时间图。
图6是上述液晶装置正极性写入时的时间图。
图7是上述液晶装置负极性写入时的时间图
图8是本发明第2实施方式所涉及的控制电路的框图。
图9是上述控制电路的时间图。
图10是本发明第3实施方式所涉及的像素的放大平面图。
图11是表示使用上述液晶装置的便携电话机构成的立体图。
图12是以往例所涉及的液晶装置正极性写入时的时间图。
图13是以往例所涉及的液晶装置负极性写入时的时间图。
符号说明
1、1A…液晶装置,10…扫描线驱动电路,20…数据线驱动电路,30、30A…控制电路,55…像素电极,56…共用电极,60…元件基板(第1基板),70…对向基板(第2基板),3000…便携电话机(电子设备),P…单位控制电路,Q…闩锁电路,R…选择电路,X…数据线,Y…扫描线,Z…共用线,ZA…辅助共用线。
具体实施方式
下面,根据附图来说明本发明的实施方式。还有,在下面的实施方式及变形例的说明中,对于相同的构成要件附上相同的符号,以省略或者简化其说明。
<第1实施方式>
图1是本发明第1实施方式所涉及的液晶装置1的框图。
液晶装置1具备液晶面板AA以及与液晶面板AA对向配置、用来出射光的背光源41。该液晶装置1利用来自背光源41的光,进行透射型的显示。
液晶面板AA具备:显示区域A,具有多个像素50;和设置于该显示区域A的周边,用来驱动像素50的扫描线驱动电路10、数据线驱动电路20及控制电路30。
背光源41设置于液晶面板AA的背面,例如由冷阴极荧光管(CCFL)、LED(发光二极管)或者场致发光器件(EL)构成,用来对液晶面板AA的像素50供给光。
下面,对于液晶面板AA的构成,进行详细说明。
液晶面板AA具备:320行扫描线Y1~Y320及320行共用线Z1~Z320,每隔预定间隔交替进行设置;和240列数据线X1~X240,其设置为与这些扫描线Y1~Y320及共用线Z1~Z320交叉。在各扫描线Y及各数据线X的交叉部分,设置像素50。
像素50包括:TFT51;像素电极55;共用电极56,与该像素电极55对向设置;以及存储电容53,一方电极与共用线Z连接,另一方电极与像素电极55连接。像素电极55及共用电极56构成像素电容54。
共用电极56与扫描线Y相对应,按每1水平行进行了分割。按每1水平行所分割的多个共用电极56分别连接到对应的共用线Z上。
在TFT51的栅上连接扫描线Y,在TFT51的源上连接数据线X,在TFT51的漏上连接像素电极55及存储电容53的另一方的电极。从而,该TFT51若从扫描线Y施加了选择电压,则成为导通状态,使数据线X与像素电极55以及存储电容53的另一方的电极成为导通状态。
图2是像素50的放大平面图。图3是图2所示的像素50的A-A截面图。
如图3所示,液晶面板AA具备:元件基板60,具有多个像素电极55;对向基板70,与该元件基板60对向配置;以及液晶,设置于元件基板60和对向基板70之间。
如图2所示,在元件基板60上,各像素50为用相互相邻的2根由导电材料构成的扫描线Y和相互相邻的2根由导电材料构成的数据线X包围的区域。也就是说,各像素50利用扫描线Y和数据线X来划分。
在本实施方式中,TFT51是一种逆交错式的非晶体硅TFT,在扫描线Y和数据线X之间的交叉部旁边,设置有形成该TFT51的区域50C(图2中用虚线包围的部分)。
首先,对于元件基板60进行说明。
元件基板60具有玻璃基板68,在该玻璃基板68之上,为了防止因玻璃基板68的表面裂纹、污渍而引起的TFT51特性变化,在元件基板60整面的范围内形成基底绝缘膜(未图示)。
在基底绝缘膜之上,形成由导电材料构成的扫描线Y。
扫描线Y沿着相邻的像素50边界进行设置,并且在其和数据线X之间的交叉部旁边,构成TFT51的栅电极511。
在扫描线Y、栅电极511及基底绝缘膜之上,在元件基板60整面的范围内形成栅绝缘膜62。
在栅绝缘膜62之上的形成TFT51的区域50C,与栅电极511相对向,叠层由非晶体硅构成的半导体层(未图示)、由N+非晶体硅构成的欧姆接触层(未图示)。在该欧姆接触层,叠层源电极512及漏电极513,借此形成非晶体硅TFT。
源电极512采用和数据线X相同的导电材料来形成。也就是说,其构成为源电极512从数据线X突出。数据线X设置为,相对扫描线Y及共用线Z交叉。
如上所述,在扫描线Y之上,形成栅绝缘膜62,在该栅绝缘膜62之上,形成数据线X。因此,数据线X利用栅绝缘膜62,与扫描线Y绝缘。
在数据线X、源电极512、漏电极513及栅绝缘膜62之上,在元件基板60整面的范围内作为平坦化膜形成绝缘膜63。绝缘膜63例如可以采用丙烯酸树脂等来形成。
在绝缘膜63之上,形成由ITO(Indium Tin Oxide,氧化铟锡)之类的透明导电材料构成的共用线Z。共用线Z沿着扫描线Y进行设置,并且该共用线Z与按每1水平行所分割的共用电极56一体形成。
在共用线Z、共用电极56及绝缘膜63之上,在元件基板60整面的范围内形成绝缘膜64。作为绝缘膜63,可以使用SiO2、SiNx等透明的无机绝缘膜,并根据需要的辅助电容来调整厚度。例如,对于清晰度200ppi以上而言,要形成为50nm~400nm,对于不足200ppi的清晰度而言,则形成为200nm~1000nm。
在绝缘膜64之上,在与共用电极56对向的区域,形成由ITO之类的透明导电材料构成的像素电极55。像素电极55通过形成于上述绝缘膜63、绝缘膜64及共用电极56的接触孔(未图示),连接到漏电极513上。
在该像素电极55,每隔预定间隔设置多个缝隙55A,用来在本电极和共用电极56之间使之发生边缘场(电场E)。也就是说,液晶装置1的液晶在FFS模式下进行工作。
在像素电极55及第2绝缘膜64之上,在元件基板60整面的范围内,形成由聚酰亚胺膜等的有机膜构成的取向膜(未图示)。
下面,对于对向基板70进行说明。
对向基板70具有玻璃基板74,在该玻璃基板74之上的之中的与扫描线Y对向的位置,形成作为黑色矩阵的遮光膜71。另外,在玻璃基板74之上的之中的除形成有遮光膜71的区域之外的区域,形成滤色器72。
在遮光膜71及滤色器72之上,在对向基板70整面的范围内形成取向膜(未图示)。
回到图1,扫描线驱动电路10将使TFT51成为导通状态的选择电压依次供给多条扫描线Y。例如,若对某条扫描线Y供给了选择电压,则与该扫描线Y所连接的TFT51全部成为导通状态,选择与该扫描线Y有关的全部像素50。
数据线驱动电路20将图像信号供给数据线X,并通过导通状态的TFT51,把基于该图像信号的图像电压写入像素电极55。
这里,数据线驱动电路20按每1水平行交替进行正极性写入和负极性写入,该正极性写入将电位比共用电极56的电压高的正极性图像信号供给数据线X,把基于该正极性图像信号的图像电压写入像素电极55,该负极性写入将电位比共用电极56的电压低的负极性图像信号供给数据线X,把基于该负极性图像信号的图像电压写入像素电极55。
控制电路30将作为第1电压的电压VCOML和电位比该电压VCOML高的作为第2电压的电压VCOMH,交替供给共用线Z。
上面的液晶装置1如下进行工作。
也就是说,首先从控制电路30对共用线Z有选择地供给电压VCOML或电压VCOMH的任一方。
具体而言,对各共用线Z,在每1帧期间内交替供给电压VCOML和电压VCOMH。例如,在某1帧期间,对第p行的共用线Zp(p是满足1≤p≤320的整数)供给了电压VCOML时,在接下来的1帧期间,就对共用线Zp供给电压VCOMH。另一方面,在某1帧期间,对共用线Zp供给了电压VCOMH时,在接下来的1帧期间,就对共用线Zp供给电压VCOML。
另外,对相邻的共用线Z,供给相互不同的电压。例如,在某1帧期间,对共用线Zp供给了电压VCOML时,在相同的1帧期间,对第(p-1)行的共用线Z(p-1)和第(p+1)行的共用线Z(p+1)供给电压VCOMH。另一方面,在某1帧期间,对共用线Zp供给了电压VCOMH时,在相同的1帧期间,对共用线Z(p-1)和共用线Z(p+1)供给电压VCOML。接着,通过从扫描线驱动电路10对320行的扫描线Y1~Y320依次供给选择电压,而使与各扫描线Y所连接的全部TFT51依次成为导通状态,依次选择与各扫描线Y有关的全部像素50。
接着,与这些像素50的选择同步,相应于共用电极56的电压,从数据线驱动电路20对数据线X,按每1水平行交替供给正极性的图像信号和负极性的图像信号。具体而言,在对320行共用线Z1~Z320之中的、与所选择的像素50有关的共用线Zp供给了电压VCOML时,将正极性的图像信号供给数据线X。另一方面,在对320行共用线Z1~Z320之中的、与所选择的像素50有关的共用线Zp供给了电压VCOMH时,将负极性的图像信号供给数据线X。
于是,对通过扫描线驱动电路10所选择的全部像素50,从数据线驱动电路20经由数据线X及导通状态的TFT51供给图像信号,基于该图像信号的图像电压被写入像素电极55。借此,在像素电极55和共用电极56之间产生电位差,对液晶施加驱动电压。
若对液晶施加了驱动电压,则液晶的取向和秩序进行变化,透射液晶的来自背光源41的光进行变化。通过该变化后的光透射滤色器,而进行灰度等级显示。还有,对液晶施加的驱动电压利用存储电容53,在比图像电压被写入的期间长3位的期间范围内被保持。
图4是控制电路30的框图。
控制电路30对应于320行的扫描线Y1~Y320,具备320个单位控制电路P1~P320。对各单位控制电路P,供给电压VCOML、电压VCOMH以及选择电压VCOML或者电压VCOMH任一方的极性信号POL。
单位控制电路P具备:闩锁电路Q,用来保持极性信号POL;和选择电路R,相应于极性信号有选择地输出电压VCOML或电压VCOMH的任一方。
闩锁电路Q按照保持极性信号POL的方法,大致可分为2种。一种是对应于第1行扫描线Y1所设置的闩锁电路Q1和对应于第320行扫描线Y320所设置的闩锁电路Q320。另一种是除了上述闩锁电路Q1、Q320之外的闩锁电路Q2~Q319。
首先,对于闩锁电路Q2~Q319,在下面进行说明。
对应于第q行(q是满足2≤q≤319的整数)扫描线Yq所设置的闩锁电路Qq具备:“或非”运算电路(下面,称为NOR电路)31、第1反相器32、第2反相器33、第1时钟控制式反相器34和第2时钟控制式反相器35。
在NOR电路31的2个输入端子,分别连接第(q-1)行的扫描线Y(q-1)和第(q+1)行的扫描线Y(q+1)。在NOR电路31的输出端子上,连接第1反相器32的输入端子、第1时钟控制式反相器34的反相输入控制端子以及第2时钟控制式反相器35的非反相输入控制端子。
在第1反相器32的输出端子上,连接第1时钟控制式反相器34的非反相输入控制端子和第2时钟控制式反相器35的反相输入控制端子。
从第1时钟控制式反相器34的输入端子,输入极性信号POL。在第1时钟控制式反相器34的输出端子上,连接第2反相器33的输入端子。
在第2时钟控制式反相器35的输入端子,连接第2反相器33的输出端子,在第2时钟控制式反相器35的输出端子上,连接第2反相器33的输入端子。
上面的闩锁电路Qq如下进行工作。
也就是说,若对扫描线Y(q-1)和扫描线Y(q+1)之中的至少任一个供给了选择电压,则闩锁电路Qq具备的NOR电路31输出L(低)电平的信号。该L电平的信号被输入第1时钟控制式反相器34的反相输入控制端子,并且由第1反相器32将其反相,作为H(高)电平的信号输入第1时钟控制式反相器34的非反相输入端子。因此,第1时钟控制式反相器34成为导通状态,使极性信号POL反相并加以输出。从该第1时钟控制式反相器34所反相输出的极性信号POL由第2反相器33使其反相并加以输出。
如上所述,若通过扫描线驱动电路对扫描线Y(q-1)和扫描线Y(q+1)之中的至少任一个供给了选择电压,则闩锁电路Qq获取极性信号POL。
另一方面,若没有对扫描线Y(q-1)和扫描线Y(q+1)的双方供给选择电压,则闩锁电路Qq具备的NOR电路31输出H电平的信号。该H电平的信号被输入第2时钟控制式反相器35的非反相输入控制端子,并且由第1反相器32使其反相,作为L电平的信号输入第2时钟控制式反相器35的反相输入端子。因此,第2时钟控制式反相器35成为导通状态,使从第2反相器33所输出的极性信号POL反相并加以输出。从该第2时钟控制式反相器35所反相输出的极性信号POL再次由第2反相器33进行输入。
如上所述,若没有通过扫描线驱动电路对扫描线Y(q-1)和扫描线Y(q+1)的双方供给选择电压,则闩锁电路Qq利用第2反相器33及第2时钟控制式反相器35,保持已经获取的极性信号POL。
接着,对于闩锁电路Q1、Q320,在下面进行说明。
闩锁电路Q1、Q320与上述的闩锁电路Qq相比,取代NOR电路31,具备输出L电平信号的低电位电源VLL。其他的构成和上述闩锁电路Qq相同。
这些闩锁电路Q1、Q320如下进行工作。
也就是说,从低电位电源VLL,总是输出L电平的信号。该L电平的信号被输入第1时钟控制式反相器34的反相输入控制端子,并且由第1反相器32使其反相,作为H电平的信号输入第1时钟控制式反相器34的非反相输入控制端子。因此,第1时钟控制式反相器34总是成为导通状态,并且总是使极性信号POL反相并加以输出。从该第1时钟控制式反相器34所反相输出的极性信号POL由第2反相器33使其反相并加以输出。如上所述,闩锁电路Q1、Q320总是获取极性信号POL。
选择电路R具备反相器36、第1传输门37和第2传输门38。
在反相器36的输入端子上,连接闩锁电路Q具备的第2反相器33的输出端子,并且在反相器36的输出端子上,连接第1传输门37的非反相输入控制端子和第2传输门38的反相输入控制端子。
在第1传输门37的反相输入控制端子上,连接闩锁电路Q具备的第2反相器33的输出端子,在第1传输门37的输出端子上,连接共用线Z。另外,从对应于第奇数行扫描线Y所设置的选择电路R具备的第1传输门37的输入端子,输入电压VCOMH。另一方面,从对应于第偶数行扫描线Y所设置的选择电路R具备的第1传输门37的输入端子,输入电压VCOML。
在第2传输门38的非反相输入控制端子上,连接闩锁电路Q具备的第2反相器33的输出端子,在第2传输门38的输出端子上,连接共用线Z。另外,从对应于第奇数行扫描线Y所设置的选择电路R具备的第2传输门38的输入端子,输入电压VCOML。另一方面,从对应于第偶数行扫描线Y所设置的选择电路R具备的第2传输门38的输入端子,输入电压VCOMH。
上面的选择电路R如下进行工作。
也就是说,若从闩锁电路Q具备的第2反相器33输出了L电平的极性信号POL,则该L电平的极性信号POL被输入第1传输门37的反相输入控制端子,并且由反相器36使其反相,作为H电平的极性信号POL输入第1传输门37的非反相输入控制端子。因此,第1传输门37成为导通状态。
如果变成导通状态的第1传输门37是对应于第奇数行扫描线Y所设置的选择电路R具备的传输门,则将电压VCOMH输出给共用线Z。另一方面,如果变成导通状态的第1传输门37是对应于第偶数行扫描线Y所设置的选择电路R具备的传输门,则将电压VCOML输出给共用线Z。
另一方面,若从闩锁电路Q具备的第2反相器33输出了H电平的极性信号POL,则该H电平的极性信号POL被输入第2传输门38的非反相输入控制端子,并且由反相器36使其反相,作为L电平的极性信号POL输入第2传输门38的反相输入控制端子。因此,第2传输门38成为导通状态。
如果变成导通状态的第2传输门38是对应于第奇数行扫描线Y所设置的选择电路R具备的传输门,则将电压VCOML输出给共用线Z。另一方面,如果变成导通状态的第2传输门38是对应于第偶数行扫描线Y所设置的选择电路R具备的传输门,则将电压VCOMH输出给共用线Z。
对于具备上面的闩锁电路Q及选择电路R的控制电路30的工作,采用图5进行说明。
图5是控制电路30的时间图。
首先,在时刻t1,使极性信号POL为电压VLL,并使极性信号POL为L电平。于是,单位控制电路P1、P320通过总是获取极性信号POL的闩锁电路Q1、Q320,获取L电平的极性信号POL,并通过选择电路R1、R320,分别输出电压VCOMH及电压VCOML。因此,与单位控制电路P1所连接的共用线Z1成为电压VCOMH,与单位控制电路P320所连接的共用线Z320成为电压VCOML。另外,电压VGH是8V,电压VGL是-1V。
接着,在时刻t2,从扫描线驱动电路10对第1行扫描线Y1供给选择电压,使扫描线Y1的电压成为电压VGH。于是,对应于与扫描线Y1相邻的扫描线Y2所设置的单位控制电路P2通过闩锁电路Q2,获取L电平的极性信号POL,并通过选择电路R2输出电压VCOML。因此,与单位控制电路P2所连接的共用线Z2成为电压VCOML。
接着,在时刻t3,停止从扫描线驱动电路10对扫描线Y1供给选择电压,使扫描线Y1的电压成为电压VGL。同时,从扫描线驱动电路10对第2行扫描线Y2供给选择电压,使扫描线Y2的电压成为电压VGH。于是,对应于与扫描线Y2相邻的扫描线Y3所设置的单位控制电路P3通过闩锁电路Q3,获取L电平的极性信号POL,并通过选择电路R3输出电压VCOMH。因此,与单位控制电路P3所连接的共用线Z3成为电压VCOMH。
接着,在时刻t4,停止从扫描线驱动电路10对扫描线Y2供给选择电压,使扫描线Y2的电压成为电压VGL。同时,从扫描线驱动电路10对第3行扫描线Y3供给选择电压,使扫描线Y3的电压成为电压VGH。于是,对应于与扫描线Y3相邻的扫描线Y4所设置的单位控制电路P4通过闩锁电路Q4,获取L电平的极性信号POL,并通过选择电路R4输出电压VCOML。因此,与单位控制电路P4所连接的共用线Z4成为电压VCOML。另外,对应于与扫描线Y3相邻的扫描线Y2所设置的单位控制电路P2通过闩锁电路Q2,获取L电平的极性信号POL,并通过选择电路R2输出电压VCOML。因此,与单位控制电路P2所连接的共用线Z2成为电压VCOML。
接着,在时刻t5,停止从扫描线驱动电路10对扫描线Y3供给选择电压,使扫描线Y3的电压成为电压VGL。同时,从扫描线驱动电路10对第4行扫描线Y4供给选择电压,使扫描线Y4的电压成为电压VGH。于是,对应于与扫描线Y4相邻的扫描线Y5所设置的单位控制电路P5通过闩锁电路Q5,获取L电平的极性信号POL,并通过选择电路R5输出电压VCOMH。因此,与单位控制电路P5所连接的共用线Z5成为电压VCOMH。另外,对应于与扫描线Y4相邻的扫描线Y3所设置的单位控制电路P3通过闩锁电路Q3,获取L电平的极性信号POL,并通过选择电路R3输出电压VCOMH。因此,与单位控制电路P3所连接的共用线Z3成为电压VCOMH。
此后,若从扫描线驱动电路10对第奇数行扫描线Y(其中,除了第1行扫描线Y1)供给了选择电压,则如时刻t4那样进行工作,若对第偶数行扫描线Y(其中,除了第320行扫描线Y320)供给了选择电压,则如时刻t5那样进行工作。
接着,在时刻t7,停止从扫描线驱动电路10对第320行扫描线Y320供给选择电压,使扫描线Y320的电压成为电压VGL。同时,使极性信号POL成为电压VHH,使极性信号POL成为H电平。于是,单位控制电路P1、P320通过总是获取极性信号POL的闩锁电路Q1、Q320,获取L电平的极性信号POL,并通过选择电路R1、R320分别输出电压VCOML及电压VCOMH。因此,与单位控制电路P1所连接的共用线Z1成为电压VCOML,与单位控制电路P320所连接的共用线Z320成为电压VCOMH。
接着,在时刻t8,和时刻t2相同,从扫描线驱动电路10对扫描线Y1供给选择电压,使扫描线Y1的电压成为电压VGH。于是,由于单位控制电路P2输出电压VCOMH,因而与该单位控制电路P2所连接的共用线Z2成为电压VCOMH。
接着,在时刻t9,和时刻t3相同,停止从扫描线驱动电路10对扫描线Y1供给选择电压,使扫描线Y1的电压成为电压VGL。同时,和时刻t3相同,从扫描线驱动电路10对扫描线Y2供给选择电压,使扫描线Y2的电压成为电压VGH。于是,由于单位控制电路P3输出电压VCOML,因而与该单位控制电路P3所连接的共用线Z3成为电压VCOML。
接着,在时刻t10,和时刻t4相同,停止从扫描线驱动电路10对扫描线Y2供给选择电压,使扫描线Y2的电压成为电压VGL。同时,和时刻t4相同,从扫描线驱动电路10对扫描线Y3供给选择电压,使扫描线Y3的电压成为电压VGH。于是,由于单位控制电路P4输出电压VCOMH,因而与该单位控制电路P4所连接的共用线Z4成为电压VCOMH。
另外,和时刻t4相同,由于单位控制电路P2输出电压VCOMH,因而与该单位控制电路P2所连接的共用线Z2成为电压VCOMH。
接着,在时刻t11,和时刻t5相同,停止从扫描线驱动电路10对扫描线Y3供给选择电压,使扫描线Y3的电压成为电压VGL。同时,和时刻t5相同,从扫描线驱动电路10对扫描线Y4供给选择电压,使扫描线Y4的电压成为电压VGH。于是,由于单位控制电路P5输出电压VCOML,因而与该单位控制电路P5所连接的共用线Z5成为电压VCOML。另外,和时刻t5相同,由于单位控制电路P3输出电压VCOML,因而与该单位控制电路P3所连接的共用线Z3成为电压VCOML。
此后,若从扫描线驱动电路10对第奇数行扫描线Y(其中,除了扫描线Y1)供给了选择电压,则如时刻t10那样进行工作,若对第偶数行扫描线Y(其中,除了扫描线Y320)供给了选择电压,则如时刻t11那样进行工作。
对于具备上面的控制电路30的液晶装置1的工作,采用图6、7进行说明。
图6是液晶装置1正极性写入时的时间图。图7是液晶装置1负极性写入时的时间图。在图6、7中,GATE(r)是320行扫描线Y之中的第r行(r是满足1≤r≤320的整数)扫描线Yr的电压,SOURCE(s)是240列数据线X之中的第s列(s是满足1≤s≤240的整数)数据线Xs的电压。另外,PIX(r,s)是对应于第r行扫描线Yr和第s列数据线Xs之间的交叉处所设置的第r行s列像素50具备的像素电极55的电压。另外,VCOM(r)是与第r行共用线Zr所连接的共用电极56的电压。
首先,对于液晶装置1的正极性写入时,采用图6进行说明。
在时刻t21,通过控制电路30,对共用线Zr供给电压VCOML。于是,与共用线Zr所连接的共用电极56的电压VCOM(r)渐渐下降,在时刻t22成为电压VCOML。
若与共用线Zr所连接的共用电极56的电压VCOM(r)下降,则第r行s列像素50具备的像素电极55的电压PIX(r,s)下降,以保持电压VCOM(r)和电压PIX(r,s)之间的电位差。因此,第r行s列像素50具备的像素电极55的电压PIX(r,s)渐渐下降,在时刻t22成为电压VP1。
在时刻t23,通过扫描线驱动电路10,对扫描线Yr供给选择电压。于是,扫描线Yr的电压GATE(r)上升,在时刻t24成为电压VGH。由此,与扫描线Yr所连接的TFT51全部成为导通状态。
在时刻t25,通过数据线驱动电路20,对数据线Xs供给正极性的图像信号。于是,数据线Xs的电压SOURCE(s)渐渐上升,在时刻t26成为电压VP3。
数据线Xs的电压SOURCE(s)作为基于正极性图像信号的图像电压,经由与扫描线Yr所连接的导通状态的TFT51,被写入第r行s列像素50具备的像素电极55。因此,第r行s列像素50具备的像素电极55的电压PIX(r,s)渐渐上升,在时刻t26成为与数据线Xs的电压SOURCE(s)相同电位的电压VP3。
在时刻t27,停止通过扫描线驱动电路10对扫描线Yr供给选择电压。于是,扫描线Yr的电压GATE(r)下降,在时刻t28成为电压VGL。由此,与扫描线Yr所连接的TFT51全部成为截止状态。
接着,对于液晶装置1的负极性写入时,采用图7进行说明。
在时刻t31,通过控制电路30,对共用线Zr供给电压VCOMH。于是,与共用线Zr所连接的共用电极56的电压VCOM(r)渐渐上升,在时刻t32成为电压VCOMH。若与共用线Zr所连接的共用电极56的电压VCOM(r)上升,则第r行s列像素50具备的像素电极55的电压PIX(r,s)上升,以保持电压VCOM(r)和电压PIX(r,s)之间的电位差。因此,第r行s列像素50具备的像素电极55的电压PIX(r,s)渐渐上升,在时刻t32成为电压VP6。
在时刻t33,通过扫描线驱动电路10,对扫描线Yr供给选择电压。于是,扫描线Yr的电压GATE(r)上升,在时刻t34成为电压VGH。由此,与扫描线Yr所连接的TFT51全部成为导通状态。
在时刻t35,通过数据线驱动电路20,对数据线Xs供给负极性的图像信号。于是,数据线Xs的电压SOURCE(s)渐渐下降,在时刻t36成为电压VP4。
数据线Xs的电压SOURCE(s)作为基于负极性图像信号的图像电压,经由与扫描线Yr所连接的导通状态的TFT51,被写入第r行s列像素50具备的像素电极55。因此,第r行s列像素50具备的像素电极55的电压PIX(r,s)渐渐下降,在时刻t36成为与数据线Xs的电压SOURCE(s)相同电位的电压VP4。
在时刻t37,停止通过扫描线驱动电路10对扫描线Yr供给选择电压。于是,扫描线Yr的电压GATE(r)下降,在时刻t38成为电压VGL。由此,与扫描线Yr所连接的TFT51全部成为截止状态。
根据本实施方式,具有如下的效果。
(1)将电压VCOML供给共用线Z,并且在使共用电极56的电压成为电压VCOML之后,将正极性的图像信号供给数据线X,把正极性的图像电压写入像素电极55。另外,将电压VCOMH供给共用线Z,并且在使共用电极56的电压成为电压VCOMH之后,将负极性的图像信号供给数据线X,把负极性的图像电压写入像素电极55。因此,由于不像上述以往例那样,在存储电容53和像素电容54之间使电荷移动,因而即使在存储电容53中发生特性不一致,在像素电极55的电压上也不产生不一致。因而,可以抑制显示品质的下降。
(2)使共用电极56的电压VCOM(r)变动成电压VCOML或电压VCOMH。从而,由于可以使存储电容53一方的电极的电压,和共用电极56相同进行变动,因而可以将存储电容53和像素电容54一体形成。因而,可以采用下述液晶装置1来构成本发明的液晶装置,该液晶装置1在作为夹持液晶的一对基板的元件基板60及对向基板70之中的元件基板60,具备构成像素电容54的像素电极55及共用电极56。
(3)按每1水平行分割了共用电极56。而且,将电压VCOML和电压VCOMH按每1水平行交替供给共用电极56,并且与这些共用电极56的电压相对应,将正极性的图像信号和负极性的图像信号按每1水平行交替供给各数据线X。因此,由于可以在1帧内使进行过正极性写入的像素50和进行过负极性写入的像素50混合,在这些像素50之间使闪烁相抵消,因而可以进一步抑制显示品质的下降。
(4)在控制电路30中,与320行扫描线Y1~Y320相对应,设置320个单位控制电路P1~P320,并且在各单位控制电路P中,设置闩锁电路Q及选择电路R。因而,可以通过控制电路30,将电压VCOML或电压VCOMH的任一方有选择地供给共用电极56。
(5)若对与对应于单位控制电路P的扫描线Y相邻的扫描线Y供给了选择电压,则由闩锁电路Q保持极性信号。因此,在多个单位控制电路P中,基于由扫描线驱动电路10对多条扫描线Y依次供给的选择电压,依次保持极性信号。因此,由于控制电路30不必为了对多个单位控制电路P依次传输极性信号而采用移位寄存器电路之类的顺序传输电路,因而可以减低消耗功率。
(6)通过闩锁电路Q1、Q320,总是获取极性信号POL,并且通过闩锁电路Q2~Q319,若对相邻的2条扫描线Y之中的至少任一条供给了选择电压,则获取极性信号。因此,不仅仅是通过扫描线驱动电路10按从扫描线Y1到扫描线Y320的顺序进行选择的情形,在通过扫描线驱动电路10按从扫描线Y320到扫描线Y1的顺序进行选择时,控制电路30也可以对多个单位控制电路P依次传输极性信号。
(7)在上述的以往例中,在使电容线的电压变动之后,为了防止像素电极中所写入的图像电压从截止状态的TFT泄漏,将使TFT成为截止状态的电压例如设定为-4V左右。因此,如果使TFT成为导通状态的电压例如是8V,则扫描线的电压振幅为12V。在此,将使TFT51成为截止状态的电压设定为-1V,将使TFT51成为导通状态的电压设定为8V,使扫描线Y的电压振幅为9V。因此,可以减低消耗功率,并且可以使TFT51的可靠性得到提高。
<第2实施方式>
图8是本发明第2实施方式所涉及的控制电路30A的框图。
在本实施方式中,对应于第1行扫描线Y1所设置的闩锁电路Q1A和对应于第320行扫描线Y320所设置的闩锁电路Q320A的构成,和第1实施方式的闩锁电路Q1、Q320有所不同。对于其他的构成,则和第1实施方式相同,并且省略其说明。
闩锁电路Q1A、Q320A分别具备第1反相器32、第2反相器33、第1时钟控制式反相器34、第2时钟控制式反相器35和第3反相器39。
在闩锁电路Q1A具备的第3反相器39的输入端子,连接扫描线Y1,在闩锁电路Q320A具备的第3反相器39的输入端子,连接扫描线Y320。在这些第3反相器39的输出端子,连接第1反相器32的输入端子、第1时钟控制式反相器34的反相输入控制端子和第2时钟控制式反相器35的非反相输入控制端子。
该闩锁电路Q1A如下进行工作。
也就是说,若对扫描线Y1供给了选择电压,则闩锁电路Q1A具备的第3反相器39输出L电平的信号。该L电平的信号被输入第1时钟控制式反相器34的反相输入控制端子,并且由第1反相器32使其反相,作为H电平的信号输入第1时钟控制式反相器34的非反相输入端子。因此,第1时钟控制式反相器34成为导通状态,使极性信号POL反相并加以输出。从该第1时钟控制式反相器34所反相输出的极性信号POL由第2反相器33使其反相并加以输出。
另外,闩锁电路Q320A若对扫描线Y320供给了选择电压,则和上述闩锁电路Q1A相同进行工作。
如上所述,若通过扫描线驱动电路10对扫描线Y1供给了选择电压,则闩锁电路Q1A获取极性信号POL,若通过扫描线驱动电路10对扫描线Y320供给了选择电压,则闩锁电路Q320A获取极性信号POL。
图9是控制电路30A的时间图。
在图9所示的控制电路30A的时间图中,与图5所示的第1实施方式的控制电路30的时间图相比,共用线Z1、Z320的电压产生变动的定时有所不同。
共用线Z1在从扫描线驱动电路10对扫描线Y1供给选择电压的同时,电压产生反相。
具体而言,在时刻t41,从扫描线驱动电路10对扫描线Y1供给选择电压,与此同时,单位控制电路P1A通过闩锁电路Q1A,获取L电平的极性信号POL,并通过选择电路R1输出电压VCOMH。因此,与单位控制电路P1A所连接的共用线Z1成为电压VCOMH。
另外,在时刻t44,从扫描线驱动电路10对扫描线Y1供给选择电压,与此同时,单位控制电路P1A通过闩锁电路Q1A,获取H电平的极性信号POL,并通过选择电路R1输出电压VCOML。因此,与单位控制电路P1A所连接的共用线Z1成为电压VCOML。
另外,共用线Z320和共用线Z1相同,在从扫描线驱动电路10对扫描线Y320供给选择电压的同时,电压的极性产生反相。
具体而言,在时刻t43,从扫描线驱动电路10对扫描线Y320供给选择电压,与此同时,单位控制电路P320A通过闩锁电路Q320A,获取L电平的极性信号POL,并通过选择电路R320输出电压VCOML。因此,与单位控制电路P320A所连接的共用线Z320成为电压VCOML。
另外,在时刻t44,从扫描线驱动电路10对扫描线Y320供给选择电压,与此同时,单位控制电路P320A通过闩锁电路Q320A,获取H电平的极性信号POL,并通过选择电路R320输出电压VCOMH。因此,与单位控制电路P320A所连接的共用线Z320成为电压VCOMH。
根据本实施方式,具有如下的效果。
(8)如图2所示,共用电极56按每1水平行进行了分割。因此,若共用电极56的电压在相邻的每1水平行都不同,则在它们之间有时发生电场,使液晶的取向和秩序产生微小变化。特别是,在第1实施方式中,如图5所示在时刻t6~t7的期间,共用线Z319的电压是电压VCOMH,共用线Z320的电压是电压VCOML。这里,时刻t6~t7的期间相当于由扫描线驱动电路10选择扫描线Y的期间的3倍期间。因此,在时刻t6~t7的期间,有时在与共用线Z319所连接的共用电极56和与共用线Z320所连接的共用电极56之间发生电场,使液晶的取向和秩序产生较大变化。在此,对扫描线Y320供给选择电压,与此同时,使共用线Z320的电压极性产生反相,使共用线Z319的电压和共用线Z320的电压不同的期间为时刻t42~t43的期间。这里,由于时刻t42~t43的期间相当于由扫描线驱动电路10选择扫描线Y的期间的2倍的期间,因而和第1实施方式相比,共用线Z319的电压和共用线Z320的电压不同的期间较短。因此,和第1实施方式相比,可以抑制在与共用线Z319所连接的共用电极56和与共用线Z320所连接的共用电极56之间发生电场使液晶的取向和秩序产生变化。
<第3实施方式>
图10是本发明第3实施方式所涉及的像素50A的放大平面图。
在本实施方式中,和第1实施方式的像素50的不同之处为,像素50A具备辅助共用线ZA及接触部58。对于其他的构成,则和第1实施方式相同,并且省略其说明。
辅助共用线ZA由导电性的金属构成,对应于按每1水平行分割所设置的共用电极56,进行设置。该辅助共用线ZA沿着扫描线Y来形成。作为辅助共用线ZA,可以使用与共用电极56相比电阻小的材料。例如,在共用电极是ITO等的透明导电膜时,可以使用铝、钛或它们的叠层结构等。另外,可以在通过与扫描线Y同层且以相同材料来形成而不增加制造工序的状况下,设置辅助共用线。由于辅助共用线ZA设置于像素间的、与显示无关的部位,因而不象共用电极56那样需要是透明的。
接触部58由导电性的金属构成,并且在区域581与辅助共用线ZA连接,在区域582通过在绝缘膜63所设置的接触孔,连接到共用电极56及共用线Z。
根据本实施方式,具有如下的效果。
(9)对应于按每1水平行分割所设置的共用电极56,设置由导电性的金属构成的辅助共用线ZA,并通过由导电性的金属构成的接触部58,来连接共用电极56及共用线Z和辅助共用线ZA。因而,可以减小共用电极56及共用线Z的时间常数。
<变形例>
还有,本发明并不限定为上述的各实施方式,可以达到本发明目的的范围内的变形、改进等均包括于本发明中。例如,在上述的各实施方式中,虽然具备320行扫描线Y和240列数据线X,但是不限于此,例如也可以具备480行扫描线Y和640列数据线X。
另外,在上述的各实施方式中,虽然进行透射型的显示,但是不限于此,例如也可以进行同时具备透射型显示和反射型显示的半透射反射型显示,该透射型显示利用来自背光源41的光,该反射型显示利用外部光的反射光。
另外,在上述的各实施方式中,虽然作为TFT设置了由非晶体硅构成的TFT51,但是不限于此,例如也可以设置由低温多晶硅构成的TFT。
另外,在上述的各实施方式中,虽然在共用电极56之上形成绝缘膜64,在该绝缘膜64之上形成像素电极55,但是不限于此,例如也可以在像素电极55之上形成绝缘膜64,在该绝缘膜64之上形成共用电极56。这种情况下,在第1实施方式中设置于像素电极的缝隙要设置于共用电极。由于若在共用电极设置了缝隙,则因缝隙而使共用电极的面积变小,电阻值增高,因而可以设置第3实施方式的辅助共用线ZA,降低共用电极的时间常数。
另外,在上述的各实施方式中,虽然液晶在FFS模式下进行工作,但是不限于此,例如也可以是在IPS模式下进行工作的液晶。
另外,在上述的各实施方式中,虽然将共用电极56按每1水平行分割进行了设置,但是不限于此,例如也可以按每2水平行或每3水平行分割进行设置。
这里,例如在将共用电极56按每2水平行分割进行设置时,控制电路30将电压VCOML和电压VCOMH,交替供给与各共用电极56所连接的每2条共用线Z。另外,数据线驱动电路20按与共用电极56对应的每2水平行,交替进行正极性写入和负极性写入。
<应用例>
下面,对于使用上述第1实施方式所涉及的液晶装置1的电子设备,进行说明。
图11是表示使用液晶装置1的便携电话机构成的立体图。便携电话机3000具备多个操作按键3001、滚动按键3002及液晶装置1。通过操作滚动按键3002,使显示于液晶装置1上的画面滚动。
还有,作为使用液晶装置1的电子设备,除了图11所示的设备之外,还能举出个人计算机、信息便携终端、数字静止相机、液晶电视机、取景器式、监视器直观式的磁带录像机、汽车导航装置、寻呼机、电子记事本、台式电子计算器、文字处理机、工作站、电视电话机、POS终端及具备触摸面板的设备等。而且,作为这些各种电子设备的显示部,可以使用上述的液晶装置。

Claims (16)

1.一种液晶装置,其具备第1基板、第2基板及设置于上述第1基板和第2基板之间的液晶,其特征为,
具备:
多条扫描线,其设置于上述第1基板;
多条数据线,其设置于上述第1基板;
多个开关元件,其对应于上述多条扫描线和上述多条数据线之间的交叉处进行设置;
多个像素电极,其与上述多个开关元件连接;
共用电极,其对应于上述像素电极地设置;
控制电路,其将第1电压和电位比该第1电压高的第2电压,交替供给上述共用电极;以及
数据线驱动电路,其将电位比上述第1电压高的正极性图像信号和电位比上述第2电压低的负极性图像信号,交替供给上述多条数据线。
2.根据权利要求1所述的液晶装置,其特征为:
上述共用电极形成于上述第1基板。
3.根据权利要求1所述的液晶装置,其特征为:
上述共用电极被分割成多个,其构成为,在对分割成多个之中的一个上述共用电极供给上述第1电压及上述第2电压任一方的电压的期间,对另外一个上述共用电极供给另一方的电压。
4.根据权利要求3所述的液晶装置,其特征为:
上述共用电极按每一水平行进行分割。
5.根据权利要求1所述的液晶装置,其特征为:
上述控制电路具备单位控制电路,该单位控制电路供给选择上述第1电压或上述第2电压任一方的极性信号,
上述单位控制电路,具备:
闩锁电路,其用来保持上述极性信号;和
选择电路,其相应于由上述闩锁电路所保持的上述极性信号,有选择地输出上述第1电压或上述第2电压的任一方。
6.一种液晶装置的驱动方法,其用来驱动液晶装置,该液晶装置具备:多条扫描线;多条数据线;多个开关元件,其对应于上述多条扫描线和上述多条数据线之间的交叉处进行设置;多个像素电极,其与上述多个开关元件连接;以及共用电极,其对应于上述像素电极地设置;该驱动方法的特征为,
包括:
步骤1,其中,将第1电压和电位比该第1电压高的第2电压,交替供给上述共用电极;和
步骤2,其中,将电位比上述第1电压高的正极性图像信号和电位比上述第2电压低的负极性图像信号,交替供给上述多条数据线;
并且包括:
正极性写入步骤,其中,在将上述第1电压供给上述共用电极之后,将上述正极性的图像信号供给上述数据线;和
负极性写入步骤,其中,在将上述第2电压供给上述共用电极之后,将上述负极性的图像信号供给上述数据线。
7.根据权利要求6所述的液晶装置的驱动方法,其用来驱动液晶装置,其特征为:
上述共用电极被分割成多个,
在对分割成多个的共用电极之中的一个共用电极供给上述第1电压及上述第2电压之中的一方的电压的期间,对另外一个共用电极供给另一方的电压。
8.一种液晶装置,其具备第1基板、第2基板及设置于上述第1基板和第2基板之间的液晶,其特征为,
具备:
多条扫描线,其设置于上述第1基板;
多条数据线,其设置于上述第1基板;
多个开关元件,其对应于上述多条扫描线和上述多条数据线之间的交叉处进行设置;
多个像素电极,其与上述多个开关元件连接;以及
多个共用电极,其设置于上述第1基板,被分割形成。
9.根据权利要求8所述的液晶装置,其特征为:
上述共用电极至少按每一水平行进行分割。
10.根据权利要求8所述的液晶装置,其特征为:
其构成为,在对分割成多个之中的一个上述共用电极供给第1电压及电位比上述第1电压高的第2电压任一方的电压的期间,对另外一个上述共用电极供给另一方的电压。
11.根据权利要求10所述的液晶装置,其特征为:
其构成为,对分割成多个的各上述共用电极交替供给上述第1电压及第2电压。
12.根据权利要求8所述的液晶装置,其特征为:
在上述像素电极和上述共用电极之间还具备绝缘膜,并且形成电容。
13.根据权利要求8所述的液晶装置,其特征为:
在上述第1基板和上述像素电极或者上述共用电极之间还具备第2绝缘膜。
14.根据权利要求8所述的液晶装置,其特征为:
具备与上述共用电极电连接的辅助共用线。
15.一种电子设备,其特征为:
具备权利要求1所述的液晶装置。
16.一种电子设备,其特征为:
具备权利要求8所述的液晶装置。
CN2007101269570A 2006-07-03 2007-07-02 液晶装置、其驱动方法及电子设备 Expired - Fee Related CN101101423B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2006183051 2006-07-03
JP183051/2006 2006-07-03
JP097989/2007 2007-04-04
JP2007097989A JP4241850B2 (ja) 2006-07-03 2007-04-04 液晶装置、液晶装置の駆動方法、および電子機器

Publications (2)

Publication Number Publication Date
CN101101423A true CN101101423A (zh) 2008-01-09
CN101101423B CN101101423B (zh) 2010-06-16

Family

ID=39100941

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101269570A Expired - Fee Related CN101101423B (zh) 2006-07-03 2007-07-02 液晶装置、其驱动方法及电子设备

Country Status (5)

Country Link
US (2) US9240153B2 (zh)
JP (1) JP4241850B2 (zh)
KR (1) KR101384959B1 (zh)
CN (1) CN101101423B (zh)
TW (1) TWI383359B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102194400A (zh) * 2011-03-29 2011-09-21 友达光电股份有限公司 显示面板的驱动方法与采用此方法的显示装置
CN102201213A (zh) * 2011-03-17 2011-09-28 友达光电股份有限公司 无上板电极的液晶显示装置及其驱动方法
CN102207656A (zh) * 2011-03-30 2011-10-05 友达光电股份有限公司 边缘电场切换型液晶显示面板的像素阵列及其驱动方法
CN102929019A (zh) * 2012-10-19 2013-02-13 京东方科技集团股份有限公司 一种栅极驱动装置、显示面板及显示装置
US8953132B2 (en) 2011-03-30 2015-02-10 Au Optronics Corp. Pixel array of fringe field switching liquid crystal display panel and driving method thereof

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4241850B2 (ja) * 2006-07-03 2009-03-18 エプソンイメージングデバイス株式会社 液晶装置、液晶装置の駆動方法、および電子機器
JP4415393B2 (ja) * 2006-09-26 2010-02-17 エプソンイメージングデバイス株式会社 駆動回路、液晶装置、電子機器、および液晶装置の駆動方法
JP4462363B2 (ja) * 2008-03-14 2010-05-12 エプソンイメージングデバイス株式会社 液晶表示装置
JP5183292B2 (ja) * 2008-05-01 2013-04-17 株式会社ジャパンディスプレイウェスト 電気光学装置
JP5306762B2 (ja) 2008-10-08 2013-10-02 株式会社ジャパンディスプレイウェスト 電気光学装置及び電子機器
JP5446205B2 (ja) 2008-10-17 2014-03-19 株式会社ジャパンディスプレイ 電気光学装置および駆動回路
JP5646162B2 (ja) 2009-01-23 2014-12-24 三菱電機株式会社 薄膜トランジスタアレイ基板、その製造方法、及び液晶表示装置
KR101904811B1 (ko) 2009-07-24 2018-10-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
CN102656625B (zh) 2009-12-18 2016-08-03 株式会社半导体能源研究所 用于驱动液晶显示设备的方法
WO2011077925A1 (en) 2009-12-25 2011-06-30 Semiconductor Energy Laboratory Co., Ltd. Method for driving liquid crystal display device
KR101917146B1 (ko) * 2012-03-20 2018-11-12 삼성디스플레이 주식회사 표시 기판
JP2015108765A (ja) * 2013-12-05 2015-06-11 パナソニック液晶ディスプレイ株式会社 表示装置
WO2015156249A1 (ja) * 2014-04-08 2015-10-15 シャープ株式会社 表示装置
TWI648724B (zh) * 2016-12-20 2019-01-21 友達光電股份有限公司 顯示裝置及控制電路

Family Cites Families (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2653099B2 (ja) 1988-05-17 1997-09-10 セイコーエプソン株式会社 アクティブマトリクスパネル,投写型表示装置及びビューファインダー
JP2874190B2 (ja) 1989-05-29 1999-03-24 ソニー株式会社 液晶ディスプレイ装置
JP3069930B2 (ja) 1992-02-28 2000-07-24 キヤノン株式会社 液晶表示装置
JPH07104246A (ja) 1993-09-30 1995-04-21 Sony Corp 液晶表示装置
TW270198B (zh) * 1994-06-21 1996-02-11 Hitachi Seisakusyo Kk
JP3200552B2 (ja) * 1995-10-26 2001-08-20 株式会社日立製作所 アクティブマトリクス型液晶表示装置
KR100272723B1 (ko) * 1996-06-06 2000-11-15 니시무로 타이죠 평면표시장치
JPH10197848A (ja) 1996-12-28 1998-07-31 Casio Comput Co Ltd 液晶表示素子駆動装置
JP2001194685A (ja) 2000-01-06 2001-07-19 Hitachi Ltd 液晶表示装置
JP5051942B2 (ja) 2000-02-01 2012-10-17 株式会社半導体エネルギー研究所 半導体装置
US6856307B2 (en) * 2000-02-01 2005-02-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor display device and method of driving the same
JP3723747B2 (ja) * 2000-06-16 2005-12-07 松下電器産業株式会社 表示装置およびその駆動方法
JP2002221941A (ja) 2001-01-25 2002-08-09 Hitachi Ltd 液晶表示装置、及び液晶表示装置を用いた画像表示装置
JP2002169517A (ja) 2000-12-04 2002-06-14 Matsushita Electric Ind Co Ltd アクティブマトリックス型液晶表示装置の駆動方法及び駆動装置
US7405732B2 (en) 2000-12-07 2008-07-29 Renesas Technology Corp. Semiconductor integrated circuit, liquid crystal drive device, and liquid crystal display system
JP3832240B2 (ja) 2000-12-22 2006-10-11 セイコーエプソン株式会社 液晶表示装置の駆動方法
JP3917845B2 (ja) * 2001-11-16 2007-05-23 シャープ株式会社 液晶表示装置
JP3891008B2 (ja) 2002-03-05 2007-03-07 株式会社日立製作所 表示装置及び情報機器
JP2004086146A (ja) 2002-06-27 2004-03-18 Fujitsu Display Technologies Corp 液晶表示装置の駆動方法及び駆動制御回路、及びそれを備えた液晶表示装置
JP4366914B2 (ja) 2002-09-25 2009-11-18 日本電気株式会社 表示装置用駆動回路及びそれを用いた表示装置
KR100652215B1 (ko) 2003-06-27 2006-11-30 엘지.필립스 엘시디 주식회사 액정표시장치
JP2005049849A (ja) 2003-07-11 2005-02-24 Toshiba Matsushita Display Technology Co Ltd 表示装置
JP3879716B2 (ja) 2003-07-18 2007-02-14 セイコーエプソン株式会社 表示ドライバ、表示装置及び駆動方法
JP2005062396A (ja) * 2003-08-11 2005-03-10 Sony Corp 表示装置及びその駆動方法
JP2005148606A (ja) * 2003-11-19 2005-06-09 Hitachi Displays Ltd 液晶表示装置の駆動方法
JP2005274658A (ja) * 2004-03-23 2005-10-06 Hitachi Displays Ltd 液晶表示装置
JP4133891B2 (ja) 2004-03-25 2008-08-13 三菱電機株式会社 液晶表示装置とその製造方法
JP2005300948A (ja) * 2004-04-13 2005-10-27 Hitachi Displays Ltd 表示装置及びその駆動方法
JP2006078920A (ja) 2004-09-13 2006-03-23 Sony Corp 表示装置および表示装置の駆動方法
JP2006163222A (ja) * 2004-12-10 2006-06-22 Seiko Epson Corp 電気光学装置および電子機器
JP4096943B2 (ja) 2004-12-21 2008-06-04 セイコーエプソン株式会社 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法
JP4196999B2 (ja) * 2005-04-07 2008-12-17 エプソンイメージングデバイス株式会社 液晶表示装置の駆動回路、液晶表示装置、液晶表示装置の駆動方法、および電子機器
TWI271685B (en) 2005-09-23 2007-01-21 Chunghwa Picture Tubes Ltd Common voltage modification circuit and the method thereof
JP4012922B2 (ja) 2005-12-26 2007-11-28 株式会社 日立ディスプレイズ 液晶表示装置の駆動方法
JP4241850B2 (ja) * 2006-07-03 2009-03-18 エプソンイメージングデバイス株式会社 液晶装置、液晶装置の駆動方法、および電子機器
JP4415393B2 (ja) * 2006-09-26 2010-02-17 エプソンイメージングデバイス株式会社 駆動回路、液晶装置、電子機器、および液晶装置の駆動方法
JP4285567B2 (ja) * 2006-09-28 2009-06-24 エプソンイメージングデバイス株式会社 液晶装置の駆動回路、駆動方法、液晶装置および電子機器
JP4307474B2 (ja) 2006-09-29 2009-08-05 シチズンホールディングス株式会社 表示装置

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102201213A (zh) * 2011-03-17 2011-09-28 友达光电股份有限公司 无上板电极的液晶显示装置及其驱动方法
CN102201213B (zh) * 2011-03-17 2013-01-02 友达光电股份有限公司 无上板电极的液晶显示装置及其驱动方法
TWI426496B (zh) * 2011-03-17 2014-02-11 Au Optronics Corp 無上板電極之液晶顯示裝置
CN102194400A (zh) * 2011-03-29 2011-09-21 友达光电股份有限公司 显示面板的驱动方法与采用此方法的显示装置
CN102194400B (zh) * 2011-03-29 2013-07-17 友达光电股份有限公司 显示面板的驱动方法与采用此方法的显示装置
CN102207656A (zh) * 2011-03-30 2011-10-05 友达光电股份有限公司 边缘电场切换型液晶显示面板的像素阵列及其驱动方法
CN102681275A (zh) * 2011-03-30 2012-09-19 友达光电股份有限公司 边缘电场切换型液晶显示面板的像素阵列及其驱动方法
TWI454812B (zh) * 2011-03-30 2014-10-01 Au Optronics Corp 邊緣電場切換型液晶顯示面板之畫素陣列及其驅動方法
US8953132B2 (en) 2011-03-30 2015-02-10 Au Optronics Corp. Pixel array of fringe field switching liquid crystal display panel and driving method thereof
CN102929019A (zh) * 2012-10-19 2013-02-13 京东方科技集团股份有限公司 一种栅极驱动装置、显示面板及显示装置
CN102929019B (zh) * 2012-10-19 2016-01-20 京东方科技集团股份有限公司 一种栅极驱动装置、显示面板及显示装置

Also Published As

Publication number Publication date
KR20080003723A (ko) 2008-01-08
US9697784B2 (en) 2017-07-04
JP4241850B2 (ja) 2009-03-18
CN101101423B (zh) 2010-06-16
TWI383359B (zh) 2013-01-21
KR101384959B1 (ko) 2014-04-11
US9240153B2 (en) 2016-01-19
US20080042963A1 (en) 2008-02-21
TW200816156A (en) 2008-04-01
JP2008033247A (ja) 2008-02-14
US20160232864A1 (en) 2016-08-11

Similar Documents

Publication Publication Date Title
CN101101423B (zh) 液晶装置、其驱动方法及电子设备
CN101334983B (zh) 液晶装置及电子设备
US7907111B2 (en) Driving circuit, liquid crystal device, electronic apparatus, and method of driving liquid crystal device
CN102227765A (zh) 显示器件以及包含显示器件的电子器件
JP2008116694A (ja) 電気光学装置、駆動回路および電子機器
KR20110107659A (ko) 액정표시장치
JP4241858B2 (ja) 液晶装置、および電子機器
CN101471023B (zh) 驱动装置、电光装置以及电子设备
JP2006308628A (ja) 電気光学装置、駆動方法および電子機器
US20090059106A1 (en) Liquid crystal device, driving method of liquid crystal device, integrated circuit device for driving liquid crystal device, and electronic apparatus
JP5046230B2 (ja) 液晶装置、および電子機器
JP5224735B2 (ja) 液晶装置、および電子機器
JP2008040202A (ja) 電気光学装置、駆動回路および電子機器
JP4929852B2 (ja) 電気光学装置、駆動回路および電子機器
JP4858521B2 (ja) 電気光学装置、駆動回路および電子機器
JP2005258177A (ja) 電気光学装置、電気光学装置の駆動回路、電気光学装置の駆動方法および電子機器
JP2009003068A (ja) 電気光学装置、その駆動方法および電子機器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: NANKAI UNIVERSITY

Free format text: FORMER OWNER: SANYO EPSON IMAGING DEVICES CO.

Effective date: 20100729

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: NAGANO-KEN, JAPAN TO: TOKYO-DU, JAPAN

TR01 Transfer of patent right

Effective date of registration: 20100729

Address after: Tokyo, Japan

Patentee after: Sony Corp.

Address before: Nagano

Patentee before: Sanyo Epson Imaging Devices Co.

ASS Succession or assignment of patent right

Owner name: NIPPON DISPLAY CO., LTD.

Free format text: FORMER OWNER: SONY CORPORATION

Effective date: 20121122

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20121122

Address after: Aichi

Patentee after: Japan display West Co.,Ltd.

Address before: Tokyo, Japan

Patentee before: Sony Corp.

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100616

Termination date: 20200702

CF01 Termination of patent right due to non-payment of annual fee