CN101334983B - 液晶装置及电子设备 - Google Patents

液晶装置及电子设备 Download PDF

Info

Publication number
CN101334983B
CN101334983B CN2008101319362A CN200810131936A CN101334983B CN 101334983 B CN101334983 B CN 101334983B CN 2008101319362 A CN2008101319362 A CN 2008101319362A CN 200810131936 A CN200810131936 A CN 200810131936A CN 101334983 B CN101334983 B CN 101334983B
Authority
CN
China
Prior art keywords
aforementioned
voltage
sweep trace
circuit
selection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2008101319362A
Other languages
English (en)
Other versions
CN101334983A (zh
Inventor
藤田伸
加藤友敏
白神谦吾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display West Inc
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2007171633A external-priority patent/JP4241858B2/ja
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN101334983A publication Critical patent/CN101334983A/zh
Application granted granted Critical
Publication of CN101334983B publication Critical patent/CN101334983B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Abstract

本发明涉及能够减小用于向在与像素电极之间形成电容的共用电极交替地供给高电位与低电位的开关晶体管的L长的液晶装置及电子设备。具备:扫描线,数据线,对应于它们的交叉所设置的像素电极,在与像素电极之间形成电容的共用电极,将低电位的电压(VCOML)与高电位的电压(VCOMH)交替地供给于共用电极的控制电路,将选择扫描线的选择电压依次供给于扫描线的扫描线驱动电路,和当扫描线被选择时将正极性的图像信号与负极性的图像信号交替供给于数据线的数据线驱动电路;控制电路(30),具备:将电压(VCOML)与电压(VCOMH),交替输出于共用电极的选择电路,和向选择电路输出选择信号的锁存电路;电压(VCOML)比选择信号的低电位高,电压(VCOMH)比选择信号的高电位低。

Description

液晶装置及电子设备
技术领域
本发明涉及液晶装置及电子设备。
背景技术
以往以来作为显示装置已知液晶装置。该液晶装置,例如,具备:液晶面板,和向该液晶面板供给光的背光源。
液晶面板,具备:元件基板,与该元件基板对向配置的对向基板,和设置于元件基板与对向基板之间的液晶。
元件基板,具有:隔开预定间隔交替设置的多条扫描线及多条辅助电容线,交叉于这些多条扫描线及多条辅助电容线并隔开预定间隔设置的多条数据线,连接于多条扫描线的扫描线驱动电路,连接于多条数据线的数据线驱动电路,和连接于多条辅助电容线、对辅助电容线进行驱动的控制电路。
在各扫描线与各数据线的交叉部分,设置像素。像素,具备:由像素电极及共用电极构成的像素电容,作为开关元件的薄膜晶体管(以下,称为TFT(Thin Film Transistor,薄膜晶体管)),和一方电极(辅助电容电极)连接于电容线而另一方电极连接于像素电极的存储电容(辅助电容)。该像素,多个排列成矩阵状而形成显示区域。
在TFT的栅,连接扫描线;在TFT的源,连接数据线;在TFT的漏,连接像素电极及辅助电容的另一方电极。
电容线驱动电路,将预定的电压供给于各电容线。
扫描线驱动电路,将对扫描线进行选择的选择电压以预定的顺序供给于各扫描线。若向扫描线供给选择电压,则连接于该扫描线的TFT全部变成导通状态。
数据线驱动电路,将图像信号供给于各数据线,并通过导通状态的TFT,将基于该图像信号的图像电压写入于像素电极。
在此,数据线驱动电路,交替地进行:将电位比共用电极的电压高的电压(以下,称为正极性)的图像信号供给于数据线,将基于该正极性的图像信号的图像电压写入于像素电极的正极性写入;和将电位比共用电极的电压低的电压(以下,称为负极性)的图像信号供给于数据线,将基于该负极性的图像信号的图像电压写入于像素电极的负极性写入。
对向基板,对应于各像素,具有R(红)、G(绿)、B(蓝)的滤色器。
以上的液晶装置,如以下地进行工作。
即,通过向扫描线依次供给选择电压,使连接于某条扫描线的TFT全部成为导通状态,对该条扫描线所涉及的像素全部进行选择。然后,同步于这些像素的选择,向数据线供给图像信号。于是,向选择的全部的像素,通过导通状态的TFT供给图像信号,基于该图像信号的图像电压写入于像素电极。
若在像素电极写入图像电压,则通过像素电极与共用电极的电位差,在液晶施加驱动电压。若在液晶施加驱动电压,则液晶的取向、秩序发生变化,对液晶进行透射的来自背光源的光发生变化。通过该发生了变化的光对滤色器进行透射,可进行灰度等级显示。
还有,施加于液晶的驱动电压,通过辅助电容,可保持比写入图像电压的期间长3位的期间。
如以上的液晶装置装置,例如,可用于便携设备,但是在该便携设备中,近年来要求消耗电力的降低。于是,提出在将像素电压写入于像素电极之后,使TFT成为截止状态并进行使辅助电容线的辅助电容电位(VST)从高电位(VSTH)向低电位(VSTL)、或从低电位向高电位进行变动的被称为所谓SSL(Swing Storage Line,变动存储行)的电容线共振驱动(振り駆動),由此能够降低消耗电力的液晶装置(例如,参照专利文献1)。
并且,由本申请申请人提出下述液晶装置,该液晶装置是在对液晶进行夹持的一对基板之中的一方基板上具备构成像素电容的像素电极及共用电极的被称作IPS(In-Plane Switching,平面内开关)、FFS(Fringe-FieldSwitching,边缘场开关)的横向电场方式液晶装置,其共用电极(COM电极)兼具辅助电容电极的功能、一体地形成像素电容与辅助电容。在该液晶装置中,在向共用电极供给了高电位(VCOMH)或低电位(VCOML)的电压之后,进行将负极性的图像信号或正极性的图像信号供给于数据线的被称为COM分割驱动的横向电场方式下的电容线共振驱动,由此能够降低消耗电力,并且能够抑制显示质量的降低。
【专利文献1】日本特开2002-196358号公报
上述的电容线共振驱动、及COM分割驱动的电路,采用称为SOG(玻璃上系统)的技术,形成于玻璃基板上。在如此的电路中,因为使由正极性及负极性的图像信号产生的显示通过形成于基板上的晶体管可靠地工作,所以作为对晶体管进行驱动的电源,正电源使用8V,负电源使用-4V,晶体管的栅-源间的电压Vgs最大成为12V。从而,晶体管的栅长(以下,称为L长),成为前述Vgs12V能够没有问题地进行使用的大小的L长。
在此,电容线、共用线,受产生于与数据线相交叉之处的寄生电容的影响,所以在对抗串扰上优选向前述电容线、共用线供给高电位/低电位的晶体管为低导通电阻,但是若Vgs的最大值较大则晶体管的L长也必需加大,由于L长变大,出现晶体管的导通电阻也变高的问题。并且,在晶体管的导通电阻变大而串扰成为问题的情况下,为了不发生串扰必需通过加粗连接于晶体管的布线而降低电阻、降低电路的电阻,所以电路面积变大,成为形成驱动电路的框缘区域(像素区域的周边)的减少化、低消耗电力化的障碍。
发明内容
于是,本发明,鉴于上述的问题,目的为提供在对液晶进行夹持的一对基板之中一方基板上具备构成像素电容的像素电极及电容电极、能够实现电容线共振驱动所使用的晶体管的低导通电阻化、能够有助于减少发生串扰、电路面积的液晶装置,及具备液晶装置的电子设备。
本发明的液晶装置(在实施方式中对应液晶装置1、1A、1’),具备:多条扫描线(在实施方式中对应扫描线Y、Y’),交叉于前述扫描线的多条数据线(在实施方式中对应数据线X、X’),对应于前述多条扫描线与前述多条数据线的交叉所设置的多个像素电极(在实施方式中对应像素电极55、55’),对应于前述像素电极所设置、在与前述像素电极或连接于像素电极的电极层之间形成电容的电容电极(在实施方式中对应共用电极56、56’或辅助电容电极57’),将第1电压(在实施方式中对应VCOML或VSTL)与电位比前述第1电压高的第2电压(在实施方式中对应VCOMH或VSTH)交替地供给于前述电容电极的控制电路(在实施方式中对应控制电路30、30A、30’),将对前述扫描线进行选择的扫描线选择电压依次供给于前述多条扫描线的扫描线驱动电路(在实施方式中对应扫描线驱动电路10、10’),和当前述扫描线被选择时将电位比前述第1电压高的正极性的图像信号与电位比前述第2电压低的负极性的图像信号交替地供给于前述多条数据线的数据线驱动电路(在实施方式中对应数据线驱动电路20、20’);特征为:前述控制电路,具备对前述第1电压与第2电压交替地进行选择而输出于前述电容电极的选择电路(在实施方式中对应选择电路R、R’),和向前述选择电路输出选择信号(在实施方式中对应极性控制信号POL)的选择信号输出电路(在实施方式中对应锁存电路Q、Q’);前述第1电压比前述选择信号的低电位高,第2电压比前述选择信号的高电位低。
若依照于该发明,则能够缩短构成选择电路的晶体管的L长,所以能够减小电路面积,能够有助于液晶装置的窄框缘化。并且,通过缩小L长,即能够实现低导通电阻化,也能够有助于低消耗电力化。
并且,本发明构成为:前述控制电路,由形成于前述基板上的晶体管构成;构成前述选择电路的晶体管(在实施方式中对应第1传输门37,第2传输门38,N沟道的Nch传输门RN、RN’,P沟道的Pch传输门RP、RP’)的栅-源间电位,比构成前述选择信号输出电路的晶体管(在实施方式中对应第1时钟控制反相器(clock inverter)34,第2时钟控制反相器35)的栅-源间电位低。从而,能够使构成选择电路的晶体管的L长变得比构成选择信号输出电路的晶体管短,所以能够减小电路面积,能够有助于液晶装置的窄框缘化。并且,通过缩小L长,既能够实现低导通电阻化,也能够有助于低消耗电力化。
并且,本发明构成为:前述控制电路,由形成于基板上的晶体管构成;构成前述选择电路的晶体管(在实施方式中对应第1传输门37,第2传输门38,N沟道的Nch传输门RN、RN’,P沟道的Pch传输门RP、RP’)的栅长,比构成前述选择信号输出电路的晶体管(在实施方式中对应第1时钟控制反向器34,第2时钟控制反相器35)的栅长要短。
并且,本发明构成为:使前述电容电极作为共用电极(在实施方式中对应共用电极56、56’)。进而,为构成:通过控制电路将前述第1电压(在实施方式中对应VCOML)供给于前述共用电极之后,通过前述扫描线驱动电路将前述选择电压供给于前述扫描线,并通过前述数据线驱动电路将前述正极性的图像信号供给于前述数据线;通过前述控制电路将前述第2电压(在实施方式中对应VCOMH)供给于前述共用电极之后,通过前述扫描线驱动电路将前述选择电压供给于前述扫描线,并通过前述数据线驱动电路将前述负极性的图像信号供给于前述数据线。这样,能够成为适合于在将第1电压供给于共用电极之后将正极性的图像信号供给于数据线,在将第2电压供给于共用电极之后将负极性的图像信号供给于数据线的,所谓COM分割驱动方式的液晶装置的构成。
并且,本发明构成为:使电容电极作为辅助电容电极(在实施方式中对应共用电极56、56’或辅助电容电极57’)。进而,为构成:控制电路,若在前述扫描线为导通电位的情况下前述数据线的电位对应于正极性的图像信号的写入,则在前述扫描线跃迁(转变)为截止电位之后,向前述辅助电容电极供给前述第2电压(在实施方式中对应VSTH);另一方面,若在该导通电位时前述数据线的电位对应于负极性的图像信号的写入,则在前述扫描线跃迁为截止电位之后,向前述辅助电容电极供给前述第1电压(在实施方式中对应VSTL)。从而,能够成为适合于所谓SSL驱动方式的液晶装置的构成。
并且,本发明的电子设备,特征为:具备上述的液晶装置。
若依照于该发明,则有与上述效果同样的效果。
附图说明
图1是本发明的第1实施方式中的液晶装置的框图。
图2是前述液晶装置具备的像素的放大俯视图。
图3是前述液晶装置具备的像素的剖面图。
图4是前述液晶装置具备的控制电路的框图。
图5是表示前述控制电路的选择电路R的变形例的框图。
图6是前述液晶装置具备的控制电路的时序图。
图7是前述液晶装置的正极性写入时的时序图。
图8是前述液晶装置的负极性写入时的时序图。
图9是本发明的第2实施方式中的控制电路的框图。
图10是前述控制电路的时序图。
图11是本发明的第3实施方式中的像素的放大俯视图。
图12是本发明的第4实施方式中的液晶装置的框图。
图13是表示前述液晶装置的选择电路的构成的框图。
图14是前述液晶装置的正极性写入时的时序图。
图15是前述液晶装置的正极性写入负极性写入时的时序图。
图16是表示应用了上述的液晶装置的便携电话机的构成的立体图。
符号说明
1、1A、1’...液晶装置,10、10’...扫描线驱动电路,20、20’...数据线驱动电路,30、30A、30’...控制电路,31...“或非”(NOR)电路,32...第1反相器,33...第2反相器,34...第1时钟控制反相器,35...第2时钟控制反相器,36...反相器,37...第1传输门,38...第2传输门,39...第1反相器,41、41’...背光源,50、50’...像素,51、51’...TFT,511...栅电极,512...源电极,513...漏电极,53、53’...作为辅助电容的存储电容,54、54’...像素电容,55、55’...像素电极,55A...缝隙,56、56’...共用电极,57’...辅助电容电极,60...作为第1基板的元件基板,62...栅绝缘膜,63...第1绝缘膜,64...第2绝缘膜,68、74...玻璃基板,70...作为第2基板的对向基板,71...遮光膜,72...滤色器,3000...作为电子设备的便携电话机,AA、AA’...液晶面板,A、A’...显示区域,E...电场,P、P1~P320、P’、P’1~P’320...单位控制电路,POL...极性控制信号,Q、Q’...锁存电路,R、RA、R’...选择电路,RP、RP’...Pch传输门,RN、RN’...Nch传输门,SC、SC1~SC320...辅助电容线,VCOML、VSTL...作为第1电压的电压,VCOMH、VSTH...作为第2电压的电压,VLL...电压,X、X1~X240、X’、X’1~X’240...数据线,Y、Y1~Y320、Y’、Y’1~Y’320...扫描线,Z、Z1~Z320、Z’、Z’1~Z’320...共用线,ZA...辅助共用线。
具体实施方式
以下,对本发明的实施方式基于附图而进行说明。在以下的实施方式及变形例的说明中,关于同一构成要件附加同一符号,并将其说明省略或简略化。
第1~第3实施方式表示采用了COM分割驱动的横向电场方式的液晶装置的例,第4实施方式表示采用了SSL驱动的纵向电场方式(利用由分别形成于1对基板内面的像素电极与共用电极产生的所谓纵向电场对液晶进行驱动的方式)的液晶装置的例。
第1实施方式:COM分割驱动的例
图1,是本发明的第1实施方式中的采用了COM分割驱动的横向电场方式的液晶装置1的框图。
液晶装置1,具备:液晶面板AA,和与液晶面板AA对向配置而出射光的背光源41。该液晶装置1,利用来自背光源41的光,进行透射型显示。
液晶面板AA,具备:具有多个像素50的显示区域A,和设置于该显示区域A的周边对像素50进行驱动的扫描线驱动电路10、数据线驱动电路20、及控制电路30。
背光源41,设置于液晶面板AA的内里面,例如,由冷阴极荧光管(CCFL)、LED(发光二极管)、或者电致发光(EL)构成,向液晶面板AA的像素50供给光。
以下,关于液晶面板AA的构成进行详述。
液晶面板AA,具备:隔开预定间隔交替设置的320行扫描线Y(Y1~Y320)及320行共用线Z(Z1~Z320),和与这些扫描线Y(Y1~Y320)及共用线Z(Z1~Z320)交叉地设置的240列数据线X(X1~X240)。在各扫描线Y及各数据线X的交叉部分,设置像素50。
像素50,包括:TFT51、像素电极55、对向于该像素电极55地设置的共用电极56、和一方电极(辅助电容电极)连接于共用线Z而另一方电极连接于像素电极55或连接于与像素电极55连接的电极层的作为辅助电容的存储电容53。像素电极55及共用电极56,构成像素电容54。
共用电极56,与扫描线Y地按每1水平行分割。按每1水平行分割的多个共用电极56,分别连接于相对应的共用线Z。
在TFT51的栅,连接扫描线Y;在TFT51的源,连接数据线X;在TFT51的漏,连接像素电极55及存储电容53的另一方电极。从而,该TFT51,当由扫描线Y施加选择电压时变成导通状态,使数据线X与像素电极55及存储电容53的另一方电极53成为导通状态。
图2,是像素50的放大俯视图。图3,是示于图2的像素50的A-A剖面图。
如图3所示,液晶面板AA,具备:具有多个像素电极55的作为第1基板的元件基板60,和与该元件基板60对向配置的作为第2基板的对向基板70,和设置于元件基板60与对向基板70之间的液晶。
如图2所示,在元件基板60中,各像素50,成为由互相相邻的2根由导电材料构成的扫描线Y、和互相相邻的2根由导电材料构成的数据线X所包围的区域。即,各像素50,以扫描线Y与数据线X所划分。
在本实施方式中,TFT51,为逆交错型的低温多晶硅TFT(inverselystaggered low-temperature polysilicon TFT),在扫描线Y与数据线X的交叉部的附近,设置形成该TFT51的区域50C(以图2中虚线所包围的部分)。
首先,关于元件基板60进行说明。
元件基板60,具有玻璃基板68,并在该玻璃基板68之上,为了防止由玻璃基板68的表面粗糙、污渍引起TFT51的特性变化,在元件基板60的整个面形成基底绝缘膜(图示省略)。
在基底绝缘膜之上,形成由导电材料构成的扫描线Y。
扫描线Y,沿相邻的像素50的边界所设置,在与数据线X的交叉部附近构成TFT51的栅电极511。
在扫描线Y、栅电极511、及基底绝缘膜之上,遍及元件基板60的整个面形成栅绝缘膜62。
在栅绝缘膜62之上的形成TFT51的区域50C,对向于栅电极511,叠层由低温多晶硅构成的半导体层(图示省略)、由N+低温多晶硅构成的欧姆接触层(图示省略)。在该欧姆接触层,叠层源电极512及漏电极513,由此,形成低温多晶硅TFT。
源电极512,以与数据线X相同的导电材料所形成。即,成为源电极512从数据线X突出的构成。数据线X,设置成与扫描线Y及共用线Z相交叉。
如上所述,在扫描线Y之上,形成栅绝缘膜62,在该栅绝缘膜62之上,形成数据线X。因此,数据线X,与扫描线Y通过栅绝缘膜62所绝缘。
在数据线X、源电极512、漏电极513、及栅绝缘膜62之上,遍及元件基板60的整个面,形成第1绝缘膜63。
在第1绝缘膜63之上,形成由称为ITO(Indium Tin Oxide,氧化铟锡)的透明导电材料构成的共用线Z。共用线Z,沿扫描线Y设置,该共用线Z,与按每1水平行分割的共用电极56形成一体。
在共用线Z、共用电极56、及第1绝缘膜63之上,遍及元件基板60的整个面,形成第2绝缘膜64。
在第2绝缘膜64之上,在对向于共用电极56的区域,形成由称为ITO(Indium Tin Oxide,氧化铟锡)的透明导电材料构成的像素电极55。像素电极55,通过形成于上述的第1绝缘膜63及第2绝缘膜64的接触孔(图示省略),连接于漏电极513。
在该像素电极55,隔开预定间隔地设置有用于在像素电极55与共用电极56之间产生边缘场(电场E)的多个缝隙55A。即,液晶装置1的液晶,以FFS模式进行工作。
在像素电极55及第2绝缘膜64之上,遍及元件基板60的整个面,形成由聚酰亚胺膜等的有机膜构成的取向膜(图示省略)。
接下来,关于对向基板70进行说明。
对向基板70,具有玻璃基板74,并在该玻璃基板74上的对向于扫描线Y的位置,形成作为黑矩阵的遮光膜71。并且,在玻璃基板74上的除了形成遮光膜71的区域之外的区域,形成滤色器(滤色片)72。
在遮光膜71及滤色器72之上,遍及对向基板70的整个面,形成取向膜(图示省略)。
返回到图1,扫描线驱动电路10,将使TFT51成为导通状态的选择电压依次供给于多条扫描线Y。例如,若向某条扫描线Y供给选择电压,则连接于该扫描线Y的TFT51全部变成导通状态,该扫描线Y所涉及的像素50全被选择。
数据线驱动电路20,将图像信号供给于数据线X,并通过导通状态的TFT51,将基于该图像信号的图像电压写入于像素电极55。
在此,数据线驱动电路20,按每1水平行地交替进行:将电位比共用电极56的电压高的正极性的图像信号供给于数据线X,将基于该正极性的图像信号的图像电压写入于像素电极55的正极性写入;和将电位比共用电极56的电压低的负极性的图像信号供给于数据线X,将基于该负极性的图像信号的图像电压写入于像素电极55的负极性写入。
控制电路30,将作为第1电压的电压VCOML、与电位比该电压VCOML高的作为第2电压的电压VCOMH,交替地供给于共用线Z。
还有,构成上述扫描线驱动电路10、数据线驱动电路20及控制电路30等的晶体管等电路元件,采用SOG技术,形成于前述显示区域A的周边区域(框缘区域)。
以上的液晶装置1,如以下地进行工作。
即,首先,从控制电路30向共用线Z选择性地供给电压VCOML或电压VCOMH的任一。
具体地说,在各共用线Z,在每1帧期间,交替地供给电压VCOML与电压VCOMH。例如,在某1帧期间中向第p行的共用线Zp(p为满足1≤p≤320的整数)供给了电压VCOML的情况下,在接下来的1帧期间中,向共用线Zp供给电压VCOMH。另一方面,在某1帧期间中向共用线Zp供给了电压VCOMH的情况下,在接下来的1帧期间中,向共用线Zp供给电压VCOML。
并且,在相邻的共用线Z,供给互不相同的电压。例如,在某1帧期间中向共用线Zp供给了电压VCOML的情况下,在同一个1帧期间中,向第(p-1)行的共用线Z(p-1)、与第(p+1)行的共用线Z(p+1)供给电压VCOMH。另一方面,在某1帧期间向共用线Zp供给了电压VCOMH的情况下,在同一个1帧期间中,向共用线Z(p-1)与共用线Z(p+1)供给电压VCOML。
接下来,通过从扫描线驱动电路10向320行扫描线Y(Y1~Y320)依次供给选择电压,使连接于扫描线Y的全部的TFT51依次成为导通状态,依次选择各扫描线Y所涉及的全部的像素50。
接下来,同步于这些像素50的选择,相应于共用电极56的电压,从数据线驱动电路20向数据线X,每1水平行地交替供给正极性的图像信号、与负极性的图像信号。
具体地说,在320行共用线Z(Z1~Z320)之中,向选择的像素50所涉及的共用线Zp供给了电压VCOML的情况下,将正极性的图像信号供给于数据线X。另一方面,在320行共用线Z(Z1~Z320)之中,向选择的像素50所涉及的共用线Zp供给了电压VCOMH的情况下,将负极性的图像信号供给于数据线X。
于是,向由扫描线驱动电路10选择的全部的像素50,从数据线驱动电路20通过数据线X及导通状态的TFT51而供给图像信号,基于该图像信号的图像电压写入于像素电极55。由此,在像素电极55与共用电极56之间产生电位差,驱动电压施加于液晶。
若向液晶施加驱动电压,则液晶的取向、秩序发生变化,对液晶进行透射的来自背光源41的光发生变化。通过该发生了变化的光对滤色器进行透射,进行灰度等级显示。
还有,施加于液晶的驱动电压,通过存储电容53,保持比写入图像电压的期间长3位的期间。
图4,是控制电路30的框图。
控制电路30,对应于320行扫描线Y(Y1~Y320),具备320个单位控制电路P(P1~P320)。向各单位控制电路P,供给电压VCOML、电压VCOMH、和选择电压VCOML或电压VCOMH的任一的极性控制信号POL。
单位控制电路P,具备:对极性控制信号POL进行保持的锁存电路Q,和相应于极性控制信号POL有选择地输出电压VCOML或VCOMH的任一的选择电路R。锁存电路Q,根据对极性控制信号POL进行保持的方法,能够大致区分成2类。一类,为对应于第1行的扫描线Y1所设置的锁存电路Q1、与对应于第320行的扫描线Y320所设置的锁存电路Q320。另一类,为除了上述的锁存电路Q1、Q320之外的锁存电路Q2~Q319。首先,关于锁存电路Q2~Q319,在以下进行说明。
对应于第q(q为满足2≤q≤319的整数)行的扫描线Yq所设置的锁存电路Qq,具备:“或非”运算电路(以下,称为“或非(NOR)”电路)31,第1反相器32,第2反相器33,第1时钟控制反相器34,和第2时钟控制反相器35。
在“或非”电路31的2个输入端子,分别连接第(q-1)行的扫描线Y(q-1)、与第(q+1)行的扫描线Y(q+1)。在“或非”电路31的输出端子,连接第1反相器32的输入端子、第1时钟控制反相器34的反相输入控制端子、和第2时钟控制反相器35的非反相输入控制端子。
在第1反相器32的输出端子,连接第1时钟控制反相器34的非反相输入控制端子、和第2时钟控制反相器35的反相输入控制端子。
从第1时钟控制反相器34的输入端子,输入极性控制信号POL。在第1时钟控制反相器34的输出端子,连接第2反相器33的输入端子。
在第2时钟控制反相器35的输入端子,连接第2反相器33的输出端子,在第2时钟控制反相器35的输出端子,连接第2反相器33的输入端子。
以上的锁存电路Qq,如以下地进行工作。
即,若向扫描线Y(q-1)与扫描线Y(q+1)之中至少任一供给选择电压,则锁存电路Qq具备的“或非”电路31,输出低(L)电平的信号。该低电平的信号,输入于第1时钟控制反相器34的反相输入控制端子,并由第1反相器32所反相,作为高(H)电平的信号输入于第1时钟控制反相器34的非反相输入端子。因此,第1时钟控制反相器34,变成导通状态,使极性控制信号POL反相而进行输出。由该第1时钟控制反相器34反相所输出的极性控制信号POL,由第2反相器33反相输入于选择电路R。
如上所述,当由扫描线驱动电路向扫描线Y(q-1)和扫描线Y(q+1)中的至少任一供给选择电压时,锁存电路Qp取入极性控制信号POL。
另一方面,若不向扫描线Y(q-1)与扫描线Y(q+1)两方供给选择电压,则锁存电路Qq具备的“或非”电路31,输出高(H)电平的信号。该高电平的信号,输入于第2时钟控制反相器35的非反相输入控制端子,并由第1反相器32所反相,作为低(L)电平的信号输入于第2钟控制反相器35的反相输入端子。因此,第2时钟控制反相器35,变成导通状态,使从第2反相器33输出的极性控制信号POL反相而进行输出。由该第2时钟控制反相器35反相所输出的极性控制信号POL,再次由第2反相器33输入。
如上所述,若不通过扫描线驱动电路向扫描线Y(q-1)与扫描线Y(q+1)的双方供给选择电压,则锁存电路Qp,对已经取入的极性控制信号POL通过第2反相器及第2时钟控制反相器35进行保持。
接下来,关于锁存电路Q1、Q320,在以下进行说明。
锁存电路Q1、Q320,与上述的锁存电路Qq相比,代替“或非”电路31,具备对低电平的信号进行输出的电压VLL的低电位电源。其他的构成,与上述的锁存电路Qq相同。
这些锁存电路Q1、Q320,如以下地进行工作。
即,从电压VLL的低电位电源,总是输出低电平的信号。该低电平的信号,输入于第1时钟控制反相器34的反相输入控制端子,并由第1反相器32所反相,作为高电平的信号输入于第1时钟控制反相器34的非反相输入控制端子。因此,第1时钟控制反相器34,总为导通状态,总使极性控制信号POL反相而进行输出。从该第1时钟控制反相器34反相输出的极性控制信号POL,通过第2反相器33所反相而输出于选择电路R。
如上所述,锁存电路Q1、Q320,总是取入极性控制信号POL。
选择电路R,具备:反相器36,由CMOS晶体管构成的第1传输门37,和由CMOS晶体管构成的第2传输门38。
在反相器36的输入端子,连接锁存电路Q具备的第2反相器33的输出端子而输入极性控制信号POL。在反相器36的输出端子,连接第1传输门37的非反相输入控制端子、与第2传输门38的反相输入控制端子。
在第1传输门37的反相输入控制端子(栅端子),连接锁存电路Q具备的第2反相器33的输出端子而输入极性控制信号POL。在第1传输门37的输出端子(漏端子),连接共用线Z。
并且,从对应于第奇数行的扫描线Y所设置的选择电路R具备的第1传输门37的输入端子(源端子),输入电压VCOMH。另一方面,从对应于第偶数行的扫描线Y所设置的选择电路R具备的第1传输门37的输入端子,输入电压VCOML。
在第2传输门38的非反相输入控制端子,连接锁存电路Q具备的第2反相器33的输出端子而输入极性控制信号POL。在第2传输门38的输出端子,连接共用线Z。
并且,从对应于第奇数行的扫描线Y所设置的选择电路R具备的第2传输门38的输入端子,输入电压VCOML。另一方面,从对应于第偶数行的扫描线Y所设置的选择电路R具备的第2传输门38的输入端子,输入电压VCOMH。
还有,电压VCOMH、电压VCOML、和输入于前述第1、第2传输门的控制端子(栅端子)的极性控制信号POL的电位关系,满足栅高电压(极性控制信号POL的高电位)>电压VCOMH>电压VCOML>栅低电压(极性控制信号POL的低电位)的关系。在本实施方式中,前述各电压的设定是:例如,栅高电压(极性控制信号POL的高电位)设定为与后述的扫描线Y的高电压VGH相同的8V,栅低电压(极性控制信号POL的低电位)设定为与后述的扫描线Y的低电压VGL相同的-4V,电压VCOMH设定为4V,电压VCOML设定为0V。
从而,在前述第1、第2传输门中,栅-源间的电压Vgs最大为8V。另一方面,锁存电路Q的第1时钟控制反相器34等电路元件的栅-源间的电压Vgs最大为12V,所以第1、第2传输门的L长,能够设为比构成锁存电路Q的晶体管的L长小的值。在本实施方式中,相对于构成锁存电路Q的晶体管的L长必需为6μm,选择电路R的第1、第2传输门的L长能够降低至3分之2而为4μm。
因为能够缩短第1、第2传输门的L长,所以能够使第1、第2传输门低导通电阻化,能够减少串扰的发生。并且,如果不必降低电路的电阻,则能够按第1、第2传输门被低导通电阻化、电路的电阻下降的量,使布线变细,所以能够减小电路面积。并且,通过减小L长,既能够实现低导通电阻化,也能够有助于低消耗电力化。
以上的选择电路R,如以下地进行工作。
即,若从锁存电路Q具备的第2反相器33输出低电平的极性控制信号POL,则该低电平的极性控制信号POL,输入于第1传输门37的反相输入控制端子,并由反相器36所反相,作为高电平的极性控制信号POL输入于第1传输门37的非反相输入控制端子。因此,第1传输门37,变成导通状态。
成为导通状态的第1传输门37,若为对应于第奇数行的扫描线Y设置的选择电路R所具备,则将电压VCOMH输出于共用线Z。另一方面,成为导通状态的第1传输门37,若为对应于第偶数行的扫描线Y设置的选择电路R所具备,则将电压VCOML输出于共用线Z。
另一方面,若从锁存电路Q具备的第2反相器33输出高电平的极性控制信号POL,则该高电平的极性控制信号POL,输入于第2传输门38的非反相输入控制端子,并由反相器36所反相,作为低电平的极性控制信号POL输入于第2传输门38的反相输入控制端子。因此,第2传输门38,变成导通状态。
成为导通状态的第2传输门38,若为对应于第奇数行的扫描线Y设置的选择电路R所具备,则将电压VCOML输出于共用线Z。另一方面,成为导通状态的第2传输门38,若为对应于第偶数行的扫描线Y设置的选择电路R所具备,则将电压VCOMH输出于共用线Z。
第1实施方式的选择电路R的变形例
图5,是作为前述选择电路R的变形例的选择电路RA的框图,表示作为用于传输门的开关元件使用了单沟道的开关晶体管的例。
选择电路RA,具备:由Pch的开关晶体管构成的Pch传输门RP,和由Nch的开关晶体管构成的Nch传输门RN。
在Pch传输门RP的输入端子(源端子),连接电压VCOMH,在Pch传输门RP的控制端子(栅端子),连接锁存电路Q的输出端子而输入极性控制信号POL。在Pch传输门RP的输出端子(漏端子),连接共用线Z。
因为通过在Pch传输门RP的输入端子连接电压VCOMH,能够使栅-源间的电压VGS比在Nch传输门RN的输入端子连接电压VCOMH的情况变得大,所以能够工作良好,而且也能够实现低导通电阻化与截止泄露的降低。
在Nch传输门RN的输入端子(源端子),连接电压VCOML,在Nch传输门RN的控制端子(栅端子),连接锁存电路Q的输出端子而输入极性控制信号POL。在Nch传输门RN的输出端子(漏端子),连接共用线Z。
因为通过在Nch传输门RN的输入端子连接电压VCOML,能够使栅-源间的电压VGS比采用Pch传输门RP的情况变得大,所以能够工作良好,而且也能够实现低导通电阻化与截止泄露的降低。
还有,在采用选择电路RA的情况下,在对应于第偶数行的扫描线Y所设置的锁存电路Q中,去除第2反相器33,将从第1时钟控制反相器34反相所输出的输入极性控制信号POL直接进行输出,由此能够向共用线Z交替地输出电压VCOMH与电压VCOML。
以上的选择电路RA,如以下地进行工作。
即,若从锁存电路Q输出低电平的极性控制信号POL,则该低电平的极性控制信号POL,输入于Pch传输门RP的控制端子。因此,Pch传输门RP,变成导通状态。成为导通状态的Pch传输门RP,将电压VCOMH输出于共用线Z。
另一方面,若从锁存电路Q输出高电平的极性控制信号POL,则该高电平的极性控制信号POL,输入于Nch传输门RN的控制端子。因此,Nch传输门RN,变成导通状态。成为导通状态的Nch传输门RN,将电压VCOML输出于共用线Z。
如此地在选择电路RA中,通过使用于传输门的开关元件单沟道化,相比于采用如前述选择电路R所使用的COMS开关元件的情况能够减小电路面积。并且,构成为在高电位的电压VCOMH连接Pch的开关元件、并在低电位的电压VCOML连接Nch的开关元件、并使各自排他性地导通,由此选择电路RA能够仅由1根的控制信号进行驱动,不必如前述选择电路R地形成采用了反相器36的反相信号,所以能够削减反相器36。从而,能够实现进一步的电路面积的减少。
还有,电压VCOMH、电压VCOML、和输入于前述第1、第2传输门的控制端子(栅端子)的极性控制信号POL的电位关系,满足栅高电压(极性控制信号POL的高电位)>电压VCOMH>电压VCOML>栅低电压(极性控制信号POL的低电位)的关系。
在本实施方式中,前述各电压的设定是:例如,栅高电压(极性控制信号POL的高电位)设定为与后述的扫描线Y的高电压VGH相同的8V,栅低电压(极性控制信号POL的低电位)设定为与后述的扫描线Y的低电压VGL相同的-4V,电压VCOMH设定为4V,电压VCOML设定为0V。
从而,在前述第1、第2传输门中,栅-源间的电压Vgs最大为8V。另一方面,锁存电路Q的第1时钟控制反相器34等电路元件的栅-源间的电压Vgs最大为12V,所以第1、第2传输门的L长,能够设为比构成锁存电路Q的晶体管的L长小的值。在本实施方式中,相对于构成锁存电路Q的晶体管的L长必需为6μm,选择电路R的第1、第2传输门的L长能够降低至3分之2而为4μm。
因为能够缩短第1、第2传输门的L长,所以能够使第1、第2传输门低导通电阻化,能够减少串扰的发生。并且,如果不必降低电路的电阻,则能够按第1、第2传输门被低导通电阻化、电路的电阻下降的量,使布线变细,所以能够减小电路面积。并且,通过减小L长,既能够实现低导通电阻化,也能够有助于低消耗电力化。
并且,通过构成为如此的电位关系,即使将用于传输门的开关元件单沟道化也能够实现有效的低导通电阻化与开关元件的截止泄漏降低。更优选:使电压VCOMH、电压VCOML、和作为开关元件的栅电位施加于栅端子的极性控制信号POL的电位关系,满足栅高电压>电压VCOMH-|Pch的传输门的阈值|>电压VCOML+|Nch的传输门的阈值|>栅低电压,由此,各开关元件能够在阈值以下截止,所以能够可靠地防止截止泄漏。
关于具备有以上的锁存电路Q及选择电路R(或选择电路RA)的控制电路30的工作,采用图5进行说明。
图6,是控制电路30的时序图。
首先,在时刻t1,将极性控制信号POL设为电压VLL,使极性控制信号POL变成低电平。于是,单位控制电路P1、P320,通过总是取入极性控制信号POL的锁存电路Q1、Q320,取入低电平的极性控制信号POL(在采用选择电路RA的情况下,通过锁存电路Q320,取入高电平的极性控制信号POL),通过选择电路R1、R320,分别输出电压VCOMH及电压VCOML。因此,连接于单位控制电路P1的共用线Z1,变成电压VCOMH,连接于单位控制电路P320的共用线Z320,变成电压VCOML。
并且,电压VGH为8V,电压VGL为-4V。
接下来,在时刻t2,从扫描线驱动电路10向第1行的扫描线Y1供给选择电压,使扫描线Y1的电压成为电压VGH。于是,与相邻于扫描线Y1的扫描线Y2对应设置的单位控制电路P2,通过锁存电路Q2,取入低电平的极性控制信号POL(在采用选择电路RA的情况下,通过锁存电路Q2,取入高电平的极性控制信号POL),通过选择电路R2,输出电压VCOML。因此,连接于单位控制电路P2的共用线Z2,变成电压VCOML。
接下来,在时刻t3,停止从扫描线驱动电路10向扫描线Y1供给选择电压,使扫描线Y1的电压变成电压VGL。
同时,从扫描线驱动电路10向第2行的扫描线Y2供给选择电压,使扫描线Y2的电压成为电压VGH。于是,与相邻于扫描线Y2的扫描线Y3对应设置的单位控制电路P3,通过锁存电路Q3,取入低电平的极性控制信号POL,通过选择电路R3,输出电压VCOMH。因此,连接于单位控制电路P3的共用线Z3,变成电压VCOMH。
接下来,在时刻t4,停止从扫描线驱动电路10向扫描线Y2供给选择电压,使扫描线Y2的电压变成电压VGL。
同时,从扫描线驱动电路10向第3行的扫描线Y3供给选择电压,使扫描线Y3的电压成为电压VGH。于是,与相邻于扫描线Y3的扫描线Y4对应设置的单位控制电路P4,通过锁存电路Q4,取入低电平的极性控制信号POL(在采用选择电路RA的情况下,通过锁存电路Q4,取入高电平的极性控制信号POL),通过选择电路R4,输出电压VCOML。因此,连接于单位控制电路P4的共用线Z4,变成电压VCOML。
并且,与相邻于扫描线Y3的扫描线Y2对应设置的单位控制电路P2,通过锁存电路Q2,取入低电平的极性控制信号POL,通过选择电路R2,输出电压VCOML。因此,连接于单位控制电路P2的共用线Z2,变成电压VCOML。
接下来,在时刻t5,停止从扫描线驱动电路10向扫描线Y3供给选择电压,使扫描线Y3的电压变成电压VGL。
同时,从扫描线驱动电路10向第4行的扫描线Y4供给选择电压,使扫描线Y4的电压成为电压VGH。于是,与相邻于扫描线Y4的扫描线Y5对应设置的单位控制电路P5,通过锁存电路Q5,取入低电平的极性控制信号POL,通过选择电路R5,输出电压VCOMH。因此,连接于单位控制电路P5的共用线Z5,变成电压VCOMH。
并且,与相邻于扫描线Y4的扫描线Y3对应设置的单位控制电路P3,通过锁存电路Q3,取入低电平的极性控制信号POL,通过选择电路R3,输出电压VCOMH。因此,连接于单位控制电路P3的共用线Z3,变成电压VCOMH。
以后,若从扫描线驱动电路10向第奇数行的扫描线Y(但是,将第1行的扫描线Y1除外)供给选择电压,则如时刻t4地进行工作;若向第偶数行的扫描线Y(但是,将第320行的扫描线Y320除外)供给选择电压,则如时刻t5地进行工作。
接下来,在时刻t7,停止从扫描线驱动电路10向第320行的扫描线Y320供给选择电压,使扫描线Y320的电压变成电压VGL。
同时,将极性控制信号POL设为电压VHH,使极性控制信号POL变成高电平。于是,单位控制电路P1、P320,通过总是取入极性控制信号POL的锁存电路Q1、Q320,取入高电平的极性控制信号POL(在采用选择电路RA的情况下,通过锁存电路Q320,取入低电平的极性控制信号POL),通过选择电路R1、R320,分别输出电压VCOML及电压VCOMH。因此,连接于单位控制电路P1的共用线Z1,变成电压VCOML,连接于单位控制电路P320的共用线Z320,变成电压VCOMH。
接下来,在时刻t8,与时刻t2同样地,从扫描线驱动电路10向扫描线Y1供给选择电压,使扫描线Y1的电压成为电压VGH。于是,单位控制电路P2,输出电压VCOMH,所以连接于该单位控制电路P2的共用线Z2,变成电压VCOMH。
接下来,在时刻t9,与时刻t3同样地,停止从扫描线驱动电路10向扫描线Y1供给选择电压,使扫描线Y1的电压变成电压VGL。
同时,与时刻t3同样地,从扫描线驱动电路10向扫描线Y2供给选择电压,使扫描线Y2的电压成为电压VGH。于是,单位控制电路P3,输出电压VCOML,所以连接于该单位控制电路P3的共用线Z3,变成电压VCOML。
接下来,在时刻t10,与时刻t4同样地,停止从扫描线驱动电路10向扫描线Y2供给选择电压,使扫描线Y2的电压变成电压VGL。
同时,与时刻t4同样地,从扫描线驱动电路10向扫描线Y3供给选择电压,使扫描线Y3的电压成为电压VGH。于是,单位控制电路P4,输出电压VCOMH,所以连接于该单位控制电路P4的共用线Z4,变成电压VCOMH。
并且,与时刻t4同样地,单位控制电路P2,输出电压VCOMH,所以连接于该单位控制电路P2的共用线Z2,变成电压VCOMH。
接下来,在时刻t11,与时刻t5同样地,停止从扫描线驱动电路10向扫描线Y3供给选择电压,使扫描线Y3的电压变成电压VGL。
同时,与时刻t5同样地,从扫描线驱动电路10向扫描线Y4供给选择电压,使扫描线Y4的电压成为电压VGH。于是,单位控制电路P5,输出电压VCOML,所以连接于该单位控制电路P5的共用线Z5,变成电压VCOML。
并且,与时刻t5同样地,单位控制电路P3,输出电压VCOML,所以连接于该单位控制电路P3的共用线Z3,变成电压VCOML。
以后,若从扫描线驱动电路10向第奇数行的扫描线Y(但是,将扫描线Y1除外)供给选择电压,则如时刻t10地进行工作;若向第偶数行的扫描线Y(但是,将扫描线Y320除外)供给选择电压,则如时刻t11地进行工作。
关于具备有以上的控制电路30的液晶装置1的工作,采用图7、图8进行说明。
图7,是液晶装置1的正极性写入时的时序图。图8,是液晶装置1的负极性写入时的时序图。
在图7、图8中,GATE(r),为320行的扫描线Y之中第r行(r为满足1≤r≤320的整数)的扫描线Yr的电压;SOURCE(s),为240列的数据线X之中第s列(s为满足1≤s≤240的整数)的数据线Xs的电压。并且,PIX(r,s),为对应于第r行的扫描线Yr、与第s列的数据线Xs的交叉所设置的第r行第s列的像素50具备的像素电极55的电压。并且,VCOM(r),为连接于第r行的共用线Zr的共用电极56的电压。
首先,关于液晶装置1的正极性写入时,采用图7进行说明。
在时刻t21,通过控制电路30,向共用线Zr供给电压VCOML。于是,连接于共用线Zr的共用电极56的电压VCOM(r),逐渐降低,在时刻t22,成为电压VCOML。
若连接于共用线Zr的共用电极56的电压VCOM(r)下降,则第r行第s列的像素50具备的像素电极55的电压PIX(r,s),为了维持电压VCOM(r)与电压PIX(r,s)的电位差而降低。因此,第r行第s列的像素50具备的像素电极55的电压PIX(r,s),逐渐降低,在时刻t22,成为电压VP1。
在时刻t23,通过扫描线驱动电路10,向扫描线Yr供给选择电压。于是,扫描线Yr的电压GATE(r)上升,在时刻t24,成为电压VGH。由此,连接于扫描线Yr的TFT51全部变成导通状态。
在时刻t25,通过数据线驱动电路20,向数据线Xs供给正极性的图像信号。于是,数据线Xs的电压SOURCE(s),逐渐升高,在时刻t26,成为电压VP3。
数据线Xs的电压SOURCE(s),作为基于正极性的图像信号的图像电压,通过连接于扫描线Yr的导通状态的TFT51,写入于第r行第s列的像素50具备的像素电极55。因此,第r行第s列的像素50具备的像素电极55的电压PIX(r,s),逐渐上升,在时刻t26,成为与数据线Xs的电压SOURCE(s)相同电位的电压VP3。
在时刻t27,停止通过扫描线驱动电路10向扫描线Yr供给选择电压。于是,扫描线Yr的电压GATE(r)下降,在时刻t28,成为电压VGL。由此,连接于扫描线Yr的TFT51全部变成截止状态。
接下来,关于液晶装置1的负极性写入时,采用图8进行说明。
在时刻t31,通过控制电路30,向共用线Zr供给电压VCOMH。于是,连接于共用线Zr的共用电极56的电压VCOM(r),逐渐上升,在时刻t32,成为电压VCOMH。
若连接于共用线Zr的共用电极56的电压VCOM(r)上升,则第r行第s列的像素50具备的像素电极55的电压PIX(r,s),为了维持电压VCOM(r)与电压PIX(r,s)的电位差而上升。因此,第r行第s列的像素50具备的像素电极55的电压PIX(r,s),逐渐升高,在时刻t32,成为电压VP6。
在时刻t33,通过扫描线驱动电路10,向扫描线Yr供给选择电压。于是,扫描线Yr的电压GATE(r)上升,在时刻t34,成为电压VGH。由此,连接于扫描线Yr的TFT51全部变成导通状态。
在时刻t35,通过数据线驱动电路20,向数据线Xs供给负极性的图像信号。于是,数据线Xs的电压SOURCE(s),逐渐降低,在时刻t36,成为电压VP4。
数据线Xs的电压SOURCE(s),作为基于负极性的图像信号的图像电压,通过连接于扫描线Yr的导通状态的TFT51,写入于第r行第s列的像素50具备的像素电极55。因此,第r行第s列的像素50具备的像素电极55的电压PIX(r,s),逐渐降低,在时刻t36,成为与数据线Xs的电压SOURCE(s)相同电位的电压VP4。
在时刻t37,停止通过扫描线驱动电路10向扫描线Yr供给选择电压。于是,扫描线Yr的电压GATE(r)下降,在时刻t38,成为电压VGL。由此,连接于扫描线Yr的TFT51全部变成截止状态。
若依照于本实施方式,则有下述效果。
(1)在将电压VCOML供给于共用线Z、使共用电极56的电压变成电压VCOML之后,将正极性的图像信号供给于数据线X、将正极性的图像电压写入于像素电极55。并且,在将电压VCOMH供给于共用线Z、使共用电极56的电压变成电压VCOMH之后,将负极性的图像信号供给于数据线X、将负极性的图像电压写入于像素电极55。因此,不会如上述的现有例那样,而是在存储电容53与像素电容54之间电荷并不进行移动,所以即使在存储电容53产生特性不匀,像素电极55的电压也不会产生不匀。因而,能够抑制显示质量的降低。
(2)使共用电极56的电压VCOM(r)变动为电压VCOML或电压VCOMH。从而,能够使存储电容53的一方电极(辅助电容电极)的电压,与共用电极56同样地变动,所以能够将存储电容53与像素电容54形成为一体。因而,本发明的液晶装置能够通过液晶装置1构成,该液晶装置1,在作为对液晶进行夹持的一对基板即元件基板60及对向基板70之中的元件基板60、具备构成像素电容54的像素电极55及共用电极56。
(3)每1水平行地对共用电极56进行了分割。而且,将电压VCOML与电压VCOMH每1水平行交替地供给于共用电极56,并对应于这些共用电极56的电压,将正极性的图像信号与负极性的图像信号,按每1水平行交替地供给于各数据线X。因此,在1帧内混杂着进行了正极性写入的像素50与进行了负极性写入的像素50,能够在这些像素50之间使闪烁相抵消,所以能够进一步抑制显示质量的降低。
(4)在控制电路30,对应于320行的扫描线Y(Y1~Y320),设置320个单位控制电路P(P1~P320),在各单位控制电路P,设置有锁存电路Q及选择电路R。因而,通过控制电路30,能够将电压VCOML或电压VCOMH的任一选择性地供给于共用电极56。
(5)若向与对应于单位控制电路P的扫描线Y相邻的扫描线Y供给选择电压,则通过锁存电路Q,对极性控制信号进行了保持。因此,在多个单位控制电路P,基于通过扫描线驱动电路10依次供给于多条扫描线Y的选择电压,依次保持极性控制信号。因此,控制电路30,不需要称作移位寄存器电路的顺序传送电路来用于向多个单位控制电路P依次传送极性控制信号,所以能够降低消耗电力。
(6)通过锁存电路Q1、Q320,总是取入极性控制信号POL,并且当向相邻的2条扫描线Y之中至少任一供给选择电压时,通过锁存电路Q2~Q319,取入极性控制信号。因此,不仅通过扫描线驱动电路10按从扫描线Y1到扫描线Y320的顺序进行选择的情况,而且即使是通过扫描线驱动电路10按从扫描线Y320到扫描线Y1的顺序进行选择的情况,控制电路30,也能够向多个单位控制电路P依次传送极性控制信号。
(7)使电压VCOMH、电压VCOML、和输入于前述第1、第2传输门的控制端子(栅端子)的极性控制信号POL的电位关系,满足栅高电压(极性控制信号POL的高电位)>电压VCOMH>电压VCOML>栅低电压(极性控制信号POL的低电位)的关系。因此,在前述第1、第2传输门中,栅-源间的电压Vgs最大为8V,另一方面,锁存电路Q的第1时钟控制反相器34等电路元件的栅-源间的电压Vgs最大为12V。从而,第1、第2传输门的L长,能够为比构成锁存电路Q的晶体管的L长小的值。因为能够缩短第1、第2传输门的L长,所以能够使第1、第2传输门低导通电阻化,能够减少串扰的发生。并且,如果不必降低电路的电阻,则能够按第1、第2传输门被低导通电阻化、电路的电阻下降的量,使布线变细,所以能够减小电路面积。并且,通过减小L长,既能够实现低导通电阻化,也能够有助于低消耗电力化。
第2实施方式:COM分割驱动的例
图9,是本发明的第2实施方式中的控制电路30A的框图。
在本实施方式中,对应于第1行的扫描线Y1所设置的锁存电路Q1A、和对应于第320行的扫描线Y320所设置的锁存电路Q320A的构成,与第1实施方式的锁存电路Q1、Q320不同。关于其他的构成,与第1实施方式相同,省略说明。
还有,也能够代替选择电路R,采用选择电路RA。在该情况下,也可以与第1实施方式的变形例的说明同样地,在对应于第偶数行的扫描线Y所设置的锁存电路Q中,去除第2反相器33,使从第1时钟控制反相器34反相所输出的极性控制信号POL直接进行输出,由此向共用线Z交替地输出电压VCOMH与电压VCOML。
锁存电路Q1A、Q320A,分别具备:第1反相器32,第2反相器33,第1时钟控制反相器34,第2时钟控制反相器35,和第3反相器39。
在锁存电路Q1A具备的第3反相器39的输入端子,连接扫描线Y1,在锁存电路Q320A具备的第3反相器39的输入端子,连接扫描线Y320。在这些第3反相器39的输出端子,连接第1反相器32的输入端子、第1时钟控制反相器34的反相输入控制端子、和第2时钟控制反相器35的非反相输入控制端子。
该锁存电路Q1A如以下地进行工作。
即,若向扫描线Y1供给选择电压,则锁存电路Q1A具备的第1反相器39,输出低电平的信号。该低电平的信号,输入于第1时钟控制反相器34的反相输入控制端子,并由第1反相器32所反相,作为高电平的信号输入于第1时钟控制反相器34的非反相输入控制端子。因此,第1时钟控制反相器34,变成导通状态,使极性控制信号POL反相进行输出。从该第1时钟控制反相器34反相所输出的极性控制信号POL,通过第2反相器33所反相而输出。
并且,锁存电路Q320A,若向扫描线Y320供给选择电压,则与上述的锁存电路Q1A同样地(但是,在采用选择电路RA的情况下,使从第1时钟控制反相器34反相所输出的极性控制信号POL直接输出)进行工作。
如上所述,若通过扫描线驱动电路10向扫描线Y1供给选择电压,则锁存电路Q1A,取入极性控制信号POL;若通过扫描线驱动电路10向扫描线Y320供给选择电压,则锁存电路Q320A,取入极性控制信号POL。
图10,是控制电路30A的时序图。
在示于图10的控制电路30A的时序图中,与示于图6的第1实施方式的控制电路30的时序图相比,共用线Z1、Z320的电压进行变动的定时不同。
共用线Z1,在从扫描线驱动电路10向扫描线Y1供给选择电压的同时,电压进行反相。
具体地说,在时刻t41,从扫描线驱动电路10向扫描线Y1供给选择电压,同时单位控制电路P1A,通过锁存电路Q1A,取入低电平的极性控制信号POL,通过选择电路R1,输出电压VCOMH。因此,连接于单位控制电路P1A的共用线Z1,变成电压VCOMH。并且,在时刻t44,从扫描线驱动电路10向扫描线Y1供给选择电压,同时单位控制电路P1A,通过锁存电路Q1A,取入高电平的极性控制信号POL,通过选择电路R1,输出电压VCOML。因此,连接于单位控制电路P1A的共用线Z1,变成电压VCOML。
并且,共用线Z320,与共用线Z1同样地,在从扫描线驱动电路10向扫描线Y320供给选择电压的同时,电压的极性进行反相。
具体地说,在时刻t43,从扫描线驱动电路10向扫描线Y320供给选择电压,同时单位控制电路P320A,通过锁存电路Q320A,取入低电平的极性控制信号POL(在采用选择电路RA的情况下,通过锁存电路Q320A,取入高电平的极性控制信号POL),通过选择电路R320,输出电压VCOML。因此,连接于单位控制电路P320A的共用线Z320,变成电压VCOML。
并且,在时刻t44,从扫描线驱动电路10向扫描线Y320供给选择电压,同时单位控制电路P320A,通过锁存电路Q320A,取入高电平的极性控制信号POL,通过选择电路R320,输出电压VCOMH。因此,连接于单位控制电路P320A的共用线Z320,变成电压VCOMH。
若依照于本实施方式,则有下述效果。
(8)如图2所示,共用电极56,按每1水平行地被分割。因此,若共用电极56的电压在相邻的每1水平行不同,则有在它们之间产生电场、从而液晶的取向、秩序微妙地发生变化的情况。尤其是,在第1实施方式中,如图6所示,在时刻t6~t7的期间中,共用线Z319的电压为电压VCOMH,共用线Z320的电压为电压VCOML。在此,时刻t6~t7的期间,相当于通过扫描线驱动电路10对扫描线Y进行选择的期间的3倍的期间。因此,在时刻t6~t7的期间中,有在连接于共用线Z319的共用电极56与连接于共用线Z320的共用电极56之间产生电场,液晶的取向、秩序发生较大变化的情况。
于是,在向扫描线Y320供给选择电压的同时,使共用线Z320的电压的极性反相,使共用线Z319的电压与共用线Z320的电压不同的期间成为时刻t42~t43的期间。在此,因为时刻t42~t43的期间,相当于通过扫描线驱动电路10对扫描线Y进行选择的期间的2倍的期间,所以与第1实施方式相比,共用线Z319的电压与共用线Z320的电压不同的期间较短。因此,与第1实施方式相比,能够抑制在连接于共用线Z319的共用电极56与连接于共用线Z320的共用电极56之间产生电场,液晶的取向、秩序发生变化的情况。
第3实施方式:COM分割驱动的例
图11,是本发明的第3实施方式中的像素50A的放大俯视图。
在本实施方式中,像素50A具备辅助共用线ZA及接触部58,这一点与第1实施方式的像素50不同。关于其他的构成,与第1实施方式相同,省略说明。
辅助共用线ZA,由导电性的金属构成,与每1水平行地分割设置的共用电极56对应地设置。该辅助共用线ZA,沿扫描线Y所形成。
接触部58,由导电性的金属构成,在区域581中,与辅助共用线ZA连接,在区域582中,连接于共用电极56及共用线Z。
若依照于本实施方式,则有下述效果。
(9)与每1水平行地分割设置的共用电极56对应地设置由导电性的金属构成的辅助共用线ZA,通过由导电性的金属构成的接触部58,对共用电极56及共用线Z、与辅助共用线ZA进行了连接。因而,能够减小共用电极56及共用线Z的时间常数。
第4实施方式:SSL驱动的例
图12,是本发明的第4实施方式中的采用了使电容线的电压变动的SSL驱动的纵向电场方式的液晶装置1’的框图。
液晶装置1’,具备:液晶面板AA’,和与液晶面板AA’对向配置而出射光的背光源41’。该液晶装置1’,利用来自背光源41’的光,进行透射型的显示。
液晶面板AA’,具备:具有多个像素50’的显示区域A’,和设置于该显示区域A’的周边而对像素50’进行驱动的扫描线驱动电路10’、数据线驱动电路20’、及控制电路30’。
背光源41’,设置于液晶面板AA’的内里面,例如,以冷阴极荧光管(CCFL)、LED(发光二极管)、或者电致发光(EL)所构成,向液晶面板AA’的像素50’供给光。
以下,关于液晶面板AA’的构成进行详述。
液晶面板AA’,具备:隔开预定间隔交替设置的320行扫描线Y’(Y’1~Y’320)及320行共用线Z’(Z’1~Z’320),和交叉于这些扫描线Y’(Y’1~Y’320)及辅助电容线SC(SC1~SC320)地设置的240列数据线X’(X’1~X’240)。在各扫描线Y’及各数据线X’的交叉部分,设置像素50’。
像素50’,包括:TFT51’、像素电极55’、对向于该像素电极55’所设置的共用电极56’、及一方电极(辅助电容电极57’)连接于辅助电容线SC而另一方电极连接于像素电极55’或连接于与像素电极55’连接的电极层的作为辅助电容的存储电容53’。像素电极55’及共用电极56’,构成像素电容54’。液晶面板AA’,构成为:形成有各种元件、像素电极55’等的元件基板与形成有共用电极56’的对向基板,夹持着液晶而电极形成面互相对向地贴合。
共用电极56’,形成于对向基板的基本整个面。也可以为对应于扫描线Y’,每1水平行地分割的构成。在该情况下,每1水平行地分割的多个共用电极56’,以共用线Z’所连接。
在TFT51’的栅,连接扫描线Y’;在TFT51’的源,连接数据线X’;在TFT51’的漏,连接像素电极55’及存储电容53’的另一方电极。从而,该TFT51’,若从扫描线Y’施加选择电压则变成导通状态,使数据线X’与像素电极55’及存储电容53’的另一方电极成为导通状态。
扫描线驱动电路10’,具备移位寄存器及输出控制电路、缓冲电路,将使TFT51’成为导通状态的选择电压依次供给于多条扫描线Y’。例如,若向某条扫描线Y’供给选择电压,则连接于该扫描线Y’的TFT51’全部变成导通状态,该扫描线Y’所涉及的像素50’全被选择。
数据线驱动电路20’,将图像信号供给于数据线X’,并通过导通状态的TFT51’,将基于该图像信号的图像电压写入于像素电极55’。
在此,数据线驱动电路20’,每1水平行地交替进行:将电位比共用电极56’的电压高的正极性的图像信号供给于数据线X’,将基于该正极性的图像信号的图像电压写入于像素电极55’的正极性写入;和将电位比共用电极56’的电压低的负极性的图像信号供给于数据线X’,将基于该负极性的图像信号的图像电压写入于像素电极55’的负极性写入。
控制电路30’,将作为第1电压的电压VSTL、与电位比该电压VSTL高的作为第2电压的电压VSTH,交替地供给于辅助电容线SC。
控制电路30’,对应于320行扫描线Y’(Y’1~Y’320),具备320个单位控制电路P’(P’1~P’320)。向各单位控制电路P’,供给电压VSTL、电压VSTH、和选择电压VSTL或电压VSTH的任一的极性控制信号POL。
单位控制电路P’,具备:对极性控制信号POL进行保持的锁存电路Q’,和相应于极性控制信号有选择地输出电压VSTL或VSTH的任一的选择电路R’
图13,是表示选择电路R’的电路构成的框图,表示作为用于传输门的开关元件使用了单沟道的开关晶体管的例。
选择电路R’,具备:由Pch的开关晶体管构成的Pch传输门RP’,和由Nch的开关晶体管构成的Nch传输门RN’。
在Pch传输门RP’的输入端子(源端子),连接电压VSTH,在Pch传输门RP’的控制端子(栅端子),连接锁存电路Q’的输出端子而输入极性控制信号POL。在Pch传输门RP’的输出端子(漏端子),连接辅助电容线SC。
通过在Pch传输门RP的输入端子连接电压VSTH,能够使栅-源间的电压VGS比在Nch传输门RN的输入端子连接电压VSTH的情况变得大,所以能够工作良好,而且也能够实现低导通电阻化与截止泄露的降低。
在Nch传输门RN’的输入端子(源端子),连接电压VSTL,在Nch传输门RN’的控制端子(栅端子),连接锁存电路Q’的输出端子而输入极性控制信号POL。在Nch传输门RN’的输出端子,连接辅助电容线SC。
通过在Nch传输门RN的输入端子连接电压VSTL,能够使栅-源间的电压VGS比采用Pch传输门RP的情况变得大,所以能够工作良好,而且也能够实现低导通电阻化与截止泄露的降低。
以上的选择电路R’,如以下地进行工作。
即,若从锁存电路Q’输出低电平的极性控制信号POL,则该低电平的极性控制信号POL,输入于Pch传输门RP’的控制端子。因此,Pch传输门RP’,变成导通状态。成为导通状态的Pch传输门RP’,将电压VSTH输出于辅助电容线SC。
另一方面,若从锁存电路Q’输出高电平的极性控制信号POL,则该高电平的极性控制信号POL,输入于Nch传输门RN’的控制端子。因此,Nch传输门RN’,变成导通状态。成为导通状态的Nch传输门RN’,将电压VSTL输出于辅助电容线SC。
这样在选择电路R’中,通过使用于传输门的开关元件单沟道化,相比于在选择电路R采用CMOS开关元件的情况能够减小电路面积。并且,通过设为在高电位的电压VSTH连接Pch的开关元件、并在低电位的电压VSTL连接Nch的开关元件的构成,使各自排他性地导通,由此选择电路R’能够仅通过1根的控制信号驱动,在采用CMOS开关元件的情况下必需的反相电路已无必要,所以能够实现进一步的电路面积的减少。
还有,电压VSTH、电压VSTL、和输入于前述第1、第2传输门的控制端子(栅端子)的极性控制信号POL的电位关系,满足栅高电压(极性控制信号POL的高电位)>电压VSTH>电压VSTL>栅低电压(极性控制信号POL的低电位)的关系。
在本实施方式中,前述各电压的设定是:例如,栅高电压(极性控制信号POL的高电位)设定为与后述的扫描线Y的高电压VGH相同的8V,栅低电压(极性控制信号POL的低电位)设定为与后述的扫描线Y的低电压VGL相同的-4V,电压VSTH设定为4V,电压VSTL设定为0V。
从而,在前述第1、第2传输门中,栅-源间的电压Vgs最大为8V。另一方面,锁存电路Q’的第1时钟控制反相器34等电路元件的栅-源间的电压Vgs最大为12V,所以第1、第2传输门的L长,能够为比构成锁存电路Q’的晶体管的L长小的值。在本实施方式中,相对于构成锁存电路Q’的晶体管的L长必需为6μm,选择电路R’的第1、第2传输门的L长能够降低至3分之2而为4μm。
因为能够缩短第1、第2传输门的L长,所以能够使第1、第2传输门低导通电阻化,能够减少串扰的发生。并且,如果不必降低电路的电压,则能够按第1、第2传输门被低导通电阻化、电路的电阻下降的量,使布线变细,所以能够减小电路面积。并且,通过减小L长,既能够实现低导通电阻化,也能够有助于低消耗电力化。并且,通过构成为如此的电压关系,即使将用于传输门的开关元件单沟道化也能够实现有效的低导通电阻化与开关元件的截止泄漏降低。
更优选:使电压VSTH、电压VSTL、和作为开关元件的栅电压施加于栅端子的极性控制信号POL的电位关系,满足栅高电压>电压VSTH-|Pch的传输门的阈值|>电压VSTL+|Nch的传输门的阈值|>栅低电压,由此各开关元件能够在阈值以下截止,所以能够可靠地防止截止泄漏。
还有,各电压的设定是:例如,栅高电压(极性控制信号POL的高电位)设定为与后述的电压VGH相同的8V,栅低电压(极性控制信号POL的低电位)设定为与后述的电压VGL相同的-4V,电压VSTH设定为4V,电压VSTL设定为0V。
以上的液晶装置1’,如以下地进行工作。
通过从扫描线驱动电路10’向320行的扫描线Y’(Y’1~Y’320)依次供给选择电压,使连接于各扫描线Y’的全部的TFT51’依次成为导通状态,依次选择各扫描线Y’所涉及的全部的像素50’。
接下来,同步于这些像素50’的选择,从数据线驱动电路20’向数据线X’,按每1水平行交替地供给正极性的图像信号、与负极性的图像信号。
接下来,从控制电路30’向辅助电容线SC选择性地供给电压VSTL或电压VSTH的任一。具体地说,在向320行的扫描线Y’之中选择的扫描线Y’所涉及的像素50’供给了正极性的图像信号的情况下,向选择的像素50’所涉及的辅助电容线SCp供给电压VSTH。另一方面,在向320行的扫描线Y’之中选择的扫描线Y’所涉及的像素50’供给了负极性的图像信号的情况下,向选择的像素50’所涉及的辅助电容线SCp供给电压VSTL。
即,相应于供给于像素50’的图像信号的极性,从控制电路30’向辅助电容线SC选择性地供给电压VSTL或电压VSTH的任一。
向各辅助电容线SC,在每1帧期间,交替地供给电压VSTL与电压VSTH。例如,在某1帧期间中向第p行的辅助电容线SCp(p,为满足1≤p≤320的整数)供给了电压VSTL的情况下,在接下来的1帧期间,向辅助电容线SCp供给电压VSTH。另一方面,在某1帧期间中向辅助电容线SCp供给了电压VSTH的情况下,在下一帧期间,向辅助电容线SCp供给电压VSTL。
并且,在相邻的辅助电容线SC,供给互不相同的电压。例如,在某1帧期间中向辅助电容线SCp供给了电压VSTL的情况下,在同一个1帧期间中,向第(p-1)行的辅助电容线SC(p-1)、与第(p+1)行的辅助电容线SC(p+1)供给电压VSTH。另一方面,在某1帧期间中向辅助电容线SCp供给了电压VSTH的情况下,在同一个1帧期间中,向辅助电容线SC(p-1)与辅助电容线SC(p+1)供给电压VSTL。
如此地,在将正极性的图像电压写入于像素电极55’之后,使辅助电容线SC的电压上升。因此,像素电极55’的电压,上升由于正极性的图像电压而上升的电压和由于相当于使辅助电容线SC的电压上升的量的电荷而上升的电压相合并的量。
另一方面,在将负极性的图像电压写入于像素电极55’之后,使辅助电容线SC的电压下降。因此,像素电极的电压,下降由于负极性的图像电压而降低了的电压和由于相当于使电容线的电压降低的量的电荷而降低了的电压相合并的量。
从而,通过使辅助电容线SC的电压变动,由此以共用电极56’的电压为基准而使像素电极55’的电压变动,能够增大施加于液晶的驱动电压的振幅。因而,即使减小图像电压的振幅,也能够确保施加于液晶的驱动电压的振幅,所以能够减小图像电压的振幅,降低消耗电力。
关于该驱动电压的工作,利用图14、图15进行说明。
图14,是第4实施方式中的液晶装置的正极性写入时的时序图。图15,是第4实施方式中的液晶装置的负极性写入时的时序图。
在图14、图16中,GATE(m),为320行的扫描线Y’之中第m行(m为满足1≤m≤320的整数)的扫描线Y’的电压,VST(m),为320行的电容线之中第m行的辅助电容线SC的电压。并且,SOURCE(n),为240列的数据线X’之中第n列(n为满足1≤n≤240的整数)的数据线的电压。并且,PIX(m,n),为对应于第m行的扫描线Y’、与第n列的数据线X’的交叉所设置的第m行第n列的像素具备的像素电极的电压,VST(m),为第m行第n列的像素具备的共用电极56’的电压。
首先,关于液晶装置的正极性写入时,利用图14进行说明。
在时刻t51,通过扫描线驱动电路10’,向第m行的扫描线Y’供给选择电压。于是,第m行的扫描线的电压GATE(m)上升,在时刻t52,成为电压VGH。由此,连接于第m行的扫描线的TFT全部变成导通状态。
在时刻t52,通过数据线驱动电路20’,向第n列的数据线X’供给正极性的图像信号。于是,第n列的数据线X’的电压SOURCE(n),逐渐升高,在时刻t54,成为电压VP8。
第n列的数据线X’的电压SOURCE(n),作为基于正极性的图像信号的图像电压,通过连接于第m行的扫描线Y’的导通状态的TFT51’,写入于第m行第n列的像素具备的像素电极55’。因此,第m行第n列的像素50’具备的像素电极55’的电压PIX(m,n),逐渐上升,在时刻t54,成为与第n列的数据线X’的电压SOURCE(n)相同电位的电压VP8。
在时刻t55,停止通过扫描线驱动电路10’向第m行的扫描线Y’供给选择电压。于是,第m行的扫描线Y’的电压GATE(m)下降,在时刻t56,成为电压VGL。由此,连接于第m行的扫描线Y’的TFT51’全部变成截止状态。
同时,通过控制电路30’,将使辅助电容线SC的电压升高的电压供给于第m行的辅助电容线SC。于是,第m行的辅助电容线SC的电压VST(m),逐渐上升,在时刻t57,成为电压VSTH。
若第m行的辅助电容线SC的电压VST(m)上升,则在第m行的辅助电容线SC所涉及的全部的像素50’中,相当于该升高的量的电荷分配在存储电容53’与像素电容54’之间。因此,第m行第n列的像素50’具备的像素电极55’的电压PIX(m,n),逐渐升高,在时刻t57,成为电压VP9。
接下来,关于液晶装置的负极性写入时,利用图15进行说明。
在时刻t61,通过扫描线驱动电路10’,向第m行的扫描线Y’供给选择电压。于是,第m行的扫描线Y’的电压GATE(m)上升,在时刻t62,成为电压VGH。由此,连接于第m行的扫描线Y’的TFT全部变成导通状态。
在时刻t62,通过数据线驱动电路20’,向第n列的数据线X’供给负极性的图像信号。于是,第n列的数据线X’的电压SOURCE(n),逐渐降低,在时刻t64,成为电压VP11。
第n列的数据线X’的电压SOURCE(n),作为基于负极性的图像信号的图像电压,通过连接于第m行的扫描线Y’的导通状态的TFT,写入于第m行第n列的像素50’具备的像素电极55’。因此,第m行第n列的像素50’具备的像素电极55’的电压PIX(m,n),逐渐降低,在时刻t64,成为与第n列的数据线X’的电压SOURCE(n)相同电位的电压VP11。
在时刻t65,停止通过扫描线驱动电路10’向第m行的扫描线Y’供给选择电压。于是,第m行的扫描线Y’的电压GATE(m)下降,在时刻t66,成为电压VGL。由此,连接于第m行的扫描线Y’的TFT全部变成截止状态。
同时,通过控制电路30’,将使辅助电容线SC的电压降低的电压供给于第m行的辅助电容线SC。于是,第m行的辅助电容线SC的电压VST(m),逐渐降低,在时刻t67,成为电压VSTL。
若第m行的辅助电容线SC的电压VST(m)下降,则在第m行的辅助电容线SC所涉及的全部的像素50’中,相当于该下降的量的电荷分配在存储电容53’与像素电容54’之间。因此,第m行第n列的像素50’具备的像素电极55’的电压PIX(m,n),逐渐下降,在时刻t67,成为电压VP10。
变形例
本发明并不限定于上述的各实施方式,在能够达到本发明的目的的范围内的变形、改良等包括于本发明。
例如,虽然在上述的各实施方式中,具备320行的扫描线Y、与240列的数据线X,但是并不限于此,例如,也可以具备480行的扫描线Y、与640列的数据线X。
并且,虽然在上述的各实施方式中,进行透射型的显示,但是并不限于此,例如,也可以进行兼具利用来自背光源41的光的透射型显示、与利用外光的反射光的反射型显示的半透射半反射型的显示。
并且,虽然在上述的各实施方式中,作为TFT设置了由低温多晶硅构成的TFT51,但是并不限于此,例如也可以设置由非晶硅构成的TFT。
并且,虽然在上述的各实施方式中,在共用电极56之上形成第2绝缘膜64,并在该第2绝缘膜64之上形成了像素电极55,但是并不限于此,例如,也可以在像素电极55之上形成第2绝缘膜64,并在该第2绝缘膜64之上形成共用电极56。
并且,虽然在上述的各实施方式中,液晶以FFS模式进行工作,但是并不限于此,也可以例如以IPS模式进行工作。
并且,虽然在上述的各实施方式中,每1水平行地分割设置共用电极56,但是并不限于此,例如,也可以每2水平行、每3水平行地进行分割设置。
在此,例如,在每2水平行地分割设置共用电极56的情况下,控制电路30,按连接于各共用电极56的每2条共用线Z,交替地供给电压VCOML与电压VCOMH。并且,数据线驱动电路20,按对应于共用电极56的每2水平行交替地进行正极性写入与负极性写入。
应用例
接下来,关于应用了上述的第1实施方式中的液晶装置1的电子设备进行说明。
图16,是表示应用了液晶装置1的便携电话机的构成的立体图。作为电子设备的便携电话机3000,具备多个操作按键3001及滚动键3002、以及液晶装置1。通过操作滚动键3002,显示于液晶装置1的画面滚动(滚动)。
还有,作为应用液晶装置1的电子设备,除了示于图16的之外,可举出个人计算机,信息便携终端,数字照相机,液晶电视机,取景器型、监视器直视型的磁带录像机,汽车导航装置,寻呼机,电子笔记本,计算器,文字处理机,工作站,可视电话机,POS终端,具备有触摸面板的设备等。而且,作为这些各种电子设备的显示部,可以应用前述的液晶装置。

Claims (8)

1.一种液晶装置,具备:
多条扫描线,
与前述扫描线交叉的多条数据线,
对应于前述多条扫描线与前述多条数据线的交叉地设置的多个像素电极,
对应于前述像素电极地设置、与前述像素电极或连接于像素电极的电极层之间形成电容的电容电极,
将第1电压和电位比前述第1电压高的第2电压交替供给于前述电容电极的控制电路,
将对前述扫描线进行选择的扫描线选择电压依次供给于前述多条扫描线的扫描线驱动电路,和
在前述扫描线被选择时将电位比前述第1电压高的正极性的图像信号和电位比前述第2电压低的负极性的图像信号交替供给于前述多条数据线的数据线驱动电路;其特征在于,
前述控制电路,具备:
交替选择前述第1电压和前述第2电压向前述电容电极输出的选择电路,和
向前述选择电路输出选择信号的选择信号输出电路;
前述第1电压比前述选择信号的低电位高,第2电压比前述选择信号的高电位低。
2.按照权利要求1所述的液晶装置,其特征在于:
具备夹持液晶的一对基板;
前述控制电路由形成于前述基板上的晶体管构成;
构成前述选择电路的晶体管的栅-源间电位,比构成前述选择信号输出电路的晶体管的栅-源间电位低。
3.按照权利要求1所述的液晶装置,其特征在于:
具备夹持液晶的一对基板;
前述控制电路由形成于前述基板上的晶体管构成;
构成前述选择电路的晶体管的栅长,比构成前述选择信号输出电路的晶体管的栅长短。
4.按照权利要求1~3中的任何一项所述的液晶装置,其特征在于:
前述电容电极是共用电极。
5.按照权利要求1~3中的任何一项所述的液晶装置,其特征在于:
前述电容电极是辅助电容电极。
6.按照权利要求4所述的液晶装置,其特征在于,还具备:
具有前述多条扫描线、前述多条数据线、对应于前述多条扫描线与前述多条数据线的交叉地设置的多个像素电极、和与该像素电极对向设置的共用电极的第1基板,
与前述第1基板对向配置的第2基板,和
设置于前述第1基板与前述第2基板之间的液晶;
前述液晶装置,在通过前述控制电路将前述第1电压供给于前述共用电极之后,通过前述扫描线驱动电路将前述选择电压供给于前述扫描线,并通过前述数据线驱动电路将前述正极性的图像信号供给于前述数据线;
在通过前述控制电路将前述第2电压供给于前述共用电极之后,通过前述扫描线驱动电路将前述选择电压供给于前述扫描线,并通过前述数据线驱动电路将前述负极性的图像信号供给于前述数据线。
7.按照权利要求5所述的液晶装置,其特征在于,具备:
具有前述多条扫描线、前述多条数据线、对应于前述多条扫描线与前述多条数据线的交叉地设置的多个像素电极、和与该像素电极对向设置的共用电极的第1基板,
与前述第1基板对向配置的第2基板,
设置于前述第1基板与前述第2基板之间的液晶,和
在前述扫描线被选择时将电位比前述第1电压高的正极性的图像信号和电位比前述第2电压低的负极性的图像信号交替供给于前述多条数据线的数据线驱动电路;
前述控制电路,若在前述扫描线为导通电位的情况下前述数据线的电位对应于正极性的图像信号的写入,则在前述扫描线跃迁为截止电位之后,向前述辅助电容电极供给前述第2电压;另一方面,若在该导通电位时前述数据线的电位对应于负极性的图像信号的写入,则在前述扫描线跃迁为截止电位之后,向前述辅助电容电极供给前述第1电压。
8.一种电子设备,其特征在于:
具备权利要求1~7中的任何一项所述的液晶装置。
CN2008101319362A 2007-06-29 2008-06-27 液晶装置及电子设备 Expired - Fee Related CN101334983B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007171633A JP4241858B2 (ja) 2006-07-03 2007-06-29 液晶装置、および電子機器
JP171633/2007 2007-06-29

Publications (2)

Publication Number Publication Date
CN101334983A CN101334983A (zh) 2008-12-31
CN101334983B true CN101334983B (zh) 2011-06-15

Family

ID=40197547

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101319362A Expired - Fee Related CN101334983B (zh) 2007-06-29 2008-06-27 液晶装置及电子设备

Country Status (4)

Country Link
US (1) US8456400B2 (zh)
KR (1) KR100968720B1 (zh)
CN (1) CN101334983B (zh)
TW (1) TWI397893B (zh)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4415393B2 (ja) * 2006-09-26 2010-02-17 エプソンイメージングデバイス株式会社 駆動回路、液晶装置、電子機器、および液晶装置の駆動方法
JP5646162B2 (ja) * 2009-01-23 2014-12-24 三菱電機株式会社 薄膜トランジスタアレイ基板、その製造方法、及び液晶表示装置
KR101785992B1 (ko) 2009-07-24 2017-10-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP5512698B2 (ja) * 2009-12-11 2014-06-04 シャープ株式会社 表示パネル、液晶表示装置、および、駆動方法
WO2011074393A1 (en) 2009-12-18 2011-06-23 Semiconductor Energy Laboratory Co., Ltd. Method for driving liquid crystal display device
WO2011077925A1 (en) 2009-12-25 2011-06-30 Semiconductor Energy Laboratory Co., Ltd. Method for driving liquid crystal display device
KR101127590B1 (ko) * 2010-03-29 2012-03-23 삼성모바일디스플레이주식회사 Als 드라이버 회로, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법
US9230994B2 (en) 2010-09-15 2016-01-05 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP2014032399A (ja) 2012-07-13 2014-02-20 Semiconductor Energy Lab Co Ltd 液晶表示装置
KR20140013931A (ko) 2012-07-26 2014-02-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치
KR102148549B1 (ko) * 2012-11-28 2020-08-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
US9594281B2 (en) 2012-11-30 2017-03-14 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
KR102055132B1 (ko) * 2012-12-21 2019-12-12 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
JP2014167619A (ja) 2013-01-30 2014-09-11 Japan Display Inc 表示装置、表示装置の駆動方法及び電子機器
US9626046B2 (en) * 2013-09-24 2017-04-18 Apple Inc. Devices and methods for reduction of display to touch crosstalk
JP6475947B2 (ja) * 2014-09-30 2019-02-27 株式会社ジャパンディスプレイ 液晶表示装置
US9933903B2 (en) * 2014-10-02 2018-04-03 Semiconductor Energy Laboratory Co., Ltd. Input device and input/output device
US20180056086A1 (en) * 2015-03-18 2018-03-01 Mor Research Applications Ltd. Percutaneous modification of vascular extracellular matrix to prevent and treat vascular restenosis
CN108073007B (zh) * 2016-11-10 2021-08-13 元太科技工业股份有限公司 像素阵列
CN109426041B (zh) * 2017-08-21 2020-11-10 京东方科技集团股份有限公司 一种阵列基板及显示装置
CN107765483B (zh) * 2017-10-26 2021-02-09 惠科股份有限公司 显示面板及其应用的显示装置
JP7169203B2 (ja) * 2019-01-16 2022-11-10 株式会社ジャパンディスプレイ 表示装置

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2653099B2 (ja) * 1988-05-17 1997-09-10 セイコーエプソン株式会社 アクティブマトリクスパネル,投写型表示装置及びビューファインダー
JPH07104246A (ja) 1993-09-30 1995-04-21 Sony Corp 液晶表示装置
JP3518851B2 (ja) * 1999-02-23 2004-04-12 シャープ株式会社 アクティブマトリクス基板の駆動方法
JP2001194685A (ja) 2000-01-06 2001-07-19 Hitachi Ltd 液晶表示装置
JP2002221941A (ja) 2001-01-25 2002-08-09 Hitachi Ltd 液晶表示装置、及び液晶表示装置を用いた画像表示装置
KR100828225B1 (ko) * 2000-12-07 2008-05-07 가부시키가이샤 히타치세이사쿠쇼 반도체집적회로, 액정구동장치 및 액정표시 시스템
JP3832240B2 (ja) 2000-12-22 2006-10-11 セイコーエプソン株式会社 液晶表示装置の駆動方法
KR100796792B1 (ko) * 2001-06-02 2008-01-22 삼성전자주식회사 액정 표시 장치 및 이의 구동 방법
JP3791354B2 (ja) * 2001-06-04 2006-06-28 セイコーエプソン株式会社 演算増幅回路、駆動回路、及び駆動方法
JP3891008B2 (ja) 2002-03-05 2007-03-07 株式会社日立製作所 表示装置及び情報機器
JP2004086146A (ja) * 2002-06-27 2004-03-18 Fujitsu Display Technologies Corp 液晶表示装置の駆動方法及び駆動制御回路、及びそれを備えた液晶表示装置
JP4366914B2 (ja) 2002-09-25 2009-11-18 日本電気株式会社 表示装置用駆動回路及びそれを用いた表示装置
KR100652215B1 (ko) 2003-06-27 2006-11-30 엘지.필립스 엘시디 주식회사 액정표시장치
JP2005049849A (ja) 2003-07-11 2005-02-24 Toshiba Matsushita Display Technology Co Ltd 表示装置
JP3879716B2 (ja) * 2003-07-18 2007-02-14 セイコーエプソン株式会社 表示ドライバ、表示装置及び駆動方法
JP2005062396A (ja) 2003-08-11 2005-03-10 Sony Corp 表示装置及びその駆動方法
JP2005300948A (ja) 2004-04-13 2005-10-27 Hitachi Displays Ltd 表示装置及びその駆動方法
JP2006078920A (ja) 2004-09-13 2006-03-23 Sony Corp 表示装置および表示装置の駆動方法
JP4096943B2 (ja) * 2004-12-21 2008-06-04 セイコーエプソン株式会社 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法
JP4196999B2 (ja) * 2005-04-07 2008-12-17 エプソンイメージングデバイス株式会社 液晶表示装置の駆動回路、液晶表示装置、液晶表示装置の駆動方法、および電子機器
TWI271685B (en) * 2005-09-23 2007-01-21 Chunghwa Picture Tubes Ltd Common voltage modification circuit and the method thereof
JP4012922B2 (ja) 2005-12-26 2007-11-28 株式会社 日立ディスプレイズ 液晶表示装置の駆動方法

Also Published As

Publication number Publication date
CN101334983A (zh) 2008-12-31
KR20090004514A (ko) 2009-01-12
TWI397893B (zh) 2013-06-01
TW200919432A (en) 2009-05-01
US20090015533A1 (en) 2009-01-15
US8456400B2 (en) 2013-06-04
KR100968720B1 (ko) 2010-07-08

Similar Documents

Publication Publication Date Title
CN101334983B (zh) 液晶装置及电子设备
CN101101423B (zh) 液晶装置、其驱动方法及电子设备
CN100549774C (zh) 驱动电路、液晶装置、电子设备、和液晶装置的驱动方法
CN100481194C (zh) 有源矩阵显示器件及其驱动方法
US7948461B2 (en) Image display device
JP4277894B2 (ja) 電気光学装置、駆動回路および電子機器
US6771241B2 (en) Active matrix type display device
CN103869562A (zh) 液晶显示装置
CN1333298C (zh) 显示装置
CN104103242A (zh) 显示器件以及包含显示器件的电子器件
US7986376B2 (en) Liquid crystal display device
JP4241858B2 (ja) 液晶装置、および電子機器
CN104064154B (zh) 液晶面板的电路结构及液晶面板的驱动方法
CN102543007A (zh) 移位单元、移位装置和液晶显示器
CN100443964C (zh) 液晶显示面板及其显示方法
JP5046230B2 (ja) 液晶装置、および電子機器
US20090059106A1 (en) Liquid crystal device, driving method of liquid crystal device, integrated circuit device for driving liquid crystal device, and electronic apparatus
JP5224735B2 (ja) 液晶装置、および電子機器
JP2008040202A (ja) 電気光学装置、駆動回路および電子機器
JP2007327996A (ja) 電気光学装置、駆動回路および電子機器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: NANKAI UNIVERSITY

Free format text: FORMER OWNER: SANYO EPSON IMAGING DEVICES CO.

Effective date: 20100729

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: NAGANO-KEN, JAPAN TO: TOKYO-DU, JAPAN

TA01 Transfer of patent application right

Effective date of registration: 20100729

Address after: Tokyo, Japan

Applicant after: Sony Corp.

Address before: Nagano

Applicant before: Sanyo Epson Imaging Devices Co.

C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: NIPPON DISPLAY CO., LTD.

Free format text: FORMER OWNER: SONY CORPORATION

Effective date: 20121115

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20121115

Address after: Aichi

Patentee after: Japan display West Co.,Ltd.

Address before: Tokyo, Japan

Patentee before: Sony Corp.

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110615

Termination date: 20190627

CF01 Termination of patent right due to non-payment of annual fee