WO2023166376A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2023166376A1
WO2023166376A1 PCT/IB2023/051512 IB2023051512W WO2023166376A1 WO 2023166376 A1 WO2023166376 A1 WO 2023166376A1 IB 2023051512 W IB2023051512 W IB 2023051512W WO 2023166376 A1 WO2023166376 A1 WO 2023166376A1
Authority
WO
WIPO (PCT)
Prior art keywords
transistor
circuit
bit line
potential
wiring
Prior art date
Application number
PCT/IB2023/051512
Other languages
English (en)
French (fr)
Inventor
岡本佑樹
大貫達也
Original Assignee
株式会社半導体エネルギー研究所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社半導体エネルギー研究所 filed Critical 株式会社半導体エネルギー研究所
Publication of WO2023166376A1 publication Critical patent/WO2023166376A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • G11C5/04Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/06Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/12Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines

Definitions

  • One embodiment of the present invention relates to a semiconductor device.
  • a technical field of one embodiment of the invention disclosed in this specification and the like relates to an object, a method, a driving method, or a manufacturing method.
  • one aspect of the invention relates to a process, machine, manufacture, or composition of matter. Therefore, more specifically, the technical fields of one embodiment of the present invention disclosed in this specification and the like include semiconductor devices, display devices, light-emitting devices, power storage devices, optical devices, imaging devices, lighting devices, arithmetic devices, Examples include control devices, storage devices, input devices, output devices, input/output devices, signal processing devices, computers, electronic devices, methods of driving them, and methods of manufacturing them.
  • a CPU is an assembly of semiconductor elements, each of which has a semiconductor integrated circuit formed into chips by processing a semiconductor wafer, and in which electrodes serving as connection terminals are formed.
  • circuits such as LSIs, CPUs, and memories are mounted on circuit boards (for example, printed wiring boards) and used as one of the components of various electronic devices.
  • a technique for forming a transistor using a semiconductor thin film formed on a substrate having an insulating surface is attracting attention.
  • the transistor is widely applied to electronic devices such as integrated circuits (ICs) and image display devices (also simply referred to as display devices).
  • ICs integrated circuits
  • image display devices also simply referred to as display devices.
  • Silicon-based semiconductor materials are widely known as semiconductor thin films applicable to transistors, but oxide semiconductors are attracting attention as other materials.
  • Patent Document 1 discloses a low power consumption CPU or the like that utilizes a characteristic that leakage current of a transistor including an oxide semiconductor is small.
  • Patent Document 2 discloses a memory device or the like that can retain stored data for a long period of time by taking advantage of the low leakage current characteristic of a transistor including an oxide semiconductor.
  • Patent Document 3 discloses a technique for increasing the density of integrated circuits.
  • An object of one embodiment of the present invention is to provide a semiconductor device that can be highly integrated. Another object is to provide a semiconductor device whose manufacturing cost can be reduced. Another object is to provide a semiconductor device with low power consumption. Another object is to provide a semiconductor device whose operation speed can be increased. Another object is to provide a semiconductor device that can be miniaturized. Another object is to provide a novel semiconductor device.
  • One embodiment of the present invention includes a first circuit, a second circuit, a third circuit, a fourth circuit, a first wiring, a second wiring, a third wiring, a fourth wiring, and a fifth wiring. and wherein the first circuit is electrically connected to the second circuit via the first wiring, and the first circuit is electrically connected to the fourth circuit via each of the third wiring and the fourth wiring.
  • the second circuit is electrically connected to the third circuit through the fifth wiring, and the first circuit is connected to the first wiring, the second wiring, the third wiring, and the fourth wiring.
  • the third circuit has a function of holding a potential corresponding to the first data, and the second circuit has a function of holding a potential corresponding to the first data.
  • the 4 circuit is a semiconductor device having a function of outputting a potential corresponding to the first data or the second data according to the potential difference between the third wiring and the fourth wiring.
  • the first circuit includes a first transistor, a second transistor, a third transistor, a fourth transistor, and a fifth transistor, and the first transistor is connected to the first wiring.
  • the second transistor has a function of making a conductive state or a non-conductive state between the first wiring and the third wiring, and a function of making a conductive state or a non-conductive state between the first wiring and the third wiring.
  • the third transistor has a function of making the second wiring and the fourth wiring conductive or non-conductive
  • the fourth transistor has a function of precharging the first wiring
  • the fifth transistor has a function of It can have a function of precharging the second wiring.
  • the first circuit includes a first transistor, a second transistor, a third transistor, a first capacitor, and a second capacitor, and the first transistor is connected to the first wiring.
  • the second transistor has a function of making a conductive state or a non-conductive state between the first wiring and the third wiring, and a function of making a conductive state or a non-conductive state between the first wiring and the third wiring.
  • the 3-transistor has a function of making a conductive state or a non-conductive state between the second wiring and the fourth wiring
  • the first capacitor has a function of changing the potential of the first wiring
  • the second capacitor has a function of changing the potential of the first wiring. , having a function of changing the potential of the second wiring.
  • the first circuit includes a first transistor, a second transistor, and a third transistor, and the first transistor is in a conductive state or a state between the first wiring and the second wiring.
  • the second transistor has a function of making a conductive state or a non-conductive state between the first wiring and the third wiring
  • the third transistor has a function of making the second wiring and the fourth wiring non-conductive.
  • the fourth circuit includes a sixth transistor and a seventh transistor, and the sixth transistor has a function of precharging the third wiring. and the seventh transistor has a function of precharging the fourth wiring.
  • the fourth circuit is provided on the substrate, the first circuit and the second circuit are provided on a first layer arranged on the substrate, and
  • the three circuits may be provided in each of a plurality of second layers disposed on a substrate, the substrate including Si transistors, and each of the first layer and the plurality of second layers including OS transistors. .
  • One embodiment of the present invention can provide a semiconductor device that can be highly integrated. Alternatively, a semiconductor device whose manufacturing cost can be reduced can be provided. Alternatively, a semiconductor device with low power consumption can be provided. Alternatively, a semiconductor device whose operation speed can be increased can be provided. Alternatively, a semiconductor device that can be miniaturized can be provided. Alternatively, a novel semiconductor device can be provided.
  • FIG. 1 is a circuit diagram illustrating a configuration example of a semiconductor device.
  • FIG. 2 is a schematic diagram illustrating a configuration example of a semiconductor device.
  • FIG. 3A is a schematic diagram illustrating a configuration example of a semiconductor device.
  • 5A and 5B are circuit diagrams illustrating configuration examples of the semiconductor device.
  • FIG. 6 is a timing chart for explaining an operation example of the semiconductor device.
  • FIG. 7 is a timing chart for explaining an operation example of the semiconductor device.
  • FIG. 8 is a block diagram illustrating a configuration example of a semiconductor device.
  • FIG. 9A and 9B are schematic diagrams for explaining a configuration example of a semiconductor device.
  • FIG. 10 is a schematic diagram illustrating a configuration example of a computer.
  • FIG. 11A is a flowchart illustrating an operation example of the computer.
  • 11B and 11C are schematic diagrams for explaining an operation example of the computer.
  • FIG. 12 is a circuit diagram illustrating a configuration example of a semiconductor device.
  • FIG. 13 is a timing chart for explaining an operation example of the semiconductor device.
  • FIG. 14 is a timing chart illustrating an operation example of the semiconductor device.
  • FIG. 15 is a circuit diagram illustrating a configuration example of a semiconductor device.
  • 16A and 16B are circuit diagrams illustrating configuration examples of semiconductor devices.
  • FIG. 17 is a timing chart for explaining an operation example of the semiconductor device.
  • FIG. 18 is a timing chart for explaining an operation example of the semiconductor device.
  • FIG. 19A is a top view showing an example of a semiconductor device.
  • 19B to 19D are cross-sectional views illustrating examples of semiconductor devices.
  • 20A and 20B are schematic diagrams illustrating an example of a semiconductor device.
  • 21A and 21B are diagrams illustrating an example of an electronic component.
  • 22A to 22E are schematic diagrams illustrating an example of a storage device.
  • 23A to 23H are diagrams illustrating examples of electronic devices.
  • 24A and 24B are diagrams illustrating examples of electronic devices.
  • FIG. 25 is a diagram showing an example of space equipment.
  • FIG. 26 is a diagram showing an example of a storage system applicable to data centers.
  • a semiconductor device is a device that utilizes semiconductor characteristics, such as a circuit including a semiconductor element (eg, a transistor, a diode, or a photodiode), or a device having the same circuit. It also refers to all devices that can function by utilizing semiconductor characteristics. For example, an integrated circuit, a chip with an integrated circuit, or an electronic component containing a chip in a package is an example of a semiconductor device. Further, for example, a memory device, a display device, a light-emitting device, a lighting device, an electronic device, or the like itself may be a semiconductor device and include a semiconductor device.
  • semiconductor characteristics such as a circuit including a semiconductor element (eg, a transistor, a diode, or a photodiode), or a device having the same circuit. It also refers to all devices that can function by utilizing semiconductor characteristics.
  • an integrated circuit, a chip with an integrated circuit, or an electronic component containing a chip in a package is an example of a
  • connection relationships other than those shown in the drawings or the text are not limited to the predetermined connection relationships, such as the connection relationships shown in the drawings or the text, but are also disclosed in the drawings or the text.
  • X and Y are assumed to be objects (eg, devices, elements, circuits, wiring, electrodes, terminals, conductive films, layers, etc.).
  • X and Y are electrically connected is an element that enables electrical connection between X and Y (for example, switch, transistor, capacitive element, inductor, resistive element, diode, display devices, light emitting devices, or loads) can be connected between X and Y.
  • an element that enables electrical connection between X and Y for example, switch, transistor, capacitive element, inductor, resistive element, diode, display devices, light emitting devices, or loads
  • a circuit eg, logic circuit (eg, inverter, NAND circuit, NOR circuit, etc.) that enables functional connection between X and Y).
  • a signal conversion circuit for example, a digital-to-analog conversion circuit, an analog-to-digital conversion circuit, or a gamma correction circuit
  • a potential level conversion circuit for example, a power supply circuit (for example, a booster circuit, a step-down circuit, etc.), or a signal potential level level shifter circuit, etc.
  • voltage source current source
  • switching circuit for example, a booster circuit, a step-down circuit, etc.
  • amplifier circuit for example, a circuit that can increase the signal amplitude or current amount, operational amplifier, differential amplifier circuit, source follower circuit, buffer circuit, etc.
  • signal generator circuit storage circuit, or control circuit
  • X and Y are electrically connected, it means that X and Y are electrically connected (that is, another element or another circuit is interposed), and the case where X and Y are directly connected (that is, the case where X and Y are connected without another element or another circuit between them). (if any).
  • X and Y the source (or the first terminal, etc.) and the drain (or the second terminal, etc.) of the transistor are electrically connected to each other, and X, the source of the transistor (or the 1 terminal, etc.), the drain of the transistor (or the second terminal, etc.), and are electrically connected in the order of Y.”
  • the source (or first terminal, etc.) of the transistor is electrically connected to X
  • the drain (or second terminal, etc.) of the transistor is electrically connected to Y
  • X the source of the transistor (or the first terminal, etc.), the drain of the transistor (or the second terminal, etc.), and Y are electrically connected in that order.
  • X is electrically connected to Y through the source (or first terminal, etc.) and drain (or second terminal, etc.) of the transistor
  • X is the source (or first terminal, etc.) of the transistor; terminal, etc.), the drain of the transistor (or the second terminal, etc.), and Y are provided in this connection order.
  • the source (or the first terminal, etc.) and the drain (or the second terminal, etc.) of the transistor can be distinguished by defining the order of connection in the circuit configuration.
  • the technical scope can be determined.
  • these expression methods are examples, and are not limited to these expression methods.
  • X and Y are assumed to be objects (for example, devices, elements, circuits, wiring, electrodes, terminals, conductive films, layers, etc.).
  • circuit diagram shows independent components electrically connected to each other, if one component has the functions of multiple components.
  • one component has the functions of multiple components
  • the term "electrically connected" in this specification and the like includes such a case where one conductive film functions as a plurality of constituent elements.
  • a “resistive element” can be, for example, a circuit element or wiring having a resistance value higher than 0 ⁇ . Therefore, in this specification and the like, the “resistive element” includes, for example, a wiring having a resistance value, a transistor, a diode, or a coil through which current flows between the source and the drain. Therefore, the term “resistive element” can be replaced with terms such as “resistance”, "load”, or "region having a resistance value”. Conversely, the terms “resistor”, “load”, or “region having a resistance value” can be interchanged with terms such as, for example, “resistive element”.
  • the resistance value can be, for example, preferably 1 m ⁇ or more and 10 ⁇ or less, more preferably 5 m ⁇ or more and 5 ⁇ or less, still more preferably 10 m ⁇ or more and 1 ⁇ or less. Also, for example, it may be 1 ⁇ or more and 1 ⁇ 10 9 ⁇ or less.
  • the resistance value of the resistance element may be determined depending on the length of the wiring.
  • the resistance element may use a conductor having a resistivity different from that of the conductor used as the wiring.
  • the resistance value of the resistance element may be determined by doping impurities into the semiconductor.
  • the term “capacitance element” refers to, for example, a circuit element having a capacitance value higher than 0 F, a wiring region having a capacitance value higher than 0 F, a parasitic capacitance, or It can be a gate capacitance of a transistor or the like. Therefore, in this specification and the like, the term “capacitor” is not limited to a circuit element including a pair of electrodes and a dielectric material included between the electrodes.
  • the “capacitive element” includes, for example, parasitic capacitance generated between wirings, or gate capacitance generated between one of the source or drain of a transistor and the gate.
  • capacitor element terms such as “capacitance element”, “parasitic capacitance”, and “gate capacitance” can be replaced with terms such as “capacitance”.
  • capacitor shall be interchangeable with terms such as, for example, “capacitance element”, “parasitic capacitance”, or “gate capacitance”.
  • a pair of electrodes in the “capacitance” can be replaced with, for example, a "pair of conductors", a “pair of conductive regions", or a “pair of regions”.
  • the value of the capacitance can be, for example, 0.05 fF or more and 10 pF or less. Also, for example, it may be 1 pF or more and 10 ⁇ F or less.
  • a transistor includes a gate (also referred to as a gate terminal, a gate region, or a gate electrode), a source (also referred to as a source terminal, a source region, or a source electrode), and a drain (a drain terminal, a drain region, or a source electrode). or drain electrode).
  • the transistor has a region where a channel is formed between the drain and the source (also referred to as a channel formation region).
  • a transistor can pass a current between a source and a drain through a channel formation region. Note that the channel formation region is a region through which current mainly flows.
  • the gate is a control terminal between the source and the drain that controls the amount of current flowing through the channel formation region.
  • the two terminals functioning as source or drain are the input and output terminals of the transistor.
  • One of the two input/output terminals functions as a source and the other as a drain, depending on the conductivity type (n-channel type or p-channel type) of the transistor and the level of potentials applied to the three terminals of the transistor. Further, for example, when the direction of current changes during circuit operation, the function as a source and the function as a drain may be interchanged. Therefore, in this specification and the like, the terms “source” and “drain” can be used interchangeably. Further, in this specification and the like, when describing the connection relationship of a transistor, “one of the source or the drain” (or the first electrode or the first terminal) or “the other of the source or the drain” (or the second electrode, or second terminal) is used.
  • a transistor may have a back gate in addition to the above three terminals depending on its structure.
  • one of the gate and back gate of the transistor may be referred to as a first gate
  • the other of the gate and back gate of the transistor may be referred to as a second gate.
  • the terms "gate” and “backgate” may be used interchangeably for the same transistor.
  • each gate may be referred to as, for example, a first gate, a second gate, or a third gate in this specification and the like.
  • a multi-gate transistor having two or more gate electrodes can be used as a transistor.
  • a transistor with a multi-gate structure has a structure in which a plurality of transistors are connected in series because channel formation regions are connected in series. Therefore, in a transistor with a multi-gate structure, off-state current can be reduced and the breakdown voltage (reliability) of the transistor can be improved.
  • the multi-gate transistor operates in the saturation region, even if the voltage between the drain and the source changes, the current between the drain and the source does not change much and the slope is flat. ⁇ Current characteristics can be obtained.
  • a transistor with a flat-slope voltage-current characteristic can realize an ideal current source circuit or an active load with a very high resistance. As a result, a transistor having voltage-current characteristics with a flat slope can realize, for example, a differential circuit or a current mirror circuit with good characteristics.
  • the circuit element may have a plurality of circuit elements.
  • the resistor includes two or more resistors electrically connected in series.
  • the capacitor includes the case where two or more capacitors are electrically connected in parallel.
  • the transistor is formed by electrically connecting two or more transistors in series and by electrically connecting the gates of the respective transistors. including cases where Similarly, for example, when one switch is described on the circuit diagram, the switch has two or more transistors, and the two or more transistors are electrically connected in series or in parallel. It includes the case where the transistors are connected and the gates of the respective transistors are electrically connected.
  • node may be used as “terminal”, “wiring”, “electrode”, “conductive layer”, “conductor”, or “ It can be rephrased as “impurity region”. Also, for example, a “terminal” or “wiring” can be rephrased as a “node”.
  • Voltage means a potential difference from a reference potential.
  • ground potential is used as a reference potential
  • potential can be rephrased as “potential.” Note that the ground potential does not necessarily mean 0V. Also, potentials are relative. That is, when the reference potential changes, for example, the potential applied to the wiring, the potential applied to the circuit, or the potential output from the circuit also changes.
  • high-level potential also referred to as “high-level potential”, “H potential”, or “H”
  • low-level potential also referred to as “low-level potential”, “L potential”, or The term “L”
  • high-level potential also referred to as “high-level potential”, “H potential”, or “H”
  • low-level potential also referred to as “low-level potential”, “L potential”, or The term “L”
  • the term “current” refers to a charge transfer phenomenon (electrical conduction).
  • electrical conduction of positively charged bodies occurs can be rephrased as “electrical conduction of negatively charged bodies occurs in the opposite direction”. Therefore, in this specification and the like, unless otherwise specified, the term “electric current” refers to a charge transfer phenomenon (electrical conduction) associated with the movement of carriers. Examples of carriers here include electrons, holes, anions, cations, complex ions, and the like. Note that the carrier differs depending on the current-flowing system (for example, semiconductor, metal, electrolyte, or in vacuum).
  • the “direction of current” in a wiring or the like is defined as the direction in which positive carriers move, and is described as a positive amount of current.
  • the direction in which negative carriers move is opposite to the direction of the current, and is represented by the amount of negative current. Therefore, in this specification and the like, when there is no indication as to whether the current is positive or negative (or the direction of the current), for example, statements such as “a current flows from the element A to the element B" should be interpreted as "a current flows from the element B to the element A.” It can be rephrased as "flowing”. Also, for example, a description such as "a current is input to the element A” can be rephrased as "a current is output from the element A”.
  • the ordinal numbers “first”, “second”, and “third” are added to avoid confusion of constituent elements. Therefore, the number of components is not limited. Also, the order of the components is not limited. For example, a component referred to as “first” in one of the embodiments such as this specification is a component referred to as “second” in other embodiments or claims. It is also possible. Further, for example, a component referred to as “first” in one embodiment of this specification may be omitted in another embodiment or claims.
  • electrode B on insulating layer A does not necessarily mean that electrode B is formed on insulating layer A in direct contact, and another component is provided between insulating layer A and electrode B. Do not exclude what is included.
  • Electrode B overlapping insulating layer A is not limited to the state in which electrode B is formed on insulating layer A.
  • the expression “electrode B overlapping the insulating layer A” means, for example, a state in which the electrode B is formed under the insulating layer A, or a state in which the electrode B is formed on the right side (or left side) of the insulating layer A. , etc. are not excluded.
  • the term “adjacent” or “adjacent” does not limit that components are in direct contact with each other.
  • the expression “electrode B adjacent to insulating layer A” does not necessarily mean that insulating layer A and electrode B are formed in direct contact, and other components are provided between insulating layer A and electrode B. Do not exclude what is included.
  • terms such as “film” and “layer” may be interchanged depending on the situation.
  • the term “conductive layer” may be changed to the term “conductive film.”
  • the term “insulating film” may be changed to the term “insulating layer.”
  • terms such as “film” or “layer” may not be used and may be replaced with other terms depending on the situation.
  • the term “conductive layer” or “conductive film” may be changed to the term “conductor.”
  • the term “conductor” may be changed to the term “conductive layer” or “conductive film”.
  • the term “insulating layer” or “insulating film” may be changed to the term “insulator.”
  • the term “insulator” may be changed to the term "insulating layer” or “insulating film”.
  • Electrode may be used as part of a “wiring” and vice versa.
  • the term “electrode” or “wiring” includes, for example, the case where a plurality of “electrodes” or “wiring” are integrally formed.
  • a “terminal” may be used as part of a “wiring” or an “electrode” and vice versa.
  • the term “terminal” includes, for example, a case in which a plurality of "electrodes", “wirings”, or “terminals” are integrally formed.
  • an "electrode” can be part of a “wiring” or a “terminal”.
  • a “terminal” can be part of a “wiring” or an “electrode”.
  • terms such as “electrode”, “wiring”, or “terminal” may be replaced with terms such as “region”.
  • terms such as “wiring”, “signal line”, and “power line” may be interchanged depending on the situation.
  • the term “wiring” may be changed to the term “signal line.”
  • the term “wiring” may be changed to a term such as “power supply line”.
  • terms such as “signal line” or “power line” may be changed to the term “wiring”.
  • a term such as “power line” may be changed to a term such as “signal line”.
  • a term such as “signal line” may be changed to a term such as “power line”.
  • the term “potential” applied to the wiring may be changed to, for example, the term “signal” depending on the situation. And vice versa, for example, terms such as “signal” may be changed to the term “potential”.
  • a “switch” has a plurality of terminals and has a function of switching (selecting) conduction or non-conduction between the terminals.
  • a switch is said to be “conducting” or “on” if it has two terminals and there is continuity between the terminals. Also, when both terminals are non-conducting, the switch is said to be “non-conducting” or “off”. Note that switching to one of the conducting state and the non-conducting state or maintaining one of the conducting state and the non-conducting state of the switch is sometimes referred to as "controlling the conducting state.”
  • a switch has a function of controlling whether or not to allow current to flow.
  • a switch is one that has a function of selecting and switching a path through which current flows.
  • the switch for example, an electrical switch or a mechanical switch can be used.
  • the switch is not limited to a specific one as long as it can control current.
  • switch As a type of switch, there is a switch that is normally in a non-conducting state and becomes a conducting state by controlling the conducting state. Such a switch is sometimes called an "A contact”. As a type of switch, there is a switch that is normally in a conducting state and becomes non-conducting by controlling the conducting state. Such a switch is sometimes called a "B contact”.
  • Examples of electrical switches include transistors (e.g., bipolar transistors, MOS transistors, etc.), diodes (e.g., PN diodes, PIN diodes, Schottky diodes, MIM (Metal Insulator Metal) diodes, MIS (Metal Insulator Semiconductor) diodes , or diode-connected transistors), or a logic circuit combining these.
  • transistors e.g., bipolar transistors, MOS transistors, etc.
  • diodes e.g., PN diodes, PIN diodes, Schottky diodes, MIM (Metal Insulator Metal) diodes, MIS (Metal Insulator Semiconductor) diodes , or diode-connected transistors
  • the “conducting state” or “on state” of the transistor means, for example, a state in which the source electrode and the drain electrode of the transistor can be considered to be electrically short-circuited, or a state in which the source electrode and
  • a state in which a current can flow between electrodes A “non-conducting state” or an “off state” of a transistor means a state in which a source electrode and a drain electrode of the transistor can be considered to be electrically cut off. Note that the polarity (conductivity type) of the transistor is not particularly limited when the transistor is operated as a simple switch.
  • Examples of mechanical switches include switches using MEMS (Micro Electro Mechanical Systems) technology.
  • the switch has an electrode that can be moved mechanically, and selects a conducting state or a non-conducting state by moving the electrode.
  • parallel means a state in which two straight lines are arranged at an angle of ⁇ 10° or more and 10° or less. Therefore, the case of ⁇ 5° or more and 5° or less is also included.
  • substantially parallel or “substantially parallel” means a state in which two straight lines are arranged at an angle of -30° or more and 30° or less.
  • Perfect means a state in which two straight lines are arranged at an angle of 80° or more and 100° or less. Therefore, the case of 85° or more and 95° or less is also included.
  • the heights are the same or approximately the same
  • a reference surface for example, a flat surface such as a substrate surface
  • planarization processing may expose the surface of a single layer or multiple layers.
  • the surfaces to be processed by the CMP process have the same height from the reference surface.
  • the heights of the multiple layers may not be exactly equal depending on the processing equipment, the processing method, or the material of the surface to be processed during the CMP process. In this specification and the like, this case is also referred to as "matching or roughly matching heights".
  • the height of the top surface of the first layer and the height of the second layer when there are two layers (here, a first layer and a second layer) having different heights with respect to the reference plane, the height of the top surface of the first layer and the height of the second layer.
  • the difference between the height of the upper surface and the top surface is 20 nm or less, it is also said that the heights match or roughly match.
  • the phrase “the ends match or roughly match” means that at least part of the outline overlaps between the stacked layers when viewed from the top.
  • the upper layer and the lower layer are processed by the same mask pattern, or partially by the same mask pattern. Strictly speaking, however, the contours do not overlap, and the contours of the upper layer may be positioned inside the contours of the lower layer, or the contours of the upper layer may be positioned outside the contours of the lower layer. In this specification and the like, this case is also referred to as "the ends match or roughly match”.
  • count values and metric values or regarding substances, methods, events, etc. that can be converted to count values or metric values, “same”, “same”, “equal”, or “uniform” (including synonyms thereof), etc., are intended to include a margin of error of plus or minus 20%, unless otherwise specified.
  • an impurity of a semiconductor means, for example, other than the main component that constitutes a semiconductor layer.
  • impurities for example, the defect level density of the semiconductor may be increased, the carrier mobility may be decreased, or the crystallinity may be decreased.
  • impurities that change the characteristics of the semiconductor include, for example, Group 1 elements, Group 2 elements, Group 13 elements, Group 14 elements, Group 15 elements, or oxides.
  • transition metals other than the main components of semiconductors. In particular, for example hydrogen (also included in water), lithium, sodium, silicon, boron, phosphorus, carbon or nitrogen.
  • Oxygen vacancies may be formed in an oxide semiconductor due to, for example, contamination with an impurity.
  • the impurities that change the characteristics of the semiconductor include, for example, group 1 elements excluding oxygen and hydrogen, group 2 elements, group 13 elements, or group 15 elements. be.
  • a metal oxide is a metal oxide in a broad sense.
  • Metal oxides are classified into, for example, oxide insulators, oxide conductors (including transparent oxide conductors), oxide semiconductors (also referred to as oxide semiconductors or simply OSs), and the like.
  • oxide semiconductors also referred to as oxide semiconductors or simply OSs
  • the metal oxide is sometimes called an oxide semiconductor. That is, when a metal oxide is used as a channel forming region of a transistor having at least one of amplifying action, rectifying action, and switching action, the metal oxide is a metal oxide semiconductor. semiconductor).
  • the description of the “OS transistor” can be paraphrased as a transistor including a metal oxide or an oxide semiconductor.
  • nitrogen-containing metal oxides may also be collectively referred to as metal oxides.
  • Metal oxides containing nitrogen may also be referred to as metal oxynitrides.
  • description of some components may be omitted in, for example, a perspective view or a top view (also referred to as a “plan view”). Moreover, description of some hidden lines may be omitted in the drawings. In addition, the drawings may omit notations such as hatching patterns, for example.
  • drawings and the like according to this specification can include variations in signals, voltages, or currents due to noise, or variations in signals, voltages, or currents due to timing shifts.
  • layers or resist masks may be unintentionally reduced due to processing such as etching in the actual manufacturing process. Sometimes I don't.
  • arrows indicating the X direction, the Y direction, and the Z direction may be attached in the drawings and the like according to this specification.
  • the “X direction” is the direction along the X axis, and the forward direction and the reverse direction may not be distinguished unless explicitly stated.
  • the X direction, the Y direction, and the Z direction are directions that cross each other. More specifically, the X-direction, Y-direction, and Z-direction are directions orthogonal to each other.
  • one of the X direction, Y direction, and Z direction may be referred to as a "first direction” or “first direction.”
  • the other one may be called a “second direction” or a “second direction.”
  • the remaining one may be called “third direction” or "third direction”.
  • the code is, for example, "A”, “b”, “_1", “[n]", Alternatively, an identification code such as "[m, n]" may be added.
  • a semiconductor device is a device that utilizes semiconductor characteristics, and is a circuit that includes a semiconductor element (eg, a transistor, a diode, a photodiode, or the like) or a device that includes the circuit.
  • the semiconductor device described in this embodiment or the like can function favorably as a memory device, for example.
  • it can be suitably used as an electronic computer having the storage device.
  • FIG. 1 is a circuit diagram showing a configuration example of a semiconductor device 10 according to one embodiment of the present invention.
  • the substrate 50 can be an insulating substrate or a semiconductor substrate containing various materials.
  • the substrate 50 can use a substrate containing silicon.
  • the substrate 50 can include a transistor (Si transistor) containing silicon in the channel formation region.
  • Layer 20 may comprise various materials such as, for example, conductors, semiconductors or insulators, and may be provided with various elements such as capacitors or transistors.
  • the layer 20 can include a transistor (OS transistor) including an oxide semiconductor in a channel formation region.
  • Layer 20 comprises layer 30 and layer 40 .
  • Layer 40 includes layers 41[1] to 41[m]. Note that m is an integer of 2 or more.
  • the layer 40 includes a plurality of memory cells 42 in each of layers 41[1] to 41[m]. Each of the plurality of memory cells 42 is electrically connected to local bit line LBL.
  • the memory cell 42 has a function of storing data by holding a potential corresponding to the data. Data can be written to or read from the memory cell 42 via the local bit line LBL.
  • Memory cell 42 includes one transistor and one capacitor (also referred to as a capacitor) (see FIGS. 3B and 4A).
  • One of the source and drain of the transistor is electrically connected to one terminal of the capacitor.
  • a transistor with extremely low off-state current is preferably used as the transistor in the memory cell 42 .
  • an OS transistor can be used as the transistor.
  • a memory cell configuration using such an OS transistor can be called a DOSRAM (registered trademark).
  • DOSRAM is an abbreviation for Dynamic Oxide Semiconductor RAM (Random Access Memory).
  • a DOSRAM can store data for a long time by using an OS transistor with extremely low off-state current.
  • the DOSRAM can be configured with one OS transistor and one capacitor, high density memory cells can be realized.
  • An OS transistor has an extremely low off-state current (a current flowing between the source and the drain when the transistor is off) because the bandgap of an oxide semiconductor in which a channel is formed is 2 eV or more.
  • the off-current value of the OS transistor per 1 ⁇ m channel width at room temperature is 1 aA (1 ⁇ 10 ⁇ 18 A) or less, 1 zA (1 ⁇ 10 ⁇ 21 A) or less, or 1 yA (1 ⁇ 10 ⁇ 24 A) or less.
  • the off current value per 1 ⁇ m channel width at room temperature is 1 fA (1 ⁇ 10 ⁇ 15 A) or more and 1 pA (1 ⁇ 10 ⁇ 12 A) or less. Therefore, it can be said that the off-state current of the OS transistor is about ten digits lower than the off-state current of the Si transistor.
  • a semiconductor layer of the OS transistor preferably contains at least one of indium and zinc.
  • the semiconductor layer of the OS transistor includes, for example, indium and M (M is gallium, aluminum, yttrium, tin, silicon, boron, copper, vanadium, beryllium, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, , cerium, neodymium, hafnium, tantalum, tungsten, magnesium, and cobalt) and zinc.
  • M is preferably one or more selected from gallium, aluminum, yttrium, and tin.
  • an oxide containing indium (In), gallium (Ga), and zinc (Zn) is preferably used for the semiconductor layer.
  • an oxide containing indium (In), aluminum (Al), and zinc (Zn) also referred to as “IAZO”
  • IAZO oxide containing indium (In), aluminum (Al), gallium (Ga), and zinc (Zn)
  • IAGZO oxide containing indium (In), aluminum (Al), gallium (Ga), and zinc (Zn)
  • the In atomic ratio in the In-M-Zn oxide is preferably equal to or higher than the M atomic ratio.
  • the atomic ratio of In in the In—M—Zn oxide may be smaller than the atomic ratio of M in some cases.
  • the composition in the vicinity includes the range of plus or minus 30% of the desired atomic number ratio.
  • the content ratio of each element is 1 or more and 3 or less for Ga when In is 4, The case where Zn is 2 or more and 4 or less is included.
  • the content ratio of each element is such that when In is 5, Ga is greater than 0.1 and 2 or less, including the case where Zn is 5 or more and 7 or less.
  • the content ratio of each element is such that when In is 1, Ga is greater than 0.1 and 2 or less, including the case where Zn is greater than 0.1 and 2 or less.
  • the memory cell can keep storing the data for a long time by using the level of the potential corresponding to the amount of charge held in the capacitor as data. In other words, the memory cell can store data once written for a long time, so that the frequency of data refresh can be reduced. Therefore, the memory cell can reduce power consumption of a semiconductor device or a memory device using the memory cell.
  • a memory cell using an OS transistor since data is written or read by charging or discharging electric charge in a memory cell using an OS transistor, data can be written or read substantially unlimited times.
  • a memory cell using an OS transistor does not involve a structural change at the atomic level unlike, for example, a magnetic memory or a resistance change memory, and thus has excellent rewrite durability.
  • a memory cell using an OS transistor unlike a flash memory, a memory cell using an OS transistor does not exhibit instability due to an increase in electron trapping centers even if writing is repeated, and thus has excellent stability.
  • a memory cell using an OS transistor can be freely arranged, for example, on a silicon substrate on which a Si transistor is provided, so integration can be easily performed.
  • a memory cell using an OS transistor can be manufactured at low cost because a manufacturing apparatus similar to that for a Si transistor can be used to manufacture the OS transistor.
  • An OS transistor can be a four-terminal semiconductor element by including a back gate (back gate electrode) in addition to a gate (gate electrode), a source (source electrode), and a drain (drain electrode).
  • a four-terminal OS transistor can independently control a current flowing between a source and a drain according to a potential applied to a gate or a backgate.
  • an OS transistor has electrical characteristics superior to a Si transistor even in a high-temperature environment. Specifically, the OS transistor has a large ratio of on current to off current even at high temperatures of 125° C. to 150° C., and thus can perform favorable switching operation.
  • Layer 30 comprises sense circuitry 35 , sense circuitry 35_pre, and switching circuitry 37 .
  • Sense circuit 35 is electrically connected to a plurality of memory cells 42 provided in layer 40 via local bit lines LBL. Also, the sense circuit 35 is electrically connected to the switching circuit 37 via the global bit line GBL. The sense circuit 35 has a function of applying a potential corresponding to the data from the global bit line GBL to the local bit line LBL when writing data to the memory cell 42 . Further, when reading data from the memory cell 42, the sense circuit 35 has a function of amplifying a change in the potential of the local bit line LBL and outputting it to the global bit line GBL. Note that the sense circuit 35 can be configured using an OS transistor.
  • layer 30 includes a plurality of sense circuits 35 .
  • Global bit line GBL is electrically connected to each of local bit lines LBL via each of sense circuits 35 .
  • the semiconductor device 10 selects any one of the plurality of sense circuits 35, and for one memory cell 42 selected from among the plurality of memory cells 42 electrically connected to the sense circuit 35, , has the function of writing or reading data.
  • the transistors forming the sense circuit 35 may have different threshold voltages for each of the plurality of sense circuits 35 .
  • variations in the threshold voltages of transistors that have the function of converting slight changes in the potential of the local bit line LBL into current greatly affect the operation of the sense circuit 35 . Therefore, such variations affect the operation of the sense circuit 35 , and the semiconductor device 10 may not correctly read data from the memory cells 42 .
  • the sense circuit 35 may have a correction function to reduce the influence of such variations in threshold voltage on data reading. With such a correction function, the semiconductor device 10 can improve the reliability of read data.
  • the sense circuit 35_pre has a configuration similar to that of the sense circuit 35 . Therefore, in the description of the sense circuit 35_pre, the global bit line GBL can be replaced with the global bit line GBLB, and the local bit line LBL can be replaced with the local bit line LBL_pre, and the above description of the sense circuit 35 can be appropriately referred to. .
  • a plurality of memory cells 42 electrically connected to sense circuit 35, global bit line GBL, local bit line LBL, and local bit line LBL, sense circuit 35_pre, global bit line GBLB, local bit line LBL_pre, and A plurality of memory cells 42 electrically connected to the local bit line LBL_pre are paired with each other.
  • a memory cell 42 connected to the local bit line LBL is a memory cell in which data is written or read.
  • a memory cell 42 connected to the local bit line LBL_pre is a memory cell to which no data is written or read.
  • the local bit line LBL_pre is precharged to a predetermined potential and continues to hold this potential.
  • the memory cells 42 connected to the local bit line LBL_pre are memory cells to which data is written or read, and the memory cells 42 connected to the local bit line LBL are memory cells to which data is not written or read. good too. In this case, the local bit line LBL is precharged to a predetermined potential and continues to hold this potential.
  • the switching circuit 37 is electrically connected to the sense circuit 35 via the global bit line GBL. Also, the switching circuit 37 is electrically connected to the sense circuit 35_pre via the global bit line GBLB. Also, the switching circuit 37 is electrically connected to the driving circuit 51 provided on the substrate 50 via the global bit line SA_GBL and the global bit line SA_GBLB.
  • the switching circuit 37 has a function of making the global bit line GBL, the global bit line GBLB, the global bit line SA_GBL, and the global bit line SA_GBLB conductive or non-conductive.
  • the switching circuit 37 also has a function of precharging each of the global bit lines GBL and GBLB to a predetermined potential.
  • the switching circuit 37 includes a transistor M0, a transistor M1, a transistor M2, a transistor M3, and a transistor M4. Note that a transistor with extremely low off-state current is preferably used as a transistor included in the switching circuit 37 .
  • an OS transistor can be used as a transistor included in the switching circuit 37 .
  • Transistor M0 has a function of making the connection between global bit line GBL and global bit line GBLB conductive or non-conductive in accordance with signal SW0.
  • Transistor M1 has a function of making a conductive state or a non-conductive state between global bit line GBL and global bit line SA_GBL according to signal SW1.
  • One of the source and drain of transistor M2 is electrically connected to global bit line GBLB.
  • the other of the source and drain of transistor M2 is electrically connected to global bit line SA_GBLB.
  • the transistor M2 has a function of making a conductive state or a non-conductive state between the global bit line GBLB and the global bit line SA_GBLB according to the signal SW2.
  • One of the source and drain of transistor M3 is electrically connected to global bit line GBL.
  • the other of the source and the drain of transistor M3 is electrically connected to a terminal to which potential VPRE2 is applied.
  • the transistor M3 has a function of precharging the global bit line GBL to the potential VPRE2 according to the signal SW3.
  • One of the source and drain of transistor M4 is electrically connected to global bit line GBLB.
  • the other of the source and drain of transistor M4 is electrically connected to a terminal to which potential VPRE2 is applied.
  • the transistor M4 has a function of precharging the global bit line GBLB to the potential VPRE2 according to the signal SW3.
  • the substrate 50 has a drive circuit 51 .
  • the drive circuit 51 is electrically connected to the switching circuit 37 provided in the layer 30 via the global bit line SA_GBL and the global bit line SA_GBLB, respectively.
  • the driver circuit 51 has a function of applying a potential corresponding to the data to each of the global bit lines SA_GBL and SA_GBLB. Further, when data is read, the driver circuit 51 has a function of outputting a potential corresponding to the data according to the potential difference between the global bit lines SA_GBL and SA_GBLB.
  • the drive circuit 51 can be configured using a Si transistor having a channel formed in the substrate 50 .
  • Si transistors operate faster than OS transistors.
  • the Si transistor is a CMOS circuit (for example, a circuit that operates complementarily, a CMOS logic gate, or a CMOS logic circuits, etc.) can be constructed. Therefore, by configuring the drive circuit 51 provided on the substrate 50 with Si transistors, it is possible to increase the operation speed and reduce the power consumption in the steady state.
  • FIG. 2 is a schematic diagram showing a configuration example of a semiconductor device 10 according to one embodiment of the present invention.
  • the semiconductor device 10 includes a substrate 50 and one or more layers 20 (layers 20[1] to 20[k]).
  • k is an integer of 1 or more.
  • the substrate 50 can be an insulating substrate or a semiconductor substrate containing various materials.
  • the substrate 50 can use a substrate containing silicon.
  • Each of layers 20[1] through 20[k] can comprise a variety of materials such as, for example, conductors, semiconductors, or insulators.
  • Each of the layers 20[1] to 20[k] may be provided with various elements such as capacitors or transistors, for example.
  • the schematic diagram shown in FIG. 2 defines the X direction, the Y direction, and the Z direction in order to explain the arrangement of each layer constituting the semiconductor device 10 .
  • the Z direction means a direction perpendicular or substantially perpendicular to the surface of the substrate 50 . “Substantially perpendicular” refers to a state in which the angle formed by two target elements is 85 degrees or more and 95 degrees or less. In the present embodiment and the like, the Z direction is sometimes referred to as the vertical direction in order to facilitate understanding.
  • the surface of the substrate 50 has an X direction that is defined to be perpendicular or substantially perpendicular to the Z direction, and a Y direction that is defined to be perpendicular or substantially perpendicular to both the X and Z directions. , corresponds to the surface formed by .
  • the X direction is sometimes called the depth direction
  • the Y direction is sometimes called the horizontal direction, in order to facilitate understanding.
  • Each of the layers 20[1] to 20[k] can be arranged in a stacked manner on the substrate 50 in the vertical direction (Z direction).
  • Layers 20[1] through 20[k] comprise layers 30 and 40, respectively.
  • each of the layers 41[1] to 41[m] included in the layer 40 can be stacked vertically. Therefore, the semiconductor device 10 according to one aspect of the present invention can improve the density of the plurality of memory cells 42 (memory density). In addition, each of the layers 41[1] to 41[m] can be manufactured using the same manufacturing process repeatedly in the vertical direction. Therefore, the semiconductor device 10 according to one aspect of the present invention can reduce the manufacturing cost of the plurality of memory cells 42 .
  • the layers 30 and 40 (layers 41[1] to 41[m]) can be stacked vertically on the substrate 50 . Therefore, the semiconductor device 10 according to one embodiment of the present invention can shorten the length of wiring such as the local bit line LBL and the global bit line SA_GBL. In other words, the semiconductor device 10 according to one embodiment of the present invention can reduce the parasitic resistance and parasitic capacitance of the wiring by shortening the signal propagation distance between two circuits connected to the wiring. Therefore, the semiconductor device 10 according to one embodiment of the present invention can reduce power consumption and signal delay.
  • the semiconductor device 10 according to one embodiment of the present invention can operate even if the capacitance of the memory cell 42 is reduced. Therefore, the memory cell 42 can occupy a small area. Therefore, the semiconductor device 10 according to one aspect of the present invention can be miniaturized.
  • the semiconductor device 10 according to one embodiment of the present invention includes the sense circuit 35 in the layer 30, a slight change in potential of the local bit line LBL can be amplified. Therefore, the size of the sense amplifier 55 provided on the substrate 50 can be reduced. Therefore, the semiconductor device 10 according to one aspect of the present invention can be miniaturized.
  • the semiconductor device 10 In the semiconductor device 10 according to one embodiment of the present invention, OS transistors with extremely low off-state current can be used as the transistors provided in the layers 30 and 40 . Therefore, the memory cell 42 can reduce the frequency of refresh of stored data. Therefore, the semiconductor device 10 according to one embodiment of the present invention can achieve low power consumption.
  • the layers 41[1] to 41[m] provided with the OS transistors can be vertically stacked. Therefore, each of the layers 41[1] to 41[m] can be repeatedly manufactured using the same manufacturing process. Therefore, the manufacturing cost of the semiconductor device 10 according to one aspect of the present invention can be reduced.
  • the layers 41[1] to 41[m] in which the memory cells 42 are provided can be vertically stacked. Therefore, the plurality of memory cells 42 can improve memory density. Therefore, the semiconductor device 10 according to one aspect of the present invention can be miniaturized.
  • the semiconductor device 10 according to one embodiment of the present invention can use an OS transistor whose electric characteristics change less than a Si transistor even in a high-temperature environment. Therefore, the semiconductor device 10 according to one embodiment of the present invention can be a highly reliable semiconductor device.
  • FIG. 3A is a schematic diagram of a layer 20 corresponding to any one of layers 20[1] to 20[k] shown in FIG.
  • Layer 20 shown in FIG. 3A comprises layers 41[1] to 41[m] in which memory cells 42 are provided in the vertical direction (Z direction) on layer 30 .
  • the layers 30 and 41[1] to 41[m] can be closer to each other. Then, the length of the local bit line LBL can be shortened, so that the parasitic capacitance can be reduced.
  • the layers 41[1] to 41[m] are manufactured repeatedly using the same manufacturing process in the vertical direction, so that manufacturing cost can be reduced.
  • FIG. 3B is a schematic representation of each structure in layer 20 shown in FIG. 3A.
  • Each of the layers 41[1] to 41[m] includes a plurality of memory cells 42.
  • FIG. The memory cell 42 has a transistor 43 and a capacitor 44 .
  • One of the source and drain of the transistor 43 is electrically connected to one terminal (electrode) of the capacitor 44 .
  • the other of the source and drain of transistor 43 is electrically connected to local bit line LBL.
  • a gate of the transistor 43 is electrically connected to the word line WL.
  • the other terminal (electrode) of capacitor 44 is electrically connected to line CSL to which an arbitrary fixed potential is applied.
  • a region where one of the source and drain of the transistor 43 and one terminal of the capacitor 44 is electrically connected may be referred to as a node MND.
  • Transistor 43 has a function of making the connection between local bit line LBL and node MND conductive or non-conductive depending on the potential applied to word line WL.
  • a transistor with extremely low off-state current is preferably used as the transistor 43 .
  • the transistor 43 can be an OS transistor.
  • the capacitor 44 has a configuration in which an insulator is sandwiched between conductors serving as electrodes.
  • a semiconductor layer to which conductivity is imparted can be used as the conductor constituting the electrode.
  • the capacitor 44 may be arranged above or below the transistor 43 or a part of the semiconductor layer or electrode of the transistor 43 may be used as one electrode of the capacitor 44 . configuration, and so on.
  • the memory cell 42 can hold the charge accumulated in the capacitor 44 for a long time by turning off the transistor 43 .
  • the memory cell 42 can store binary data, for example, by associating the level of the potential of the node MND according to the amount of charge held in the capacitor 44 with "1" or "0".
  • the memory cell 42 can apply a potential corresponding to the data from the local bit line LBL to the node MND by turning on the transistor 43 .
  • the electric charge held in the node MND can be extracted to the local bit line LBL by turning on the transistor 43.
  • the electric charge held in the node MND is taken out to the local bit line LBL, so that the potential of the node MND changes. That is, the data stored in the memory cell 42 is destroyed by reading the data. That is, the memory cell 42 is destructively read when data is read. Therefore, the memory cell 42 needs to be written back (refreshed) after data is read.
  • Layer 30 comprises sense circuitry 35 .
  • Sense circuit 35 includes transistor 31 , transistor 32 , transistor 33 , and transistor 34 .
  • One of the source and drain of transistor 31 is electrically connected to one of the source and drain of transistor 33 and one of the source and drain of transistor 34 .
  • the other of the source or drain of transistor 31 is electrically connected to one of the source or drain of transistor 32 .
  • the gate of transistor 31 is electrically connected to the other of the source or drain of transistor 33 and local bit line LBL.
  • the other of the source and the drain of transistor 32 is electrically connected to wiring SL.
  • the other of the source and drain of transistor 34 is electrically connected to global bit line GBL.
  • the transistor 31 has a function of causing a current to flow between its source and drain according to the potential of the local bit line LBL.
  • Transistor 32 has a function of rendering conductive or non-conductive between its source and drain according to a signal RE applied to its gate.
  • Transistor 33 has a function of rendering conductive or non-conductive between its source and drain in accordance with signal WE applied to its gate.
  • the transistor 34 has a function of making the source and the drain conductive or non-conductive according to the signal MUX applied to the gate.
  • Transistors with extremely low off-state current are preferably used for each of the transistors 31 to 34 .
  • each of the transistors 31 to 34 can be an OS transistor.
  • the sense circuit 35 causes a current corresponding to the potential of the local bit line LBL to flow from the global bit line GBL to the wiring SL via the transistor 34, the transistor 31, and the transistor 32, thereby changing the potential of the global bit line GBL. It has the ability to change. It also has a function of transmitting the potential of the global bit line GBL to the local bit line LBL via the transistor 34 and the transistor 33 . In addition, the electric charge accumulated in the gate of the transistor 31 is discharged to the wiring SL through the transistors 33 , 31 , and 32 , so that the potential of the gate of the transistor 31 is reduced to the threshold voltage of the transistor 31 . It has the function of changing the potential accordingly. With this feature, sense circuit 35 can be corrected to reduce the effects of the threshold voltage of transistor 31 .
  • the sense circuit 35 may have a capacitor.
  • one terminal of the capacitor should be electrically connected to the local bit line LBL, and the other terminal of the capacitor should be electrically connected to a wiring to which an arbitrary fixed potential is applied.
  • the sense circuit 35 can hold charge accumulated in the local bit line LBL for a long time when the transistor 33 is turned off. Therefore, the sense circuit 35 can store binary data by, for example, associating the level of the potential corresponding to the amount of charge held in the local bit line LBL with "1" or "0". . That is, the sense circuit 35 can function as a memory.
  • the sense circuit 35 functioning as a memory supplies a potential corresponding to the data from the global bit line GBL to the local bit line LBL by turning on the transistor 33 . can be done.
  • the sense circuit 35 functioning as a memory reads data stored in the local bit line LBL, a potential corresponding to the data is applied to the gate of the transistor 31, so that the potential is applied between the source and the drain. Data can be read by utilizing the fact that a current corresponding to data flows.
  • the sense circuit 35 functioning as a memory does not change the charge held in the local bit line LBL by reading data. That is, the sense circuit 35 functioning as a memory does not destroy the stored data by reading the data. That is, the sense circuit 35 functioning as a memory performs non-destructive reading in data reading.
  • NOSRAM Nonvolatile Oxide Semiconductor RAM (Random Access Memory). Therefore, the sense circuit 35 can be regarded as a memory that operates like a NOSRAM.
  • FIG. 4A shows a circuit diagram of memory cell 42 and corresponds to the circuit diagram of memory cell 42 shown in FIG. 3B.
  • FIG. 4B shows circuit blocks corresponding to the circuit diagram, and corresponds to the circuit blocks of the memory cell 42 shown in FIG.
  • FIG. 4C shows a circuit diagram of the sense circuit 35 and corresponds to the circuit diagram of the sense circuit 35 shown in FIG. 3B.
  • FIG. 4D shows circuit blocks corresponding to the circuit diagram, and corresponds to the circuit blocks of the sense circuit 35 shown in FIG.
  • FIG. 5A is a circuit diagram showing the drive circuit 51 provided on the substrate 50 by circuit symbols.
  • the drive circuit 51 includes a switch circuit 52 , a precharge circuit 53 , a precharge circuit 54 and a sense amplifier 55 .
  • Switch circuit 52, precharge circuit 53, precharge circuit 54, and sense amplifier 55 are electrically connected to global bit line SA_GBL and global bit line SA_GBLB, respectively.
  • Switch circuit 52 is electrically connected to bit line BL and bit line BLB.
  • the drive circuit 51 has a function of controlling writing or reading of data with respect to the memory cell 42 .
  • the switch circuit 52 has a function of making the wiring pair of the global bit lines SA_GBL and global bit lines SA_GBLB and the wiring pair of the bit lines BL and BLB conductive or non-conductive according to the signal CSEL.
  • the switch circuit 52 includes a transistor 52_1 and a transistor 52_2.
  • Each of the transistors 52_1 and 52_2 is an n-channel transistor.
  • the transistor 52_1 has a function of making a conductive state or a non-conductive state between the global bit line SA_GBL and the bit line BL according to the signal CSEL.
  • the transistor 52_2 has a function of making a conductive state or a non-conductive state between the global bit line SA_GBLB and the bit line BLB according to the signal CSEL.
  • Precharge circuit 53 has a function of precharging global bit line SA_GBL and global bit line SA_GBLB to potential VPRE in response to signal EQ.
  • the precharge circuit 53 includes a transistor 53_1, a transistor 53_2, and a transistor 53_3.
  • Each of the transistors 53_1, 53_2, and 53_3 is an n-channel transistor.
  • the transistor 53_1 has a function of making a conductive state or a non-conductive state between the global bit lines SA_GBL and SA_GBLB according to the signal EQ.
  • the transistor 53_2 has a function of precharging the global bit line SA_GBL to the potential VPRE according to the signal EQ.
  • the transistor 53_3 has a function of precharging the global bit line SA_GBLB to the potential VPRE according to the signal EQ.
  • Precharge circuit 54 has a function of precharging global bit line SA_GBL and global bit line SA_GBLB to potential VPRE in response to signal EQB.
  • precharge circuit 54 includes transistor 54_1, transistor 54_2, and transistor 54_3.
  • Each of the transistor 54_1, the transistor 54_2, and the transistor 54_3 is a p-channel transistor.
  • the transistor 54_1 has a function of making a conductive state or a non-conductive state between the global bit lines SA_GBL and SA_GBLB according to the signal EQB.
  • the transistor 54_2 has a function of precharging the global bit line SA_GBL to the potential VPRE according to the signal EQB.
  • the transistor 54_3 has a function of precharging the global bit line SA_GBLB to the potential VPRE according to the signal EQB.
  • the sense amplifier 55 supplies a predetermined potential to each of the wiring SAP and the wiring SAN, thereby outputting a potential corresponding to one of binary data to the global bit line SA_GBL and applying a potential of 2 to the global bit line SA_GBLB. It has a function of outputting a potential corresponding to the other value data.
  • Sense amplifier 55 includes transistor 55_1, transistor 55_2, transistor 55_3, and transistor 55_4.
  • Each of the transistors 55_1 and 55_2 is a p-channel transistor.
  • Each of the transistors 55_3 and 55_4 is an n-channel transistor.
  • the transistors 55_1 and 55_3 form an inverter having the global bit line SA_GBLB as an input, the global bit line SA_GBL as an output, the wiring SAP as a high potential power supply line, and the wiring SAN as a low potential power supply line.
  • the transistors 55_2 and 55_4 form an inverter having the global bit line SA_GBL as an input, the global bit line SA_GBLB as an output, the wiring SAP as a high potential power supply line, and the wiring SAN as a low potential power supply line.
  • FIG. 5B shows circuit blocks corresponding to the circuit diagram of the drive circuit 51 described in FIG. 5A, and corresponds to the circuit blocks of the drive circuit 51 shown in FIG.
  • the semiconductor device 10 has a read mode 1 and a read mode 2 as an example of a driving method.
  • Read mode 1 is a mode in which data stored in the memory cell 42 (potential held at the node MND) is read by the sense amplifier 55 included in the drive circuit 51 via the sense circuit 35 and the switching circuit 37.
  • Read mode 2 is a mode in which the potential held in the local bit line LBL is read by the sense amplifier 55 provided in the drive circuit 51 via the sense circuit 35 and the switching circuit 37 .
  • the read mode 2 when the sense circuit 35 functions as a memory, the data stored in the local bit line LBL is transferred via the sense circuit 35 and the switching circuit 37 to the sense amplifier of the drive circuit 51. 55 is the read mode.
  • VDD the potential corresponding to "1" of the binary data
  • VSS the potential corresponding to binary data “0”
  • VDD is assumed to be at a potential higher than the threshold voltage of the transistor with respect to VSS.
  • VSS may be the ground potential GND, for example.
  • the potential of a signal is assumed to be H level or L level.
  • the H level is a potential at which the transistor becomes conductive when applied to the gate of the n-channel transistor, and a potential at which the transistor becomes non-conductive when applied to the gate of the p-channel transistor.
  • the L level is a potential at which the transistor becomes non-conductive when applied to the gate of the n-channel transistor, and a potential at which the transistor becomes conductive when applied to the gate of the p-channel transistor.
  • the H level can be, for example, the same potential as VDD or a potential higher than VDD.
  • the L level can be, for example, the same potential as VSS or a potential lower than VSS.
  • each of the plurality of signals supplied to semiconductor device 10 need not be the same potential.
  • Each of the plurality of signals applied to semiconductor device 10 may have a different H-level or L-level potential depending on the threshold voltage of the transistor to which the signal is applied.
  • the signal applied to the gate of the Si transistor provided on the substrate 50 and the signal applied to the gates of the OS transistors provided on the layers 30 and 40 may have different H-level or L-level potentials.
  • the threshold voltage of the OS transistor is higher than the threshold voltage of the Si transistor
  • the H level of the signal applied to the gate of the OS transistor is higher than the H level of the signal applied to the gate of the Si transistor. It can be a high potential.
  • the signal applied to the word line WL, the signal MUX, the signal WE, the signal RE, the signal SW0, the signal SW1, the signal SW2, and the signal SW3 each have an H level corresponding to the signals EQ
  • the potential can be higher than the H level of each of the signal EQB and the signal CSEL.
  • all signals are assumed to have H-level or L-level potentials for the sake of simplicity.
  • read mode 1 and read mode 2 will be described below with reference to the timing charts shown in FIGS. 6 and 7, respectively.
  • the timing charts shown in FIGS. 6 and 7 respectively show the signals applied to the word line WL, the signal MUX, the signal WE, the signal RE, the signal SW0, the signal SW1, the signal SW2, the signal SW3, and the signal
  • Each potential (H level or L level) of EQ, signal EQB, and signal CSEL is shown.
  • potentials applied to each of the wiring SL, the wiring SAP, and the wiring SAN are shown.
  • the potential change of each of the node MND of the memory cell 42, the local bit line LBL, the local bit line LBL_pre, the global bit line GBL, the global bit line GBLB, the global bit line SA_GBL, and the global bit line SA_GBLB is "1". (data 1) for reading data of "0" and (data 0) for reading data "0".
  • FIG. 6 is a timing chart illustrating an operation example of the semiconductor device 10 in read mode 1.
  • FIG. A period from time T11 to time T13 is a period for correcting the threshold voltage.
  • a period from time T13 to time T16 is a period for reading data. After time T16, it is a period for writing back (refreshing) data.
  • the signals applied to word line WL, signal MUX, signal WE and signal RE are each at L level.
  • the potential of the wiring SL is set to a predetermined potential (eg, VSS).
  • Signal SW0, signal SW1, signal SW2, and signal SW3 are each set to L level.
  • the signal EQ is set to H level, and the signal EQB is set to L level.
  • the signal CSEL is set to L level.
  • the potential of the wiring SAP and the potential of the wiring SAN are each set to VDD.
  • the potential VPRE and the potential VPRE2 are both VDD.
  • the potential of the wiring CSL is set to an arbitrary fixed potential (eg, VSS).
  • the global bit line SA_GBL and the global bit line SA_GBLB are each precharged to VDD. It is also assumed that global bit line GBL and global bit line GBLB are each in an electrically floating state and have potentials of VDD or VSS. It is also assumed that the local bit line LBL and the local bit line LBL_pre are in an electrically floating state and held at VDD or VSS. It is also assumed that the node MND of the memory cell 42 holds VDD (potential corresponding to data "1") or VSS (potential corresponding to data "0"). Note that in the description of each operation from time T11 to time T16, the potential at the immediately preceding time is maintained unless otherwise specified for the potential of each wiring and each signal.
  • each of global bit line GBL and global bit line GBLB is precharged to VDD.
  • each of local bit line LBL and local bit line LBL_pre is precharged to VDD.
  • the potential of the wiring SL becomes a predetermined potential between VDD and VSS. The predetermined potential affects the amount of current flowing through the transistor 31 in the operation at time T14, which will be described later. Therefore, the predetermined potential should be determined so that the current amount becomes an appropriate value.
  • signal MUX attains L level and signal RE attains H level. Then, the potential of each of the local bit line LBL and local bit line LBL_pre changes to "the potential of the line SL+the potential of the transistor 31" by discharging to the line SL through the transistor 31 included in each of the sense circuit 35 and the sense circuit 35_pre. It will drop until it reaches the threshold voltage.
  • signal EQ attains L level and signal EQB attains H level. Then, precharging of global bit lines SA_GBL and global bit lines GBL and precharging of global bit lines SA_GBLB and global bit lines GBLB are stopped. Therefore, global bit lines SA_GBL and global bit lines GBL, and global bit lines SA_GBLB and global bit lines GBLB are electrically floating.
  • the signal applied to word line WL on the side of memory cell 42 electrically connected to local bit line LBL attains H level. Then, charge sharing is performed between the local bit line LBL and the node MND. Therefore, the potential of the local bit line LBL changes according to the data stored in the memory cell 42 (that is, according to the potential held at the node MND). As a result, the potential of the local bit line LBL and the potential of the node MND become the same potential.
  • the word line WL is supplied with When the signal becomes H level, the potential of the local bit line LBL rises and the potential of the node MND falls. As a result, the potential of the local bit line LBL and the potential of the node MND become the same potential.
  • the signal applied to the word line WL is H. level, the potential of the local bit line LBL drops and the potential of the node MND rises. As a result, the potential of the local bit line LBL and the potential of the node MND become the same potential.
  • the signal applied to word line WL on the side of memory cell 42 electrically connected to local bit line LBL_pre remains at L level. That is, no charge sharing is performed on the local bit line LBL_pre. Therefore, the potential of the local bit line LBL does not change.
  • signal MUX and signal RE attain H level. Further, the potential of the wiring SL becomes the same potential (eg, VSS) as the potential immediately before the time T11. Then, a current flows through each of the transistor 31 included in the sense circuit 35 and the transistor 31 included in the sense circuit 35_pre according to the respective potentials of the local bit line LBL and local bit line LBL_pre. As a result, the potentials of global bit lines SA_GBL, global bit lines GBL, and global bit lines SA_GBLB, GBLB gradually drop.
  • the amount of current flowing through the transistor 31 included in the sense circuit 35 and the amount of current flowing through the transistor 31 included in the sense circuit 35_pre are: there is a difference.
  • This difference in current amount corresponds to the potential of the local bit line LBL that changes due to charge sharing in the operation at time T13 described above. That is, the speed at which the potentials of the global bit line SA_GBL and the global bit line GBL drop changes according to the potential of the local bit line LBL. Therefore, the potential of the local bit line LBL can be converted into a potential difference between the global bit lines SA_GBL and SA_GBLB.
  • the amount of current flowing through the transistor 31 included in the sense circuit 35 flows through the transistor 31 included in the sense circuit 35_pre. larger than the amount of current. Therefore, the speed at which the potentials of global bit lines SA_GBL and global bit lines GBL drop is faster than the speed at which the potentials of global bit lines SA_GBLB and global bit lines GBLB drop. Thereby, the potential of the global bit line SA_GBL becomes lower than the potential of the global bit line SA_GBLB.
  • the amount of current flowing through the transistor 31 included in the sense circuit 35 is greater than the amount of current flowing through the transistor 31 included in the sense circuit 35_pre. also becomes smaller. Therefore, the speed at which the potentials of global bit lines SA_GBL and global bit lines GBL drop is slower than the speed at which the potentials of global bit lines SA_GBLB and global bit lines GBLB drop. Thereby, the potential of the global bit line SA_GBL becomes higher than the potential of the global bit line SA_GBLB.
  • signal RE attains L level. Further, the potential of the wiring SAN becomes VSS. Then, the sense amplifier 55 operates to amplify the potential difference between the global bit lines SA_GBL and SA_GBLB caused by the operation at time T14. As a result, the potentials of global bit lines SA_GBL and global bit lines SA_GBLB are determined to be either VDD or VSS. That is, reading of data stored in the memory cell 42 is completed.
  • the potential of the global bit line SA_GBL becomes VSS and the potential of the global bit line SA_GBLB becomes VDD.
  • the potential of the global bit line SA_GBL becomes VDD and the potential of the global bit line SA_GBLB becomes VSS.
  • signal SW0 attains H level and signal SW1 attains L level. Also, the signal WE becomes H level. Then, according to the data read from the memory cell 42, an operation of writing back data to the memory cell 42 is performed. That is, the potentials of global bit line GBL and local bit line LBL become the same as the potential of global bit line SA_GBLB determined by the operation at time T15. Furthermore, the potential is written back to the memory cell 42 .
  • the semiconductor device 10 may perform, for example, the same as the time T16 described above. For example, when writing data "1" to the memory cell 42, VDD is applied to the global bit line SA_GBLB and the time T16 is reached. Alternatively, for example, when writing data "0" to the memory cell 42, VSS is applied to the global bit line SA_GBLB, and the time T16 is reached.
  • FIG. 7 is a timing chart illustrating an operation example of the semiconductor device 10 in read mode 2.
  • FIG. A period from time T21 to time T24 is a period for reading data. Note that in read mode 2, the data stored in the memory cell 42 is not related to data read. Also, the potential of the local bit line LBL_pre is not related to data reading. Therefore, FIG. 7 does not show the potentials of the node MND and the local bit line LBL_pre. Also, the potential of the global bit line GBLB is omitted from the drawing.
  • the signals applied to word line WL, signal MUX, signal WE and signal RE are each at L level.
  • the potential of the wiring SL is set to a predetermined potential (eg, VSS).
  • Signal SW0, signal SW1, signal SW2, and signal SW3 are each set to L level.
  • the signal EQ is set to H level, and the signal EQB is set to L level.
  • the signal CSEL is set to L level.
  • the potential of the wiring SAP and the potential of the wiring SAN are each set to (VDD-VSS)/2.
  • the potential VPRE is (VDD-VSS)/2
  • the potential VPRE2 is a potential that exceeds (VDD-VSS)/2 but does not exceed VDD (for example, VDD).
  • the potential of the wiring CSL is set to an arbitrary fixed potential (eg, VSS).
  • the global bit line SA_GBL and the global bit line SA_GBLB are each precharged to (VDD-VSS)/2. It is also assumed that global bit line GBL and global bit line GBLB are each in an electrically floating state and have potentials of VDD or VSS.
  • the local bit line LBL is in an electrically floating state and held at VDD (potential corresponding to data "1") or VSS (potential corresponding to data "0"). Note that in the description of each operation from time T21 to time T24, the potential at the immediately preceding time is maintained unless otherwise specified for the potential of each wiring and each signal.
  • signal SW3 attains the L level. Then, precharging to global bit line SA_GBL and global bit line GBL stops. Then, the signal MUX and the signal RE become H level. Then, the potentials of global bit line SA_GBL and global bit line GBL change according to the potential of local bit line LBL. Therefore, the potential of the local bit line LBL can be converted into a potential difference between the global bit lines SA_GBL and SA_GBLB.
  • signal MUX and signal RE attain L level. Further, the potential of the wiring SAN becomes VSS, and the potential of the wiring SAP becomes VDD. Then, the sense amplifier 55 operates to amplify the potential difference between the global bit lines SA_GBL and SA_GBLB caused by the operation at time T23 described above. As a result, the potentials of global bit lines SA_GBL and global bit lines SA_GBLB are determined to be either VDD or VSS. That is, reading of data stored in the sense circuit 35 functioning as a memory is completed.
  • the potential of the global bit line SA_GBL becomes VSS and the potential of the global bit line SA_GBLB becomes VSS.
  • the potential becomes VDD.
  • the data stored in the sense circuit 35 functioning as a memory is "0" (data 0)
  • the potential of the global bit line SA_GBL becomes VDD and the potential of the global bit line SA_GBLB becomes VSS.
  • the signal applied to the word line WL is set to the L level to perform the same operation as at time T16 described above.
  • the signal applied to the word line WL is set to L level
  • the global bit line SA_GBLB is applied with VDD
  • the time T16 is reached. good.
  • the signal applied to the word line WL is set to L level
  • the global bit line SA_GBLB is applied with VSS
  • the signal is applied to the global bit line SA_GBLB at time T16. do it.
  • Read mode 1 is a mode for reading data stored in the memory cell 42 .
  • the memory cell 42 occupies a smaller area than the sense circuit 35 functioning as a memory.
  • Read mode 2 is a mode for reading data stored in the sense circuit 35 functioning as a memory. Read mode 2 does not require a threshold voltage correction period and a data write-back period. Also, the energy required for reading (access energy) is low.
  • the semiconductor device 10 according to one embodiment of the present invention can appropriately use the read mode 1 and the read mode 2 depending on the situation or purpose.
  • the semiconductor device 10 according to one embodiment of the present invention can read data at high speed and reduce power consumption by appropriately using read mode 1 and read mode 2 depending on the situation or purpose.
  • the semiconductor device 10 when reading in read mode 1 is completed, a potential corresponding to data read from the memory cell 42 is held in the local bit line LBL. That is, the data read from the memory cell 42 immediately before is stored in the sense circuit 35 functioning as a memory. Therefore, when it is desired to read data from the same memory cell 42 again, the data should be read in read mode 2 . This makes it possible to speed up data reading. Also, the energy required for reading (access energy) can be reduced. Therefore, the semiconductor device 10 can realize high-speed data reading and reduction in power consumption.
  • the semiconductor device 10 Since the semiconductor device 10 according to one embodiment of the present invention has the read mode 1 and the read mode 2 as described above as a driving method, it can be suitably used for a computer, for example.
  • the plurality of memory cells 42 provided in each of the layers 41[1] to 41[m] can be used as the main memory of the computer, and the plurality of sense circuits 35 provided in the layer 30 can be used as the main memory of the computer.
  • read mode 1 corresponds to the mode of accessing the main memory
  • read mode 2 corresponds to the mode of accessing the cache memory.
  • a semiconductor device according to one embodiment of the present invention can be suitably used for a memory device.
  • a memory device according to one embodiment of the present invention to which the semiconductor device 10 described above is applied is described. Note that in the memory device described below, the above description can be appropriately referred to for the portions to which the semiconductor device 10 is applied, so that the description may be omitted by using the same reference numerals in the drawings.
  • FIG. 8 is a block diagram showing a configuration example of the storage device 300 according to one embodiment of the present invention.
  • a memory device 300 to which the semiconductor device 10 is applied shown in FIG. 8 has a memory array 21 and a driver circuit 22 .
  • the memory array 21 includes multiple sense circuits 35 and switching circuits 37 provided in the layer 30, and multiple memory cells 42 provided in the layers 41[1] to 41[m].
  • the drive circuit 22 is provided on a substrate 50 (not shown).
  • the memory array 21 shown in FIG. 8 includes m ⁇ n memory cells 42 arranged in a matrix of m rows and n columns. Note that each of m and n is an integer of 2 or more. In addition, the memory array 21 is provided with, for example, n sense circuits 35 arranged for each column.
  • the memory cell 42 in the first row and first column is indicated as memory cell 42[1,1] and the memory cell 42 in the mth row and nth column is indicated as memory cell 42[m,n].
  • the memory cell 42 in the i row and the j-th column is indicated as a memory cell 42[i, j].
  • the sense circuit 35 provided in the 1st column is indicated as sense circuit 35[1]
  • the sense circuit 35 provided in the j-th column is indicated as sense circuit 35[j]
  • the sense circuit 35 provided in the n-th column is indicated as sense circuit 35[j].
  • the sense circuit 35 is indicated as sense circuit 35[n].
  • the memory array 21 includes m word lines WL extending in the row direction, m wirings CSL extending in the row direction, and n local bit lines LBL extending in the column direction.
  • the word line WL provided in the first line (first row) is referred to as word line WL[1]
  • the word line WL provided in the mth line (mth row) is referred to as word line WL[m]. and indicate.
  • the wiring CSL provided in the first line (first row) is indicated as the wiring CSL[1]
  • the wiring CSL provided in the m-th line (m-th row) is indicated as the wiring CSL[m].
  • local bit line LBL[1] the local bit line LBL provided in the first line (first column)
  • local bit line LBL[n] the local bit line LBL provided in the nth line (nth column)
  • the n memory cells 42 provided in the i-th row are electrically connected to the i-th word line WL (word line WL[i]) and the i-th wiring CSL (wiring CSL[i]). Connected.
  • the m memory cells 42 provided in the j-th column are electrically connected to the j-th local bit line LBL (local bit line LBL[j]).
  • the sense circuit 35 (sense circuit 35[j]) provided in the j-th column is electrically connected to the j-th local bit line LBL (local bit line LBL[j]).
  • the switching circuit 37 is electrically connected to the n sense circuits 35 via global bit lines GBL (not shown). Also, the switching circuit 37 is electrically connected to the driving circuit 51 including the sense amplifier 55 included in the driving circuit 22 via the global bit line SA_GBL.
  • the drive circuit 22 has a PSW 62 (power switch), a PSW 63 and a peripheral circuit 71 .
  • the peripheral circuit 71 has a peripheral circuit 81 , a control circuit 72 and a voltage generation circuit 73 .
  • part of the peripheral circuit 71 may be provided in the layer 30 .
  • each circuit, each signal, and each voltage can be omitted as appropriate. Also, other circuits or other signals may be added.
  • Signal BW, signal CE, signal GW, signal CLK, signal WAKE, signal ADDR, signal WDA, signal PON1, and signal PON2 are input signals from the outside.
  • Signal RDA is an output signal to the outside.
  • Signal CLK is a clock signal.
  • Signal BW, signal CE, and signal GW are control signals.
  • Signal CE is a chip enable signal.
  • Signal GW is a global write enable signal.
  • Signal BW is a byte write enable signal.
  • Signal ADDR is an address signal.
  • Signal WDA is write data.
  • Signal RDA is read data.
  • the signal PON1 and the signal PON2 are power gating control signals. The signal PON1 and the signal PON2 may be generated by the control circuit 72.
  • the control circuit 72 is a logic circuit having a function of controlling the overall operation of the storage device 300 .
  • the control circuit logically operates the signal CE, the signal GW, and the signal BW to set the operation mode (eg, write operation or read operation (eg, read mode 1 or read mode 2)) of the storage device 300. decide.
  • control circuit 72 generates a control signal for peripheral circuit 81 so that this operation mode is executed.
  • the voltage generation circuit 73 has a function of generating a negative voltage.
  • Signal WAKE has a function of controlling the input of signal CLK to voltage generation circuit 73 . For example, when the signal WAKE is given an H level signal, the voltage generation circuit 73 receives the signal CLK as input to the voltage generation circuit 73 and generates a negative voltage.
  • the peripheral circuit 81 is a circuit for writing data to or reading data from the memory cell 42 .
  • a peripheral circuit 81 is a circuit that outputs various signals for controlling the sense circuit 35 and the switching circuit 37 .
  • the peripheral circuit 81 includes a row decoder 82 (Row Decoder), a column decoder 84 (Column Decoder), a row driver 83 (Row Driver), a column driver 85 (Column Driver), an input circuit 87 (Input Circuit), an output circuit 88 ( Output Circuit), and a drive circuit 51 including a sense amplifier 55 (Sense Amplifier).
  • Row decoder 82 and column decoder 84 have the function of decoding signal ADDR.
  • a row decoder 82 is a circuit for designating a row to be accessed.
  • a column decoder 84 is a circuit for designating a column to be accessed.
  • Row driver 83 has a function of selecting word line WL designated by row decoder 82 .
  • the column driver 85 has, for example, a function of writing data to the memory cells 42, a function of reading data from the memory cells 42, or a function of holding the read data.
  • Input circuit 87 has a function of holding signal WDA. Data held by the input circuit 87 is output to the column driver 85 . Output data of the input circuit 87 is data (data Din) to be written to the memory cell 42 . Data (data Dout) read from the memory cells 42 by the column driver 85 is output to the output circuit 88 .
  • the output circuit 88 has a function of holding data Dout.
  • the output circuit 88 also has a function of outputting the data Dout to the outside of the storage device 300 . Data output from the output circuit 88 is the signal RDA.
  • PSW 62 has a function of controlling the supply of VDD to peripheral circuit 71 .
  • PSW 63 has a function of controlling supply of potential VHM to row driver 83 .
  • the high power supply potential of the memory device 300 is VDD
  • the low power supply potential is the ground potential GND (or may be VSS).
  • a potential VHM is a high power supply potential used to set the word line to H level, and is higher than VDD.
  • PSW 62 is controlled to be on or off by signal PON1.
  • PSW 63 is controlled to be on or off by signal PON2.
  • the number of power supply domains to which VDD is supplied is one, but it can be plural.
  • the drive circuit 22 may be provided with a power switch for each power domain.
  • each of the layers 30 and 41[1] to 41[m] can be stacked vertically on the substrate 50 .
  • FIG. 9A illustrates a plurality of memory cells 42 located in each of layers 41[1] through 41[5]. Also shown are a plurality of sense circuits 35 disposed on layer 30 . Also shown are word lines WL and wirings CSL extending in the X direction, and local bit lines LBL extending in the Z direction (perpendicular direction on the substrate 50 on which the drive circuit 22 is provided). Note that part of the word lines WL and the wirings CSL is omitted in order to make the drawing easier to see.
  • FIG. 9B is a schematic diagram showing a configuration example of the sense circuit 35 and the plurality of memory cells 42 electrically connected to one of the plurality of local bit lines LBL illustrated in FIG. 9A.
  • FIG. 9B also shows the switching circuit 37 and the drive circuit 51 provided in the drive circuit 22 .
  • the switching circuit 37 is electrically connected to the sense circuit 35 via the global bit line GBL.
  • the switching circuit 37 is electrically connected to the driving circuit 51 via the global bit line SA_GBL.
  • a configuration in which a plurality of memory cells 42 are electrically connected to one local bit line LBL as shown in FIG. 9B is also called a "memory string".
  • the local bit line LBL is provided in contact with the semiconductor layer of the transistor included in the memory cell 42 .
  • the local bit line LBL is provided in contact with the region functioning as the source or drain of the semiconductor layer of the transistor of the memory cell 42 .
  • the local bit line LBL is provided in contact with a conductor provided in contact with a region functioning as the source or drain of the semiconductor layer of the transistor of the memory cell 42 . That is, the local bit line LBL extends vertically between the other of the source or drain of the transistor of each of the plurality of memory cells 42 provided in the layers 41[1] to 41[5] and the sense circuit 35. Wiring for electrical connection.
  • the memory device 300 includes a plurality of sense circuits 35 and switching circuits 37 arranged vertically above the driver circuit 22 including the sense amplifier 55, A plurality of memory cells 42 can be stacked and arranged. Accordingly, the memory device 300 according to one embodiment of the present invention can achieve, for example, increased memory density, reduced manufacturing cost, reduced power consumption, reduced signal delay, reduced size, and the like.
  • the memory device 300 can have read mode 1 and read mode 2 as driving methods. Since the storage device 300 according to one aspect of the present invention has read mode 1 and read mode 2 as described above, it can be suitably used in a computer, for example.
  • a semiconductor device according to one embodiment of the present invention can be suitably used for a computer. Further, the storage device according to one embodiment of the present invention can be suitably used for a computer.
  • the semiconductor device 10 described above is applied to an electronic computer will be described. Note that, in the electronic computer described below, since the above description can be appropriately taken into account with respect to the portions to which the semiconductor device 10 is applied, the description may be omitted by using the same reference numerals in the drawings and the like.
  • FIG. 10 is a schematic diagram showing an electronic computer 90 according to one aspect of the present invention.
  • the electronic computer 90 includes a processor 91 (CPU) and a main memory 92 (Main memory).
  • the processor 91 includes a core 93 (Core), a cache memory 94 (Cache memory), and an interface 95 (I/F).
  • the processor 91 accesses the cache memory 94 and stores instructions or data stored in the cache memory 94 in a register (not shown) of the core 93 via the interface 95 (also referred to as load). have a function. Also, the processor 91 has a function of performing a predetermined operation based on instructions or data stored in registers. In addition, when the instruction or data stored in the register by the load is not the instruction or data desired by the core 93 (also referred to as a cache miss), the processor 91 accesses the main memory 92 and stores the data in the main memory 92. It has a function of reading desired instructions or data stored in the cache memory 94 .
  • the electronic computer 90 uses the plurality of memory cells 42 included in the semiconductor device 10 as the main memory 92 and the plurality of memory cells included in the semiconductor device 10 as the cache memory 94 .
  • the sense circuit 35 functioning as a memory can be used, and the drive circuit 51 included in the semiconductor device 10 can be used for the interface 95 .
  • the core 93 and the interface 95 are provided on the substrate 50, the cache memory 94 is provided on the layer 30, and the main memory 92 is provided on the layers 41[1] to 41[ m]. Furthermore, each of the layer 30 on which the cache memory 94 is provided and the layers 41[1] to 41[m] on which the main memory 92 is provided are arranged vertically on the substrate 50 on which the core 93 and the interface 95 are provided. are arranged in layers.
  • a DOSRAM can be used as a main memory in place of a DRAM (Dynamic Random Access Memory) that is generally used as a main memory.
  • a DOSRAM like a DRAM, includes one transistor and one capacitor. By using an OS transistor with extremely low off-state current as the transistor, data can be stored for a long time. Therefore, DOSRAM can significantly reduce refresh cycles compared to DRAM. For example, the refresh cycle of DRAM is milliseconds or less, while the refresh cycle of DOSRAM may be on the order of one hour to one year.
  • DOSRAM can be arranged in multiple layers on a silicon substrate, for example, on which sense amplifiers are provided. These features allow DOSRAM to operate at a higher speed and to reduce access energy (energy consumed in writing or reading data) compared to DRAM.
  • the sense circuit 35 can be regarded as a NOSRAM by functioning as a memory.
  • a NOSRAM is a nonvolatile memory that stores data by holding electric charge for a long period of time by utilizing the characteristics of an OS transistor with extremely low off-state current.
  • the NOSRAM has the advantage that, in principle, there is no limit on the number of times of rewriting, and multilevel data can be written.
  • NOSRAM can be used as cache memory instead of SRAM (Static Random Access Memory) that is generally used for cache memory.
  • a NOSRAM can be freely arranged, for example, in a layer on a silicon substrate provided with a core of a processor, so that it is easy to integrate.
  • the electronic computer 90 arranges a layer in which a NOSRAM (sense circuit 35) functioning as a cache memory is provided on a silicon substrate in which a processor core is provided, and a DOSRAM (memory cell 42) functioning as a main memory. It is possible to have a configuration in which a plurality of layers provided with are arranged.
  • NOSRAM sense circuit 35
  • DOSRAM memory cell 42
  • the electronic computer 90 can apply the driving method of the semiconductor device 10 described above as a driving method.
  • FIG. 11A is a flow chart showing an example of the operation of the computer 90.
  • the electronic computer 90 needs to load desired instructions or data into registers provided in the core 93 in order to perform predetermined operations.
  • the flowchart shown in FIG. 11A shows a method of driving the electronic computer 90 when loading desired instructions or data into registers provided in the core 93 .
  • the computer 90 has steps S01, S02, and S03. When loading of desired instructions or data is started (START), step S01 is performed first.
  • Step S01 accesses the cache memory 94 in access mode 1.
  • FIG. FIG. 11B is a diagram schematically showing how the computer 90 operates in access mode 1. As shown in FIG. That is, the computer 90 loads the instructions or data stored in the cache memory 94 into the registers of the core 93 via the interface 95 . Access mode 1 corresponds to read mode 2 of the semiconductor device 10 described above (see FIG. 7 as needed). That is, the computer 90 reads data stored in the sense circuit 35 functioning as a memory. Next, step S02 is performed.
  • a step S02 decides whether or not the instruction or data loaded into the register of the core 93 by the step S01 is a cache miss (Determination of cache miss). If the determination in step S02 is "YES”, that is, if the instruction or data stored in the register of core 93 is not the instruction or data desired by core 93 (cache miss), step S03 is performed. . Alternatively, if the determination in step S02 is "NO”, that is, if the instruction or data stored in the register of the core 93 is the instruction or data desired by the core 93 (cache hit), the instruction or Complete (END) data loading. After that, although not shown, a predetermined operation is performed based on the instructions or data stored in the register.
  • FIG. FIG. 11C is a diagram schematically showing how the computer 90 operates in access mode 2. As shown in FIG. That is, the computer 90 loads the desired instructions or data stored in the main memory 92 into the registers of the core 93 via the cache memory 94 and the interface 95, and completes the loading of the instructions or data ( END). After that, although not shown, a predetermined operation is performed based on the instructions or data stored in the register. Access mode 2 corresponds to read mode 1 of the semiconductor device 10 described above (see FIG. 6 as needed). That is, the computer 90 reads data stored in the memory cell 42 .
  • the computer 90 is not limited to the configuration example described above.
  • electronic computer 90 may include a primary cache memory provided on board 50 and a secondary cache memory provided on layer 30 instead of cache memory 94 .
  • the computer 90 may use, for example, an SRAM as the primary cache memory, and may use the sense circuit 35 functioning as a plurality of memories included in the semiconductor device 10 as the secondary cache memory, and The operation example described above may be preferably used.
  • the computer 90 may include a primary cache memory to p-order cache memory (p is an integer equal to or greater than 2) provided on the substrate 50 and a p+1-order cache memory provided on the layer 30 .
  • the computer uses, for example, an SRAM for each of the primary cache memory to the p-th order cache memory, and uses the sense circuit 35 functioning as a plurality of memories included in the semiconductor device 10 for the p-th order cache memory. and the operation example described above may be preferably used.
  • the computer 90 may have a storage class memory in addition to the configuration described above. In this case, the computer 90 may use, for example, a plurality of memory cells 42 included in the semiconductor device 10 as a storage class memory, and may preferably use the operation example described above.
  • the electronic computer 90 can improve memory density, reduce manufacturing costs, and reduce power consumption. reduction, signal delay reduction, miniaturization, and the like can be achieved.
  • the semiconductor device according to one embodiment of the present invention is not limited to the semiconductor device 10 described above.
  • the storage device according to one aspect of the present invention is not limited to the storage device 300 described above.
  • the computer according to one aspect of the present invention is not limited to the computer 90 described above. At least a part of the configuration examples, operation examples, drawings corresponding to them, etc. illustrated in the present embodiment may be applied to other configuration examples, operation examples, other drawings, and other examples described in this specification and the like. It can be combined with any of the embodiments and the like as appropriate.
  • a semiconductor device 10A is a modification of the semiconductor device 10 described in the first embodiment. Therefore, in order to reduce the repetition of the description, mainly the points of difference between the semiconductor device 10A and the semiconductor device 10A will be described. Note that the above description of the semiconductor device 10 can be appropriately referred to.
  • FIG. 12 is a circuit diagram showing a configuration example of a semiconductor device 10A according to one aspect of the present invention.
  • the semiconductor device 10A is different from the semiconductor device 10 in that the switching circuit 37 is replaced with a switching circuit 37A.
  • the switching circuit 37A is different from the switching circuit 37 in that the capacitors C1 and C2 are provided instead of the transistors M3 and M4.
  • the switching circuit 37A is electrically connected to the sense circuit 35 via the global bit line GBL. Also, the switching circuit 37A is electrically connected to the sense circuit 35_pre via the global bit line GBLB. In addition, the switching circuit 37A is electrically connected to the driving circuit 51 provided on the substrate 50 via the global bit line SA_GBL and the global bit line SA_GBLB.
  • the switching circuit 37A has a function of making the global bit line GBL, the global bit line GBLB, the global bit line SA_GBL, and the global bit line SA_GBLB conductive or non-conductive.
  • the switching circuit 37A also has a function of changing the potentials of the global bit lines GBL and GBLB.
  • the switching circuit 37A includes a transistor M0, a transistor M1, a transistor M2, a capacitor C1, and a capacitor C2.
  • a transistor with an extremely low off current is preferably used as the transistor that forms the switching circuit 37A.
  • an OS transistor can be used as a transistor that configures the switching circuit 37A.
  • Transistor M0 has a function of making the connection between global bit line GBL and global bit line GBLB conductive or non-conductive in accordance with signal SW0.
  • Transistor M1 has a function of making a conductive state or a non-conductive state between global bit line GBL and global bit line SA_GBL according to signal SW1.
  • One of the source and drain of transistor M2 is electrically connected to global bit line GBLB.
  • the other of the source and drain of transistor M2 is electrically connected to global bit line SA_GBLB.
  • the transistor M2 has a function of making a conductive state or a non-conductive state between the global bit line GBLB and the global bit line SA_GBLB according to the signal SW2.
  • Capacitor C1 has a function of changing the potential of global bit line GBL according to signal BOOT1.
  • Capacitor C2 has a function of changing the potential of global bit line GBLB according to signal BOOT2.
  • the semiconductor device 10A has read mode 1 and read mode 2 as an example of a driving method.
  • the timing charts shown in FIGS. 13 and 14 show the potentials (H level or L level) of the signals BOOT1 and BOOT2 instead of the signal SW3. Different from the shown timing chart.
  • FIG. 13 is a timing chart illustrating an operation example of the semiconductor device 10A in read mode 1.
  • FIG. 13 is a timing chart illustrating an operation example of the semiconductor device 10A in read mode 1.
  • signals BOOT1 and BOOT2 are at L level. Signals other than the signals BOOT1 and BOOT2 are the same as those in the timing chart shown in FIG. Therefore, since the above description of the read mode 1 of the semiconductor device 10 can be appropriately referred to for the read mode 1 of the semiconductor device 10A, the description is omitted.
  • FIG. 14 is a timing chart illustrating an operation example of the semiconductor device 10A in read mode 2.
  • FIG. A period from time T21 to time T24 is a period for reading data. Note that in read mode 2, the data stored in the memory cell 42 is not related to data read. Also, the potential of the local bit line LBL_pre is not related to data reading. Therefore, FIG. 14 does not show the potentials of the node MND and the local bit line LBL_pre. Also, the potential of the global bit line GBLB is omitted from the drawing.
  • the signals applied to word line WL, signal MUX, signal WE and signal RE are each at L level.
  • the potential of the wiring SL is set to a predetermined potential (eg, VSS).
  • the signal SW0 is set to L level, and the signals SW1 and SW2 are set to H level.
  • the signal BOOT1 and the signal BOOT2 are each set to L level.
  • the signal EQ is set to H level, and the signal EQB is set to L level.
  • the signal CSEL is set to L level.
  • the potential of the wiring SAP and the potential of the wiring SAN are each set to (VDD-VSS)/2. Note that the potential VPRE is (VDD-VSS)/2.
  • the potential of the wiring CSL is set to an arbitrary fixed potential (eg, VSS).
  • VSS arbitrary fixed potential
  • global bit line SA_GBL and global bit line GBL, and global bit line SA_GBLB and global bit line GBLB are each precharged to (VDD-VSS)/2.
  • the local bit line LBL is in an electrically floating state and held at VDD (potential corresponding to data "1") or VSS (potential corresponding to data "0"). Note that in the description of each operation from time T21 to time T24, the potential at the immediately preceding time is maintained unless otherwise specified for the potential of each wiring and each signal.
  • signal EQ attains L level and signal EQB attains H level. Then, precharging of global bit lines SA_GBL and global bit lines GBL and precharging of global bit lines SA_GBLB and global bit lines GBLB are stopped. Therefore, global bit lines SA_GBL and global bit lines GBL, and global bit lines SA_GBLB and global bit lines GBLB are electrically floating.
  • signal BOOT1 attains H level. Then, the potentials of global bit line SA_GBL and global bit line GBL rise due to capacitive coupling via capacitor C1. That is, the potential of the global bit line SA_GBL becomes higher than the potential of the global bit line SA_GBLB.
  • signal MUX and signal RE attain H level. Then, the potentials of global bit line SA_GBL and global bit line GBL change according to the potential of local bit line LBL. Therefore, the potential of the local bit line LBL can be converted into a potential difference between the global bit lines SA_GBL and SA_GBLB.
  • signal MUX and signal RE attain L level. Further, the potential of the wiring SAN becomes VSS, and the potential of the wiring SAP becomes VDD. Then, the sense amplifier 55 operates to amplify the potential difference between the global bit lines SA_GBL and SA_GBLB caused by the operation at time T23 described above. As a result, the potentials of global bit lines SA_GBL and global bit lines SA_GBLB are determined to be either VDD or VSS. That is, reading of data stored in the sense circuit 35 functioning as a memory is completed.
  • the semiconductor device 10A has a configuration in which the transistor M3 and the transistor M4 in the semiconductor device 10 are replaced with a capacitor C1 and a capacitor C2. Thereby, the semiconductor device 10A can improve the area efficiency. Also, at time T22, the semiconductor device 10A changes the potentials of the global bit line SA_GBL and the global bit line GBL not by precharging but by capacitive coupling. Therefore, in the semiconductor device 10A, it is not necessary to generate the potential VPRE2 in the semiconductor device 10. FIG. Therefore, it is possible to reduce the power consumption and size of a circuit (for example, a voltage generation circuit) that supplies a potential to the semiconductor device 10A.
  • a circuit for example, a voltage generation circuit
  • a semiconductor device is not limited to the semiconductor device 10A described above. At least a part of the configuration examples, operation examples, drawings corresponding to them, etc. illustrated in the present embodiment may be applied to other configuration examples, operation examples, other drawings, and other examples described in this specification and the like. It can be combined with any of the embodiments and the like as appropriate.
  • semiconductor device 10B is a modification of semiconductor device 10 described in the first embodiment. Therefore, in order to reduce the repetition of the description, mainly the points of difference between the semiconductor device 10B and the semiconductor device 10B will be described. Note that the above description of the semiconductor device 10 can be appropriately referred to.
  • FIG. 15 is a circuit diagram showing a configuration example of a semiconductor device 10B according to one embodiment of the present invention.
  • the semiconductor device 10B differs from the semiconductor device 10 in that the switching circuit 37 is replaced with a switching circuit 37B.
  • the switching circuit 37B differs from the switching circuit 37 in that it does not include the transistor M3 and the transistor M4. Further, the semiconductor device 10B is different from the semiconductor device 10 in that the driving circuit 51 is replaced with a driving circuit 51B.
  • FIG. 16A is a circuit diagram showing the drive circuit 51B provided on the substrate 50 by a circuit symbol.
  • the drive circuit 51B includes a precharge circuit 56 in addition to the configuration of the drive circuit 51 described above.
  • Precharge circuit 56 is electrically connected to global bit line SA_GBL and global bit line SA_GBLB.
  • Drive circuit 51B has a function of precharging global bit line SA_GBL and global bit line SA_GBLB to a predetermined potential in addition to the function of drive circuit 51 described above.
  • the precharge circuit 56 has a function of precharging the global bit line SA_GBL to the potential VPRE3 according to the signal SW5.
  • the precharge circuit 56 also has a function of precharging the global bit line SA_GBLB to the potential VPRE3 in response to the signal SW6.
  • the precharge circuit 56 includes a transistor M5 and a transistor M6.
  • Each of transistor M5 and transistor M6 is a p-channel transistor.
  • One of the source and drain of transistor M5 is electrically connected to global bit line SA_GBL.
  • the other of the source and the drain of transistor M5 is electrically connected to a terminal to which potential VPRE3 is applied.
  • the transistor M5 has a function of precharging the global bit line SA_GBL to the potential VPRE3 according to the signal SW5.
  • One of the source and drain of transistor M6 is electrically connected to global bit line SA_GBLB.
  • the other of the source and the drain of transistor M6 is electrically connected to a terminal to which potential VPRE3 is applied.
  • the transistor M6 has a function of precharging the global bit line SA_GBLB to the potential VPRE3 according to the signal SW6.
  • FIG. 16B shows circuit blocks corresponding to the circuit diagram of the drive circuit 51B described in FIG. 16A, and corresponds to the circuit blocks of the drive circuit 51B shown in FIG.
  • the semiconductor device 10B has read mode 1 and read mode 2 as an example of a driving method.
  • read mode 1 and read mode 2 will be described below with reference to timing charts shown in FIGS. 17 and 18, respectively. 6 and 7, the timing charts shown in FIGS. 17 and 18 show potentials (H level or L level) of signals SW5 and SW6 instead of signal SW3. Different from the shown timing chart.
  • FIG. 17 is a timing chart illustrating an operation example of the semiconductor device 10B in read mode 1.
  • FIG. 17 is a timing chart illustrating an operation example of the semiconductor device 10B in read mode 1.
  • Signals SW5 and SW6 are at H level immediately before time T11 and from time T11 to time T13. Signals other than signal SW5 and signal SW6 are the same as those in the timing chart shown in FIG. Therefore, the description of the read mode 1 of the semiconductor device 10 described above can be appropriately referred to for the read mode 1 of the semiconductor device 10B, and the description is omitted.
  • FIG. 18 is a timing chart illustrating an operation example of the semiconductor device 10B in read mode 2.
  • FIG. A period from time T21 to time T24 is a period for reading data. Note that in read mode 2, the data stored in the memory cell 42 is not related to data read. Also, the potential of the local bit line LBL_pre is not related to data reading. Therefore, FIG. 18 does not show the potentials of the node MND and the local bit line LBL_pre. Also, the potential of the global bit line GBLB is omitted from the drawing.
  • the signals applied to word line WL, signal MUX, signal WE and signal RE are each at L level.
  • the potential of the wiring SL is set to a predetermined potential (eg, VSS).
  • Signal SW0, signal SW1, and signal SW2 are each set to L level.
  • the signal SW5 and the signal SW6 are each set to H level.
  • the signal EQ is set to H level
  • the signal EQB is set to L level.
  • the signal CSEL is set to L level.
  • the potential of the wiring SAP and the potential of the wiring SAN are each set to (VDD-VSS)/2.
  • the potential VPRE is set to (VDD-VSS)/2, and the potential VPRE3 is set to a potential exceeding (VDD-VSS)/2 but not exceeding VDD (for example, VDD).
  • the potential of the wiring CSL is set to an arbitrary fixed potential (eg, VSS).
  • the global bit line SA_GBL and the global bit line SA_GBLB are each precharged to (VDD-VSS)/2. It is also assumed that global bit line GBL and global bit line GBLB are each in an electrically floating state and have potentials of VDD or VSS.
  • the local bit line LBL is in an electrically floating state and held at VDD (potential corresponding to data "1") or VSS (potential corresponding to data "0"). Note that in the description of each operation from time T21 to time T24, the potential at the immediately preceding time is maintained unless otherwise specified for the potential of each wiring and each signal.
  • signal SW1 attains an H level. Also, the signal SW5 becomes L level. Then, global bit line SA_GBL and global bit line GBL are precharged to a potential between VDD and (VDD-VSS)/2. That is, the potential of the global bit line SA_GBL becomes higher than the potential of the global bit line SA_GBLB.
  • signal SW5 attains an H level. Then, precharging to global bit line SA_GBL and global bit line GBL stops. Then, the signal MUX and the signal RE become H level. Then, the potentials of global bit line SA_GBL and global bit line GBL change according to the potential of local bit line LBL. Therefore, the potential of the local bit line LBL can be converted into a potential difference between the global bit lines SA_GBL and SA_GBLB.
  • signal MUX and signal RE attain L level. Further, the potential of the wiring SAN becomes VSS, and the potential of the wiring SAP becomes VDD. Then, the sense amplifier 55 operates to amplify the potential difference between the global bit lines SA_GBL and SA_GBLB caused by the operation at time T23 described above. As a result, the potentials of global bit lines SA_GBL and global bit lines SA_GBLB are determined to be either VDD or VSS. That is, reading of data stored in the sense circuit 35 functioning as a memory is completed.
  • the semiconductor device 10B can also be said to have a configuration in which the transistors M3 and M4 using OS transistors provided in the layer 30 in the semiconductor device 10 are replaced with the transistors M5 and M6 using Si transistors provided on the substrate 50 . Thereby, the semiconductor device 10B can improve the area efficiency.
  • a semiconductor device is not limited to the semiconductor device 10B described above. At least a part of the configuration examples, operation examples, drawings corresponding to them, etc. illustrated in the present embodiment may be applied to other configuration examples, operation examples, other drawings, and other examples described in this specification and the like. It can be combined with any of the embodiments and the like as appropriate.
  • a semiconductor device that is one embodiment of the present invention has a transistor and a capacitor.
  • the semiconductor device described in this embodiment can be suitably used for the memory cell 42 described in the first embodiment. That is, the transistor and capacitor included in the semiconductor device correspond to the transistor 43 and capacitor 44 included in the memory cell 42, respectively.
  • FIG. 19A to 19D are top and cross-sectional views of a semiconductor device having a transistor 200a, a transistor 200b, capacitors 100a, and 100b.
  • FIG. 19A is a top view of the semiconductor device.
  • 19B to 19D are cross-sectional views of the semiconductor device.
  • FIG. 19B is a cross-sectional view of the portion indicated by the dashed-dotted line A1-A2 in FIG. 19A, and is also a cross-sectional view of the transistor 200a, the transistor 200b, the capacitor 100a, and the capacitor 100b in the channel length direction.
  • FIG. 19B is a cross-sectional view of the portion indicated by the dashed-dotted line A1-A2 in FIG. 19A, and is also a cross-sectional view of the transistor 200a, the transistor 200b, the capacitor 100a, and the capacitor 100b in the channel length direction.
  • FIG. 19B is a cross-sectional view of the portion indicated by the dashed-dotted line A1-A
  • FIG. 19C is a cross-sectional view of the portion indicated by the dashed-dotted line A3-A4 in FIG. 19A, and is also a cross-sectional view of the transistor 200a in the channel width direction.
  • FIG. 19D is a cross-sectional view of the portion indicated by the dashed-dotted line A5-A6 in FIG. 19A, and is also a cross-sectional view of the capacitor 100a in the channel width direction. Note that the top view of FIG. 19A omits some elements for clarity of illustration.
  • FIG. 19A is parallel to the channel length direction of the transistor 200a and the channel length direction of the transistor 200b, the y direction is perpendicular to the x direction, and the z direction is perpendicular to the x direction and the y direction. be. Note that the x-direction, y-direction, and z-direction shown in FIG. 19A are also shown in FIGS. 19B to 19D.
  • a semiconductor device of one embodiment of the present invention includes an insulator 214 over a substrate (not shown), a transistor 200a, a transistor 200b, a capacitor 100a, and a capacitor 100b over the insulator 214, and the transistors 200a and 200b.
  • the insulator 214, the insulator 280, the insulator 282, and the insulator 285 function as interlayer films. At least part of each of the transistor 200a, the transistor 200b, the capacitor 100a, and the capacitor 100b is buried in the insulator 280 as shown in FIG. 19B.
  • the transistor 200a and the transistor 200b each include an oxide 230 functioning as a semiconductor layer, a conductor 260 functioning as a first gate (also referred to as a top gate) electrode, and a second gate (also referred to as a back gate). ) a conductor 205 functioning as an electrode, a conductor 242b functioning as one of a source electrode and a drain electrode, and a conductor 242a functioning as the other of the source electrode and the drain electrode. It also has an insulator 253 and an insulator 254 that function as a first gate insulator. It also has an insulator 222 and an insulator 224 that act as a second gate insulator. Note that the gate insulator is sometimes called a gate insulating layer or a gate insulating film.
  • the transistor 200a and the transistor 200b have the same structure, the transistor 200a and the transistor 200b are hereinafter referred to as the transistor 200 without any symbols added to the reference numerals when describing items common to the transistor 200a and the transistor 200b.
  • the first gate electrode and first gate insulating film are arranged in openings 258 formed in insulator 280 and insulator 275 . That is, conductor 260 , insulator 254 , and insulator 253 are positioned within opening 258 .
  • Each of the capacitors 100a and 100b has a conductor 156 functioning as a lower electrode, an insulator 153 functioning as a dielectric, and a conductor 160 functioning as an upper electrode.
  • the capacitor 100a and the capacitor 100b respectively constitute MIM (Metal-Insulator-Metal) capacitors.
  • capacitor 100a and the capacitor 100b have the same configuration, hereinafter, when describing items common to the capacitor 100a and the capacitor 100b, the symbols added to the reference numerals are omitted and the capacitor 100b is used for description.
  • Portions of the top electrode, dielectric, and bottom electrode of capacitor 100 are disposed within openings 158 formed in insulators 282 , 280 , and 275 . That is, conductor 160 , insulator 153 , and conductor 156 are positioned within opening 158 .
  • the conductor 240 (the conductor 240a and the conductor 240b) functions as a plug (which can also be referred to as a connection electrode) by being electrically connected to the transistor 200.
  • Conductor 240 is disposed within opening 206 formed in insulator 280, for example.
  • Conductor 240 has a region in contact with part of the top surface and part of the side surface of conductor 242a.
  • the semiconductor device of one embodiment of the present invention includes the insulator 210 and the conductor 209 between the substrate (not shown) and the insulator 214 .
  • the conductor 209 is arranged to be embedded in the insulator 210 .
  • Conductor 209 has a region in contact with conductor 240 .
  • the semiconductor device of one embodiment of the present invention may include an insulator 212 between the insulator 210 and the conductor 209 and the insulator 214 .
  • a semiconductor device including the transistor 200 and the capacitor 100 described in this embodiment can be used as a memory cell of a memory device.
  • the conductor 240 may be electrically connected to the sense amplifier, and the conductor 240 functions as a bit line.
  • the capacitor 100 is provided so that at least part of it overlaps with the conductor 242b of the transistor 200 . Therefore, in the semiconductor device according to this embodiment, the capacitor 100 can be provided without greatly increasing the occupied area in a plan view, so that miniaturization or high integration can be achieved.
  • the semiconductor device described in this embodiment can be suitably used for the semiconductor device 10 or the memory device 300 described in Embodiment 1.
  • a sense amplifier electrically connected to the conductor 240 corresponds to the sense circuit 35 .
  • the semiconductor device described in this embodiment has a line-symmetrical structure with the dashed-dotted line A7-A8 shown in FIG. 19A as an axis of symmetry.
  • the transistor 200b is arranged at a line-symmetrical position with respect to the transistor 200a with the conductor 240 as an axis of symmetry.
  • the capacitor 100b is arranged at a line-symmetrical position with respect to the capacitor 100a with the conductor 240 as the axis of symmetry.
  • the other of the source electrode and the drain electrode of the transistor 200a and the other of the source electrode and the drain electrode of the transistor 200b also serve as the conductor 242a.
  • the transistor 200a and the transistor 200b are configured to also serve as the conductor 240 functioning as a plug.
  • the semiconductor device described in this embodiment mode can be miniaturized or highly integrated by connecting two transistors, two capacitors, and a plug as described above.
  • the transistor 200 includes an insulator 216 over the insulator 214, a conductor 205 (a conductor 205a and a conductor 205b) embedded in the insulator 216, and an insulator.
  • Body 242a (conductor 242a1 and conductor 242a2) and conductor 242b (conductor 242b1 and conductor 242b2), insulator 253 over oxide 230b, insulator 254 over insulator 253, and insulator 254 and over a conductor 260 (a conductor 260a and a conductor 260b) that overlaps part of the oxide 230b, over the insulator 222, over the insulator 224, over the oxide 230a, over the oxide 230b, over the conductor 242a , and an insulator 275 disposed on the conductor 242b.
  • the oxide 230a and the oxide 230b are collectively referred to as the oxide 230 in some cases.
  • the conductor 242a and the conductor 242b are collectively referred to as the conductor 242 in some cases.
  • Insulator 280 and insulator 275 are provided with openings 258 down to oxide 230b.
  • the opening 258 has a region that overlaps with the oxide 230b.
  • the insulator 275 has an opening that overlaps with the opening of the insulator 280 . That is, the opening 258 includes the opening of the insulator 280 and the opening of the insulator 275 .
  • an insulator 253 , an insulator 254 and a conductor 260 are arranged in the opening 258 . That is, the conductor 260 has a region overlapping with the oxide 230b with the insulators 253 and 254 interposed therebetween.
  • a conductor 260 , an insulator 253 , and an insulator 254 are provided between the conductor 242 a and the conductor 242 b in the channel length direction of the transistor 200 .
  • the insulator 254 has a region in contact with the side surface of the conductor 260 and a region in contact with the bottom surface of the conductor 260 . Note that the top surface of the insulator 222 is exposed in a region of the opening 258 that does not overlap with the oxide 230, as shown in FIG. 19C.
  • Oxide 230 preferably includes oxide 230a overlying insulator 224 and oxide 230b overlying oxide 230a. By providing the oxide 230a under the oxide 230b, diffusion of impurities from a structure formed below the oxide 230a to the oxide 230b can be suppressed.
  • oxide 230 may consist of a single layer of oxide 230b.
  • a laminated structure of three or more layers may be provided.
  • each of the oxide 230a and the oxide 230b may have a layered structure.
  • Conductor 260 functions as a first gate electrode, and conductor 205 functions as a second gate electrode.
  • Insulators 253 and 254 function as first gate insulators, and insulators 222 and 224 function as second gate insulators.
  • the conductor 242b functions as one of the source electrode and the drain electrode, and the conductor 242a functions as the other of the source electrode and the drain electrode.
  • At least part of the region of the oxide 230 overlapping with the conductor 260 functions as a channel formation region.
  • capacitor 100 has conductor 156, insulator 153, and conductor 160 (conductor 160a and conductor 160b).
  • the conductor 156 functions as one of a pair of electrodes (also referred to as a lower electrode) of the capacitor 100
  • the conductor 160 functions as the other of the pair of electrodes (also referred to as an upper electrode) of the capacitor 100
  • the insulator 153 functions as the capacitor 100. functions as a dielectric of
  • conductor 156 is provided over the conductor 242b
  • the insulator 153 is provided over the conductor 156
  • the conductor 160a is provided over the insulator 153
  • the conductor 160b is provided over the conductor 160a.
  • Conductors 156 are disposed along openings 158 formed in insulators 275 , 280 , and 282 .
  • the height of a portion of the upper surface of conductor 156 is preferably higher than the height of the upper surface of insulator 282 .
  • the lower surface of the conductor 156 is in contact with the upper surface of the conductor 242b.
  • the conductor 156 is preferably formed by a film formation method with good coverage, such as an ALD method or a CVD method.
  • any conductor that can be used for the conductor 205, the conductor 260, or the conductor 242 may be used.
  • the contact resistance between the conductor 156 and the conductor 242b can be reduced.
  • the conductor 156 titanium nitride or tantalum nitride deposited by an ALD method can be used.
  • the insulator 153 is arranged to cover the conductor 156 and part of the insulator 282 .
  • a high dielectric constant (high-k) material (a material with a high relative dielectric constant) is preferably used for the insulator 153 .
  • the insulator 153 is preferably formed by a film formation method with good coverage, such as an ALD method or a CVD method.
  • examples of insulators of high dielectric constant materials include oxides, oxynitrides, nitride oxides, or nitrides containing one or more metal elements selected from aluminum, hafnium, zirconium, gallium, and the like. can be used.
  • silicon may be contained in the above oxides, oxynitrides, nitrided oxides, or nitrides.
  • an insulator of a high dielectric constant material an insulating layer made of the above materials can be laminated and used.
  • Insulators of high dielectric constant materials include, for example, aluminum oxide, hafnium oxide, zirconium oxide, oxides containing aluminum and hafnium, oxynitrides containing aluminum and hafnium, oxides containing silicon and hafnium, and silicon and hafnium. , an oxide containing silicon and zirconium, an oxynitride containing silicon and zirconium, an oxide containing hafnium and zirconium, or an oxynitride containing hafnium and zirconium can be used.
  • the insulator 153 can be made thick enough to suppress leakage current, and the capacitance of the capacitor 100 can be sufficiently secured.
  • a laminated insulating layer made of the above materials it is preferable to use a laminated structure of a high dielectric constant material and a material having a higher dielectric strength than the high dielectric constant material.
  • the insulator 153 for example, an insulating film in which zirconium oxide, aluminum oxide, and zirconium oxide are stacked in this order can be used.
  • an insulating film in which zirconium oxide, aluminum oxide, zirconium oxide, and aluminum oxide are stacked in this order can be used.
  • an insulating film in which hafnium zirconium oxide, aluminum oxide, hafnium zirconium oxide, and aluminum oxide are stacked in this order can be used.
  • insulators with relatively high dielectric strength, such as aluminum oxide, as the insulator 153 the dielectric strength is improved and electrostatic breakdown of the capacitor 100 can be suppressed.
  • Conductor 160 is arranged to fill opening 158 formed in insulator 275 , insulator 280 , and insulator 282 .
  • the conductor 160 is preferably deposited using, for example, the ALD method or the CVD method.
  • a conductor that can be used for the conductor 205 or the conductor 260 may be used as the conductor 160 .
  • titanium nitride deposited by ALD can be used as the conductor 160a
  • tungsten deposited by CVD can be used as the conductor 160b. Note that when the adhesion of tungsten to the insulator 153 is sufficiently high, a single-layer tungsten film formed by a CVD method may be used as the conductor 160 .
  • the opening 158 is provided to reach the conductor 242b. That is, it can be said that the opening 158 has a region overlapping with the conductor 242b.
  • the conductor 242b is one of the source electrode and the drain electrode of the transistor 200, and can electrically connect the transistor 200 and the capacitor 100 by being in contact with the lower surface of the conductor 156 provided in the opening 158.
  • the distance between the opening 158 and the oxide 230 is short. With such a structure, the area occupied by the memory cell having the capacitor 100 and the transistor 200 can be reduced.
  • the shape of the opening 158 may be a quadrangle, a polygonal shape other than a quadrangle, a polygonal shape with curved corners, or a circular shape including an ellipse. good.
  • conductors 156 are provided in contact with the bottom and inner walls of opening 158 . Therefore, conductor 156 is in contact with the side surfaces of insulator 275 , insulator 280 , and insulator 282 , the side surface of conductor 242 b 1 , the side surface and top surface of conductor 242 b 2 , and the top surface of insulator 222 .
  • An insulator 153 is provided in contact with the top surface of the conductor 156, a conductor 160a is provided in contact with the top surface of the insulator 153, and a conductor 160b is provided in contact with the top surface of the conductor 160a.
  • the conductors 156 and 160 are arranged to face each other with the insulator 153 interposed on the bottom and side surfaces of the opening 158, as shown in FIGS. 19B and 19D. , a capacitor 100 can be formed. Therefore, the capacitance of the capacitor 100 can be increased by increasing the depth of the opening 158 (which can also be referred to as the film thickness of the insulator 280). By increasing the capacitance per unit area of the capacitor 100 in this manner, the read operation of the memory device can be stabilized.
  • a portion of the conductor 156, a portion of the insulator 153, and a portion of the conductor 160 are exposed from the opening 158.
  • a portion of conductor 156 , a portion of insulator 153 , and a portion of conductor 160 are formed above the top surface of conductor 260 or above the top surface of insulator 282 .
  • Part of the conductor 156 and part of the insulator 153 are in contact with the top surface of the insulator 282 . That is, the side ends of the conductor 156 are covered with the insulator 153 . Furthermore, the conductor 160 preferably has a region that overlaps with the insulator 282 with the insulator 153 interposed therebetween. Here, as shown in FIG. 19B, the side ends of the conductor 160 and the side ends of the insulator 153 are substantially aligned. With such a structure, the conductor 160 and the conductor 156 can be separated by the insulator 153, so short-circuiting between the conductor 160 and the conductor 156 can be suppressed.
  • the portion of the conductor 160 above the insulator 282 may be routed to form a wiring.
  • the conductor 160 can be provided extending in the channel width direction of the transistor 200 as shown in FIG. 19C. Accordingly, when a plurality of transistors 200 and capacitors 100 are provided, the conductor 160 can also function as a wiring. Further, in this case, the insulator 153 can be extended along with the conductor 160 .
  • FIGS. 20A and 20B An example of a chip 1200 on which the semiconductor device of the present invention is mounted is shown with reference to FIGS. 20A and 20B.
  • a plurality of circuits (systems) are mounted on the chip 1200 .
  • SoC System on Chip
  • a chip 1200 includes, for example, a CPU 1211, a GPU 1212, one or more analog operation units 1213, one or more memory controllers 1214, one or more interfaces 1215, and one or more network circuits 1216. , etc.
  • Chip 1200 is provided with bumps (not shown), and is connected to the first surface of package substrate 1201 via the bumps, as shown in FIG. 20B. Also, the package substrate 1201 is provided with a plurality of bumps 1202 on the rear surface of the first surface, and is connected to the mother board 1203 via the plurality of bumps 1202 .
  • Motherboard 1203 may be provided with storage devices such as DRAM 1221 or flash memory 1222, for example.
  • the DRAM 1221 can use the DOSRAM described in the above embodiment and the like. As a result, the DRAM 1221 can achieve low power consumption, high speed, and large capacity.
  • the CPU 1211 preferably has multiple CPU cores.
  • the GPU 1212 preferably has multiple GPU cores.
  • the CPU 1211 and the GPU 1212 may each have a memory for temporarily storing data.
  • a memory common to the CPU 1211 and the GPU 1212 may be provided in the chip 1200 .
  • the memory can use the above-described DOSRAM.
  • the GPU 1212 is suitable for parallel computation of multiple data, and can perform image processing or sum-of-products operations.
  • the GPU 1212 can perform image processing or product-sum operation with low power consumption by providing an image processing circuit or a product-sum operation circuit using the oxide semiconductor of the present invention.
  • the chip can shorten the wiring between the CPU 1211 and the GPU 1212 . Therefore, the chip transfers data from the CPU 1211 to the GPU 1212, transfers data between the memories of the CPU 1211 and the GPU 1212, and transfers the calculation result from the GPU 1212 to the CPU 1211 after calculation in the GPU 1212 at high speed. be able to.
  • the analog computation unit 1213 has one or both of an A/D (analog/digital) conversion circuit and a D/A (digital/analog) conversion circuit. Further, the analog calculation unit 1213 may be provided with the sum-of-products calculation circuit.
  • Memory controller 1214 has a circuit that functions as a controller for DRAM 1221 and a circuit that functions as an interface for flash memory 1222 .
  • the interface 1215 has, for example, an interface circuit with an externally connected device such as a display device, speaker, microphone, camera, or controller. Controllers include, for example, mice, keyboards, or game controllers. Such an interface can use, for example, USB (Universal Serial Bus) or HDMI (registered trademark) (High-Definition Multimedia Interface).
  • USB Universal Serial Bus
  • HDMI registered trademark
  • the network circuit 1216 has a network circuit such as a LAN (Local Area Network). It may also have circuitry for network security.
  • LAN Local Area Network
  • the plurality of circuits (systems) can be formed on the chip 1200 by the same manufacturing process. Therefore, chip 1200 does not require an increase in the manufacturing process even if the number of required circuits increases. Therefore, chip 1200 can be manufactured at low cost.
  • a package substrate 1201 provided with a chip 1200 having a GPU 1212, a motherboard 1203 provided with a DRAM 1221, and a flash memory 1222 can be collectively called a GPU module 1204.
  • the GPU module 1204 Since the GPU module 1204 has the chip 1200 using SoC technology, its size can be reduced. In addition, since the GPU module 1204 is excellent in image processing, it is preferably used in smartphones, tablet terminals, laptop PCs, or portable electronic devices such as portable (portable) game machines. be. In addition, the GPU module 1204 performs, for example, a deep neural network (DNN), a convolutional neural network (CNN), a recurrent neural network (RNN), an autoencoder, a deep Boltzmann machine ( DBM), or deep belief networks (DBN) can be implemented. Therefore, the chip 1200 can be used as an AI chip. Also, the GPU module 1204 can be used as an AI system module.
  • DNN deep neural network
  • CNN convolutional neural network
  • RNN recurrent neural network
  • DBM deep Boltzmann machine
  • DBN deep belief networks
  • This embodiment shows an example of an electronic component and an electronic device in which, for example, the storage device shown in the above embodiment and the like is incorporated.
  • the electronic components and electronic devices can achieve low power consumption and high speed.
  • FIG. 21A is a perspective view of electronic component 700 and a substrate (mounting substrate 704) on which electronic component 700 is mounted.
  • Electronic component 700 shown in FIG. 21A has storage device 720 in mold 711 .
  • FIG. 21A omits part of the description to show the inside of electronic component 700 .
  • Electronic component 700 has lands 712 outside mold 711 .
  • Land 712 is electrically connected to electrode pad 713 .
  • the electrode pads 713 are electrically connected to the memory device 720 by wires 714 .
  • the electronic component 700 is mounted on a printed circuit board 702, for example.
  • a mounting board 704 is completed by combining a plurality of such electronic components and electrically connecting the respective electronic components on the printed circuit board 702 .
  • the memory device 720 has a driver circuit layer 721 and a memory circuit layer 722 .
  • the memory circuit layer 722 has a structure in which a plurality of memory cell arrays are stacked.
  • a structure in which the driver circuit layer 721 and the memory circuit layer 722 are stacked can be a monolithic stacked structure.
  • each layer can be connected without using through electrode technology such as TSV (Through Silicon Via) and bonding technology such as Cu--Cu direct bonding.
  • TSV Through Silicon Via
  • bonding technology such as Cu--Cu direct bonding.
  • connection wiring etc.
  • TSV through electrodes
  • connection pins By increasing the number of connection pins, parallel operation becomes possible, so that the memory bandwidth (also referred to as memory bandwidth) can be improved.
  • the plurality of memory cell arrays included in the memory circuit layer 722 be formed using OS transistors, and the plurality of memory cell arrays be monolithically stacked.
  • OS transistors the plurality of memory cell arrays be monolithically stacked.
  • the bandwidth is the amount of data transferred per unit time.
  • Access latency is the time from access to the start of data exchange.
  • the OS transistor has the excellent effect of being able to achieve a wider memory bandwidth than the Si transistor.
  • the storage device 720 may also be referred to as a die.
  • a die represents a chip piece obtained by forming a circuit pattern on a disk-shaped substrate (also called a wafer) or the like in the manufacturing process of a semiconductor chip and dicing it into dice.
  • semiconductor materials that can be used for the die include silicon (Si), silicon carbide (SiC), gallium nitride (GaN), and the like.
  • a die obtained from a silicon substrate also called a silicon wafer
  • a silicon die obtained from a silicon substrate (also called a silicon wafer) may be referred to as a silicon die.
  • FIG. 21B is a perspective view of electronic component 730.
  • FIG. Electronic component 730 is an example of SiP (System in package) or MCM (Multi Chip Module).
  • An electronic component 730 has an interposer 731 provided on a package substrate 732 (printed circuit board), and a semiconductor device 735 and a plurality of storage devices 720 provided on the interposer 731 .
  • the storage device 720 can be used as a high bandwidth memory (HBM).
  • the semiconductor device 735 can be used as an integrated circuit (semiconductor device) such as a CPU (Central Processing Unit), a GPU (Graphics Processing Unit), or an FPGA (Field Programmable Gate Array).
  • the package substrate 732 can use, for example, a ceramic substrate, a plastic substrate, or a glass epoxy substrate.
  • the interposer 731 for example, a silicon interposer or a resin interposer can be used.
  • the interposer 731 has a plurality of wirings and has a function of electrically connecting a plurality of integrated circuits with different terminal pitches through each of the plurality of wirings. A plurality of wirings are provided in a single layer or multiple layers.
  • the interposer 731 has a function of electrically connecting an integrated circuit provided over the interposer 731 and electrodes provided over the package substrate 732 .
  • the interposer 731 is sometimes called a "rewiring board" or an "intermediate board”.
  • the interposer 731 is provided with through electrodes, and the through electrodes are used to electrically connect the integrated circuit and the package substrate 732 .
  • TSV can be used as the through electrode.
  • Interposer 731 preferably uses a silicon interposer. Since silicon interposers do not need to be provided with active elements, they can be manufactured at a lower cost than integrated circuits. In addition, since wiring can be formed by a semiconductor process with a silicon interposer, it is easy to form fine wiring, which is difficult with a resin interposer.
  • HBM requires many wiring connections to achieve a wide memory bandwidth. Therefore, an interposer for mounting an HBM is required to form fine and high-density wiring. Therefore, it is preferable to use a silicon interposer for the interposer that mounts the HBM.
  • SiP or MCM using a silicon interposer is unlikely to suffer a decrease in reliability due to a difference in coefficient of expansion between the integrated circuit and the interposer.
  • the silicon interposer has a highly flat surface, poor connection between the integrated circuit provided on the silicon interposer and the silicon interposer is less likely to occur.
  • a composite structure may be formed by combining a memory cell array stacked using TSVs and a memory cell array stacked monolithically.
  • the board on which the electronic component 730 is mounted may be overlapped with the electronic component 730 and provided with a heat sink (radiating plate).
  • a heat sink is provided, the integrated circuits provided over the interposer 731 preferably have the same height.
  • the memory device 720 and the semiconductor device 735 have the same height.
  • the package substrate 732 may have electrodes 733 on the bottom.
  • FIG. 21B shows an example of forming the electrodes 733 with solder balls.
  • the electronic component 730 can implement BGA (Ball Grid Array) mounting by providing solder balls in a matrix on the bottom of the package substrate 732 .
  • the electrode 733 may be formed of a conductive pin.
  • the electronic component 730 can implement PGA (Pin Grid Array) mounting by providing conductive pins in a matrix on the bottom of the package substrate 732 .
  • the electronic component 730 can be mounted on other boards using various mounting methods, not limited to BGA or PGA.
  • SPGA Sttaggered Pin Grid Array
  • LGA Land Grid Array
  • QFP Quad Flat Package
  • QFJ Quad Flat J-leaded package
  • QFN Quad Flat Non-leaded package
  • the use of the memory device of one embodiment of the present invention reduces the greenhouse effect typified by carbon dioxide (CO 2 ). It is also possible to reduce the amount of gas emitted. Further, since the memory device of one embodiment of the present invention consumes low power, it is also effective as a countermeasure against global warming.
  • CO 2 carbon dioxide
  • the structure, method, or the like described in this embodiment can be used in appropriate combination with any other structure, method, or the like described in this embodiment, or the structure, method, or the like described in another embodiment. .
  • the storage devices shown in the above embodiments and the like are, for example, storage of various electronic devices (for example, information terminals, computers, smartphones, electronic book terminals, digital cameras (including video cameras), recording and playback devices, navigation systems, etc.) applicable to equipment.
  • the storage device described in any of the above embodiments and the like as the storage device of the electronic device, the electronic device can be operated at low power consumption and at high speed.
  • the computer includes a tablet computer, a notebook computer, a desktop computer, and a large computer such as a server system.
  • the storage devices shown in the above embodiments and the like are applied to various removable storage devices such as memory cards (for example, SD cards), USB memories, and SSDs (solid state drives).
  • 22A to 22E are diagrams schematically showing some configuration examples of removable storage devices.
  • the storage devices shown in the above embodiments and the like are processed into packaged memory chips and used for various storage devices or removable memories.
  • FIG. 22A is a schematic diagram of a USB memory.
  • USB memory 1100 has housing 1101 , cap 1102 , USB connector 1103 and substrate 1104 .
  • a substrate 1104 is housed in a housing 1101 .
  • substrate 1104 has memory chip 1105 and controller chip 1106 attached thereto.
  • the memory chip 1105 or the like can incorporate the memory device described in the above embodiment mode or the like.
  • FIG. 22B is a schematic diagram of the appearance of the SD card.
  • FIG. 22C is a schematic diagram of the internal structure of the SD card.
  • SD card 1110 has housing 1111 , connector 1112 and substrate 1113 .
  • the substrate 1113 is housed in the housing 1111 .
  • substrate 1113 has memory chip 1114 and controller chip 1115 attached thereto.
  • the SD card 1110 can increase the capacity of the SD card 1110 by providing the memory chip 1114 also on the back side of the substrate 1113 on which the controller chip 1115 is attached.
  • the SD card 1110 may be provided with a wireless chip having a wireless communication function on the substrate 1113 . This enables the SD card 1110 to read or write data in the memory chip 1114 through wireless communication between the host device and the SD card 1110 .
  • the memory chip 1114 or the like can incorporate the storage device described in the above embodiment mode or the like.
  • FIG. 22D is a schematic diagram of the appearance of the SSD.
  • FIG. 22E is a schematic diagram of the internal structure of the SSD.
  • SSD 1150 has housing 1151 , connector 1152 and substrate 1153 .
  • the substrate 1153 is housed in the housing 1151 .
  • substrate 1153 has memory chip 1154, memory chip 1155, and controller chip 1156 attached thereto.
  • a memory chip 1155 is a work memory for the controller chip 1156, and may be a DOSRAM chip, for example.
  • the SSD 1150 can increase the capacity of the SSD 1150 by providing a memory chip 1154 also on the back side of the substrate 1153 on which the controller chip 1156 is attached.
  • the memory chip 1154 or the like can incorporate the memory device described in the above embodiment mode or the like.
  • a storage device can be used, for example, in processors such as CPUs or GPUs, or chips.
  • processors such as CPUs or GPUs, or chips.
  • a processor such as a CPU or a GPU or a chip using the storage device according to one embodiment of the present invention in an electronic device, the electronic device can achieve low power consumption and high speed.
  • FIGS. 23A to 23H show specific examples of electronic equipment including a processor such as a CPU or GPU, or a chip, using the storage device.
  • a GPU or chip according to one aspect of the present invention can be mounted on various electronic devices.
  • Electronic devices include, for example, television devices, desktop or notebook information terminals, digital signage (digital signage), or electronic devices with relatively large screens such as large game machines such as pachinko machines. be done.
  • the electronic device can be equipped with artificial intelligence.
  • An electronic device of one embodiment of the present invention may have an antenna.
  • the electronic device can display, for example, images or information on the display portion by receiving a signal with the antenna.
  • the antenna may be used for contactless power transmission.
  • the electronic device of one embodiment of the present invention includes sensors (for example, force, displacement, position, speed, acceleration, angular velocity, number of revolutions, distance, light, liquid, magnetism, temperature, chemical substance, sound, time, hardness, electric field, measuring current, voltage, power, radiation, flow rate, humidity, gradient, vibration, smell, infrared, etc.).
  • sensors for example, force, displacement, position, speed, acceleration, angular velocity, number of revolutions, distance, light, liquid, magnetism, temperature, chemical substance, sound, time, hardness, electric field, measuring current, voltage, power, radiation, flow rate, humidity, gradient, vibration, smell, infrared, etc.
  • An electronic device of one embodiment of the present invention can have various functions.
  • Electronic devices include, for example, a function to display various information (such as still images, moving images, or text images) on a display unit, a touch panel function, a function to display calendars, dates, or times, and various software (programs ), a wireless communication function, or a function of reading programs or data recorded on a recording medium.
  • 23A to 23H show examples of electronic devices.
  • FIG. 23A illustrates a mobile phone (smartphone), which is a type of information terminal.
  • the information terminal 5100 includes a housing 5101 and a display unit 5102. As an input interface, the display unit 5102 is provided with a touch panel, and the housing 5101 is provided with buttons.
  • the information terminal 5100 may have, for example, a power button, operation buttons, a speaker, a microphone, a camera, a light source, a control device, and the like.
  • the control device may include, for example, one or more selected from a CPU, a GPU, and a storage device. Power consumption can be reduced by using the storage device of one embodiment of the present invention for the control device, which is preferable.
  • the information terminal 5100 can execute an application using artificial intelligence.
  • An application using artificial intelligence is, for example, an application that recognizes a conversation and displays the content of the conversation on the display unit 5102, or an application that recognizes characters or graphics input by the user to the touch panel included in the display unit 5102 and displays the content on the display unit.
  • An application displayed in 5102, an application for performing biometric authentication such as a fingerprint or a voiceprint, and the like are included.
  • FIG. 23B illustrates a notebook information terminal 5200 .
  • the notebook information terminal 5200 has an information terminal main body 5201 , a display section 5202 , and a keyboard 5203 .
  • the notebook information terminal 5200 may have, for example, a pointing device, an external connection port, a control device, and the like.
  • the control device may include, for example, one or more selected from a CPU, a GPU, and a storage device. Power consumption can be reduced by using the storage device of one embodiment of the present invention for the control device, which is preferable.
  • the notebook information terminal 5200 can execute an application using artificial intelligence by applying the chip of one embodiment of the present invention.
  • Applications using artificial intelligence include, for example, design support software, text correction software, and automatic menu generation software.
  • the user of the notebook information terminal 5200 can develop new artificial intelligence.
  • FIGS. 23A and 23B a smartphone and a notebook information terminal are illustrated in FIGS. 23A and 23B, respectively, as examples of electronic devices, but information terminals other than a smartphone and a notebook information terminal can be applied.
  • information terminals other than smart phones and notebook information terminals include PDAs (Personal Digital Assistants), desktop information terminals, and workstations.
  • FIG. 23C shows a portable game machine 5300 that is an example of a game machine.
  • a portable game machine 5300 includes, for example, a housing 5301, a housing 5302, a housing 5303, a display portion 5304, a connection portion 5305, operation keys 5306, and the like. Housing 5302 and housing 5303 can be removed from housing 5301 . In portable game machine 5300, by attaching connection unit 5305 provided in housing 5301 to another housing (not shown), video output to display unit 5304 can be transferred to another video device (not shown). ) can be output. At this time, the housing 5302 and the housing 5303 can each function as an operation unit. Thereby, the portable game machine 5300 allows a plurality of players to play the game at the same time. For example, the chips described in the above embodiments and the like can be incorporated into the chips provided in the substrates of the housings 5301, 5302, and 5303.
  • FIG. 23D also shows a stationary game machine 5400, which is an example of a game machine.
  • a stationary game machine 5400 is wirelessly or wiredly connected to a controller 5402 .
  • a game machine such as the portable game machine 5300 or the stationary game machine 5400 can realize a low power consumption game machine by applying the GPU or chip of one embodiment of the present invention.
  • the game machine can reduce heat generation from the circuit due to low power consumption, it is possible to reduce the influence of the heat generation on the circuit itself, peripheral circuits, or modules.
  • the portable game machine 5300 having artificial intelligence can be realized.
  • a game machine determines, for example, the progress of the game, the speech and behavior of creatures appearing in the game, or the expressions that occur in the game by the program of the game, but the portable game machine 5300: By applying artificial intelligence, expressions that are not limited to game programs become possible.
  • the portable game machine 5300 can express, for example, that the speech and behavior of a character appearing in the game changes depending on the question asked by the player, the progress of the game, or the time.
  • the portable game machine 5300 can configure the game players in an anthropomorphic manner using artificial intelligence. But you can play games.
  • FIGS. 23C and 23D illustrate a portable game machine and a stationary game machine as examples of game machines
  • game machines to which the GPU or chip of one aspect of the present invention is applied are not limited to these.
  • a game machine to which the GPU or chip of one aspect of the present invention is applied is, for example, an arcade game machine installed in an entertainment facility (for example, a game center or an amusement park), or a batting practice machine installed in a sports facility. Throwing machines, etc.
  • a GPU or chip of one aspect of the present invention can be applied to large-scale computers.
  • FIG. 23E is a diagram showing a supercomputer 5500, which is an example of a large computer.
  • FIG. 23F is a diagram showing a rack-mounted computer 5502 that the supercomputer 5500 has.
  • a supercomputer 5500 has a rack 5501 and a plurality of rack-mount computers 5502 .
  • a plurality of computers 5502 are stored in the rack 5501 .
  • the computer 5502 is provided with a plurality of substrates 5504 .
  • the substrate 5504 can be mounted with the GPU or chip described in the above embodiment or the like.
  • the supercomputer 5500 is a large computer mainly used for scientific and technical calculations. Since the supercomputer 5500 needs to process a huge number of calculations at high speed in scientific and technical calculations, it consumes a lot of power and generates a lot of heat in its chips.
  • the supercomputer 5500 can realize a low power consumption supercomputer by applying the GPU or chip of one embodiment of the present invention. In addition, since the supercomputer 5500 can reduce heat generation from circuits due to low power consumption, the influence of heat generation on the circuits themselves, peripheral circuits, or modules can be reduced.
  • the supercomputer 5500 can also function as a parallel computer. By using the supercomputer 5500 as a parallel computer, for example, large-scale calculations required for learning and inference of artificial intelligence can be performed.
  • FIGS. 23E and 23F illustrate a supercomputer as an example of a large computer
  • the large computer to which the GPU or chip of one aspect of the present invention is applied is not limited to this.
  • Large computers to which the GPU or chip of one aspect of the present invention is applied include, for example, computers that provide services (servers), large general-purpose computers (mainframes), and the like.
  • FIG. 24A is a perspective view illustrating a specific configuration example of the computer 5502.
  • computer 5502 has motherboard 5630 .
  • Motherboard 5630 has a plurality of slots 5631 and a plurality of connection terminals (not shown).
  • a PC card 5621 is inserted into the slot 5631 .
  • the PC card 5621 has connection terminals 5623 , 5624 and 5625 connected to the motherboard 5630 respectively.
  • a PC card 5621 shown in FIG. 24B is an example of a processing board including, for example, a CPU, a GPU, and a storage device.
  • the PC card 5621 has a board 5622 .
  • the board 5622 has a connection terminal 5623 , a connection terminal 5624 , a connection terminal 5625 , a semiconductor device 5626 , a semiconductor device 5627 , a semiconductor device 5628 , and a connection terminal 5629 .
  • FIG. 24B illustrates semiconductor devices other than the semiconductor devices 5626, 5627, and 5628; The description of the semiconductor device 5628 may be referred to.
  • connection terminal 5629 has a shape that can be inserted into the slot 5631 of the mother board 5630 , and the connection terminal 5629 functions as an interface for connecting the PC card 5621 and the mother board 5630 .
  • Standards for the connection terminal 5629 include, for example, PCIe (Peripheral Component Interconnect Express).
  • connection terminal 5623, the connection terminal 5624, and the connection terminal 5625 can be an interface for power supply or signal input to the PC card 5621, for example. Also, for example, an interface for outputting a signal calculated by the PC card 5621 can be used.
  • Standards for the connection terminals 5623, 5624, and 5625 include, for example, USB (Universal Serial Bus), SATA (Serial ATA), and SCSI (Small Computer System Interface).
  • USB Universal Serial Bus
  • SATA Serial ATA
  • SCSI Serial Computer System Interface
  • video signals are output from each of the connection terminals 5623, 5624, and 5625
  • the respective standards include, for example, HDMI (registered trademark) (High-Definition Multimedia Interface).
  • the semiconductor device 5626 has terminals (not shown) for inputting and outputting signals. By inserting the terminals into sockets (not shown) provided on the board 5622, the semiconductor device 5626 and the board 5622 are connected. can be electrically connected.
  • the semiconductor device 5627 has a plurality of terminals, and the terminals are electrically connected to the wiring of the board 5622 by, for example, reflow soldering. can do.
  • Examples of the semiconductor device 5627 include FPGA, GPU, or CPU.
  • the semiconductor device 5627 the electronic component 730 described above can be used, for example.
  • the semiconductor device 5628 has a plurality of terminals, and the terminals are electrically connected to the wiring of the board 5622 by, for example, reflow soldering. can do.
  • Examples of the semiconductor device 5628 include a memory device.
  • the semiconductor device 5628 for example, the electronic component 700 described above can be used.
  • a GPU or chip of one embodiment of the present invention can be applied to automobiles, which are mobile objects, and to the vicinity of the driver's seat of automobiles.
  • FIG. 23G is a diagram showing the vicinity of the windshield in the interior of an automobile, which is an example of a mobile object.
  • FIG. 23G illustrates display panel 5701, display panel 5702, and display panel 5703 mounted to the dashboard, as well as display panel 5704 mounted to the pillar.
  • Display panels 5701 to 5703 can provide various information by displaying, for example, speedometer, tachometer, mileage, fuel gauge, gear status, or air conditioner settings. Also, for example, the display items or layout displayed on the display panel can be changed as appropriate according to the user's preference. Therefore, the display panel can be improved in design.
  • the display panels 5701 to 5703 can also be used as lighting devices.
  • the display panel 5704 can complement the field of view (blind spot) blocked by the pillars by displaying an image from an imaging device (not shown) provided in the automobile. That is, the display panel 5704 can compensate for blind spots and enhance safety by displaying an image from an imaging device provided outside the automobile. In addition, the display panel 5704 displays an image that complements the invisible part, so that safety confirmation can be performed more naturally and without discomfort.
  • the display panel 5704 can also be used as a lighting device.
  • a GPU or chip of one embodiment of the present invention can be applied as a component of artificial intelligence, and thus can be used, for example, in an automatic driving system for automobiles. Also, the chip can be used, for example, in a system that performs road guidance or danger prediction.
  • the display panels 5701 to 5704 may be configured to display information such as road guidance or danger prediction, for example.
  • Mobile objects can also include, for example, trains, monorails, ships, or air vehicles (helicopters, unmanned aerial vehicles (drones), planes, or rockets).
  • helicopters unmanned aerial vehicles
  • planes or rockets.
  • FIG. 23H shows an electric refrigerator-freezer 5800, which is an example of an appliance.
  • the electric refrigerator-freezer 5800 has, for example, a housing 5801, a refrigerator compartment door 5802, a freezer compartment door 5803, and the like.
  • the electric refrigerator-freezer 5800 can realize the electric refrigerator-freezer 5800 having artificial intelligence by applying the chip of one embodiment of the present invention.
  • the electric freezer-refrigerator 5800 has, for example, a function to automatically generate a menu based on the ingredients stored in the electric freezer-refrigerator 5800 or the expiration date of the ingredients, or the electric freezer-refrigerator 5800 It can have a function of automatically adjusting the temperature according to the preserved foodstuffs, and the like.
  • Electric refrigerators and freezers have been described as an example of electrical appliances, but other electrical appliances include, for example, vacuum cleaners, microwave ovens, electric ovens, rice cookers, water heaters, IH cookers, water servers, air conditioning and heating appliances including air conditioners, and washing machines. machines, dryers, or audiovisual equipment.
  • power consumption can be reduced by applying the storage device of one embodiment of the present invention to one or more selected from electronic devices, information terminals, game machines, large computers, mobile objects, and electrical appliances. can be achieved. Therefore, while the demand for energy is expected to increase due to higher performance or higher integration of memory devices, the use of the memory device of one embodiment of the present invention reduces the greenhouse effect typified by carbon dioxide (CO 2 ). It is also possible to reduce the amount of gas emitted. Further, since the memory device of one embodiment of the present invention consumes low power, it is also effective as a countermeasure against global warming.
  • CO 2 carbon dioxide
  • the electronic devices, the functions of the electronic devices, the application examples of artificial intelligence, the effects thereof, and the like described in this embodiment can be appropriately combined with the description of other electronic devices.
  • a semiconductor device of one embodiment of the present invention includes an OS transistor.
  • the OS transistor has little change in electrical characteristics due to irradiation with radiation. That is, since the OS transistor has high resistance to radiation, it can be preferably used in an environment where radiation may enter. For example, an OS transistor can be suitably used when used in outer space.
  • FIGS. 1-10 A specific example of applying a semiconductor device of one embodiment of the present invention to space equipment will be described with reference to FIGS.
  • FIG. 25 shows a satellite 6800 as an example of space equipment.
  • Artificial satellite 6800 has fuselage 6801 , solar panel 6802 , antenna 6803 , secondary battery 6805 , and controller 6807 .
  • FIG. 25 illustrates a planet 6804 in outer space.
  • Outer space refers to, for example, an altitude of 100 km or more, but outer space described in this specification and the like may include the thermosphere, the mesosphere, and the stratosphere.
  • the secondary battery 6805 may be provided with a battery management system (also referred to as BMS) or a battery control circuit. It is preferable to use an OS transistor in the above battery management system or battery control circuit because it consumes less power and has high reliability even in outer space.
  • BMS battery management system
  • OS transistor it is preferable to use an OS transistor in the above battery management system or battery control circuit because it consumes less power and has high reliability even in outer space.
  • outer space is an environment with a radiation dose that is more than 100 times higher than that on the ground.
  • the radiation is, for example, an electromagnetic wave (electromagnetic radiation) typified by X-rays or gamma rays, or particle radiation typified by alpha rays, beta rays, neutron beams, proton beams, heavy ion beams, or meson beams, is mentioned.
  • the solar panel 6802 generates electric power necessary for the artificial satellite 6800 to operate by being irradiated with sunlight. However, for example, in situations where the solar panel 6802 is not illuminated by sunlight, or where the amount of sunlight illuminated by the solar panel 6802 is low, the solar panel 6802 will generate less power. As such, satellite 6800 may not generate the power it needs to operate.
  • the satellite 6800 may be provided with a secondary battery 6805 in order to operate the satellite 6800 even when the power generated by the solar panel 6802 is low. Note that the solar panel 6802 is sometimes called a solar cell module.
  • Satellite 6800 may generate a signal.
  • the signal is transmitted via antenna 6803 .
  • a ground-based receiver or other satellite can receive the signal.
  • a receiver can determine its position by receiving signals transmitted by satellite 6800 .
  • artificial satellite 6800 can constitute a satellite positioning system.
  • control device 6807 has a function of controlling the artificial satellite 6800 .
  • the control device 6807 is configured using one or more selected from, for example, a CPU, a GPU, and a storage device.
  • a semiconductor device including an OS transistor that is one embodiment of the present invention is preferably used for the control device 6807 .
  • An OS transistor has less variation in electrical characteristics due to radiation irradiation than a Si transistor. In other words, the OS transistor has high reliability and can be used favorably even in an environment where radiation may enter.
  • the OS transistor has an excellent effect such as high radiation resistance as compared with the Si transistor.
  • the artificial satellite 6800 can be configured to have a sensor.
  • the artificial satellite 6800 can have a function of detecting sunlight that is reflected by an object on the ground by being configured with a visible light sensor.
  • the artificial satellite 6800 can have a function of detecting thermal infrared rays emitted from the earth's surface by configuring to have a thermal infrared sensor.
  • the artificial satellite 6800 can function as an earth observation satellite, for example.
  • the semiconductor device of one embodiment of the present invention can be reduced. Therefore, while the demand for energy is expected to increase as the performance and integration of semiconductor devices increase, the use of the semiconductor device of one embodiment of the present invention will reduce the greenhouse effect typified by carbon dioxide (CO 2 ). It is also possible to reduce the amount of gas emitted. Further, since the semiconductor device of one embodiment of the present invention consumes low power, it is also effective as a countermeasure against global warming.
  • CO 2 carbon dioxide
  • an artificial satellite is used as an example of space equipment, but the present invention is not limited to this.
  • a semiconductor device of one embodiment of the present invention can be suitably used for space equipment such as a spacecraft, a space capsule, or a space probe.
  • a transistor (OS transistor) including an oxide semiconductor in a channel formation region is described. Note that in the description of the OS transistor, comparison with a transistor containing silicon in a channel formation region (also referred to as a Si transistor) is also briefly described.
  • the channel formation region of the oxide semiconductor has a carrier concentration of 1 ⁇ 10 18 cm ⁇ 3 or less, preferably less than 1 ⁇ 10 17 cm ⁇ 3 , more preferably less than 1 ⁇ 10 16 cm ⁇ 3 , still more preferably 1. It is less than ⁇ 10 13 cm ⁇ 3 , more preferably less than 1 ⁇ 10 10 cm ⁇ 3 and is 1 ⁇ 10 ⁇ 9 cm ⁇ 3 or more. Note that in the case of reducing the carrier concentration in the oxide semiconductor, the defect level density in the oxide semiconductor may be reduced by reducing the impurity concentration in the oxide semiconductor.
  • a low impurity concentration and a low defect level density are referred to as high-purity intrinsic or substantially high-purity intrinsic.
  • an oxide semiconductor with a low carrier concentration is sometimes referred to as a highly purified intrinsic or substantially highly purified intrinsic oxide semiconductor.
  • the trap level density may also be low.
  • the charge trapped in the trap level of the oxide semiconductor takes a long time to disappear and may behave like a fixed charge. Therefore, a transistor whose channel formation region is formed in an oxide semiconductor with a high trap level density might have unstable electrical characteristics.
  • Impurities include, for example, hydrogen or nitrogen.
  • the impurities in the oxide semiconductor refer to, for example, substances other than the main components of the oxide semiconductor. For example, an element with a concentration of less than 0.1 atomic percent can be considered an impurity.
  • an OS transistor when impurities or oxygen vacancies are present in a channel formation region in an oxide semiconductor, an OS transistor is likely to have electrical characteristics that fluctuate, and reliability may be degraded.
  • a defect in which hydrogen is added to an oxygen vacancy in an oxide semiconductor (hereinafter sometimes referred to as V OH ) is formed to generate electrons that serve as carriers in some cases.
  • V OH a defect in which hydrogen is added to an oxygen vacancy in an oxide semiconductor
  • the donor concentration in the channel formation region may increase.
  • the OS transistor may vary in threshold voltage as the donor concentration in the channel formation region increases. Therefore, an OS transistor tends to have normally-on characteristics (drain current flows when the gate voltage is 0 V) when oxygen vacancies are included in the channel formation region in the oxide semiconductor. Therefore, impurities, oxygen vacancies, and VOH are preferably reduced as much as possible in the channel formation region in the oxide semiconductor.
  • the bandgap of the oxide semiconductor is preferably larger than the bandgap of silicon (typically 1.1 eV), preferably 2 eV or more, more preferably 2.5 eV or more, and further preferably 3.0 eV or more. is.
  • the off-state current (also referred to as Ioff) of the transistor can be reduced.
  • an OS transistor uses an oxide semiconductor, which is a semiconductor material with a large bandgap, a short-channel effect can be suppressed. In other words, an OS transistor is a transistor that has no short-channel effect or very little short-channel effect.
  • the short-channel effect is deterioration of electrical characteristics that becomes apparent as the transistor is miniaturized (the channel length is reduced).
  • Specific examples of short-channel effects include a decrease in threshold voltage, an increase in subthreshold swing value (sometimes referred to as S value), and an increase in leakage current.
  • S value refers to the amount of change in gate voltage when the drain voltage is constant and the drain current is changed by one digit in the subthreshold region.
  • Characteristic length is widely used as an index of resistance to the short channel effect.
  • the characteristic length is an index of how easily the potential of the channel forming region bends. The shorter the characteristic length, the steeper the potential rises, so it can be said to be more resistant to the short channel effect.
  • the OS transistor is an accumulation type transistor, and the Si transistor is an inversion type transistor. Therefore, the OS transistor has a smaller characteristic length between the source region and the channel formation region and a smaller characteristic length between the drain region and the channel formation region than the Si transistor. Therefore, OS transistors are more resistant to the short channel effect than Si transistors. That is, when a transistor with a short channel length is to be manufactured, an OS transistor is more suitable than a Si transistor.
  • the conduction-band-lowering (CBL) effect of the channel formation region reduces conduction. Since the band bottom is lowered, the energy difference in the conduction band bottom between the source or drain region and the channel formation region can be reduced to 0.1 eV or more and 0.2 eV or less.
  • the OS transistor has an n + /n ⁇ /n + storage junction-less transistor structure in which the channel formation region is an n ⁇ type region and the source region and the drain region are n + type regions. , or an n + /n ⁇ /n + accumulation type non-junction transistor structure.
  • the OS transistor can have favorable electrical characteristics even when miniaturized or highly integrated.
  • the OS transistor has good electrical characteristics even if the gate length is 20 nm or less, 15 nm or less, 10 nm or less, 7 nm or less, or 6 nm or less and is 1 nm or more, 3 nm or more, or 5 nm or more.
  • the Si transistor exhibits a short channel effect, it may be difficult to set the gate length to 20 nm or less or 15 nm or less. Therefore, the OS transistor can be suitably used as a transistor with a short channel length compared to the Si transistor.
  • the gate length is the length of the gate electrode in the direction in which carriers move inside the channel formation region during transistor operation, and refers to the width of the bottom surface of the gate electrode in plan view of the transistor.
  • the cutoff frequency of the transistor can be improved.
  • the cutoff frequency of the transistor can be, for example, 50 GHz or higher, preferably 100 GHz or higher, and more preferably 150 GHz or higher at room temperature.
  • the OS transistor has excellent effects that a transistor with a small off-state current and a short channel length can be manufactured as compared with a Si transistor.
  • a data center (also referred to as a data center (DC)) in which the semiconductor device described in the above embodiment can be used will be described.
  • a data center using a semiconductor device of one embodiment of the present invention is effective for high performance such as low power consumption.
  • a semiconductor device of one embodiment of the present invention can be suitably used, for example, in a storage system applied to a data center or the like.
  • a data center is required to perform long-term management of data, for example, by ensuring immutability of data.
  • When managing long-term data for example, installing storage and servers to store large amounts of data, securing stable power sources to retain data, or securing cooling equipment required to retain data, etc. Is required. Therefore, for example, it is necessary to increase the size of the data center building.
  • the semiconductor device of one embodiment of the present invention in a storage system applied to a data center, power consumption for holding data can be reduced and the size of the semiconductor device holding data can be reduced. Therefore, for example, it is possible to reduce the size of the storage system, the size of the power supply for holding the data, and the size reduction of the cooling equipment. Therefore, the space of the data center can be saved.
  • the semiconductor device of one embodiment of the present invention consumes less power, heat generation from the circuit can be reduced. Therefore, the adverse effects of the heat generation on the circuit itself, peripheral circuits, and peripheral modules can be reduced. Further, with the use of the semiconductor device of one embodiment of the present invention, a data center that operates stably even in a high-temperature environment can be realized. Therefore, the reliability of the data center can be enhanced.
  • FIG. 26 shows a storage system applicable to data centers.
  • the storage system 7000 shown in FIG. 26 has a plurality of servers 7001sb as hosts 7001 (shown as Host Computers). It also has a plurality of storage devices 7003md as a storage 7003 (shown as Storage). Also, the host 7001 and the storage 7003 are connected via a storage area network 7004 (SAN: Storage Area Network) and a storage control circuit 7002 (Storage Controller).
  • SAN Storage Area Network
  • Storage Controller Storage Controller
  • a host 7001 corresponds to a computer that accesses data stored in the storage 7003 .
  • the hosts 7001 may be connected to each other via a network.
  • the storage 7003 uses flash memory to reduce the speed of data access, that is, the time required to write or read data, but this time requires DRAM that can be used as cache memory within the storage. Much longer than time.
  • a cache memory is usually provided in the storage to shorten the time required to write or read data.
  • the cache memory described above is used in storage control circuit 7002 and storage 7003 .
  • Data exchanged between the host 7001 and the storage 7003 is stored in the cache memory in the storage control circuit 7002 and the storage 7003 and then output to the host 7001 or the storage 7003 .
  • the frequency of refreshing the cache memory can be reduced and the cache memory can be stored. Power consumption can be reduced.
  • the size of the cache memory can be reduced by stacking the memory cell arrays.
  • the semiconductor device of one embodiment of the present invention can be reduced. Therefore, while the demand for energy is expected to increase as the performance and integration of semiconductor devices increase, the use of the semiconductor device of one embodiment of the present invention will reduce the greenhouse effect typified by carbon dioxide (CO 2 ). It is also possible to reduce the amount of gas emitted. Further, since the semiconductor device of one embodiment of the present invention consumes low power, it is also effective as a countermeasure against global warming.
  • CO 2 carbon dioxide

Landscapes

  • Thin Film Transistor (AREA)

Abstract

新規な半導体装置を提供する。 第1回路は、第1配線を介して第2回路に電気的に接続され、第1回路は、第3配線および第4配線のそれぞれを介して第4回路に電気的に接続され、第2回路は、第5配線を介して第3回路に電気的に接続され、第1回路は、第1配線と、第2配線と、第3配線と、第4配線と、のそれぞれの間を導通状態または非導通状態にする機能を有し、第3回路は、第1データに対応する電位を保持する機能を有し、第2回路は、第1データに対応する電位を第1配線から第5配線に与える機能と、第2データに対応する電位を保持する機能と、第5配線の電位の変化を増幅して第1配線に出力する機能と、を有し、第4回路は、第3配線と第4配線との間の電位差に応じて第1データまたは第2データに対応する電位を出力する機能を有する。

Description

半導体装置
本発明の一態様は、半導体装置に関する。
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の一態様の技術分野は、物、方法、駆動方法、または、製造方法に関するものである。または、本発明の一態様は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関するものである。そのため、より具体的には、本明細書等で開示する本発明の一態様の技術分野としては、半導体装置、表示装置、発光装置、蓄電装置、光学装置、撮像装置、照明装置、演算装置、制御装置、記憶装置、入力装置、出力装置、入出力装置、信号処理装置、電子計算機、電子機器、それらの駆動方法、または、それらの製造方法、を一例として挙げることができる。
近年、半導体装置の開発が進められ、例えば、LSI、CPU、およびメモリなどに、主に半導体装置が用いられている。CPUは、半導体ウエハを加工し、チップ化された半導体集積回路を有し、接続端子である電極が形成された半導体素子の集合体である。
例えば、LSI、CPU、およびメモリなどの半導体回路(ICチップ)は、回路基板(例えばプリント配線基板)に実装され、様々な電子機器の部品の一つとして用いられる。
また、絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタを構成する技術が注目されている。該トランジスタは集積回路(IC)、画像表示装置(単に表示装置とも表記する)のような電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。
また、酸化物半導体を用いたトランジスタは、非導通状態において極めてリーク電流が小さいことが知られている。例えば、特許文献1には、酸化物半導体を用いたトランジスタのリーク電流が小さいという特性を応用した低消費電力のCPU等が開示されている。また、例えば、特許文献2には、酸化物半導体を用いたトランジスタのリーク電流が小さいという特性を応用して、長期にわたり記憶内容を保持することができる記憶装置等が、開示されている。
また、近年では電子機器の小型化、軽量化に伴い、集積回路のさらなる高密度化への要求が高まっている。また、集積回路を含む半導体装置の生産性の向上が求められている。例えば、特許文献3および非特許文献1では、酸化物半導体膜を用いる第1のトランジスタと、酸化物半導体膜を用いる第2のトランジスタとを積層させることで、メモリセルを複数重畳して設けることにより、集積回路の高密度化を図る技術が開示されている。
特開2012−257187号公報 特開2011−151383号公報 国際公開第2021/053473号
M.Oota et.al,"3D−Stacked CAAC−In−Ga−Zn Oxide FETs with Gate Length of 72nm",IEDM Tech.Dig.,2019,pp.50−53
本発明の一態様は、高集積化が可能な半導体装置を提供することを課題の一つとする。または、製造コストの低減が可能な半導体装置を提供することを課題の一つとする。または、低消費電力化が可能な半導体装置を提供することを課題の一つとする。または、動作速度を速めることが可能な半導体装置を提供することを課題の一つとする。または、小型化が可能な半導体装置を提供することを課題の一つとする。または、新規の半導体装置を提供することを課題の一つとする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題は、本明細書、図面、または請求項などの記載から、自ずと明らかとなるものであり、本明細書、図面、または請求項などの記載から、これら以外の課題を抽出することが可能である。
(1)
本発明の一態様は、第1回路と、第2回路と、第3回路と、第4回路と、第1配線と、第2配線と、第3配線と、第4配線と、第5配線と、を備え、第1回路は、第1配線を介して第2回路に電気的に接続され、第1回路は、第3配線および第4配線のそれぞれを介して第4回路に電気的に接続され、第2回路は、第5配線を介して第3回路に電気的に接続され、第1回路は、第1配線と、第2配線と、第3配線と、第4配線と、のそれぞれの間を導通状態または非導通状態にする機能を有し、第3回路は、第1データに対応する電位を保持する機能を有し、第2回路は、第1データに対応する電位を第1配線から第5配線に与える機能と、第2データに対応する電位を保持する機能と、第5配線の電位の変化を増幅して第1配線に出力する機能と、を有し、第4回路は、第3配線と第4配線との間の電位差に応じて第1データまたは第2データに対応する電位を出力する機能を有する、半導体装置である。
(2)
また、上記(1)において、第1回路は、第1トランジスタと、第2トランジスタと、第3トランジスタと、第4トランジスタと、第5トランジスタと、を備え、第1トランジスタは、第1配線と第2配線との間を導通状態または非導通状態にする機能を有し、第2トランジスタは、第1配線と第3配線との間を導通状態または非導通状態にする機能を有し、第3トランジスタは、第2配線と第4配線との間を導通状態または非導通状態にする機能を有し、第4トランジスタは、第1配線をプリチャージする機能を有し、第5トランジスタは、第2配線をプリチャージする機能を有する、ことができる。
(3)
また、上記(1)において、第1回路は、第1トランジスタと、第2トランジスタと、第3トランジスタと、第1容量と、第2容量と、を備え、第1トランジスタは、第1配線と第2配線との間を導通状態または非導通状態にする機能を有し、第2トランジスタは、第1配線と第3配線との間を導通状態または非導通状態にする機能を有し、第3トランジスタは、第2配線と第4配線との間を導通状態または非導通状態にする機能を有し、第1容量は、第1配線の電位を変化させる機能を有し、第2容量は、第2配線の電位を変化させる機能を有する、ことができる。
(4)
また、上記(1)において、第1回路は、第1トランジスタと、第2トランジスタと、第3トランジスタと、を備え、第1トランジスタは、第1配線と第2配線との間を導通状態または非導通状態にする機能を有し、第2トランジスタは、第1配線と第3配線との間を導通状態または非導通状態にする機能を有し、第3トランジスタは、第2配線と第4配線との間を導通状態または非導通状態にする機能を有し、第4回路は、第6トランジスタと、第7トランジスタと、を備え、第6トランジスタは、第3配線をプリチャージする機能を有し、第7トランジスタは、第4配線をプリチャージする機能を有する、ことができる。
(5)
また、上記(1)乃至上記(4)のいずれか一において、第4回路は、基板に設けられ、第1回路および第2回路は、基板上に配置された第1層に設けられ、第3回路は、基板上に配置された複数の第2層のそれぞれに設けられ、基板は、Siトランジスタを含み、第1層および複数の第2層のそれぞれは、OSトランジスタを含む、ことができる。
本発明の一態様は、高集積化が可能な半導体装置を提供することができる。または、製造コストの低減が可能な半導体装置を提供することができる。または、低消費電力化が可能な半導体装置を提供することができる。または、動作速度を速めることが可能な半導体装置を提供することができる。または、小型化が可能な半導体装置を提供することができる。または、新規の半導体装置を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、これらの効果の全てを有する必要はない。なお、これら以外の効果は、本明細書、図面、または請求項などの記載から、自ずと明らかとなるものであり、本明細書、図面、または請求項などの記載から、これら以外の効果を抽出することが可能である。
図1は、半導体装置の構成例を説明する回路図である。
図2は、半導体装置の構成例を説明する模式図である。
図3Aは、半導体装置の構成例を説明する模式図である。図3Bは、半導体装置の構成例を説明する回路図である。
図4A乃至図4Dは、半導体装置の構成例を説明する回路図である。
図5A及び図5Bは、半導体装置の構成例を説明する回路図である。
図6は、半導体装置の動作例を説明するタイミングチャートである。
図7は、半導体装置の動作例を説明するタイミングチャートである。
図8は、半導体装置の構成例を説明するブロック図である。
図9Aおよび図9Bは、半導体装置の構成例を説明する模式図である。
図10は、電子計算機の構成例を説明する模式図である。
図11Aは、電子計算機の動作例を説明するフローチャートである。図11B及び図11Cは、電子計算機の動作例を説明する模式図である。
図12は、半導体装置の構成例を説明する回路図である。
図13は、半導体装置の動作例を説明するタイミングチャートである。
図14は、半導体装置の動作例を説明するタイミングチャートである。
図15は、半導体装置の構成例を説明する回路図である。
図16A及び図16Bは、半導体装置の構成例を説明する回路図である。
図17は、半導体装置の動作例を説明するタイミングチャートである。
図18は、半導体装置の動作例を説明するタイミングチャートである。
図19Aは半導体装置の一例を示す上面図である。図19B乃至図19Dは、半導体装置の一例を示す断面図である。
図20A及び図20Bは、半導体装置の一例を説明する模式図である。
図21A及び図21Bは、電子部品の一例を説明する図である。
図22A乃至図22Eは、記憶装置の一例を説明する模式図である。
図23A乃至図23Hは、電子機器の一例を示す図である。
図24A及び図24Bは、電子機器の一例を示す図である。
図25は、宇宙用機器の一例を示す図である。
図26は、データセンターに適用可能なストレージシステムの一例を示す図である。
本明細書等において、半導体装置とは、半導体特性を利用した装置であり、例えば、半導体素子(例えば、トランジスタ、ダイオード、またはフォトダイオードなど)を含む回路、または同回路を有する装置などをいう。また、半導体特性を利用することで機能しうる装置全般をいう。例えば、集積回路、集積回路を備えたチップ、またはパッケージにチップを収納した電子部品は、半導体装置の一例である。また、例えば、記憶装置、表示装置、発光装置、照明装置、または電子機器などは、それ自体が半導体装置であり、かつ、半導体装置を有している場合がある。
また、本明細書等において、XとYとが接続されている、と記載されている場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接接続されている場合とが、本明細書等に開示されているものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係、に限定されず、図または文章に示された接続関係以外のものも、図または文章に開示されているものとする。XおよびYは、それぞれ、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、または層など)であるとする。
XとYとが電気的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示デバイス、発光デバイス、または負荷など)が、XとYとの間に1個以上接続されることが可能である。
XとYとが機能的に接続されている場合の一例としては、XとYとの機能的な接続を可能とする回路(例えば、論理回路(例えば、インバータ、NAND回路、またはNOR回路など)、信号変換回路(例えば、デジタルアナログ変換回路、アナログデジタル変換回路、またはガンマ補正回路など)、電位レベル変換回路(例えば、電源回路(例えば、昇圧回路、または降圧回路など)、または信号の電位レベルを変えるレベルシフタ回路など)、電圧源、電流源、切り替え回路、増幅回路(例えば、信号振幅もしくは電流量などを大きくできる回路、オペアンプ、差動増幅回路、ソースフォロワ回路、またはバッファ回路など)、信号生成回路、記憶回路、または制御回路など)が、XとYとの間に1個以上接続されることが可能である。なお、一例として、XとYとの間に別の回路を挟んでいても、Xから出力された信号がYへ伝達される場合は、XとYとは機能的に接続されているものとする。
なお、XとYとが電気的に接続されている、と明示的に記載する場合は、XとYとが電気的に接続されている場合(つまり、XとYとの間に別の素子または別の回路を挟んで接続されている場合)と、XとYとが直接接続されている場合(つまり、XとYとの間に別の素子または別の回路を挟まずに接続されている場合)とを含むものとする。
また、例えば、「XとYとトランジスタのソース(または第1の端子など)とドレイン(または第2の端子など)とは、互いに電気的に接続されており、X、トランジスタのソース(または第1の端子など)、トランジスタのドレイン(または第2の端子など)、Yの順序で電気的に接続されている。」と表現することができる。または、「トランジスタのソース(または第1の端子など)はXと電気的に接続され、トランジスタのドレイン(または第2の端子など)はYと電気的に接続され、X、トランジスタのソース(または第1の端子など)、トランジスタのドレイン(または第2の端子など)、Yは、この順序で電気的に接続されている」と表現することができる。または、「Xは、トランジスタのソース(または第1の端子など)とドレイン(または第2の端子など)とを介して、Yと電気的に接続され、X、トランジスタのソース(または第1の端子など)、トランジスタのドレイン(または第2の端子など)、Yは、この接続順序で設けられている」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続の順序について規定することにより、トランジスタのソース(または第1の端子など)と、ドレイン(または第2の端子など)とを、区別して、技術的範囲を決定することができる。なお、これらの表現方法は、一例であり、これらの表現方法に限定されない。ここで、XおよびYは、それぞれ、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、または層など)であるとする。
なお、回路図上は独立している構成要素同士が電気的に接続しているように図示されている場合であっても、1つの構成要素が、複数の構成要素の機能を併せ持っている場合もある。例えば、配線の一部が電極としても機能する場合、一の導電膜が、配線および電極の、両方の構成要素の機能を併せ持っている。したがって、本明細書等における電気的に接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
また、本明細書等において、「抵抗素子」とは、例えば、0Ωよりも高い抵抗値を有する回路素子、または配線などを用いることができる。そのため、本明細書等において、「抵抗素子」は、例えば、抵抗値を有する配線、ソース−ドレイン間に電流が流れるトランジスタ、ダイオード、またはコイルなどを含むものとする。そのため、「抵抗素子」という用語は、例えば、「抵抗」、「負荷」、または「抵抗値を有する領域」などの用語に言い換えることができるものとする。逆に、「抵抗」、「負荷」、または「抵抗値を有する領域」という用語は、例えば、「抵抗素子」などの用語に言い換えることができるものとする。抵抗値としては、例えば、好ましくは1mΩ以上10Ω以下、より好ましくは5mΩ以上5Ω以下、さらに好ましくは10mΩ以上1Ω以下とすることができる。また、例えば、1Ω以上1×10Ω以下としてもよい。
また、配線を抵抗素子として用いる場合、当該抵抗素子は、当該配線の長さによって抵抗値を決める場合がある。または、抵抗素子は、配線として用いる導電体とは異なる抵抗率を有する導電体を用いる場合がある。または、半導体を抵抗素子として用いる場合、当該抵抗素子は、当該半導体に不純物をドーピングすることで抵抗値を決める場合がある。
また、本明細書等において、「容量素子」とは、例えば、0Fよりも高い静電容量の値を有する回路素子、0Fよりも高い静電容量の値を有する配線の領域、寄生容量、またはトランジスタのゲート容量などとすることができる。そのため、本明細書等において、「容量素子」は、一対の電極と、当該電極の間に含まれている誘電体と、を含む回路素子だけに限らない。「容量素子」は、例えば、配線と配線との間に生じる寄生容量、または、トランジスタのソースまたはドレインの一方とゲートとの間に生じるゲート容量、などを含むものとする。また、例えば、「容量素子」、「寄生容量」、または「ゲート容量」などという用語は、「容量」などの用語に言い換えることができるものとする。逆に、「容量」という用語は、例えば、「容量素子」、「寄生容量」、または「ゲート容量」などの用語に言い換えることができるものとする。また、「容量」の「一対の電極」という用語は、例えば、「一対の導電体」、「一対の導電領域」、または「一対の領域」などに言い換えることができる。なお、静電容量の値としては、例えば、0.05fF以上10pF以下とすることができる。また、例えば、1pF以上10μF以下としてもよい。
また、本明細書等において、トランジスタは、ゲート(ゲート端子、ゲート領域、またはゲート電極ともいう)、ソース(ソース端子、ソース領域、またはソース電極ともいう)、およびドレイン(ドレイン端子、ドレイン領域、またはドレイン電極ともいう)と呼ばれる3つの端子を有する。また、トランジスタは、ドレインとソースとの間にチャネルが形成される領域(チャネル形成領域ともいう)を有する。トランジスタは、チャネル形成領域を介して、ソースとドレインとの間に電流を流すことができるものである。なお、チャネル形成領域は、電流が主として流れる領域である。ゲートは、ソースとドレインとの間の、チャネル形成領域に流れる電流量を制御する制御端子である。ソースまたはドレインとして機能する2つの端子は、トランジスタの入出力端子である。
なお、2つの入出力端子は、トランジスタの導電型(nチャネル型またはpチャネル型)およびトランジスタの3つの端子に与えられる電位の高低によって、一方がソースとなり他方がドレインとなる。また、例えば、回路動作において電流の方向が変化する場合などにおいて、ソースとしての機能とドレインとしての機能とが入れ替わることがある。このため、本明細書等においては、「ソース」と「ドレイン」の用語は、言い換えることができるものとする。また、本明細書等では、トランジスタの接続関係を説明する際、「ソースまたはドレインの一方」(または第1電極、または第1端子)、または「ソースまたはドレインの他方」(または第2電極、または第2端子)という表記を用いる。
なお、トランジスタは、構造によって、上述した3つの端子に加えて、バックゲートを有する場合がある。この場合、本明細書等において、トランジスタのゲートまたはバックゲートの一方を第1ゲートと呼称し、トランジスタのゲートまたはバックゲートの他方を第2ゲートと呼称することがある。さらに、同じトランジスタにおいて、「ゲート」と「バックゲート」の用語は互いに入れ換えることができる場合がある。また、トランジスタが、3以上のゲートを有する場合、本明細書等においては、それぞれのゲートを、例えば、第1ゲート、第2ゲート、または第3ゲートなどと呼称することがある。
なお、本明細書等において、トランジスタは、ゲート電極が2個以上のマルチゲート構造のトランジスタを用いることができる。マルチゲート構造のトランジスタは、チャネル形成領域が直列に接続されるため、複数のトランジスタが直列に接続された構造となる。よって、マルチゲート構造のトランジスタは、オフ電流の低減、およびトランジスタの耐圧向上(信頼性の向上)を図ることができる。また、マルチゲート構造のトランジスタは、飽和領域で動作する時に、ドレインとソースとの間の電圧が変化しても、ドレインとソースとの間の電流があまり変化せず、傾きがフラットである電圧・電流特性を得ることができる。傾きがフラットである電圧・電流特性を持つトランジスタは、理想的な電流源回路、または非常に高い抵抗値をもつ能動負荷を実現することができる。その結果、傾きがフラットである電圧・電流特性を持つトランジスタは、例えば、特性のよい差動回路、またはカレントミラー回路などを実現することができる。
また、本明細書等において、回路図上で、単一の回路素子が図示されている場合、当該回路素子は、複数の回路素子を有する場合がある。例えば、回路図上に1個の抵抗が記載されている場合、当該抵抗は、2個以上の抵抗が直列に電気的に接続されている場合を含むものとする。また、例えば、回路図上に1個の容量が記載されている場合、当該容量は、2個以上の容量が並列に電気的に接続されている場合を含むものとする。また、例えば、回路図上に1個のトランジスタが記載されている場合、当該トランジスタは、2個以上のトランジスタが直列に電気的に接続され、かつそれぞれのトランジスタのゲート同士が電気的に接続されている場合を含むものとする。また、同様に、例えば、回路図上に1個のスイッチが記載されている場合、当該スイッチは、2個以上のトランジスタを有し、かつ、2個以上のトランジスタが直列または並列に電気的に接続され、かつ、それぞれのトランジスタのゲート同士が電気的に接続されている場合を含むものとする。
また、本明細書等において、「ノード」は、例えば、回路構成、またはデバイス構造などに応じて、「端子」、「配線」、「電極」、「導電層」、「導電体」、または「不純物領域」などと言い換えることが可能である。また、例えば、「端子」、または「配線」などは、「ノード」と言い換えることが可能である。
また、本明細書等において、「電圧」と「電位」は、適宜言い換えることができる。「電圧」は、基準となる電位からの電位差のことである。例えば、基準となる電位をグラウンド電位(接地電位)とすると、「電圧」は、「電位」に言い換えることができる。なお、グラウンド電位は、必ずしも0Vを意味するとは限らない。また、電位は、相対的なものである。すなわち、基準となる電位が変わることによって、例えば、配線に与えられる電位、回路などに印加される電位、または、回路などから出力される電位、なども変化する。
また、本明細書等において、「高レベル電位(「ハイレベル電位」、「H電位」、または「H」ともいう)」または「低レベル電位(「ローレベル電位」、「L電位」、または「L」ともいう)」という用語は、特定の電位を意味するものではない。例えば、2本の配線において、両方とも「高レベル電位を供給する配線として機能する」と記載されていた場合、両方の配線が与えるそれぞれの高レベル電位は、互いに等しくなくてもよい。また、同様に、2本の配線において、両方とも「低レベル電位を供給する配線として機能する」と記載されていた場合、両方の配線が与えるそれぞれの低レベル電位は、互いに等しくなくてもよい。
また、本明細書等において、「電流」とは、電荷の移動現象(電気伝導)のことである。例えば、「正の荷電体の電気伝導が起きている」という記載は、「その逆向きに負の荷電体の電気伝導が起きている」と換言することができる。そのため、本明細書等において、「電流」とは、特に断らない限り、キャリアの移動に伴う電荷の移動現象(電気伝導)をいうものとする。ここでいうキャリアとは、例えば、電子、正孔、アニオン、カチオン、または錯イオンなどが挙げられる。なお、キャリアは、電流の流れる系(例えば、半導体、金属、電解液、または真空中など)によって異なる。また、例えば配線などにおける「電流の向き」は、正のキャリアが移動する方向とし、正の電流量で記載する。換言すると、負のキャリアが移動する方向は、電流の向きと逆の方向となり、負の電流量で表現される。そのため、本明細書等において、電流の正負(または電流の向き)について断りがない場合、例えば、「素子Aから素子Bに電流が流れる」などの記載は、「素子Bから素子Aに電流が流れる」などに言い換えることができるものとする。また、例えば、「素子Aに電流が入力される」などの記載は、「素子Aから電流が出力される」などに言い換えることができるものとする。
また、本明細書等において、「第1」、「第2」、または「第3」という序数詞は、構成要素の混同を避けるために付したものである。したがって、構成要素の数を限定するものではない。また、構成要素の順序を限定するものではない。例えば、本明細書等の実施の形態の一において「第1」に言及された構成要素が、他の実施の形態あるいは特許請求の範囲等において、「第2」に言及された構成要素とされることもありうる。また、例えば、本明細書等の実施の形態の一において「第1」に言及された構成要素が、他の実施の形態あるいは特許請求の範囲等において、省略されることもありうる。
また、本明細書等において、例えば、「上に」、「下に」、「上方に」、または「下方に」などの配置を示す語句は、構成要素同士の位置関係を、図面を参照して説明するために、便宜上用いている場合がある。また、構成要素同士の位置関係は、各構成要素を描写する方向に応じて適宜変化するものである。したがって、本明細書等で説明した配置を示す語句は、それに限定されず、状況に応じて適切に言い換えることができる。例えば、「導電体の上面に位置する絶縁体」の表現は、示している図面の向きを180度回転することによって、「導電体の下面に位置する絶縁体」と言い換えることができる。また、「導電体の上面に位置する絶縁体」の表現は、示している図面の向きを90度回転することによって、「導電体の左面(もしくは右面)に位置する絶縁体」と言い換えることができる。
また、「上」または「下」の用語は、構成要素の位置関係が直上または直下で、かつ、直接接していることを限定するものではない。例えば、「絶縁層A上の電極B」の表現は、絶縁層Aの上に電極Bが直接接して形成されている必要はなく、絶縁層Aと電極Bとの間に他の構成要素を含むものを除外しない。
また、本明細書等において、マトリクス状に配置された構成要素、およびその位置関係を説明するために、例えば、「行」または「列」などの語句を使用する場合がある。また、構成要素同士の位置関係は、各構成要素を描写する方向に応じて適宜変化するものである。したがって、本明細書等で説明した、例えば、「行」または「列」などの語句は、それに限定されず、状況に応じて適切に言い換えることができる。例えば、「行方向」という表現は、示している図面の向きを90度回転することによって、「列方向」と言い換えることができる。
また、本明細書等において、例えば、「重なる」などの用語は、構成要素の積層順などの状態を限定するものではない。例えば、「絶縁層Aに重なる電極B」の表現は、絶縁層Aの上に電極Bが形成されている状態に限らない。「絶縁層Aに重なる電極B」の表現は、例えば、絶縁層Aの下に電極Bが形成されている状態、または、絶縁層Aの右側(もしくは左側)に電極Bが形成されている状態、などを除外しない。
また、本明細書等において、「隣接」または「近接」の用語は、構成要素が直接接していることを限定するものではない。例えば、「絶縁層Aに隣接する電極B」の表現は、絶縁層Aと電極Bとが直接接して形成されている必要はなく、絶縁層Aと電極Bとの間に他の構成要素を含むものを除外しない。
また、本明細書等において、例えば、「膜」または「層」などの語句は、状況に応じて、互いに入れ替えることが可能な場合がある。例えば、「導電層」という用語は、「導電膜」という用語に変更することが可能な場合がある。例えば、「絶縁膜」という用語は、「絶縁層」という用語に変更することが可能な場合がある。また、例えば、「膜」または「層」などの語句は、それらの語句を使わずに、状況に応じて、別の用語に入れ替えることが可能な場合がある。例えば、「導電層」または「導電膜」という用語は、「導電体」という用語に変更することが可能な場合がある。また、「導電体」という用語は、「導電層」または「導電膜」という用語に変更することが可能な場合がある。例えば、「絶縁層」または「絶縁膜」という用語は、「絶縁体」という用語に変更することが可能な場合がある。また、「絶縁体」という用語は、「絶縁層」または「絶縁膜」という用語に変更することが可能な場合がある。
また、本明細書等において、例えば、「電極」、「配線」、または「端子」などの用語は、これらの構成要素を機能的に限定するものではない。例えば、「電極」は、「配線」の一部として用いられることがあり、その逆もまた同様である。さらに、「電極」または「配線」の用語は、例えば、複数の「電極」または「配線」が一体となって形成されている場合なども含む。また、例えば、「端子」は、「配線」または「電極」の一部として用いられることがあり、その逆もまた同様である。さらに、「端子」の用語は、例えば、複数の「電極」、「配線」、または「端子」などが一体となって形成されている場合なども含む。そのため、例えば、「電極」は、「配線」または「端子」の一部とすることができる。また、例えば、「端子」は、「配線」または「電極」の一部とすることができる。また、例えば、「電極」、「配線」、または「端子」などの用語は、「領域」などの用語に置き換える場合がある。
また、本明細書等において、例えば、「配線」、「信号線」、または「電源線」などの用語は、状況に応じて、互いに入れ替えることが可能な場合がある。例えば、「配線」という用語は、「信号線」という用語に変更することが可能な場合がある。また、例えば、「配線」という用語は、「電源線」などの用語に変更することが可能な場合がある。また、その逆も同様で、例えば、「信号線」または「電源線」などの用語は、「配線」という用語に変更することが可能な場合がある。また、例えば、「電源線」などの用語は、「信号線」などの用語に変更することが可能な場合がある。また、その逆も同様で、例えば、「信号線」などの用語は、「電源線」などの用語に変更することが可能な場合がある。また、配線に印加されている「電位」という用語は、状況に応じて、例えば、「信号」などという用語に変更することが可能な場合がある。また、その逆も同様で、例えば、「信号」などの用語は、「電位」という用語に変更することが可能な場合がある。
また、本明細書等において、「スイッチ」とは、複数の端子を備え、かつ、当該端子間の導通または非導通を切り換える(選択する)機能を備える。例えば、スイッチが2つの端子を備え、かつ、両端子間が導通している場合、当該スイッチは、「導通状態である」または「オン状態である」という。また、両端子間が非導通である場合、当該スイッチは、「非導通状態である」または「オフ状態である」という。なお、当該スイッチは、導通状態もしくは非導通状態の一方の状態に切り換えること、または、導通状態もしくは非導通状態の一方の状態を維持することを、「導通状態を制御する」という場合がある。
つまり、スイッチとは、電流を流すか流さないかを制御する機能を備えるものをいう。または、スイッチとは、電流を流す経路を選択して切り換える機能を備えるものをいう。スイッチとして、例えば、電気的なスイッチまたは機械的なスイッチなどを用いることができる。つまり、スイッチは、電流を制御できるものであればよく、特定のものに限定されない。
なお、スイッチの種類として、通常は非導通状態で、導通状態を制御することで導通状態となるスイッチがあり、このようなスイッチは、「A接点」という場合がある。また、スイッチの種類として、通常は導通状態で、導通状態を制御することで非導通状態となるスイッチがあり、このようなスイッチは、「B接点」という場合がある。
電気的なスイッチとして、例えば、トランジスタ(例えば、バイポーラトランジスタ、またはMOSトランジスタなど)、ダイオード(例えば、PNダイオード、PINダイオード、ショットキーダイオード、MIM(Metal Insulator Metal)ダイオード、MIS(Metal Insulator Semiconductor)ダイオード、またはダイオード接続のトランジスタなど)、またはこれらを組み合わせた論理回路などがある。なお、スイッチとしてトランジスタを用いる場合、トランジスタの「導通状態」または「オン状態」とは、例えば、トランジスタのソース電極とドレイン電極が電気的に短絡されているとみなせる状態、または、ソース電極とドレイン電極との間に電流を流すことができる状態、などをいう。また、トランジスタの「非導通状態」または「オフ状態」とは、トランジスタのソース電極とドレイン電極が電気的に遮断されているとみなせる状態をいう。なお、トランジスタを単なるスイッチとして動作させる場合、トランジスタの極性(導電型)は、特に限定されない。
機械的なスイッチとして、例えば、MEMS(マイクロ・エレクトロ・メカニカル・システムズ)技術を用いたスイッチがある。そのスイッチは、機械的に動かすことが可能な電極を備え、かつ、その電極が動くことによって、導通状態または非導通状態を選択する。
本明細書等において、「平行」とは、2つの直線が−10°以上10°以下の角度で配置されている状態をいう。したがって、−5°以上5°以下の場合も含まれる。また、「略平行」または「概略平行」とは、2つの直線が−30°以上30°以下の角度で配置されている状態をいう。また、「垂直」とは、2つの直線が80°以上100°以下の角度で配置されている状態をいう。したがって、85°以上95°以下の場合も含まれる。また、「略垂直」または「概略垂直」とは、2つの直線が60°以上120°以下の角度で配置されている状態をいう。
なお、本明細書等において、「高さが一致または概略一致」とは、断面視において、基準となる面(例えば、基板表面などの平坦な面)からの高さが等しいことをいう。例えば、半導体装置の製造プロセスにおいて、平坦化処理(代表的にはCMP処理)を行うことで、単層または複数の層の表面が露出する場合がある。この場合、CMP処理の被処理面は、基準となる面からの高さが等しくなる。ただし、当該被処理面は、CMP処理の際の、処理装置、処理方法、または被処理面の材料によって、複数の層の高さが厳密には等しくならない場合がある。本明細書等において、この場合も、「高さが一致または概略一致」という。例えば、基準面に対して、高さが異なる2つの層(ここでは第1の層と、第2の層とする)を有する場合、第1の層の上面の高さと、第2の層の上面の高さと、の差が、20nm以下である場合も、「高さが一致または概略一致」という。
なお、本明細書等において、「端部が一致または概略一致」とは、上面視において、積層した層と層との間で少なくとも輪郭の一部が重なることをいう。例えば、半導体装置の製造プロセスにおいて、上層と下層とが、同一のマスクパターン、または一部が同一のマスクパターンにより加工された場合を含む。ただし、厳密には輪郭が重ならず、上層の輪郭が下層の輪郭より内側に位置すること、または、上層の輪郭が下層の輪郭より外側に位置することもある。本明細書等において、この場合も、「端部が一致または概略一致」という。
なお、本明細書等において、例えば、計数値および計量値に関して、または、計数値もしくは計量値に換算可能な、物、方法、および事象などに関して、「同一」、「同じ」、「等しい」、または「均一」(これらの同意語を含む)などという場合、これらは、明示されている場合を除き、プラスマイナス20%の誤差を含むものとする。
本明細書等において、半導体の不純物とは、例えば、半導体層を構成する主成分以外をいう。例えば、濃度が0.1原子%未満の元素は、不純物である。半導体は、不純物が含まれることにより、例えば、半導体の欠陥準位密度が高くなること、キャリア移動度が低下すること、または、結晶性が低下すること、などが起こる場合がある。半導体が酸化物半導体である場合、当該半導体の特性を変化させる不純物としては、例えば、第1族元素、第2族元素、第13族元素、第14族元素、第15族元素、または酸化物半導体の主成分以外の遷移金属などがある。特に、例えば、水素(水にも含まれる)、リチウム、ナトリウム、シリコン、ホウ素、リン、炭素、または窒素などがある。酸化物半導体は、例えば、不純物の混入によって、当該酸化物半導体に酸素欠損(V:oxygen vacancyともいう)が形成される場合がある。また、半導体がシリコン層である場合、当該半導体の特性を変化させる不純物としては、例えば、酸素、水素を除く第1族元素、第2族元素、第13族元素、または第15族元素などがある。
本明細書等において、金属酸化物(metal oxide)とは、広い意味での金属の酸化物である。金属酸化物は、例えば、酸化物絶縁体、酸化物導電体(透明酸化物導電体を含む)、または酸化物半導体(Oxide Semiconductorまたは単にOSともいう)などに分類される。例えば、トランジスタの半導体層に金属酸化物を用いた場合、当該金属酸化物は、酸化物半導体と呼称する場合がある。つまり、増幅作用、整流作用、およびスイッチング作用の少なくとも1つを有するトランジスタのチャネル形成領域を構成し得るものとして、金属酸化物を用いた場合、当該金属酸化物は、金属酸化物半導体(metal oxide semiconductor)と呼称することができる。また、「OSトランジスタ」の記載は、金属酸化物または酸化物半導体を有するトランジスタと換言することができる。
また、本明細書等において、窒素を有する金属酸化物も、金属酸化物(metal oxide)と総称する場合がある。また、窒素を有する金属酸化物は、金属酸窒化物(metal oxynitride)と呼称してもよい。
また、本明細書等において、各実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて、本発明の一態様とすることができる。また、1つの実施の形態の中に、複数の構成例が示される場合、それらの構成例は、適宜組み合わせることが可能である。
本明細書に記載の実施の形態について、図面を参照しながら説明する。ただし、実施の形態は多くの異なる態様で実施することが可能である。よって、その趣旨および範囲から逸脱することなくその形態および詳細を様々に変更し得ることは、当業者であれば容易に理解される。したがって、本発明は、実施の形態の記載内容に限定して解釈されるものではない。なお、実施の形態を説明する図面は、発明の構成において、同一部分または同様な機能を有する部分に、同一の符号を異なる図面間で共通して用いることで、その繰り返しの説明を省略する場合がある。また、図面は、同様の機能を指す場合、ハッチングパターンを同じくし、特に符号を付さない場合がある。また、図面は、理解しやすくするため、例えば、斜視図または上面図(「平面図」ともいう)などにおいて、一部の構成要素の記載を省略している場合がある。また、図面は、一部の隠れ線の記載を省略する場合がある。また、図面は、例えば、ハッチングパターンなどの表記を省略する場合がある。
また、本明細書に係る図面等において、大きさ、層の厚さ、または領域は、明瞭化のために誇張されている場合がある。よって、図面は、例えば、その大きさまたは縦横比などに必ずしも限定されない。なお、図面は、理想的な例を模式的に示したものであり、例えば、図面に示す形状または値などに限定されない。
例えば、本明細書に係る図面等は、ノイズによる信号、電圧、もしくは電流のばらつき、または、タイミングのずれによる信号、電圧、もしくは電流のばらつき、などを含むことが可能である。
例えば、本明細書に係る図面等は、実際の製造工程において、エッチングなどの処理により、層またはレジストマスクなどが意図せずに目減りすることがあるが、理解を容易とするため、図に反映しないことがある。
また、本明細書に係る図面等において、X方向、Y方向、およびZ方向を示す矢印を付す場合がある。本明細書等において、「X方向」は、X軸に沿う方向であり、明示する場合を除き順方向と逆方向を区別しない場合がある。「Y方向」および「Z方向」についても、同様である。また、X方向、Y方向、およびZ方向は、それぞれが互いに交差する方向である。より具体的には、X方向、Y方向、およびZ方向は、それぞれが互いに直交する方向である。本明細書等では、X方向、Y方向、またはZ方向の1つを「第1方向」または「第1の方向」と呼ぶ場合がある。また、他の1つを「第2方向」または「第2の方向」と呼ぶ場合がある。また、残りの1つを「第3方向」または「第3の方向」と呼ぶ場合がある。
本明細書等において、複数の要素に同じ符号を用いる場合、特に、それらを区別する必要があるときには、符号に、例えば、“A”、“b”、“_1”、“[n]”、または“[m,n]”などの識別用の符号を付記して記載する場合がある。
(実施の形態1)
本発明の一態様に係る半導体装置の構成例について、図1乃至図5を参照して説明する。
なお、半導体装置は、半導体特性を利用した装置であり、半導体素子(例えば、トランジスタ、ダイオード、またはフォトダイオードなど)を含む回路、または当該回路を備える装置である。本実施の形態等で説明する半導体装置は、例えば、記憶装置として好適に機能させることができる。また、例えば、当該記憶装置を備える電子計算機として好適に用いることができる。
<半導体装置の構成例>
図1は、本発明の一態様に係る半導体装置10の構成例を示す回路図である。
半導体装置10は、基板50と、層20と、を備える。基板50は、様々な材料を含む絶縁性基板または半導体基板を用いることができる。例えば、基板50は、シリコンを含む基板を用いることができる。例えば、基板50は、チャネル形成領域にシリコンを含むトランジスタ(Siトランジスタ)を含むことができる。層20は、例えば、導電体、半導体、または絶縁体などの様々な材料を有し、かつ、容量またはトランジスタなどの様々な素子が設けられる。例えば、層20は、チャネル形成領域に酸化物半導体を含むトランジスタ(OSトランジスタ)を含むことができる。
層20は、層30および層40を備える。層40は、層41[1]乃至41[m]を備える。なお、mは2以上の整数である。
層40は、層41[1]乃至層41[m]のそれぞれにおいて、複数のメモリセル42を備える。複数のメモリセル42のそれぞれは、ローカルビット線LBLに電気的に接続される。メモリセル42は、データに応じた電位を保持させることで、当該データを記憶する機能を有する。メモリセル42は、ローカルビット線LBLを介して、データの書き込みまたは読み出しをすることができる。
メモリセル42は、一つのトランジスタおよび一つの容量(キャパシタという場合もある)を備える(図3Bおよび図4Aを参照)。当該トランジスタのソースまたはドレインの一方は、当該容量の一方の端子に電気的に接続される。メモリセル42では、当該トランジスタとして、オフ電流が極めて低いトランジスタを用いると好ましい。例えば、当該トランジスタとして、OSトランジスタを用いることができる。このようなOSトランジスタを用いたメモリセルの構成を、DOSRAM(登録商標)と呼ぶことができる。DOSRAMは、Dynamic Oxide Semiconductor RAM(Random Access Memory)の略称である。DOSRAMは、オフ電流が極めて低いOSトランジスタを用いることで、データを長期間記憶することができる。また、DOSRAMは、一つのOSトランジスタおよび一つの容量で構成することができるため、メモリセルの高密度化を実現できる。
OSトランジスタは、チャネルが形成される酸化物半導体のバンドギャップが2eV以上であるため、オフ電流(トランジスタがオフ状態であるときにソースとドレインの間に流れる電流)が極めて低いという特性を有する。室温下における、チャネル幅1μmあたりのOSトランジスタのオフ電流値は、1aA(1×10−18A)以下、1zA(1×10−21A)以下、または1yA(1×10−24A)以下とすることができる。なお、Siトランジスタの場合、室温下における、チャネル幅1μmあたりのオフ電流値は、1fA(1×10−15A)以上かつ1pA(1×10−12A)以下である。したがって、OSトランジスタのオフ電流は、Siトランジスタのオフ電流よりも10桁程度低いともいえる。
OSトランジスタの半導体層は、インジウムおよび亜鉛の少なくとも一を含むと好ましい。また、OSトランジスタの半導体層は、例えば、インジウムと、M(Mは、ガリウム、アルミニウム、イットリウム、スズ、シリコン、ホウ素、銅、バナジウム、ベリリウム、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、マグネシウム、およびコバルト、から選ばれた一種または複数種)と、亜鉛と、を有することが好ましい。特に、Mは、ガリウム、アルミニウム、イットリウム、およびスズ、から選ばれた一種または複数種であることが好ましい。
特に、半導体層としては、インジウム(In)、ガリウム(Ga)、および亜鉛(Zn)を含む酸化物(「IGZO」とも記す)を用いることが好ましい。または、半導体層としては、インジウム(In)、アルミニウム(Al)、および亜鉛(Zn)を含む酸化物(「IAZO」とも記す)を用いてもよい。または、半導体層としては、インジウム(In)、アルミニウム(Al)、ガリウム(Ga)、および亜鉛(Zn)を含む酸化物(「IAGZO」とも記す)を用いてもよい。
半導体層がIn−M−Zn酸化物の場合、当該In−M−Zn酸化物におけるInの原子数比は、Mの原子数比以上であることが好ましい。このようなIn−M−Zn酸化物の金属元素の原子数比としては、例えば、In:M:Zn=1:1:1またはその近傍の組成、In:M:Zn=1:1:1.2またはその近傍の組成、In:M:Zn=2:1:3またはその近傍の組成、In:M:Zn=3:1:2またはその近傍の組成、In:M:Zn=4:2:3またはその近傍の組成、In:M:Zn=4:2:4.1またはその近傍の組成、In:M:Zn=5:1:3またはその近傍の組成、In:M:Zn=5:1:6またはその近傍の組成、In:M:Zn=5:1:7またはその近傍の組成、In:M:Zn=5:1:8またはその近傍の組成、In:M:Zn=6:1:6またはその近傍の組成、または、In:M:Zn=5:2:5またはその近傍の組成、などが挙げられる。また、当該In−M−Zn酸化物におけるInの原子数比は、Mの原子数比より小さくてもよい場合がある。このようなIn−M−Zn酸化物の金属元素の原子数比としては、例えば、In:M:Zn=1:3:2またはその近傍の組成、または、In:M:Zn=1:3:4またはその近傍の組成、などが挙げられる。なお、近傍の組成とは、所望の原子数比の、プラスマイナス30%の範囲を含む。
例えば、原子数比がIn:Ga:Zn=4:2:3またはその近傍の組成と記載する場合、各元素の含有比率が、Inを4としたとき、Gaが1以上3以下であり、Znが2以上4以下である場合を含む。また、原子数比がIn:Ga:Zn=5:1:6またはその近傍の組成と記載する場合、各元素の含有比率が、Inを5としたときに、Gaが0.1より大きく2以下であり、Znが5以上7以下である場合を含む。また、原子数比がIn:Ga:Zn=1:1:1またはその近傍の組成と記載する場合、各元素の含有比率が、Inを1としたときに、Gaが0.1より大きく2以下であり、Znが0.1より大きく2以下である場合を含む。
OSトランジスタを用いたメモリセルは、OSトランジスタのオフ電流が極めて低いため、当該メモリセルを構成する容量に蓄積された電荷を、長期間保持させることができる。よって、当該メモリセルは、当該容量に保持された電荷量に応じた電位の高低をデータとすることで、当該データを長期間記憶し続けることができる。つまり、当該メモリセルは、一旦書き込んだデータを長期間記憶することができるため、データのリフレッシュの頻度を下げることができる。よって、当該メモリセルは、当該メモリセルを用いた半導体装置または記憶装置の低消費電力化を図ることができる。
また、OSトランジスタを用いたメモリセルは、電荷の充電または放電によって、データの書き込みまたは読み出しをするため、実質的に無制限回のデータの書き込みまたは読み出しが可能である。また、OSトランジスタを用いたメモリセルは、例えば、磁気メモリまたは抵抗変化型メモリなどのように原子レベルでの構造変化を伴わないため、書き換え耐性に優れている。また、OSトランジスタを用いたメモリセルは、書き込みを繰り返しても、フラッシュメモリのように電子捕獲中心の増加による不安定性が認められないため、安定性に優れている。
また、OSトランジスタを用いたメモリセルは、例えば、Siトランジスタが設けられるシリコン基板上などに、自由に配置可能であるため、集積化を容易に行うことができる。また、OSトランジスタを用いたメモリセルは、OSトランジスタの作製にSiトランジスタと同様の製造装置を用いることが可能であるため、低コストで作製可能である。
OSトランジスタは、ゲート(ゲート電極)、ソース(ソース電極)、およびドレイン(ドレイン電極)に加えて、バックゲート(バックゲート電極)を含むことで、4端子の半導体素子とすることができる。4端子のOSトランジスタは、ゲートまたはバックゲートのそれぞれに与える電位に応じて、ソースとドレインの間に流れる電流を独立して制御することが可能である。また、OSトランジスタは、高温環境下においても、Siトランジスタより優れた電気特性を有する。具体的には、OSトランジスタは、125℃以上かつ150℃以下といった高温下においても、オン電流とオフ電流の比が大きいため、良好なスイッチング動作を行うことができる。
層30は、センス回路35と、センス回路35_preと、切替回路37と、を備える。
センス回路35は、ローカルビット線LBLを介して、層40が備える複数のメモリセル42に電気的に接続される。また、センス回路35は、グローバルビット線GBLを介して、切替回路37に電気的に接続される。センス回路35は、メモリセル42にデータの書き込みをする場合、当該データに対応する電位を、グローバルビット線GBLから、ローカルビット線LBLに、与える機能を有する。また、センス回路35は、メモリセル42からデータの読み出しをする場合、ローカルビット線LBLの電位の変化を増幅して、グローバルビット線GBLに出力する機能を有する。なお、センス回路35は、OSトランジスタを用いて構成することができる。
なお、図示していないが、層30は、複数のセンス回路35を備える。グローバルビット線GBLは、複数のセンス回路35のそれぞれを介して、複数のローカルビット線LBLのそれぞれに電気的に接続される。半導体装置10は、複数のセンス回路35のいずれか一を選択し、かつ、当該センス回路35に電気的に接続される複数のメモリセル42の中から選択された一つのメモリセル42に対して、データの書き込みまたは読み出しをする機能を有する。
また、センス回路35を構成するトランジスタは、複数のセンス回路35のそれぞれごとに、しきい値電圧のばらつきが生じることがある。特に、ローカルビット線LBLのわずかな電位の変化を電流に変換する機能を有するトランジスタのしきい値電圧のばらつきは、センス回路35の動作に大きく影響する。よって、このようなばらつきがセンス回路35の動作に影響を及ぼすことで、半導体装置10は、メモリセル42からのデータの読み出しが正しくなされない可能性がある。センス回路35は、このようなしきい値電圧のばらつきによるデータの読み出しへの影響を低減するように補正する機能を有してもよい。このような補正する機能によって、半導体装置10は、読み出したデータの信頼性を向上させることができる。
センス回路35_preは、センス回路35と同様の構成である。そのため、センス回路35_preについての説明は、グローバルビット線GBLをグローバルビット線GBLBに、ローカルビット線LBLをローカルビット線LBL_preに、それぞれ読み換えて、上述したセンス回路35の説明を適宜参酌すればよい。
センス回路35、グローバルビット線GBL、ローカルビット線LBL、および当該ローカルビット線LBLに電気的に接続される複数のメモリセル42と、センス回路35_pre、グローバルビット線GBLB、ローカルビット線LBL_pre、および当該ローカルビット線LBL_preに電気的に接続される複数のメモリセル42とは、互いに対である。
ローカルビット線LBLに接続されるメモリセル42は、データの書き込みまたは読み出しがされるメモリセルである。ローカルビット線LBL_preに接続されるメモリセル42は、データの書き込みまたは読み出しがされないメモリセルである。ローカルビット線LBL_preは、所定の電位にプリチャージされ、当該電位を保持し続ける。なお、ローカルビット線LBL_preに接続されるメモリセル42が、データの書き込みまたは読み出しがされるメモリセルとし、ローカルビット線LBLに接続されるメモリセル42は、データの書き込みまたは読み出しがされないメモリセルとしてもよい。この場合、ローカルビット線LBLが、所定の電位にプリチャージされ、当該電位を保持し続ける。
切替回路37は、グローバルビット線GBLを介して、センス回路35に電気的に接続される。また、切替回路37は、グローバルビット線GBLBを介して、センス回路35_preに電気的に接続される。また、切替回路37は、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBのそれぞれを介して、基板50が備える駆動回路51に電気的に接続される。切替回路37は、グローバルビット線GBLと、グローバルビット線GBLBと、グローバルビット線SA_GBLと、グローバルビット線SA_GBLBと、のそれぞれの間を、導通状態または非導通状態にする機能を有する。また、切替回路37は、グローバルビット線GBLおよびグローバルビット線GBLBのそれぞれを、所定の電位にプリチャージする機能を有する。
切替回路37は、トランジスタM0と、トランジスタM1と、トランジスタM2と、トランジスタM3と、トランジスタM4と、を備える。なお、切替回路37を構成するトランジスタは、オフ電流が極めて低いトランジスタを用いるとよい。例えば、切替回路37を構成するトランジスタは、OSトランジスタを用いることができる。
トランジスタM0のソースまたはドレインの一方は、グローバルビット線GBLに電気的に接続される。トランジスタM0のソースまたはドレインの他方は、グローバルビット線GBLBに電気的に接続される。トランジスタM0は、信号SW0に応じて、グローバルビット線GBLとグローバルビット線GBLBとの間を、導通状態または非導通状態にする機能を有する。
トランジスタM1のソースまたはドレインの一方は、グローバルビット線GBLに電気的に接続される。トランジスタM1のソースまたはドレインの他方は、グローバルビット線SA_GBLに電気的に接続される。トランジスタM1は、信号SW1に応じて、グローバルビット線GBLとグローバルビット線SA_GBLとの間を、導通状態または非導通状態にする機能を有する。
トランジスタM2のソースまたはドレインの一方は、グローバルビット線GBLBに電気的に接続される。トランジスタM2のソースまたはドレインの他方は、グローバルビット線SA_GBLBに電気的に接続される。トランジスタM2は、信号SW2に応じて、グローバルビット線GBLBとグローバルビット線SA_GBLBとの間を、導通状態または非導通状態にする機能を有する。
トランジスタM3のソースまたはドレインの一方は、グローバルビット線GBLに電気的に接続される。トランジスタM3のソースまたはドレインの他方は、電位VPRE2が与えられる端子に電気的に接続される。トランジスタM3は、信号SW3に応じて、グローバルビット線GBLを、電位VPRE2にプリチャージする機能を有する。
トランジスタM4のソースまたはドレインの一方は、グローバルビット線GBLBに電気的に接続される。トランジスタM4のソースまたはドレインの他方は、電位VPRE2が与えられる端子に電気的に接続される。トランジスタM4は、信号SW3に応じて、グローバルビット線GBLBを、電位VPRE2にプリチャージする機能を有する。
基板50は、駆動回路51を備える。
駆動回路51は、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBのそれぞれを介して、層30が備える切替回路37に電気的に接続される。駆動回路51は、データの書き込みをする場合、当該データに対応する電位を、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBのそれぞれに与える機能を有する。また、駆動回路51は、データの読み出しをする場合、グローバルビット線SA_GBLとグローバルビット線SA_GBLBとの間の電位差に応じて、当該データに対応する電位を出力する機能を有する。駆動回路51は、基板50にチャネルが形成されるSiトランジスタを用いて構成することができる。
Siトランジスタは、OSトランジスタよりも動作速度が速い。また、Siトランジスタは、nチャネル型のSiトランジスタのゲートとpチャネル型のSiトランジスタのゲートとを電気的に接続することで、CMOS回路(例えば、相補的に動作する回路、CMOS論理ゲート、またはCMOS論理回路など)を構成することができる。そのため、基板50が備える駆動回路51は、Siトランジスタで構成することで、動作速度を速くすることができ、かつ、定常状態における消費電力を低減することができる。
図2は、本発明の一態様に係る半導体装置10の構成例を示す模式図である。
図2に示すように、半導体装置10は、基板50と、一または複数の層20(層20[1]乃至20[k])と、を備える。なお、kは1以上の整数である。基板50は、様々な材料を含む絶縁性基板または半導体基板を用いることができる。例えば、基板50は、シリコンを含む基板を用いることができる。層20[1]乃至層20[k]のそれぞれは、例えば、導電体、半導体、または絶縁体などの様々な材料を有することができる。層20[1]乃至層20[k]のそれぞれは、例えば、容量またはトランジスタなどの様々な素子を設けることができる。
なお、図2に示す模式図は、半導体装置10を構成する各層の配置を説明するため、X方向、Y方向、およびZ方向を規定している。Z方向は、基板50の面に対して垂直方向または概略垂直方向のことをいう。「概略垂直」とは、対象となる二つの要素のなす角度が、85度以上95度以下である状態をいう。本実施の形態等では、理解を容易にするため、Z方向を垂直方向と呼ぶ場合がある。なお、基板50の面は、Z方向に対して垂直方向または概略垂直方向に規定されたX方向と、X方向およびZ方向の双方に対して垂直方向または概略垂直方向に規定されたY方向と、で形成される面に対応する。本実施の形態等では、理解を容易にするため、X方向を奥行き方向と呼び、Y方向を水平方向と呼ぶ場合がある。
層20[1]乃至20[k]のそれぞれは、基板50上の垂直方向(Z方向)に、積層して配置することができる。層20[1]乃至20[k]は、それぞれ、層30および層40を備える。
図2に示すように、層40が備える層41[1]乃至層41[m]のそれぞれは、垂直方向に、積層して設けることができる。よって、本発明の一態様に係る半導体装置10は、複数のメモリセル42の密度(メモリ密度)の向上を図ることができる。また、層41[1]乃至層41[m]のそれぞれは、垂直方向に繰り返し同じ製造工程を用いて作製することができる。よって、本発明の一態様に係る半導体装置10は、複数のメモリセル42の製造コストの低減を図ることができる。
また、図2に示すように、層30および層40(層41[1]乃至層41[m])は、基板50上の垂直方向に、積層して配置することができる。そのため、本発明の一態様に係る半導体装置10は、例えば、ローカルビット線LBL、およびグローバルビット線SA_GBLなどの配線の長さを短くすることができる。つまり、本発明の一態様に係る半導体装置10は、当該配線に接続される二つの回路間の信号伝搬距離を短くすることで、当該配線の寄生抵抗および寄生容量を削減することができる。よって、本発明の一態様に係る半導体装置10は、消費電力の低減および信号遅延の低減が実現できる。
また、本発明の一態様に係る半導体装置10は、ローカルビット線LBLの寄生容量が減ることで、メモリセル42が備える容量の静電容量を小さくしても動作させることが可能となる。そのため、メモリセル42は、占有面積を小さくすることができる。よって、本発明の一態様に係る半導体装置10は、小型化を図ることができる。
また、本発明の一態様に係る半導体装置10は、層30にセンス回路35を備えることで、ローカルビット線LBLのわずかな電位の変化を増幅することができる。そのため、基板50が備えるセンスアンプ55は、小型化を図ることができる。よって、本発明の一態様に係る半導体装置10は、小型化を図ることができる。
本発明の一態様に係る半導体装置10は、層30および層40に設けられるトランジスタとして、オフ電流が極めて低いOSトランジスタを用いることができる。そのため、メモリセル42は、記憶するデータのリフレッシュの頻度を低減することができる。よって、本発明の一態様に係る半導体装置10は、低消費電力化を図ることができる。また、本発明の一態様に係る半導体装置10は、OSトランジスタが設けられる層41[1]乃至層41[m]を、垂直方向に積層して設けることができる。そのため、層41[1]乃至層41[m]のそれぞれは、繰り返し同じ製造工程を用いて作製することができる。よって、本発明の一態様に係る半導体装置10は、製造コストの低減を図ることができる。また、本発明の一態様に係る半導体装置10は、メモリセル42が設けられる層41[1]乃至層41[m]を垂直方向に積層することができる。そのため、複数のメモリセル42は、メモリ密度を向上させることができる。よって、本発明の一態様に係る半導体装置10は、小型化を図ることができる。また、本発明の一態様に係る半導体装置10は、高温環境下においてもSiトランジスタと比べて電気特性の変動が小さいOSトランジスタを用いることができる。よって、本発明の一態様に係る半導体装置10は、信頼性に優れた半導体装置とすることができる。
図3Aは、図2に示す層20[1]乃至層20[k]のいずれか一に相当する層20の模式図である。
図3Aに示す層20は、層30上の垂直方向(Z方向)に、メモリセル42が設けられる層41[1]乃至層41[m]を備える。当該構成とすることで、層30および層41[1]乃至層41[m]は、それぞれの層の間の距離を近くすることができる。すると、ローカルビット線LBLは、長さを短くすることができるため、寄生容量を低減することができる。層41[1]乃至層41[m]は、垂直方向に繰り返し同じ製造工程を用いて作製することで、製造コストの低減を図ることができる。
図3Bは、図3Aに図示する層20における各構成を回路記号で示した図である。
層41[1]乃至層41[m]は、それぞれ、複数のメモリセル42を備える。メモリセル42は、トランジスタ43と、容量44と、を備える。トランジスタ43のソースまたはドレインの一方は、容量44の一方の端子(電極)に電気的に接続される。トランジスタ43のソースまたはドレインの他方は、ローカルビット線LBLに電気的に接続される。トランジスタ43のゲートは、ワード線WLに電気的に接続される。容量44の他方の端子(電極)は、任意の固定電位が与えられる配線CSLに電気的に接続される。なお、トランジスタ43のソースまたはドレインの一方と、容量44の一方の端子と、が電気的に接続される領域は、ノードMNDという場合がある。トランジスタ43は、ワード線WLに与えられる電位に応じて、ローカルビット線LBLとノードMNDとの間を、導通状態または非導通状態にする機能を有する。
トランジスタ43は、オフ電流が極めて低いトランジスタを用いるとよい。例えば、トランジスタ43は、OSトランジスタを用いることができる。容量44は、電極となる導電体の間に絶縁体を挟んだ構成となる。なお、電極を構成する導電体は、金属の他、例えば、導電性を付与した半導体層などを用いることができる。また、容量44は、その構成について、例えば、トランジスタ43の上方もしくは下方の重なる位置に配置する構成、または、トランジスタ43を構成する半導体層もしくは電極などの一部を容量44の一方の電極として用いる構成、などが挙げられる。
メモリセル42は、トランジスタ43を非導通状態にすることで、容量44に蓄積された電荷を、長期間保持させることができる。メモリセル42は、例えば、容量44に保持された電荷量に応じたノードMNDの電位の高低を、“1”または“0”に対応させることで、2値のデータを記憶することができる。また、メモリセル42は、データの書き込みをする場合、トランジスタ43を導通状態にすることで、ローカルビット線LBLからノードMNDに、データに対応した電位を与えることができる。また、メモリセル42は、データの読み出しをする場合、トランジスタ43を導通状態にすることで、ノードMNDに保持された電荷を、ローカルビット線LBLに取り出すことができる。
なお、メモリセル42は、データの読み出しをすることで、ノードMNDに保持された電荷がローカルビット線LBLに取り出されるため、ノードMNDの電位が変化する。つまり、メモリセル42は、データの読み出しをすることで、記憶されたデータが破壊される。すなわち、メモリセル42は、データの読み出しにおいて、破壊読み出しとなる。よって、メモリセル42は、データの読み出しをした後に、データの書き戻し(リフレッシュ)をする必要がある。
層30は、センス回路35を備える。センス回路35は、トランジスタ31と、トランジスタ32と、トランジスタ33と、トランジスタ34と、を備える。トランジスタ31のソースまたはドレインの一方は、トランジスタ33のソースまたはドレインの一方、およびトランジスタ34のソースまたはドレインの一方に電気的に接続される。トランジスタ31のソースまたはドレインの他方は、トランジスタ32のソースまたはドレインの一方に電気的に接続される。トランジスタ31のゲートは、トランジスタ33のソースまたはドレインの他方、およびローカルビット線LBLに電気的に接続される。トランジスタ32のソースまたはドレインの他方は、配線SLに電気的に接続される。トランジスタ34のソースまたはドレインの他方は、グローバルビット線GBLに電気的に接続される。トランジスタ31は、ローカルビット線LBLの電位に応じて、ソースとドレインの間に電流を流す機能を有する。トランジスタ32は、ゲートに与えられる信号REに応じて、ソースとドレインの間を導通状態または非導通状態にする機能を有する。トランジスタ33は、ゲートに与えられる信号WEに応じて、ソースとドレインの間を導通状態または非導通状態にする機能を有する。トランジスタ34は、ゲートに与えられる信号MUXに応じて、ソースとドレインの間を導通状態または非導通状態にする機能を有する。
トランジスタ31乃至トランジスタ34は、それぞれ、オフ電流が極めて低いトランジスタを用いるとよい。例えば、トランジスタ31乃至トランジスタ34は、それぞれ、OSトランジスタを用いることができる。
センス回路35は、ローカルビット線LBLの電位に応じた電流を、グローバルビット線GBLから、トランジスタ34、トランジスタ31、およびトランジスタ32を介して、配線SLに流すことで、グローバルビット線GBLの電位を変化させる機能を有する。また、グローバルビット線GBLの電位を、トランジスタ34、およびトランジスタ33を介して、ローカルビット線LBLに伝える機能を有する。また、トランジスタ31のゲートに蓄積された電荷を、トランジスタ33、トランジスタ31、およびトランジスタ32を介して、配線SLに放電することで、トランジスタ31のゲートの電位を、トランジスタ31のしきい値電圧に応じた電位に変化させる機能を有する。当該機能によって、センス回路35は、トランジスタ31のしきい値電圧の影響を低減するように補正することができる。
なお、センス回路35は、容量を備えてもよい。この場合、当該容量の一方の端子は、ローカルビット線LBLに電気的に接続され、当該容量の他方の端子は、任意の固定電位が与えられる配線に電気的に接続されるとよい。
センス回路35は、トランジスタ33にオフ電流が極めて低いOSトランジスタを用いることで、トランジスタ33を非導通状態にした際に、ローカルビット線LBLに蓄積された電荷を、長期間保持させることができる。よって、センス回路35は、例えば、ローカルビット線LBLに保持された電荷量に応じた電位の高低を、“1”または“0”に対応させることで、2値のデータを記憶することができる。つまり、センス回路35は、メモリとしての機能を有することができる。メモリとして機能するセンス回路35は、ローカルビット線LBLにデータの書き込みをする場合、トランジスタ33を導通状態にすることで、グローバルビット線GBLからローカルビット線LBLに、データに対応した電位を与えることができる。また、メモリとして機能するセンス回路35は、ローカルビット線LBLに記憶されたデータの読み出しをする場合、当該データに対応した電位がトランジスタ31のゲートに与えられることで、ソースとドレインの間に当該データに応じた電流が流れることを利用して、データの読み出しをすることができる。
なお、メモリとして機能するセンス回路35は、データの読み出しをすることで、ローカルビット線LBLに保持された電荷が変化しない。つまり、メモリとして機能するセンス回路35は、データの読み出しをすることで、記憶されたデータが破壊されない。すなわち、メモリとして機能するセンス回路35は、データの読み出しにおいて、非破壊読み出しとなる。
ここで、OSトランジスタを用いた、非破壊読み出しのメモリとして、NOSRAM(登録商標)と呼ばれるメモリがある。NOSRAMは、Nonvolatile Oxide Semiconductor RAM(Random Access Memory)の略称である。よって、センス回路35は、NOSRAMのような動作をするメモリとみなすことができる。
図4Aは、メモリセル42の回路図を示しており、図3Bに示すメモリセル42の回路図に対応する。図4Bは、当該回路図に対応する回路ブロックを示しており、図1に示すメモリセル42の回路ブロックに対応する。
図4Cは、センス回路35の回路図を示しており、図3Bに示すセンス回路35の回路図に対応する。図4Dは、当該回路図に対応する回路ブロックを示しており、図1に示すセンス回路35の回路ブロックに対応する。
図5Aは、基板50に設けられる駆動回路51を回路記号で示した回路図である。駆動回路51は、スイッチ回路52、プリチャージ回路53、プリチャージ回路54、およびセンスアンプ55を備える。スイッチ回路52、プリチャージ回路53、プリチャージ回路54、およびセンスアンプ55のそれぞれは、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBに電気的に接続される。スイッチ回路52は、ビット線BLおよびビット線BLBに電気的に接続される。駆動回路51は、メモリセル42に対するデータの書き込みまたは読み出しを制御する機能を有する。
スイッチ回路52は、信号CSELに応じて、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBの配線対と、ビット線BLおよびビット線BLBの配線対と、の間を、導通状態または非導通状態にする機能を有する。具体的には、スイッチ回路52は、トランジスタ52_1およびトランジスタ52_2を備える。トランジスタ52_1およびトランジスタ52_2のそれぞれは、nチャネル型のトランジスタである。トランジスタ52_1は、信号CSELに応じて、グローバルビット線SA_GBLとビット線BLとの間を、導通状態または非導通状態にする機能を有する。トランジスタ52_2は、信号CSELに応じて、グローバルビット線SA_GBLBとビット線BLBとの間を、導通状態または非導通状態にする機能を有する。
プリチャージ回路53は、信号EQに応じて、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBを、電位VPREにプリチャージする機能を有する。具体的には、プリチャージ回路53は、トランジスタ53_1、トランジスタ53_2、およびトランジスタ53_3を備える。トランジスタ53_1、トランジスタ53_2、およびトランジスタ53_3のそれぞれは、nチャネル型のトランジスタである。トランジスタ53_1は、信号EQに応じて、グローバルビット線SA_GBLとグローバルビット線SA_GBLBとの間を、導通状態または非導通状態にする機能を有する。トランジスタ53_2は、信号EQに応じて、グローバルビット線SA_GBLを、電位VPREにプリチャージする機能を有する。トランジスタ53_3は、信号EQに応じて、グローバルビット線SA_GBLBを、電位VPREにプリチャージする機能を有する。
プリチャージ回路54は、信号EQBに応じて、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBを、電位VPREにプリチャージする機能を有する。具体的には、プリチャージ回路54は、トランジスタ54_1、トランジスタ54_2、およびトランジスタ54_3を備える。トランジスタ54_1、トランジスタ54_2、およびトランジスタ54_3のそれぞれは、pチャネル型のトランジスタである。トランジスタ54_1は、信号EQBに応じて、グローバルビット線SA_GBLとグローバルビット線SA_GBLBとの間を、導通状態または非導通状態にする機能を有する。トランジスタ54_2は、信号EQBに応じて、グローバルビット線SA_GBLを、電位VPREにプリチャージする機能を有する。トランジスタ54_3は、信号EQBに応じて、グローバルビット線SA_GBLBを、電位VPREにプリチャージする機能を有する。
センスアンプ55は、配線SAPおよび配線SANのそれぞれに所定の電位を与えることで、グローバルビット線SA_GBLに、2値のデータの一方に対応する電位を出力し、かつ、グローバルビット線SA_GBLBに、2値のデータの他方に対応する電位を出力する機能を有する。センスアンプ55は、トランジスタ55_1、トランジスタ55_2、トランジスタ55_3、およびトランジスタ55_4を備える。トランジスタ55_1およびトランジスタ55_2のそれぞれは、pチャネル型のトランジスタである。トランジスタ55_3およびトランジスタ55_4のそれぞれは、nチャネル型のトランジスタである。トランジスタ55_1およびトランジスタ55_3は、グローバルビット線SA_GBLBを入力とし、グローバルビット線SA_GBLを出力とし、配線SAPを高電位電源線とし、配線SANを低電位電源線とする、インバータを構成する。トランジスタ55_2およびトランジスタ55_4は、グローバルビット線SA_GBLを入力とし、グローバルビット線SA_GBLBを出力とし、配線SAPを高電位電源線とし、配線SANを低電位電源線とする、インバータを構成する。
図5Bは、図5Aで説明した駆動回路51の回路図に対応する回路ブロックを示しており、図1に示す駆動回路51の回路ブロックに対応する。
<半導体装置の動作例>
次に、図6および図7を用いて、半導体装置10の動作例について説明する。
本発明の一態様に係る半導体装置10は、駆動方法の一例として、読み出しモード1(Read mode 1)と、読み出しモード2(Read mode 2)と、を有する。読み出しモード1は、メモリセル42に記憶されているデータ(ノードMNDに保持されている電位)を、センス回路35および切替回路37を介して、駆動回路51が備えるセンスアンプ55で読み取るモードである。読み出しモード2は、ローカルビット線LBLに保持されている電位を、センス回路35および切替回路37を介して、駆動回路51が備えるセンスアンプ55で読み取るモードである。換言すると、読み出しモード2は、センス回路35をメモリとして機能させた場合に、ローカルビット線LBLに記憶されているデータを、センス回路35および切替回路37を介して、駆動回路51が備えるセンスアンプ55で読み取るモードである。
なお、以下の動作例の説明において、2値データに対応する電位として、2値データの“1”に対応する電位は、高電源電位である電位VDD(以下、VDDと略記する場合がある)とし、かつ、2値データの“0”に対応する電位は、低電源電位である電位VSS(以下、VSSと略記する場合がある)とする。VDDは、VSSに対して、少なくともトランジスタのしきい値電圧よりも高い電位であるとする。なお、VSSは、例えば、接地電位GNDとしてもよい。また、以下の動作例の説明において、信号の電位は、HレベルまたはLレベルとする。Hレベルは、nチャネル型のトランジスタのゲートに与えられることで、当該トランジスタが導通状態となる電位、かつ、pチャネル型のトランジスタのゲートに与えられることで、当該トランジスタが非導通状態となる電位、である。Lレベルは、nチャネル型のトランジスタのゲートに与えられることで、当該トランジスタが非導通状態となる電位、かつ、pチャネル型のトランジスタのゲートに与えられることで、当該トランジスタが導通状態となる電位、である。Hレベルは、例えば、VDDと同じ電位、またはVDDよりも高い電位とすることができる。Lレベルは、例えば、VSSと同じ電位、またはVSSよりも低い電位とすることができる。
なお、HレベルまたはLレベルは、半導体装置10に与えられる複数の信号のそれぞれで、同じ電位である必要はない。半導体装置10に与えられる複数の信号のそれぞれは、当該信号が与えられるトランジスタのしきい値電圧に応じて、信号ごとに、HレベルまたはLレベルの電位が異なっていてもよい。例えば、基板50に設けられるSiトランジスタのゲートに与えられる信号と、層30および層40に設けられるOSトランジスタのゲートに与えられる信号とは、HレベルまたはLレベルの電位が異なっていてもよい。例えば、OSトランジスタのしきい値電圧が、Siトランジスタのしきい値電圧よりも高い場合、OSトランジスタのゲートに与えられる信号のHレベルは、Siトランジスタのゲートに与えられる信号のHレベルよりも、高い電位とすることができる。例えば、本実施の形態等では、ワード線WLに与えられる信号、信号MUX、信号WE、信号RE、信号SW0、信号SW1、信号SW2、および信号SW3のそれぞれの信号のHレベルは、信号EQ、信号EQB、および信号CSELのそれぞれの信号のHレベルよりも高い電位とすることができる。なお、以下の動作例の説明において、説明を簡単にするために、全ての信号において、信号の電位は、HレベルまたはLレベルとして説明する。
以下、図6および図7のそれぞれに示すタイミングチャートを用いて、読み出しモード1および読み出しモード2のそれぞれの動作例について説明する。図6および図7のそれぞれに示すタイミングチャートは、動作の各時刻ごとに、ワード線WLに与えられる信号、信号MUX、信号WE、信号RE、信号SW0、信号SW1、信号SW2、信号SW3、信号EQ、信号EQB、および信号CSELのそれぞれの電位(HレベルまたはLレベル)を示している。また、配線SL、配線SAP、および配線SANのそれぞれに与えられる電位を示している。また、メモリセル42のノードMND、ローカルビット線LBL、ローカルビット線LBL_pre、グローバルビット線GBL、グローバルビット線GBLB、グローバルビット線SA_GBL、およびグローバルビット線SA_GBLBのそれぞれの電位の変化について、“1”のデータの読み出しをする場合(data 1)と、“0”のデータの読み出しをする場合(data 0)とを、それぞれを示している。
〔読み出しモード1〕
図6は、読み出しモード1(Read mode 1)における、半導体装置10の動作例を説明する、タイミングチャートである。時刻T11乃至時刻T13は、しきい値電圧の補正をする期間である。時刻T13乃至時刻T16は、データの読み出しをする期間である。時刻T16以降は、データの書き戻し(リフレッシュ)をする期間である。
時刻T11の直前において、ワード線WLに与えられる信号、信号MUX、信号WE、および信号REは、それぞれ、Lレベルとする。また、配線SLの電位は、所定の電位(例えば、VSS)とする。また、信号SW0、信号SW1、信号SW2、および信号SW3は、それぞれ、Lレベルとする。また、信号EQは、Hレベルとし、かつ、信号EQBは、Lレベルとする。また、信号CSELは、Lレベルとする。また、配線SAPの電位、および配線SANの電位は、それぞれ、VDDとする。なお、電位VPRE、および電位VPRE2は、それぞれ、VDDとする。また、配線CSLの電位は、任意の固定電位(例えば、VSS)とする。このとき、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBは、それぞれ、VDDにプリチャージされている。また、グローバルビット線GBLおよびグローバルビット線GBLBは、それぞれ、電気的に浮遊状態であり、かつ、それぞれの電位は、VDDまたはVSSであるとする。また、ローカルビット線LBLおよびローカルビット線LBL_preは、それぞれ、電気的に浮遊状態であり、かつ、VDDまたはVSSが保持されているとする。また、メモリセル42のノードMNDは、VDD(データ“1”に対応する電位)またはVSS(データ“0”に対応する電位)が保持されているとする。なお、時刻T11乃至時刻T16の、それぞれの動作の説明において、各配線の電位および各信号について特に明記が無い場合、直前の時刻の電位が維持されるとする。
時刻T11において、信号SW1、信号SW2が、Hレベルになる。また、信号MUX、および信号WEが、Hレベルになる。すると、グローバルビット線GBLおよびグローバルビット線GBLBのそれぞれが、VDDにプリチャージされる。さらに、ローカルビット線LBLおよびローカルビット線LBL_preのそれぞれが、VDDにプリチャージされる。また、配線SLの電位が、VDDとVSSとの間の所定の電位になる。当該所定の電位は、後述する時刻T14の動作でトランジスタ31に流れる電流量に影響する。よって、当該電流量が適切な値になるように、当該所定の電位を決めればよい。
時刻T12において、信号MUXが、Lレベルになり、かつ、信号REが、Hレベルになる。すると、ローカルビット線LBLおよびローカルビット線LBL_preのそれぞれの電位が、センス回路35およびセンス回路35_preのそれぞれが備えるトランジスタ31を介した配線SLへの放電によって、“配線SLの電位+トランジスタ31のしきい値電圧”になるまで下降する。
時刻T13において、信号WE、および信号REが、Lレベルになる。すると、ローカルビット線LBLおよびローカルビット線LBL_preが、それぞれ、電気的に浮遊状態になる。これにより、センス回路35およびセンス回路35_preのそれぞれが備えるトランジスタ31のしきい値電圧に応じた電位が、ローカルビット線LBLおよびローカルビット線LBL_preのそれぞれに、保持される。これによって、後述する時刻T14の動作でトランジスタ31に流れる電流量が、当該トランジスタ31のしきい値電圧の影響を受けないように、補正される。このような補正を行うことで、本発明の一態様に係る半導体装置10は、読み出したデータの信頼性を向上させることができる。
また、時刻T13において、信号EQが、Lレベルになり、かつ、信号EQBが、Hレベルになる。すると、グローバルビット線SA_GBLおよびグローバルビット線GBLへのプリチャージ、ならびに、グローバルビット線SA_GBLBおよびグローバルビット線GBLBへのプリチャージが、停止する。よって、グローバルビット線SA_GBLおよびグローバルビット線GBL、ならびに、グローバルビット線SA_GBLBおよびグローバルビット線GBLBが、それぞれ、電気的に浮遊状態になる。
また、時刻T13において、ローカルビット線LBLに電気的に接続されているメモリセル42側の、ワード線WLに与えられる信号が、Hレベルになる。すると、ローカルビット線LBLと、ノードMNDとで、チャージシェアリングが行われる。よって、ローカルビット線LBLの電位が、メモリセル42に記憶されているデータに応じて(すなわち、ノードMNDに保持されている電位に応じて)変化する。これによって、ローカルビット線LBLの電位と、ノードMNDの電位とが、同じ電位になる。
具体的には、例えば、メモリセル42に記憶されているデータが“1”(data 1)である(すなわち、ノードMNDに保持されている電位がVDDである)場合、ワード線WLに与えられる信号がHレベルになることで、ローカルビット線LBLの電位が上昇し、ノードMNDの電位が下降する。これによって、ローカルビット線LBLの電位と、ノードMNDの電位とが、同じ電位になる。または、例えば、メモリセル42に記憶されているデータが“0”(data 0)である(すなわち、ノードMNDに保持されている電位がVSSである)場合、ワード線WLに与えられる信号がHレベルになることで、ローカルビット線LBLの電位が下降し、ノードMNDの電位が上昇する。これによって、ローカルビット線LBLの電位と、ノードMNDの電位とが、同じ電位になる。
一方、時刻T13において、ローカルビット線LBL_preに電気的に接続されているメモリセル42側の、ワード線WLに与えられる信号は、Lレベルのままである。すなわち、ローカルビット線LBL_preでのチャージシェアリングが行われない。よって、ローカルビット線LBLの電位は変化しない。
なお、チャージシェアリングによって、ノードMNDの電位が変化する。つまり、メモリセル42に記憶されているデータが破壊される。つまり、読み出しモード1は、破壊読み出しである。そのため、後述する時刻T16の動作で、データの書き戻しが行われる。
時刻T14において、信号MUX、および信号REが、Hレベルになる。また、配線SLの電位が、時刻T11の直前の電位と同じ電位(例えば、VSS)になる。すると、ローカルビット線LBLおよびローカルビット線LBL_preのそれぞれの電位に応じて、センス回路35が備えるトランジスタ31およびセンス回路35_preが備えるトランジスタ31のそれぞれに、電流が流れる。これによって、グローバルビット線SA_GBLおよびグローバルビット線GBL、ならびに、グローバルビット線SA_GBLBおよびグローバルビット線GBLBの、それぞれの電位が、徐々に下降する。このとき、ローカルビット線LBLの電位とローカルビット線LBL_preの電位とが異なることで、センス回路35が備えるトランジスタ31に流れる電流量とセンス回路35_preが備えるトランジスタ31に流れる電流量との間に、差が生じる。この電流量の差は、上述した時刻T13の動作におけるチャージシェアリングによって変化するローカルビット線LBLの電位に応じたものになる。つまり、グローバルビット線SA_GBLおよびグローバルビット線GBLの電位が下降する速さが、ローカルビット線LBLの電位に応じて変化する。よって、ローカルビット線LBLの電位は、グローバルビット線SA_GBLとグローバルビット線SA_GBLBとの間の電位差に変換することができる。
具体的には、例えば、メモリセル42に記憶されていたデータが“1”(data 1)である場合、センス回路35が備えるトランジスタ31に流れる電流量が、センス回路35_preが備えるトランジスタ31に流れる電流量よりも、大きくなる。そのため、グローバルビット線SA_GBLおよびグローバルビット線GBLの電位が下降する速さが、グローバルビット線SA_GBLBおよびグローバルビット線GBLBの電位が下降する速さよりも、速くなる。それによって、グローバルビット線SA_GBLの電位が、グローバルビット線SA_GBLBの電位よりも、低くなる。または、例えば、メモリセル42に記憶されていたデータが“0”(data 0)である場合、センス回路35が備えるトランジスタ31に流れる電流量が、センス回路35_preが備えるトランジスタ31に流れる電流量よりも、小さくなる。そのため、グローバルビット線SA_GBLおよびグローバルビット線GBLの電位が下降する速さが、グローバルビット線SA_GBLBおよびグローバルビット線GBLBの電位が下降する速さよりも、遅くなる。それによって、グローバルビット線SA_GBLの電位が、グローバルビット線SA_GBLBの電位よりも、高くなる。
時刻T15において、信号REが、Lレベルになる。また、配線SANの電位が、VSSになる。すると、センスアンプ55が動作することで、上述した時刻T14の動作によって生じた、グローバルビット線SA_GBLとグローバルビット線SA_GBLBとの間の電位差が、増幅される。これによって、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBのそれぞれの電位が、VDDまたはVSSのいずれかに確定する。つまり、メモリセル42に記憶されていたデータの読み出しが完了する。
具体的には、例えば、メモリセル42に記憶されていたデータが“1”(data 1)である場合、グローバルビット線SA_GBLの電位がVSSとなり、かつ、グローバルビット線SA_GBLBの電位がVDDになる。または、例えば、メモリセル42に記憶されていたデータが“0”(data 0)である場合、グローバルビット線SA_GBLの電位がVDDとなり、かつ、グローバルビット線SA_GBLBの電位がVSSになる。
時刻T16において、信号SW0が、Hレベルになり、かつ、信号SW1がLレベルになる。また、信号WEが、Hレベルになる。すると、メモリセル42から読み出したデータに応じて、当該メモリセル42にデータを書き戻す動作が行われる。すなわち、グローバルビット線GBLおよびローカルビット線LBLの電位が、時刻T15の動作によって確定したグローバルビット線SA_GBLBの電位と同じ電位になる。さらに、当該電位が、メモリセル42に書き戻される。
具体的には、例えば、メモリセル42に記憶されていたデータが“1”(data 1)である場合、時刻T16の直前の、グローバルビット線SA_GBLBの電位は、VDDである。よって、グローバルビット線GBL、およびローカルビット線LBLの電位が、VDDになる。さらに、VDDが、メモリセル42に書き戻される。または、例えば、メモリセル42に記憶されていたデータが“0”(data 0)である場合、時刻T16の直前の、グローバルビット線SA_GBLBの電位は、VSSである。よって、グローバルビット線GBL、およびローカルビット線LBLの電位が、VSSになる。さらに、VSSが、メモリセル42に書き戻される。
なお、半導体装置10は、メモリセル42にデータの書き込みをする場合、例えば、上述した時刻T16と同様にすればよい。例えば、メモリセル42に“1”のデータの書き込みをする場合、グローバルビット線SA_GBLBにVDDを与えて、時刻T16のようにすればよい。または、例えば、メモリセル42に“0”のデータの書き込みをする場合、グローバルビット線SA_GBLBにVSSを与えて、時刻T16のようにすればよい。
〔読み出しモード2〕
図7は、読み出しモード2(Read mode 2)における、半導体装置10の動作例を説明する、タイミングチャートである。時刻T21乃至時刻T24は、データの読み出しをする期間である。なお、読み出しモード2では、メモリセル42に記憶されているデータは、データの読み出しに関係しない。また、ローカルビット線LBL_preの電位も、データの読み出しに関係しない。そのため、図7は、ノードMNDおよびローカルビット線LBL_preの電位を図示していない。また、グローバルビット線GBLBの電位も図示を省略している。
時刻T21の直前において、ワード線WLに与えられる信号、信号MUX、信号WE、および信号REは、それぞれ、Lレベルとする。また、配線SLの電位は、所定の電位(例えば、VSS)とする。また、信号SW0、信号SW1、信号SW2、および信号SW3は、それぞれ、Lレベルとする。また、信号EQは、Hレベルとし、かつ、信号EQBは、Lレベルとする。また、信号CSELは、Lレベルとする。また、配線SAPの電位、および配線SANの電位は、それぞれ、(VDD−VSS)/2とする。なお、電位VPREは、(VDD−VSS)/2とし、かつ、電位VPRE2は、(VDD−VSS)/2を超えてVDDを超えない電位(例えば、VDD)とする。また、配線CSLの電位は、任意の固定電位(例えば、VSS)とする。このとき、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBは、それぞれ、(VDD−VSS)/2にプリチャージされている。また、グローバルビット線GBLおよびグローバルビット線GBLBは、それぞれ、電気的に浮遊状態であり、かつ、それぞれの電位は、VDDまたはVSSであるとする。また、ローカルビット線LBLは、電気的に浮遊状態であり、かつ、VDD(データ“1”に対応する電位)またはVSS(データ“0”に対応する電位)が保持されているとする。なお、時刻T21乃至時刻T24の、それぞれの動作の説明において、各配線の電位および各信号について特に明記が無い場合、直前の時刻の電位が維持されるとする。
時刻T21において、信号EQが、Lレベルになり、かつ、信号EQBが、Hレベルになる。すると、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBへのプリチャージが、停止する。よって、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBが、それぞれ、電気的に浮遊状態になる。
時刻T22において、信号SW1、および信号SW3が、Hレベルになる。すると、グローバルビット線SA_GBLおよびグローバルビット線GBLが、VDDと(VDD−VSS)/2との間の電位にプリチャージされる。つまり、グローバルビット線SA_GBLの電位が、グローバルビット線SA_GBLBの電位よりも、高くなる。
時刻T23において、信号SW3が、Lレベルになる。すると、グローバルビット線SA_GBLおよびグローバルビット線GBLへのプリチャージが、停止する。そして、信号MUX、および信号REが、Hレベルになる。すると、グローバルビット線SA_GBLおよびグローバルビット線GBLの、それぞれの電位が、ローカルビット線LBLの電位に応じて変化する。よって、ローカルビット線LBLの電位は、グローバルビット線SA_GBLとグローバルビット線SA_GBLBとの間の電位差に変換することができる。
具体的には、例えば、メモリとして機能するセンス回路35に記憶されているデータが“1”(data 1)である(すなわち、ローカルビット線LBLに保持されている電位がVDDである)場合、センス回路35が備えるトランジスタ31に電流が流れることによって、グローバルビット線SA_GBLおよびグローバルビット線GBLの、それぞれの電位が、徐々に下降する。それによって、グローバルビット線SA_GBLの電位が、グローバルビット線SA_GBLBの電位よりも、低くなる。または、例えば、メモリとして機能するセンス回路35に記憶されているデータが“0”(data 0)である(すなわち、ローカルビット線LBLに保持されている電位がVSSである)場合、センス回路35が備えるトランジスタ31が非導通状態になることによって、グローバルビット線SA_GBLおよびグローバルビット線GBLの、それぞれの電位が、維持される。それによって、グローバルビット線SA_GBLの電位が、グローバルビット線SA_GBLBの電位よりも、高いままとなる。
なお、時刻T23の動作によって、ローカルビット線LBLの電位は変化しない。つまり、メモリとして機能するセンス回路35に記憶されているデータは破壊されない。つまり、読み出しモード2は、非破壊読み出しである。
時刻T24において、信号MUX、および信号REが、Lレベルになる。また、配線SANの電位が、VSSになり、かつ、配線SAPの電位が、VDDになる。すると、センスアンプ55が動作することで、上述した時刻T23の動作によって生じた、グローバルビット線SA_GBLとグローバルビット線SA_GBLBとの間の電位差が、増幅される。これによって、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBのそれぞれの電位が、VDDまたはVSSのいずれかに確定する。つまり、メモリとして機能するセンス回路35に記憶されているデータの読み出しが完了する。
具体的には、例えば、メモリとして機能するセンス回路35に記憶されているデータが“1”(data 1)である場合、グローバルビット線SA_GBLの電位がVSSになり、かつ、グローバルビット線SA_GBLBの電位がVDDになる。または、例えば、メモリとして機能するセンス回路35に記憶されているデータが“0”(data 0)である場合、グローバルビット線SA_GBLの電位がVDDになり、かつ、グローバルビット線SA_GBLBの電位がVSSになる。
なお、半導体装置10は、メモリとして機能するセンス回路35にデータの書き込みをする場合、例えば、ワード線WLに与えられる信号をLレベルにして、上述した時刻T16と同様にすればよい。例えば、メモリとして機能するセンス回路35に“1”のデータの書き込みをする場合、ワード線WLに与えられる信号をLレベルにし、グローバルビット線SA_GBLBにVDDを与えて、時刻T16のようにすればよい。または、例えば、メモリとして機能するセンス回路35に“0”のデータの書き込みをする場合、ワード線WLに与えられる信号をLレベルにし、グローバルビット線SA_GBLBにVSSを与えて、時刻T16のようにすればよい。
読み出しモード1は、メモリセル42に記憶されているデータの読み出しをするモードである。メモリセル42は、メモリとして機能するセンス回路35に比べて、占有面積が小さい。また、積層して設けることができるため、メモリ密度が高い。読み出しモード2は、メモリとして機能するセンス回路35に記憶されているデータの読み出しをするモードである。読み出しモード2は、しきい値電圧の補正をする期間とデータの書き戻しをする期間が必要ないため、読み出しモード1に比べて、データの読み出しが速い。また、読み出しに必要なエネルギー(アクセスエネルギー)が低い。本発明の一態様に係る半導体装置10は、読み出しモード1と、読み出しモード2とを、状況または目的に応じて、適宜使い分けることができる。本発明の一態様に係る半導体装置10は、読み出しモード1と読み出しモード2とを、状況または目的に応じて適宜使い分けることで、データの高速読み出しおよび消費電力の低減を実現できる。
本発明の一態様に係る半導体装置10は、読み出しモード1での読み出しが完了すると、メモリセル42から読み出したデータに対応する電位が、ローカルビット線LBLに保持されている状態になる。すなわち、メモリとして機能するセンス回路35に、直前にメモリセル42から読み出したデータが記憶されている状態になる。よって、再び同じメモリセル42からデータの読み出しをしたい場合、読み出しモード2でデータの読み出しをすればよい。それによって、データの読み出しを速くすることができる。また、読み出しに必要なエネルギー(アクセスエネルギー)を低減することができる。よって、半導体装置10は、データの高速読み出しおよび消費電力の低減を実現できる。
本発明の一態様に係る半導体装置10は、駆動方法として、上述したような読み出しモード1および読み出しモード2を有することで、例えば、電子計算機に好適に用いることができる。例えば、層41[1]乃至層41[m]のそれぞれに設けられる複数のメモリセル42は、当該電子計算機が備えるメインメモリとして用いることができ、かつ、層30に設けられる複数のセンス回路35は、当該電子計算機が備えるキャッシュメモリとして用いることができる。この場合、読み出しモード1は、メインメモリにアクセスするモードに相当し、かつ、読み出しモード2は、キャッシュメモリにアクセスするモードに相当する。
本発明の一態様に係る半導体装置10を電子計算機に用いる例について、詳細な説明は後述する。
<記憶装置の構成例>
本発明の一態様に係る半導体装置は、記憶装置に好適に用いることができる。ここでは、上述で説明した半導体装置10を適用した、本発明の一態様に係る記憶装置について説明する。なお、以下に説明する記憶装置において、半導体装置10を適用する箇所については、上述した説明を適宜参酌できるため、図面等において同じ符号を用いることで、説明を省略する場合がある。
図8に、本発明の一態様に係る記憶装置300の構成例を示すブロック図を示す。図8に示す、半導体装置10を適用した記憶装置300は、メモリアレイ21と、駆動回路22と、を有する。メモリアレイ21は、層30に設けられる複数のセンス回路35および切替回路37と、層41[1]乃至層41[m]に設けられる複数のメモリセル42と、を有する。駆動回路22は、基板50(図示せず)に設けられる。
図8に示すメモリアレイ21は、一例として、m行n列のマトリクス状に配置される、m×n個のメモリセル42が設けられる。なお、mおよびnはそれぞれ2以上の整数である。また、メモリアレイ21は、一例として、列ごとに配置される、n個のセンス回路35が設けられる。
図8は、1行1列目のメモリセル42をメモリセル42[1,1]と示し、m行n列目のメモリセル42をメモリセル42[m,n]と示している。また、本実施の形態等では、任意の行を示す場合、i行と記す場合がある。また、任意の列を示す場合、j列と記す場合がある。よって、iは1以上m以下の整数であり、jは1以上n以下の整数である。また、本実施の形態等では、i行j列目のメモリセル42をメモリセル42[i,j]と示している。なお、本実施の形態等において、「i+α」(αは正または負の整数)と示す場合、「i+α」は、1を下回らずmを超えない。同様に、「j+α」と示す場合、「j+α」は、1を下回らずnを超えない。
また、図8は、1列目に設けられるセンス回路35をセンス回路35[1]と示し、j列目に設けられるセンス回路35をセンス回路35[j]と示し、n列目に設けられるセンス回路35をセンス回路35[n]と示している。
また、メモリアレイ21は、行方向に延在するm本のワード線WLと、行方向に延在するm本の配線CSLと、列方向に延在するn本のローカルビット線LBLと、を備える。本実施の形態等では、1本目(1行目)に設けられるワード線WLをワード線WL[1]と示し、m本目(m行目)に設けられるワード線WLをワード線WL[m]と示す。同様に、1本目(1行目)に設けられる配線CSLを配線CSL[1]と示し、m本目(m行目)に設けられる配線CSLを配線CSL[m]と示す。同様に、1本目(1列目)に設けられるローカルビット線LBLをローカルビット線LBL[1]と示し、n本目(n列目)に設けられるローカルビット線LBLをローカルビット線LBL[n]と示す。
i行目に設けられるn個のメモリセル42は、i行目のワード線WL(ワード線WL[i])と、i行目の配線CSL(配線CSL[i])と、に電気的に接続される。j列目に設けられるm個のメモリセル42は、j列目のローカルビット線LBL(ローカルビット線LBL[j])に電気的に接続される。
j列目に設けられるセンス回路35(センス回路35[j])は、j列目のローカルビット線LBL(ローカルビット線LBL[j])に電気的に接続される。切替回路37は、グローバルビット線GBL(図示せず)を介して、n個のセンス回路35に電気的に接続される。また、切替回路37は、グローバルビット線SA_GBLを介して、駆動回路22に含まれる、センスアンプ55を備えた駆動回路51に電気的に接続される。
駆動回路22は、PSW62(パワースイッチ)、PSW63、および周辺回路71を有する。周辺回路71は、周辺回路81、コントロール回路72(Control Circuit)、および電圧生成回路73を有する。
なお、周辺回路71の一部は、層30に設けられてもよい。
記憶装置300において、各回路、各信号および各電圧は、必要に応じて、適宜取捨することができる。また、他の回路または他の信号を追加してもよい。信号BW、信号CE、信号GW、信号CLK、信号WAKE、信号ADDR、信号WDA、信号PON1、および信号PON2は、それぞれ、外部からの入力信号である。信号RDAは、外部への出力信号である。
信号CLKはクロック信号である。また、信号BW、信号CE、および信号GWは制御信号である。信号CEは、チップイネーブル信号である。信号GWはグローバル書き込みイネーブル信号である。信号BWはバイト書き込みイネーブル信号である。信号ADDRはアドレス信号である。信号WDAは書き込みデータである。信号RDAは読み出しデータである。信号PON1および信号PON2は、パワーゲーティング制御用信号である。なお、信号PON1および信号PON2は、コントロール回路72で生成してもよい。
コントロール回路72は、記憶装置300の動作全般を制御する機能を有するロジック回路である。例えば、コントロール回路は、信号CE、信号GW、および信号BWを論理演算して、記憶装置300の動作モード(例えば、書き込み動作、または、読み出し動作(例えば、読み出しモード1または読み出しモード2))を決定する。または、コントロール回路72は、この動作モードが実行されるように、周辺回路81の制御信号を生成する。
電圧生成回路73は、負電圧を生成する機能を有する。信号WAKEは、信号CLKの電圧生成回路73への入力を制御する機能を有する。例えば、電圧生成回路73は、信号WAKEにHレベルの信号が与えられると、信号CLKが電圧生成回路73へ入力され、負電圧を生成する。
周辺回路81は、メモリセル42に対するデータの書き込みまたは読み出しをするための回路である。また周辺回路81は、センス回路35および切替回路37を制御するための各種信号を出力する回路である。周辺回路81は、行デコーダ82(Row Decoder)、列デコーダ84(Column Decoder)、行ドライバ83(Row Driver)、列ドライバ85(Column Driver)、入力回路87(Input Cir.)、出力回路88(Output Cir.)、および、センスアンプ55(Sense Amplifier)を含む駆動回路51、を有する。
行デコーダ82および列デコーダ84は、信号ADDRをデコードする機能を有する。行デコーダ82は、アクセスする行を指定するための回路である。列デコーダ84は、アクセスする列を指定するための回路である。行ドライバ83は、行デコーダ82が指定するワード線WLを選択する機能を有する。列ドライバ85は、例えば、データをメモリセル42に書き込む機能、メモリセル42からデータを読み出す機能、または、読み出したデータを保持する機能、などを有する。
入力回路87は、信号WDAを保持する機能を有する。入力回路87が保持するデータは、列ドライバ85に出力される。入力回路87の出力データが、メモリセル42に書き込むデータ(データDin)である。列ドライバ85がメモリセル42から読み出したデータ(データDout)は、出力回路88に出力される。出力回路88は、データDoutを保持する機能を有する。また、出力回路88は、データDoutを記憶装置300の外部に出力する機能を有する。出力回路88から出力されるデータが、信号RDAである。
PSW62は、周辺回路71へのVDDの供給を制御する機能を有する。PSW63は、行ドライバ83への電位VHMの供給を制御する機能を有する。ここでは、記憶装置300の高電源電位がVDDであり、低電源電位は接地電位GNDである(または、VSSでもよい。)。また、電位VHMは、ワード線をHレベルにするために用いられる高電源電位であり、VDDよりも高い。PSW62は、信号PON1によって、オン状態またはオフ状態に制御される。PSW63は、信号PON2によって、オン状態またはオフ状態に制御される。図8では、周辺回路71において、VDDが供給される電源ドメインの数は、一としているが、複数にすることもできる。この場合、駆動回路22は、各電源ドメインに対してパワースイッチを設ければよい。
上述した半導体装置10の説明と同様に、層30および層41[1]乃至層41[m]のそれぞれは、基板50上の垂直方向に積層して配置することができる。
図9Aは、一例として、基板50上の垂直方向に、層30と、5層(m=5)の層41[1]乃至層41[5]と、が積層して配置された記憶装置300を示す斜視図である。図9Aは、層41[1]乃至層41[5]のそれぞれに配置される、複数のメモリセル42を図示している。また、層30に配置される、複数のセンス回路35を図示している。また、X方向に延びて設けられるワード線WLおよび配線CSLと、Z方向(駆動回路22が設けられる基板50上の垂直方向)に延びて設けられるローカルビット線LBLと、を図示している。なお、図面を見やすくするため、ワード線WLおよび配線CSLは、記載を一部省略している。
図9Bは、図9Aで図示した複数のローカルビット線LBLの一つに、電気的に接続される、センス回路35と、複数のメモリセル42と、の構成例を示す模式図である。また、図9Bは、切替回路37と、駆動回路22に設けられる駆動回路51と、を示している。切替回路37は、グローバルビット線GBLを介して、センス回路35に電気的に接続される。また、切替回路37は、グローバルビット線SA_GBLを介して、駆動回路51に電気的に接続される。なお、図9Bに示すように、一つのローカルビット線LBLに複数のメモリセル42が電気的に接続される構成は、「メモリストリング」ともいう。
なお、ローカルビット線LBLは、メモリセル42が有するトランジスタの半導体層に接して設けられる。または、ローカルビット線LBLは、メモリセル42が有するトランジスタの半導体層のソースまたはドレインとして機能する領域に接して設けられる。または、ローカルビット線LBLは、メモリセル42が有するトランジスタの半導体層のソースまたはドレインとして機能する領域と接して設けられる導電体に接して設けられる。つまり、ローカルビット線LBLは、層41[1]乃至層41[5]に設けられる複数のメモリセル42の、それぞれが有するトランジスタのソースまたはドレインの他方と、センス回路35と、を垂直方向に電気的に接続するための配線である。
本発明の一態様に係る記憶装置300は、上述で説明した半導体装置10を適用することで、センスアンプ55を含む駆動回路22上の垂直方向に、複数のセンス回路35および切替回路37と、複数のメモリセル42と、を積層して配置することができる。これによって、本発明の一態様に係る記憶装置300は、例えば、メモリ密度の向上、製造コストの低減、消費電力の低減、信号遅延の低減、および、小型化、などを図ることができる。
また、本発明の一態様に係る記憶装置300は、上述で説明した半導体装置10を適用することで、駆動方法として、読み出しモード1および読み出しモード2を有することができる。本発明の一態様に係る記憶装置300は、上述したような読み出しモード1および読み出しモード2を有することで、例えば、電子計算機に好適に用いることができる。
<電子計算機の構成例>
本発明の一態様に係る半導体装置は、電子計算機に好適に用いることができる。また、本発明の一態様に係る記憶装置は、電子計算機に好適に用いることができる。ここでは、上述で説明した半導体装置10を、電子計算機に適用する一例について説明する。なお、以下に説明する電子計算機において、半導体装置10を適用する箇所については、上述した説明を適宜参酌できるため、図面等において同じ符号を用いることで、説明を省略する場合がある。
図10は、本発明の一態様に係る電子計算機90を示す模式図である。電子計算機90は、プロセッサ91(CPU)と、メインメモリ92(Main memory)と、を備える。プロセッサ91は、コア93(Core)と、キャッシュメモリ94(Cache memory)と、インタフェイス95(I/F)と、を備える。
プロセッサ91は、キャッシュメモリ94にアクセスし、当該キャッシュメモリ94に記憶されている命令またはデータを、インタフェイス95を介して、コア93が備えるレジスタ(図示せず)に格納する(ロードともいう)機能を有する。また、プロセッサ91は、レジスタに格納されている命令またはデータに基づいて、所定の演算を行う機能を有する。また、プロセッサ91は、ロードによってレジスタに格納されている命令またはデータが、コア93が所望する命令またはデータではなかった(キャッシュミスともいう)場合、メインメモリ92にアクセスし、当該メインメモリ92に記憶されている所望の命令またはデータを、キャッシュメモリ94に読み出す機能を有する。
電子計算機90は、上述で説明した半導体装置10を適用する一例として、メインメモリ92に、半導体装置10が備える複数のメモリセル42を用い、かつ、キャッシュメモリ94に、半導体装置10が備える複数のメモリとして機能するセンス回路35を用い、かつ、インタフェイス95に、半導体装置10が備える駆動回路51を用いることができる。
これによって、図10に示すように、コア93およびインタフェイス95が基板50に設けられ、かつ、キャッシュメモリ94が層30に設けられ、かつ、メインメモリ92が層41[1]乃至層41[m]のそれぞれに設けられる。さらに、キャッシュメモリ94が設けられる層30と、メインメモリ92が設けられる層41[1]乃至層41[m]と、のそれぞれは、コア93およびインタフェイス95が設けられる基板50上の垂直方向に、積層して配置される。
上述で説明したように、メモリセル42の構成は、DOSRAMと呼ぶことができる。DOSRAMは、一般的にメインメモリに用いられるDRAM(Dynamic Random Access Memory)に換えて、メインメモリに用いることができる。DOSRAMは、DRAMと同様に、一つのトランジスタと一つの容量で構成されるが、当該トランジスタに、オフ電流が極めて低いOSトランジスタを用いることで、データを長期間記憶することができる。そのため、DOSRAMは、DRAMに比べて、リフレッシュサイクルを大幅に減らすことができる。例えば、DRAMのリフレッシュサイクルは、ミリ秒以下であるが、DOSRAMのリフレッシュサイクルは、1時間乃至1年程度でよい。また、DOSRAMは、例えば、センスアンプが設けられたシリコン基板上の複数の層に、配置することができる。これらの特長によって、DOSRAMは、DRAMに比べて、高速動作をさせることができ、かつ、アクセスエネルギー(データの書き込みまたは読み出しによって消費されるエネルギー)を小さくすることができる。
また、上述で説明したように、センス回路35は、メモリとして機能させることで、NOSRAMとみなすことができる。NOSRAMは、オフ電流が極めて低いOSトランジスタの特性を活かして、電荷を長期間保持させることでデータを記憶する、不揮発性のメモリである。また、NOSRAMは、原理的に書き換え回数の制限がない、多値のデータの書き込みが可能である、といった特長がある。NOSRAMは、一般的にキャッシュメモリに用いられるSRAM(Static Random Access Memory)に換えて、キャッシュメモリに用いることができる。NOSRAMは、例えば、プロセッサのコアが設けられたシリコン基板上の層に、自由に配置可能であるため、集積化が容易である。
つまり、電子計算機90は、プロセッサのコアが設けられたシリコン基板上に、キャッシュメモリとして機能するNOSRAM(センス回路35)が設けられる層を配置し、さらにメインメモリとして機能するDOSRAM(メモリセル42)が設けられる複数の層を配置した構成とすることができる。
<電子計算機の動作例>
次に、本発明の一態様に係る電子計算機90の動作の一例について説明する。電子計算機90は、駆動方法として、上述で説明した半導体装置10の駆動方法を適用することができる。
図11Aは、電子計算機90の動作の一例を示すフローチャートである。電子計算機90は、所定の演算を行うために、コア93が備えるレジスタに、所望の命令またはデータをロードする必要がある。図11Aに示すフローチャートは、コア93が備えるレジスタに、所望の命令またはデータをロードする際の、電子計算機90の駆動方法について示したものである。図11Aに示すように、電子計算機90は、ステップS01と、ステップS02と、ステップS03と、を有する。所望の命令またはデータのロードを開始(START)すると、まず、ステップS01を行う。
ステップS01は、アクセスモード1(Access mode 1)でキャッシュメモリ94にアクセスする。図11Bは、アクセスモード1における電子計算機90の動作の様子を、模式的に示した図である。すなわち、電子計算機90は、キャッシュメモリ94に記憶されている命令またはデータを、インタフェイス95を介して、コア93が備えるレジスタにロードする。なお、アクセスモード1は、上述で説明した半導体装置10が有する読み出しモード2(Read mode 2)に相当する(図7を適宜参照)。すなわち、電子計算機90は、メモリとして機能するセンス回路35に記憶されているデータの読み出しを行う。次に、ステップS02を行う。
ステップS02は、ステップS01によってコア93が備えるレジスタにロードされた命令またはデータが、キャッシュミスかどうか判定(Determination of cache miss)する。ステップS02で“YES”と判定された場合、すなわち、コア93が備えるレジスタに格納されている命令またはデータが、コア93が所望する命令またはデータではなかった(キャッシュミス)場合、ステップS03を行う。または、ステップS02で“NO”と判定された場合、すなわち、コア93が備えるレジスタに格納されている命令またはデータが、コア93が所望する命令またはデータであった(キャッシュヒット)場合、命令またはデータのロードを完了(END)する。その後、図示していないが、レジスタに格納されている命令またはデータに基づいて、所定の演算を行う。
ステップS03は、アクセスモード2(Access mode 2)でメインメモリ92にアクセスする。図11Cは、アクセスモード2における電子計算機90の動作の様子を、模式的に示した図である。すなわち、電子計算機90は、メインメモリ92に記憶されている所望の命令またはデータを、キャッシュメモリ94およびインタフェイス95を介して、コア93が備えるレジスタにロードし、命令またはデータのロードを完了(END)する。その後、図示していないが、レジスタに格納されている命令またはデータに基づいて、所定の演算を行う。なお、アクセスモード2は、上述で説明した半導体装置10が有する読み出しモード1(Read mode 1)に相当する(図6を適宜参照)。すなわち、電子計算機90は、メモリセル42に記憶されているデータの読み出しを行う。
なお、本発明の一態様に係る電子計算機90は、上述した構成例に限定されない。例えば、電子計算機90は、キャッシュメモリ94に換えて、基板50に設けられる1次キャッシュメモリと、層30に設けられる2次キャッシュメモリと、を備えてもよい。この場合、電子計算機90は、例えば、1次キャッシュメモリに、SRAMを用い、かつ、2次キャッシュメモリに、半導体装置10が備える複数のメモリとして機能するセンス回路35を用いてもよく、かつ、上述した動作例を好適に用いてもよい。また、例えば、電子計算機90は、基板50に設けられる1次キャッシュメモリ乃至p次キャッシュメモリ(pは2以上の整数)と、層30に設けられるp+1次キャッシュメモリと、を備えてもよい。この場合、電子計算機は、例えば、1次キャッシュメモリ乃至p次キャッシュメモリのそれぞれに、SRAMを用い、かつ、p次キャッシュメモリに、半導体装置10が備える複数のメモリとして機能するセンス回路35を用いてもよく、かつ、上述した動作例を好適に用いてもよい。また、例えば、電子計算機90は、上述した構成に加えて、ストレージクラスメモリを備えてもよい。この場合、電子計算機90は、例えば、ストレージクラスメモリに、半導体装置10が備える複数のメモリセル42を用いてもよく、かつ、上述した動作例を好適に用いてもよい。
本発明の一態様に係る電子計算機90は、上述で説明した半導体装置10の構成、および半導体装置10の駆動方法を適用することで、例えば、メモリ密度の向上、製造コストの低減、消費電力の低減、信号遅延の低減、および、小型化、などを図ることができる。
なお、本発明の一態様に係る半導体装置は、上述した半導体装置10に限定されない。また、本発明の一態様に係る記憶装置は、上述した記憶装置300に限定されない。また、本発明の一態様に係る電子計算機は、上述した電子計算機90に限定されない。本実施の形態で例示した構成例、動作例、およびそれらに対応する図面等は、少なくともその一部を、他の構成例、動作例、他の図面、および本明細書等に記載する他の実施の形態等と適宜組み合わせることができる。
(実施の形態2)
本実施の形態では、本発明の一態様に係る半導体装置10Aについて説明する。半導体装置10Aは、上記の実施の形態1で説明した半導体装置10の変形例である。よって、説明の繰り返しを減らすため、主に、半導体装置10Aの、半導体装置10と異なる点について説明する。なお、上述した半導体装置10の説明を適宜参酌することができる。
<半導体装置の構成例>
図12は、本発明の一態様に係る半導体装置10Aの構成例を示す回路図である。
半導体装置10Aは、切替回路37に換えて、切替回路37Aを備える点が、半導体装置10と異なる。切替回路37Aは、トランジスタM3およびトランジスタM4に換えて、容量C1および容量C2を備える点が、切替回路37と異なる。
切替回路37Aは、グローバルビット線GBLを介して、センス回路35に電気的に接続される。また、切替回路37Aは、グローバルビット線GBLBを介して、センス回路35_preに電気的に接続される。また、切替回路37Aは、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBのそれぞれを介して、基板50が備える駆動回路51に電気的に接続される。切替回路37Aは、グローバルビット線GBLと、グローバルビット線GBLBと、グローバルビット線SA_GBLと、グローバルビット線SA_GBLBと、のそれぞれの間を、導通状態または非導通状態にする機能を有する。また、切替回路37Aは、グローバルビット線GBLおよびグローバルビット線GBLBのそれぞれ電位を、変化させる機能を有する。
切替回路37Aは、トランジスタM0と、トランジスタM1と、トランジスタM2と、容量C1と、容量C2と、を備える。なお、切替回路37Aを構成するトランジスタは、オフ電流が極めて低いトランジスタを用いるとよい。例えば、切替回路37Aを構成するトランジスタは、OSトランジスタを用いることができる。
トランジスタM0のソースまたはドレインの一方は、グローバルビット線GBLに電気的に接続される。トランジスタM0のソースまたはドレインの他方は、グローバルビット線GBLBに電気的に接続される。トランジスタM0は、信号SW0に応じて、グローバルビット線GBLとグローバルビット線GBLBとの間を、導通状態または非導通状態にする機能を有する。
トランジスタM1のソースまたはドレインの一方は、グローバルビット線GBLに電気的に接続される。トランジスタM1のソースまたはドレインの他方は、グローバルビット線SA_GBLに電気的に接続される。トランジスタM1は、信号SW1に応じて、グローバルビット線GBLとグローバルビット線SA_GBLとの間を、導通状態または非導通状態にする機能を有する。
トランジスタM2のソースまたはドレインの一方は、グローバルビット線GBLBに電気的に接続される。トランジスタM2のソースまたはドレインの他方は、グローバルビット線SA_GBLBに電気的に接続される。トランジスタM2は、信号SW2に応じて、グローバルビット線GBLBとグローバルビット線SA_GBLBとの間を、導通状態または非導通状態にする機能を有する。
容量C1の一方の端子は、グローバルビット線GBLに電気的に接続される。容量C1の他方の端子は、信号BOOT1が与えられる端子に電気的に接続される。容量C1は、信号BOOT1に応じて、グローバルビット線GBLの電位を、変化させる機能を有する。
容量C2の一方の端子は、グローバルビット線GBLBに電気的に接続される。容量C2の他方の端子は、信号BOOT2が与えられる端子に電気的に接続される。容量C2は、信号BOOT2に応じて、グローバルビット線GBLBの電位を、変化させる機能を有する。
<半導体装置の動作例>
次に、図13および図14を用いて、半導体装置10Aの動作例について説明する。
本発明の一態様に係る半導体装置10Aは、上述した半導体装置10と同様に、駆動方法の一例として、読み出しモード1(Read mode 1)と、読み出しモード2(Read mode 2)と、を有する。
以下、図13および図14のそれぞれに示すタイミングチャートを用いて、読み出しモード1および読み出しモード2のそれぞれの動作例について説明する。図13および図14のそれぞれに示すタイミングチャートは、信号SW3に換えて、信号BOOT1および信号BOOT2のそれぞれの電位(HレベルまたはLレベル)を示している点が、図6および図7のそれぞれに示すタイミングチャートと異なる。
〔読み出しモード1〕
図13は、読み出しモード1(Read mode 1)における、半導体装置10Aの動作例を説明する、タイミングチャートである。
時刻T11の直前、および時刻T11乃至時刻T13のそれぞれにおいて、信号BOOT1および信号BOOT2は、Lレベルである。また、信号BOOT1および信号BOOT2以外の信号は、図6に示すタイミングチャートと同様である。よって、半導体装置10Aの読み出しモード1について、上述した半導体装置10の読み出しモード1の説明を適宜参酌できるため、説明を省略する。
〔読み出しモード2〕
図14は、読み出しモード2(Read mode 2)における、半導体装置10Aの動作例を説明する、タイミングチャートである。時刻T21乃至時刻T24は、データの読み出しをする期間である。なお、読み出しモード2では、メモリセル42に記憶されているデータは、データの読み出しに関係しない。また、ローカルビット線LBL_preの電位も、データの読み出しに関係しない。そのため、図14は、ノードMNDおよびローカルビット線LBL_preの電位を図示していない。また、グローバルビット線GBLBの電位も図示を省略している。
時刻T21の直前において、ワード線WLに与えられる信号、信号MUX、信号WE、および信号REは、それぞれ、Lレベルとする。また、配線SLの電位は、所定の電位(例えば、VSS)とする。また、信号SW0は、Lレベルとし、かつ、信号SW1、および信号SW2は、それぞれ、Hレベルとする。また、信号BOOT1、および信号BOOT2は、それぞれ、Lレベルとする。また、信号EQは、Hレベルとし、かつ、信号EQBは、Lレベルとする。また、信号CSELは、Lレベルとする。また、配線SAPの電位、および配線SANの電位は、それぞれ、(VDD−VSS)/2とする。なお、電位VPREは、(VDD−VSS)/2とする。また、配線CSLの電位は、任意の固定電位(例えば、VSS)とする。このとき、グローバルビット線SA_GBLおよびグローバルビット線GBL、ならびに、グローバルビット線SA_GBLBおよびグローバルビット線GBLBは、それぞれ、(VDD−VSS)/2にプリチャージされている。また、ローカルビット線LBLは、電気的に浮遊状態であり、かつ、VDD(データ“1”に対応する電位)またはVSS(データ“0”に対応する電位)が保持されているとする。なお、時刻T21乃至時刻T24の、それぞれの動作の説明において、各配線の電位および各信号について特に明記が無い場合、直前の時刻の電位が維持されるとする。
時刻T21において、信号EQが、Lレベルになり、かつ、信号EQBが、Hレベルになる。すると、グローバルビット線SA_GBLおよびグローバルビット線GBLへのプリチャージ、ならびに、グローバルビット線SA_GBLBおよびグローバルビット線GBLBへのプリチャージが、停止する。よって、グローバルビット線SA_GBLおよびグローバルビット線GBL、ならびに、グローバルビット線SA_GBLBおよびグローバルビット線GBLBが、それぞれ、電気的に浮遊状態になる。
時刻T22において、信号BOOT1が、Hレベルになる。すると、容量C1を介した容量結合によって、グローバルビット線SA_GBLおよびグローバルビット線GBLの電位が上昇する。つまり、グローバルビット線SA_GBLの電位が、グローバルビット線SA_GBLBの電位よりも、高くなる。
時刻T23において、信号MUX、および信号REが、Hレベルになる。すると、グローバルビット線SA_GBLおよびグローバルビット線GBLの、それぞれの電位が、ローカルビット線LBLの電位に応じて変化する。よって、ローカルビット線LBLの電位は、グローバルビット線SA_GBLとグローバルビット線SA_GBLBとの間の電位差に変換することができる。
時刻T24において、信号MUX、および信号REが、Lレベルになる。また、配線SANの電位が、VSSになり、かつ、配線SAPの電位が、VDDになる。すると、センスアンプ55が動作することで、上述した時刻T23の動作によって生じた、グローバルビット線SA_GBLとグローバルビット線SA_GBLBとの間の電位差が、増幅される。これによって、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBのそれぞれの電位が、VDDまたはVSSのいずれかに確定する。つまり、メモリとして機能するセンス回路35に記憶されているデータの読み出しが完了する。
半導体装置10Aは、半導体装置10におけるトランジスタM3およびトランジスタM4を、容量C1および容量C2に置き換えた構成である。それによって、半導体装置10Aは、面積効率の向上を図ることができる。また、半導体装置10Aは、時刻T22において、グローバルビット線SA_GBLおよびグローバルビット線GBLの電位を、プリチャージではなく容量結合によって変化させる。そのため、半導体装置10Aでは、半導体装置10における電位VPRE2を生成する必要がない。よって、半導体装置10Aに電位を供給する回路(例えば、電圧生成回路など)の、消費電力の低減、および小型化を図ることができる。
本発明の一態様に係る半導体装置は、上述した半導体装置10Aに限定されない。本実施の形態で例示した構成例、動作例、およびそれらに対応する図面等は、少なくともその一部を、他の構成例、動作例、他の図面、および本明細書等に記載する他の実施の形態等と適宜組み合わせることができる。
(実施の形態3)
本実施の形態では、本発明の一態様に係る半導体装置10Bについて説明する。半導体装置10Bは、上記の実施の形態1で説明した半導体装置10の変形例である。よって、説明の繰り返しを減らすため、主に、半導体装置10Bの、半導体装置10と異なる点について説明する。なお、上述した半導体装置10の説明を適宜参酌することができる。
<半導体装置の構成例>
図15は、本発明の一態様に係る半導体装置10Bの構成例を示す回路図である。
半導体装置10Bは、切替回路37に換えて、切替回路37Bを備える点が、半導体装置10と異なる。切替回路37Bは、トランジスタM3およびトランジスタM4を備えない点が、切替回路37と異なる。また、半導体装置10Bは、駆動回路51に換えて、駆動回路51Bを備える点が、半導体装置10と異なる。
図16Aは、基板50に設けられる駆動回路51Bを回路記号で示した回路図である。駆動回路51Bは、上述した駆動回路51の構成に加えて、プリチャージ回路56を備える。プリチャージ回路56は、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBに電気的に接続される。駆動回路51Bは、上述した駆動回路51の機能に加えて、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBのそれぞれを、所定の電位にプリチャージする機能を有する。
プリチャージ回路56は、信号SW5に応じて、グローバルビット線SA_GBLを、電位VPRE3にプリチャージする機能を有する。また、プリチャージ回路56は、信号SW6に応じて、グローバルビット線SA_GBLBを、電位VPRE3にプリチャージする機能を有する。
具体的には、プリチャージ回路56は、トランジスタM5およびトランジスタM6を備える。トランジスタM5およびトランジスタM6のそれぞれは、pチャネル型のトランジスタである。
トランジスタM5のソースまたはドレインの一方は、グローバルビット線SA_GBLに電気的に接続される。トランジスタM5のソースまたはドレインの他方は、電位VPRE3が与えられる端子に電気的に接続される。トランジスタM5は、信号SW5に応じて、グローバルビット線SA_GBLを、電位VPRE3にプリチャージする機能を有する。
トランジスタM6のソースまたはドレインの一方は、グローバルビット線SA_GBLBに電気的に接続される。トランジスタM6のソースまたはドレインの他方は、電位VPRE3が与えられる端子に電気的に接続される。トランジスタM6は、信号SW6に応じて、グローバルビット線SA_GBLBを、電位VPRE3にプリチャージする機能を有する。
図16Bは、図16Aで説明した駆動回路51Bの回路図に対応する回路ブロックを示しており、図15に示す駆動回路51Bの回路ブロックに対応する。
<半導体装置の動作例>
次に、図17および図18を用いて、半導体装置10Bの動作例について説明する。
本発明の一態様に係る半導体装置10Bは、上述した半導体装置10と同様に、駆動方法の一例として、読み出しモード1(Read mode 1)と、読み出しモード2(Read mode 2)と、を有する。
以下、図17および図18のそれぞれに示すタイミングチャートを用いて、読み出しモード1および読み出しモード2のそれぞれの動作例について説明する。図17および図18のそれぞれに示すタイミングチャートは、信号SW3に換えて、信号SW5および信号SW6のそれぞれの電位(HレベルまたはLレベル)を示している点が、図6および図7のそれぞれに示すタイミングチャートと異なる。
〔読み出しモード1〕
図17は、読み出しモード1(Read mode 1)における、半導体装置10Bの動作例を説明する、タイミングチャートである。
時刻T11の直前、および時刻T11乃至時刻T13のそれぞれにおいて、信号SW5および信号SW6は、Hレベルである。また、信号SW5および信号SW6以外の信号は、図6に示すタイミングチャートと同様である。よって、半導体装置10Bの読み出しモード1について、上述した半導体装置10の読み出しモード1の説明を適宜参酌できるため、説明を省略する。
〔読み出しモード2〕
図18は、読み出しモード2(Read mode 2)における、半導体装置10Bの動作例を説明する、タイミングチャートである。時刻T21乃至時刻T24は、データの読み出しをする期間である。なお、読み出しモード2では、メモリセル42に記憶されているデータは、データの読み出しに関係しない。また、ローカルビット線LBL_preの電位も、データの読み出しに関係しない。そのため、図18は、ノードMNDおよびローカルビット線LBL_preの電位を図示していない。また、グローバルビット線GBLBの電位も図示を省略している。
時刻T21の直前において、ワード線WLに与えられる信号、信号MUX、信号WE、および信号REは、それぞれ、Lレベルとする。また、配線SLの電位は、所定の電位(例えば、VSS)とする。また、信号SW0、信号SW1、および信号SW2は、それぞれ、Lレベルとする。また、信号SW5、信号SW6は、それぞれ、Hレベルとする。また、信号EQは、Hレベルとし、かつ、信号EQBは、Lレベルとする。また、信号CSELは、Lレベルとする。また、配線SAPの電位、および配線SANの電位は、それぞれ、(VDD−VSS)/2とする。なお、電位VPREは、(VDD−VSS)/2とし、かつ、電位VPRE3は、(VDD−VSS)/2を超えてVDDを超えない電位(例えば、VDD)とする。また、配線CSLの電位は、任意の固定電位(例えば、VSS)とする。このとき、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBは、それぞれ、(VDD−VSS)/2にプリチャージされている。また、グローバルビット線GBLおよびグローバルビット線GBLBは、それぞれ、電気的に浮遊状態であり、かつ、それぞれの電位は、VDDまたはVSSであるとする。また、ローカルビット線LBLは、電気的に浮遊状態であり、かつ、VDD(データ“1”に対応する電位)またはVSS(データ“0”に対応する電位)が保持されているとする。なお、時刻T21乃至時刻T24の、それぞれの動作の説明において、各配線の電位および各信号について特に明記が無い場合、直前の時刻の電位が維持されるとする。
時刻T21において、信号EQが、Lレベルになり、かつ、信号EQBが、Hレベルになる。すると、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBへのプリチャージが、停止する。よって、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBが、それぞれ、電気的に浮遊状態になる。
時刻T22において、信号SW1が、Hレベルになる。また、信号SW5が、Lレベルになる。すると、グローバルビット線SA_GBLおよびグローバルビット線GBLが、VDDと(VDD−VSS)/2との間の電位にプリチャージされる。つまり、グローバルビット線SA_GBLの電位が、グローバルビット線SA_GBLBの電位よりも、高くなる。
時刻T23において、信号SW5が、Hレベルになる。すると、グローバルビット線SA_GBLおよびグローバルビット線GBLへのプリチャージが、停止する。そして、信号MUX、および信号REが、Hレベルになる。すると、グローバルビット線SA_GBLおよびグローバルビット線GBLの、それぞれの電位が、ローカルビット線LBLの電位に応じて変化する。よって、ローカルビット線LBLの電位は、グローバルビット線SA_GBLとグローバルビット線SA_GBLBとの間の電位差に変換することができる。
時刻T24において、信号MUX、および信号REが、Lレベルになる。また、配線SANの電位が、VSSになり、かつ、配線SAPの電位が、VDDになる。すると、センスアンプ55が動作することで、上述した時刻T23の動作によって生じた、グローバルビット線SA_GBLとグローバルビット線SA_GBLBとの間の電位差が、増幅される。これによって、グローバルビット線SA_GBLおよびグローバルビット線SA_GBLBのそれぞれの電位が、VDDまたはVSSのいずれかに確定する。つまり、メモリとして機能するセンス回路35に記憶されているデータの読み出しが完了する。
半導体装置10Bは、半導体装置10において層30に設けられるOSトランジスタを用いたトランジスタM3およびトランジスタM4を、基板50に設けられるSiトランジスタを用いたトランジスタM5およびトランジスタM6に置き換えた構成であるともいえる。それによって、半導体装置10Bは、面積効率の向上を図ることができる。
本発明の一態様に係る半導体装置は、上述した半導体装置10Bに限定されない。本実施の形態で例示した構成例、動作例、およびそれらに対応する図面等は、少なくともその一部を、他の構成例、動作例、他の図面、および本明細書等に記載する他の実施の形態等と適宜組み合わせることができる。
(実施の形態4)
本実施の形態では、図19を用いて、本発明の一態様である半導体装置の一例について説明する。本発明の一態様である半導体装置は、トランジスタおよび容量を有する。
なお、本実施の形態で説明する半導体装置は、実施の形態1で説明したメモリセル42に好適に用いることができる。すなわち、当該半導体装置が有するトランジスタおよび容量は、それぞれ、メモリセル42が有するトランジスタ43および容量44に相当する。
図19を用いて、トランジスタおよび容量を有する半導体装置の構成を説明する。図19A乃至図19Dは、トランジスタ200a、トランジスタ200b、容量100a、および容量100bを有する半導体装置の、上面図および断面図である。図19Aは、当該半導体装置の上面図である。また、図19B乃至図19Dは、当該半導体装置の断面図である。ここで、図19Bは、図19AにA1−A2の一点鎖線で示す部位の断面図であり、トランジスタ200a、トランジスタ200b、容量100a、および容量100bの、チャネル長方向の断面図でもある。また、図19Cは、図19AにA3−A4の一点鎖線で示す部位の断面図であり、トランジスタ200aのチャネル幅方向の断面図でもある。また、図19Dは、図19AにA5−A6の一点鎖線で示す部位の断面図であり、容量100aのチャネル幅方向の断面図でもある。なお、図19Aの上面図は、図の明瞭化のために一部の要素を省いている。
また、図19Aに示すx方向は、トランジスタ200aのチャネル長方向およびトランジスタ200bのチャネル長方向と平行であり、y方向はx方向に垂直であり、z方向は、x方向およびy方向に垂直である。なお、図19Aに示すx方向、y方向、およびz方向は、図19B乃至図19Dにも図示している。
本発明の一態様の半導体装置は、基板(図示せず)上の絶縁体214と、絶縁体214上のトランジスタ200a、トランジスタ200b、容量100a、および容量100bと、トランジスタ200aおよびトランジスタ200bに設けられた絶縁体275上の絶縁体280と、絶縁体280上の絶縁体282と、容量100a上、容量100b上、および絶縁体282上の絶縁体285と、導電体240(導電体240aおよび導電体240b)と、を有する。絶縁体214、絶縁体280、絶縁体282、および絶縁体285は、層間膜として機能する。図19Bに示すように、トランジスタ200a、トランジスタ200b、容量100a、および容量100bのそれぞれは、少なくとも一部が、絶縁体280に埋め込まれて配置される。
ここで、トランジスタ200aおよびトランジスタ200bは、それぞれ、半導体層として機能する酸化物230と、第1のゲート(トップゲートともいう)電極として機能する導電体260と、第2のゲート(バックゲートともいう)電極として機能する導電体205と、ソース電極またはドレイン電極の一方として機能する導電体242bと、ソース電極またはドレイン電極の他方として機能する導電体242aと、を有する。また、第1のゲート絶縁体として機能する、絶縁体253および絶縁体254を有する。また、第2のゲート絶縁体として機能する、絶縁体222および絶縁体224を有する。なお、ゲート絶縁体は、ゲート絶縁層、またはゲート絶縁膜と呼ぶ場合もある。
なお、トランジスタ200aとトランジスタ200bとは同じ構成を有するため、以下では、トランジスタ200aおよびトランジスタ200bに共通の事項を説明する場合、符号に付加する記号を省略し、トランジスタ200と表記して説明する場合がある。
第1のゲート電極および第1のゲート絶縁膜は、絶縁体280および絶縁体275に形成された開口258内に配置される。すなわち、導電体260、絶縁体254、および絶縁体253は、開口258内に配置される。
容量100aおよび容量100bは、それぞれ、下部電極として機能する導電体156と、誘電体として機能する絶縁体153と、上部電極として機能する導電体160と、を有する。すなわち、容量100aおよび容量100bは、それぞれ、MIM(Metal−Insulator−Metal)容量を構成している。
なお、容量100aと容量100bとは同じ構成を有するため、以下では、容量100aおよび容量100bに共通の事項を説明する場合、符号に付加する記号を省略し、容量100と表記して説明する場合がある。
容量100の上部電極、誘電体、および下部電極の一部は、絶縁体282、絶縁体280、および絶縁体275に形成された開口158内に配置される。すなわち、導電体160、絶縁体153、および導電体156は、開口158内に配置される。
また、本発明の一態様の半導体装置は、トランジスタ200と電気的に接続することで、プラグ(接続電極とよぶこともできる。)として機能する、導電体240(導電体240aおよび導電体240b)を有する。導電体240は、例えば絶縁体280などに形成された開口206内に配置される。導電体240は、導電体242aの上面の一部および側面の一部と接する領域を有する。
また、本発明の一態様の半導体装置は、基板(図示せず)と絶縁体214の間に、絶縁体210と、導電体209と、を有する。導電体209は、絶縁体210に埋め込まれるように配置される。導電体209は、導電体240と接する領域を有する。
また、本発明の一態様の半導体装置は、絶縁体210および導電体209と、絶縁体214と、の間に、絶縁体212を有してもよい。
本実施の形態に示す、トランジスタ200および容量100を有する半導体装置は、記憶装置のメモリセルとして用いることができる。このとき、導電体240はセンスアンプに電気的に接続される場合があり、導電体240はビット線として機能する。ここで、図19Aに示すように、容量100は、少なくともその一部が、トランジスタ200が有する導電体242bと重なるように設けられる。よって、本実施の形態に係る半導体装置は、平面視において、占有面積を大きく増加させることなく容量100を設けることができるため、微細化または高集積化を図ることができる。
なお、本実施の形態に示す半導体装置は、実施の形態1で説明した半導体装置10または記憶装置300に好適に用いることができる。すなわち、当該半導体装置が有するトランジスタ200、容量100、および導電体240は、それぞれ、トランジスタ43、容量44、ローカルビット線LBLに相当する。また、導電体240に電気的に接続されるセンスアンプは、センス回路35に相当する。
また、本実施の形態に示す半導体装置は、図19Aに示すA7−A8の一点鎖線を対称軸とした線対称の構成となっている。つまり、トランジスタ200bは、トランジスタ200aに対して、導電体240を対称軸として、線対称の位置に配置される、ということができる。また、容量100bは、容量100aに対して、導電体240を対称軸として、線対称の位置に配置される、ということができる。ここで、本実施の形態に示す半導体装置は、トランジスタ200aのソース電極またはドレイン電極の他方と、トランジスタ200bのソース電極またはドレイン電極の他方とで、導電体242aを兼ねる構成となっている。また、トランジスタ200aとトランジスタ200bとで、プラグとして機能する導電体240を兼ねる構成となっている。このように、本実施の形態に示す半導体装置は、2つのトランジスタと、2つの容量と、プラグと、の接続を上述の構成とすることで、微細化または高集積化が可能となる。
〔トランジスタ200〕
図19A乃至図19Cに示すように、トランジスタ200は、絶縁体214上の絶縁体216と、絶縁体216に埋め込まれるように配置された導電体205(導電体205aおよび導電体205b)と、絶縁体216上および導電体205上の絶縁体222と、絶縁体222上の絶縁体224と、絶縁体224上の酸化物230aと、酸化物230a上の酸化物230bと、酸化物230b上の導電体242a(導電体242a1および導電体242a2)および導電体242b(導電体242b1および導電体242b2)と、酸化物230b上の絶縁体253と、絶縁体253上の絶縁体254と、絶縁体254上に位置し、酸化物230bの一部と重なる導電体260(導電体260aおよび導電体260b)と、絶縁体222上、絶縁体224上、酸化物230a上、酸化物230b上、導電体242a上、および導電体242b上に配置される絶縁体275と、を有する。
なお、本明細書等において、酸化物230aと、酸化物230bと、をまとめて、酸化物230と呼ぶ場合がある。また、導電体242aと、導電体242bと、をまとめて、導電体242と呼ぶ場合がある。
絶縁体280および絶縁体275には、酸化物230bに達する開口258が設けられる。つまり、開口258は、酸化物230bと重なる領域を有するといえる。また、絶縁体275は、絶縁体280が有する開口と重畳する開口を有するといえる。つまり、開口258は、絶縁体280が有する開口と、絶縁体275が有する開口とを含む。また、開口258内に、絶縁体253、絶縁体254、および導電体260が配置されている。つまり、導電体260は、絶縁体253および絶縁体254を介して、酸化物230bと重畳する領域を有する。また、トランジスタ200のチャネル長方向において、導電体242aと導電体242bとの間に、導電体260、絶縁体253、および絶縁体254が設けられている。絶縁体254は、導電体260の側面と接する領域と、導電体260の底面と接する領域と、を有する。なお、図19Cに示すように、開口258の、酸化物230と重畳しない領域では、絶縁体222の上面が露出している。
酸化物230は、絶縁体224の上に配置された酸化物230aと、酸化物230aの上に配置された酸化物230bと、を有することが好ましい。酸化物230b下に酸化物230aを有することで、酸化物230aよりも下方に形成された構造物から、酸化物230bへの不純物の拡散を抑制することができる。
なお、トランジスタ200では、酸化物230が、酸化物230a、および酸化物230bの2層を積層する構成について示しているが、本発明の一態様はこれに限られるものではない。例えば、酸化物230は、酸化物230bの単層の構成にしてもよい。または、3層以上の積層構造を設ける構成にしてもよい。または、酸化物230aおよび酸化物230bのそれぞれが積層構造を有する構成にしていてもよい。
導電体260は、第1のゲート電極として機能し、導電体205は、第2のゲート電極として機能する。また、絶縁体253、および絶縁体254は、第1のゲート絶縁体として機能し、絶縁体222、および絶縁体224は、第2のゲート絶縁体として機能する。また、導電体242bは、ソース電極またはドレイン電極の一方として機能し、導電体242aは、ソース電極またはドレイン電極の他方として機能する。また、酸化物230の導電体260と重畳する領域の少なくとも一部はチャネル形成領域として機能する。
〔容量100〕
図19A、図19B、および図19Dに示すように、容量100は、導電体156と、絶縁体153と、導電体160(導電体160aおよび導電体160b)と、を有する。導電体156は容量100の一対の電極の一方(下部電極ともいう)として機能し、導電体160は容量100の一対の電極の他方(上部電極ともいう)として機能し、絶縁体153は容量100の誘電体として機能する。
導電体156、絶縁体153、導電体160a、および導電体160bの少なくとも一部は、絶縁体275、絶縁体280、および絶縁体282に設けられた開口158内に配置されている。導電体156は導電体242b上に設けられ、絶縁体153は導電体156上に設けられ、導電体160aは絶縁体153上に設けられ、導電体160bは導電体160a上に設けられる。
導電体156は、絶縁体275、絶縁体280、および絶縁体282に形成された開口158に沿って配置される。導電体156の上面の一部の高さは、絶縁体282の上面の高さより高いことが好ましい。また、導電体156の下面には、導電体242bの上面が接する。導電体156は、例えばALD法またはCVD法などの被覆性の良好な成膜法を用いて成膜することが好ましい。導電体156は、導電体205、導電体260、または導電体242に用いることができる導電体を用いればよい。例えば、導電体156として、導電体242bと同じ導電性材料を用いることで、導電体156と導電体242bの接触抵抗を低減することができる。例えば、導電体156として、ALD法を用いて成膜した窒化チタンまたは窒化タンタルを用いることができる。
絶縁体153は、導電体156、および絶縁体282の一部を覆うように配置される。絶縁体153には、高誘電率(high−k)材料(高い比誘電率の材料)を用いることが好ましい。絶縁体153は、例えばALD法またはCVD法などの被覆性の良好な成膜法を用いて成膜することが好ましい。
なお、高誘電率材料の絶縁体としては、例えば、アルミニウム、ハフニウム、ジルコニウム、およびガリウムなどから選ばれた金属元素を一種以上含む、酸化物、酸化窒化物、窒化酸化物、または窒化物、を用いることができる。また、上記の、酸化物、酸化窒化物、窒化酸化物、または窒化物に、シリコンを含有させてもよい。また、高誘電率材料の絶縁体として、上記の材料からなる絶縁層を積層して用いることもできる。
また、高誘電率材料の絶縁体として、例えば、酸化アルミニウム、酸化ハフニウム、酸化ジルコニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物、シリコンおよびジルコニウムを有する酸化物、シリコンおよびジルコニウムを有する酸化窒化物、ハフニウムおよびジルコニウムを有する酸化物、または、ハフニウムおよびジルコニウムを有する酸化窒化物、などを用いることができる。このような高誘電率材料を用いることで、リーク電流を抑制できる程度に絶縁体153を厚くし、かつ、容量100の静電容量を十分確保することができる。
また、上記の材料からなる絶縁層を積層して用いることが好ましく、高誘電率材料と、当該高誘電率材料より絶縁耐力が大きい材料と、の積層構造を用いることが好ましい。絶縁体153として、例えば、酸化ジルコニウム、酸化アルミニウム、および酸化ジルコニウムが、この順番で積層された絶縁膜を用いることができる。また、例えば、酸化ジルコニウム、酸化アルミニウム、酸化ジルコニウム、および酸化アルミニウムが、この順番で積層された絶縁膜を用いることができる。また、例えば、ハフニウムジルコニウム酸化物、酸化アルミニウム、ハフニウムジルコニウム酸化物、および酸化アルミニウムが、この順番で積層された絶縁膜を用いることができる。絶縁体153として、酸化アルミニウムのような、比較的絶縁耐力が大きい絶縁体を積層して用いることで、絶縁耐力が向上し、容量100の静電破壊を抑制することができる。
導電体160は、絶縁体275、絶縁体280、および絶縁体282に形成された開口158を埋めるように配置される。導電体160は、例えばALD法またはCVD法などを用いて成膜することが好ましい。導電体160は、導電体205、または導電体260に用いることができる導電体を用いればよい。例えば、導電体160aとして、ALD法を用いて成膜した窒化チタンを用い、導電体160bとして、CVD法を用いて成膜したタングステンを用いることができる。なお、絶縁体153に対するタングステンの密着性が十分高い場合は、導電体160として、CVD法を用いて成膜したタングステンの単層膜を用いてもよい。
開口158は、導電体242bに達するように設けられている。つまり、開口158は、導電体242bと重畳する領域を有するといえる。導電体242bは、トランジスタ200のソース電極またはドレイン電極の一方であり、開口158に設けられた導電体156の下面に接することで、トランジスタ200と容量100を電気的に接続することができる。
平面視において、開口158と酸化物230の距離が近いことが好ましい。このような構造にすることにより、容量100とトランジスタ200を有するメモリセルの占有面積を低減することができる。なお、平面視において、開口158の形状は、四角形としてもよいし、四角形以外の多角形状としてもよいし、多角形状において角部を湾曲させた形状としてもよいし、楕円を含む円形状としてもよい。
図19Bおよび図19Dに示すように、開口158の底面および内壁に接して、導電体156が設けられる。よって、導電体156は、絶縁体275、絶縁体280、および絶縁体282の側面、導電体242b1の側面、導電体242b2の側面および上面、ならびに、絶縁体222の上面に接する。また、導電体156の上面に接して絶縁体153が設けられ、絶縁体153の上面に接して導電体160aが設けられ、導電体160aの上面に接して導電体160bが設けられている。
容量100が上記のような構造をとることで、図19Bおよび図19Dに示すように、開口158の底面および側面において、絶縁体153を介して導電体156と導電体160が対向して配置される容量100を形成することができる。よって、開口158の深さ(絶縁体280の膜厚ということもできる。)を深くすることで、容量100の静電容量を大きくすることができる。このように、容量100の単位面積当たりの静電容量を大きくすることにより、記憶装置の読み出し動作を安定にすることができる。
また、図19Bに示すように、導電体156の一部、絶縁体153の一部、および導電体160の一部は、開口158から露出して設けられる。言い換えると、導電体156の一部、絶縁体153の一部、および導電体160の一部は、導電体260の上面より上、または絶縁体282の上面より上に形成される。
導電体156の一部、および絶縁体153の一部は、絶縁体282の上面に接する。つまり、導電体156の側端部は、絶縁体153に覆われている。さらに、導電体160は、絶縁体153を介して絶縁体282と重なる領域を有することが好ましい。ここで、図19Bに示すように、導電体160の側端部と、絶縁体153の側端部が概略一致する。このような構成にすることで、導電体160と導電体156を絶縁体153で分離させることができるため、導電体160と導電体156のショートを抑制することができる。
また、導電体160の絶縁体282より上の部分は、引き回して配線状に形成してもよい。例えば、図19Cに示すように、導電体160を、トランジスタ200のチャネル幅方向に延在して設けることができる。これにより、複数のトランジスタ200および容量100を設ける場合、導電体160を配線として機能させることもできる。また、この場合、導電体160とともに、絶縁体153も延在して設けることができる。
以上、本実施の形態に示す構成または方法等は、少なくともその一部を、本明細書等に記載する他の実施の形態と、適宜組み合わせて実施することができる。
(実施の形態5)
本実施の形態では、図20Aおよび図20Bを用いて、本発明の半導体装置が実装されたチップ1200の一例を示す。チップ1200には、複数の回路(システム)が実装されている。このように、複数の回路(システム)を一つのチップに集積する技術を、システムオンチップ(System on Chip:SoC)と呼ぶ場合がある。
図20Aに示すように、チップ1200は、例えば、CPU1211、GPU1212、一または複数のアナログ演算部1213、一または複数のメモリコントローラ1214、一または複数のインターフェース1215、および、一または複数のネットワーク回路1216、などを有する。
チップ1200は、バンプ(図示しない)が設けられ、図20Bに示すように、当該バンプを介して、パッケージ基板1201の第1の面と接続する。また、パッケージ基板1201は、第1の面の裏面に、複数のバンプ1202が設けられ、当該複数のバンプ1202を介して、マザーボード1203と接続する。
マザーボード1203は、例えば、DRAM1221、またはフラッシュメモリ1222などの記憶装置が設けられていてもよい。例えば、DRAM1221は、上記実施の形態等に示すDOSRAMを用いることができる。これにより、DRAM1221は、低消費電力化、高速化、および大容量化を図ることができる。
CPU1211は、複数のCPUコアを有することが好ましい。また、GPU1212は、複数のGPUコアを有することが好ましい。また、CPU1211およびGPU1212は、それぞれ、一時的にデータを格納するメモリを有していてもよい。または、CPU1211およびGPU1212に共通のメモリが、チップ1200に設けられていてもよい。当該メモリは、前述したDOSRAMを用いることができる。また、GPU1212は、複数のデータの並列計算に適しており、画像処理または積和演算を実行することができる。GPU1212は、本発明の酸化物半導体を用いた画像処理回路または積和演算回路を設けることで、画像処理または積和演算を低消費電力で実行することが可能になる。
また、CPU1211およびGPU1212が同一チップに設けられていることで、当該チップは、CPU1211とGPU1212との間の配線を短くすることができる。よって、当該チップは、CPU1211からGPU1212へのデータ転送、CPU1211およびGPU1212のそれぞれが有するメモリ間のデータ転送、および、GPU1212での演算後の、GPU1212からCPU1211への演算結果の転送、を高速に行うことができる。
アナログ演算部1213は、A/D(アナログ/デジタル)変換回路およびD/A(デジタル/アナログ)変換回路の、一または両方を有する。また、アナログ演算部1213は、上記積和演算回路を設けてもよい。
メモリコントローラ1214は、DRAM1221のコントローラとして機能する回路、およびフラッシュメモリ1222のインターフェースとして機能する回路を有する。
インターフェース1215は、例えば、表示装置、スピーカー、マイクロフォン、カメラ、またはコントローラなどの外部接続機器とのインターフェース回路を有する。コントローラは、例えば、マウス、キーボード、またはゲーム用コントローラなどを含む。このようなインターフェースは、例えば、USB(Universal Serial Bus)、またはHDMI(登録商標)(High−Definition Multimedia Interface)などを用いることができる。
ネットワーク回路1216は、例えばLAN(Local Area Network)などのネットワーク回路を有する。また、ネットワークセキュリティー用の回路を有してもよい。
上記複数の回路(システム)は、チップ1200に、同一の製造プロセスで形成することが可能である。そのため、チップ1200は、必要な回路の数が増えても、製造プロセスを増やす必要が無い。よって、チップ1200は、低コストで作製することができる。
GPU1212を有するチップ1200が設けられたパッケージ基板1201、DRAM1221、およびフラッシュメモリ1222が設けられたマザーボード1203は、これらを一つにまとめたものとして、GPUモジュール1204と呼ぶことができる。
GPUモジュール1204は、SoC技術を用いたチップ1200を有しているため、そのサイズを小さくすることができる。また、GPUモジュール1204は、画像処理に優れていることから、スマートフォン、タブレット端末、ラップトップPC、または、例えば携帯型(持ち出し可能な)ゲーム機などの携帯型電子機器、に用いることが好適である。また、GPUモジュール1204は、GPU1212を用いた積和演算回路により、例えば、ディープニューラルネットワーク(DNN)、畳み込みニューラルネットワーク(CNN)、再帰型ニューラルネットワーク(RNN)、自己符号化器、深層ボルツマンマシン(DBM)、または深層信念ネットワーク(DBN)などの手法を実行することができる。そのため、チップ1200は、AIチップとして用いることができる。また、GPUモジュール1204は、AIシステムモジュールとして用いることができる。
以上、本実施の形態に示す構成または方法等は、少なくともその一部を、本明細書等に記載する他の実施の形態等と、適宜組み合わせて実施することができる。
(実施の形態6)
本実施の形態は、上記実施の形態等に示す例えば記憶装置などが組み込まれた電子部品および電子機器の一例を示す。上記実施の形態等に示す記憶装置を、以下の電子部品および電子機器に用いることで、電子部品および電子機器は、低消費電力化および高速化を図ることができる。
<電子部品>
まず、記憶装置720が組み込まれた電子部品の例について、図21Aおよび図21Bを用いて説明を行う。
図21Aは、電子部品700および電子部品700が実装された基板(実装基板704)の斜視図である。図21Aに示す電子部品700は、モールド711内に記憶装置720を有している。図21Aは、電子部品700の内部を示すために、一部の記載を省略している。電子部品700は、モールド711の外側にランド712を有する。ランド712は、電極パッド713と電気的に接続されている。電極パッド713は、ワイヤ714によって、記憶装置720と電気的に接続されている。電子部品700は、例えば、プリント基板702に実装される。このような電子部品が複数組み合わされて、それぞれの電子部品がプリント基板702上で電気的に接続されることで、実装基板704が完成する。
記憶装置720は、駆動回路層721と、記憶回路層722と、を有する。
なお、記憶回路層722は、複数のメモリセルアレイが積層された構成である。駆動回路層721と、記憶回路層722と、が積層された構成は、モノリシック積層の構成とすることができる。モノリシック積層の構成では、TSV(Through Silicon Via)などの貫通電極技術、および、Cu−Cu直接接合などの接合技術、を用いることなく、各層間を接続することができる。駆動回路層721と、記憶回路層722と、をモノリシック積層の構成とすることで、例えば、プロセッサ上にメモリが直接形成される、いわゆるオンチップメモリの構成とすることができる。オンチップメモリの構成とすることで、プロセッサと、メモリと、のインターフェース部分の動作を高速にすることが可能となる。
また、オンチップメモリの構成とすることで、例えば、TSVなどの貫通電極を用いる技術と比較し、接続配線などのサイズを小さくすることが可能であるため、接続ピン数を増加させることも可能となる。接続ピン数を増加させることで、並列動作が可能となるため、メモリのバンド幅(メモリバンド幅ともいう)を向上させることが可能となる。
また、記憶回路層722が有する複数のメモリセルアレイを、OSトランジスタを用いて形成し、当該複数のメモリセルアレイをモノリシックで積層することが好ましい。複数のメモリセルアレイをモノリシック積層の構成とすることで、メモリのバンド幅、およびメモリのアクセスレイテンシの、いずれか一または双方を向上させることができる。なお、バンド幅とは、単位時間あたりのデータ転送量である。また、アクセスレイテンシとは、アクセスしてからデータのやり取りが始まるまでの時間である。なお、記憶回路層722にSiトランジスタを用いる構成の場合、OSトランジスタと比較し、モノリシック積層の構成とすることが困難である。そのため、モノリシック積層の構成において、OSトランジスタは、Siトランジスタよりも優れた構造であるといえる。
すなわち、OSトランジスタは、Siトランジスタと比較し、広いメモリバンド幅の実現が可能である、といった優れた効果を有する。
なお、記憶装置720を、ダイと呼称してもよい。なお、本明細書等において、ダイとは、半導体チップの製造工程で、例えば円盤状の基板(ウエハともいう)などに回路パターンを形成し、さいの目状に切り分けて得られたチップ片を表す。なお、ダイに用いることのできる半導体材料として、例えば、シリコン(Si)、シリコンカーバイド(SiC)、またはガリウムナイトライド(GaN)などが挙げられる。例えば、シリコン基板(シリコンウエハともいう)から得られたダイを、シリコンダイという場合がある。
図21Bは、電子部品730の斜視図である。電子部品730は、SiP(System in package)またはMCM(Multi Chip Module)の一例である。電子部品730は、パッケージ基板732(プリント基板)上にインターポーザ731が設けられ、インターポーザ731上に半導体装置735、および複数の記憶装置720が設けられている。
電子部品730において、例えば、記憶装置720は、広帯域メモリ(HBM:High Bandwidth Memory)として用いることができる。また、半導体装置735は、例えば、CPU(Central Processing Unit)、GPU(Graphics Processing Unit)、またはFPGA(Field Programmable Gate Array)などの集積回路(半導体装置)として用いることができる。
パッケージ基板732は、例えば、セラミックス基板、プラスチック基板、またはガラスエポキシ基板などを用いることができる。インターポーザ731は、例えば、シリコンインターポーザ、または樹脂インターポーザなどを用いることができる。
インターポーザ731は、複数の配線を有し、当該複数の配線のそれぞれを介して、端子ピッチの異なる複数の集積回路のそれぞれを電気的に接続する機能を有する。複数の配線は、単層または多層で設けられる。また、インターポーザ731は、インターポーザ731上に設けられた集積回路と、パッケージ基板732に設けられた電極と、を電気的に接続する機能を有する。これらのことから、インターポーザ731を、「再配線基板」または「中間基板」と呼ぶ場合がある。また、インターポーザ731は、貫通電極を設けることで、当該貫通電極を用いて、集積回路と、パッケージ基板732と、を電気的に接続する場合もある。また、インターポーザ731は、シリコンインターポーザを用いる場合、貫通電極として、TSVを用いることもできる。
インターポーザ731は、シリコンインターポーザを用いることが好ましい。シリコンインターポーザは、能動素子を設ける必要が無いため、集積回路よりも低コストで作製することができる。また、シリコンインターポーザは、配線形成を半導体プロセスで行うことができるため、樹脂インターポーザでは難しい微細配線の形成が容易である。
HBMは、広いメモリバンド幅を実現するために、多くの配線を接続する必要がある。このため、HBMを実装するインターポーザは、微細かつ高密度の配線形成が求められる。よって、HBMを実装するインターポーザは、シリコンインターポーザを用いることが好ましい。
また、例えば、シリコンインターポーザを用いたSiPまたはMCMなどは、集積回路とインターポーザとの間の膨張係数の違いによる信頼性の低下が生じにくい。また、シリコンインターポーザは、表面の平坦性が高いため、シリコンインターポーザ上に設ける集積回路とシリコンインターポーザとの間の接続不良が生じにくい。特に、インターポーザ上に複数の集積回路を横に並べて配置する2.5Dパッケージ(2.5次元実装)は、シリコンインターポーザを用いることが好ましい。
一方で、例えば、シリコンインターポーザ、およびTSVなどを用いて端子ピッチの異なる複数の集積回路を電気的に接続する場合、当該端子ピッチの幅などのスペースが必要となる。そのため、電子部品730のサイズを小さくしようとした場合、上記の端子ピッチの幅が問題になり、広いメモリバンド幅を実現するために必要な多くの配線を設けることが、困難になる場合がある。そこで、上述したように、OSトランジスタを用いたモノリシック積層の構成が好適である。TSVを用いて積層したメモリセルアレイと、モノリシック積層したメモリセルアレイと、を組み合わせた複合化構造としてもよい。
電子部品730を実装した基板は、電子部品730と重ねてヒートシンク(放熱板)を設けてもよい。ヒートシンクを設ける場合、インターポーザ731上に設ける集積回路は、高さを揃えることが好ましい。例えば、本実施の形態に示す電子部品730は、記憶装置720と半導体装置735との高さを揃えることが好ましい。
電子部品730を他の基板に実装するため、パッケージ基板732は、底部に電極733を設けてもよい。図21Bは、電極733を半田ボールで形成する例を示している。電子部品730は、パッケージ基板732の底部に半田ボールをマトリクス状に設けることで、BGA(Ball Grid Array)実装を実現できる。なお、電極733は、導電性のピンで形成してもよい。電子部品730は、パッケージ基板732の底部に導電性のピンをマトリクス状に設けることで、PGA(Pin Grid Array)実装を実現できる。
電子部品730は、BGAまたはPGAに限らず様々な実装方法を用いて他の基板に実装することができる。例えば、SPGA(Staggered Pin Grid Array)、LGA(Land Grid Array)、QFP(Quad Flat Package)、QFJ(Quad Flat J−leaded package)、またはQFN(Quad Flat Non−leaded package)などの実装方法を用いることができる。
なお、本発明の一態様の記憶装置を、電子部品に適用することで、消費電力の低減を図ることができる。そのため、記憶装置の高性能化、または高集積化に伴うエネルギー需要の増加が見込まれる中、本発明の一態様の記憶装置を用いることで、二酸化炭素(CO)に代表される、温室効果ガスの排出量を低減させることも可能となる。また、本発明の一態様の記憶装置は、低消費電力であるため、地球温暖化対策としても有効である。
以上、本実施の形態に示す構成または方法等は、本実施の形態に示す他の構成または方法等、または、他の実施の形態等に示す構成または方法等、と適宜組み合わせて用いることができる。
(実施の形態7)
本実施の形態では、上記実施の形態等に示す記憶装置を用いた記憶装置の応用例について説明する。上記実施の形態等に示す記憶装置は、例えば、各種電子機器(例えば、情報端末、コンピュータ、スマートフォン、電子書籍端末、デジタルカメラ(ビデオカメラも含む)、録画再生装置、またはナビゲーションシステムなど)の記憶装置に適用できる。上記実施の形態等に示す記憶装置を、上記の電子機器の記憶装置に用いることで、当該電子機器を、低消費電力化および高速化を図ることができる。ここで、コンピュータは、タブレット型のコンピュータ、ノート型のコンピュータ、デスクトップ型のコンピュータの他、サーバシステムのような大型のコンピュータを含むものである。また、上記実施の形態等に示す記憶装置は、例えば、メモリカード(例えば、SDカード)、USBメモリ、またはSSD(ソリッド・ステート・ドライブ)などの各種のリムーバブル記憶装置に適用される。図22A乃至図22Eは、リムーバブル記憶装置の幾つかの構成例を模式的に示す図である。例えば、上記実施の形態等に示す記憶装置は、パッケージングされたメモリチップに加工され、様々なストレージ装置、またはリムーバブルメモリに用いられる。
図22Aは、USBメモリの模式図である。USBメモリ1100は、筐体1101、キャップ1102、USBコネクタ1103、および基板1104を有する。基板1104は、筐体1101に収納されている。例えば、基板1104は、メモリチップ1105、およびコントローラチップ1106が取り付けられている。例えばメモリチップ1105などは、上記実施の形態等に示す記憶装置を組み込むことができる。
図22Bは、SDカードの外観の模式図である。図22Cは、SDカードの内部構造の模式図である。SDカード1110は、筐体1111、コネクタ1112、および基板1113を有する。基板1113は、筐体1111に収納されている。例えば、基板1113は、メモリチップ1114、およびコントローラチップ1115が取り付けられている。SDカード1110は、基板1113の、コントローラチップ1115が取り付けられている面の裏面側にもメモリチップ1114を設けることで、SDカード1110の容量を増やすことができる。また、SDカード1110は、無線通信機能を備えた無線チップを、基板1113に設けてもよい。これによって、SDカード1110は、ホスト装置とSDカード1110との間での無線通信によって、メモリチップ1114のデータの読み出しまたは書き込みが可能となる。例えばメモリチップ1114などは、上記実施の形態等に示す記憶装置を組み込むことができる。
図22Dは、SSDの外観の模式図である。図22Eは、SSDの内部構造の模式図である。SSD1150は、筐体1151、コネクタ1152、および基板1153を有する。基板1153は、筐体1151に収納されている。例えば、基板1153は、メモリチップ1154、メモリチップ1155、およびコントローラチップ1156が取り付けられている。メモリチップ1155は、コントローラチップ1156のワークメモリであり、例えばDOSRAMチップを用いればよい。SSD1150は、基板1153の、コントローラチップ1156が取り付けられている面の裏面側にもメモリチップ1154を設けることで、SSD1150の容量を増やすことができる。例えばメモリチップ1154などは、上記実施の形態等に示す記憶装置を組み込むことができる。
以上、本実施の形態に示す構成または方法等は、少なくともその一部を、本明細書等に記載する他の実施の形態等と、適宜組み合わせて実施することができる。
(実施の形態8)
本発明の一態様に係る記憶装置は、例えば、CPUもしくはGPUなどのプロセッサ、またはチップに用いることができる。本発明の一態様に係る記憶装置を用いた、例えば、CPUもしくはGPUなどのプロセッサ、またはチップを、電子機器に用いることで、当該電子機器は、低消費電力化および高速化を図ることができる。図23A乃至図23Hは、当該記憶装置を用いた、例えば、CPUもしくはGPUなどのプロセッサ、またはチップを備えた電子機器の具体例を示す。
<電子機器・システム>
本発明の一態様に係るGPUまたはチップは、様々な電子機器に搭載することができる。電子機器は、例えば、テレビジョン装置、デスクトップ型もしくはノート型の情報端末、デジタルサイネージ(Digital Signage:電子看板)、または、パチンコ機などの大型ゲーム機など比較的大きな画面を備える電子機器、が挙げられる。また、例えば、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、電子ブックリーダー、携帯電話機、携帯型ゲーム機、携帯情報端末、または、音響再生装置、などが挙げられる。また、本発明の一態様に係るGPUまたはチップを電子機器に設けることにより、当該電子機器は、人工知能を搭載することができる。
本発明の一態様の電子機器は、アンテナを有していてもよい。当該電子機器は、アンテナで信号を受信することで、表示部に、例えば、映像または情報などの表示を行うことができる。また、電子機器がアンテナおよび二次電池を有する場合、当該アンテナは、非接触電力伝送に用いてもよい。
本発明の一態様の電子機器は、センサ(例えば、力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、におい、または赤外線など、を測定する機能を含むもの)を有していてもよい。
本発明の一態様の電子機器は、様々な機能を有することができる。電子機器は、例えば、様々な情報(例えば、静止画、動画、またはテキスト画像など)を表示部に表示する機能、タッチパネル機能、カレンダー、日付、もしくは時刻などを表示する機能、様々なソフトウェア(プログラム)を実行する機能、無線通信機能、または、記録媒体に記録されているプログラムもしくはデータを読み出す機能、などを有することができる。図23A乃至図23Hは、電子機器の例を示している。
〔情報端末〕
図23Aは、情報端末の一種である携帯電話(スマートフォン)が図示されている。情報端末5100は、筐体5101と、表示部5102と、を有しており、入力用インターフェースとして、タッチパネルが表示部5102に備えられ、ボタンが筐体5101に備えられている。
なお、情報端末5100は、例えば、電源ボタン、操作ボタン、スピーカ、マイク、カメラ、光源、および制御装置などを有してもよい。なお、当該制御装置としては、例えば、CPU、GPU、および記憶装置の中から選ばれるいずれか一または複数を有してもよい。本発明の一態様の記憶装置を、当該制御装置に用いることで、消費電力を低減させることができるため好適である。
情報端末5100は、本発明の一態様のチップを適用することで、人工知能を利用したアプリケーションを実行することができる。人工知能を利用したアプリケーションは、例えば、会話を認識してその会話内容を表示部5102に表示するアプリケーション、表示部5102が備えるタッチパネルに対してユーザが入力した文字もしくは図形などを認識して表示部5102に表示するアプリケーション、または、指紋もしくは声紋などの生体認証を行うアプリケーション、などが挙げられる。
図23Bは、ノート型情報端末5200が図示されている。ノート型情報端末5200は、情報端末の本体5201と、表示部5202と、キーボード5203と、を有する。
なお、ノート型情報端末5200は、例えば、ポインティングデバイス、外部接続ポート、および制御装置などを有してもよい。なお、当該制御装置としては、例えば、CPU、GPU、および記憶装置の中から選ばれるいずれか一または複数を有してもよい。本発明の一態様の記憶装置を、当該制御装置に用いることで、消費電力を低減させることができるため好適である。
ノート型情報端末5200は、先述した情報端末5100と同様に、本発明の一態様のチップを適用することで、人工知能を利用したアプリケーションを実行することができる。人工知能を利用したアプリケーションは、例えば、設計支援ソフトウェア、文章添削ソフトウェア、または献立自動生成ソフトウェアなどが挙げられる。また、ノート型情報端末5200の使用者は、新規の人工知能の開発を行うことができる。
なお、上述では、電子機器の一例として、スマートフォンおよびノート型情報端末を、それぞれ、図23Aおよび図23Bに図示したが、スマートフォンおよびノート型情報端末以外の情報端末を適用することができる。スマートフォンおよびノート型情報端末以外の情報端末は、例えば、PDA(Personal Digital Assistant)、デスクトップ型情報端末、またはワークステーションなどが挙げられる。
〔ゲーム機〕
図23Cは、ゲーム機の一例である携帯ゲーム機5300を示している。携帯ゲーム機5300は、例えば、筐体5301、筐体5302、筐体5303、表示部5304、接続部5305、および操作キー5306などを有する。筐体5302および筐体5303は、筐体5301から取り外すことが可能である。携帯ゲーム機5300は、筐体5301に設けられている接続部5305を別の筐体(図示せず)に取り付けることで、表示部5304に出力される映像を、別の映像機器(図示せず)に出力することができる。このとき、筐体5302および筐体5303は、それぞれ操作部として機能することができる。これにより、携帯ゲーム機5300は、複数のプレイヤーが同時にゲームを行うことができる。例えば、筐体5301、筐体5302、および筐体5303の基板に設けられているチップなどは、上記実施の形態等に示すチップを組み込むことができる。
また、図23Dは、ゲーム機の一例である据え置き型ゲーム機5400を示している。据え置き型ゲーム機5400は、無線または有線で、コントローラ5402が接続されている。
例えば、携帯ゲーム機5300または据え置き型ゲーム機5400などのゲーム機は、本発明の一態様のGPUまたはチップを適用することによって、低消費電力のゲーム機を実現することができる。また、当該ゲーム機は、低消費電力により、回路からの発熱を低減することができるため、発熱によるその回路自体、周辺回路、またはモジュールへの影響を少なくすることができる。
さらに、携帯ゲーム機5300は、本発明の一態様のGPUまたはチップを適用することによって、人工知能を有する携帯ゲーム機5300を実現することができる。
ゲーム機は、本来、例えば、ゲームの進行、ゲーム上に登場する生物の言動、またはゲーム上で発生する現象などの表現を、そのゲームが有するプログラムによって定めているが、携帯ゲーム機5300は、人工知能を適用することにより、ゲームのプログラムに限定されない表現が可能になる。当該携帯ゲーム機5300は、例えば、プレイヤーが問いかける内容、ゲームの進行状況、または時刻などによって、ゲーム上に登場する人物の言動が変化する、といった表現が可能となる。
また、携帯ゲーム機5300は、複数のプレイヤーが必要なゲームを行う場合、人工知能によって擬人的にゲームプレイヤーを構成することができるため、対戦相手を人工知能によるゲームプレイヤーとすることによって、1人でもゲームを行うことができる。
図23Cおよび図23Dでは、ゲーム機の一例として、携帯ゲーム機および据え置き型ゲーム機を図示しているが、本発明の一態様のGPUまたはチップを適用するゲーム機はこれに限定されない。本発明の一態様のGPUまたはチップを適用するゲーム機は、例えば、娯楽施設(例えば、ゲームセンター、または遊園地など)に設置されるアーケードゲーム機、またはスポーツ施設に設置されるバッティング練習用の投球マシンなどが挙げられる。
〔大型コンピュータ〕
本発明の一態様のGPUまたはチップは、大型コンピュータに適用することができる。
図23Eは、大型コンピュータの一例である、スーパーコンピュータ5500を示す図である。図23Fは、スーパーコンピュータ5500が有するラックマウント型の計算機5502を示す図である。
スーパーコンピュータ5500は、ラック5501と、複数のラックマウント型の計算機5502と、を有する。なお、複数の計算機5502は、ラック5501に格納されている。また、計算機5502は、複数の基板5504が設けられる。基板5504は、上記実施の形態等で説明したGPUまたはチップを搭載することができる。
スーパーコンピュータ5500は、主に科学技術計算に利用される大型コンピュータである。スーパーコンピュータ5500は、科学技術計算で、膨大な演算を高速に処理する必要があるため、消費電力が高く、チップの発熱が大きい。スーパーコンピュータ5500は、本発明の一態様のGPUまたはチップを適用することによって、低消費電力のスーパーコンピュータを実現することができる。また、当該スーパーコンピュータ5500は、低消費電力により、回路からの発熱を低減することができるため、発熱によるその回路自体、周辺回路、またはモジュールへの影響を少なくすることができる。
スーパーコンピュータ5500は並列計算機としても機能できる。スーパーコンピュータ5500を並列計算機として用いることで、例えば、人工知能の学習および推論に必要な大規模の計算を行うことができる。
図23Eおよび図23Fは、大型コンピュータの一例として、スーパーコンピュータを図示しているが、本発明の一態様のGPUまたはチップを適用する大型コンピュータはこれに限定されない。本発明の一態様のGPUまたはチップを適用する大型コンピュータは、例えば、サービスを提供するコンピュータ(サーバ)、または大型汎用コンピュータ(メインフレーム)などが挙げられる。
図24Aは、計算機5502の具体的な構成例について説明する斜視図である。図24Aにおいて、計算機5502は、マザーボード5630を有する。マザーボード5630は、複数のスロット5631と、複数の接続端子(図示しない。)と、を有する。スロット5631には、PCカード5621が挿入されている。加えて、PCカード5621は、接続端子5623、接続端子5624、および接続端子5625を有し、それぞれ、マザーボード5630に接続されている。
図24Bに示すPCカード5621は、例えば、CPU、GPU、および記憶装置などを備えた処理ボードの一例である。PCカード5621は、ボード5622を有する。また、ボード5622は、接続端子5623と、接続端子5624と、接続端子5625と、半導体装置5626と、半導体装置5627と、半導体装置5628と、接続端子5629と、を有する。なお、図24Bには、半導体装置5626、半導体装置5627、および半導体装置5628以外の半導体装置を図示しているが、それらの半導体装置については、以下に記載する半導体装置5626、半導体装置5627、および半導体装置5628の説明を参酌すればよい。
接続端子5629は、マザーボード5630のスロット5631に挿入することができる形状を有しており、接続端子5629は、PCカード5621とマザーボード5630とを接続するためのインターフェースとして機能する。接続端子5629の規格としては、例えば、PCIe(Peripheral Component Interconnect Express)などが挙げられる。
接続端子5623、接続端子5624、および接続端子5625のそれぞれは、例えば、PCカード5621に対して、電力供給または信号入力などを行うためのインターフェースとすることができる。また、例えば、PCカード5621によって計算された信号の出力などを行うためのインターフェースとすることができる。接続端子5623、接続端子5624、および接続端子5625のそれぞれの規格としては、例えば、USB(Universal Serial Bus)、SATA(Serial ATA)、またはSCSI(Small Computer System Interface)などが挙げられる。また、接続端子5623、接続端子5624、および接続端子5625のそれぞれから映像信号を出力する場合、それぞれの規格としては、例えば、HDMI(登録商標)(High−Definition Multimedia Interface)などが挙げられる。
半導体装置5626は、信号の入出力を行う端子(図示しない。)を有しており、当該端子をボード5622が備えるソケット(図示しない。)に対して差し込むことで、半導体装置5626とボード5622を電気的に接続することができる。
半導体装置5627は、複数の端子を有しており、当該端子をボード5622が備える配線に対して、例えば、リフロー方式のはんだ付けを行うことで、半導体装置5627とボード5622とを電気的に接続することができる。半導体装置5627としては、例えば、FPGA、GPU、またはCPUなどが挙げられる。半導体装置5627として、例えば、上述した電子部品730を用いることができる。
半導体装置5628は、複数の端子を有しており、当該端子をボード5622が備える配線に対して、例えば、リフロー方式のはんだ付けを行うことで、半導体装置5628とボード5622とを電気的に接続することができる。半導体装置5628としては、例えば、記憶装置などが挙げられる。半導体装置5628として、例えば、上述した電子部品700を用いることができる。
〔移動体〕
本発明の一態様のGPUまたはチップは、移動体である自動車、および自動車の運転席周辺に適用することができる。
図23Gは、移動体の一例である自動車の室内におけるフロントガラス周辺を示す図である。図23Gは、ダッシュボードに取り付けられた表示パネル5701、表示パネル5702、および表示パネル5703の他、ピラーに取り付けられた表示パネル5704を図示している。
表示パネル5701乃至表示パネル5703は、例えば、スピードメーター、タコメーター、走行距離、燃料計、ギア状態、またはエアコンの設定などを表示することで、様々な情報を提供することができる。また、表示パネルに表示される例えば表示項目またはレイアウトなどは、ユーザの好みに合わせて適宜変更することができ。よって、当該表示パネルは、デザイン性を高めることが可能である。表示パネル5701乃至表示パネル5703は、照明装置として用いることも可能である。
表示パネル5704は、自動車に設けられた撮像装置(図示しない)からの映像を映し出すことによって、ピラーで遮られた視界(死角)を補完することができる。すなわち、表示パネル5704は、自動車の外側に設けられた撮像装置からの画像を表示することによって、死角を補い、安全性を高めることができる。また、表示パネル5704は、見えない部分を補完する映像を映すことによって、より自然に違和感なく安全確認を行うことができる。表示パネル5704は、照明装置として用いることもできる。
本発明の一態様のGPUまたはチップは、人工知能の構成要素として適用できるため、例えば、自動車の自動運転システムに用いることができる。また、当該チップは、例えば、道路案内または危険予測などを行うシステムに用いることができる。表示パネル5701乃至表示パネル5704は、例えば、道路案内または危険予測などの情報を表示する構成としてもよい。
なお、上述では、移動体の一例として自動車について説明しているが、移動体は自動車に限定されない。移動体は、例えば、電車、モノレール、船、または飛行体(ヘリコプター、無人航空機(ドローン)、飛行機、またはロケット)なども挙げることができる。これらの移動体は、本発明の一態様のチップを適用することで、人工知能を利用したシステムを付与することができる。
〔電化製品〕
図23Hは、電化製品の一例である電気冷凍冷蔵庫5800を示している。電気冷凍冷蔵庫5800は、例えば、筐体5801、冷蔵室用扉5802、および冷凍室用扉5803などを有する。
電気冷凍冷蔵庫5800は、本発明の一態様のチップを適用することによって、人工知能を有する電気冷凍冷蔵庫5800を実現することができる。人工知能を利用することによって、電気冷凍冷蔵庫5800は、例えば、電気冷凍冷蔵庫5800に保存されている食材もしくはその食材の消費期限などを基に献立を自動生成する機能、または、電気冷凍冷蔵庫5800に保存されている食材に合わせて温度を自動的に調節する機能、などを有することができる。
電化製品の一例として電気冷凍冷蔵庫について説明したが、その他の電化製品は、例えば、掃除機、電子レンジ、電気オーブン、炊飯器、湯沸かし器、IH調理器、ウォーターサーバ、エアーコンディショナーを含む冷暖房器具、洗濯機、乾燥機、またはオーディオビジュアル機器などが挙げられる。
なお、本発明の一態様の記憶装置を、電子機器、情報端末、ゲーム機、大型コンピュータ、移動体、および電化製品の中から選ばれるいずれか一または複数に適用することで、消費電力の低減を図ることができる。そのため、記憶装置の高性能化、または高集積化に伴うエネルギー需要の増加が見込まれる中、本発明の一態様の記憶装置を用いることで、二酸化炭素(CO)に代表される、温室効果ガスの排出量を低減させることも可能となる。また、本発明の一態様の記憶装置は、低消費電力であるため、地球温暖化対策としても有効である。
本実施の形態で説明した、例えば、電子機器、その電子機器の機能、人工知能の応用例、またはその効果などは、他の電子機器の記載と適宜組み合わせることができる。
以上、本実施の形態に示す構成または方法等は、少なくともその一部を、本明細書等に記載する他の実施の形態等と、適宜組み合わせて実施することができる。
(実施の形態9)
本発明の一態様の半導体装置は、OSトランジスタを含む。当該OSトランジスタは、放射線照射による電気特性の変動が小さい。つまり、当該OSトランジスタは、放射線に対する耐性が高いため、放射線が入射しうる環境において好適に用いることができる。例えば、OSトランジスタは、宇宙空間で使用する場合に好適に用いることができる。本実施の形態においては、本発明の一態様の半導体装置を宇宙用機器に適用する場合の具体例について、図25を用いて説明する。
図25は、宇宙用機器の一例として、人工衛星6800を示している。人工衛星6800は、機体6801と、ソーラーパネル6802と、アンテナ6803と、二次電池6805と、制御装置6807と、を有する。なお、図25は、宇宙空間に惑星6804を例示している。なお、宇宙空間とは、例えば、高度100km以上を指すが、本明細書等に記載の宇宙空間は、熱圏、中間圏、および成層圏を含んでもよい。
また、図25には、図示していないが、二次電池6805に、バッテリマネジメントシステム(BMSともいう)、またはバッテリ制御回路を設けてもよい。上述のバッテリマネジメントシステム、またはバッテリ制御回路に、OSトランジスタを用いると、消費電力が低く、かつ宇宙空間においても高い信頼性を有するため好適である。
また、宇宙空間は、地上に比べて100倍以上、放射線量の高い環境である。なお、放射線は、例えば、X線もしくはガンマ線に代表される電磁波(電磁放射線)、または、アルファ線、ベータ線、中性子線、陽子線、重イオン線、もしくは中間子線などに代表される粒子放射線、が挙げられる。
ソーラーパネル6802は、太陽光が照射されることにより、人工衛星6800が動作するために必要な電力が生成される。しかしながら、例えば、ソーラーパネル6802に太陽光が照射されない状況、またはソーラーパネル6802に照射される太陽光の光量が少ない状況では、ソーラーパネル6802は、生成される電力が少なくなる。よって、人工衛星6800は、動作するために必要な電力が生成されない可能性がある。ソーラーパネル6802で生成される電力が少ない状況下であっても人工衛星6800を動作させるために、人工衛星6800は、二次電池6805を設けるとよい。なお、ソーラーパネル6802は、太陽電池モジュールと呼ばれる場合がある。
人工衛星6800は、信号を生成することができる。当該信号は、アンテナ6803を介して送信される。また、例えば、地上に設けられた受信機、または他の人工衛星は、当該信号を受信することができる。例えば、受信機は、人工衛星6800が送信した信号を受信することにより、当該受信機の位置を測定することができる。以上より、人工衛星6800は、衛星測位システムを構成することができる。
また、制御装置6807は、人工衛星6800を制御する機能を有する。制御装置6807は、例えば、CPU、GPU、および記憶装置の中から選ばれるいずれか一または複数を用いて構成される。なお、制御装置6807は、本発明の一態様であるOSトランジスタを含む半導体装置を用いると好適である。OSトランジスタは、Siトランジスタと比較し、放射線照射による電気特性の変動が小さい。つまり、OSトランジスタは、放射線が入射しうる環境においても信頼性が高く、好適に用いることができる。
すなわち、OSトランジスタは、Siトランジスタと比較し、放射線耐性が高い、といった優れた効果を有する。
また、人工衛星6800は、センサを有する構成とすることができる。例えば、人工衛星6800は、可視光センサを有する構成とすることにより、地上に設けられている物体に当たって反射された太陽光を検出する機能を有することができる。また、人工衛星6800は、熱赤外センサを有する構成とすることにより、地表から放出される熱赤外線を検出する機能を有することができる。以上より、人工衛星6800は、例えば、地球観測衛星としての機能を有することができる。
なお、本発明の一態様の半導体装置を、宇宙用機器に適用することで、消費電力の低減を図ることができる。そのため、半導体装置の高性能化、または高集積化に伴うエネルギー需要の増加が見込まれる中、本発明の一態様の半導体装置を用いることで、二酸化炭素(CO)に代表される、温室効果ガスの排出量を低減させることも可能となる。また、本発明の一態様の半導体装置は、低消費電力であるため、地球温暖化対策としても有効である。
なお、本実施の形態においては、宇宙用機器の一例として、人工衛星について例示したがこれに限定されない。例えば、本発明の一態様の半導体装置は、宇宙船、宇宙カプセル、または宇宙探査機などの宇宙用機器に好適に用いることができる。
(実施の形態10)
本実施の形態では、チャネル形成領域に酸化物半導体を含むトランジスタ(OSトランジスタ)について、説明する。なお、OSトランジスタの説明において、チャネル形成領域にシリコンを含むトランジスタ(Siトランジスタともいう)との比較についても簡単に説明する。
〔OSトランジスタ〕
OSトランジスタには、キャリア濃度の低い酸化物半導体を用いることが好ましい。例えば、酸化物半導体のチャネル形成領域のキャリア濃度は、1×1018cm−3以下、好ましくは1×1017cm−3未満、より好ましくは1×1016cm−3未満、さらに好ましくは1×1013cm−3未満、さらに好ましくは1×1010cm−3未満であり、かつ、1×10−9cm−3以上である。なお、酸化物半導体中のキャリア濃度を低くする場合、当該酸化物半導体中の不純物濃度を低くすることで、当該酸化物半導体中の欠陥準位密度を低くすればよい。本明細書等において、不純物濃度が低く、欠陥準位密度の低いことを、高純度真性または実質的に高純度真性という。なお、キャリア濃度の低い酸化物半導体を、高純度真性または実質的に高純度真性な酸化物半導体と呼ぶ場合がある。
また、高純度真性または実質的に高純度真性である酸化物半導体は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。また、酸化物半導体のトラップ準位に捕獲された電荷は、消失するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、トラップ準位密度の高い酸化物半導体にチャネル形成領域が形成されるトランジスタは、電気特性が不安定となる場合がある。
したがって、トランジスタの電気特性を安定にするためには、酸化物半導体中の不純物濃度を低減することが有効である。また、酸化物半導体中の不純物濃度を低減するためには、近接する膜中の不純物濃度も低減することが好ましい。不純物としては、例えば水素または窒素などが挙げられる。なお、酸化物半導体中の不純物とは、例えば、酸化物半導体を構成する主成分以外をいう。例えば、濃度が0.1原子%未満の元素は不純物といえる。
また、OSトランジスタは、酸化物半導体中のチャネル形成領域に不純物または酸素欠損が存在すると、電気特性が変動しやすく、信頼性が悪くなる場合がある。また、OSトランジスタは、酸化物半導体中の酸素欠損に水素が入った欠陥(以下、VHと呼ぶ場合がある)を形成し、キャリアとなる電子を生成する場合がある。また、OSトランジスタは、チャネル形成領域にVHが形成されると、チャネル形成領域中のドナー濃度が増加する場合がある。これによって、OSトランジスタは、チャネル形成領域中のドナー濃度が増加するにつれ、しきい値電圧がばらつくことがある。このため、OSトランジスタは、酸化物半導体中のチャネル形成領域に酸素欠損が含まれていると、ノーマリーオン特性(ゲート電圧が0Vの時にドレイン電流が流れる特性)となりやすい。したがって、酸化物半導体中のチャネル形成領域では、不純物、酸素欠損、およびVHは、できる限り低減されていることが好ましい。
また、酸化物半導体のバンドギャップは、シリコンのバンドギャップ(代表的には1.1eV)よりも大きいことが好ましく、好ましくは2eV以上、より好ましくは2.5eV以上、さらに好ましくは3.0eV以上である。シリコンよりも、バンドギャップの大きい酸化物半導体を用いることで、トランジスタのオフ電流(Ioffとも呼称する)を低減することができる。
また、Siトランジスタでは、トランジスタの微細化が進むにつれて、短チャネル効果(ショートチャネル効果:Short Channel Effect:SCEともいう)が発現する。そのため、Siトランジスタでは、微細化が困難となる。短チャネル効果が発現する要因の一つとして、シリコンのバンドギャップが小さいことが挙げられる。一方、OSトランジスタは、バンドギャップの大きい半導体材料である、酸化物半導体を用いるため、短チャネル効果の抑制を図ることができる。別言すると、OSトランジスタは、短チャネル効果がない、または短チャネル効果が極めて少ないトランジスタである。
なお、短チャネル効果とは、トランジスタの微細化(チャネル長の縮小)に伴って顕在化する電気特性の劣化である。短チャネル効果の具体例としては、例えば、しきい値電圧の低下、サブスレッショルドスイング値(S値と表記することがある)の増大、および漏れ電流の増大などがある。ここで、S値とは、サブスレッショルド領域において、ドレイン電圧が一定で、ドレイン電流を1桁変化させる際の、ゲート電圧の変化量をいう。
また、短チャネル効果に対する耐性の指標として、特性長(Characteristic Length)が広く用いられている。特性長とは、チャネル形成領域のポテンシャルの曲がりやすさの指標である。特性長が小さいほどポテンシャルが急峻に立ち上がるため、短チャネル効果に強いといえる。
OSトランジスタは蓄積型のトランジスタであり、Siトランジスタは反転型のトランジスタである。したがって、OSトランジスタは、Siトランジスタと比較して、ソース領域−チャネル形成領域間の特性長、およびドレイン領域−チャネル形成領域間の特性長が小さい。したがって、OSトランジスタは、Siトランジスタよりも短チャネル効果に強い。すなわち、チャネル長の短いトランジスタを作製したい場合においては、OSトランジスタは、Siトランジスタよりも好適である。
チャネル形成領域がi型または実質的にi型となるまで酸化物半導体のキャリア濃度を下げた場合においても、短チャネルのトランジスタでは、Conduction−Band−Lowering(CBL)効果により、チャネル形成領域の伝導帯下端が下がるため、ソース領域またはドレイン領域と、チャネル形成領域と、の間の伝導帯下端のエネルギー差は、0.1eV以上0.2eV以下まで小さくなる可能性がある。これにより、OSトランジスタは、チャネル形成領域がn型の領域となり、ソース領域およびドレイン領域のそれぞれがn型の領域となる、n/n/nの蓄積型junction−lessトランジスタ構造、または、n/n/nの蓄積型non−junctionトランジスタ構造、と捉えることもできる。
OSトランジスタは、上記の構造とすることで、微細化または高集積化しても、良好な電気特性を有することができる。例えば、OSトランジスタは、ゲート長が、20nm以下、15nm以下、10nm以下、7nm以下、または6nm以下であって、かつ、1nm以上、3nm以上、または5nm以上であっても、良好な電気特性を得ることができる。一方で、Siトランジスタは、短チャネル効果が発現するため、20nm以下、または15nm以下のゲート長とすることが困難な場合がある。したがって、OSトランジスタは、Siトランジスタと比較して、チャネル長の短いトランジスタに好適に用いることができる。なお、ゲート長とは、トランジスタ動作時にキャリアがチャネル形成領域内部を移動する方向における、ゲート電極の長さであり、トランジスタの平面視における、ゲート電極の底面の幅をいう。
また、OSトランジスタを微細化することで、トランジスタの高周波特性を向上させることができる。具体的には、トランジスタの遮断周波数を向上させることができる。OSトランジスタのゲート長が上記範囲のいずれかである場合、トランジスタの遮断周波数を、例えば室温環境下で、50GHz以上、好ましくは100GHz以上、さらに好ましくは150GHz以上とすることができる。
以上の説明の通り、OSトランジスタは、Siトランジスタと比較し、オフ電流が小さい、かつ、チャネル長の短いトランジスタの作製が可能である、といった優れた効果を有する。
本実施の形態に示す構成、構造、または方法等は、他の実施の形態等に示す構成、構造、または方法等と適宜組み合わせて用いることができる。
(実施の形態11)
本実施の形態では、上記実施の形態で説明した半導体装置を用いることができる、データセンター(Data Center:DCとも呼称する)について説明する。本発明の一態様の半導体装置を用いたデータセンターは、低消費電力化といった高性能化に有効である。
本発明の一態様の半導体装置は、例えば、データセンターなどに適用されるストレージシステムに好適に用いることができる。データセンターは、例えば、データの不変性を保障するなど、データの長期的な管理を行うことが求められる。長期的なデータを管理する場合、例えば、膨大なデータを記憶するためのストレージおよびサーバの設置、データを保持するための安定した電源の確保、または、データの保持に要する冷却設備の確保、などが必要となる。そのため、例えば、データセンターの建屋の大型化が必要となる。
データセンターに適用されるストレージシステムに本発明の一態様の半導体装置を用いることにより、データの保持に要する電力の低減、および、データを保持する半導体装置の小型化、を図ることができる。そのため、例えば、ストレージシステムの小型化、データを保持するための電源の小型化、および、冷却設備の小規模化、などを図ることができる。そのため、データセンターの省スペース化を図ることができる。
また、本発明の一態様の半導体装置は、消費電力が少ないため、回路からの発熱を低減することができる。よって、当該発熱による、その回路自体、周辺回路、および周辺モジュールへの悪影響を低減できる。また、本発明の一態様の半導体装置を用いることにより、高温環境下においても動作が安定したデータセンターを実現できる。よって、データセンターの信頼性を高めることができる。
図26にデータセンターに適用可能なストレージシステムを示す。図26に示すストレージシステム7000は、ホスト7001(Host Computerと図示)として複数のサーバ7001sbを有する。また、ストレージ7003(Storageと図示)として複数の記憶装置7003mdを有する。また、ホスト7001とストレージ7003とが、ストレージエリアネットワーク7004(SAN:Storage Area Networkと図示)およびストレージ制御回路7002(Storage Controllerと図示)を介して接続されている。
ホスト7001は、ストレージ7003に記憶されているデータにアクセスするコンピュータに相当する。ホスト7001同士は、ネットワークで互いに接続されていてもよい。
ストレージ7003は、フラッシュメモリを用いることで、データへのアクセススピード、つまりデータの書き込みまたは読み出しに要する時間を短くしているものの、当該時間は、ストレージ内のキャッシュメモリとして用いることのできるDRAMが要する時間に比べて格段に長い。ストレージシステムでは、ストレージ7003のアクセススピードの長さの問題を解決するために、通常ストレージ内にキャッシュメモリを設けてデータの書き込みまたは読み出しに要する時間を短くしている。
上述のキャッシュメモリは、ストレージ制御回路7002およびストレージ7003内に用いられる。ホスト7001とストレージ7003との間でやり取りされるデータは、ストレージ制御回路7002およびストレージ7003内の当該キャッシュメモリに記憶されたのち、ホスト7001またはストレージ7003に出力される。
上述のキャッシュメモリのデータを記憶するためのトランジスタとして、OSトランジスタを用いて、データに応じた電位を保持する構成とすることで、当該キャッシュメモリのリフレッシュする頻度を減らし、かつ、当該キャッシュメモリの消費電力を小さくすることができる。また、メモリセルアレイが積層された構成とすることで、当該キャッシュメモリの小型化が可能である。
なお、本発明の一態様の半導体装置を、データセンターに適用することで、消費電力の低減を図ることができる。そのため、半導体装置の高性能化、または高集積化に伴うエネルギー需要の増加が見込まれる中、本発明の一態様の半導体装置を用いることで、二酸化炭素(CO)に代表される、温室効果ガスの排出量を低減させることも可能となる。また、本発明の一態様の半導体装置は、低消費電力であるため、地球温暖化対策としても有効である。
本実施の形態に示す構成、構造、または方法等は、他の実施の形態等に示す構成、構造、または方法等と適宜組み合わせて用いることができる。
10:半導体装置、20:層、30:層、40:層、41:層、50:基板、35:センス回路、35_pre:センス回路、37:切替回路、42:メモリセル、51:駆動回路、LBL:ローカルビット線、LBL_pre:ローカルビット線、GBL:グローバルビット線、GBLB:グローバルビット線、SA_GBL:グローバルビット線、SA_GBLB:グローバルビット線、BL:ビット線、BLB:ビット線、M0:トランジスタ、M1:トランジスタ、M2:トランジスタ、M3:トランジスタ、M4:トランジスタ、SW0:信号、SW1:信号、SW2:信号、SW3:信号、VPRE2:電位、MUX:信号、WE:信号、RE:信号、SL:配線、WL:ワード線、CSL:配線、EQ:信号、EQB:信号、CSEL:信号、VPRE:電位、SAP:配線、SAN:配線、31:トランジスタ、32:トランジスタ、33:トランジスタ、34:トランジスタ、43:トランジスタ、44:容量、MND:ノード、52:スイッチ回路、53:プリチャージ回路、54:プリチャージ回路、55:センスアンプ、52_1:トランジスタ、52_2:トランジスタ、53_1:トランジスタ、53_2:トランジスタ、53_3:トランジスタ、54_1:トランジスタ、54_2:トランジスタ、54_3:トランジスタ、55_1:トランジスタ、55_2:トランジスタ、55_3:トランジスタ、55_4:トランジスタ、T11:時刻、T12:時刻、T13:時刻、T14:時刻、T15:時刻、T16:時刻、T21:時刻、T22:時刻、T23:時刻、T24:時刻、300:記憶装置、21:メモリアレイ、22:駆動回路、62:PSW、63:PSW、71:周辺回路、72:コントロール回路、73:電圧生成回路、81:周辺回路、82:行デコーダ、83:行ドライバ、84:列デコーダ、85:列ドライバ、87:入力回路、88:出力回路、BW:信号、CE:信号、GW:信号、CLK:信号、WAKE:信号、ADDR:信号、WDA:信号、RDA:信号、PON1:信号、PON2:信号、VDD:電位、VHM:電位、GND:接地電位、Din:データ、Dout:データ、90:電子計算機、91:プロセッサ、92:メインメモリ、93:コア、94:キャッシュメモリ、95:インタフェイス、S01:ステップ、S02:ステップ、S03:ステップ、10A:半導体装置、37A:切替回路、C1:容量、C2:容量、BOOT1:信号、BOOT2:信号、10B:半導体装置、37B:切替回路、51B:駆動回路、56:プリチャージ回路、M5:トランジスタ、M6:トランジスタ、SW5:信号、SW6:信号、VPRE3:電位、735:半導体装置、5626:半導体装置、5627:半導体装置、5628:半導体装置、1104:基板、1113:基板、1153:基板、5504:基板、200:トランジスタ、200a:トランジスタ、200b:トランジスタ、100:容量、100a:容量、100b:容量、720:記憶装置、7003md:記憶装置

Claims (5)

  1.  第1回路と、第2回路と、第3回路と、第4回路と、第1配線と、第2配線と、第3配線と、第4配線と、第5配線と、を備え、
     前記第1回路は、前記第1配線を介して前記第2回路に電気的に接続され、
     前記第1回路は、前記第3配線および前記第4配線のそれぞれを介して前記第4回路に電気的に接続され、
     前記第2回路は、前記第5配線を介して前記第3回路に電気的に接続され、
     前記第1回路は、前記第1配線と、前記第2配線と、前記第3配線と、前記第4配線と、のそれぞれの間を導通状態または非導通状態にする機能を有し、
     前記第3回路は、第1データに対応する電位を保持する機能を有し、
     前記第2回路は、前記第1データに対応する電位を前記第1配線から前記第5配線に与える機能と、第2データに対応する電位を保持する機能と、前記第5配線の電位の変化を増幅して前記第1配線に出力する機能と、を有し、
     前記第4回路は、前記第3配線と前記第4配線との間の電位差に応じて前記第1データまたは前記第2データに対応する電位を出力する機能を有する、
     半導体装置。
  2.  請求項1において、
     前記第1回路は、第1トランジスタと、第2トランジスタと、第3トランジスタと、第4トランジスタと、第5トランジスタと、を備え、
     前記第1トランジスタは、前記第1配線と前記第2配線との間を導通状態または非導通状態にする機能を有し、
     前記第2トランジスタは、前記第1配線と前記第3配線との間を導通状態または非導通状態にする機能を有し、
     前記第3トランジスタは、前記第2配線と前記第4配線との間を導通状態または非導通状態にする機能を有し、
     前記第4トランジスタは、前記第1配線をプリチャージする機能を有し、
     前記第5トランジスタは、前記第2配線をプリチャージする機能を有する、
     半導体装置。
  3.  請求項1において、
     前記第1回路は、第1トランジスタと、第2トランジスタと、第3トランジスタと、第1容量と、第2容量と、を備え、
     前記第1トランジスタは、前記第1配線と前記第2配線との間を導通状態または非導通状態にする機能を有し、
     前記第2トランジスタは、前記第1配線と前記第3配線との間を導通状態または非導通状態にする機能を有し、
     前記第3トランジスタは、前記第2配線と前記第4配線との間を導通状態または非導通状態にする機能を有し、
     前記第1容量は、前記第1配線の電位を変化させる機能を有し、
     前記第2容量は、前記第2配線の電位を変化させる機能を有する、
     半導体装置。
  4.  請求項1において、
     前記第1回路は、第1トランジスタと、第2トランジスタと、第3トランジスタと、を備え、
     前記第1トランジスタは、前記第1配線と前記第2配線との間を導通状態または非導通状態にする機能を有し、
     前記第2トランジスタは、前記第1配線と前記第3配線との間を導通状態または非導通状態にする機能を有し、
     前記第3トランジスタは、前記第2配線と前記第4配線との間を導通状態または非導通状態にする機能を有し、
     前記第4回路は、第6トランジスタと、第7トランジスタと、を備え、
     前記第6トランジスタは、前記第3配線をプリチャージする機能を有し、
     前記第7トランジスタは、前記第4配線をプリチャージする機能を有する、
     半導体装置。
  5.  請求項1乃至請求項4のいずれか一において、
     前記第4回路は、基板に設けられ、
     前記第1回路および前記第2回路は、前記基板上に配置された第1層に設けられ、
     前記第3回路は、前記基板上に配置された複数の第2層のそれぞれに設けられ、
     前記基板は、Siトランジスタを含み、
     前記第1層および前記複数の第2層のそれぞれは、OSトランジスタを含む、
     半導体装置。
PCT/IB2023/051512 2022-03-04 2023-02-20 半導体装置 WO2023166376A1 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2022033748 2022-03-04
JP2022-033748 2022-03-04
JP2022-074587 2022-04-28
JP2022074587 2022-04-28

Publications (1)

Publication Number Publication Date
WO2023166376A1 true WO2023166376A1 (ja) 2023-09-07

Family

ID=87883153

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/IB2023/051512 WO2023166376A1 (ja) 2022-03-04 2023-02-20 半導体装置

Country Status (1)

Country Link
WO (1) WO2023166376A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01192081A (ja) * 1988-01-27 1989-08-02 Mitsubishi Electric Corp 半導体記憶装置
JPH10241386A (ja) * 1996-12-25 1998-09-11 Sharp Corp 半導体記憶装置
JP2010055730A (ja) * 2008-08-29 2010-03-11 Elpida Memory Inc センスアンプ回路及び半導体記憶装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01192081A (ja) * 1988-01-27 1989-08-02 Mitsubishi Electric Corp 半導体記憶装置
JPH10241386A (ja) * 1996-12-25 1998-09-11 Sharp Corp 半導体記憶装置
JP2010055730A (ja) * 2008-08-29 2010-03-11 Elpida Memory Inc センスアンプ回路及び半導体記憶装置

Similar Documents

Publication Publication Date Title
US11696455B2 (en) Semiconductor device and method for manufacturing semiconductor device
US11843059B2 (en) Semiconductor device and electronic device
JP7433250B2 (ja) 記憶装置
US11568944B2 (en) Semiconductor device comprising memory cells
US20220350571A1 (en) Information processing device
WO2023166376A1 (ja) 半導体装置
US20230307550A1 (en) Semiconductor device
WO2023242668A1 (ja) 半導体装置、及び記憶装置
WO2020109923A1 (ja) 半導体装置、および半導体装置の作製方法
WO2024028682A1 (ja) 半導体装置及び電子機器
WO2023166378A1 (ja) 半導体装置
US20220399355A1 (en) Semiconductor device and electronic device
WO2023156866A1 (ja) 記憶装置
WO2023187544A1 (ja) 半導体装置、記憶装置、及び電子機器
WO2023170511A1 (ja) 半導体装置、記憶装置、及び電子機器
WO2023161754A1 (ja) 半導体装置、記憶装置、及び電子機器
WO2021209858A1 (ja) 半導体装置
US20240130101A1 (en) Semiconductor device
WO2024074969A1 (ja) 記憶装置
WO2024100511A1 (ja) 半導体装置
WO2021094844A1 (ja) 情報処理装置、および情報処理装置の動作方法
WO2021099879A1 (ja) コンピュータシステム、及び情報処理装置の動作方法
WO2023156875A1 (ja) 記憶装置
WO2023242665A1 (ja) 半導体装置
WO2024074967A1 (ja) 半導体装置、記憶装置、及び電子機器

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 23763056

Country of ref document: EP

Kind code of ref document: A1