WO2023163226A1 - 半導体装置及び半導体装置の製造方法 - Google Patents

半導体装置及び半導体装置の製造方法 Download PDF

Info

Publication number
WO2023163226A1
WO2023163226A1 PCT/JP2023/007392 JP2023007392W WO2023163226A1 WO 2023163226 A1 WO2023163226 A1 WO 2023163226A1 JP 2023007392 W JP2023007392 W JP 2023007392W WO 2023163226 A1 WO2023163226 A1 WO 2023163226A1
Authority
WO
WIPO (PCT)
Prior art keywords
insulating film
metal
semiconductor device
opening
fuse
Prior art date
Application number
PCT/JP2023/007392
Other languages
English (en)
French (fr)
Inventor
零士 矢野
欣哉 足利
Original Assignee
ラピスセミコンダクタ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ラピスセミコンダクタ株式会社 filed Critical ラピスセミコンダクタ株式会社
Publication of WO2023163226A1 publication Critical patent/WO2023163226A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body

Definitions

  • the present invention relates to a semiconductor device, particularly a MIM capacitor having a fuse portion and a method for manufacturing the same.
  • a semiconductor device having an MIM (Metal Insulator Metal) structure is known as a semiconductor capacitor.
  • MIM Metal Insulator Metal
  • a semiconductor device having an MIM structure a plurality of metal layers are formed, and an insulating layer is formed therebetween (for example, Patent Document 1).
  • a polyimide layer is interposed between a first metal layer formed near the substrate and a second metal layer formed thereabove among the plurality of metal layers.
  • a film is formed.
  • the polyimide film is reduced.
  • side etching occurs in the polyimide film under the second metal layer due to ashing and organic peeling after etching.
  • the SiO2 film is formed on the second metal layer, the coverage is insufficient, and as a result, the coverage of the third metal layer is also deteriorated, resulting in the problem of discontinuity.
  • the present invention has been made in view of the above problems, and it is an object of the present invention to provide a semiconductor device that can suppress the occurrence of disconnection and metal peeling that occur in the wiring layer in the semiconductor device of the MIM structure.
  • a semiconductor device comprises: a semiconductor substrate having a groove formed in one main surface; a plurality of fuse wirings formed in the groove; a metal wiring exposed on the one main surface; a first opening exposing the plurality of fuse wirings and a second opening exposing the metal wiring formed so as to cover the one main surface; a polymer insulating film formed in the first opening so as to embed the plurality of fuses in the trench; and a polymer insulating film formed to cover the fuses. a first metal portion; and a second metal extending to cover the surface of the metal wiring exposed in the second opening and the surface of the first insulating film on the periphery of the second opening.
  • a second insulating film that embeds the first metal portion on the top surface of the polymer insulating film and covers the second metal portion so that the top surface of the second metal portion is partially exposed; and a third metal portion extending from the upper surface of the second metal portion exposed from the insulating film to the upper surface of the second insulating film.
  • a method of manufacturing a semiconductor device comprises: a first step of preparing a semiconductor substrate having a groove formed on one main surface; and forming a first metal layer on the one main surface of the semiconductor substrate. forming a plurality of fuse wirings made of the first metal layer in the groove, and metal wiring made of the first metal layer on the one main surface at positions separated from the groove on the one main surface; and forming a first insulating film covering the first main surface and having a first opening exposing the plurality of fuse wirings and a second opening exposing the metal wirings.
  • the semiconductor device of the present invention in a semiconductor device having an MIM structure, it is possible to suppress the occurrence of discontinuities and metal peeling that occur in wiring layers.
  • FIG. 1 is a cross-sectional view showing the configuration of a semiconductor device
  • FIG. 3 is a cross-sectional view showing the configuration of a fuse portion
  • FIG. It is a sectional view showing composition of a wiring part.
  • 4 is a flow chart showing a manufacturing process of a semiconductor device
  • FIG. 4 is a cross-sectional view of the semiconductor device in a first metal layer forming step
  • 4 is a cross-sectional view of the semiconductor device in a SiN formation step
  • FIG. 10 is a cross-sectional view of the semiconductor device in the step of forming a lower polyimide layer
  • FIG. 10 is a cross-sectional view of the semiconductor device in a lower polyimide removal step
  • FIG. 4 is a cross-sectional view of the semiconductor device in a second metal layer forming step;
  • FIG. 4 is a cross-sectional view of the semiconductor device in an etching process;
  • 3 is a cross-sectional view of the semiconductor device after an etching process;
  • FIG. 10 is a cross-sectional view of the semiconductor device in the SiO2 film formation process; It is sectional drawing of the semiconductor device in a 3rd metal layer formation process.
  • FIG. 4 is a cross-sectional view of the semiconductor device in the process of forming an upper layer polyimide;
  • FIG. 4 is a cross-sectional view of the semiconductor device in the process of forming an upper layer polyimide;
  • FIG 3 is a cross-sectional view showing the configuration of a fuse portion and a wiring portion of a semiconductor device of a comparative example; It is a figure which shows the problem which arises in the semiconductor device of a comparative example. It is a figure which shows the problem which arises in the semiconductor device of a comparative example. It is a figure which shows the problem which arises in the semiconductor device of a comparative example. It is a figure which shows the problem which arises in the semiconductor device of a comparative example. It is a figure which shows the problem which arises in the semiconductor device of a comparative example. It is a figure which shows the problem which arises in the semiconductor device of a comparative example. It is a figure which shows the problem which arises in the semiconductor device of a comparative example.
  • FIG. 1 is a cross-sectional view of a semiconductor device 100 according to an embodiment of the invention.
  • the semiconductor device 100 is an MIM (Metal Insulator Metal) semiconductor device having a structure including a plurality of metal layers and an interlayer insulating film formed between the plurality of metal layers.
  • a semiconductor device 100 includes a semiconductor substrate 11, a plurality of fuse wirings 12A made of a first metal layer, metal wirings 12B made of the same first metal layer, a SiN film 13 as a first interlayer insulating film, and a second metal layer 15. , a SiO2 film 16 which is a second interlayer insulating film, and a third metal layer 18 .
  • a lower polyimide film 14 is formed in the formation region of the fuse wiring 12A, and an upper polyimide film 17 is formed so as to cover the upper surfaces of the SiO2 film 16 and the third metal layer 18. As shown in FIG.
  • the semiconductor device 100 has a fuse portion 200, which is a region in which a plurality of fuse wirings 12A are formed, and a wiring portion 300, which is a region in which metal wirings 12B are formed. Between the fuse portion 200 and the wiring portion 300, a capacitor (indicated as CAP in the figure) is formed with the dielectric DL interposed therebetween and having the second metal layer 15 as a lower electrode and the third metal layer 18 as an upper electrode. ing.
  • CAP capacitor
  • FIG. 2 is a cross-sectional view showing an enlarged configuration of the fuse section 200.
  • the fuse portion 200 is composed of a semiconductor substrate 11, a fuse wiring 12A, a SiN film 13, a lower polyimide film 14, a metal portion 15A, an SiO2 film 16 and an upper polyimide film 17.
  • FIG. 1 is a cross-sectional view showing an enlarged configuration of the fuse section 200.
  • the fuse portion 200 is composed of a semiconductor substrate 11, a fuse wiring 12A, a SiN film 13, a lower polyimide film 14, a metal portion 15A, an SiO2 film 16 and an upper polyimide film 17.
  • FIG. 1 is a cross-sectional view showing an enlarged configuration of the fuse section 200.
  • the semiconductor substrate 11 is a Si substrate made of Si (silicon).
  • a groove portion serving as a forming region for the fuse wiring 12A is formed in one main surface (hereinafter referred to as an upper surface) of the semiconductor substrate 11. As shown in FIG.
  • the fuse wiring 12A is composed of a first metal layer (hereinafter referred to as a first metal layer 12) made of Al (aluminum).
  • the SiN film 13 is the first interlayer insulating film provided in the semiconductor device 100 having the MIM structure.
  • the SiN film 13 is formed on the upper surface of the semiconductor substrate 11 in regions other than the trench.
  • the SiN film 13 has an opening (first opening) that exposes the fuse wiring 12A.
  • the lower polyimide film 14 is a polymer insulating film formed on the fuse portion 200 .
  • the lower polyimide film 14 is formed in the trench of the semiconductor substrate 11 so as to embed the plurality of fuse wirings 12A.
  • the metal part 15A is formed so as to cover the lower polyimide film 14 in the fuse part 200 .
  • the metal portion 15A is composed of a second metal layer 15 made of an Al--Cu alloy.
  • the SiO2 film 16 is a second interlayer insulating film provided in the semiconductor device 100 having the MIM structure.
  • the SiO2 film 16 is formed on the upper surface of the lower polyimide film 14 so as to bury the metal portion 15A.
  • the upper polyimide film 17 is formed on the upper surface of the SiO2 film 16 .
  • FIG. 3 is a cross-sectional view showing the configuration of the wiring section 300.
  • the wiring portion 300 is composed of the semiconductor substrate 11, the metal wiring 12B, the SiN film 13, the metal portion 15B, the SiO2 film 16, the upper polyimide film 17 and the third metal layer .
  • the metal wiring 12B is formed at a position separated from the groove on the upper surface of the semiconductor substrate 11 (that is, the region where the fuse wiring 12A is formed).
  • the metal wiring 12B is composed of the first metal layer 12, like the fuse wiring 12A in the fuse section 200. As shown in FIG.
  • the SiN film 13 covers the upper surface of the metal wiring 12B in the wiring section 300 and partially exposes it. In other words, the SiN film 13 has an opening (second opening) that partially exposes the metal wiring 12B.
  • the metal part 15B extends so as to cover the surface of the metal wiring 12B exposed from the opening of the SiN film 13 and the surface of the SiN film 13 around the opening.
  • the metal portion 15B is composed of the second metal layer 15, like the metal portion 15A of the fuse portion 200. As shown in FIG.
  • the metal portion 15B is connected to the lower electrode that constitutes the capacitor CAP shown in FIG.
  • the SiO2 film 16 is formed so as to cover the upper surfaces of the metal portion 15B and the SiN film 13 in the wiring portion 300 . Further, the SiO2 film 16 is formed so that the upper surface of the metal portion 15B is partially exposed in the region outside the wiring portion 300, as shown in FIG.
  • the third metal layer 18 is formed on the top surface of the SiO2 film 16 . As shown in FIG. 1, the third metal layer 18 has a shape extending from the upper surface of the metal portion 15B to the upper surface of the SiO2 film 16 in the region outside the wiring portion 300, and constitutes the capacitor CAP. Connected to the upper electrode.
  • the top surface of the metal wiring 12B made of the first metal layer 12 is in contact with the SiN film 13 or the metal portion 15B and is covered with them. That is, unlike the fuse section 200, the wiring section 300 does not have the lower polyimide film 14 formed thereon.
  • FIG. 4 is a flow chart showing the flow of the manufacturing method.
  • 5A-5D, 6A-6C, and 7A-7C are cross-sectional views of the fuse portion 200 and the wiring portion 300 in the flowchart of FIG. 4, respectively.
  • the semiconductor substrate 11 having grooves at the positions where the fuse portions 200 are to be formed is prepared.
  • the first metal layer 12 is formed on the upper surface of the semiconductor substrate 11 by sputtering (STEP 101).
  • a plurality of fuse wirings 12A are formed in the grooves provided in the regions corresponding to the fuse portions 200, and the metal wirings 12B are formed on the upper surface of the semiconductor substrate 11 in the regions corresponding to the wiring portions 300. It is formed.
  • the SiN film 13 is formed so as to cover the upper surface of the semiconductor substrate 11 and have first openings exposing the plurality of fuse wirings 12A and second openings exposing the metal wirings 12B (STEP 102). Thereby, a wafer having a SiN film 13 as shown in FIG. 5B is formed.
  • a lower polyimide film 14 is formed on the upper surface of the wafer shown in FIG. 5B (STEP 103). As a result, as shown in FIG. 5C, the lower polyimide film 14 is formed over the top surface of the formation region of the fuse portion 200 and the formation region of the wiring portion 300 .
  • the lower polyimide film 14 is removed in the formation region of the wiring portion 300 (STEP 104).
  • the wafer has a plurality of fuse wirings 12A and the lower polyimide film 14 filling the grooves in the formation region of the fuse section 200, and does not have the lower polyimide film 14 in the formation region of the wiring section 300. is formed.
  • a second metal layer 15 is formed on the upper surface of the wafer shown in FIG. 5D (STEP 105).
  • the second metal layer 15 is formed over the upper surfaces of the lower polyimide film 14 and the SiN film 13 in the region where the fuse portion 200 is formed, and the SiN film 13 is formed in the region where the wiring portion 300 is formed.
  • a second metal layer 15 is formed on the top surface.
  • a positive resist 19 is formed on the second metal layer 15 in the formation region of the wiring portion 300, and etching is performed (STEP 106).
  • the wafer after the etching in STEP 106 is subjected to ashing and organic stripping (STEP 107).
  • a wafer is formed in which a portion of the second metal layer 15 is removed in the region where the wiring portion 300 is formed.
  • a SiO2 film 16 is formed on the upper surface of the wafer shown in FIG. 6C (STEP 108). As a result, the SiO2 film 16 is formed on the upper surface of the wafer over the fuse portion 200 and the wiring portion 300, as shown in FIG. 7A.
  • the third metal layer 18 is formed on the upper surface of the SiO2 film 16 in the second region where the wiring portion 300 is formed (STEP 109). As a result, the third metal layer 18 is formed in the wiring portion 300 as shown in FIG. 7B.
  • an upper polyimide film 17 is formed on the upper surface of the wafer shown in FIG. 7B (STEP 110). As a result, as shown in FIG. 7C, a wafer having the upper polyimide film 17 formed over the upper surfaces of the fuse portion 200 and the wiring portion 300 is formed.
  • the semiconductor device 100 is manufactured through the steps described above.
  • the lower polyimide film 14 in the wiring section 300 is removed. Therefore, in the subsequent steps of etching, ashing and organic stripping of the second metal layer 15, the lower polyimide film 14 in the wiring portion 300 does not run out. This will be explained below.
  • FIG. 8 shows a fuse portion 400 and wiring of a semiconductor device of a comparative example having a structure in which the lower polyimide film 14 is formed (that is, not removed) in the wiring portion 300, unlike the semiconductor device 100 of this embodiment.
  • 5 is a cross-sectional view showing the configuration of each part of a part 500; FIG.
  • the lower polyimide film 14 is formed on the upper surface of the semiconductor substrate 11 so as to bury the plurality of fuse wirings 12A made of the first metal layer 12 and the grooves formed in the semiconductor substrate 11. formed.
  • the configuration is similar to that of the semiconductor device 100 of this embodiment.
  • the lower polyimide film 14 is formed between the SiN film 13 and the metal portion 15B (second metal layer 15) and the SiO2 film 16 in the wiring portion 500.
  • 9A to 9C are diagrams schematically showing the first problem that occurs in the semiconductor device of the comparative example.
  • FIG. 9A is a diagram showing the etching process of the second metal layer 15.
  • FIG. 9A In this etching process, over-etching occurs and the lower polyimide film 14 is reduced.
  • FIG. 9B is a diagram showing the steps of ashing and organic stripping after etching.
  • the lower polyimide film 14 is further reduced, and side etching (indicated as SE in the figure) occurs in the portion located directly below the second metal layer 15 .
  • FIG. 9C is a cross-sectional view showing the state of the wiring portion 500 after the above two steps have been performed and the SiO2 film 16 and the third metal layer 18 have been formed.
  • the coverage of the SiO2 film 16 is insufficient due to film thickness loss and side etching occurring in the lower polyimide film 14 .
  • the third metal layer 18 is not partially formed, so-called “discontinuity" occurs.
  • 10A to 10C are diagrams schematically showing the second problem that occurs in the semiconductor device of the comparative example.
  • the wafer is subjected to high temperature processing. At this time, as shown in FIG. 10A, degassing (indicated as DG in the figure) is generated in the lower polyimide film 14 in the wiring portion 500 .
  • stress (indicated as ST in the figure) is generated in the direction from the lower polyimide film 14 toward the lower surface of the second metal layer 15, as shown in FIG. 10B.
  • degassing stress generated in the lower polyimide film 14 causes metal peeling, and as shown in FIG. 10C, part of the second metal layer 15 is peeled off.
  • the semiconductor device 100 of the present embodiment since the lower polyimide film 14 is not formed in the wiring portion 300, the first problem and the second problem that occur in the comparative example do not occur.
  • the fuse portion 200 is provided with the lower polyimide film 14 , the area of the fuse portion 200 in the semiconductor device 100 is extremely small (for example, less than 1%). Problems rarely occur, and even if they do occur, their impact is extremely small.
  • the semiconductor device 100 of this embodiment it is possible to suppress the occurrence of discontinuity and metal peeling that occur in the wiring layer due to the lower layer polyimide film.
  • the present invention is not limited to those shown in the above examples.
  • the first metal layer 12 is made of Al
  • the second metal layer 15 and the third metal layer 18 are made of Al--Cu alloy.
  • the type of metal forming each metal layer is not limited to this.
  • the first interlayer insulating film is composed of the SiN film 13 and the second interlayer insulating film is composed of the SiO2 film has been described as an example.
  • the configuration of each interlayer insulating film is not limited to this.
  • semiconductor device 200 fuse section 300 wiring section 11 semiconductor substrate 12 first metal layer 12A fuse wiring 12B metal wiring 13 SiN film 14 lower polyimide film 15 second metal layers 15A and 15B metal section 16 SiO2 film 17 upper polyimide film 18 third Metal layer 19 positive resist

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

1の主面に溝部が形成された半導体基板と、溝部内に形成された複数のヒューズ配線と、溝部から離隔した位置に配され1の主面に露出する金属配線と、1の主面を覆い複数のヒューズ配線を露出する第1の開口及び金属配線を露出する第2の開口を有する第1の絶縁膜と、第1の開口内で溝部内に複数のヒューズを埋設する高分子絶縁膜と、高分子絶縁膜を覆う第1の金属部と、第2の開口に露出した金属配線の表面及び第2の開口の周縁の第1の絶縁膜の表面を覆うように延在する第2の金属部と、高分子絶縁膜の上面で第1の金属部を埋設し第2の金属部を上面が部分的に露出するように覆う第2の絶縁膜と、第2の絶縁膜から露出した第2の金属部の上面から第2の絶縁膜の上面に至る第3の金属部と、を有する。

Description

半導体装置及び半導体装置の製造方法
 本発明は、半導体装置、特にヒューズ部を有するМIMキャパシタ及びその製造方法に関する。
 半導体キャパシタとして、MIM(Metal Insulator Metal)構造を有する半導体装置が知られている。MIM構造の半導体装置では、複数の金属層が形成され、その間に絶縁層が形成されている(例えば、特許文献1)。
特開2007-208190号公報
 複数の金属層を有するMIM構造の半導体装置では、複数の金属層のうち、基板に近い位置に形成された第1の金属層とその上層に形成された第2の金属層との間にポリイミド膜が形成されている。配線部において第2の金属層のエッチングを行う際、ポリイミド膜の膜べりが生じる。また、エッチング後のアッシング及び有機剥離により、第2の金属層の下部においてポリイミド膜にサイドエッチが発生する。これにより、第2の金属層の上にSiO2膜を形成する際にカバレッジが不足し、その結果第3の金属層のカバレッジも悪くなり、段切れが発生するという問題があった。
 また、SiO2膜を形成する工程では高温処理が行われるため、ポリイミド膜においてデガスが発生し、デガスの応力により第2の金属層の剥離(メタル剥離)が生じるという問題があった。
 本発明は上記問題点に鑑みてなされたものであり、MIM構造の半導体装置において、配線層で生じる段切れ及び金属剥離の発生を抑えることが可能な半導体装置を提供することを目的とする。
 本発明に係る半導体装置は、1の主面に溝部が形成された半導体基板と、前記溝部内に形成された複数のヒューズ配線と、前記1の主面の前記溝部から離隔した位置に配され前記1の主面において露出している金属配線と、前記1の主面を覆うように形成されかつ前記複数のヒューズ配線を露出する第1の開口及び前記金属配線を露出する第2の開口を有する第1の絶縁膜と、前記第1の開口内において、前記溝部内に前記複数のヒューズを埋設するように形成された高分子絶縁膜と、前記高分子絶縁膜を覆うように形成された第1の金属部と、前記第2の開口において露出した前記金属配線の表面及び前記第2の開口の周縁の前記第1の絶縁膜の表面を覆うように延在している第2の金属部と、前記高分子絶縁膜の上面において前記第1の金属部を埋設しかつ前記第2の金属部をその上面が部分的に露出するように覆う第2の絶縁膜と、前記第2の絶縁膜から露出した前記第2の金属部の上面から前記第2の絶縁膜の上面に至る第3の金属部と、を有することを特徴とする。
 本発明に係る半導体装置の製造方法は、1の主面に溝部が形成された半導体基板を準備する第1工程と、前記半導体基板の前記1の主面に第1金属層を形成することにより、前記第1金属層からなる複数のヒューズ配線を前記溝部内に形成するとともに、前記1の主面の前記溝部から離隔した位置において前記1の主面上に前記第1金属層からなる金属配線を形成する第2工程と、前記1の主面を覆いかつ前記複数のヒューズ配線を露出する第1の開口及び前記金属配線を露出する第2の開口を有するように第1の絶縁膜を形成する第3工程と、前記第1の開口内において、前記溝部内に前記複数のヒューズを埋設するように高分子絶縁膜を形成する第4工程と、第2金属層を形成することにより、前記高分子絶縁膜を覆う第1の金属部、及び前記第2の開口において露出した前記金属配線の表面及び前記第2の開口の周縁の前記第1の絶縁膜の表面を覆って延在するように第2の金属部を形成する第5工程と、前記高分子絶縁膜の上面において前記第1金属部を埋設しかつ前記第2金属部をその上面が部分的に露出するように覆う第2の絶縁膜を形成する第6工程と、第3金属層を形成することにより、前記第2の絶縁膜から露出した前記第2の金属部の上面から前記第2の絶縁膜の上面に至る第3の金属部を形成する第7工程と、を含むことを特徴とする。
 本発明の半導体装置によれば、MIM構造の半導体装置において、配線層で生じる段切れ及び金属剥離の発生を抑えることが可能となる。
半導体装置の構成を示す断面図である。 ヒューズ部の構成を示す断面図である。 配線部の構成を示す断面図である。 半導体装置の製造工程を示すフローチャートである。 第1金属層形成工程における半導体装置の断面図である。 SiN形成工程における半導体装置の断面図である。 下層ポリイミド形成工程における半導体装置の断面図である。 下層ポリイミド除去工程における半導体装置の断面図である。 第2金属層形成工程における半導体装置の断面図である。 エッチング工程における半導体装置の断面図である。 エッチング工程後における半導体装置の断面図である。 SiO2膜形成工程における半導体装置の断面図である。 第3金属層形成工程における半導体装置の断面図である。 上層ポリイミド形成工程における半導体装置の断面図である。 比較例の半導体装置のヒューズ部及び配線部の構成を示す断面図である。 比較例の半導体装置で生じる問題点を示す図である。 比較例の半導体装置で生じる問題点を示す図である。 比較例の半導体装置で生じる問題点を示す図である。 比較例の半導体装置で生じる問題点を示す図である。 比較例の半導体装置で生じる問題点を示す図である。 比較例の半導体装置で生じる問題点を示す図である。
 以下に本発明の好適な実施例を詳細に説明する。なお、以下の各実施例における説明及び添付図面においては、実質的に同一または等価な部分には同一の参照符号を付している。
 図1は、本発明の実施例に係る半導体装置100の断面図である。半導体装置100は、複数の金属層と、当該複数の金属層の間に生成された層間絶縁膜と、からなる構造を有するMIM(Metal Insulator Metal)構造の半導体装置である。半導体装置100は、半導体基板11と、第1金属層からなる複数のヒューズ配線12A、同じく第1金属層からなる金属配線12B、第1の層間絶縁膜であるSiN膜13、第2金属層15、第2の層間絶縁膜であるSiO2膜16、及び第3金属層18を有する。また、ヒューズ配線12Aの形成領域には下層ポリイミド膜14が形成され、SiO2膜16及び第3金属層18の上面を覆うように上層ポリイミド膜17が形成されている。
 半導体装置100は、複数のヒューズ配線12Aが形成された領域であるヒューズ部200と、金属配線12Bが形成された領域である配線部300と、を有する。ヒューズ部200と配線部300との間には、誘電体DLを挟んで第2金属層15を下部電極、第3金属層18を上部電極とするキャパシタ(図中、CAPとして示す)が形成されている。
 図2は、ヒューズ部200の構成を拡大して示す断面図である。ヒューズ部200は、半導体基板11、ヒューズ配線12A、SiN膜13、下層ポリイミド膜14、金属部15A、SiO2膜16及び上層ポリイミド膜17から構成されている。
 半導体基板11は、Si(シリコン)からなるSi基板である。ヒューズ部200では、ヒューズ配線12Aの形成領域となる溝部が半導体基板11の1の主面(以下、上面と称する)に形成されている。
 ヒューズ配線12Aは、溝部内に複数形成されている。ヒューズ配線12Aは、Al(アルミニウム)からなる第1金属層(以下の説明では、第1金属層12と称する)から構成されている。
 SiN膜13は、MIM構造を有する半導体装置100に設けられた第1の層間絶縁膜である。ヒューズ部200において、SiN膜13は、溝部以外の領域における半導体基板11の上面に形成されている。換言すると、SiN膜13は、ヒューズ配線12Aを露出する開口部(第1の開口)を有する。
 下層ポリイミド膜14は、ヒューズ部200に形成された高分子絶縁膜である。下層ポリイミド膜14は、半導体基板11の溝部内において複数のヒューズ配線12Aを埋設するように形成されている。
 金属部15Aは、ヒューズ部200において、下層ポリイミド膜14を覆うように形成されている。金属部15Aは、Al-Cu合金からからなる第2金属層15から構成されている。
 SiO2膜16は、MIM構造を有する半導体装置100に設けられた第2の層間絶縁膜である。SiO2膜16は、下層ポリイミド膜14の上面において金属部15Aを埋設するように形成されている。
 上層ポリイミド膜17は、SiO2膜16の上面に形成されている。
 図3は、配線部300の構成を示す断面図である。配線部300は、半導体基板11、金属配線12B、SiN膜13、金属部15B、SiO2膜16、上層ポリイミド膜17及び第3金属層18から構成されている。
 金属配線12Bは、半導体基板11の上面の溝部(すなわち、ヒューズ配線12Aの形成領域)から離隔した位置に形成されている。金属配線12Bは、ヒューズ部200におけるヒューズ配線12Aと同様に、第1金属層12から構成されている。
 SiN膜13は、配線部300において、金属配線12Bの上面を覆うとともにその一部を露出している。換言すると、SiN膜13は、金属配線12Bの一部を露出する開口部(第2の開口)を有する。
 金属部15Bは、SiN膜13の開口部から露出した金属配線12Bの表面及び開口部の周縁のSiN膜13の表面を覆うように延在している。金属部15Bは、ヒューズ部200における金属部15Aと同様に、第2金属層15から構成されている。金属部15Bは、図1に示すキャパシタCAPを構成する下部電極に接続されている。
 SiO2膜16は、配線部300において、金属部15B及びSiN膜13の上面を覆うように形成されている。また、SiO2膜16は、図1に示すように、配線部300の外側の領域において、金属部15Bの上面が部分的に露出するように形成されている。
 第3金属層18は、SiO2膜16の上面に形成されている。第3金属層18は、図1に示すように、配線部300の外側の領域において、金属部15Bの上面からSiO2膜16の上面に至るように延伸する形状を有し、キャパシタCAPを構成する上部電極に接続されている。
 配線部300では、第1金属層12からなる金属配線12Bの上面はSiN膜13または金属部15Bに接しており、これらによって被覆されている。すなわち、配線部300では、ヒューズ部200とは異なり、下層ポリイミド膜14が形成されていない。
 次に、本実施例の半導体装置100の製造方法について説明する。図4は、製造方法の流れを示すフローチャートである。図5A~5D、図6A~6C及び図7A~7Cは、図4のフローチャートにおけるヒューズ部200及び配線部300の各々の断面図である。
 まず、ヒューズ部200の形成位置において溝部を有する半導体基板11を準備する。そして、スパッタにより、半導体基板11の上面に第1金属層12を形成する(STEP101)。これにより、図5Aに示すように、ヒューズ部200に相当する領域に設けられた溝部に複数のヒューズ配線12Aが形成され、配線部300に相当する領域の半導体基板11の上面に金属配線12Bが形成される。
 次に、半導体基板11の上面を覆い且つ複数のヒューズ配線12Aを露出する第1の開口及び金属配線12Bを露出する第2の開口を有するようにSiN膜13を形成する(STEP102)。これにより、図5Bに示すようなSiN膜13を有するウェハが形成される。
 次に、図5Bに示すウェハの上面に、下層ポリイミド膜14を形成する(STEP103)。これにより、図5Cに示すように、ヒューズ部200の形成領域及び配線部300の形成領域の上面に亘って下層ポリイミド膜14が形成される。
 次に、配線部300の形成領域において、下層ポリイミド膜14を除去する(STEP104)。これにより、図5Dに示すように、ヒューズ部200の形成領域において複数のヒューズ配線12A及び溝部を埋設する下層ポリイミド膜14を有し、配線部300の形成領域では下層ポリイミド膜14を有しないウェハが形成される。
 次に、図5Dに示すウェハの上面に第2金属層15を形成する(STEP105)。これにより、図6Aに示すように、ヒューズ部200の形成領域において下層ポリイミド膜14及びSiN膜13の上面に亘って第2金属層15が形成され、配線部300の形成領域においてSiN膜13の上面に第2金属層15が形成される。
 次に、図6Bに示すように、配線部300の形成領域において第2金属層15上にポジレジスト19を形成し、エッチングを行う(STEP106)。
 次に、STEP106のエッチングを実行後のウェハに対し、アッシング及び有機剥離を行う(STEP107)。これにより、図6Cに示すように、配線部300の形成領域において第2金属層15の一部が除去されたウェハが形成される。
 次に、図6Cに示すウェハの上面に、SiO2膜16を形成する(STEP108)。これにより、図7Aに示すように、ヒューズ部200及び配線部300に亘ってウェハの上面にSiO2膜16が形成される。
 次に、配線部300の形成領域である第2領域において、SiO2膜16の上面に第3金属層18を形成する(STEP109)。これにより、図7Bに示すように、配線部300において第3金属層18が形成される。
 次に、図7Bに示すウェハの上面に、上層ポリイミド膜17を形成する(STEP110)。これにより、図7Cに示すように、ヒューズ部200及び配線部300の上面に亘って上層ポリイミド膜17が形成されたウェハが形成される。
 以上のような工程を経て半導体装置100が製造される。
 本実施例の半導体装置100では、SiN膜13上に下層ポリイミド膜14を形成した後、配線部300における下層ポリイミド膜14を除去している。このため、その後の第2金属層15のエッチング、アッシング及び有機剥離の工程において、配線部300における下層ポリイミド膜14の膜べりが生じない。これについて、以下説明する。
 図8は、本実施例の半導体装置100とは異なり、配線部300に下層ポリイミド膜14が形成されている(すなわち、除去されていない)構造を有する比較例の半導体装置のヒューズ部400及び配線部500の各々の構成を示す断面図である。
 比較例の半導体装置では、ヒューズ部400において、第1金属層12からなる複数のヒューズ配線12A及び半導体基板11に形成された溝部を埋設するように、半導体基板11の上面に下層ポリイミド膜14が形成されている。この点については、本実施例の半導体装置100と同様の構成を有する。
 一方、比較例の半導体装置では、配線部500において、SiN膜13と金属部15B(第2金属層15)及びSiO2膜16との間に、下層ポリイミド膜14が形成されている。
 図9A~9Cは、比較例の半導体装置において発生する第1の問題点を模式的に示す図である。
 図9Aは、第2金属層15のエッチング工程を示す図である。このエッチング工程において、オーバーエッチが生じ、下層ポリイミド膜14の膜べりが生じる。
 図9Bは、エッチング後のアッシング及び有機剥離の工程を示す図である。当該工程において、下層ポリイミド膜14がさらに膜べりし、第2金属層15の直下に位置する部分において、サイドエッチ(図中、SEとして示す)が生じる。
 図9Cは、上記2工程を実行し、さらにSiO2膜16及び第3金属層18の形成を行った後の配線部500の状態を示す断面図である。下層ポリイミド膜14に生じた膜べり及びサイドエッチにより、SiO2膜16のカバレッジが不足する。その結果、第3金属層18もが部分的に形成されない、いわゆる「段切れ」が発生してしまう。
 図10A~10Cは、比較例の半導体装置において発生する第2の問題点を模式的に示す図である。
 SiO2膜16の形成工程では、ウェハに対し高温処理が行われる。その際、図10Aに示すように、配線部500において下層ポリイミド膜14において、デガス(図中、DGとして示す)が発生する。
 下層ポリイミド膜14で発生したデガスが凝集することにより、図10Bに示すように、下層ポリイミド膜14から第2金属層15の下面に向かう方向に応力(図中、STとして示す)が発生する。
 その結果、下層ポリイミド膜14で発生したデガスの応力によってメタル剥離が発生し、図10Cに示すように、第2金属層15の一部が剥離してしまう。
 これに対し、本実施例の半導体装置100では、配線部300において下層ポリイミド膜14が形成されていないため、比較例で発生する第1の問題点及び第2の問題点が生じない。
 なお、ヒューズ部200には下層ポリイミド膜14が設けられているが、半導体装置100に占めるヒューズ部200の面積は極めて小さい(例えば、1%未満である)ため、下層ポリイミド膜14に起因する上記問題点はほとんど発生せず、また発生したとしてもその影響は極めて小さい。
 したがって、本実施例の半導体装置100によれば、下層ポリイミド膜に起因して配線層で生じる段切れ及び金属剥離の発生を抑えることが可能となる。
 なお、本発明は上記実施例で示したものに限られない。例えば、上記実施例では、第1金属層12がAlから構成され、第2金属層15及び第3金属層18がAl-Cu合金から構成されている場合を例として説明した。しかし、各金属層を構成する金属の種類はこれに限られない。
 また、上記実施例では、第1の層間絶縁膜がSiN膜13により構成され、第2の層間絶縁膜がSiO2膜により構成されている場合を例として説明した。しかし、各層間絶縁膜の構成はこれに限定されない。
100 半導体装置
200 ヒューズ部
300 配線部
11 半導体基板
12 第1金属層
12A ヒューズ配線
12B 金属配線
13 SiN膜
14 下層ポリイミド膜
15 第2金属層
15A,15B 金属部
16 SiO2膜
17 上層ポリイミド膜
18 第3金属層
19 ポジレジスト

Claims (6)

  1.  1の主面に溝部が形成された半導体基板と、
     前記溝部内に形成された複数のヒューズ配線と、
     前記1の主面の前記溝部から離隔した位置に配され前記1の主面において露出している金属配線と、
     前記1の主面を覆うように形成されかつ前記複数のヒューズ配線を露出する第1の開口及び前記金属配線を露出する第2の開口を有する第1の絶縁膜と、
     前記第1の開口内において、前記溝部内に前記複数のヒューズ配線を埋設するように形成された高分子絶縁膜と、
     前記高分子絶縁膜を覆うように形成された第1の金属部と、
     前記第2の開口において露出した前記金属配線の表面及び前記第2の開口の周縁の前記第1の絶縁膜の表面を覆うように延在している第2の金属部と、
     前記高分子絶縁膜の上面において前記第1の金属部を埋設しかつ前記第2の金属部をその上面が部分的に露出するように覆う第2の絶縁膜と、
     前記第2の絶縁膜から露出した前記第2の金属部の上面から前記第2の絶縁膜の上面に至る第3の金属部と、
     を有することを特徴とする半導体装置。
  2.  前記高分子絶縁膜は、ポリイミド膜であることを特徴とする請求項1に記載の半導体装置。
  3.  前記第1の絶縁膜及び前記第2の絶縁膜は、前記高分子絶縁膜よりも薄い膜厚を有する酸化膜または窒化膜であることを特徴とする請求項1又は2に記載の半導体装置。
  4.  前記第3の金属部が前記第1の開口に向かって延在しており、前記第3の金属部、前記第3の金属部の下に形成された誘電体部及び前記誘電体部の下方において前記第1の絶縁膜の表面に形成された電極層によってキャパシタが形成されていることを特徴とする請求項1乃至3のいずれか1に記載の半導体装置。
  5.  1の主面に溝部が形成された半導体基板を準備する第1工程と、
     前記半導体基板の前記1の主面に第1金属層を形成することにより、前記第1金属層からなる複数のヒューズ配線を前記溝部内に形成するとともに、前記1の主面の前記溝部から離隔した位置において前記1の主面上に前記第1金属層からなる金属配線を形成する第2工程と、
     前記1の主面を覆いかつ前記複数のヒューズ配線を露出する第1の開口及び前記金属配線を露出する第2の開口を有するように第1の絶縁膜を形成する第3工程と、
     前記第1の開口内において、前記溝部内に前記複数のヒューズ配線を埋設するように高分子絶縁膜を形成する第4工程と、
     第2金属層を形成することにより、前記高分子絶縁膜を覆う第1の金属部、及び前記第2の開口において露出した前記金属配線の表面及び前記第2の開口の周縁の前記第1の絶縁膜の表面を覆って延在するように第2の金属部を形成する第5工程と、
     前記高分子絶縁膜の上面において前記第1金属部を埋設しかつ前記第2金属部をその上面が部分的に露出するように覆う第2の絶縁膜を形成する第6工程と、
     第3金属層を形成することにより、前記第2の絶縁膜から露出した前記第2の金属部の上面から前記第2の絶縁膜の上面に至る第3の金属部を形成する第7工程と、
     を含むことを特徴とする半導体装置の製造方法。
  6.  前記第4工程は、
     前記溝部の上方及び前記第1の絶縁膜の上方に亘って前記高分子絶縁膜を形成する工程と、
     前記溝部の上方以外の領域における前記高分子絶縁膜を除去する工程と、
     を含むことを特徴とする請求項5に記載の半導体装置の製造方法。
PCT/JP2023/007392 2022-02-28 2023-02-28 半導体装置及び半導体装置の製造方法 WO2023163226A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2022-029045 2022-02-28
JP2022029045 2022-02-28

Publications (1)

Publication Number Publication Date
WO2023163226A1 true WO2023163226A1 (ja) 2023-08-31

Family

ID=87766304

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2023/007392 WO2023163226A1 (ja) 2022-02-28 2023-02-28 半導体装置及び半導体装置の製造方法

Country Status (1)

Country Link
WO (1) WO2023163226A1 (ja)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004022579A (ja) * 2002-06-12 2004-01-22 Toshiba Corp 半導体装置及びその製造方法
JP2004281966A (ja) * 2003-03-19 2004-10-07 Ricoh Co Ltd 半導体装置及び半導体装置の製造方法
US20060017153A1 (en) * 2004-07-22 2006-01-26 Samsung Electronics Co., Ltd. Interconnections of semiconductor device and method of forming the same
JP2007208190A (ja) * 2006-02-06 2007-08-16 Renesas Technology Corp 半導体装置
JP2007299939A (ja) * 2006-04-28 2007-11-15 Renesas Technology Corp 半導体装置
JP2011210938A (ja) * 2010-03-30 2011-10-20 Casio Computer Co Ltd 半導体装置及びその製造方法
JP2011222963A (ja) * 2010-01-15 2011-11-04 Rohm Co Ltd 半導体装置およびその製造方法
JP2013157468A (ja) * 2012-01-30 2013-08-15 Asahi Kasei Electronics Co Ltd 半導体装置の製造方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004022579A (ja) * 2002-06-12 2004-01-22 Toshiba Corp 半導体装置及びその製造方法
JP2004281966A (ja) * 2003-03-19 2004-10-07 Ricoh Co Ltd 半導体装置及び半導体装置の製造方法
US20060017153A1 (en) * 2004-07-22 2006-01-26 Samsung Electronics Co., Ltd. Interconnections of semiconductor device and method of forming the same
JP2007208190A (ja) * 2006-02-06 2007-08-16 Renesas Technology Corp 半導体装置
JP2007299939A (ja) * 2006-04-28 2007-11-15 Renesas Technology Corp 半導体装置
JP2011222963A (ja) * 2010-01-15 2011-11-04 Rohm Co Ltd 半導体装置およびその製造方法
JP2011210938A (ja) * 2010-03-30 2011-10-20 Casio Computer Co Ltd 半導体装置及びその製造方法
JP2013157468A (ja) * 2012-01-30 2013-08-15 Asahi Kasei Electronics Co Ltd 半導体装置の製造方法

Similar Documents

Publication Publication Date Title
KR100479406B1 (ko) 반도체 장치
KR100917455B1 (ko) 반도체 장치 및 그 제조 방법
JP4250006B2 (ja) 半導体装置及びその製造方法
JP4401874B2 (ja) 半導体装置
JP4699172B2 (ja) 半導体装置
KR100436674B1 (ko) 반도체 장치 및 그 제조 방법
JP5220361B2 (ja) 半導体ウエハおよび半導体装置の製造方法
JP3566203B2 (ja) 半導体装置及びその製造方法
US20140035139A1 (en) Semiconductor device and method of manufacturing the same
KR100691051B1 (ko) 반도체 디바이스 및 본드 패드 형성 프로세스
WO2023163226A1 (ja) 半導体装置及び半導体装置の製造方法
US9059110B2 (en) Reduction of fluorine contamination of bond pads of semiconductor devices
TWI717173B (zh) 記憶體裝置及其製造方法
US6596622B2 (en) Semiconductor device having a multi-layer pad and manufacturing method thereof
JP2009088002A (ja) 半導体装置及びその製造方法
US8648442B2 (en) Semiconductor device and method of manufacturing the same
KR100392743B1 (ko) 반도체 장치 및 그 제조 방법
KR100852844B1 (ko) 반도체 장치 및 그 제조 방법
US20020180047A1 (en) Method of fabricating a semiconductor device
JP2006203025A (ja) 半導体装置及びその製造方法
JP2008066450A (ja) 半導体装置
JP5582879B2 (ja) 半導体装置及びその製造方法
KR100352304B1 (ko) 반도체 장치 및 그 제조 방법
US20070298547A1 (en) Semiconductor device having a composite passivation layer and method of manufacturing the same
KR0169761B1 (ko) 반도체 소자의 금속배선 형성방법

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 23760224

Country of ref document: EP

Kind code of ref document: A1