WO2022086018A1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
WO2022086018A1
WO2022086018A1 PCT/KR2021/014016 KR2021014016W WO2022086018A1 WO 2022086018 A1 WO2022086018 A1 WO 2022086018A1 KR 2021014016 W KR2021014016 W KR 2021014016W WO 2022086018 A1 WO2022086018 A1 WO 2022086018A1
Authority
WO
WIPO (PCT)
Prior art keywords
light emitting
electrode
disposed
area
layer
Prior art date
Application number
PCT/KR2021/014016
Other languages
English (en)
French (fr)
Inventor
박도영
이성진
김경배
이지혜
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to CN202180070913.9A priority Critical patent/CN116457940A/zh
Priority to EP21883089.1A priority patent/EP4235778A1/en
Publication of WO2022086018A1 publication Critical patent/WO2022086018A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Definitions

  • the present invention relates to a display device.
  • An object of the present invention is to provide a display device capable of improving light output efficiency and minimizing short circuit defects and/or foreign matter defects.
  • a display device provides a plurality of pixels including a first area and a second area, a first electrode and a second electrode disposed in the first area, and the first area in the first area.
  • a plurality of light emitting devices provided between the first electrode and the second electrode, a first insulating layer disposed on the first region and the second region, and a second insulating layer disposed on the first insulating layer;
  • the first insulating layer includes at least one first opening disposed in the second region
  • the second insulating layer includes at least one second opening overlapping the first opening
  • a width of the first opening in the first direction is greater than a width of the second opening in the first direction.
  • It may further include a bank surrounding the first area and the second area.
  • the first region may include a first emission region and a second emission region, and the second region may be disposed between the first emission region and the second emission region.
  • the second area may be a non-emission area.
  • At least one ineffective light emitting device provided in the second region may be further included.
  • the light emitting devices may be effective light sources, and the ineffective light emitting devices may be ineffective light sources.
  • the second insulating layer may at least partially cover the ineffective light emitting device.
  • the ineffective light emitting device may be disposed in the first opening.
  • a display device includes a first light-emitting area, a second light-emitting area, a non-emission area disposed between the first light-emitting area and the second light-emitting area, and the first light-emitting area.
  • a first electrode and a second electrode are disposed, a plurality of first light emitting elements provided between the first electrode and the second electrode, a third electrode and a fourth electrode disposed in the second light emitting region, and the third electrode and a plurality of second light emitting elements provided between the fourth electrode, at least one electrode of the first electrode and the second electrode, and at least one electrode of the third electrode and the fourth electrode electrically connected one contact electrode, and an insulating layer disposed on the first light emitting region, the second light emitting region, and the non-emissive region, wherein the insulating layer comprises at least one opening region disposed in the non-emissive region may include
  • the opening region may include a first opening region disposed between the first electrode and the third electrode, and a second opening region disposed between the second electrode and the fourth electrode.
  • a width of the first opening region in the first direction may be greater than a width of the second opening region in the first direction.
  • the first light emitting devices and the second light emitting devices may be connected in series with each other.
  • the insulating layer may include a first insulating layer and a second insulating layer disposed on the first insulating layer.
  • the first insulating layer may include a first opening overlapping the opening region, and the second insulating layer may include a second opening overlapping the first opening.
  • a width of the first opening in the first direction may be greater than a width of the second opening in the first direction.
  • the first light emitting device and the second light emitting device may be effective light sources, and the ineffective light emitting device may be an ineffective light source.
  • the second insulating layer may at least partially cover the ineffective light emitting device.
  • the ineffective light emitting device may be disposed in the first opening.
  • a bank may further include a bank surrounding the first light emitting area, the second light emitting area, and the non-emissive area.
  • the light exit area of the pixel may be secured by maximizing the bank opening area of the pixel.
  • the ineffective light emitting device may be disposed in the opening of the first insulating layer and fixed by the second insulating layer. Accordingly, it is possible to prevent the ineffective light emitting devices from being separated from a subsequent process and causing a short circuit and/or a foreign material defect.
  • FIG. 1 and 2 are perspective and cross-sectional views illustrating a light emitting device according to an exemplary embodiment.
  • 3 and 4 are cross-sectional views illustrating light emitting devices according to another exemplary embodiment.
  • FIG. 5 and 6 are perspective and cross-sectional views illustrating a light emitting device according to another exemplary embodiment.
  • FIG. 7 is a plan view illustrating a display device according to an exemplary embodiment.
  • FIG. 8 is a circuit diagram illustrating a pixel according to an exemplary embodiment.
  • FIG. 9 is a plan view illustrating a pixel according to an exemplary embodiment.
  • 10 and 11 are cross-sectional views taken along line I-I' of FIG. 9 .
  • FIG. 12 is a cross-sectional view taken along the line II-II' of FIG. 9 .
  • FIG. 13 is a plan view illustrating a pixel according to another exemplary embodiment.
  • FIG. 14 is a cross-sectional view taken along line III-III' of FIG. 13 .
  • FIG. 15 is a cross-sectional view of a display device according to another exemplary embodiment.
  • 16 is a cross-sectional view of a display device according to another exemplary embodiment.
  • 17 is a cross-sectional view of a display device according to another exemplary embodiment.
  • connection may refer to a physical and/or electrical connection or connection inclusively. It may also refer generically to a direct or indirect connection or connection and an integral or non-integral connection or connection.
  • FIG. 1 and 2 are perspective and cross-sectional views illustrating a light emitting device according to an exemplary embodiment.
  • 3 and 4 are cross-sectional views illustrating light emitting devices according to another exemplary embodiment.
  • 1 to 4 illustrate a rod-shaped light emitting device LD having a cylindrical shape, the type and/or shape of the light emitting device LD is not limited thereto.
  • the light emitting device LD is interposed between the first semiconductor layer 11 and the second semiconductor layer 13 , and the first and second semiconductor layers 11 and 13 .
  • An active layer 12 may be included.
  • the light emitting device LD may include a first semiconductor layer 11 , an active layer 12 , and sequentially stacked along the length (L) direction. and a second semiconductor layer 13 .
  • the light emitting device LD may be provided in the shape of a rod extending in one direction.
  • the light emitting device LD may have a first end EP1 and a second end EP2 .
  • One of the first and second semiconductor layers 11 and 13 may be disposed on the first end EP1 of the light emitting device LD.
  • the other one of the first and second semiconductor layers 11 and 13 may be disposed at the second end EP2 of the light emitting device LD.
  • the light emitting device LD may be a rod-shaped light emitting device (also referred to as a “bar light emitting diode”) manufactured in a rod shape through an etching method or the like.
  • the term "bar-shaped” refers to a rod-like shape elongated in the length L direction (ie, an aspect ratio greater than 1), or a bar-like shape, such as a circular column or a polygonal column. shape), and the shape of the cross-section is not particularly limited.
  • a length L of the light emitting device LD may be greater than a diameter D (or a width of a cross-section) thereof.
  • the light emitting device LD may have a size as small as a nanoscale to a micrometer scale.
  • each of the light emitting devices LD may have a diameter D (or width) and/or a length L in a nano-scale to micro-scale range.
  • the size of the light emitting device LD is not limited thereto, and the size of the light emitting device LD may vary depending on design conditions of various devices using a light emitting device using the light emitting device LD as a light source, for example, a display device. It can be variously changed.
  • the first semiconductor layer 11 may be a semiconductor layer of the first conductivity type.
  • the first semiconductor layer 11 may include an N-type semiconductor layer.
  • the first semiconductor layer 11 includes any one semiconductor material of InAlGaN, GaN, AlGaN, InGaN, AlN, and InN, and is an N-type semiconductor doped with a first conductivity type dopant such as Si, Ge, Sn, etc. layers may be included.
  • the material constituting the first semiconductor layer 11 is not limited thereto, and in addition to this, the first semiconductor layer 11 may be formed of various materials.
  • the active layer 12 is disposed on the first semiconductor layer 11 and may be formed in a single-quantum well or multi-quantum well structure.
  • the position of the active layer 12 may be variously changed according to the type of the light emitting device LD.
  • the active layer 12 may emit light having a wavelength of 400 nm to 900 nm, and may have a double hetero-structure.
  • a clad layer (not shown) doped with a conductive dopant may be formed on the upper and/or lower portions of the active layer 12 .
  • the clad layer may be formed of an AlGaN layer or an InAlGaN layer.
  • a material such as AlGaN or AlInGaN may be used to form the active layer 12 , and in addition to this, various materials may constitute the active layer 12 .
  • the second semiconductor layer 13 is disposed on the active layer 12 , and may include a semiconductor layer of a different type from that of the first semiconductor layer 11 .
  • the second semiconductor layer 13 may include a P-type semiconductor layer.
  • the second semiconductor layer 13 includes at least one semiconductor material of InAlGaN, GaN, AlGaN, InGaN, AlN, and InN, and may include a P-type semiconductor layer doped with a second conductivity type dopant such as Mg. can
  • the material constituting the second semiconductor layer 13 is not limited thereto, and in addition to this, various materials may form the second semiconductor layer 13 .
  • the first semiconductor layer 11 and the second semiconductor layer 13 may have different lengths (or thicknesses) in the length L direction of the light emitting device LD.
  • the first semiconductor layer 11 may have a longer length (or a thicker thickness) than the second semiconductor layer 13 in the length L direction of the light emitting device LD.
  • the active layer 12 of the light emitting device LD may be located closer to the first end EP1 than to the second end EP2 .
  • the light emitting device LD When a voltage equal to or greater than the threshold voltage is applied to both ends of the light emitting device LD, the light emitting device LD emits light while electron-hole pairs are combined in the active layer 12 .
  • the light emitting device LD can be used as a light source of various light emitting devices including pixels of a display device.
  • the light emitting device LD may further include an insulating layer INF provided on a surface thereof.
  • the insulating layer INF may be formed on the surface of the light emitting device LD to surround at least the outer peripheral surface of the active layer 12 , and may further surround one region of the first and second semiconductor layers 11 and 13 . there is.
  • the insulating layer INF may expose both ends of the light emitting device LD having different polarities.
  • the insulating layer INF may include one end of each of the first and second semiconductor layers 11 and 13 positioned at both ends of the light emitting device LD in the longitudinal direction, for example, two planes of a cylinder (ie, the upper surface and the lower surface) can be exposed without being covered.
  • the insulating layer INF may expose both ends of the light emitting device LD having different polarities and side portions of the semiconductor layers 11 and 13 adjacent to both ends.
  • the insulating layer INF may include a single layer or multiple layers (eg, an insulating material of at least one of silicon oxide (SiOx), silicon nitride (SiNx), aluminum oxide (AlOx), and titanium oxide (TiOx).
  • it may be composed of a double layer composed of aluminum oxide (AlOx) and silicon oxide (SiOx), but is not necessarily limited thereto.
  • the insulating layer INF may be omitted.
  • the insulating layer INF is provided to cover the surface of the light emitting device LD, particularly the outer peripheral surface of the active layer 12 , it is possible to prevent the active layer 12 from being short-circuited with a first pixel electrode or a second pixel electrode, which will be described later. there is. Accordingly, electrical stability of the light emitting device LD may be secured.
  • the insulating layer INF is provided on the surface of the light emitting device LD, surface defects of the light emitting device LD may be minimized to improve lifespan and efficiency.
  • the plurality of light emitting devices LD are disposed close to each other, it is possible to prevent an unwanted short circuit between the light emitting devices LD.
  • the light emitting device LD may further include additional components in addition to the first semiconductor layer 11 , the active layer 12 , the second semiconductor layer 13 , and/or the insulating film INF surrounding them.
  • the light emitting device LD may include one or more phosphor layers, active layers, semiconductor layers and/or one or more phosphor layers disposed on one end side of the first semiconductor layer 11 , the active layer 12 and/or the second semiconductor layer 13 .
  • An electrode layer may be additionally included.
  • the light emitting device LD may further include an electrode layer 14 disposed on one end side of the second semiconductor layer 13 as shown in FIG. 3 .
  • the electrode layer 14 may be positioned at the first end EP1 of the light emitting device LD.
  • the light emitting device LD may further include another electrode layer 15 disposed on one end of the first semiconductor layer 11 .
  • electrode layers 14 and 15 may be respectively disposed on the first and second ends EP1 and EP2 of the light emitting device LD.
  • the electrode layers 14 and 15 may be ohmic contact electrodes, but are not limited thereto.
  • the electrode layers 14 and 15 may be Schottky contact electrodes.
  • the electrode layers 14 and 15 may include a metal or a metal oxide.
  • the electrode layers 14 and 15 are formed by using chromium (Cr), titanium (Ti), aluminum (Al), gold (Au), nickel (Ni), oxides or alloys thereof, ITO, etc. alone or by mixing them.
  • each of the electrode layers 14 and 15 may be the same as or different from each other.
  • the electrode layers 14 , 15 may be substantially transparent or translucent. Accordingly, light generated from the light emitting device LD may pass through the electrode layers 14 and 15 to be emitted to the outside of the light emitting device LD. In another embodiment, when light generated by the light emitting device LD is emitted to the outside of the light emitting device LD through regions excluding both ends of the light emitting device LD without passing through the electrode layers 14 and 15
  • the electrode layers 14 and 15 may include an opaque metal.
  • FIG. 5 and 6 are perspective and cross-sectional views illustrating a light emitting device according to another exemplary embodiment.
  • a light emitting device having a core-shell structure is illustrated as a light emitting device LD having a structure different from that of the light emitting devices LD shown in FIGS. 1 to 4 . That is, the type, structure, and/or shape of the light emitting device LD may be variously changed.
  • the same reference numerals are given to components similar to or identical to those of the embodiments of FIGS. 1 to 4 (eg, components corresponding to each other), and detailed description thereof will be omitted. do.
  • the light emitting device LD includes a first semiconductor layer 11 and a second semiconductor layer 13 , and an active layer interposed between the first and second semiconductor layers 11 and 13 . (12) is included.
  • the first semiconductor layer 11 is disposed in a central region of the light emitting device LD, and the active layer 12 surrounds at least one region of the first semiconductor layer 11 .
  • the second semiconductor layer 13 may be disposed on the surface of the active layer 12 to surround at least one region of the active layer 12 .
  • the light emitting device LD may further include an electrode layer 14 surrounding at least one region of the second semiconductor layer 13 , and/or an insulating layer INF disposed on an outermost surface of the light emitting device LD.
  • the light emitting device LD includes an electrode layer 14 disposed on a surface of the second semiconductor layer 13 to surround at least one region of the second semiconductor layer 13 , and at least one region of the electrode layer 14 .
  • An insulating layer INF disposed on the surface of the electrode layer 14 to surround the electrode layer 14 may be further included.
  • the insulating layer INF may be provided on the surface of the light emitting device LD to cover a portion of the outer circumferential surface of the first semiconductor layer 11 and the outer circumferential surface of the electrode layer 14 .
  • the insulating layer INF is first formed to cover the entire outer circumferential surface of the electrode layer 14 included in the light emitting device LD, and then the electrode layer ( 14) may be partially removed to expose one area.
  • the insulating layer INF may include a transparent insulating material.
  • the light emitting device LD may be a light emitting device having a core-shell structure (also referred to as a “core-shell light emitting diode”) manufactured through a growth method or the like.
  • the light emitting device LD may include a first semiconductor layer 11 , an active layer 12 , a second semiconductor layer 13 , an electrode layer 14 , and an insulating layer INF sequentially arranged in an outer direction from the center. It may have a core-shell structure comprising Meanwhile, at least one of the electrode layer 14 and the insulating layer INF of the light emitting device LD may be omitted according to exemplary embodiments.
  • the light emitting device LD may have a polygonal pyramid shape extending in any one direction.
  • at least one region of the light emitting device LD may have a hexagonal pyramid shape.
  • the shape of the light emitting device LD may be variously changed according to embodiments.
  • the light emitting device LD may have a first end EP1 and a second end EP2 along the length L direction.
  • the first and second semiconductor layers 11 and 13 or an electrode layer surrounding any one of the first and second semiconductor layers 11 and 13 ) at the first end EP1 of the light emitting device LD one of the first and second semiconductor layers 11 and 13 (or the first and second semiconductor layers 11 and 13) is disposed on the second end EP2 of the light emitting device LD an electrode layer that surrounds the other one of them) may be disposed.
  • the light emitting device LD has a core-shell structure in which the first end EP1 protrudes in a polygonal pyramid shape (eg, a hexagonal pyramid shape), for example, the light emitting device LD. may have a shape in which a hexagonal pyramid and a hexagonal pole are combined.
  • the light emitting device LD may be a light emitting diode having a small size, and may have a size as small as a nano scale to a micro scale.
  • the light emitting device LD may have a width W and/or a length L in a nano-scale or micro-scale range, but is not limited thereto. That is, the size and shape of the light emitting device LD may be variously changed according to design conditions of various devices using the light emitting device LD as a light source, for example, a display device.
  • both end portions of the first semiconductor layer 11 may have a protruding shape along the length L direction of the light emitting device LD.
  • the protruding shapes of both ends of the first semiconductor layer 11 may be different from each other.
  • one end disposed on the upper side among both ends of the first semiconductor layer 11 may have a cone shape (eg, a hexagonal pyramid shape) in contact with one vertex as the width becomes narrower toward the top.
  • the other end disposed on the lower side of both ends of the first semiconductor layer 11 may have a polygonal prism shape (eg, a hexagonal prism shape) having a constant width, but is not limited thereto.
  • the first semiconductor layer 11 may have a cross-section such as a polygonal shape or a step shape in which the width is gradually narrowed toward the bottom. That is, the shape of both ends of the first semiconductor layer 11 may be variously changed according to embodiments.
  • the first semiconductor layer 11 may be positioned at a core, ie, a center (or a central region) of the light emitting device LD.
  • the light emitting device LD may be provided in a shape corresponding to the shape of the first semiconductor layer 11 .
  • the first semiconductor layer 11 has a hexagonal pyramid shape at one end of the upper side
  • the light emitting device LD has a hexagonal pyramid shape at one end (eg, the first end EP1 ) of the upper side can
  • the active layer 12 may be provided and/or formed in a shape surrounding the outer circumferential surface of the first semiconductor layer 11 .
  • the active layer 12 is provided in a form surrounding the remaining region except for one end (eg, one lower end) of the first semiconductor layer 11 in the length L direction of the light emitting device LD. and/or formed.
  • the second semiconductor layer 13 is provided and/or formed to surround the outer circumferential surface of the active layer 12 , and may include a semiconductor layer of a different type from that of the first semiconductor layer 11 .
  • the second semiconductor layer 13 may include a P-type semiconductor layer.
  • the light emitting device LD may further include an electrode layer 14 surrounding an outer circumferential surface of the second semiconductor layer 13 .
  • the electrode layer 14 may be an ohmic contact electrode or a Schottky contact electrode electrically connected to the second semiconductor layer 13 , but is not limited thereto.
  • the light emitting device including the above-described light emitting device LD may be used in various types of devices requiring a light source, including a display device.
  • a plurality of light emitting devices LD may be disposed in each pixel of the display panel, and the light emitting devices LD may be used as a light source of each pixel.
  • the field of application of the light emitting device LD is not limited to the above-described example.
  • the light emitting device LD may be used in other types of devices that require a light source, such as a lighting device.
  • each pixel includes at least one rod-shaped light emitting device LD or at least one light emitting device LD having a core-shell structure, or a combination of the rod-shaped light emitting device LD and the core-shell structure.
  • the light emitting device LD may be included in a complex manner.
  • each pixel may include a light emitting device having a different type and/or shape from that of the rod-shaped light emitting device LD or the core-shell structured light emitting device LD.
  • FIG. 7 is a plan view illustrating a display device according to an exemplary embodiment.
  • each pixel unit PXU of the display panel PNL and each pixel constituting the same may include at least one light emitting device LD.
  • the structure of the display panel PNL is briefly illustrated with the display area DA as the center.
  • at least one driving circuit unit eg, at least one of a scan driver and a data driver
  • wires, and/or pads may be further disposed on the display panel PNL.
  • the display panel PNL may include a substrate SUB and a pixel unit PXU disposed on the substrate SUB.
  • the pixel unit PXU may include first pixels PXL1 , second pixels PXL2 , and/or third pixels PXL3 .
  • first pixels PXL1 , second pixels PXL2 , and/or third pixels PXL3 are arbitrarily referred to, or when two or more types of pixels are generically referred to, “pixel PXL” )” or "pixels (PXL)".
  • the substrate SUB constitutes the base member of the display panel PNL, and may be a rigid or flexible substrate or film.
  • the substrate SUB may be a rigid substrate made of glass or tempered glass, a flexible substrate (or thin film) made of plastic or metal, or at least one insulating layer.
  • the material and/or physical properties of the substrate SUB are not particularly limited.
  • the substrate SUB may be substantially transparent.
  • the term “substantially transparent” may mean that light can be transmitted with a predetermined transmittance or higher.
  • the substrate SUB may be translucent or opaque.
  • the substrate SUB may include a reflective material according to an embodiment.
  • the display panel PNL and the substrate SUB for forming the same may include a display area DA for displaying an image and a non-display area NDA excluding the display area DA.
  • Pixels PXL may be disposed in the display area DA.
  • Various wires, pads, and/or built-in circuits electrically connected to the pixels PXL of the display area NDA may be disposed in the non-display area NDA.
  • the pixels PXL may be regularly arranged according to a stripe or PENTILE TM arrangement structure. However, the arrangement structure of the pixels PXL is not limited thereto, and the pixels PXL may be arranged in the display area DA in various structures and/or methods.
  • two or more types of pixels PXL emitting light of different colors may be disposed in the display area DA.
  • first pixels PXL1 emitting light of a first color second pixels PXL2 emitting light of a second color, and light of a third color are provided in the display area DA.
  • Third pixels PXL3 may be arranged. At least one of the first pixel PXL1 , the second pixel PXL2 , and the third pixel PXL3 disposed adjacent to each other may constitute one pixel unit PXU capable of emitting light of various colors. .
  • each of the first pixel PXL1 , the second pixel PXL2 , and the third pixel PXL3 may be a sub-pixel emitting light of a predetermined color.
  • the first pixel PXL1 may be a red pixel emitting red light
  • the second pixel PXL2 may be a green pixel emitting green light
  • the third pixel PXL3 may be It may be a blue pixel emitting blue light, but is not limited thereto.
  • the first pixel PXL1 , the second pixel PXL2 , and the third pixel PXL3 use the light emitting device of the first color, the light emitting device of the second color, and the light emitting device of the third color as light sources, respectively.
  • light of the first color, the second color, and the third color may be emitted, respectively.
  • the first pixel PXL1 , the second pixel PXL2 , and the third pixel PXL3 include light emitting devices emitting light of the same color, but different light emitting devices disposed on the respective light emitting devices
  • a color conversion layer and/or a color filter of a color By including a color conversion layer and/or a color filter of a color, light of the first color, the second color, and the third color may be emitted, respectively.
  • the color, type, and/or number of the pixels PXL constituting each pixel unit PXU is not particularly limited. For example, the color of light emitted by each pixel PXL may be variously changed.
  • the pixel PXL may include at least one light source driven by a predetermined control signal (eg, a scan signal and a data signal) and/or a predetermined power (eg, a first power and a second power).
  • the light source is at least one light emitting device (LD) according to any one of the embodiments of FIGS. 1 to 4 , for example, a micro-rod type having a size as small as a nano-scale to a micro-scale.
  • a light emitting device having a micro-miniature core-shell structure having a size as small as a nano-scale to a micro-scale. may include LDs.
  • the present invention is not necessarily limited thereto, and various types of light emitting devices LD may be used as the light source of the pixel PXL.
  • each pixel PXL may be configured as an active pixel.
  • the types, structures, and/or driving methods of the pixels PXL applicable to the display device are not particularly limited.
  • each pixel PXL may be configured as a pixel of a passive or active type light emitting display device having various structures and/or driving methods.
  • FIG. 8 is a circuit diagram illustrating a pixel according to an exemplary embodiment.
  • FIG. 8 shows an embodiment of a pixel PXL that can be applied to an active display device.
  • the types of the pixel PXL and the display device are not limited thereto.
  • the pixel PXL shown in FIG. 8 may be any one of the first pixel PXL1 , the second pixel PXL2 , and the third pixel PXL3 provided in the display panel PNL of FIG. 7 .
  • the first pixel PXL1 , the second pixel PXL2 , and the third pixel PXL3 may have substantially the same or similar structure to each other.
  • the pixel PXL may include a light emitting unit EMU for generating light having a luminance corresponding to a data signal and a pixel circuit PXC for driving the light emitting unit EMU.
  • the light emitting unit EMU may include at least one light emitting device LD electrically connected between the first power source VDD and the second power source VSS.
  • a first end (eg, a P-type end) of the light emitting elements LD is electrically connected to the first power source VDD via the pixel circuit PXC and the first power line PL1 , and the light emitting element
  • a second end (eg, an N-type end) of the LDs may be electrically connected to the second power source VSS via a second power line PL2 or the like.
  • the light emitting devices LD may be electrically connected to each other through various connection structures between the first power source VDD and the second power source VSS.
  • the light emitting devices LD may be connected only in parallel to each other or only in series with each other.
  • the light emitting devices LD may be connected in a series/parallel mixed structure.
  • the light emitting devices LD may be divided into four series terminals and connected in series/parallel to each other as shown in FIG. 8 .
  • each series end may include a pair of electrodes (eg, two electrodes) and at least one light emitting device LD electrically connected between the pair of electrodes.
  • the number of light emitting devices LD constituting each series stage may be the same or different from each other, and the number of light emitting devices LD is not particularly limited.
  • the first series end may include a first electrode ELT1 , a second electrode ELT2 , and at least one first light emitting device electrically connected between the first and second electrodes ELT1 and ELT2 ( ELT2 ).
  • LD1 first electrode
  • the second series end is at least one second light emitting element electrically connected between the third electrode ELT3, the fourth electrode ELT4, and the third and fourth electrodes ELT3 and ELT4 (LD2).
  • the third series end includes the fifth electrode ELT5 , the sixth electrode ELT6 , and at least one third light emitting element LD3 electrically connected between the fifth and sixth electrodes ELT5 and ELT6 .
  • the fourth series end has a seventh electrode ELT7, an eighth electrode ELT8, and at least one fourth light emitting device LD4 electrically connected between the seventh and eighth electrodes ELT7 and ELT8. ) may be included.
  • the first electrode of the light emitting unit EMU for example, the first electrode ELT1 may be a first pixel electrode (or an anode electrode) of the light emitting unit EMU.
  • the last electrode of the light emitting unit EMU for example, the eighth electrode ELT8 may be a second pixel electrode (or a cathode electrode) of the light emitting unit EMU.
  • the remaining electrodes of the light emitting unit EMU may constitute respective intermediate electrodes.
  • the second electrode ELT2 and the third electrode ELT3 may be integrally or non-integrally connected to each other to form the first intermediate electrode IET1 .
  • the fourth electrode ELT4 and the fifth electrode ELT5 are integrally or non-integrally connected to each other to form the second intermediate electrode IET2
  • the sixth electrode ELT6 and the seventh electrode ELT7 are They may be integrally or non-integrally connected to each other to configure the third intermediate electrode IET3 .
  • the second and third electrodes ELT2 and ELT3 are integrated to be regarded as one first intermediate electrode IET1
  • the fourth and fifth electrodes ELT4 and ELT5 are integrated to form a single second electrode IET1
  • It may be regarded as the intermediate electrode IET2
  • FIG. 8 illustrates an embodiment in which the light emitting devices LD are connected in a 4-stage series/parallel mixed structure
  • the present invention is not limited thereto.
  • at least two light emitting elements LD are connected in a two-stage series or series/parallel mixed structure, or four or more light emitting elements LD are connected in series or series/parallel with four or more stages. It can also be connected in a mixed structure.
  • the light emitting unit EMU is configured by using the light emitting devices LD of the same condition (eg, the same size and/or number) as an effective light source
  • the light emitting devices LD are mixed in series or in series/parallel
  • power efficiency can be improved.
  • the light emitting unit EMU in which the light emitting elements LD are connected in series or series/parallel higher luminance with the same current compared to the light emitting unit (not shown) in which the light emitting elements LD are connected only in parallel.
  • the light emitting unit EMU in which the light emitting elements LD are connected in series or in series/parallel can express the same luminance with a lower driving current compared to the light emitting unit EMU in which the light emitting elements LD are connected in parallel.
  • the pixel PXL in which the light emitting elements LD are connected in series or in a series/parallel mixed structure even if a short circuit occurs in some series terminals, a certain amount of damage is achieved through the light emitting elements LD of the remaining series terminals. Since luminance can be expressed, the possibility of defective dark spots in the pixel PXL can be reduced.
  • Each of the light emitting elements LD is supplied to the first power source VDD via a first pixel electrode (eg, the first electrode ELT1 ), the pixel circuit PXC, and/or the first power line PL1 . to the second power source VSS via a first end (eg, a P-type end) and a second pixel electrode (eg, an eighth electrode ELT8) and a second power line PL2 that are electrically connected to each other It may include an electrically connected second end (eg, an N-type end). That is, the light emitting devices LD may be connected in a forward direction between the first power source VDD and the second power source VSS. Each of the light emitting devices LD connected in the forward direction as described above constitutes each effective light source, and the effective light sources may be gathered to constitute the light emitting unit EMU of the pixel PXL.
  • the first power VDD and the second power VSS may have different potentials so that the light emitting devices LD emit light.
  • the first power VDD may be set as a high potential power
  • the second power VSS may be set as a low potential power.
  • the first power source VDD and the second power source VSS may have a potential difference sufficient to allow the light emitting devices LD to emit light during the light emission period of the pixel PXL.
  • the light emitting devices LD When a driving current is supplied through the pixel circuit PXC, the light emitting devices LD may emit light with a luminance corresponding to the driving current. For example, during each frame period, the pixel circuit PXC may supply a driving current corresponding to a grayscale value to be expressed in the corresponding frame to the light emitting unit EMU. Accordingly, while the light emitting devices LD emit light with a luminance corresponding to the driving current, the light emitting unit EMU may express the luminance corresponding to the driving current.
  • the light emitting unit EMU may further include at least one ineffective light source in addition to the light emitting elements LD constituting each effective light source.
  • at least one ineffective light emitting device arranged in a reverse direction or having at least one end floating may be further connected to the at least one serial end. Even when a predetermined driving voltage (for example, a forward driving voltage) is applied between the first and second pixel electrodes, the inactive light emitting device maintains an inactive state, and thus substantially maintains a non-light emitting state. .
  • a predetermined driving voltage for example, a forward driving voltage
  • the pixel circuit PXC is electrically connected between the first power source VDD and the light emitting unit EMU.
  • the pixel circuit PXC may be electrically connected to the scan line SL and the data line DL of the corresponding pixel PXL.
  • the pixel circuit PXC may be further selectively connected to the sensing signal line SSL and the sensing line SENL.
  • the pixel circuit PXC may include a first transistor M1 , a second transistor M2 , a third transistor M3 , and a storage capacitor Cst.
  • the first transistor M1 is electrically connected between the first power source VDD and the first electrode ELT1 of the light emitting unit EMU.
  • the gate electrode of the first transistor M1 is electrically connected to the first node N1 .
  • the first transistor M1 controls the driving current supplied to the light emitting unit EMU in response to the voltage of the first node N1 . That is, the first transistor M1 may be a driving transistor that controls the driving current of the pixel PXL.
  • the first transistor M1 may further include a back gate electrode BGE electrically connected to the first electrode ELT1 .
  • the back gate electrode BGE may be disposed to overlap the gate electrode with an insulating layer interposed therebetween.
  • the second transistor M2 is electrically connected between the data line DL and the first node N1 .
  • the gate electrode of the second transistor M2 is electrically connected to the scan line SL.
  • the second transistor M2 is turned on when a scan signal of a gate-on voltage (eg, a high level voltage) is supplied from the scan line SL to connect the data line DL and the first node N1 . electrically connect.
  • a scan signal of a gate-on voltage eg, a high level voltage
  • One electrode of the storage capacitor Cst is electrically connected to the first node N1 , and the other electrode is the first electrode ELT1 of the light emitting unit EMU (or the second electrode of the first transistor M1 ). electrically connected to The storage capacitor Cst is charged with a voltage corresponding to the data signal supplied to the first node N1 during each frame period.
  • the third transistor M3 is electrically connected between the first electrode ELT1 of the light emitting unit EMU and the sensing line SENL.
  • the gate electrode of the third transistor M3 is electrically connected to the sensing signal line SSL.
  • the third transistor M3 has a voltage value (or the light emitting element LD) applied to the first electrode ELT1 of the light emitting unit EMU according to a sensing signal supplied to the sensing signal line SSL for a predetermined sensing period.
  • voltage value applied to the anode electrode of may be transmitted to the sensing line SENL.
  • the voltage value transmitted through the sensing line SENL may be provided to an external circuit (eg, a timing controller), which may provide characteristic information (eg, the first The threshold voltage of the transistor M1, etc.) may be extracted.
  • the extracted characteristic information may be used to convert the input image data so that characteristic deviation between the pixels PXL is compensated.
  • the transistors included in the pixel circuit PXC are all illustrated as N-type transistors, but it is not necessarily limited thereto. not. That is, at least one of the first, second, and third transistors M1 , M2 , and M3 may be changed to a P-type transistor.
  • the pixel circuit PXC may include a combination of P-type and N-type transistors.
  • some of the transistors included in the pixel circuit PXC may be P-type transistors, and others may be N-type transistors.
  • a voltage level of a control signal eg, a scan signal, a data signal, and/or a sensing signal
  • a control signal eg, a scan signal, a data signal, and/or a sensing signal
  • the structure and driving method of the pixel PXL may be variously changed according to embodiments.
  • the pixel circuit PXC may include pixel circuits having various structures and/or driving methods in addition to the embodiment illustrated in FIG. 8 .
  • the third transistor M3 is omitted or a transistor for compensating for the threshold voltage of the first transistor M1 , the voltage of the first node N1 or the first electrode ELT1 of the light emitting unit EMU
  • Additional circuit elements such as a transistor for initializing , a transistor for controlling a period during which a driving current is supplied to the light emitting unit EMU, and/or a boosting capacitor for boosting the voltage of the first node N1 may be further included. there is.
  • each pixel PXL when each pixel PXL is configured in a passive light emitting display device, the pixel circuit PXC may be omitted.
  • each of the first and second pixel electrodes of the light emitting unit EMU may include a scan line SL, a data line DL, a first power line PL1 , a second power line PL2 , or other signal lines. It can be directly connected to a power line or the like.
  • FIG. 9 is a plan view illustrating a pixel according to an exemplary embodiment.
  • FIG. 9 may be any one of the first to third pixels PXL1, PXL2, and PXL3 constituting the pixel unit PXU of FIG. 7 , and the first to third pixels PXL1, PXL2, PXL3) may have substantially the same or similar structures to each other.
  • 9 discloses an embodiment in which each pixel PXL includes the light emitting devices LD disposed in four series stages as shown in FIG. 8 , but each pixel PXL has a series stage The number of may be variously changed according to an embodiment.
  • the pixel PXL may include a first area SEA and a second area NEA, respectively.
  • the first area SEA is a light emitting area and may include a first light emitting area SEA1 and a second light emitting area SEA2 spaced apart from each other.
  • the first emission area SEA1 and the second emission area SEA2 may be disposed to be spaced apart from each other in the second direction (Y-axis direction) in the pixel area PXA.
  • the second area NEA is a non-emission area and may be disposed between the first light-emitting area SEA1 and the second light-emitting area SEA2 .
  • the first area SEA may include at least one light emitting device LD and electrodes electrically connected thereto.
  • the first and second light emitting regions may include a light emitting device LD disposed on at least one series end and electrodes electrically connected thereto.
  • the first light emitting area SEA1 includes the first light emitting elements LD1 disposed at the first serial end of the corresponding pixel PXL and a plurality of electrodes connected thereto, and the second light emitting area SEA2 .
  • the first light emitting device LD1 disposed in the first light emitting area SEA1 and the second light emitting device LD2 disposed in the second light emitting area SEA2 may be connected to each other in series.
  • the first light emitting device LD1 and the second light emitting device LD2 may be connected in series to each other by at least one contact electrode CNE.
  • each of the light emitting areas SEA1 and SEA2 is 2 It may include the light emitting devices LD disposed in one or more series stages and electrodes connected thereto.
  • the first light emitting area SEA1 includes light emitting devices LD1 and LD4 and electrodes disposed at first and fourth serial ends of the light emitting unit EMU
  • the second light emitting area SEA2 is It may include light emitting devices LD2 and LD3 and electrodes disposed on second and third serial stages.
  • the pixel PXL is electrically disposed between the first electrode ELT1 and the second electrode ELT2 disposed in the first emission area SEA1 , and between the first and second electrodes ELT1 and ELT2 .
  • At least one connected first light emitting element LD1 , a third electrode ELT3 , a fourth electrode ELT4 disposed in the second light emitting area SEA2 , and the third and fourth electrodes ELT3 and ELT4 It may include at least one second light emitting device LD2 electrically connected between the .
  • the pixel PXL is electrically connected between the fifth electrode ELT5 and the sixth electrode ELT6 disposed in the second emission area SEA2 , and the fifth and sixth electrodes ELT5 and ELT6 .
  • the fifth electrode ELT5 , the sixth electrode ELT6 , and the third light emitting device LD3 are disposed in the second light emitting area SEA2
  • the seventh electrode ELT7 and the eighth electrode LD3 ELT8 ) and the fourth light emitting device LD4 are illustrated in the first light emitting area SEA1
  • the present invention is not limited thereto. That is, in another embodiment, the fifth electrode ELT5 , the sixth electrode ELT6 , and the third light emitting device LD3 are disposed in the first light emitting area SEA1
  • the seventh electrode ELT5 , the sixth electrode ELT6 , and the third light emitting device LD3 are disposed in the second light emitting area SEA2 .
  • An electrode ELT7 , an eighth electrode ELT8 , and a fourth light emitting device LD4 may be disposed.
  • the first to eighth electrodes ELT1 to ELT8 may extend along the second direction (Y-axis direction), respectively.
  • each of the first electrode ELT1 , the second electrode ELT2 , the seventh electrode ELT7 , and/or the eighth electrode ELT8 moves in the second direction (Y-axis) in the first light emitting area SEA1 . direction), and may be sequentially spaced apart from each other in the first direction (X-axis direction).
  • the third electrode ELT3 , the fourth electrode ELT4 , the fifth electrode ELT5 , and/or the sixth electrode ELT6 is disposed in the second direction (Y-axis direction) in the second light emitting area SEA2 , respectively.
  • first to eighth electrodes ELT1 and ELT8 may have a uniform width or a non-uniform width, and may or may not include a bent portion. That is, the shape and/or the mutual arrangement structure of each of the first to eighth electrodes ELT1 to ELT8 may be variously changed according to embodiments.
  • the first to eighth electrodes ELT1 to ELT8 may constitute the pixel electrodes ELT of each pixel PXL. Some of the first to eighth electrodes ELT1 to ELT8 are first formed as a single alignment line, and then between the first and second light emitting areas SEA1 of each pixel PXL and/or between adjacent pixels PXL. , SEA2 may be cut off in the second area NEA to be separated into the pixel electrodes ELT of each series end. When each alignment line is separated from the second area NEA, one end of the first to eighth electrodes ELT1 to ELT8 may partially extend to the second area NEA, but is not necessarily limited thereto. not.
  • the second area NEA is a non-emission area, and after alignment of the light emitting elements LD, each alignment line is divided into a plurality of pixel electrodes ELT, and/or at least one contact electrode CNE is formed. A space may be provided for a connection between the pixel electrodes ELT.
  • the second area NEA may include an opening area OPA for separating the alignment line into the plurality of pixel electrodes ELT.
  • the opening area OPA may include first to fourth opening areas OPA1 to OPA4 spaced apart from each other.
  • the first to fourth opening areas OPA1 to OPA4 may be disposed along the first direction (X-axis direction) in the second area NEA.
  • the first opening area OPA1 may be disposed between the first electrode ELT1 and the third electrode ELT3 . That is, the first electrode ELT1 and the third electrode ELT3 may be spaced apart from each other with the first opening area OPA1 therebetween.
  • the width of the first opening area OPA1 in the first direction (X-axis direction) may be greater than the width of each of the first electrode ELT1 and/or the third electrode ELT3 in the first direction (X-axis direction). , but not necessarily limited thereto.
  • the second opening area OPA2 may be disposed between the second electrode ELT2 and the fourth electrode ELT4 . That is, the second electrode ELT2 and the fourth electrode ELT4 may be spaced apart from each other with the second opening area OPA2 therebetween.
  • the width of the second opening area OPA2 in the first direction (X-axis direction) may be greater than the width of each of the second electrode ELT2 and/or the fourth electrode ELT4 in the first direction (X-axis direction). , but not necessarily limited thereto.
  • the third opening area OPA3 may be disposed between the sixth electrode ELT6 and the eighth electrode ELT8 . That is, the sixth electrode ELT6 and the eighth electrode ELT8 may be spaced apart from each other with the third opening area OPA3 therebetween.
  • the width of the third opening area OPA3 in the first direction (X-axis direction) may be greater than the width of each of the sixth electrode ELT6 and/or the eighth electrode ELT8 in the first direction (X-axis direction). , but not necessarily limited thereto.
  • the fourth opening area OPA4 may be disposed between the fifth electrode ELT5 and the seventh electrode ELT7 .
  • the fifth electrode ELT5 and the seventh electrode ELT7 may be spaced apart from each other with the fourth opening area OPA4 therebetween.
  • the width of the fourth opening area OPA4 in the first direction (X-axis direction) may be greater than the width of each of the fifth electrode ELT5 and/or the seventh electrode ELT7 in the first direction (X-axis direction). , but not necessarily limited thereto.
  • the first electrode ELT1 may be electrically connected to the pixel circuit PXC and/or the first power line PL1 through the first contact unit CNT1.
  • Another one of the pixel electrodes ELT, for example, the eighth electrode ELT8 may be electrically connected to the second power line PL2 through the second contact portion CNT2 .
  • a bank pattern BNP may be disposed under one region of each of the first to eighth electrodes ELT1 to ELT8.
  • the light emitting devices are formed. It becomes possible to form a reflective barrier rib around the LD. Accordingly, the optical efficiency of the pixel PXL may be improved.
  • Each bank pattern BNP may be formed to overlap one pixel electrode ELT or may be formed to overlap a plurality of pixel electrodes ELT.
  • the first to eighth electrodes ELT1 to ELT8 are directly connected to and connected to the light emitting devices LD of each series stage, or the light emitting devices LD through a separate contact electrode CNE, etc. ) can be electrically connected to.
  • the first to eighth electrodes ELT1 to ELT8 are insulated from the first end EP1 or the second end EP2 of the light emitting devices LD by the first insulating layer INS1 ,
  • Each of the contact electrodes CNE may be electrically connected to the first or second ends EP1 and EP2 of the adjacent light emitting devices LD.
  • any one electrode eg, one of the first, second, seventh, and eighth electrodes ELT1 , ELT2 , ELT7 and ELT8 ) disposed in the first light emitting area SEA1 and the second light emission
  • Any one electrode eg, one of the third to sixth electrodes ELT3 to ELT6 ) disposed in the area SEA2 may be electrically connected to each other by at least one contact electrode CNE.
  • each pixel PXL includes first to fifth contact electrodes CNE1 to CNE5 for electrically connecting predetermined electrodes positioned in the first and second light emitting areas SEA1 and SEA2 to each other. may include
  • the first contact electrode CNE1 is disposed on the first light emitting elements LD1 (particularly, the first ends EP1 ) and the first electrode ELT1 of the first series end, The first ends EP1 of the light emitting elements LD1 may be electrically connected to the first electrode ELT1 .
  • the second contact electrode CNE2 is disposed on the first light emitting devices LD1 (particularly, the second ends EP2 ) and the second electrode ELT2 of the first series stage, so that the first light emitting devices ( The second ends EP2 of the LD1 may be electrically connected to the second electrode ELT2 .
  • the second contact electrode CNE2 is disposed on the second light emitting elements LD2 (particularly, the first ends EP1 ) and the third electrode ELT3 of the second series stage, so that the second light emitting element The first ends EP1 of the electrodes LD2 may be electrically connected to the third electrode ELT3 .
  • the second contact electrode CNE2 may extend from the first emission area SEA1 to the second emission area SEA2 via the second area NEA.
  • the second contact electrode CNE2 may include a plurality of separate electrodes, and the split electrodes may be electrically connected to each other through a bridge pattern or the like.
  • the third contact electrode CNE3 is disposed on the second light emitting devices LD2 (particularly, the second ends EP2 ) and the fourth electrode ELT4 of the second series stage, so that the second light emitting devices ( The second ends EP2 of the LD2 may be electrically connected to the fourth electrode ELT4 .
  • the third contact electrode CNE3 is disposed on the third light emitting elements LD3 (particularly, the first ends EP1 ) and the fifth electrode ELT5 of the third series stage, so that the third light emitting element The first ends EP1 of the electrodes LD3 may be electrically connected to the fifth electrode ELT5 .
  • the third contact electrode CNE3 may include a plurality of separate electrodes, and the separate electrodes may be electrically connected to each other through a bridge pattern or the like.
  • the fourth contact electrode CNE4 is disposed on the third light emitting devices LD3 (particularly, the second ends EP2 ) and the sixth electrode ELT6 of the third series stage, so that the third light emitting devices ( The second ends EP2 of the LD3 may be electrically connected to the sixth electrode ELT6 .
  • the fourth contact electrode CNE4 is disposed on the fourth light emitting elements LD4 (particularly, the first ends EP1 ) and the seventh electrode ELT7 of the fourth series stage, so that the fourth light emitting element The first ends EP1 of the electrodes LD4 may be electrically connected to the seventh electrode ELT7 .
  • the fourth contact electrode CNE4 may extend from the second light emitting area SEA2 to the first light emitting area SEA1 via the second area NEA.
  • the fourth contact electrode CNE4 may include a plurality of separate electrodes, and the separate electrodes may be electrically connected to each other through a bridge pattern or the like.
  • the fifth contact electrode CNE5 is disposed on the fourth light emitting elements LD4 (particularly, the second ends EP2 ) and the eighth electrode ELT8 of the fourth series stage, so that the fourth light emitting elements ( The second ends EP2 of the LD4 may be connected to the eighth electrode ELT8 .
  • At least one insulating layer is interposed between each contact electrode CNE and the pixel electrode ELT, and each contact electrode CNE is formed through a contact hole CH formed in the insulating layer. and the pixel electrode ELT corresponding thereto may be electrically connected to each other.
  • the connection structure between the contact electrode CNE and the pixel electrode ELT may be variously changed according to exemplary embodiments.
  • the pixel electrodes ELT may be connected in a desired shape using the contact electrodes CNE.
  • the third light emitting devices LD3 disposed on the other side of SEA2 and the fourth light emitting devices LD4 disposed on the other side of the first light emitting area SEA1 may be sequentially connected in series.
  • Each of the pixels PXL may further include a bank BNK disposed at an edge of the pixel area PXA.
  • the bank BNK is a structure defining the light exit area of each pixel PXL, and may be disposed at a boundary between adjacent pixel areas PXA.
  • the bank BNK may be, for example, a pixel defining layer.
  • the bank BNK may include at least one light blocking and/or reflective material to prevent light leakage between adjacent pixel areas PXA.
  • the bank BNK may include at least one black matrix material (eg, at least one currently known light blocking material) of various types of black matrix materials, and/or a color filter material of a specific color. can
  • the bank BNK may be formed in a black opaque pattern capable of blocking light transmission.
  • the bank BNK may be disposed to surround the first area SEA and the second area NEA.
  • the bank BNK may include a first bank opening OPNb1 that covers and exposes the first area SEA and the second area NEA. That is, the first area SEA and the second area NEA may be directly adjacent to each other, and the bank BNK may be disposed to surround the entire edge including the first area SEA and the second area NEA. there is.
  • the bank BNK includes a top area of each pixel area PXA in addition to the first bank opening OPNb1 exposing the first area SEA and the second area NEA of each pixel PXL. and/or a second bank opening OPNb2 corresponding to the lower region may be further included.
  • the bank BNK is disposed to surround the entire first area SEA and the second area NEA and is omitted from the second area NEA, which is a non-emission area within the pixel area PXA, so that the pixel PXL ) of the light output area can be maximized.
  • the light emitting devices LD may be supplied to the second area NEA in addition to the first area SEA to which the light emitting devices LD are to be supplied, and light emission existing in the second area NEA may be supplied.
  • the devices LD may be separated from a subsequent process to cause a short circuit defect and/or a foreign material defect.
  • the opening OP1 is formed in the first insulating layer (INS1 of FIG. 12 ) of the second area NEA, and the light emitting element LD is formed as the second insulating layer INS2 .
  • 10 and 11 are cross-sectional views taken along line I-I' of FIG. 9 .
  • the first transistor M for example, the first contact portion CNT1 and the bridge pattern BRP
  • a second power line PL2 electrically connected to the eighth electrode ELT8 through a transistor electrically connected to the electrode ELT1 and the second contact portion CNT2 will be illustrated.
  • a pixel PXL and a display device having the same may include a circuit layer PCL and a display layer DPL disposed on one surface of a substrate SUB. there is.
  • circuit elements eg, transistors M and a storage capacitor (Cst of FIG. 8 ) constituting the pixel circuit PXC and various wirings electrically connected thereto may be disposed.
  • the pixel electrodes ELT, the light emitting elements LD, and/or the contact electrodes CNE constituting the light emitting unit EMU of the corresponding pixel PXL are provided. can be placed.
  • the circuit layer PCL may further include a first conductive layer including at least one lower electrode layer (or the back gate electrode BGE of the transistor M) disposed under at least some of the transistors M.
  • the lower electrode layer may function as a light blocking layer, but is not limited thereto.
  • a buffer layer BFL may be disposed on one surface of the substrate SUB including the first conductive layer.
  • the buffer layer BFL may prevent impurities from diffusing into each circuit element.
  • a semiconductor layer may be disposed on the buffer layer BFL.
  • the semiconductor layer may include a semiconductor pattern SCP of each transistor M.
  • the semiconductor pattern SCP may include a channel region overlapping the gate electrode GE and first and second conductive regions (eg, source and drain regions) disposed on both sides of the channel region.
  • a gate insulating layer GI may be disposed on the semiconductor layer.
  • a second conductive layer may be disposed on the gate insulating layer GI.
  • the second conductive layer may include the gate electrode GE of each transistor M.
  • the second conductive layer may further include one electrode of the storage capacitor Cst and/or a predetermined wiring.
  • a first interlayer insulating layer ILD1 may be disposed on the second conductive layer.
  • a third conductive layer may be disposed on the first interlayer insulating layer ILD1 .
  • the third conductive layer may include first and second transistor electrodes TE1 and TE2 of each transistor M.
  • the first and second transistor electrodes TE1 and TE2 may be source and drain electrodes, respectively.
  • the third conductive layer may further include one electrode of the storage capacitor Cst and/or a predetermined wiring.
  • a second interlayer insulating layer ILD2 may be disposed on the third conductive layer.
  • a fourth conductive layer may be disposed on the second interlayer insulating layer ILD2 .
  • the fourth conductive layer includes a bridge pattern BRP electrically connecting the circuit layer PCL and the display layer DPL and/or a predetermined wiring (eg, the first power line PL1 and/or the second power line). (PL2)).
  • the bridge pattern BRP is electrically connected to the first pixel electrode (eg, the first electrode ELT1 ) of each light emitting unit EMU through the first contact hole CH1 formed in the first contact unit CNT1 , etc.
  • the second power line PL2 is connected to the last pixel electrode (eg, the eighth electrode ELT8 ) of each light emitting unit EMU through the second contact hole CH2 formed in the second contact unit CNT2 , etc. may be electrically connected.
  • a passivation layer PSV may be disposed on the fourth conductive layer.
  • the passivation layer PSV may include at least an organic insulating layer and substantially planarize the surface of the circuit layer PCL.
  • a display layer DPL may be disposed on the passivation layer PSV.
  • the display layer DPL includes a plurality of pixel electrodes ELT (eg, first to eighth electrodes ELT1 to ELT8) disposed in the emission areas SEA1 and SEA2 of each pixel PXL, and a pixel.
  • ELT eg, first to eighth electrodes ELT1 to ELT8
  • a plurality of light emitting elements LD connected in series, parallel, or series/parallel between the electrodes ELT, and a plurality of contact electrodes electrically connecting the pixel electrodes ELT and the light emitting elements LD ( CNE) may be included.
  • the pixel PXL includes first and last pixel electrodes (eg, first and eighth electrodes).
  • a plurality of light emitting devices LD connected in a forward direction between (ELT1 and ELT8) may be included. Accordingly, each embodiment will be described on the assumption that the pixel PXL includes a plurality of light emitting devices LD.
  • the display layer DPL includes a separate or integrated bank pattern BNP for protruding one area of each of the pixel electrodes ELT in an upper direction, and/or a bank BNK surrounding the pixel area PXA.
  • the display layer DPL may further include at least one conductive layer and/or an insulating layer.
  • the display layer DPL may include the pixel electrodes ELT, the first insulating layer INS1 , the light emitting devices LD, and the second insulating layer sequentially disposed and/or formed on the circuit layer PCL. It may include a layer INS2 , contact electrodes CNE, and a fourth insulating layer INS4 .
  • the bank pattern BNP may be disposed on the circuit layer PCL.
  • the bank pattern BNP may be formed as a separate or integrated pattern.
  • the bank pattern BNP may protrude in an upper direction (eg, a third direction (Z-axis direction)) on one surface of the substrate SUB. Accordingly, one region of the pixel electrode ELT disposed on each bank pattern BNP may protrude upward.
  • a reflective barrier rib may be formed around the light emitting devices LD by the bank pattern BNP and the pixel electrodes ELT disposed thereon.
  • the pixel electrodes ELT include at least a reflective electrode layer, light emitted from both ends of the light emitting devices LD is reflected by the reflective electrode layer in an upper direction (eg, , the light may be emitted in a third direction (Z-axis direction).
  • the bank pattern BNP may have various shapes.
  • the bank pattern BNP may be formed to have an inclined surface inclined at an angle of a predetermined range with respect to the substrate SUB as shown in FIGS. 10 and 11 .
  • the bank pattern BNP may have sidewalls such as a curved surface or a stepped shape.
  • the bank pattern BNP may have a cross-section such as a semi-circle or semi-ellipse shape.
  • each pixel electrode ELT may include an inclined surface or a curved surface having a shape corresponding to the shape of the bank pattern BNP in the vicinity of the light emitting elements LD.
  • the bank pattern BNP may be omitted.
  • each pixel electrode ELT of each pixel PXL may be disposed on the bank pattern BNP.
  • each pixel electrode ELT may have a separate pattern for each pixel PXL.
  • each of the first to eighth electrodes ELT1 to ELT8 may have an independent pattern in which both ends are cut off between the outer area of the corresponding pixel area PXA and/or between adjacent pixel areas PXA.
  • the present invention is not limited thereto, and at least one of the pixel electrodes ELT may have a pattern commonly connected to the plurality of pixels PXL.
  • Each pixel electrode ELT may include at least one conductive material. Also, the pixel electrodes ELT may include the same or different conductive materials. In addition, each pixel electrode ELT may be configured as a single layer or a multilayer.
  • a first insulating layer INS1 may be disposed on one surface of the substrate SUB including the pixel electrodes ELT.
  • the first insulating layer INS1 may have contact holes CH for electrically connecting each pixel electrode ELT to each contact electrode CNE, as shown in FIG. 10 .
  • the first insulating layer INS1 is opened wider than the bank pattern BNP, and in the region where the first insulating layer INS1 is opened, each pixel The electrode ELT may be electrically connected to each contact electrode CNE.
  • the first insulating layer INS1 may be locally disposed only in a region between the pixel electrodes ELT and the light emitting devices LD.
  • the first insulating layer INS1 may be formed to primarily cover the first and second electrodes ELT1 and ELT2 entirely. After the light emitting devices LD are supplied and aligned on the first insulating layer INS1 , the first insulating layer INS1 may be partially opened to expose one region of the pixel electrodes ELT. As the pixel electrodes ELT are covered by the first insulating layer INS1 after they are formed, it is possible to prevent the pixel electrodes ELT from being damaged in a subsequent process.
  • a bank BNK may be disposed on the first insulating layer INS1 .
  • the position on the cross-section of the bank BNK is not limited thereto, and the bank BNK may be disposed on the same layer as the above-described bank pattern BNP according to an exemplary embodiment.
  • the light emitting devices LD may be supplied and arranged in the light emitting areas SEA1 and SEA2 positioned in the bank BNK.
  • the light emitting elements LD are supplied to the light emitting areas SEA1 and SEA2 of each pixel PXL through an inkjet method, a slit coating method, or various other methods, and are provided with a predetermined alignment signal ( Alternatively, the light emitting devices LD may be aligned between the pixel electrodes ELT by applying an alignment voltage).
  • the light emitting devices LD have a pair of pixel electrodes ELT in which both ends (ie, first and second ends EP1 and EP2 ) in the longitudinal direction are adjacent to each other. It may be disposed between the pair of pixel electrodes ELT so as not to overlap or overlap with each other. In addition, both ends of the light emitting elements LD (ie, the first and second ends EP1 and EP2 ) directly contact each pixel electrode ELT or through the contact electrode CNE, respectively. may be electrically connected to the pixel electrode ELT of
  • a second insulating layer INS2 may be disposed on one region of the light emitting devices LD.
  • the second insulating layer INS2 may be locally disposed on one area of each of the light emitting devices LD to expose the first and second ends EP1 and EP2 of each of the light emitting devices LD.
  • the second insulating layer INS2 is formed on the light emitting devices LD after alignment of the light emitting devices LD is completed, the light emitting devices LD may be prevented from being separated from the aligned positions.
  • the light emitting devices LD may be supplied to the second area NEA, and the second area NEA
  • the light emitting devices LD present in the LD may be separated from a subsequent process to cause a short circuit defect and/or a foreign material defect.
  • the plurality of opening areas OPA or the openings ( FIG. 12 )
  • FIG. 12 For a detailed description thereof, reference is made to FIG. 12 .
  • FIG. 12 is a cross-sectional view taken along the line II-II' of FIG. 9 .
  • circuit layer PCL and the like are omitted for convenience of explanation, and only the bank BNK, the first insulating layer INS1 , and the second insulating layer INS2 of the display layer DPL are illustrated. .
  • the first insulating layer INS1 and the second insulating layer INS2 may include a plurality of opening areas OPA disposed in the second area NEA.
  • the opening area OPA may include first to fourth opening areas OPA1 to OPA4 spaced apart from each other.
  • the first to fourth opening areas OPA1 to OPA4 may be disposed along the first direction (X-axis direction) in the second area NEA.
  • the widths of the first to fourth opening regions OPA1 to OPA4 in the first direction (X-axis direction) may be substantially the same, but are not limited thereto.
  • the first insulating layer INS1 includes a first opening OP1 overlapping the opening area OPA
  • the second insulating layer INS2 includes the opening area OPA (or the first opening OP1 ) and It may include an overlapping second opening OP2 .
  • the first opening OP1 and the second opening OP2 may provide a space for separating each alignment line into the plurality of pixel electrodes ELT after the light emitting devices LD are aligned.
  • the opening area OPA of the second area NEA may be disposed in the first opening OP1 of the first insulating layer INS1 .
  • the ineffective light emitting devices LD′ are substantially the same as the light emitting devices LD described with reference to FIGS. 1 to 11 , but may be ineffective light sources in a non-emission state.
  • the ineffective light emitting devices LD ' may be fixed by the second insulating layer INS2'.
  • the width in the first direction (X-axis direction) of the second opening OP2 of the second insulating layer INS2 is the first direction (X-axis) of the first opening OP1 of the first insulating layer INS1 . direction) may be smaller than the width.
  • the second insulating layer INS2 may cover a sidewall of the first opening OP1 .
  • the second insulating layer INS2 at least partially covers the ineffective light emitting element LD' and fixes the ineffective light emitting elements ( It is possible to prevent LD') from being separated from a subsequent process to cause a short circuit and/or a foreign material defect.
  • the thickness H1 of the first insulating layer INS1 is substantially the same as the diameter D of the ineffective light emitting device LD′. may be formed, but is not necessarily limited thereto.
  • both ends of the light emitting devices LD not covered by the second insulating layer INS2 are respective contacts. It may be covered by the electrode CNE, and may be electrically connected to each pixel electrode ELT by the contact electrode CNE.
  • two contact electrodes CNE (eg, first and second contact electrodes CNE1 ) facing each other with each light emitting device LD interposed therebetween.
  • CNE2 may be arranged on the same layer as each other.
  • the contact electrodes CNE may be simultaneously formed in the same process or sequentially formed. In this case, the manufacturing process of the pixel PXL and the display device including the same may be simplified.
  • two contact electrodes CNE (eg, first and second contact electrodes CNE1 ) facing each other with each light emitting device LD interposed therebetween. CNE2)) can be arranged separately on different layers.
  • the display layer DPL may further include a third insulating layer INS3 interposed between the contact electrodes CNE.
  • the third insulating layer INS3 may be disposed to cover any one of the pair of contact electrodes CNE (eg, the first contact electrode CNE1 ).
  • the second and/or third insulating layers INS2 and INS3 are formed on the light emitting devices LD, a space between the first and second ends EP1 and EP2 of the light emitting devices LD is formed. Electrical stability can be ensured.
  • a pair of adjacent contact electrodes CNE may be stably separated by the second and/or third insulating layers INS2 and INS3 . Accordingly, it is possible to prevent a short defect from occurring between the first and second ends EP1 and EP2 of the light emitting devices LD.
  • the contact electrodes CNE may be formed of various transparent conductive materials.
  • the contact electrodes CNE include at least one of various transparent conductive materials including ITO, IZO, ITZO, ZnO, AZO, GZO, ZTO, GTO, and FTO, and may be substantially transparent or It can be implemented as translucent. Accordingly, light emitted from the light emitting devices LD through each of the first and second ends EP1 and EP2 may pass through the contact electrodes CNE to be emitted to the outside of the pixel PXL. do.
  • a fourth insulating layer INS4 may be disposed on the contact electrodes CNE and/or the third insulating layer INS3 .
  • the fourth insulating layer INS4 may include the bank pattern BNP, the pixel electrodes ELT, the plurality of insulating layers INS1 , INS2 , and INS3 , the light emitting devices LD, and the contact electrodes CNE. ) and/or the bank BNK may be formed entirely on the substrate SUB.
  • the fourth insulating layer INS4 may include at least one inorganic layer and/or an organic layer.
  • the fourth insulating layer INS4 may include a thin film encapsulation layer having a multilayer structure.
  • the fourth insulating layer INS4 is a thin film encapsulation layer having a multilayer structure including at least two inorganic insulating layers and at least one organic insulating layer interposed between the at least two inorganic insulating layers.
  • the material and/or structure of the fourth insulating layer INS4 is not limited thereto, and according to an embodiment, at least one overcoat layer, a filler layer, and/or a filler layer on the fourth insulating layer INS4 Alternatively, an upper substrate or the like may be further disposed.
  • the second area NEA Even when the ineffective light emitting device LD′ is supplied to the It may be fixed by the second insulating layer INS2 . Accordingly, it is possible to prevent the ineffective light emitting devices LD' from being separated from a subsequent process and causing a short circuit defect and/or a foreign material defect.
  • FIG. 13 is a plan view illustrating a pixel according to another exemplary embodiment.
  • 14 is a cross-sectional view taken along line III-III' of FIG. 13 .
  • FIG. 14 may correspond to a cross section at substantially the same position as that of FIG. 12 .
  • the second area NEA may include an opening area OPA for separating the alignment line into the plurality of pixel electrodes ELT.
  • the opening area OPA may include first to third opening areas OPA1 to OPA3 spaced apart from each other.
  • the first to third opening areas OPA1 to OPA3 may be disposed in a first direction (X-axis direction) in the second area NEA.
  • the first to third opening regions OPA1 to OPA3 may have different sizes.
  • the first opening area OPA1 overlaps with one alignment line
  • the second opening area OPA2 overlaps with the plurality of alignment lines
  • the third opening area OPA3 may be formed to overlap one alignment line. That is, the width of the second opening area OPA2 in the first direction (X-axis direction) is greater than the width of the first opening area OPA1 and/or the third opening area OPA3 in the first direction (X-axis direction). can be large
  • the first opening area OPA1 may be disposed between the first electrode ELT1 and the third electrode ELT3 . That is, the first electrode ELT1 and the third electrode ELT3 may be spaced apart from each other with the first opening area OPA1 therebetween.
  • the width of the first opening area OPA1 in the first direction (X-axis direction) may be greater than the width of each of the first electrode ELT1 and/or the third electrode ELT3 in the first direction (X-axis direction). , but not necessarily limited thereto.
  • the second opening area OPA2 may be disposed between the second electrode ELT2 and the eighth electrode ELT8 and the fourth electrode ELT4 and the sixth electrode ELT6 . That is, the second electrode ELT2 and the fourth electrode ELT4 may be spaced apart from each other with the second opening area OPA2 therebetween. Also, the eighth electrode ELT8 and the sixth electrode ELT6 may be spaced apart from each other with the second opening area OPA2 therebetween.
  • the width of the second opening area OPA2 in the first direction (X-axis direction) is greater than the width in the first direction (X-axis direction) from one side of the second electrode ELT2 to the other side of the eighth electrode ELT8 .
  • the width of the second opening area OPA2 in the first direction (X-axis direction) is in the first direction (X-axis direction) from one side of the fourth electrode ELT4 to the other side of the sixth electrode ELT6 . It may be larger than the width, but is not necessarily limited thereto.
  • the third opening area OPA3 may be disposed between the fifth electrode ELT5 and the seventh electrode ELT7 . That is, the fifth electrode ELT5 and the seventh electrode ELT7 may be spaced apart from each other with the third opening area OPA3 therebetween.
  • the width of the third opening area OPA3 in the first direction (X-axis direction) may be greater than the width of each of the fifth electrode ELT5 and/or the seventh electrode ELT7 in the first direction (X-axis direction). , but not necessarily limited thereto.
  • the first insulating layer INS1 includes a first opening OP1 overlapping the opening area OPA
  • the second insulating layer INS2 includes the opening area OPA (or the first opening OP1 ) and It may include an overlapping second opening OP2 .
  • the first opening OP1 and the second opening OP2 may provide a space for separating each alignment line into the plurality of pixel electrodes ELT after the light emitting devices LD are aligned.
  • the opening area OPA of the second area NEA may be disposed in the first opening OP1 of the first insulating layer INS1 .
  • the ineffective light emitting devices LD ' may be fixed by the second insulating layer INS2'.
  • the width in the first direction (X-axis direction) of the second opening OP2 of the second insulating layer INS2 is the first direction (X-axis) of the first opening OP1 of the first insulating layer INS1 . direction) may be smaller than the width.
  • the second insulating layer INS2 may cover a sidewall of the first opening OP1 . That is, even when the ineffective light emitting element LD' is supplied to the second area NEA, the ineffective light emitting element LD' is disposed in the first opening OP1 of the first insulating layer INS1 and the first It may be fixed by the second insulating layer INS2 covering the sidewall of the opening OP1 . Accordingly, as described above, it is possible to prevent the ineffective light emitting devices LD′ from being separated from a subsequent process and causing a short circuit defect and/or a foreign material defect.
  • FIG. 15 is a cross-sectional view of a display device according to another exemplary embodiment.
  • a cross-section of the display panel PNL is centered on a region in which any one pixel unit PXU including the first pixel PXL1 , the second pixel PXL2 , and the third pixel PXL3 adjacent to each other is disposed.
  • each pixel PXL has been described in detail through the above-described embodiments, in FIG. 15 , each pixel PXL is centered on the pixel electrodes ELT, the light emitting elements LD, and the contact electrodes CNE. only schematically shows the structure of , and a detailed description thereof will be omitted.
  • the display device may further include an upper substrate UPL disposed on the display layer DPL.
  • an upper substrate UPL also referred to as an “encapsulation substrate” or a “color filter substrate” that encapsulates the display area DA may be disposed on one surface of the substrate SUB on which the pixels PXL are disposed. there is.
  • the upper substrate UPL may include a light control layer LCP overlapping the pixels PXL.
  • the light control layer LCP includes a first light control layer LCP1 disposed on the first pixel PXL1 , a second light control layer LCP2 disposed on the second pixel PXL2 , and a third A third light control layer LCP3 disposed on the pixel PXL3 may be included.
  • Each of the first, second, and third light control layers LCP1 , LCP2 , and LCP3 may include a color conversion layer CCL and/or a color filter layer CFL corresponding to a predetermined color.
  • the first, second, and third pixels PXL1 , PXL2 , and PXL3 may be a red pixel, a green pixel, and a blue pixel, respectively.
  • the first, second, and third pixels PXL1 , PXL2 , and PXL3 may include light emitting devices LD that emit light of the same color.
  • the light emitting devices LD may be blue light emitting devices emitting blue light belonging to a wavelength band of about 400 nm to 500 nm.
  • each of the first, second, and third pixels PXL1 , PXL2 , and PXL3 may include light emitting devices LD that emit light of different colors.
  • each of the first, second, and third pixels PXL1 , PXL2 , and PXL3 may include a first color light emitting device, a second color light emitting device, and a third color light emitting device.
  • the first color light emitting device is a red light emitting device that emits red light
  • the second color light emitting device is a green light emitting device that emits green light
  • the third color light emitting device emits blue light. It may be a blue light emitting device that emits light.
  • the first light control layer LCP1 is disposed on the first pixel PXL1 , and the first light control layer LCP1 includes the first color conversion layer CCL1 including first conversion particles and the first color. At least one of the first color filters CF1 that selectively transmits light may be included.
  • the first color conversion layer CCL1 may be disposed between the light emitting device LD and the first color filter CF1 .
  • the first color conversion layer CCL1 may convert light emitted from the light emitting devices LD.
  • the first color conversion layer CCL1 is disposed between the light emitting devices LD and the first color filter CF1 and may include first color conversion particles.
  • the first color conversion layer CCL1 is It may include a red quantum dot QDr that converts blue light emitted from the light emitting devices LD into red light.
  • the red quantum dots (QDr) may be dispersed in a predetermined matrix material such as a transparent resin.
  • the red quantum dot QDr absorbs blue light and shifts the wavelength according to the energy transition to emit red light in a wavelength band of approximately 620 nm to 780 nm. Meanwhile, when the first pixel PXL1 is a pixel of a different color, the first color conversion layer CCL1 may include a first quantum dot corresponding to the color of the first pixel PXL1 .
  • the second light control layer LCP2 is disposed on the second pixel PXL2 , the second color conversion layer CCL2 including second conversion particles and a second color selectively transmitting light of the second color At least one of the filters CF2 may be included.
  • the second color conversion layer CCL2 may be disposed between the light emitting device LD and the second color filter CF2 .
  • the second color conversion layer CCL2 may convert light emitted from the light emitting devices LD.
  • the second color conversion layer CCL2 is disposed between the light emitting devices LD and the second color filter CF2 and may include second color conversion particles.
  • the second color conversion layer CCL2 is It may include a green quantum dot QDg that converts blue light emitted from the light emitting devices LD into green light.
  • Green quantum dots (QDg) may be dispersed in a predetermined matrix material such as a transparent resin.
  • the green quantum dot QDg absorbs blue light and shifts the wavelength according to the energy transition to emit green light in a wavelength band of approximately 500 nm to 570 nm. Meanwhile, when the second pixel PXL2 is a pixel of a different color, the second color conversion layer CCL2 may include a second quantum dot corresponding to the color of the second pixel PXL2 .
  • the third light control layer LCP3 may include at least one of a light scattering layer LSL including light scattering particles SCT and a third color filter CF3 that selectively transmits light of a third color. there is.
  • the light scattering layer LSL may be disposed between the light emitting element LD and the third color filter CF3 . Meanwhile, the light scattering layer LSL may be omitted in some embodiments. For example, when the light emitting devices LD disposed in the third pixel PXL3 are blue light emitting devices emitting blue light and the third pixel PXL3 is a blue pixel, the light scattering layer LSL is a light emitting device It may be selectively provided in order to efficiently utilize the light emitted from the LDs.
  • the light scattering layer LSL may include at least one type of light scattering particles SCT.
  • the light scattering particles SCT may be dispersed in a predetermined matrix material.
  • the light scattering layer LSL may include light scattering particles SCT such as titanium dioxide (TiO2) or silica, but is not limited thereto.
  • a pattern capable of blocking light may be additionally disposed between the light scattering layer LSL, the first color conversion layer CCL1 , and the second color conversion layer CCL2 .
  • a black matrix pattern BM may be disposed between the light scattering layer LSL, the first color conversion layer CCL1 , and the second color conversion layer CCL2 .
  • a light blocking pattern LBP may be disposed between the color filters CF.
  • the light blocking pattern LBP is disposed on one surface of the upper substrate UPL to face the bank BNK, and overlaps the edges of each of the first to third color filters CF1 , CF2 , and CF3 .
  • the light blocking pattern LBP may include at least one black matrix material (eg, at least one currently known light blocking material) among various types of black matrix materials, and/or a color filter material of a specific color.
  • the light blocking pattern LBP may be formed of the same material as the bank BNK, but is not limited thereto. That is, the light blocking pattern LBP and the bank BNK may include the same or different materials. Meanwhile, the light blocking pattern LBP may be omitted in some embodiments.
  • the first to third color filters CF1 , CF2 , and CF3 may be disposed to overlap each other at the boundary of the pixel areas PXA to block light.
  • the light scattering layer LSL, the first color conversion layer CCL1 and the second color conversion layer CCL2 are first formed on one surface of the upper substrate UPL, and then the light scattering layer
  • the display panel PNL has a structure in which a black matrix pattern BM is formed between LSL, the first color conversion layer CCL1, and the second color conversion layer CCL2, the black matrix pattern BM is The order of formation may vary.
  • a black matrix pattern BM is first formed on one surface of the upper substrate UPL on which the color filter CF, etc. are disposed, and a light scattering layer ( LSL), a first color conversion layer CCL1 and/or a second color conversion layer CCL2 may be formed.
  • a predetermined filler having a relatively low refractive index may be filled in the space so that light emitted from the light emitting devices LD may be smoothly emitted upwardly of the pixels PXL.
  • a space between the lower plate and the upper plate of the display panel PNL may be filled with an air layer.
  • blue light having a relatively short wavelength in the visible light region is incident on the green quantum dot (QDg) and the red quantum dot (QDr), respectively, so that the green quantum dot (QDg) and the red quantum dot (QDr) are ) can increase the absorption coefficient. Accordingly, the efficiency of light emitted from the first pixel PXL1 and the second pixel PXL2 may be increased, and excellent color reproducibility may be secured.
  • the light emitting unit EMU of the first, second and third pixels PXL1, PXL2, and PXL3 using the light emitting elements LD of the same color (for example, blue light emitting elements), It is possible to increase the manufacturing efficiency of the display device.
  • 16 is a cross-sectional view of a display device according to another exemplary embodiment.
  • a light scattering layer LSL, a first color conversion layer CCL1 and a second color conversion layer CCL2 are formed on a substrate SUB on which pixels PXL are formed. It is different from the embodiment of FIG. 15 in that it is disposed on the
  • the light scattering layer LSL, the first color conversion layer CCL1 , and the second color conversion layer CCL2 may be respectively disposed on the substrate SUB in an area partitioned by the bank BNK.
  • each pixel PXL is partitioned by a bank BNK, and a light scattering layer LSL, a first color conversion layer CCL1, and a second color conversion layer CCL2 are included in each pixel PXL. This can be arranged.
  • the first color conversion layer CCL1 is disposed in the first pixel PXL1
  • the second color conversion layer CCL2 is disposed in the second pixel PXL2
  • the light scattering layer LSL is disposed in the third pixel PXL3
  • the bank BNK includes the light scattering layer LSL and the first color conversion layer CCL1.
  • the second color conversion layer CCL2 may function as a dam structure defining each of the pixels PXL to be supplied.
  • An upper substrate UPL may be disposed on the light scattering layer LSL, the first color conversion layer CCL1 , and the second color conversion layer CCL2 .
  • the upper substrate UPL may include a color filter layer CFL overlapping the pixels PXL.
  • the color filter layer CFL includes a first color filter CF1 disposed on the first pixel PXL1 , a second color filter CF2 disposed on the second pixel PXL2 , and a third pixel PXL3 .
  • ) may include a third color filter CF3 disposed on the upper portion and a light blocking pattern LBP disposed between each of the color filters CF.
  • the lower plate of the display panel PNL including the substrate SUB, the display layer DPL, the light scattering layer LSL, the first color conversion layer CCL1 and the second color conversion layer CCL2, etc.
  • the light emitted from the light emitting devices LD may be smoothly emitted in the upper direction of the pixels PXL. It may be filled with a predetermined filler having a relatively low refractive index. In another exemplary embodiment, a space between the lower plate and the upper plate of the display panel PNL may be filled with an air layer.
  • the light efficiency of the pixels PXL may be improved.
  • 17 is a cross-sectional view of a display device according to another exemplary embodiment.
  • the display device not only the light scattering layer LSL, the first color conversion layer CCL1 , and the second color conversion layer CCL2 but also the color filter layer CFL include pixels ( It is different from the embodiments of FIGS. 15 and 16 in that the PXL is disposed on the formed substrate SUB.
  • the light scattering layer LSL, the first color conversion layer CCL1 , and the second color conversion layer CCL2 may be respectively disposed on the substrate SUB in an area partitioned by the bank BNK. Since the arrangement of the light scattering layer LSL, the first color conversion layer CCL1 and the second color conversion layer CCL2 has been described with reference to FIG. 16 , overlapping details will be omitted.
  • a planarization layer PLL may be disposed on the light scattering layer LSL, the first color conversion layer CCL1 , and the second color conversion layer CCL2 .
  • the planarization layer PLL may be disposed across the first to third pixels PXL1 , PXL2 , and PXL3 to cover the light scattering layer LSL, the first color conversion layer CCL1 , and the second color conversion layer CCL2 .
  • a capping layer may be further disposed between the light scattering layer LSL, the first color conversion layer CCL1 and the second color conversion layer CCL2 and the planarization layer PLL.
  • the capping layer is an inorganic layer, and includes silicon nitride (SiNx), aluminum nitride (AlNx), titanium nitride (TiNx), silicon oxide (SiOx), aluminum oxide (AlOx), titanium oxide (TiOx), and silicon oxynitride (SiOxNy). ) and the like.
  • the planarization layer PLL may be configured as a single layer or multiple layers including at least one organic layer.
  • the planarization layer PLL may have a relatively lower refractive index than that of the light scattering layer LSL, the first color conversion layer CCL1 , and the second color conversion layer CCL2 , and accordingly, the pixel PXL. It can play a role in improving the light efficiency of
  • a color filter layer CFL may be disposed on the planarization layer PLL.
  • the color filter layer CFL includes the first to third color filters CF1 , CF2 and CF3 disposed in each of the first to third pixels PXL1 , PXL2 , and PXL3 and the light blocking layer disposed between the respective color filters CF. It may include a pattern LBP.
  • An encapsulation layer ENC may be disposed on the color filter layer CFL.
  • the encapsulation layer ENC includes a color filter layer CFL, a light scattering layer LSL, a first color conversion layer CCL1, a second color conversion layer CCL2, a display layer DPL, and a circuit layer disposed below. (PCL) can be covered.
  • the encapsulation layer ENC may prevent moisture or air from penetrating into the above-described lower member.
  • the encapsulation layer ENC may include at least one inorganic layer.
  • the inorganic layer may include silicon nitride (SiNx), aluminum nitride (AlNx), titanium nitride (TiNx), silicon oxide (SiOx), aluminum oxide (AlOx), titanium oxide (TiOx), and silicon oxynitride (SiOxNy). ), but is not necessarily limited thereto.
  • the encapsulation layer ENC may protect the above-described lower member from foreign substances such as dust.
  • the encapsulation layer ENC may include at least one organic layer.
  • the organic layer may be an acrylic resin, an epoxy resin, a phenolic resin, a polyamide resin, or a polyimide resin, but must be It is not limited.
  • a sensing layer for sensing a user's input may be further disposed on the encapsulation layer ENC.
  • the light scattering layer LSL, the first color conversion layer CCL1 , the second color conversion layer CCL2 , and the color filter layer CFL include the light emitting elements LD in the display layer DPL.
  • a separate upper substrate may be omitted, so that the thickness of the display panel PNL may be minimized to improve light efficiency.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

표시 장치가 제공된다. 표시 장치는 제1 영역 및 제2 영역을 포함하는 복수의 화소, 상기 제1 영역에 배치된 제1 전극 및 제2 전극, 상기 제1 영역에서 상기 제1 전극과 상기 제2 전극 사이에 제공된 복수의 발광 소자들, 상기 제1 영역 및 상기 제2 영역 상에 배치된 제1 절연층, 및 상기 제1 절연층 상에 배치된 제2 절연층을 포함하되, 상기 제1 절연층은 상기 제2 영역에 배치된 적어도 하나의 제1 개구부를 포함하고, 상기 제2 절연층은 상기 제1 개구부와 중첩하는 적어도 하나의 제2 개구부를 포함하고, 상기 제1 개구부의 제1 방향의 폭은 상기 제2 개구부의 상기 제1 방향의 폭보다 크다.

Description

표시 장치
본 발명은 표시 장치에 관한 것이다.
최근 정보 디스플레이에 관한 관심이 고조되고 있다. 이에 따라, 표시 장치에 대한 연구 개발이 지속적으로 이루어지고 있다.
본 발명이 해결하고자 하는 과제는 출광 효율을 향상시킴과 동시에 쇼트 불량 및/또는 이물 불량을 최소화할 수 있는 표시 장치를 제공하는 것이다.
본 발명의 과제는 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 제1 영역 및 제2 영역을 포함하는 복수의 화소, 상기 제1 영역에 배치된 제1 전극 및 제2 전극, 상기 제1 영역에서 상기 제1 전극과 상기 제2 전극 사이에 제공된 복수의 발광 소자들, 상기 제1 영역 및 상기 제2 영역 상에 배치된 제1 절연층, 및 상기 제1 절연층 상에 배치된 제2 절연층을 포함하되, 상기 제1 절연층은 상기 제2 영역에 배치된 적어도 하나의 제1 개구부를 포함하고, 상기 제2 절연층은 상기 제1 개구부와 중첩하는 적어도 하나의 제2 개구부를 포함하고, 상기 제1 개구부의 제1 방향의 폭은 상기 제2 개구부의 상기 제1 방향의 폭보다 크다.
상기 제1 영역 및 상기 제2 영역을 둘러싸는 뱅크를 더 포함할 수 있다.
상기 제1 영역은 제1 발광 영역 및 제2 발광 영역을 포함하고, 상기 제2 영역은 상기 제1 발광 영역과 상기 제2 발광 영역 사이에 배치될 수 있다.
상기 제2 영역은 비발광 영역일 수 있다.
상기 제2 영역에 제공된 적어도 하나의 비유효 발광 소자를 더 포함할 수 있다.
상기 발광 소자들은 유효 광원이고, 상기 비유효 발광 소자는 비유효 광원일 수 있다.
상기 제2 절연층은 상기 비유효 발광 소자를 적어도 부분적으로 커버할 수 있다.
상기 비유효 발광 소자는 상기 제1 개구부 내에 배치될 수 있다.
상기 과제를 해결하기 위한 다른 실시예에 따른 표시 장치는 제1 발광 영역, 제2 발광 영역, 및 상기 제1 발광 영역과 상기 제2 발광 영역 사이에 배치된 비발광 영역, 상기 제1 발광 영역에 배치된 제1 전극 및 제2 전극, 상기 제1 전극과 상기 제2 전극 사이에 제공된 복수의 제1 발광 소자들, 상기 제2 발광 영역에 배치된 제3 전극 및 제4 전극, 상기 제3 전극과 상기 제4 전극 사이에 제공된 복수의 제2 발광 소자들, 상기 제1 전극 및 제2 전극 중 어느 하나의 전극과, 상기 제3 전극 및 제4 전극 중 어느 하나의 전극을 전기적으로 연결하는 적어도 하나의 컨택 전극, 및 상기 제1 발광 영역, 상기 제2 발광 영역, 및 상기 비발광 영역 상에 배치된 절연층을 포함하되, 상기 절연층은 상기 비발광 영역에 배치된 적어도 하나의 개구 영역을 포함할 수 있다.
상기 개구 영역은 상기 제1 전극과 상기 제3 전극 사이에 배치되는 제1 개구 영역, 및 상기 제2 전극과 상기 제4 전극 사이에 배치되는 제2 개구 영역을 포함할 수 있다.
상기 제1 개구 영역의 제1 방향의 폭은 상기 제2 개구 영역의 상기 제1 방향의 폭보다 클 수 있다.
상기 제1 발광 소자들과 상기 제2 발광 소자들은 서로 직렬 연결될 수 있다.
상기 절연층은 제1 절연층, 및 상기 제1 절연층 상에 배치된 제2 절연층을 포함할 수 있다.
상기 제1 절연층은 상기 개구 영역과 중첩하는 제1 개구부를 포함하고, 상기 제2 절연층은 상기 제1 개구부와 중첩하는 제2 개구부를 포함할 수 있다.
상기 제1 개구부의 제1 방향의 폭은 상기 제2 개구부의 상기 제1 방향의 폭보다 클 수 있다.
상기 개구 영역에 제공된 적어도 하나의 비유효 발광 소자를 더 포함할 수 있다.
상기 제1 발광 소자들과 상기 제2 발광 소자들은 유효 광원이고, 상기 비유효 발광 소자는 비유효 광원일 수 있다.
상기 제2 절연층은 상기 비유효 발광 소자를 적어도 부분적으로 커버할 수 있다.
상기 비유효 발광 소자는 상기 제1 개구부 내에 배치될 수 있다.
상기 제1 발광 영역, 상기 제2 발광 영역, 및 상기 비발광 영역을 둘러싸는 뱅크를 더 포함할 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 실시예에 의하면, 화소의 뱅크 개구 면적을 최대화하여 화소의 출광 면적을 확보할 수 있다. 아울러, 뱅크 개구부 내의 비발광 영역인 제2 영역에 비유효 발광 소자가 공급되더라도, 비유효 발광 소자는 제1 절연층의 개구부 내에 배치되어 제2 절연층에 의해 고정될 수 있다. 따라서, 비유효 발광 소자들이 후속 공정에서 이탈되어 쇼트 불량 및/또는 이물 불량을 야기하는 것을 방지할 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1 및 도 2는 일 실시예에 따른 발광 소자를 나타내는 사시도 및 단면도이다.
도 3 및 도 4는 다른 실시예에 따른 발광 소자들을 나타내는 단면도들이다.
도 5 및 도 6은 또 다른 실시예에 따른 발광 소자를 나타내는 사시도 및 단면도이다.
도 7은 일 실시예에 따른 표시 장치를 나타내는 평면도이다.
도 8은 일 실시예에 의한 화소를 나타내는 회로도이다.
도 9는 일 실시예에 따른 화소를 나타내는 평면도이다.
도 10 및 도 11은 도 9의 Ⅰ-Ⅰ' 선을 기준으로 자른 단면도들이다.
도 12는 도 9의 Ⅱ-Ⅱ' 선을 기준으로 자른 단면도이다.
도 13은 다른 실시예에 따른 화소를 나타내는 평면도이다.
도 14는 도 13의 Ⅲ-Ⅲ' 선을 기준으로 자른 단면도이다.
도 15는 또 다른 실시예에 따른 표시 장치의 단면도이다.
도 16은 또 다른 실시예에 따른 표시 장치의 단면도이다.
도 17은 또 다른 실시예에 따른 표시 장치의 단면도이다.
본 발명의 이점 및 특징, 그리고 이를 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있다. 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다(comprises)" 및/또는 "포함하는(comprising)"은 언급된 구성요소, 단계, 동작 및/또는 소자에 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다.
또한, "연결" 또는 "접속"이라 함은 물리적 및/또는 전기적인 연결 또는 접속을 포괄적으로 의미할 수 있다. 또한, 이는 직접적 또는 간접적인 연결 또는 접속과 일체형 또는 비일체형 연결 또는 접속을 포괄적으로 의미할 수 있다.
소자(elements) 또는 층이 다른 소자 또는 층의 "상(on)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들에 대해 상세히 설명한다.
도 1 및 도 2는 일 실시예에 따른 발광 소자를 나타내는 사시도 및 단면도이다. 도 3 및 도 4는 다른 실시예에 따른 발광 소자들을 나타내는 단면도들이다.
도 1 내지 도 4에서는 원 기둥 형상의 막대형 발광 소자(LD)를 도시하였으나, 발광 소자(LD)의 종류 및/또는 형상이 이에 한정되지는 않는다.
도 1 내지 도 4를 참조하면, 발광 소자(LD)는 제1 반도체층(11) 및 제2 반도체층(13), 및 제1 및 제2 반도체층들(11, 13)의 사이에 개재된 활성층(12)을 포함할 수 있다. 일 예로, 발광 소자(LD)의 연장 방향을 길이(L) 방향이라고 하면, 발광 소자(LD)는 길이(L) 방향을 따라 순차적으로 적층된 제1 반도체층(11), 활성층(12), 및 제2 반도체층(13)을 포함할 수 있다.
발광 소자(LD)는 일 방향을 따라 연장된 막대 형상으로 제공될 수 있다. 발광 소자(LD)는 제1 단부(EP1)와 제2 단부(EP2)를 가질 수 있다. 발광 소자(LD)의 제1 단부(EP1)에는 제1 및 제2 반도체층들(11, 13) 중 하나가 배치될 수 있다. 발광 소자(LD)의 제2 단부(EP2)에는 제1 및 제2 반도체층들(11, 13) 중 나머지 하나가 배치될 수 있다.
실시예에 따라, 발광 소자(LD)는 식각 방식 등을 통해 막대 형상으로 제조된 막대형 발광 소자("막대형 발광 다이오드"라고도 함)일 수 있다. 본 명세서에서, "막대형"이라 함은 원 기둥 또는 다각 기둥 등과 같이 길이(L) 방향으로 긴(즉, 종횡비가 1보다 큰) 로드 형상(rod-like shape), 또는 바 형상(bar-like shape)을 포괄하며, 그 단면의 형상이 특별히 한정되지는 않는다. 예를 들어, 발광 소자(LD)의 길이(L)는 그 직경(D)(또는, 횡단면의 폭)보다 클 수 있다.
발광 소자(LD)는 나노 스케일 내지 마이크로 스케일(nanometer scale to micrometer scale) 정도로 작은 크기를 가질 수 있다. 일 예로, 발광 소자(LD)는 각각 나노 스케일 내지 마이크로 스케일 범위의 직경(D)(또는, 폭) 및/또는 길이(L)를 가질 수 있다. 다만, 발광 소자(LD)의 크기가 이에 제한되는 것은 아니며, 발광 소자(LD)를 이용한 발광 장치를 광원으로 이용하는 각종 장치, 일 예로 표시 장치 등의 설계 조건에 따라 발광 소자(LD)의 크기는 다양하게 변경될 수 있다.
제1 반도체층(11)은 제1 도전형의 반도체층일 수 있다. 예를 들어, 제1 반도체층(11)은 N형 반도체층을 포함할 수 있다. 일 예로, 제1 반도체층(11)은 InAlGaN, GaN, AlGaN, InGaN, AlN, InN 중 어느 하나의 반도체 재료를 포함하며, Si, Ge, Sn 등과 같은 제1 도전형 도펀트가 도핑된 N형 반도체층을 포함할 수 있다. 다만, 제1 반도체층(11)을 구성하는 물질이 이에 한정되는 것은 아니며, 이 외에도 다양한 물질로 제1 반도체층(11)을 구성할 수 있다.
활성층(12)은 제1 반도체층(11) 상에 배치되며, 단일 양자 우물(Single-Quantum Well) 또는 다중 양자 우물(Multi-Quantum Well) 구조로 형성될 수 있다. 활성층(12)의 위치는 발광 소자(LD)의 종류에 따라 다양하게 변경될 수 있다. 활성층(12)은 400nm 내지 900nm의 파장을 갖는 광을 방출할 수 있으며, 이중 헤테로 구조(double hetero-structure)를 사용할 수 있다.
활성층(12)의 상부 및/또는 하부에는 도전성 도펀트가 도핑된 클래드층(미도시)이 형성될 수도 있다. 일 예로, 클래드층은 AlGaN층 또는 InAlGaN층으로 형성될 수 있다. 실시예에 따라, AlGaN, AlInGaN 등의 물질이 활성층(12)을 형성하는 데에 이용될 수 있으며, 이 외에도 다양한 물질이 활성층(12)을 구성할 수 있다.
제2 반도체층(13)은 활성층(12) 상에 배치되며, 제1 반도체층(11)과 상이한 타입의 반도체층을 포함할 수 있다. 예를 들어, 제2 반도체층(13)은 P형 반도체층을 포함할 수 있다. 일 예로, 제2 반도체층(13)은 InAlGaN, GaN, AlGaN, InGaN, AlN, InN 중 적어도 하나의 반도체 재료를 포함하며, Mg 등과 같은 제2 도전형 도펀트가 도핑된 P형 반도체층을 포함할 수 있다. 다만, 제2 반도체층(13)을 구성하는 물질이 이에 한정되는 것은 아니며, 이 외에도 다양한 물질이 제2 반도체층(13)을 구성할 수 있다.
일 실시예에서, 제1 반도체층(11)과 제2 반도체층(13)은 발광 소자(LD)의 길이(L) 방향 상에서 서로 다른 길이(또는 두께)를 가질 수 있다. 일 예로, 발광 소자(LD)의 길이(L) 방향을 따라 제1 반도체층(11)이 제2 반도체층(13)보다 긴 길이(또는, 두꺼운 두께)를 가질 수 있다. 이에 따라, 발광 소자(LD)의 활성층(12)은 제2 단부(EP2)보다 제1 단부(EP1)에 더 가깝게 위치할 수 있다.
발광 소자(LD)의 양단에 문턱 전압 이상의 전압을 인가하게 되면, 활성층(12)에서 전자-정공 쌍이 결합하면서 발광 소자(LD)가 발광하게 된다. 이러한 원리를 이용하여 발광 소자(LD)의 발광을 제어함으로써, 발광 소자(LD)를 표시 장치의 화소를 비롯한 다양한 발광 장치의 광원으로 이용할 수 있다.
발광 소자(LD)는 표면에 제공된 절연막(INF)을 더 포함할 수 있다. 절연막(INF)은 적어도 활성층(12)의 외주면을 둘러싸도록 발광 소자(LD)의 표면에 형성될 수 있으며, 이외에도 제1 및 제2 반도체층들(11, 13)의 일 영역을 더 둘러쌀 수 있다.
실시예에 따라, 절연막(INF)은 서로 다른 극성을 가지는 발광 소자(LD)의 양 단부를 노출할 수 있다. 예를 들어, 절연막(INF)은 길이 방향 상에서 발광 소자(LD)의 양단에 위치한 제1 및 제2 반도체층들(11, 13) 각각의 일단, 일 예로 원기둥의 두 평면(즉, 상부면 및 하부면)은 커버하지 않고 노출할 수 있다. 몇몇 다른 실시예에서, 절연막(INF)은 서로 다른 극성을 가지는 발광 소자(LD)의 양 단부 및 상기 양 단부와 인접한 반도체층들(11, 13)의 측부를 노출할 수도 있다.
실시예에 따라, 절연막(INF)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 알루미늄 산화물(AlOx), 및 티타늄 산화물(TiOx) 중 적어도 하나의 절연 물질을 포함하여 단일층 또는 다중층(예를 들어, 알루미늄 산화물(AlOx)과 실리콘 산화물(SiOx)로 구성된 이중층)으로 구성될 수 있으나, 반드시 이에 제한되는 것은 아니다. 실시예에 따라, 절연막(INF)은 생략될 수도 있다.
발광 소자(LD)의 표면, 특히 활성층(12)의 외주면을 커버하도록 절연막(INF)이 제공되는 경우, 활성층(12)이 후술할 제1 화소 전극 또는 제2 화소 전극 등과 단락되는 것을 방지할 수 있다. 이에 따라, 발광 소자(LD)의 전기적 안정성을 확보할 수 있다.
또한, 발광 소자(LD)의 표면에 절연막(INF)이 제공되면, 발광 소자(LD)의 표면 결함을 최소화하여 수명 및 효율을 향상시킬 수 있다. 아울러, 다수의 발광 소자들(LD)이 서로 밀접하여 배치되어 있는 경우에도 발광 소자들(LD)의 사이에서 원치 않는 단락이 발생하는 것을 방지할 수 있다.
일 실시예에서, 발광 소자(LD)는 제1 반도체층(11), 활성층(12), 제2 반도체층(13), 및/또는 이들을 감싸는 절연막(INF) 외에도 추가적인 구성요소를 더 포함할 수 있다. 예를 들면, 발광 소자(LD)는 제1 반도체층(11), 활성층(12) 및/또는 제2 반도체층(13)의 일단 측에 배치된 하나 이상의 형광체층, 활성층, 반도체층 및/또는 전극층을 추가적으로 포함할 수 있다.
예를 들어, 발광 소자(LD)는 도 3에 도시된 바와 같이 제2 반도체층(13)의 일단 측에 배치되는 전극층(14)을 더 포함할 수 있다. 이 경우, 전극층(14)은 발광 소자(LD)의 제1 단부(EP1)에 위치할 수 있다.
또한, 발광 소자(LD)는 도 4에 도시된 바와 같이 제1 반도체층(11)의 일단 측에 배치되는 다른 전극층(15)을 더 포함할 수도 있다. 일 예로, 발광 소자(LD)의 제1 및 제2 단부들(EP1, EP2)에는 각각 전극층들(14, 15)이 배치될 수 있다. 전극층들(14, 15)은 오믹(Ohmic) 컨택 전극일 수 있으나, 이에 한정되지는 않는다. 예를 들어, 전극층들(14, 15)은 쇼트키(Schottky) 컨택 전극일 수도 있다. 또한, 전극층들(14, 15)은 금속 또는 금속 산화물을 포함할 수 있다. 일 예로, 전극층들(14, 15)은 크롬(Cr), 티타늄(Ti), 알루미늄(Al), 금(Au), 니켈(Ni), 이들의 산화물 또는 합금, ITO 등을 단독 또는 혼합하여 형성될 수 있다. 전극층들(14, 15) 각각에 포함된 물질은 서로 동일하거나 상이할 수 있다. 전극층들(14, 15)은 실질적으로 투명 또는 반투명할 수 있다. 이에 따라, 발광 소자(LD)에서 생성되는 빛이 전극층들(14, 15)을 투과하여 발광 소자(LD)의 외부로 방출될 수 있다. 다른 실시예에서, 발광 소자(LD)에서 생성된 빛이 전극층들(14, 15)을 투과하지 않고 발광 소자(LD)의 양 단부를 제외한 영역을 통해 발광 소자(LD)의 외부로 방출되는 경우 전극층들(14, 15)은 불투명 금속을 포함할 수도 있다.
도 5 및 도 6은 또 다른 실시예에 따른 발광 소자를 나타내는 사시도 및 단면도이다.
실시예에 따라, 도 5 및 도 6에서는 도 1 내지 도 4에 도시된 발광 소자들(LD)과 상이한 구조의 발광 소자(LD)로서, 일 예로 코어-쉘 구조의 발광 소자를 도시하였다. 즉, 발광 소자(LD)의 종류, 구조 및/또는 형상 등은 다양하게 변경될 수 있다. 도 5 및 도 6의 실시예에서, 도 1 내지 도 4의 실시예들과 유사 또는 동일한 구성(일 예로, 서로 상응하는 구성요소)에 대해서는 동일 부호를 부여하고, 이에 대한 상세한 설명은 생략하기로 한다.
도 5 및 도 6을 참조하면, 발광 소자(LD)는 제1 반도체층(11) 및 제2 반도체층(13), 및 제1 및 제2 반도체층들(11, 13) 사이에 개재된 활성층(12)을 포함한다. 실시예에 따라, 제1 반도체층(11)은 발광 소자(LD)의 중앙 영역에 배치되고, 활성층(12)은 제1 반도체층(11)의 적어도 일 영역을 감싸도록 제1 반도체층(11)의 표면에 배치될 수 있다. 제2 반도체층(13)은 활성층(12)의 적어도 일 영역을 감싸도록 활성층(12)의 표면에 배치될 수 있다.
또한, 발광 소자(LD)는 제2 반도체층(13)의 적어도 일 영역을 감싸는 전극층(14), 및/또는 발광 소자(LD)의 최외곽 표면에 배치되는 절연막(INF)을 더 포함할 수 있다. 예를 들어, 발광 소자(LD)는 제2 반도체층(13)의 적어도 일 영역을 감싸도록 제2 반도체층(13)의 표면에 배치되는 전극층(14), 및 전극층(14)의 적어도 일 영역을 감싸도록 전극층(14)의 표면에 배치되는 절연막(INF)을 더 포함할 수 있다.
실시예에 따라, 절연막(INF)은 제1 반도체층(11)의 외주면 일부와 전극층(14)의 외주면을 덮도록 발광 소자(LD)의 표면에 제공될 수 있다. 일 실시예에서, 절연막(INF)은 먼저 발광 소자(LD)에 포함된 전극층(14)의 외주면 전체를 덮도록 형성된 이후, 화소 전극(도 8 등의 ELT)과의 전기적인 연결을 위하여 전극층(14)의 일 영역을 노출하도록 부분적으로 제거될 수 있다. 이러한 절연막(INF)은 투명한 절연 물질을 포함할 수 있다.
발광 소자(LD)는 성장 방식 등을 통해 제조된 코어-쉘 구조의 발광 소자("코어-쉘 발광 다이오드"라고도 함)일 수 있다. 예를 들어, 발광 소자(LD)는 중앙으로부터 외곽 방향으로 순차적으로 배치된 제1 반도체층(11), 활성층(12), 제2 반도체층(13), 전극층(14) 및 절연막(INF)을 포함하는 코어-쉘 구조를 가질 수 있다. 한편, 발광 소자(LD)의 전극층(14) 및 절연막(INF) 중 적어도 하나는 실시예에 따라 생략될 수도 있다.
일 실시예에서, 발광 소자(LD)는 어느 일 방향을 따라 연장된 다각 뿔 형상을 포함할 수 있다. 일 예로, 발광 소자(LD)의 적어도 일 영역은 육각 뿔 형상을 가질 수 있다. 다만, 발광 소자(LD)의 형상은 실시예에 따라 다양하게 변경될 수 있다.
발광 소자(LD)의 연장 방향을 길이(L) 방향이라고 하면, 발광 소자(LD)는 길이(L) 방향을 따라 제1 단부(EP1)와 제2 단부(EP2)를 가질 수 있다. 발광 소자(LD)의 제1 단부(EP1)에는 제1 및 제2 반도체층들(11, 13)(또는, 제1 및 제2 반도체층들(11, 13) 중 어느 하나를 감싸는 전극층) 중 하나가 배치되고, 발광 소자(LD)의 제2 단부(EP2)에는 제1 및 제2 반도체층들(11, 13) 중 다른 하나(또는, 제1 및 제2 반도체층들(11, 13) 중 다른 하나를 감싸는 전극층)가 배치될 수 있다.
일 실시예에서, 발광 소자(LD)는 제1 단부(EP1)가 다각 뿔의 형상(일 예로, 육각 뿔의 형상)으로 돌출된 코어-쉘 구조를 가지며, 예를 들어, 발광 소자(LD)는 육각 뿔과 육각 기둥이 결합된 형상을 가질 수 있다. 또한, 발광 소자(LD)는 초소형의 크기를 가지는 발광 다이오드일 수 있으며, 나노 스케일 내지 마이크로 스케일 정도로 작은 크기를 가질 수 있다. 일 예로, 발광 소자(LD)는 나노 스케일 또는 마이크로 스케일 범위의 폭(W) 및/또는 길이(L)를 가질 수 있으나, 반드시 이에 제한되는 것은 아니다. 즉, 발광 소자(LD)의 크기 및 형상 등은 발광 소자(LD)를 광원으로 이용하는 각종 장치, 일 예로 표시 장치 등의 설계 조건에 따라 다양하게 변경될 수 있다.
일 실시예에서, 제1 반도체층(11)의 양측 단부는 발광 소자(LD)의 길이(L) 방향을 따라 돌출된 형상을 가질 수 있다. 제1 반도체층(11)의 양측 단부의 돌출된 형상은 서로 상이할 수 있다. 일 예로, 제1 반도체층(11)의 양측 단부 중 상측에 배치된 일 단부는 상부로 향할수록 폭이 좁아지면서 하나의 꼭지점에 접하는 뿔 형상(일 예로, 육각 뿔 형상)을 가질 수 있다. 또한, 제1 반도체층(11)의 양측 단부 중 하측에 배치된 다른 단부는 일정한 폭의 다각 기둥 형상(일 예로, 육각 기둥 형상)을 가질 수 있으나, 이에 한정되지는 않는다. 예를 들어, 다른 실시예에서는, 제1 반도체층(11)이 하부로 향할수록 폭이 점진적으로 좁아지는 다각 형상 또는 계단 형상 등의 단면을 가질 수도 있다. 즉, 제1 반도체층(11)의 양측 단부의 형상은 실시예에 따라 다양하게 변경될 수 있다.
제1 반도체층(11)은 발광 소자(LD)의 코어(core), 즉, 중심(또는, 중앙 영역)에 위치할 수 있다. 또한, 발광 소자(LD)는 제1 반도체층(11)의 형상에 대응되는 형상으로 제공될 수 있다. 일 예로, 제1 반도체층(11)이 상측의 일 단부에서 육각 뿔 형상을 갖는 경우, 발광 소자(LD)는 상측의 일 단부(일 예로, 제1 단부(EP1))에서 육각 뿔 형상을 가질 수 있다.
활성층(12)은 제1 반도체층(11)의 외주면을 둘러싸는 형태로 제공 및/또는 형성될 수 있다. 예를 들어, 활성층(12)은 발광 소자(LD)의 길이(L) 방향에서 제1 반도체층(11)의 일측 단부(일 예로, 하측의 일 단부)를 제외한 나머지 영역을 둘러싸는 형태로 제공 및/또는 형성될 수 있다.
제2 반도체층(13)은 활성층(12)의 외주면을 둘러싸는 형태로 제공 및/또는 형성되며, 제1 반도체층(11)과 상이한 타입의 반도체층을 포함할 수 있다. 일 예로, 제1 반도체층(11)이 N형 반도체층을 포함할 경우, 제2 반도체층(13)은 P형 반도체층을 포함할 수 있다.
일 실시예에서, 발광 소자(LD)는 제2 반도체층(13)의 외주면을 둘러싸는 전극층(14)을 더 포함할 수 있다. 전극층(14)은 제2 반도체층(13)에 전기적으로 연결되는 오믹 컨택 전극 또는 쇼트키 컨택 전극일 수 있으나, 이에 한정되지는 않는다.
상술한 발광 소자(LD)를 포함한 발광 장치는 표시 장치를 비롯하여 광원을 필요로 하는 다양한 종류의 장치에서 이용될 수 있다. 예를 들어, 표시 패널의 각 화소 내에 복수의 발광 소자들(LD)을 배치하고, 발광 소자들(LD)을 각 화소의 광원으로 이용할 수 있다. 다만, 발광 소자(LD)의 적용 분야가 상술한 예에 한정되지는 않는다. 예를 들어, 발광 소자(LD)는 조명 장치 등과 같이 광원을 필요로 하는 다른 종류의 장치에도 이용될 수 있다.
일 실시예에서, 각각의 화소는 적어도 하나의 막대형 발광 소자(LD) 또는 적어도 하나의 코어-쉘 구조의 발광 소자(LD)를 포함하거나, 막대형 발광 소자(LD)와 코어-쉘 구조의 발광 소자(LD)를 복합적으로 포함할 수 있다. 다른 실시예에서, 각각의 화소는 막대형 발광 소자(LD)나 코어-쉘 구조의 발광 소자(LD)와는 상이한 종류 및/또는 형상의 다른 발광 소자를 포함할 수도 있다.
도 7은 일 실시예에 따른 표시 장치를 나타내는 평면도이다.
도 7에서는 도 1 내지 도 6의 실시예들에서 설명한 발광 소자(LD)를 광원으로서 이용할 수 있는 전자 장치의 일 예로서, 표시 장치, 특히 표시 장치에 구비되는 표시 패널(PNL)을 도시하기로 한다. 일 예로, 표시 패널(PNL)의 각 화소 유닛(PXU) 및 이를 구성하는 각각의 화소는 적어도 하나의 발광 소자(LD)를 포함할 수 있다.
편의상, 도 7에서는 표시 영역(DA)을 중심으로 표시 패널(PNL)의 구조를 간략하게 도시하기로 한다. 다만, 실시예에 따라서는 도시되지 않은 적어도 하나의 구동 회로부(일 예로, 주사 구동부 및 데이터 구동부 중 적어도 하나), 배선들 및/또는 패드들이 표시 패널(PNL)에 더 배치될 수 있다.
도 7을 참조하면, 표시 패널(PNL)은 기판(SUB) 및 기판(SUB) 상에 배치된 화소 유닛(PXU)을 포함할 수 있다. 화소 유닛(PXU)은 제1 화소들(PXL1), 제2 화소들(PXL2) 및/또는 제3 화소들(PXL3)을 포함할 수 있다. 이하에서는, 제1 화소들(PXL1), 제2 화소들(PXL2) 및 제3 화소들(PXL3) 중 적어도 하나의 화소를 임의로 지칭하거나 두 종류 이상의 화소들을 포괄적으로 지칭할 때, "화소(PXL)" 또는 "화소들(PXL)"이라 하기로 한다.
기판(SUB)은 표시 패널(PNL)의 베이스 부재를 구성하는 것으로서, 경성 또는 연성의 기판이나 필름일 수 있다. 일 예로, 기판(SUB)은 유리 또는 강화 유리로 이루어진 경성 기판, 플라스틱 또는 금속 재질의 연성 기판(또는, 박막 필름), 또는 적어도 한 층의 절연층일 수 있다. 기판(SUB)의 재료 및/또는 물성이 특별히 한정되지는 않는다.
일 실시예에서, 기판(SUB)은 실질적으로 투명할 수 있다. 여기서, 실질적으로 투명이라 함은 소정의 투과도 이상으로 광을 투과시킬 수 있음을 의미할 수 있다. 다른 실시예에서, 기판(SUB)은 반투명 또는 불투명할 수 있다. 또한, 기판(SUB)은 실시예에 따라서 반사성의 물질을 포함할 수도 있다.
표시 패널(PNL) 및 이를 형성하기 위한 기판(SUB)은 영상을 표시하기 위한 표시 영역(DA) 및 표시 영역(DA)을 제외한 비표시 영역(NDA)을 포함할 수 있다.
표시 영역(DA)에는 화소들(PXL)이 배치될 수 있다. 비표시 영역(NDA)에는 표시 영역(DA)의 화소들(PXL)에 전기적으로 연결되는 각종 배선들, 패드들 및/또는 내장 회로부가 배치될 수 있다. 화소들(PXL)은 스트라이프(stripe) 또는 펜타일(PENTILETM) 배열 구조 등에 따라 규칙적으로 배열될 수 있다. 다만, 화소들(PXL)의 배열 구조가 이에 한정되지는 않으며, 화소들(PXL)은 다양한 구조 및/또는 방식으로 표시 영역(DA)에 배열될 수 있다.
실시예에 따라, 표시 영역(DA)에는 서로 다른 색의 빛을 방출하는 두 종류 이상의 화소들(PXL)이 배치될 수 있다. 일 예로, 표시 영역(DA)에는 제1 색의 빛을 방출하는 제1 화소들(PXL1), 제2 색의 빛을 방출하는 제2 화소들(PXL2), 및 제3 색의 빛을 방출하는 제3 화소들(PXL3)이 배열될 수 있다. 서로 인접하도록 배치된 적어도 하나의 제1 화소(PXL1), 제2 화소(PXL2) 및 제3 화소(PXL3)는 다양한 색의 빛을 방출할 수 있는 하나의 화소 유닛(PXU)을 구성할 수 있다. 예를 들어, 제1 화소(PXL1), 제2 화소(PXL2) 및 제3 화소(PXL3)는 각각 소정 색의 빛을 방출하는 서브 화소일 수 있다. 실시예에 따라, 제1 화소(PXL1)는 적색의 빛을 방출하는 적색 화소일 수 있고, 제2 화소(PXL2)는 녹색의 빛을 방출하는 녹색 화소일 수 있으며, 제3 화소(PXL3)는 청색의 빛을 방출하는 청색 화소일 수 있으나, 이에 한정되지는 않는다.
일 실시예에서, 제1 화소(PXL1), 제2 화소(PXL2) 및 제3 화소(PXL3)는 각각 제1 색의 발광 소자, 제2 색의 발광 소자 및 제3 색의 발광 소자를 광원으로 구비함으로써, 각각 제1 색, 제2 색 및 제3 색의 빛을 방출할 수 있다. 다른 실시예에서, 제1 화소(PXL1), 제2 화소(PXL2) 및 제3 화소(PXL3)는 서로 동일한 색의 빛을 방출하는 발광 소자들을 구비하되, 각각의 발광 소자 상에 배치된 서로 다른 색상의 컬러 변환층 및/또는 컬러 필터를 포함함으로써, 각각 제1 색, 제2 색 및 제3 색의 빛을 방출할 수도 있다. 다만, 각각의 화소 유닛(PXU)을 구성하는 화소들(PXL)의 색상, 종류 및/또는 개수 등이 특별히 한정되지는 않는다. 일 예로, 각각의 화소(PXL)가 방출하는 빛의 색은 다양하게 변경될 수 있다.
화소(PXL)는 소정의 제어 신호(일 예로, 주사 신호 및 데이터 신호) 및/또는 소정의 전원(일 예로, 제1 전원 및 제2 전원)에 의해 구동되는 적어도 하나의 광원을 포함할 수 있다. 일 실시예에서, 상기 광원은 도 1 내지 도 4의 실시예들 중 어느 하나의 실시예에 의한 적어도 하나의 발광 소자(LD), 일 예로, 나노 스케일 내지 마이크로 스케일 정도로 작은 크기를 가지는 초소형 막대형 발광 소자들(LD), 및/또는 도 5 및 도 6의 실시예에 의한 적어도 하나의 발광 소자(LD), 일 예로, 나노 스케일 내지 마이크로 스케일 정도로 작은 크기를 가지는 초소형 코어-쉘 구조의 발광 소자들(LD)을 포함할 수 있다. 다만, 반드시 이에 제한되는 것은 아니며, 이외에도 다양한 종류의 발광 소자(LD)가 화소(PXL)의 광원으로 이용될 수 있다.
일 실시예에서, 각각의 화소(PXL)는 능동형 화소로 구성될 수 있다. 다만, 표시 장치에 적용될 수 있는 화소들(PXL)의 종류, 구조 및/또는 구동 방식이 특별히 한정되지는 않는다. 예를 들어, 각각의 화소(PXL)는 다양한 구조 및/또는 구동 방식의 수동형 또는 능동형 발광 표시 장치의 화소로 구성될 수 있다.
도 8은 일 실시예에 의한 화소를 나타내는 회로도이다. 예를 들어, 도 8은 능동형 표시 장치에 적용될 수 있는 화소(PXL)의 실시예를 나타낸다. 다만, 화소(PXL) 및 표시 장치의 종류가 이에 한정되는 것은 아니다.
실시예에 따라, 도 8에 도시된 화소(PXL)는 도 7의 표시 패널(PNL)에 구비된 제1 화소(PXL1), 제2 화소(PXL2) 및 제3 화소(PXL3) 중 어느 하나일 수 있다. 제1 화소(PXL1), 제2 화소(PXL2) 및 제3 화소(PXL3)는 실질적으로 서로 동일 또는 유사한 구조를 가질 수 있다.
도 8을 참조하면, 화소(PXL)는 데이터 신호에 대응하는 휘도의 빛을 생성하기 위한 발광부(EMU) 및 발광부(EMU)를 구동하기 위한 화소 회로(PXC)를 포함할 수 있다.
발광부(EMU)는 제1 전원(VDD)과 제2 전원(VSS)의 사이에 전기적으로 연결된 적어도 하나의 발광 소자(LD)를 포함할 수 있다. 발광 소자들(LD)의 제1 단부(일 예로, P형 단부)는 화소 회로(PXC) 및 제1 전원선(PL1) 등을 경유하여 제1 전원(VDD)에 전기적으로 연결되고, 발광 소자들(LD)의 제2 단부(일 예로, N형 단부)는 제2 전원선(PL2) 등을 경유하여 전기적으로 제2 전원(VSS)에 연결될 수 있다.
실시예에 따라, 발광 소자들(LD)은 제1 전원(VDD)과 제2 전원(VSS)의 사이에서 다양한 연결 구조를 통해 서로 전기적으로 연결될 수 있다. 일 예로, 발광 소자들(LD)은 서로 병렬로만 연결되거나, 서로 직렬로만 연결될 수 있다. 또는, 발광 소자들(LD)은 직/병렬 혼합 구조로 연결될 수 있다.
예를 들어, 발광 소자들(LD)은 도 8에 도시된 바와 같이 4개의 직렬 단에 나뉘어 서로 직/병렬로 연결될 수 있다. 이 경우, 각각의 직렬 단은 한 쌍의 전극들(일 예로, 두 개의 전극들) 및 상기 한 쌍의 전극들의 사이에 전기적으로 연결되는 적어도 하나의 발광 소자(LD)를 포함할 수 있다. 여기서, 각각의 직렬 단을 구성하는 발광 소자들(LD)의 개수는 서로 동일하거나 상이할 수 있으며, 발광 소자들(LD)의 개수가 특별히 제한되는 것은 아니다.
예를 들어, 제1 직렬 단은 제1 전극(ELT1), 제2 전극(ELT2), 및 제1 및 제2 전극들(ELT1, ELT2)의 사이에 전기적으로 연결된 적어도 하나의 제1 발광 소자(LD1)를 포함하고, 제2 직렬 단은 제3 전극(ELT3), 제4 전극(ELT4) 및 제3 및 제4 전극들(ELT3, ELT4)의 사이에 전기적으로 연결된 적어도 하나의 제2 발광 소자(LD2)를 포함할 수 있다. 유사하게, 제3 직렬 단은 제5 전극(ELT5), 제6 전극(ELT6) 및 제5 및 제6 전극들(ELT5, ELT6)의 사이에 전기적으로 연결된 적어도 하나의 제3 발광 소자(LD3)를 포함하고, 제4 직렬 단은 제7 전극(ELT7), 제8 전극(ELT8) 및 제7 및 제8 전극들(ELT7, ELT8)의 사이에 전기적으로 연결된 적어도 하나의 제4 발광 소자(LD4)를 포함할 수 있다.
발광부(EMU)의 첫 번째 전극, 일 예로 제1 전극(ELT1)은 발광부(EMU)의 제1 화소 전극(또는, 애노드 전극)일 수 있다. 그리고, 발광부(EMU)의 마지막 전극, 일 예로 제8 전극(ELT8)은 발광부(EMU)의 제2 화소 전극(또는, 캐소드 전극)일 수 있다.
발광부(EMU)의 나머지 전극들, 일 예로, 제2 내지 제7 전극들(ELT2~ELT7)은 각각의 중간 전극을 구성할 수 있다. 예를 들어, 제2 전극(ELT2) 및 제3 전극(ELT3)은 서로 일체 또는 비일체로 연결되어 제1 중간 전극(IET1)을 구성할 수 있다. 유사하게, 제4 전극(ELT4) 및 제5 전극(ELT5)은 서로 일체 또는 비일체로 연결되어 제2 중간 전극(IET2)을 구성하고, 제6 전극(ELT6) 및 제7 전극(ELT7)은 서로 일체 또는 비일체로 연결되어 제3 중간 전극(IET3)을 구성할 수 있다. 이 경우, 제2 및 제3 전극들(ELT2, ELT3)을 통합하여 하나의 제1 중간 전극(IET1)으로 간주하고, 제4 및 제5 전극들(ELT4, ELT5)을 통합하여 하나의 제2 중간 전극(IET2)으로 간주하며, 제6 및 제7 전극들(ELT6, ELT7)을 통합하여 하나의 제3 중간 전극(IET3)으로 간주할 수도 있다.
한편, 도 8에서는 발광 소자들(LD)을 4단 직/병렬 혼합 구조로 연결한 실시예를 도시하였으나, 반드시 이에 제한되는 것은 아니다. 예를 들어, 다른 실시예에서는 적어도 두 개의 발광 소자들(LD)을 2단의 직렬 또는 직/병렬 혼합 구조로 연결하거나, 네 개 이상의 발광 소자들(LD)을 4단 이상의 직렬 또는 직/병렬 혼합 구조로 연결할 수도 있다.
동일 조건(일 예로, 동일한 크기 및/또는 개수)의 발광 소자들(LD)을 유효 광원으로 활용하여 발광부(EMU)를 구성한다고 할 때, 발광 소자들(LD)을 직렬 또는 직/병렬 혼합 구조로 연결할 경우, 전력 효율을 향상시킬 수 있다. 예를 들어, 발광 소자들(LD)을 직렬 또는 직/병렬로 연결한 발광부(EMU)에서는 발광 소자들(LD)을 병렬로만 연결한 발광부(미도시)에 비해 동일 전류로 보다 높은 휘도를 표현할 수 있다. 또한, 발광 소자들(LD)을 직렬 또는 직/병렬로 연결한 발광부(EMU)에서는 발광 소자들(LD)을 병렬로 연결한 발광부에 비해 보다 낮은 구동 전류로 동일한 휘도를 표현할 수 있다. 또한, 발광 소자들(LD)을 직렬 또는 직/병렬 혼합 구조로 연결한 화소(PXL)에서는 일부의 직렬 단에서 쇼트 불량 등이 발생하더라도 나머지 직렬 단의 발광 소자들(LD)을 통해 어느 정도의 휘도를 표현할 수 있으므로, 화소(PXL)의 암점 불량 가능성을 낮출 수 있다.
발광 소자들(LD) 각각은 제1 화소 전극(일 예로, 제1 전극(ELT1)), 화소 회로(PXC) 및/또는 제1 전원선(PL1) 등을 경유하여 제1 전원(VDD)에 전기적으로 연결되는 제1 단부(일 예로, P형 단부) 및 제2 화소 전극(일 예로, 제8 전극(ELT8)) 및 제2 전원선(PL2) 등을 경유하여 제2 전원(VSS)에 전기적으로 연결되는 제2 단부(일 예로, N형 단부)를 포함할 수 있다. 즉, 발광 소자들(LD)은 제1 전원(VDD)과 제2 전원(VSS)의 사이에 순방향으로 연결될 수 있다. 이와 같이 순방향으로 연결된 각각의 발광 소자(LD)는 각각의 유효 광원을 구성하고, 이러한 유효 광원들이 모여 화소(PXL)의 발광부(EMU)를 구성할 수 있다.
제1 전원(VDD)과 제2 전원(VSS)은 발광 소자들(LD)이 발광할 수 있도록 서로 다른 전위를 가질 수 있다. 일 예로, 제1 전원(VDD)은 고전위 전원으로 설정되고, 제2 전원(VSS)은 저전위 전원으로 설정될 수 있다. 이때, 제1 전원(VDD)과 제2 전원(VSS)은 화소(PXL)의 발광 기간 동안 발광 소자들(LD)이 발광할 수 있을 정도의 전위 차를 가질 수 있다.
발광 소자들(LD)은 해당 화소 회로(PXC)를 통해 구동 전류가 공급될 때 상기 구동 전류에 대응하는 휘도로 발광할 수 있다. 예를 들어, 각각의 프레임 기간 동안 화소 회로(PXC)는 해당 프레임에서 표현할 계조 값에 대응하는 구동 전류를 발광부(EMU)로 공급할 수 있다. 이에 따라, 발광 소자들(LD)이 구동 전류에 상응하는 휘도로 발광하면서, 발광부(EMU)가 구동 전류에 대응하는 휘도를 표현할 수 있게 된다.
일 실시예에서, 발광부(EMU)는 각각의 유효 광원을 구성하는 발광 소자들(LD) 외에 적어도 하나의 비유효 광원을 더 포함할 수도 있다. 일 예로, 적어도 하나의 직렬 단에는 역방향으로 배열되거나, 적어도 일 단부가 플로팅된 적어도 하나의 비유효 발광 소자가 더 연결되어 있을 수 있다. 비유효 발광 소자는 제1 및 제2 화소 전극들의 사이에 소정의 구동 전압(일 예로, 순방향의 구동 전압)이 인가되더라도 비활성화된 상태를 유지하게 되고, 이에 따라 실질적으로 비발광 상태를 유지할 수 있다.
화소 회로(PXC)는 제1 전원(VDD)과 발광부(EMU)의 사이에 전기적으로 연결된다. 이러한 화소 회로(PXC)는 해당 화소(PXL)의 주사선(SL) 및 데이터선(DL)에 전기적으로 연결될 수 있다. 또한, 화소 회로(PXC)는 센싱 신호선(SSL) 및 센싱선(SENL)에 선택적으로 더 연결될 수 있다.
화소 회로(PXC)는 제1 트랜지스터(M1), 제2 트랜지스터(M2), 제3 트랜지스터(M3), 및 스토리지 커패시터(Cst)를 포함할 수 있다.
제1 트랜지스터(M1)는 제1 전원(VDD)과 발광부(EMU)의 제1 전극(ELT1) 사이에 전기적으로 연결된다. 제1 트랜지스터(M1)의 게이트 전극은 제1 노드(N1)에 전기적으로 연결된다. 제1 트랜지스터(M1)는 제1 노드(N1)의 전압에 대응하여 발광부(EMU)로 공급되는 구동 전류를 제어한다. 즉, 제1 트랜지스터(M1)는 화소(PXL)의 구동 전류를 제어하는 구동 트랜지스터일 수 있다. 또한, 제1 트랜지스터(M1)는 제1 전극(ELT1)에 전기적으로 연결되는 백 게이트 전극(BGE)을 더 포함할 수 있다. 백 게이트 전극(BGE)은 절연층을 사이에 두고 게이트 전극과 중첩되도록 배치될 수 있다.
제2 트랜지스터(M2)는 데이터선(DL)과 제1 노드(N1)의 사이에 전기적으로 연결된다. 제2 트랜지스터(M2)의 게이트 전극은 주사선(SL)에 전기적으로 연결된다. 이러한 제2 트랜지스터(M2)는 주사선(SL)으로부터 게이트-온 전압(일 예로, 하이 레벨 전압)의 주사 신호가 공급될 때 턴-온되어, 데이터선(DL)과 제1 노드(N1)를 전기적으로 연결한다. 각각의 프레임 기간마다 데이터선(DL)으로는 해당 프레임의 데이터 신호가 공급되고, 상기 데이터 신호는 게이트-온 전압의 주사 신호가 공급되는 기간 동안 턴-온된 제2 트랜지스터(M2)를 통해 제1 노드(N1)로 전달된다. 즉, 제2 트랜지스터(M2)는 각각의 데이터 신호를 화소(PXL)의 내부로 전달하기 위한 스위칭 트랜지스터일 수 있다.
스토리지 커패시터(Cst)의 일 전극은 제1 노드(N1)에 전기적으로 연결되고, 다른 전극은 발광부(EMU)의 제1 전극(ELT1)(또는, 제1 트랜지스터(M1)의 제2 전극)에 전기적으로 연결된다. 이러한 스토리지 커패시터(Cst)는 각각의 프레임 기간 동안 제1 노드(N1)로 공급되는 데이터 신호에 대응하는 전압을 충전한다.
제3 트랜지스터(M3)는 발광부(EMU)의 제1 전극(ELT1)과 센싱선(SENL)의 사이에 전기적으로 연결된다. 제3 트랜지스터(M3)의 게이트 전극은 센싱 신호선(SSL)에 전기적으로 연결된다. 이러한 제3 트랜지스터(M3)는 소정의 센싱 기간 동안 센싱 신호선(SSL)에 공급되는 센싱 신호에 따라 발광부(EMU)의 제1 전극(ELT1)에 인가된 전압 값(또는, 발광 소자(LD)의 애노드 전극에 인가된 전압 값)을 센싱선(SENL)으로 전달할 수 있다. 센싱선(SENL)을 통해 전달된 전압 값은 외부 회로(일 예로, 타이밍 제어부)에 제공될 수 있고, 상기 외부 회로는 제공된 전압 값에 기초하여 각 화소(PXL)의 특성 정보(예컨대, 제1 트랜지스터(M1)의 문턱 전압 등)를 추출할 수 있다. 추출된 특성 정보는 화소들(PXL) 사이의 특성 편차가 보상되도록 입력 영상 데이터를 변환하는 데에 이용될 수 있다.
한편, 도 8에서는 화소 회로(PXC)에 포함되는 트랜지스터들, 일 예로 제1, 제2 및 제3 트랜지스터들(M1, M2, M3)을 모두 N형 트랜지스터들로 도시하였으나, 반드시 이에 제한되는 것은 아니다. 즉, 제1, 제2 및 제3 트랜지스터들(M1, M2, M3) 중 적어도 하나는 P형 트랜지스터로 변경될 수도 있다. 또는, 화소 회로(PXC)가 P형 및 N형의 트랜지스터들을 복합적으로 포함할 수도 있다. 예를 들어, 화소 회로(PXC)에 포함되는 트랜지스터들 중 일부는 P형 트랜지스터이고, 나머지는 N형 트랜지스터일 수도 있다. 이 경우, 트랜지스터들의 타입에 따라 각각의 트랜지스터를 구동하기 위한 제어 신호(일 예로, 주사 신호, 데이터 신호 및/또는 센싱 신호)의 전압 레벨이 조절될 수 있다.
또한, 화소(PXL)의 구조 및 구동 방식은 실시예에 따라 다양하게 변경될 수 있다. 예를 들어, 화소 회로(PXC)는 도 8에 도시된 실시예 외에도 다양한 구조 및/또는 구동 방식의 화소 회로로 구성될 수 있다. 일 예로, 제3 트랜지스터(M3)가 생략되거나, 제1 트랜지스터(M1)의 문턱 전압 등을 보상하기 위한 트랜지스터, 제1 노드(N1) 또는 발광부(EMU)의 제1 전극(ELT1)의 전압을 초기화하기 위한 트랜지스터, 발광부(EMU)로 구동 전류가 공급되는 기간을 제어하기 위한 트랜지스터, 및/또는 제1 노드(N1)의 전압을 부스팅하기 위한 부스팅 커패시터 등과 같은 추가적인 회로 소자들이 더 포함될 수도 있다. 또 다른 실시예에서, 각각의 화소(PXL)가 수동형 발광 표시 장치 등에 구성될 경우, 화소 회로(PXC)는 생략될 수 있다. 그리고, 발광부(EMU)의 제1 및 제2 화소 전극들 각각은 주사선(SL), 데이터선(DL), 제1 전원선(PL1), 제2 전원선(PL2), 또는 이외의 다른 신호선이나 전원선 등에 직접 연결될 수 있다.
도 9는 일 실시예에 따른 화소를 나타내는 평면도이다.
일 예로, 도 9는 도 7의 화소 유닛(PXU)을 구성하는 제1 내지 제3 화소들(PXL1, PXL2, PXL3) 중 어느 하나일 수 있으며, 제1 내지 제3 화소들(PXL1, PXL2, PXL3)은 실질적으로 서로 동일 또는 유사한 구조를 가질 수 있다. 또한, 도 9에서는 각각의 화소(PXL)가 도 8에 도시된 바와 같이, 4개의 직렬 단에 배치된 발광 소자들(LD)을 포함하는 실시예를 개시하나, 각 화소(PXL)의 직렬 단의 개수는 실시예에 따라 다양하게 변경될 수도 있다.
이하에서, 제1 내지 제4 발광 소자들(LD1~LD4) 중 하나 이상의 발광 소자를 임의로 지칭하거나, 두 종류 이상의 발광 소자들을 포괄적으로 지칭할 때, "발광 소자(LD)" 또는 "발광 소자들(LD)"이라 하기로 한다. 또한, 제1 내지 제8 전극들(ELT1~ELT8)을 비롯한 화소 전극들 중 적어도 하나의 화소 전극을 임의로 지칭할 때, "화소 전극(ELT)" 또는 "화소 전극들(ELT)"이라 하고, 제1 내지 제5 컨택 전극들(CNE1~CNE5)을 비롯한 컨택 전극들 중 적어도 하나의 컨택 전극을 임의로 지칭할 때, "컨택 전극(CNE)" 또는 "컨택 전극들(CNE)"이라 하기로 한다.
도 9를 참조하면, 화소(PXL)는 각각 제1 영역(SEA) 및 제2 영역(NEA)을 포함할 수 있다. 제1 영역(SEA)은 발광 영역으로서, 서로 이격된 제1 발광 영역(SEA1)과 제2 발광 영역(SEA2)을 포함할 수 있다. 제1 발광 영역(SEA1)과 제2 발광 영역(SEA2)은 화소 영역(PXA) 내에서 제2 방향(Y축 방향)을 따라 서로 이격되도록 배치될 수 있다. 제2 영역(NEA)은 비발광 영역으로서, 제1 발광 영역(SEA1)과 제2 발광 영역(SEA2) 사이에 배치될 수 있다.
제1 영역(SEA)은 적어도 하나의 발광 소자(LD)들과 이에 전기적으로 연결된 전극들을 포함할 수 있다. 일 실시예에서, 화소(PXL)가 도 8에 도시된 실시예에서와 같이, 복수의 직렬 단들에 나뉘어 배치된 복수의 발광 소자들(LD)을 포함하는 경우, 제1 및 제2 발광 영역들(SEA1, SEA2)은 각각 적어도 하나의 직렬 단에 배치된 발광 소자(LD) 및 이에 전기적으로 연결된 전극들을 포함할 수 있다. 예를 들어, 제1 발광 영역(SEA1)은 해당 화소(PXL)의 제1 직렬 단에 배치된 제1 발광 소자들(LD1) 및 이에 연결된 복수의 전극들을 포함하고, 제2 발광 영역(SEA2)은 제2 직렬 단에 배치된 제2 발광 소자들(LD2) 및 이에 연결된 복수의 전극들을 포함할 수 있다. 이 경우, 제1 발광 영역(SEA1)에 배치된 제1 발광 소자(LD1)와 제2 발광 영역(SEA2)에 배치된 제2 발광 소자(LD2)는 서로 직렬로 연결될 수 있다. 일 예로, 제1 발광 소자(LD1)와 제2 발광 소자(LD2)는 적어도 하나의 컨택 전극(CNE)에 의해 서로 직렬로 연결될 수 있다.
또한, 각각의 화소(PXL)가 제1 영역(SEA)의 발광 영역들(SEA1, SEA2)의 개수보다 많은 개수의 직렬 단들을 포함한다고 할 때, 각각의 발광 영역들(SEA1, SEA2)은 2개 이상의 직렬 단들에 배치된 발광 소자들(LD) 및 이에 연결된 전극들을 포함할 수 있다. 예를 들어, 제1 발광 영역(SEA1)은 발광부(EMU)의 제1 및 제4 직렬 단들에 배치된 발광 소자들(LD1, LD4) 및 전극들을 포함하고, 제2 발광 영역(SEA2)은 제2 및 제3 직렬 단들에 배치된 발광 소자들(LD2, LD3) 및 전극들을 포함할 수 있다.
구체적으로, 화소(PXL)는 제1 발광 영역(SEA1)에 배치된 제1 전극(ELT1), 제2 전극(ELT2), 및 제1 및 제2 전극들(ELT1, ELT2)의 사이에 전기적으로 연결된 적어도 하나의 제1 발광 소자(LD1)와, 제2 발광 영역(SEA2)에 배치된 제3 전극(ELT3), 제4 전극(ELT4), 및 제3 및 제4 전극들(ELT3, ELT4)의 사이에 전기적으로 연결된 적어도 하나의 제2 발광 소자(LD2)를 포함할 수 있다. 또한, 화소(PXL)는 제2 발광 영역(SEA2)에 배치된 제5 전극(ELT5), 제6 전극(ELT6), 및 제5 및 제6 전극들(ELT5, ELT6)의 사이에 전기적으로 연결된 적어도 하나의 제3 발광 소자(LD3)와, 제1 발광 영역(SEA1)에 배치된 제7 전극(ELT7), 제8 전극(ELT8), 및 제7 및 제8 전극들(ELT7, ELT8)의 사이에 전기적으로 연결된 적어도 하나의 제4 발광 소자(LD4)를 더 포함할 수 있다.
한편, 도 9에서는 제5 전극(ELT5), 제6 전극(ELT6), 및 제3 발광 소자(LD3)가 제2 발광 영역(SEA2)에 배치되고, 제7 전극(ELT7), 제8 전극(ELT8), 및 제4 발광 소자(LD4)가 제1 발광 영역(SEA1)에 배치되는 경우를 도시하였으나, 반드시 이에 제한되는 것은 아니다. 즉, 다른 실시예에서 제1 발광 영역(SEA1)에 제5 전극(ELT5), 제6 전극(ELT6), 및 제3 발광 소자(LD3)가 배치되고, 제2 발광 영역(SEA2)에 제7 전극(ELT7), 제8 전극(ELT8), 및 제4 발광 소자(LD4)가 배치될 수도 있다.
각각의 발광 영역(SEA1, SEA2)에서 제1 내지 제8 전극들(ELT1~ELT8)은 각각 제2 방향(Y축 방향)을 따라 연장될 수 있다. 예를 들어, 제1 전극(ELT1), 제2 전극(ELT2), 제7 전극(ELT7), 및/또는 제8 전극(ELT8)은 제1 발광 영역(SEA1)에서 각각 제2 방향(Y축 방향)을 따라 연장되고, 제1 방향(X축 방향)을 따라 순차적으로 이격되어 배치될 수 있다. 또한, 제3 전극(ELT3), 제4 전극(ELT4), 제5 전극(ELT5), 및/또는 제6 전극(ELT6)은 제2 발광 영역(SEA2)에서 각각 제2 방향(Y축 방향)을 따라 연장되고, 제1 방향(X축 방향)을 따라 순차적으로 이격되어 배치될 수 있다. 또한, 제1 내지 제8 전극들(ELT1, ELT8)은 서로 균일한 폭을 가지거나 불균일한 폭을 가질 수 있으며, 굴곡부를 포함하거나 포함하지 않을 수 있다. 즉, 제1 내지 제8 전극들(ELT1~ELT8) 각각의 형상 및/또는 상호 배치 구조는 실시예에 따라 다양하게 변경될 수 있다.
제1 내지 제8 전극들(ELT1~ELT8)은 각 화소(PXL)의 화소 전극들(ELT)을 구성할 수 있다. 제1 내지 제8 전극들(ELT1~ELT8) 중 일부는 먼저 하나의 정렬 배선으로 형성된 이후, 인접한 화소(PXL)와의 사이 및/또는 각 화소(PXL)의 제1 및 제2 발광 영역들(SEA1, SEA2) 사이의 제2 영역(NEA)에서 끊어져서 각 직렬 단의 화소 전극(ELT)으로 분리될 수 있다. 각각의 정렬 배선이 제2 영역(NEA)에서 분리되는 경우, 제1 내지 제8 전극들(ELT1~ELT8)의 일단은 부분적으로 제2 영역(NEA)으로 연장될 수 있으나, 반드시 이에 제한되는 것은 아니다. 제2 영역(NEA)은 비발광 영역으로서, 발광 소자들(LD)의 정렬 이후 각각의 정렬 배선을 복수의 화소 전극들(ELT)로 분리하거나, 및/또는 적어도 하나의 컨택 전극(CNE)을 통한 화소 전극들(ELT) 간의 연결을 위한 공간을 제공할 수 있다.
구체적으로, 제2 영역(NEA)은 정렬 배선을 복수의 화소 전극(ELT)으로 분리하기 위한 개구 영역(OPA)을 포함할 수 있다. 개구 영역(OPA)은 서로 이격된 제1 내지 제4 개구 영역들(OPA1~OPA4)을 포함할 수 있다. 제1 내지 제4 개구 영역들(OPA1~OPA4)은 제2 영역(NEA) 내에서 제1 방향(X축 방향)을 따라 배치될 수 있다.
제1 개구 영역(OPA1)은 제1 전극(ELT1)과 제3 전극(ELT3) 사이에 배치될 수 있다. 즉, 제1 전극(ELT1)과 제3 전극(ELT3)은 제1 개구 영역(OPA1)을 사이에 두고 이격될 수 있다. 제1 개구 영역(OPA1)의 제1 방향(X축 방향)의 폭은 제1 전극(ELT1) 및/또는 제3 전극(ELT3) 각각의 제1 방향(X축 방향)의 폭보다 클 수 있으나, 반드시 이에 제한되는 것은 아니다.
제2 개구 영역(OPA2)은 제2 전극(ELT2)과 제4 전극(ELT4) 사이에 배치될 수 있다. 즉, 제2 전극(ELT2)과 제4 전극(ELT4)은 제2 개구 영역(OPA2)을 사이에 두고 이격될 수 있다. 제2 개구 영역(OPA2)의 제1 방향(X축 방향)의 폭은 제2 전극(ELT2) 및/또는 제4 전극(ELT4) 각각의 제1 방향(X축 방향)의 폭보다 클 수 있으나, 반드시 이에 제한되는 것은 아니다.
제3 개구 영역(OPA3)은 제6 전극(ELT6)과 제8 전극(ELT8) 사이에 배치될 수 있다. 즉, 제6 전극(ELT6)과 제8 전극(ELT8)은 제3 개구 영역(OPA3)을 사이에 두고 이격될 수 있다. 제3 개구 영역(OPA3)의 제1 방향(X축 방향)의 폭은 제6 전극(ELT6) 및/또는 제8 전극(ELT8) 각각의 제1 방향(X축 방향)의 폭보다 클 수 있으나, 반드시 이에 제한되는 것은 아니다.
제4 개구 영역(OPA4)은 제5 전극(ELT5)과 제7 전극(ELT7) 사이에 배치될 수 있다. 제5 전극(ELT5)과 제7 전극(ELT7)은 제4 개구 영역(OPA4)을 사이에 두고 이격될 수 있다. 제4 개구 영역(OPA4)의 제1 방향(X축 방향)의 폭은 제5 전극(ELT5) 및/또는 제7 전극(ELT7) 각각의 제1 방향(X축 방향)의 폭보다 클 수 있으나, 반드시 이에 제한되는 것은 아니다.
상술한 화소 전극들(ELT) 중 어느 하나, 일 예로 제1 전극(ELT1)은 제1 컨택부(CNT1)를 통해 화소 회로(PXC) 및/또는 제1 전원선(PL1)에 전기적으로 연결될 수 있다. 화소 전극들(ELT) 중 다른 하나, 일 예로 제8 전극(ELT8)은 제2 컨택부(CNT2)를 통해 제2 전원선(PL2)에 전기적으로 연결될 수 있다.
일 실시예에서, 제1 내지 제8 전극들(ELT1~ELT8) 각각의 일 영역 하부에는 뱅크 패턴(BNP)이 배치될 수 있다. 이 경우, 제1 내지 제8 전극들(ELT1~ELT8) 각각의 일 영역이 뱅크 패턴(BNP)에 의해 상부 방향(예를 들어, 제3 방향(Z축 방향))으로 돌출되면서, 발광 소자들(LD)의 주변에 반사 격벽을 형성할 수 있게 된다. 이에 따라, 화소(PXL)의 광 효율을 향상시킬 수 있다. 각각의 뱅크 패턴(BNP)은 하나의 화소 전극(ELT)과 중첩되도록 형성되거나, 복수의 화소 전극들(ELT)과 중첩되도록 형성될 수 있다.
실시예에 따라, 제1 내지 제8 전극들(ELT1~ELT8)은 각 직렬 단의 발광 소자들(LD)에 직접 접촉되어 연결되거나, 별도의 컨택 전극(CNE) 등을 통해 발광 소자들(LD)에 전기적으로 연결될 수 있다. 예를 들어, 제1 내지 제8 전극들(ELT1~ELT8)은 제1 절연층(INS1)에 의해 발광 소자들(LD)의 제1 단부(EP1) 또는 제2 단부(EP2)와 절연되고, 각각의 컨택 전극(CNE)을 통해 인접한 발광 소자들(LD)의 제1 또는 제2 단부들(EP1, EP2)에 전기적으로 연결될 수 있다.
또한, 제1 발광 영역(SEA1)에 배치된 어느 하나의 전극(일 예로, 제1, 제2, 제7 및 제8 전극들(ELT1, ELT2, ELT7, ELT8) 중 하나)과, 제2 발광 영역(SEA2)에 배치된 어느 하나의 전극(일 예로, 제3 내지 제6 전극들(ELT3~ELT6) 중 하나)은 적어도 하나의 컨택 전극(CNE)에 의해 서로 전기적으로 연결될 수 있다. 이를 위해, 각각의 화소(PXL)는 제1 및 제2 발광 영역들(SEA1, SEA2)에 위치된 소정의 전극들을 서로 전기적으로 연결하기 위한 제1 내지 제5 컨택 전극들(CNE1~CNE5)을 포함할 수 있다.
제1 컨택 전극(CNE1)은 제1 직렬 단의 제1 발광 소자들(LD1)(특히, 제1 단부들(EP1)) 및 제1 전극(ELT1) 상에 배치되어, 상기 제1 직렬 단의 발광 소자들(LD1)의 제1 단부들(EP1)을 제1 전극(ELT1)에 전기적으로 연결할 수 있다.
제2 컨택 전극(CNE2)은 제1 직렬 단의 제1 발광 소자들(LD1)(특히, 제2 단부들(EP2)) 및 제2 전극(ELT2) 상에 배치되어, 제1 발광 소자들(LD1)의 제2 단부들(EP2)을 제2 전극(ELT2)에 전기적으로 연결할 수 있다. 또한, 제2 컨택 전극(CNE2)은 제2 직렬 단의 제2 발광 소자들(LD2)(특히, 제1 단부들(EP1)) 및 제3 전극(ELT3) 상에 배치되어, 제2 발광 소자들(LD2)의 제1 단부들(EP1)을 제3 전극(ELT3)에 전기적으로 연결할 수 있다. 이를 위해, 제2 컨택 전극(CNE2)은 제1 발광 영역(SEA1)으로부터 제2 영역(NEA)을 경유하여 제2 발광 영역(SEA2)으로 연장될 수 있다. 다만, 다른 실시예에서 제2 컨택 전극(CNE2)이 복수의 분리형 전극들로 구성되고, 상기 분리형 전극들이 브릿지 패턴 등을 통해 서로 전기적으로 연결될 수도 있다.
제3 컨택 전극(CNE3)은 제2 직렬 단의 제2 발광 소자들(LD2)(특히, 제2 단부들(EP2)) 및 제4 전극(ELT4) 상에 배치되어, 제2 발광 소자들(LD2)의 제2 단부들(EP2)을 제4 전극(ELT4)에 전기적으로 연결할 수 있다. 또한, 제3 컨택 전극(CNE3)은 제3 직렬 단의 제3 발광 소자들(LD3)(특히, 제1 단부들(EP1)) 및 제5 전극(ELT5) 상에 배치되어, 제3 발광 소자들(LD3)의 제1 단부들(EP1)을 제5 전극(ELT5)에 전기적으로 연결할 수 있다. 다만, 다른 실시예에서 제3 컨택 전극(CNE3)이 복수의 분리형 전극들로 구성되고, 상기 분리형 전극들이 브릿지 패턴 등을 통해 서로 전기적으로 연결될 수도 있다.
제4 컨택 전극(CNE4)은 제3 직렬 단의 제3 발광 소자들(LD3)(특히, 제2 단부들(EP2)) 및 제6 전극(ELT6) 상에 배치되어, 제3 발광 소자들(LD3)의 제2 단부들(EP2)을 제6 전극(ELT6)에 전기적으로 연결할 수 있다. 또한, 제4 컨택 전극(CNE4)은 제4 직렬 단의 제4 발광 소자들(LD4)(특히, 제1 단부들(EP1)) 및 제7 전극(ELT7) 상에 배치되어, 제4 발광 소자들(LD4)의 제1 단부들(EP1)을 제7 전극(ELT7)에 전기적으로 연결할 수 있다. 이를 위해, 제4 컨택 전극(CNE4)은 제2 발광 영역(SEA2)으로부터 제2 영역(NEA)을 경유하여 제1 발광 영역(SEA1)으로 연장될 수 있다. 다만, 다른 실시예에서는 제4 컨택 전극(CNE4)이 복수의 분리형 전극들로 구성되고, 상기 분리형 전극들이 브릿지 패턴 등을 통해 서로 전기적으로 연결될 수도 있다.
제5 컨택 전극(CNE5)은 제4 직렬 단의 제4 발광 소자들(LD4)(특히, 제2 단부들(EP2)) 및 제8 전극(ELT8) 상에 배치되어, 제4 발광 소자들(LD4)의 제2 단부들(EP2)을 제8 전극(ELT8)에 연결할 수 있다.
일 실시예에서, 각각의 컨택 전극(CNE)과 화소 전극(ELT)의 사이에는 적어도 한 층의 절연층이 개재되고, 상기 절연층에 형성된 컨택홀(CH)을 통해 각각의 컨택 전극(CNE)과 이에 대응하는 화소 전극(ELT)이 서로 전기적으로 연결될 수 있다. 다만, 컨택 전극(CNE)과 화소 전극(ELT) 사이의 연결 구조는 실시예에 따라 다양하게 달라질 수 있다.
상술한 실시예에 의하면, 컨택 전극들(CNE)을 이용하여 화소 전극들(ELT)을 원하는 형태로 연결할 수 있다. 일 예로, 각각 제1 발광 영역(SEA1)의 일측에 배치된 제1 발광 소자들(LD1), 제2 발광 영역(SEA2)의 일측에 배치된 제2 발광 소자들(LD2), 제2 발광 영역(SEA2)의 타측에 배치된 제3 발광 소자들(LD3), 및 제1 발광 영역(SEA1)의 타측에 배치된 제4 발광 소자들(LD4)을 순차적으로 직렬 연결할 수 있다.
화소(PXL)는 각각 화소 영역(PXA)의 가장자리에 배치된 뱅크(BNK)를 더 포함할 수 있다. 뱅크(BNK)는 각 화소(PXL)의 출광 영역을 규정하는 구조물로서, 인접한 화소 영역(PXA) 사이의 경계에 배치될 수 있다. 뱅크(BNK)는 일 예로 화소 정의막일 수 있다. 뱅크(BNK)는 적어도 하나의 차광성 및/또는 반사성 물질을 포함하도록 구성되어 인접한 화소 영역(PXA)의 사이에서 빛샘을 방지할 수 있다. 예를 들어, 뱅크(BNK)는 다양한 종류의 블랙 매트릭스 물질 중 적어도 하나의 블랙 매트릭스 물질(일 예로, 현재 공지된 적어도 하나의 차광성 재료), 및/또는 특정 색상의 컬러 필터 물질 등을 포함할 수 있다. 일 예로, 뱅크(BNK)는 광의 투과를 차단할 수 있는 흑색의 불투명 패턴으로 형성될 수 있다.
뱅크(BNK)는 제1 영역(SEA) 및 제2 영역(NEA)을 둘러싸도록 배치될 수 있다. 뱅크(BNK)는 제1 영역(SEA) 및 제2 영역(NEA)을 포괄하여 노출하는 제1 뱅크 개구부(OPNb1)를 포함할 수 있다. 즉, 제1 영역(SEA)과 제2 영역(NEA)은 직접 인접하고, 뱅크(BNK)는 제1 영역(SEA)과 제2 영역(NEA)을 포괄한 전체의 가장자리를 둘러싸도록 배치될 수 있다. 일 실시예에서, 뱅크(BNK)는 각 화소(PXL)의 제1 영역(SEA) 및 제2 영역(NEA)을 노출하는 제1 뱅크 개구부(OPNb1) 외에도, 각 화소 영역(PXA)의 상단 영역 및/또는 하단 영역에 대응하는 제2 뱅크 개구부(OPNb2)를 더 포함할 수 있다.
한편, 뱅크(BNK)가 제1 영역(SEA) 및 제2 영역(NEA) 전체를 둘러싸도록 배치되어, 화소 영역(PXA) 내의 비발광 영역인 제2 영역(NEA)에서 생략됨에 따라 화소(PXL)의 출광 영역의 면적을 최대화할 수 있다. 다만, 이 경우 발광 소자들(LD)이 공급되어야 할 제1 영역(SEA) 외에 제2 영역(NEA)에도 발광 소자들(LD)이 공급될 수 있으며, 제2 영역(NEA)에 존재하는 발광 소자들(LD)은 후속 공정에서 이탈되어 쇼트 불량 및/또는 이물 불량을 야기할 수 있다. 이에, 일 실시예에 따른 표시 장치는 제2 영역(NEA)의 제1 절연층(도 12의 INS1)에 개구부(OP1)를 형성하고, 제2 절연층(INS2)으로 발광 소자(LD)를 고정함으로써 제2 영역(NEA)에 존재하는 발광 소자들(LD)들이 이탈되는 것을 방지할 수 있다. 이에 대한 상세한 설명은 도 12를 참조하여 후술하기로 한다.
도 10 및 도 11은 도 9의 Ⅰ-Ⅰ' 선을 기준으로 자른 단면도들이다.
도 10 및 도 11에서는 회로층(PCL)에 배치될 수 있는 회로 소자들의 일 예로서, 임의의 트랜지스터(M)(일 예로, 제1 컨택부(CNT1) 및 브릿지 패턴(BRP)을 통해 제1 전극(ELT1)에 전기적으로 연결되는 트랜지스터)와 제2 컨택부(CNT2)를 통해 제8 전극(ELT8)에 전기적으로 연결되는 제2 전원선(PL2)을 도시하기로 한다.
도 10 및 도 11을 참조하면, 일 실시예에 따른 화소(PXL) 및 이를 구비한 표시 장치는 기판(SUB)의 일면 상에 배치된 회로층(PCL) 및 표시층(DPL)을 포함할 수 있다.
회로층(PCL)은 화소 회로(PXC)를 구성하는 회로 소자들(일 예로, 트랜지스터들(M) 및 스토리지 커패시터(도 8의 Cst)) 및 이에 전기적으로 연결되는 각종 배선들이 배치될 수 있다. 표시층(DPL)의 각 화소 영역(PXA)에는 해당 화소(PXL)의 발광부(EMU)를 구성하는 화소 전극들(ELT), 발광 소자들(LD) 및/또는 컨택 전극들(CNE)이 배치될 수 있다.
구체적으로, 회로층(PCL)은 적어도 일부의 트랜지스터(M)의 하부에 배치되는 적어도 하나의 하부 전극층(또는, 트랜지스터(M)의 백 게이트 전극(BGE)) 등을 포함한 제1 도전층을 더 포함할 수 있다. 상기 하부 전극층은 차광층으로서 기능할 수 있으나, 반드시 이에 제한되는 것은 아니다.
제1 도전층을 포함한 기판(SUB)의 일면 상에는 버퍼층(BFL)이 배치될 수 있다. 버퍼층(BFL)은 각각의 회로 소자에 불순물이 확산되는 것을 방지할 수 있다.
버퍼층(BFL) 상에는 반도체층이 배치될 수 있다. 상기 반도체층은 각 트랜지스터(M)의 반도체 패턴(SCP) 등을 포함할 수 있다. 반도체 패턴(SCP)은 게이트 전극(GE)과 중첩되는 채널 영역 및 상기 채널 영역의 양측에 배치된 제1 및 제2 도전 영역(일 예로, 소스 및 드레인 영역)을 포함할 수 있다.
반도체층 상에는 게이트 절연층(GI)이 배치될 수 있다. 게이트 절연층(GI) 상에는 제2 도전층이 배치될 수 있다. 제2 도전층은 각 트랜지스터(M)의 게이트 전극(GE)을 포함할 수 있다. 또한, 제2 도전층은 스토리지 커패시터(Cst)의 일 전극 및/또는 소정의 배선을 더 포함할 수 있다.
제2 도전층 상에는 제1 층간 절연층(ILD1)이 배치될 수 있다. 제1 층간 절연층(ILD1) 상에는 제3 도전층이 배치될 수 있다. 제3 도전층은 각 트랜지스터(M)의 제1 및 제2 트랜지스터 전극들(TE1, TE2)을 포함할 수 있다. 여기서, 제1 및 제2 트랜지스터 전극들(TE1, TE2)은 각각 소스 전극 및 드레인 전극들일 수 있다. 또한, 제3 도전층은 스토리지 커패시터(Cst)의 일 전극 및/또는 소정의 배선을 더 포함할 수 있다.
제3 도전층 상에는 제2 층간 절연층(ILD2)이 배치될 수 있다. 제2 층간 절연층(ILD2) 상에는 제4 도전층이 배치될 수 있다. 제4 도전층은 회로층(PCL)과 표시층(DPL)을 전기적으로 연결하는 브릿지 패턴(BRP) 및/또는 소정의 배선(일 예로, 제1 전원선(PL1) 및/또는 제2 전원선(PL2))을 포함할 수 있다. 브릿지 패턴(BRP)은 제1 컨택부(CNT1)에 형성된 제1 컨택홀(CH1) 등을 통해, 각 발광부(EMU)의 첫 번째 화소 전극(일 예로, 제1 전극(ELT1))에 전기적으로 연결될 수 있다. 제2 전원선(PL2)은 제2 컨택부(CNT2)에 형성된 제2 컨택홀(CH2) 등을 통해, 각 발광부(EMU)의 마지막 화소 전극(일 예로, 제8 전극(ELT8))에 전기적으로 연결될 수 있다.
제4 도전층 상에는 패시베이션층(PSV)이 배치될 수 있다. 실시예에 따라, 패시베이션층(PSV)은 적어도 유기 절연층을 포함하며 회로층(PCL)의 표면을 실질적으로 평탄화할 수 있다. 패시베이션층(PSV)의 상부에는 표시층(DPL)이 배치될 수 있다.
표시층(DPL)은 각 화소(PXL)의 발광 영역들(SEA1, SEA2)에 배치된 복수의 화소 전극들(ELT)(일 예로, 제1 내지 제8 전극들(ELT1~ELT8)), 화소 전극들(ELT)의 사이에 직렬, 병렬 또는 직/병렬 연결된 복수의 발광 소자들(LD), 및 화소 전극들(ELT)과 발광 소자들(LD)을 전기적으로 연결하는 복수의 컨택 전극들(CNE)을 포함할 수 있다.
한편, 도 10 및 도 11에서는 각각 하나의 발광 소자(LD)를 도시하였지만, 도 9에 도시된 바와 같이 화소(PXL)는 첫 번째 및 마지막 화소 전극들(일 예로, 제1 및 제8 전극들(ELT1, ELT8))의 사이에 순방향으로 연결된 복수의 발광 소자들(LD)을 포함할 수 있다. 따라서, 이하에서는 화소(PXL)가 복수의 발광 소자들(LD)을 포함하는 것으로 가정하여 각각의 실시예를 설명하기로 한다.
또한, 표시층(DPL)은 화소 전극들(ELT) 각각의 일 영역을 상부 방향으로 돌출시키기 위한 분리 또는 일체형의 뱅크 패턴(BNP), 및/또는 화소 영역(PXA)을 둘러싸는 뱅크(BNK)를 포함할 수 있다. 또한, 표시층(DPL)은 적어도 하나의 도전층 및/또는 절연층을 더 포함할 수 있다. 예를 들어, 표시층(DPL)은 회로층(PCL)의 상부에 순차적으로 배치 및/또는 형성된 화소 전극들(ELT), 제1 절연층(INS1), 발광 소자들(LD), 제2 절연층(INS2), 컨택 전극들(CNE) 및 제4 절연층(INS4)을 포함할 수 있다.
구체적으로, 뱅크 패턴(BNP)은 회로층(PCL) 상에 배치될 수 있다. 뱅크 패턴(BNP)은 분리형 또는 일체형의 패턴으로 형성될 수 있다. 뱅크 패턴(BNP)은 기판(SUB)의 일면 상에서 상부 방향(예를 들어, 제3 방향(Z축 방향))으로 돌출될 수 있다. 이에 따라, 각각의 뱅크 패턴(BNP) 상에 배치된 화소 전극(ELT)의 일 영역이 상부 방향으로 돌출될 수 있다.
뱅크 패턴(BNP) 및 그 상부에 배치되는 화소 전극들(ELT)에 의해, 발광 소자들(LD)의 주변에 반사 격벽이 형성될 수 있다. 일 예로, 화소 전극들(ELT)이 적어도 반사 전극층을 포함할 경우, 발광 소자들(LD)의 양 단부에서 방출되는 빛이 상기 반사 전극층에서 반사되어 각 화소(PXL)의 상부 방향(예를 들어, 제3 방향(Z축 방향))으로 출광될 수 있다.
뱅크 패턴(BNP)은 다양한 형상을 가질 수 있다. 일 실시예에서, 뱅크 패턴(BNP)은 도 10 및 도 11에 도시된 바와 같이 기판(SUB)에 대하여 소정 범위의 각도로 기울어진 경사면을 가지도록 형성될 수 있다. 다른 실시예에서, 뱅크 패턴(BNP)은 곡면 또는 계단 형상 등의 측벽들을 가질 수도 있다. 일 예로, 뱅크 패턴(BNP)은 반원 또는 반타원 형상 등의 단면을 가질 수도 있다.
뱅크 패턴(BNP)의 상부에 배치되는 전극들 및/또는 절연층들은 뱅크 패턴(BNP)에 대응하는 형상을 가질 수 있다. 일 예로, 각각의 화소 전극(ELT)은 발광 소자들(LD)의 주변에서 뱅크 패턴(BNP)의 형상에 상응하는 형상을 가지는 경사면 또는 곡면을 포함할 수 있다. 다만, 실시예에 따라서 뱅크 패턴(BNP)은 생략될 수도 있다.
뱅크 패턴(BNP)의 상부에는 각 화소(PXL)의 화소 전극들(ELT)이 배치될 수 있다. 실시예에 따라, 각각의 화소 전극(ELT)은 화소(PXL) 별로 분리된 패턴을 가질 수 있다. 예를 들어, 제1 내지 제8 전극들(ELT1~ELT8) 각각은 해당 화소 영역(PXA)의 외곽 영역 및/또는 인접한 화소 영역들(PXA)의 사이에서 양단이 끊긴 독립된 패턴을 가질 수 있다. 다만, 반드시 이에 제한되는 것은 아니며, 화소 전극(ELT)들 중 적어도 하나는 복수의 화소들(PXL)에서 공통으로 연결되는 패턴을 가질 수도 있다.
각각의 화소 전극(ELT)은 적어도 하나의 도전 물질을 포함할 수 있다. 또한, 화소 전극들(ELT)은 서로 동일 또는 상이한 도전 물질을 포함할 수 있다. 또한, 각각의 화소 전극(ELT)은 단일층 또는 다중층으로 구성될 수 있다.
화소 전극들(ELT)을 포함한 기판(SUB)의 일면 상에는 제1 절연층(INS1)이 배치될 수 있다. 일 실시예에서, 제1 절연층(INS1)은 도 10에 도시된 바와 같이, 각각의 화소 전극(ELT)을 각각의 컨택 전극(CNE)에 전기적으로 연결하기 위한 컨택홀들(CH)을 가질 수 있다. 다른 실시예에서, 제1 절연층(INS1)은 도 11에 도시된 바와 같이, 뱅크 패턴(BNP)의 상부에서 보다 넓게 개구되고, 제1 절연층(INS1)이 개구된 영역에서, 각각의 화소 전극(ELT)이 각각의 컨택 전극(CNE)에 전기적으로 연결될 수 있다. 또 다른 실시예에서, 제1 절연층(INS1)은 화소 전극들(ELT)과 발광 소자들(LD) 사이의 영역에만 국부적으로 배치될 수도 있다.
일 실시예에서, 제1 절연층(INS1)은 일차적으로 제1 및 제2 전극들(ELT1, ELT2)을 전면적으로 커버하도록 형성될 수 있다. 제1 절연층(INS1) 상에 발광 소자들(LD)이 공급 및 정렬된 이후, 제1 절연층(INS1)은 화소 전극들(ELT)의 일 영역을 노출하도록 부분적으로 개구될 수 있다. 화소 전극들(ELT)이 형성된 이후 제1 절연층(INS1) 등에 의해 커버됨에 따라, 후속 공정에서 화소 전극들(ELT)이 손상되는 것을 방지할 수 있다.
제1 절연층(INS1) 상에는 뱅크(BNK)가 배치될 수 있다. 다만, 뱅크(BNK)의 단면 상의 위치가 이에 제한되는 것은 아니며, 실시예에 따라 뱅크(BNK)는 상술한 뱅크 패턴(BNP)과 동일한 층에 배치될 수도 있다. 뱅크(BNK) 내에 위치하는 발광 영역들(SEA1, SEA2)에는 발광 소자들(LD)이 공급 및 정렬될 수 있다. 발광 소자들(LD)은 잉크젯 방식, 슬릿 코팅 방식, 또는 이외의 다양한 방식을 통해 각 화소(PXL)의 발광 영역들(SEA1, SEA2)들에 공급되고, 정렬 배선들 각각에 소정의 정렬 신호(또는, 정렬 전압)을 인가함에 의해 발광 소자들(LD)을 화소 전극들(ELT)의 사이에 정렬할 수 있다.
일 실시예에서, 발광 소자들(LD) 중 적어도 일부는 그 길이 방향의 양 단부들(즉, 제1 및 제2 단부들(EP1, EP2))이 이웃한 한 쌍의 화소 전극들(ELT)과 중첩되거나 중첩되지 않도록 한 쌍의 화소 전극들(ELT)의 사이에 배치될 수 있다. 또한, 발광 소자들(LD)의 양 단부들(즉, 제1 및 제2 단부들(EP1, EP2))은 각각의 화소 전극(ELT)에 직접적으로 접촉되거나, 컨택 전극(CNE)을 통해 각각의 화소 전극(ELT)에 전기적으로 연결될 수 있다.
발광 소자들(LD)의 일 영역 상에는 제2 절연층(INS2)이 배치될 수 있다. 제2 절연층(INS2)은 발광 소자들(LD) 각각의 제1 및 제2 단부들(EP1, EP2)을 노출하도록 발광 소자들(LD) 각각의 일 영역 상에 국부적으로 배치될 수 있다. 발광 소자들(LD)의 정렬이 완료된 이후 발광 소자들(LD) 상에 제2 절연층(INS2)을 형성하게 되면, 발광 소자들(LD)이 정렬된 위치에서 이탈하는 것을 방지할 수 있다.
한편, 상술한 바와 같이 발광 영역(SEA1, SEA2) 내에 발광 소자들(LD)을 공급하는 과정에서, 제2 영역(NEA)에도 발광 소자(LD)들이 공급될 수 있으며, 제2 영역(NEA)에 존재하는 발광 소자들(LD)은 후속 공정에서 이탈되어 쇼트 불량 및/또는 이물 불량을 야기할 수 있다. 이에, 일 실시예에 따른 표시 장치는 상술한 제1 절연층(INS1) 및 제2 절연층(INS2)이 제2 영역(NEA)에 배치된 복수의 개구 영역(OPA)(또는, 개구부(도 12의 OPA1, OPA2))를 포함함으로써, 제2 영역(NEA)에 존재하는 발광 소자들(LD)들이 이탈되는 것을 방지할 수 있다. 이에 대한 상세한 설명을 위해 도 12가 참조된다.
도 12는 도 9의 Ⅱ-Ⅱ' 선을 기준으로 자른 단면도이다.
도 12에서는 설명의 편의를 위해, 회로층(PCL) 등을 생략하였으며, 표시층(DPL)의 뱅크(BNK), 제1 절연층(INS1), 및 제2 절연층(INS2) 등 만을 도시하였다.
도 12를 참조하면, 제1 절연층(INS1) 및 제2 절연층(INS2)은 제2 영역(NEA)에 배치된 복수의 개구 영역(OPA)을 포함할 수 있다. 개구 영역(OPA)은 서로 이격된 제1 내지 제4 개구 영역들(OPA1~OPA4)을 포함할 수 있다. 제1 내지 제4 개구 영역들(OPA1~OPA4)은 제2 영역(NEA) 내에서 제1 방향(X축 방향)을 따라 배치될 수 있다. 제1 내지 제4 개구 영역들(OPA1~OPA4)의 제1 방향(X축 방향)의 폭은 실질적으로 동일할 수 있으나, 반드시 이에 제한되는 것은 아니다.
제1 절연층(INS1)은 개구 영역(OPA)과 중첩하는 제1 개구부(OP1)를 포함하고, 제2 절연층(INS2)은 개구 영역(OPA)(또는, 제1 개구부(OP1))과 중첩하는 제2 개구부(OP2)를 포함할 수 있다. 제1 개구부(OP1) 및 제2 개구부(OP2)는 발광 소자들(LD)의 정렬 이후 각각의 정렬 배선을 복수의 화소 전극들(ELT)로 분리하기 위한 공간을 제공할 수 있다. 한편, 제1 영역(SEA)(또는, 제1 및 제2 발광 영역들(SEA1, SEA2)) 내에 발광 소자(LD)들을 정렬하는 과정에서, 제2 영역(NEA)의 개구 영역(OPA)(또는, 제1 절연층(INS1)의 제1 개구부(OP1)) 내에도 비유효 발광 소자(LD')들이 배치될 수 있다. 비유효 발광 소자(LD')들은 도 1 내지 도 11 등을 참조하여 설명한 발광 소자(LD)와 실질적으로 동일하나, 비발광 상태인 비유효 광원일 수 있다. 상술한 바와 같이, 제2 영역(NEA)에 존재하는 비유효 발광 소자들(LD')이 후속 공정에서 이탈되어 쇼트 불량 및/또는 이물 불량을 야기하는 것을 방지하기 위해, 비유효 발광 소자(LD')들은 제2 절연층(INS2')에 의해 고정될 수 있다. 이를 위해, 제2 절연층(INS2)의 제2 개구부(OP2)의 제1 방향(X축 방향)의 폭은 제1 절연층(INS1)의 제1 개구부(OP1)의 제1 방향(X축 방향)의 폭보다 작을 수 있다. 이 경우, 제2 절연층(INS2)은 제1 개구부(OP1)의 측벽을 커버할 수 있다. 비유효 발광 소자(LD')가 제1 개구부(OP1) 내에 존재하는 경우, 제2 절연층(INS2)은 비유효 발광 소자(LD')를 적어도 부분적으로 커버하여 고정함으로써 비유효 발광 소자들(LD')이 후속 공정에서 이탈되어 쇼트 불량 및/또는 이물 불량을 야기하는 것을 방지할 수 있다. 또한, 비유효 발광 소자(LD')를 보다 용이하게 고정하기 위해, 제1 절연층(INS1)의 두께(H1)는 비유효 발광 소자(LD')의 직경(D)과 실질적으로 동일한 두께로 형성될 수 있으나, 반드시 이에 제한되는 것은 아니다.
다시 도 10 및 도 11을 참조하면, 제2 절연층(INS2)에 의해 커버되지 않은 발광 소자들(LD)의 양 단부들, 즉 제1 및 제2 단부들(EP1, EP2)은 각각의 컨택 전극(CNE)에 의해 커버되고, 컨택 전극(CNE)에 의해 각각의 화소 전극(ELT)에 전기적으로 연결될 수 있다.
일 실시예에서, 도 10에 도시된 바와 같이, 각각의 발광 소자(LD)를 사이에 두고 서로 마주하는 두 개의 컨택 전극들(CNE)(일 예로, 제1 및 제2 컨택 전극들(CNE1, CNE2))은 서로 동일한 층에 배치될 수 있다. 컨택 전극들(CNE)이 동일한 층에 형성될 경우, 컨택 전극들(CNE)은 동일 공정에서 동시에 형성되거나, 또는 순차적으로 형성될 수 있다. 이 경우, 화소(PXL) 및 이를 구비한 표시 장치의 제조 공정을 간소화할 수 있다. 다른 실시예에서, 도 11에 도시된 바와 같이, 각각의 발광 소자(LD)를 사이에 두고 서로 마주하는 두 개의 컨택 전극들(CNE)(일 예로, 제1 및 제2 컨택 전극들(CNE1, CNE2))은 서로 다른 층에 분리되어 배치될 수 있다. 이 경우, 표시층(DPL)은 컨택 전극들(CNE)의 사이에 개재된 제3 절연층(INS3)을 더 포함할 수 있다. 제3 절연층(INS3)은 한 쌍의 컨택 전극들(CNE) 중 어느 하나(일 예로, 제1 컨택 전극(CNE1))를 커버하도록 배치될 수 있다. 발광 소자들(LD)의 상부에 제2 및/또는 제3 절연층들(INS2, INS3)을 형성하게 되면, 발광 소자들(LD)의 제1 및 제2 단부들(EP1, EP2) 사이의 전기적 안정성을 확보할 수 있다. 예를 들어, 제2 및/또는 제3 절연층들(INS2, INS3)에 의해 서로 이웃한 한 쌍의 컨택 전극들(CNE)이 안정적으로 분리될 수 있다. 이에 따라, 발광 소자들(LD)의 제1 및 제2 단부들(EP1, EP2)의 사이에서 쇼트 결함이 발생하는 것을 방지할 수 있다.
컨택 전극들(CNE)은 다양한 투명 도전 물질로 구성될 수 있다. 일 예로, 컨택 전극들(CNE)은 ITO, IZO, ITZO, ZnO, AZO, GZO, ZTO, GTO 및 FTO를 비롯한 다양한 투명 도전 물질 중 적어도 하나를 포함하며, 소정의 투광도를 만족하도록 실질적으로 투명 또는 반투명하게 구현될 수 있다. 이에 따라, 각각의 제1 및 제2 단부들(EP1, EP2)을 통해 발광 소자들(LD)로부터 방출되는 광이 컨택 전극들(CNE)을 투과하여 화소(PXL)의 외부로 방출될 수 있게 된다.
컨택 전극들(CNE) 및/또는 제3 절연층(INS3) 상에는 제4 절연층(INS4)이 배치될 수 있다. 예를 들어, 제4 절연층(INS4)은 뱅크 패턴(BNP), 화소 전극들(ELT), 복수의 절연층들(INS1, INS2, INS3), 발광 소자들(LD), 컨택 전극들(CNE) 및/또는 뱅크(BNK)를 커버하도록, 기판(SUB) 상에 전면적으로 형성될 수 있다. 이러한 제4 절연층(INS4)은 적어도 한 층의 무기막 및/또는 유기막을 포함할 수 있다. 실시예에 따라, 제4 절연층(INS4)은 다층 구조의 박막 봉지층을 포함할 수 있다. 예를 들어, 제4 절연층(INS4)은 적어도 두 층의 무기 절연층들 및 상기 적어도 두 층의 무기 절연층들의 사이에 개재된 적어도 한 층의 유기 절연층을 포함한 다층 구조의 박막 봉지층으로 구성될 수 있다. 다만, 제4 절연층(INS4)의 구성 물질 및/또는 구조가 이에 제한되는 것은 아니며, 실시예에 따라서, 제4 절연층(INS4)의 상부에 적어도 한 층의 오버 코트층, 충진재층 및/또는 상부 기판 등이 더 배치될 수도 있다.
상술한 실시예에 의하면, 제1 영역(SEA) (또는, 제1 및 제2 발광 영역들(SEA1, SEA2)) 내에 발광 소자(LD)들을 공급 및 정렬하는 과정에서, 제2 영역(NEA)에 비유효 발광 소자(LD')가 공급되더라도, 비유효 발광 소자(LD')는 제1 절연층(INS1)의 제1 개구부(OP1) 내에 배치되어 제1 개구부(OP1)의 측벽을 커버하는 제2 절연층(INS2)에 의해 고정될 수 있다. 따라서, 비유효 발광 소자들(LD')이 후속 공정에서 이탈되어 쇼트 불량 및/또는 이물 불량을 야기하는 것을 방지할 수 있다.
이하, 다른 실시예에 대해 설명한다. 이하의 실시예에서 이미 설명한 구성과 동일한 구성에 대해서는 동일한 참조 번호로서 지칭하며, 중복 설명은 생략하거나 간략화하기로 한다.
도 13은 다른 실시예에 따른 화소를 나타내는 평면도이다. 도 14는 도 13의 Ⅲ-Ⅲ' 선을 기준으로 자른 단면도이다. 도 14는 도 12와 실질적으로 동일한 위치의 단면에 대응될 수 있다.
도 13 및 도 14를 참조하면, 제2 영역(NEA)에는 정렬 배선을 복수의 화소 전극(ELT)으로 분리하기 위한 개구 영역(OPA)을 포함할 수 있다. 개구 영역(OPA)은 서로 이격된 제1 내지 제3 개구 영역들(OPA1~OPA3)을 포함할 수 있다. 제1 내지 제3 개구 영역들(OPA1~OPA3)은 제2 영역(NEA) 내에서 제1 방향(X축 방향)을 따라 배치될 수 있다. 제1 내지 제3 개구 영역들(OPA1~OPA3)은 서로 다른 크기를 가질 수 있다. 예를 들어, 정렬 배선을 분리하는 과정에서, 제1 개구 영역(OPA1)은 하나의 정렬 배선과 중첩하고, 제2 개구 영역(OPA2)은 복수의 정렬 배선과 중첩하고, 제3 개구 영역(OPA3)은 하나의 정렬 배선과 중첩하도록 형성될 수 있다. 즉, 제2 개구 영역(OPA2)의 제1 방향(X축 방향)의 폭은 제1 개구 영역(OPA1) 및/또는 제3 개구 영역(OPA3)의 제1 방향(X축 방향)의 폭보다 클 수 있다.
제1 개구 영역(OPA1)은 제1 전극(ELT1)과 제3 전극(ELT3) 사이에 배치될 수 있다. 즉, 제1 전극(ELT1)과 제3 전극(ELT3)은 제1 개구 영역(OPA1)을 사이에 두고 이격될 수 있다. 제1 개구 영역(OPA1)의 제1 방향(X축 방향)의 폭은 제1 전극(ELT1) 및/또는 제3 전극(ELT3) 각각의 제1 방향(X축 방향)의 폭보다 클 수 있으나, 반드시 이에 제한되는 것은 아니다.
제2 개구 영역(OPA2)은 제2 전극(ELT2) 및 제8 전극(ELT8)과 제4 전극(ELT4) 및 제6 전극(ELT6) 사이에 배치될 수 있다. 즉, 제2 전극(ELT2)과 제4 전극(ELT4)은 제2 개구 영역(OPA2)을 사이에 두고 이격될 수 있다. 또한, 제8 전극(ELT8)과 제6 전극(ELT6)은 제2 개구 영역(OPA2)을 사이에 두고 이격될 수 있다. 제2 개구 영역(OPA2)의 제1 방향(X축 방향)의 폭은 제2 전극(ELT2)의 일측부터 제8 전극(ELT8)의 타측까지의 제1 방향(X축 방향)의 폭보다 클 수 있다. 유사하게, 제2 개구 영역(OPA2)의 제1 방향(X축 방향)의 폭은 제4 전극(ELT4)의 일측부터 제6 전극(ELT6)의 타측까지의 제1 방향(X축 방향)의 폭보다 클 수 있으나, 반드시 이에 제한되는 것은 아니다.
제3 개구 영역(OPA3)은 제5 전극(ELT5)과 제7 전극(ELT7) 사이에 배치될 수 있다. 즉, 제5 전극(ELT5)과 제7 전극(ELT7)은 제3 개구 영역(OPA3)을 사이에 두고 이격될 수 있다. 제3 개구 영역(OPA3)의 제1 방향(X축 방향)의 폭은 제5 전극(ELT5) 및/또는 제7 전극(ELT7) 각각의 제1 방향(X축 방향)의 폭보다 클 수 있으나, 반드시 이에 제한되는 것은 아니다.
제1 절연층(INS1)은 개구 영역(OPA)과 중첩하는 제1 개구부(OP1)를 포함하고, 제2 절연층(INS2)은 개구 영역(OPA)(또는, 제1 개구부(OP1))과 중첩하는 제2 개구부(OP2)를 포함할 수 있다. 제1 개구부(OP1) 및 제2 개구부(OP2)는 발광 소자들(LD)의 정렬 이후 각각의 정렬 배선을 복수의 화소 전극들(ELT)로 분리하기 위한 공간을 제공할 수 있다. 한편, 제1 영역(SEA)(또는, 제1 및 제2 발광 영역들(SEA1, SEA2)) 내에 발광 소자(LD)들을 정렬하는 과정에서, 제2 영역(NEA)의 개구 영역(OPA)(또는, 제1 절연층(INS1)의 제1 개구부(OP1)) 내에도 비유효 발광 소자(LD')들이 배치될 수 있다. 상술한 바와 같이, 제2 영역(NEA)에 존재하는 비유효 발광 소자들(LD')이 후속 공정에서 이탈되어 쇼트 불량 및/또는 이물 불량을 야기하는 것을 방지하기 위해, 비유효 발광 소자(LD')들은 제2 절연층(INS2')에 의해 고정될 수 있다. 이를 위해, 제2 절연층(INS2)의 제2 개구부(OP2)의 제1 방향(X축 방향)의 폭은 제1 절연층(INS1)의 제1 개구부(OP1)의 제1 방향(X축 방향)의 폭보다 작을 수 있다. 이 경우, 제2 절연층(INS2)은 제1 개구부(OP1)의 측벽을 커버할 수 있다. 즉, 제2 영역(NEA)에 비유효 발광 소자(LD')가 공급되더라도, 비유효 발광 소자(LD')는 제1 절연층(INS1)의 제1 개구부(OP1) 내에 배치되고, 제1 개구부(OP1)의 측벽을 커버하는 제2 절연층(INS2)에 의해 고정될 수 있다. 따라서, 비유효 발광 소자들(LD')이 후속 공정에서 이탈되어 쇼트 불량 및/또는 이물 불량을 야기하는 것을 방지할 수 있음은 앞서 설명한 바와 같다.
도 15는 또 다른 실시예에 따른 표시 장치의 단면도이다. 도 15에서는 서로 인접한 제1 화소(PXL1), 제2 화소(PXL2) 및 제3 화소(PXL3)로 구성된 어느 하나의 화소 유닛(PXU)이 배치되는 영역을 중심으로, 표시 패널(PNL)의 단면을 도시하기로 한다. 한편, 각 화소(PXL)에 대해서는 앞서 설명한 실시예들을 통해 상세히 개시하였으므로, 도 15에서는 화소 전극들(ELT), 발광 소자들(LD) 및 컨택 전극들(CNE)을 중심으로 각 화소(PXL)의 구조를 개략적으로만 도시하고, 이에 대한 상세한 설명은 생략하기로 한다.
도 15를 참조하면, 본 실시예에 따른 표시 장치는 표시층(DPL) 상부에 배치되는 상부 기판(UPL)을 더 포함할 수 있다. 예를 들어, 화소들(PXL)이 배치된 기판(SUB)의 일면 상에는 표시 영역(DA)을 봉지하는 상부 기판(UPL)(“봉지 기판” 또는 “컬러 필터 기판”이라고도 함)이 배치될 수 있다.
상부 기판(UPL)은 화소들(PXL)과 중첩되는 광 제어층(LCP)을 포함할 수 있다. 광 제어층(LCP)은 제1 화소(PXL1)의 상부에 배치된 제1 광 제어층(LCP1), 제2 화소(PXL2)의 상부에 배치된 제2 광 제어층(LCP2), 및 제3 화소(PXL3)의 상부에 배치된 제3 광 제어층(LCP3)을 포함할 수 있다. 제1, 제2 및 제3 광 제어층들(LCP1, LCP2, LCP3)은 각각 소정의 색에 대응하는 컬러 변환층(CCL) 및/또는 컬러 필터층(CFL)을 포함할 수 있다.
일 실시예에서, 제1, 제2 및 제3 화소들(PXL1, PXL2, PXL3)은 각각 적색 화소, 녹색 화소 및 청색 화소일 수 있다. 실시예에 따라, 제1, 제2 및 제3 화소들(PXL1, PXL2, PXL3)은 서로 동일한 색의 빛을 방출하는 발광 소자들(LD)을 포함할 수 있다. 예를 들어, 발광 소자들(LD)은 약 400nm 내지 500nm 파장 대역에 속하는 청색의 빛을 방출하는 청색 발광 소자들일 수 있다. 이 경우, 제1, 제2 및 제3 화소들(PXL1, PXL2, PXL3) 중 적어도 일부의 화소들(PXL) 상에 적어도 한 종류의 컬러 변환 입자들을 포함한 광 제어층(LCP)이 배치됨에 따라, 풀-컬러의 화소 유닛(PXU)을 구현할 수 있다. 다만, 반드시 이에 제한되는 것은 아니며, 제1, 제2 및 제3 화소들(PXL1, PXL2, PXL3)은 각각 서로 다른 색의 빛을 방출하는 발광 소자들(LD)을 포함할 수도 있다. 예를 들어, 제1, 제2 및 제3 화소들(PXL1, PXL2, PXL3)은 각각 제1 색 발광 소자, 제2 색 발광 소자, 및 제3 색 발광 소자를 포함할 수 있다. 일 예로, 상기 제1 색 발광 소자는 적색의 빛을 방출하는 적색 발광 소자이고, 상기 제2 색 발광 소자는 녹색의 빛을 방출하는 녹색 발광 소자이고, 상기 제3 색 발광 소자는 청색의 빛을 방출하는 청색 발광 소자일 수 있다.
제1 광 제어층(LCP1)은 제1 화소(PXL1)의 상부에 배치되고, 제1 광 제어층(LCP1)은 제1 변환 입자들을 포함하는 제1 컬러 변환층(CCL1) 및 제1 색의 빛을 선택적으로 투과시키는 제1 컬러 필터(CF1) 중 적어도 하나를 포함할 수 있다. 제1 컬러 변환층(CCL1)은 발광 소자(LD)와 제1 컬러 필터(CF1) 사이에 배치될 수 있다.
제1 컬러 변환층(CCL1)은 발광 소자들(LD)에서 방출되는 빛을 변환할 수 있다. 이를 위해, 제1 컬러 변환층(CCL1)은 발광 소자들(LD)과 제1 컬러 필터(CF1)의 사이에 배치되며, 제1 컬러 변환 입자들을 포함할 수 있다. 일 예로, 제1 화소(PXL1)에 배치된 발광 소자들(LD)이 청색의 빛을 방출하는 청색 발광 소자들이고 제1 화소(PXL1)가 적색 화소인 경우, 제1 컬러 변환층(CCL1)은 발광 소자들(LD)에서 방출되는 청색의 빛을 적색의 빛으로 변환하는 적색 퀀텀 닷(QDr)을 포함할 수 있다. 적색 퀀텀 닷(QDr)은 투명한 수지 등과 같은 소정의 매트릭스 물질 내에 분산될 수 있다. 적색 퀀텀 닷(QDr)은 청색 광을 흡수하여 에너지 천이에 따라 파장을 쉬프트시켜 대략 620nm 내지 780nm 파장 대역의 적색 광을 방출할 수 있다. 한편, 제1 화소(PXL1)가 다른 색의 화소인 경우, 제1 컬러 변환층(CCL1)은 제1 화소(PXL1)의 색에 대응하는 제1 퀀텀 닷을 포함할 수 있다.
제2 광 제어층(LCP2)은 제2 화소(PXL2)의 상부에 배치되고, 제2 변환 입자들을 포함하는 제2 컬러 변환층(CCL2) 및 제2 색의 빛을 선택적으로 투과시키는 제2 컬러 필터(CF2) 중 적어도 하나를 포함할 수 있다. 제2 컬러 변환층(CCL2)은 발광 소자(LD)와 제2 컬러 필터(CF2) 사이에 배치될 수 있다.
제2 컬러 변환층(CCL2)은 발광 소자들(LD)에서 방출되는 빛을 변환할 수 있다. 이를 위해, 제2 컬러 변환층(CCL2)은 발광 소자들(LD)과 제2 컬러 필터(CF2)의 사이에 배치되며, 제2 컬러 변환 입자들을 포함할 수 있다. 일 예로, 제2 화소(PXL2)에 배치된 발광 소자들(LD)이 청색의 빛을 방출하는 청색 발광 소자들이고 제2 화소(PXL2)가 녹색 화소인 경우, 제2 컬러 변환층(CCL2)은 발광 소자들(LD)에서 방출되는 청색의 빛을 녹색의 빛으로 변환하는 녹색 퀀텀 닷(QDg)을 포함할 수 있다. 녹색 퀀텀 닷(QDg)은 투명한 수지 등과 같은 소정의 매트릭스 물질 내에 분산될 수 있다. 녹색 퀀텀 닷(QDg)은 청색 광을 흡수하여 에너지 천이에 따라 파장을 쉬프트시켜 대략 500nm 내지 570nm 파장 대역의 녹색 광을 방출할 수 있다. 한편, 제2 화소(PXL2)가 다른 색의 화소인 경우, 제2 컬러 변환층(CCL2)은 제2 화소(PXL2)의 색에 대응하는 제2 퀀텀 닷을 포함할 수 있다.
제3 광 제어층(LCP3)은 광 산란 입자들(SCT)을 포함하는 광 산란층(LSL) 및 제3 색의 빛을 선택적으로 투과시키는 제3 컬러 필터(CF3) 중 적어도 하나를 포함할 수 있다. 광 산란층(LSL)은 발광 소자(LD)와 제3 컬러 필터(CF3) 사이에 배치될 수 있다. 한편, 광 산란층(LSL)은 실시예에 따라서 생략될 수도 있다. 일 예로, 제3 화소(PXL3)에 배치된 발광 소자들(LD)이 청색의 광을 방출하는 청색 발광 소자들이고 제3 화소(PXL3)가 청색 화소인 경우, 광 산란층(LSL)은 발광 소자들(LD)로부터 방출되는 빛을 효율적으로 활용하기 위하여 선택적으로 구비될 수 있다. 이러한 광 산란층(LSL)은 적어도 한 종류의 광 산란 입자들(SCT)을 포함할 수 있다. 광 산란 입자들(SCT)은 소정의 매트릭스 물질 내에 분산될 수 있다. 일 예로, 광 산란층(LSL)은 이산화 티타늄(TiO2) 또는 실리카(Silica) 등의 광 산란 입자들(SCT)을 포함할 수 있으나, 이에 한정되지는 않는다.
실시예에 따라, 광 산란층(LSL), 제1 컬러 변환층(CCL1), 및 제2 컬러 변환층(CCL2)의 사이에는 광을 차단할 수 있는 패턴이 추가적으로 배치될 수 있다. 예를 들어, 광 산란층(LSL), 제1 컬러 변환층(CCL1), 및 제2 컬러 변환층(CCL2) 사이에는 블랙 매트릭스 패턴(BM)이 배치될 수 있다. 또한, 실시예에 따라 컬러 필터들(CF)의 사이에는 차광 패턴(LBP)이 배치될 수 있다. 예를 들어, 차광 패턴(LBP)은 뱅크(BNK)와 마주하도록 상부 기판(UPL)의 일면 상에 배치되며, 제1 내지 제3 컬러 필터들(CF1, CF2, CF3) 각각의 가장자리와 중첩될 수 있다. 차광 패턴(LBP)은 다양한 종류의 블랙 매트릭스 물질 중 적어도 하나의 블랙 매트릭스 물질(일 예로, 현재 공지된 적어도 하나의 차광성 재료), 및/또는 특정 색상의 컬러 필터 물질 등을 포함할 수 있다. 또한, 차광 패턴(LBP)은 뱅크(BNK)와 동일한 물질로 형성될 수 있으나, 이에 한정되지는 않는다. 즉, 차광 패턴(LBP)과 뱅크(BNK)는 서로 동일 또는 상이한 물질을 포함할 수 있다. 한편, 차광 패턴(LBP)은 실시예에 따라 생략될 수 있다. 이 경우, 화소 영역들(PXA)의 경계에는 제1 내지 제3 컬러 필터(CF1, CF2, CF3)가 서로 중첩하도록 배치되어 광을 차단하는 역할을 할 수 있다.
한편, 도 15의 실시예에서는 상부 기판(UPL)의 일면 상에 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)이 먼저 형성되고, 이후 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)의 사이에 블랙 매트릭스 패턴(BM)이 형성된 구조의 표시 패널(PNL)을 도시하였지만, 블랙 매트릭스 패턴(BM)의 형성 순서는 달라질 수 있다. 예를 들어, 컬러 필터(CF) 등이 배치된 상부 기판(UPL)의 일면 상에 먼저 블랙 매트릭스 패턴(BM)을 형성하고, 블랙 매트릭스 패턴(BM)에 의해 구획된 영역들 내에 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및/또는 제2 컬러 변환층(CCL2)이 형성될 수도 있다.
일 실시예에서, 기판(SUB) 및 표시층(DPL) 등을 포함한 표시 패널(PNL)의 하판과 상부 기판(UPL) 및 광 제어층(LCP) 등을 포함한 표시 패널(PNL)의 상판 사이의 공간에는 발광 소자들(LD)로부터 방출된 광이 화소들(PXL)의 상부 방향으로 원활히 방출될 수 있도록 비교적 낮은 굴절률을 가지는 소정의 충진재가 채워질 수도 있다. 다른 실시예에서, 표시 패널(PNL)의 하판과 상판 사이의 공간은 공기층으로 채워질 수도 있다.
상술한 실시예에 의하면, 가시광선 영역 중 비교적 짧은 파장을 갖는 청색의 광을 각각 녹색 퀀텀 닷(QDg) 및 적색 퀀텀 닷(QDr)에 입사시킴으로써, 녹색 퀀텀 닷(QDg) 및 적색 퀀텀 닷(QDr)의 흡수 계수를 증가시킬 수 있다. 이에 따라, 최종적으로 제1 화소(PXL1) 및 제2 화소(PXL2)에서 방출되는 광의 효율을 증가시킴과 아울러, 우수한 색 재현성을 확보할 수 있다. 또한, 동일한 색의 발광 소자들(LD)(일 예로, 청색 발광 소자들)을 이용하여 제1, 제2 및 제3 화소들(PXL1, PXL2, PXL3)의 발광부(EMU)를 구성함으로써, 표시 장치의 제조 효율을 높일 수 있다.
도 16은 또 다른 실시예에 따른 표시 장치의 단면도이다.
도 16을 참조하면, 본 실시예에 따른 표시 장치는 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)이 화소들(PXL)이 형성된 기판(SUB) 상에 배치된다는 점에서 도 15의 실시예와 상이하다.
구체적으로, 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)은 기판(SUB) 상에서 각각 뱅크(BNK)에 의해 구획된 영역 내에 배치될 수 있다. 예를 들어, 뱅크(BNK)에 의해 각각의 화소(PXL)들이 구획되고, 각 화소(PXL) 내에 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)이 배치될 수 있다. 제1 컬러 변환층(CCL1)은 제1 화소(PXL1)에 배치되고, 제2 컬러 변환층(CCL2)은 제2 화소(PXL2)에 배치되고, 광 산란층(LSL)은 제3 화소(PXL3)에 배치될 수 있다. 즉, 뱅크(BNK)는 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)을 형성하는 과정에서 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)이 공급되어야 할 각각의 화소들(PXL)을 규정하는 댐 구조물로 기능할 수 있다.
광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2) 상에는 상부 기판(UPL)이 배치될 수 있다. 상부 기판(UPL)은 화소들(PXL)과 중첩하는 컬러 필터층(CFL)을 포함할 수 있다. 컬러 필터층(CFL)은 제1 화소(PXL1)의 상부에 배치된 제1 컬러 필터(CF1), 제2 화소(PXL2)의 상부에 배치된 제2 컬러 필터(CF2), 및 제3 화소(PXL3)의 상부에 배치된 제3 컬러 필터(CF3)와 각 컬러 필터들(CF) 사이에 배치된 차광 패턴(LBP)을 포함할 수 있다.
일 실시예에서, 기판(SUB), 표시층(DPL), 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2) 등을 포함한 표시 패널(PNL)의 하판과 상부 기판(UPL) 및 컬러 필터층(CFL) 등을 포함한 표시 패널(PNL)의 상판 사이의 공간에는 발광 소자들(LD)로부터 방출된 광이 화소들(PXL)의 상부 방향으로 원활히 방출될 수 있도록 비교적 낮은 굴절률을 가지는 소정의 충진재가 채워질 수도 있다. 다른 실시예에서, 표시 패널(PNL)의 하판과 상판 사이의 공간은 공기층으로 채워질 수도 있다.
상술한 바와 같이, 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)이 발광 소자들(LD)을 포함하는 표시층(DPL) 상에 직접 형성되는 경우, 화소들(PXL)의 광 효율을 개선할 수 있다.
도 17은 또 다른 실시예에 따른 표시 장치의 단면도이다.
도 17을 참조하면, 본 실시예에 따른 표시 장치는 광 산란층(LSL), 제1 컬러 변환층(CCL1), 및 제2 컬러 변환층(CCL2)뿐만 아니라 컬러 필터층(CFL)도 화소들(PXL)이 형성된 기판(SUB) 상에 배치된다는 점에서 도 15 및 도 16의 실시예와 상이하다.
구체적으로, 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)은 기판(SUB) 상에서 각각 뱅크(BNK)에 의해 구획된 영역 내에 배치될 수 있다. 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)의 배치는 도 16을 참조하여 설명한 바 있으므로, 중복되는 내용은 생략한다.
광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2) 상에는 평탄화층(PLL)이 배치될 수 있다. 평탄화층(PLL)은 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)을 커버하도록 제1 내지 제3 화소(PXL1, PXL2, PXL3)에 걸쳐 배치될 수 있다. 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)과 평탄화층(PLL) 사이에는 캡핑층이 더 배치될 수 있다. 상기 캡핑층은 무기층으로서, 실리콘 질화물(SiNx), 알루미늄 질화물(AlNx), 티타늄 질화물(TiNx), 실리콘 산화물(SiOx), 알루미늄 산화물(AlOx), 티타늄 산화물(TiOx), 및 실리콘 산질화물(SiOxNy) 등을 포함하여 이루어질 수 있다.
실시예에 따라, 평탄화층(PLL)은 적어도 한 층의 유기막을 포함한 단일층 또는 다중층으로 구성될 수 있다. 예를 들어, 평탄화층(PLL)은 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)보다 상대적으로 낮은 굴절률을 가질 수 있으며, 이에 따라 화소(PXL)의 광 효율을 향상시키는 역할을 할 수 있다.
평탄화층(PLL) 상에는 컬러 필터층(CFL)이 배치될 수 있다. 컬러 필터층(CFL)은 제1 내지 제3 화소(PXL1, PXL2, PXL3) 각각에 배치된 제1 내지 제3 컬러 필터(CF1, CF2, CF3)와 각 컬러 필터들(CF) 사이에 배치된 차광 패턴(LBP)을 포함할 수 있다.
컬러 필터층(CFL) 상에는 봉지층(ENC)이 배치될 수 있다. 봉지층(ENC)은 하부에 배치된 컬러 필터층(CFL), 광 산란층(LSL), 제1 컬러 변환층(CCL1), 제2 컬러 변환층(CCL2), 표시층(DPL), 및 회로층(PCL)을 커버할 수 있다. 봉지층(ENC)은 상술한 하부 부재에 수분 또는 공기가 침투되는 것을 방지할 수 있다. 이를 위해, 봉지층(ENC)은 적어도 하나의 무기층을 포함할 수 있다. 예를 들어, 상기 무기층은 실리콘 질화물(SiNx), 알루미늄 질화물(AlNx), 티타늄 질화물(TiNx), 실리콘 산화물(SiOx), 알루미늄 산화물(AlOx), 티타늄 산화물(TiOx), 및 실리콘 산질화물(SiOxNy)을 포함할 수 있으나, 반드시 이에 제한되는 것은 아니다. 또한, 봉지층(ENC)은 먼지와 같은 이물질로부터 상술한 하부 부재를 보호할 수 있다. 이를 위해, 봉지층(ENC)은 적어도 하나의 유기층을 포함할 수 있다. 예를 들어, 상기 유기층은 아크릴 수지(Acryl resin), 에폭시 수지(Epoxy resin), 페놀 수지(Phenolic resin), 폴리아미드 수지(Polyamide resin), 또는 폴리이미드 수지(Polyimide resin)일 수 있으나, 반드시 이에 제한되는 것은 아니다. 실시예에 따라, 봉지층(ENC) 상에는 사용자의 입력을 감지하기 위한 센싱층이 더 배치될 수 있다.
상술한 바와 같이, 광 산란층(LSL), 제1 컬러 변환층(CCL1) 및 제2 컬러 변환층(CCL2)과 컬러 필터층(CFL)이 발광 소자들(LD)을 포함하는 표시층(DPL) 상에 직접 형성되고 봉지층(ENC)에 의해 커버되는 경우, 별도의 상부 기판이 생략될 수 있으므로 표시 패널(PNL)의 두께를 최소화하여 광 효율을 향상시킬 수 있다.
본 실시예와 관련된 기술 분야에서 통상의 지식을 가진 자는 상기된 기재의 본질적인 특성에서 벗어나지 않는 범위에서 변형된 형태로 구현될 수 있음을 이해할 수 있을 것이다. 그러므로 개시된 방법들은 한정적인 관점이 아니라 설명적인 관점에서 고려되어야 한다. 본 발명의 범위는 전술한 설명이 아니라 청구범위에 나타나 있으며, 그와 동등한 범위 내에 있는 모든 차이점은 본 발명에 포함된 것으로 해석되어야 할 것이다.

Claims (20)

  1. 제1 영역 및 제2 영역을 포함하는 복수의 화소;
    상기 제1 영역에 배치된 제1 전극 및 제2 전극;
    상기 제1 영역에서 상기 제1 전극과 상기 제2 전극 사이에 제공된 복수의 발광 소자들;
    상기 제1 영역 및 상기 제2 영역 상에 배치된 제1 절연층; 및
    상기 제1 절연층 상에 배치된 제2 절연층을 포함하되,
    상기 제1 절연층은 상기 제2 영역에 배치된 적어도 하나의 제1 개구부를 포함하고,
    상기 제2 절연층은 상기 제1 개구부와 중첩하는 적어도 하나의 제2 개구부를 포함하고,
    상기 제1 개구부의 제1 방향의 폭은 상기 제2 개구부의 상기 제1 방향의 폭보다 큰 표시 장치.
  2. 제1 항에 있어서,
    상기 제1 영역 및 상기 제2 영역을 둘러싸는 뱅크를 더 포함하는 표시 장치.
  3. 제1 항에 있어서,
    상기 제1 영역은 제1 발광 영역 및 제2 발광 영역을 포함하고,
    상기 제2 영역은 상기 제1 발광 영역과 상기 제2 발광 영역 사이에 배치되는 표시 장치.
  4. 제3 항에 있어서,
    상기 제2 영역은 비발광 영역인 표시 장치.
  5. 제1 항에 있어서,
    상기 제2 영역에 제공된 적어도 하나의 비유효 발광 소자를 더 포함하는 표시 장치.
  6. 제5 항에 있어서,
    상기 발광 소자들은 유효 광원이고, 상기 비유효 발광 소자는 비유효 광원인 표시 장치.
  7. 제5 항에 있어서,
    상기 제2 절연층은 상기 비유효 발광 소자를 적어도 부분적으로 커버하는 표시 장치.
  8. 제5 항에 있어서,
    상기 비유효 발광 소자는 상기 제1 개구부 내에 배치되는 표시 장치.
  9. 제1 발광 영역, 제2 발광 영역, 및 상기 제1 발광 영역과 상기 제2 발광 영역 사이에 배치된 비발광 영역;
    상기 제1 발광 영역에 배치된 제1 전극 및 제2 전극;
    상기 제1 전극과 상기 제2 전극 사이에 제공된 복수의 제1 발광 소자들;
    상기 제2 발광 영역에 배치된 제3 전극 및 제4 전극;
    상기 제3 전극과 상기 제4 전극 사이에 제공된 복수의 제2 발광 소자들;
    상기 제1 전극 및 제2 전극 중 어느 하나의 전극과, 상기 제3 전극 및 제4 전극 중 어느 하나의 전극을 전기적으로 연결하는 적어도 하나의 컨택 전극; 및
    상기 제1 발광 영역, 상기 제2 발광 영역, 및 상기 비발광 영역 상에 배치된 절연층을 포함하되,
    상기 절연층은 상기 비발광 영역에 배치된 적어도 하나의 개구 영역을 포함하는 표시 장치.
  10. 제9 항에 있어서,
    상기 개구 영역은,
    상기 제1 전극과 상기 제3 전극 사이에 배치되는 제1 개구 영역; 및
    상기 제2 전극과 상기 제4 전극 사이에 배치되는 제2 개구 영역을 포함하는 표시 장치.
  11. 제10 항에 있어서,
    상기 제1 개구 영역의 제1 방향의 폭은 상기 제2 개구 영역의 상기 제1 방향의 폭보다 큰 표시 장치.
  12. 제9 항에 있어서,
    상기 제1 발광 소자들과 상기 제2 발광 소자들은 서로 직렬 연결된 표시 장치.
  13. 제9 항에 있어서,
    상기 절연층은 제1 절연층, 및 상기 제1 절연층 상에 배치된 제2 절연층을 포함하는 표시 장치.
  14. 제13 항에 있어서,
    상기 제1 절연층은 상기 개구 영역과 중첩하는 제1 개구부를 포함하고,
    상기 제2 절연층은 상기 제1 개구부와 중첩하는 제2 개구부를 포함하는 표시 장치.
  15. 제14 항에 있어서,
    상기 제1 개구부의 제1 방향의 폭은 상기 제2 개구부의 상기 제1 방향의 폭보다 큰 표시 장치.
  16. 제14 항에 있어서,
    상기 개구 영역에 제공된 적어도 하나의 비유효 발광 소자를 더 포함하는 표시 장치.
  17. 제16 항에 있어서,
    상기 제1 발광 소자들과 상기 제2 발광 소자들은 유효 광원이고, 상기 비유효 발광 소자는 비유효 광원인 표시 장치.
  18. 제16 항에 있어서,
    상기 제2 절연층은 상기 비유효 발광 소자를 적어도 부분적으로 커버하는 표시 장치.
  19. 제16 항에 있어서,
    상기 비유효 발광 소자는 상기 제1 개구부 내에 배치되는 표시 장치.
  20. 제9 항에 있어서,
    상기 제1 발광 영역, 상기 제2 발광 영역, 및 상기 비발광 영역을 둘러싸는 뱅크를 더 포함하는 표시 장치.
PCT/KR2021/014016 2020-10-22 2021-10-12 표시 장치 WO2022086018A1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202180070913.9A CN116457940A (zh) 2020-10-22 2021-10-12 显示装置
EP21883089.1A EP4235778A1 (en) 2020-10-22 2021-10-12 Display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020200137836A KR20220053764A (ko) 2020-10-22 2020-10-22 표시 장치
KR10-2020-0137836 2020-10-22

Publications (1)

Publication Number Publication Date
WO2022086018A1 true WO2022086018A1 (ko) 2022-04-28

Family

ID=81257735

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2021/014016 WO2022086018A1 (ko) 2020-10-22 2021-10-12 표시 장치

Country Status (5)

Country Link
US (1) US20220131038A1 (ko)
EP (1) EP4235778A1 (ko)
KR (1) KR20220053764A (ko)
CN (1) CN116457940A (ko)
WO (1) WO2022086018A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220053765A (ko) * 2020-10-22 2022-05-02 삼성디스플레이 주식회사 표시 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170104009A1 (en) * 2015-10-09 2017-04-13 Innolux Corporation Array substrate apparatus applying the same and assembly method thereof
KR20180007025A (ko) * 2016-07-11 2018-01-22 삼성디스플레이 주식회사 초소형 발광 소자를 포함하는 픽셀 구조체, 표시장치 및 그 제조방법
KR20180007376A (ko) * 2016-07-12 2018-01-23 삼성디스플레이 주식회사 표시장치 및 표시장치의 제조방법
KR20200010706A (ko) * 2018-07-20 2020-01-31 삼성디스플레이 주식회사 발광 장치 및 이를 구비한 표시 장치
KR20200088961A (ko) * 2019-01-15 2020-07-24 삼성디스플레이 주식회사 발광 장치, 이를 포함하는 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170104009A1 (en) * 2015-10-09 2017-04-13 Innolux Corporation Array substrate apparatus applying the same and assembly method thereof
KR20180007025A (ko) * 2016-07-11 2018-01-22 삼성디스플레이 주식회사 초소형 발광 소자를 포함하는 픽셀 구조체, 표시장치 및 그 제조방법
KR20180007376A (ko) * 2016-07-12 2018-01-23 삼성디스플레이 주식회사 표시장치 및 표시장치의 제조방법
KR20200010706A (ko) * 2018-07-20 2020-01-31 삼성디스플레이 주식회사 발광 장치 및 이를 구비한 표시 장치
KR20200088961A (ko) * 2019-01-15 2020-07-24 삼성디스플레이 주식회사 발광 장치, 이를 포함하는 표시 장치

Also Published As

Publication number Publication date
US20220131038A1 (en) 2022-04-28
CN116457940A (zh) 2023-07-18
EP4235778A1 (en) 2023-08-30
KR20220053764A (ko) 2022-05-02

Similar Documents

Publication Publication Date Title
WO2020122337A1 (ko) 표시 장치 및 그의 제조 방법
WO2020175783A1 (ko) 표시 장치
WO2020149475A1 (ko) 발광 장치 및 이를 포함하는 표시 장치
WO2020059990A1 (ko) 표시 장치 및 그의 제조 방법
WO2020022596A1 (ko) 발광 장치, 그의 제조 방법, 및 이를 구비한 표시 장치
WO2021149863A1 (ko) 표시 장치
WO2020138610A1 (ko) 표시 장치 및 그의 리페어 방법
WO2015133709A1 (en) Display device using semiconductor light emitting device
WO2020226276A1 (ko) 화소 및 이를 구비한 표시 장치
WO2022050771A1 (ko) 표시 장치
WO2020111391A1 (ko) 표시 장치 및 그의 제조 방법
WO2022086037A1 (ko) 화소 및 이를 구비한 표시 장치
WO2022035163A1 (ko) 화소 및 이를 구비한 표시 장치
WO2022050577A1 (ko) 화소 및 이를 포함하는 표시 장치
WO2022086018A1 (ko) 표시 장치
WO2021125574A1 (ko) 표시장치 및 이의 제조방법
WO2021045413A1 (ko) 표시 장치
WO2022186569A1 (ko) 표시 장치
WO2021091065A1 (ko) 표시 장치
WO2022055170A1 (ko) 표시 장치의 제조 방법 및 그에 의해 제조된 표시 장치
WO2022039417A1 (ko) 표시 장치
WO2023014092A1 (ko) 표시 장치
WO2022240094A1 (ko) 표시 장치 및 그의 제조 방법
WO2022059994A1 (ko) 화소 및 이를 구비한 표시 장치와 그의 제조 방법
WO2022164238A1 (ko) 표시 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21883089

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 202180070913.9

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2021883089

Country of ref document: EP

Effective date: 20230522