WO2021246204A1 - 半導体装置、半導体モジュールおよび半導体装置の製造方法 - Google Patents
半導体装置、半導体モジュールおよび半導体装置の製造方法 Download PDFInfo
- Publication number
- WO2021246204A1 WO2021246204A1 PCT/JP2021/019433 JP2021019433W WO2021246204A1 WO 2021246204 A1 WO2021246204 A1 WO 2021246204A1 JP 2021019433 W JP2021019433 W JP 2021019433W WO 2021246204 A1 WO2021246204 A1 WO 2021246204A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- semiconductor device
- semiconductor
- semiconductor element
- electrode pad
- sealing material
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 355
- 238000004519 manufacturing process Methods 0.000 title claims description 49
- 238000000034 method Methods 0.000 title claims description 38
- 239000003566 sealing material Substances 0.000 claims abstract description 118
- 239000000463 material Substances 0.000 claims abstract description 66
- 229920005989 resin Polymers 0.000 claims abstract description 20
- 239000011347 resin Substances 0.000 claims abstract description 20
- 239000004020 conductor Substances 0.000 claims description 64
- 239000000758 substrate Substances 0.000 claims description 50
- 239000008393 encapsulating agent Substances 0.000 claims description 40
- 229910052802 copper Inorganic materials 0.000 claims description 7
- 229910052737 gold Inorganic materials 0.000 claims description 4
- 229910052759 nickel Inorganic materials 0.000 claims description 4
- 229910052782 aluminium Inorganic materials 0.000 claims description 3
- 229910052709 silver Inorganic materials 0.000 claims description 3
- 229910052763 palladium Inorganic materials 0.000 claims description 2
- 229910052719 titanium Inorganic materials 0.000 claims description 2
- 229910052721 tungsten Inorganic materials 0.000 claims description 2
- 229910052725 zinc Inorganic materials 0.000 claims description 2
- 229910052745 lead Inorganic materials 0.000 claims 1
- 239000010410 layer Substances 0.000 description 131
- 230000017525 heat dissipation Effects 0.000 description 33
- 239000010408 film Substances 0.000 description 21
- 229910052751 metal Inorganic materials 0.000 description 16
- 239000002184 metal Substances 0.000 description 16
- 239000010949 copper Substances 0.000 description 15
- 239000010409 thin film Substances 0.000 description 15
- 238000005530 etching Methods 0.000 description 13
- 230000005684 electric field Effects 0.000 description 11
- 238000000227 grinding Methods 0.000 description 9
- 238000009413 insulation Methods 0.000 description 9
- 230000008569 process Effects 0.000 description 9
- 238000009713 electroplating Methods 0.000 description 8
- 239000007769 metal material Substances 0.000 description 8
- 239000010419 fine particle Substances 0.000 description 7
- 230000015572 biosynthetic process Effects 0.000 description 6
- 230000001681 protective effect Effects 0.000 description 6
- 229910000679 solder Inorganic materials 0.000 description 6
- 239000010931 gold Substances 0.000 description 5
- PXHVJJICTQNCMI-UHFFFAOYSA-N nickel Substances [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 5
- 238000007650 screen-printing Methods 0.000 description 5
- 238000005452 bending Methods 0.000 description 4
- 239000000945 filler Substances 0.000 description 4
- XEEYBQQBJWHFJM-UHFFFAOYSA-N iron Substances [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 4
- 238000000059 patterning Methods 0.000 description 4
- 238000000206 photolithography Methods 0.000 description 4
- 238000004080 punching Methods 0.000 description 4
- 239000004642 Polyimide Substances 0.000 description 3
- 238000005520 cutting process Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 239000003822 epoxy resin Substances 0.000 description 3
- 238000010438 heat treatment Methods 0.000 description 3
- 229910052742 iron Inorganic materials 0.000 description 3
- 235000013372 meat Nutrition 0.000 description 3
- KDLHZDBZIXYQEI-UHFFFAOYSA-N palladium Substances [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 3
- 238000005498 polishing Methods 0.000 description 3
- 229920000647 polyepoxide Polymers 0.000 description 3
- 229920001721 polyimide Polymers 0.000 description 3
- 238000004528 spin coating Methods 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 238000000748 compression moulding Methods 0.000 description 2
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000007772 electroless plating Methods 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- 239000011701 zinc Substances 0.000 description 2
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000009429 electrical wiring Methods 0.000 description 1
- 238000010304 firing Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 230000035882 stress Effects 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
- 230000008646 thermal stress Effects 0.000 description 1
- 229920001187 thermosetting polymer Polymers 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4821—Flat leads, e.g. lead frames with or without insulating supports
- H01L21/4825—Connection or disconnection of other leads to or from flat leads, e.g. wires, bumps, other flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3135—Double encapsulation or coating and encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/373—Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
- H01L23/3735—Laminates or multilayers, e.g. direct bond copper ceramic substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/42—Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
- H01L23/433—Auxiliary members in containers characterised by their shape, e.g. pistons
- H01L23/4334—Auxiliary members in encapsulations
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49517—Additional leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49562—Geometry of the lead-frame for devices being provided for in H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5389—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/20—Structure, shape, material or disposition of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/20—Structure, shape, material or disposition of high density interconnect preforms
- H01L2224/21—Structure, shape, material or disposition of high density interconnect preforms of an individual HDI interconnect
- H01L2224/214—Connecting portions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73267—Layer and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
- H01L24/92—Specific sequence of method steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18162—Exposing the passive side of the semiconductor or solid-state body of a chip with build-up interconnect
Definitions
- the present disclosure relates to a semiconductor device having a fan-out package structure, a semiconductor module using the semiconductor device, and a method for manufacturing the semiconductor device.
- Examples of a semiconductor device having a power semiconductor element and a semiconductor module having a double-sided heat dissipation structure using the same include those described in Patent Document 1.
- the semiconductor module described in Patent Document 1 includes a semiconductor device as a power semiconductor element, two heat sinks arranged on both sides of the semiconductor device, a lead terminal, and a wire connecting the semiconductor device and the lead terminal. To prepare for. Further, in order to prevent a short circuit due to contact between the wire and the heat sink, this semiconductor module is made of a material having high thermal conductivity between the surface of the semiconductor device on which the wire is connected and the heat sink facing this surface. A heat sink is placed.
- the above-mentioned semiconductor module has a structure in which the gap between the semiconductor device and the heat sink is made larger than a predetermined value by the heat dissipation block to prevent the contact between the wire and the heat sink, the heat dissipation block becomes an obstacle to thinning. There is. Further, since the heat dissipation block is arranged between the semiconductor device and the heat sink, the thermal resistance increases by the amount of the heat dissipation block, and the heat dissipation property of the semiconductor module decreases.
- the present inventors have diligently studied the structures of semiconductor devices and semiconductor modules in order to make this type of semiconductor module thinner and to increase heat dissipation.
- the semiconductor device has a fan-out package structure in which a rewiring layer is formed, and a heat sink is bonded to both sides of the semiconductor device without a heat dissipation block, and a lead terminal is connected to the rewiring layer without a wire.
- a semiconductor module with the above structure. This results in a semiconductor module having a double-sided heat dissipation structure that does not have a heat dissipation block and wires, and is thin and has high heat dissipation.
- the insulating property in the semiconductor device is insufficient due to the step between the side surface of the semiconductor element and the sealing material covering the semiconductor device. It turned out that it could be done.
- this semiconductor device when a step is generated between the side surface of the semiconductor element and the sealing material covering the step, the step is formed in the region of the insulating film constituting the rewiring layer that covers the step. The resulting crack may occur. When such a crack in the insulating film occurs, it becomes impossible to secure the insulating property between the wiring formed on the stepped portion and the end portion of the semiconductor element.
- the present disclosure relates to suppressing a short circuit between an extended wiring arranged on a semiconductor element and a semiconductor element in a semiconductor device having a fan-out package structure, and improving insulation. Further, the present invention relates to a semiconductor module having a double-sided heat dissipation structure, which uses a semiconductor device with improved insulation, has high reliability, is thinned, and has high heat dissipation.
- a semiconductor device is composed of a semiconductor element having a first electrode pad and a plurality of second electrode pads on the front surface and generating a current in a direction connecting the front surface and the back surface, and an insulating resin material. And an encapsulant that covers part of the surface and sides of the semiconductor device, and is placed on the semiconductor element and inside or over the encapsulant and electrically connected to the second electrode pad. At the same time, it is provided with an extended wiring extending from the inside to the outside of the outer shell of the semiconductor element.
- the side surface and a part of the surface of the semiconductor element are covered with a sealing material made of an insulating resin material, so that a step between the side surface of the semiconductor element and the sealing material covering the semiconductor element does not occur.
- the extended wiring formed on the boundary between the side surface of the semiconductor element and the encapsulant is not affected by the step difference between the side surface of the semiconductor element and the encapsulant. Therefore, the insulation defect caused by the step is suppressed, the short circuit between the extended wiring and the semiconductor element is suppressed, and the insulation property is improved.
- a semiconductor module is a semiconductor element having at least one or more first electrode pads and at least one second electrode pads on the front surface and generating a current in a direction connecting the front surface and the back surface.
- the first encapsulant which is made of an insulating resin material and covers the periphery of the semiconductor element including a part of the surface, and the inside of the first encapsulant or the first encapsulant on the semiconductor element.
- a semiconductor device and a semiconductor device, which are arranged on a sealing material, are electrically connected to a second electrode pad, and have an extended wiring extending from the inside to the outside of the outer shell of the semiconductor element.
- the first heat radiating member connected to the back surface exposed from the first sealing material via the bonding material, and the second heat radiating member electrically connected to the first electrode pad of the semiconductor device via the bonding material.
- a lead frame that is electrically connected to the extended wiring of the semiconductor device via a bonding material, a semiconductor device, a part of the first heat dissipation member, a part of the second heat dissipation member, and a part of the lead frame. It comprises a second encapsulant to cover.
- the first heat radiating member and the second heat radiating member are arranged to face each other with the semiconductor device according to one aspect of the present disclosure interposed therebetween, and the lead frame is connected to the extended wiring of the semiconductor device via the bonding material. It becomes a semiconductor module.
- the semiconductor device and the lead frame are joined via a joining material, and there is no heat dissipation block for securing a gap between the second heat dissipation member and the semiconductor device, and the structure is made thinner and has higher heat dissipation. Further, since the short circuit between the extended wiring and the semiconductor element in the semiconductor device is suppressed, the reliability is further improved.
- the extending wiring and the lead frame may be connected via a joining material. Even in this case, the semiconductor module has a simpler configuration, is thinner, and has higher heat dissipation.
- a method for manufacturing a semiconductor device is a method for manufacturing a semiconductor device having a fan-out package structure, in which at least one or more first electrode pads and at least one or more second electrode pads are provided on the surface.
- a semiconductor element to be provided is prepared, and a thick portion, a first thin portion extending outward from the upper end of the thick portion and having a thickness smaller than that of the thick portion, and a first thin portion provided at the tip of the first thin portion.
- the medium-walled portion which is thinner than the thick-walled portion and thicker than the first thin-walled portion, and the medium-walled portion are extended from the medium-walled portion toward the lower end side of the thick-walled portion, and are thicker than the thick-walled portion.
- a conductive member having a small second thin wall portion is prepared, the back surface of the semiconductor element is attached to a support substrate, and the lower end surface of the thick wall portion of the conductive member is attached to the first electrode pad of the semiconductor element. Is connected, and the tip of the second thin-walled portion of the conductive member is connected to the second electrode pad of the semiconductor element, and the conductive member is connected to cover the semiconductor element attached to the support substrate together with the conductive member. It includes forming a material and removing the encapsulant from the surface of the encapsulant that covers the conductive member to expose the thick and medium thickness parts of the conductive member from the encapsulant.
- an insulating resin material is used, and in removing the encapsulant, the first thin-walled portion of the conductive member is removed, and the thick-walled portion, the medium-walled portion, and the first 2 Separate from the thin part.
- a sealing material is formed, and the sealing material and the first thin wall portion are removed to remove the thickness of the conductive member.
- the meat portion and the medium meat portion and the second thin meat portion are separated.
- a portion connected to the first electrode pad from one conductive member and an extended wiring connected to the second electrode pad are formed, and a semiconductor device having a fan-out package structure is manufactured. Therefore, before the forming of the sealing material, the conductive member including the extended wiring is connected to the second electrode pad in advance, and the sealing material covering the surface and the side surface of the semiconductor element is formed together with the conductive member.
- FIG. 3A It is sectional drawing which shows the manufacturing process following FIG. 3B. It is sectional drawing which shows the manufacturing process following FIG. 3C. It is sectional drawing which shows the manufacturing process following FIG. 3D. It is sectional drawing which shows the manufacturing process following FIG. 3E. It is sectional drawing which shows the manufacturing process following FIG. 3F. It is sectional drawing which shows the manufacturing process following FIG. 3G.
- FIG. 3 is a cross-sectional view showing a manufacturing process following FIG. 3I. It is a figure which shows an example of the other manufacturing method about the rewiring layer of the semiconductor device of 1st Embodiment, and is the sectional view which shows the manufacturing process following FIG. 3D.
- FIG. 4A shows a modification of the manufacturing process of FIG. 4A, and is a diagram showing a manufacturing process following FIG. 3D.
- FIG. 5 is an enlarged cross-sectional view showing a VI region in FIG. It is sectional drawing which shows an example of the semiconductor module using the semiconductor device of 1st Embodiment.
- FIG. 10A It is sectional drawing which shows the manufacturing process following FIG. 10B. It is sectional drawing which shows the manufacturing process following FIG. 10C. It is sectional drawing which shows the manufacturing process following FIG. 10D. It is sectional drawing which shows the manufacturing process which follows FIG. 10E. It is sectional drawing which shows the manufacturing process following FIG. 10F.
- FIG. 10G It is sectional drawing which shows the manufacturing process following FIG. 10G. It is sectional drawing which shows the manufacturing process following FIG. 10H. It is sectional drawing which shows the manufacturing process following FIG. 10I. It is sectional drawing which shows the manufacturing process following FIG. 10J. It is explanatory drawing for demonstrating the step break of the insulating layer in the case where the cross-sectional shape of the upper end of the inner wall surface of a sealing material is a right angle shape.
- 11 is an enlarged cross-sectional view showing an XII region in FIG. 11. It is an enlarged cross-sectional view which shows an example in which the inner wall surface of a sealing material has another cross-sectional shape. It is sectional drawing which shows the structure of the semiconductor device of 3rd Embodiment.
- FIG. 15A It is a top view of the conductive member bonded to a semiconductor substrate as seen from the top surface. It is an arrow view seen from the XVB direction in FIG. 15A. It is sectional drawing which shows the temporary fixing process of the semiconductor substrate to which the conductive member was bonded in the manufacturing process of the semiconductor device of 3rd Embodiment. It is sectional drawing which shows the manufacturing process following FIG. 16A. It is sectional drawing which shows an example of the semiconductor module which concerns on other embodiment.
- FIG. 1 is a cross-sectional view showing a configuration between II in FIG.
- the semiconductor device 1 of the present embodiment is, for example, as shown in FIG. 1, on a semiconductor element 11, a sealing material 12, a first conductor portion 13, a second conductor portion 14, and a semiconductor element 11.
- a rewiring layer 15 having an extended wiring 152 extending from the inside to the outside of the outer shell of the semiconductor element 11 is provided.
- the semiconductor element 11 includes a first electrode pad 111, a plurality of second electrode pads 112, an electric field relaxation layer 113, and an insulating film 114 on the element on the surface 11a, and the first conductor portion 13 is connected to the first electrode pad 111.
- the second conductor portion 14 is connected to the second electrode pad 112.
- the extended wiring 152 extends from the second conductor portion 14 to the outside of the outer shell of the semiconductor element 11, and a part of the region near the tip thereof is exposed from the sealing material 12.
- the semiconductor device 1 is a fan-out package in which a part of the surface 11a of the semiconductor element 11 is covered with a sealing material 12 and a rewiring layer 15 including an extended wiring 152 is formed on one surface 12a of the sealing material 12. It is a structure (hereinafter referred to as "FOP structure").
- the semiconductor element 11 includes, for example, a first electrode pad 111 made of a metal material such as Cu (copper) on the surface 11a, a plurality of second electrode pads 112, an electric field relaxation layer 113, an electric field relaxation layer 113, and a surface 11a. It has an insulating film 114 on the element that covers a part of the element.
- the semiconductor element 11 is, for example, a power semiconductor element such as an IGBT, and is manufactured by a normal semiconductor process.
- the semiconductor element 11 has, for example, a third electrode pad (not shown) formed on the back surface 11b, and the third electrode pad can be connected to another member.
- the first electrode pad 111 and the third electrode pad are, for example, a pair of electrodes constituting an emitter electrode and a collector electrode, and serve as a current path in a direction connecting the front surface 11a and the back surface 11b of the semiconductor element 11.
- At least one of the plurality of second electrode pads 112 is a gate electrode, and is used to control the on / off of the current between the first electrode pad 111 and the third electrode pad.
- the first conductor portion 13 is connected to the first electrode pad 111.
- a second conductor portion 14 is connected to each of the plurality of second electrode pads 112.
- the portion of the semiconductor element 11 other than the back surface 11b is covered with the sealing material 12.
- the electric field relaxation layer 113 is, for example, a guard ring or the like, but is not limited thereto.
- the sealing material 12 is a member that covers a portion other than the back surface 11b of the semiconductor element 11, and is made of an insulating resin material, for example, an arbitrary resin material such as an epoxy resin. Specifically, the sealing material 12 covers a part of the surface 11a of the semiconductor element 11 including the insulating film 114 on the element, and the side surface 11c between the front surface 11a and the back surface 11b, that is, the periphery thereof.
- the encapsulant 12 straddles the side surface 11c of the semiconductor element 11 and covers a part of the surface 11a when viewed from the normal direction with respect to the surface 11a of the semiconductor element 11, and its outer shell is outside the outer shell of the semiconductor element 11. Is located in.
- the outer shape of the sealing material 12 is larger than the outer shape of the semiconductor element 11.
- One surface 12a of the encapsulant 12 on the side covering the surface 11a of the semiconductor element 11 is located at a position higher than the surface 11a.
- the other surface 12b of the sealing material 12, which is opposite to the one surface 12a, constitutes the back surface 1b of the semiconductor device 1 together with the back surface 11b of the semiconductor element 11.
- the first conductor portion 13 and the second conductor portion 14 are made of a conductive material such as Cu, and are formed by electrolytic plating or the like. As shown in FIG. 1, the first conductor portion 13 and the second conductor portion 14 are extended toward the upper portion (for example, directly above) of the semiconductor element 11, that is, in the normal direction with respect to the surface 11a, and in the present embodiment, the first conductor portion 13 and the second conductor portion 14 are extended.
- the thickness is set to a height of 12a or more on one side of the sealing material 12. A part of the first conductor portion 13 and the second conductor portion 14 is arranged inside the rewiring layer 15.
- One end of the first conductor portion 13 is connected to the first electrode pad 111, and the other end opposite to one end is exposed from the sealing material 12.
- the other end surface of the first conductor portion 13 is covered with, for example, a covering portion 161 made of Cu or the like and a metal thin film 153 made of Ni (nickel), Au (gold) or the like.
- One end of the second conductor portion 14 is connected to the second electrode pad 112, and the other end opposite to one end is exposed from the sealing material 12. As shown in FIG. 1, an extended wiring 152 extending from the inside to the outside of the outer shell of the semiconductor element 11 is connected to the other end of the second conductor portion 14.
- the second conductor portion 14 is formed in the same number as the plurality of second electrode pads 112.
- the rewiring layer 15 includes an insulating layer 151, an extended wiring 152, and a covering portion 161 and is formed so as to cover one surface 12a of the sealing material 12.
- the rewiring layer 15 is formed by, for example, a known rewiring forming technique.
- the rewiring layer 15 is not limited to the wiring example shown in FIG. 1, and may have a configuration in which a plurality of insulating films and internal wiring are laminated.
- the insulating layer 151 is made of an insulating material such as polyimide, and is formed by an arbitrary coating process or the like.
- the insulating layer 151 is formed through a plurality of film forming steps and a patterning step by a photolithographic etching method, and is a part of the extended wiring 152 extending from the first conductor portion 13 and the second conductor portion 14. It has a predetermined pattern shape to expose.
- the insulating layer 151 is formed on one surface 12a of the sealing material 12 which covers the insulating film 114 on the element and has a flat surface, and the interface between the side surface 11c of the semiconductor element 11 and the sealing material 12 ( It has a shape without steps due to (hereinafter referred to as "side interface").
- the insulating layer 151 has a shape that does not cause cracks due to the side interface and can secure the insulating property between the semiconductor element 11 and the extended wiring 152. The details will be described later.
- the portion of the insulating layer 151 on the one side 12a side of the extended wiring 152 (the first layer 1511 described later) is thicker than the extended wiring 152 (described later) from the viewpoint of ensuring insulation. It is preferable that the size is larger than that of the second layer 1512).
- the extension wiring 152 includes, for example, Cu, Au, Ni, Al (aluminum), Ti (titanium), Ag (silver), Pd (palladium), W (tungsten), Zn (zinc), Pb (lead) and the like. It is made of a conductive metal material as a main component.
- the extended wiring 152 extends from the second conductor portion 14, and is formed by electrolytic plating, electroless plating, or the like.
- the extended wiring 152 is placed on the semiconductor element 11 on one surface 12a of the sealing material 12 via a part of the insulating layer 151, and has a wiring length straddling the inside and outside of the outer shell of the semiconductor element 11. It has become.
- the extension wiring 152 is formed in the same number as the second conductor portion 14, and all of them extend from the second conductor portion 14 located inside the outer shell of the semiconductor element 11 to the outside of the outer shell.
- Each of the plurality of extended wirings 152 is a partial region near the tip on the opposite side of the second conductor portion 14, and a predetermined region located outside the outer shell of the semiconductor element 11 is exposed from the insulating layer 151. At the same time, it is covered with a metal thin film 154 made of Au or the like.
- the extension wiring 152 is preferably thicker than the second electrode pad 112 from the viewpoint of impedance reduction.
- the metal thin films 153 and 154 are exposed from the insulating layer 151 and function as external electrodes that can be connected to the first electrode pad 111 and the second electrode pad 112 from the outside.
- the metal thin films 153 and 154 are electrode portions exposed to the outside on the side opposite to the first electrode pad 111 or the second electrode pad 112, and may be referred to as a "first external electrode” and a "second external electrode", respectively. ..
- the metal thin film 153 is arranged at a distance from the metal thin film 154, and its outer shape and plane size are larger than those of the metal thin film 154. In the example of FIG.
- the plurality of metal thin films 154 have the same outer shape and plane size and are evenly arranged, but are not limited to this, and may have different outer shapes and plane sizes or are non-uniform. It may be arranged.
- the metal thin films 153 and 154 may be a plating layer made of Ni, Au, or the like as long as they are exposed to the outside of the rewiring layer 15 and can be used for connection with the outside. , May be a bump made of solder or the like.
- the above is the basic configuration of the semiconductor device 1 of the present embodiment.
- the semiconductor device 1 has a FOP structure in which a rewiring layer 15 is formed via a sealing material 12 that covers the surface 11a of the semiconductor element 11, and is caused by the boundary between the side surface 11c of the semiconductor element 11 and the sealing material 12.
- the structure is such that the step to be formed does not occur in the rewiring layer 15.
- a short circuit between the semiconductor element 11 and the extended wiring 152 is suppressed, so that the semiconductor device 1 has improved insulation between the semiconductor element 11 and the extended wiring 152 as compared with the conventional semiconductor device having a FOP structure.
- the reliability is high.
- a semiconductor substrate 10 having an element-on-element insulating film 114 covering the first electrode pad 111, the second electrode pad 112, the electric field relaxation layer 113, the electric field relaxation layer 113, and the like is prepared on the surface 11a of the semiconductor element 11.
- the first conductor portion 13 is formed on the first electrode pad 111 of the semiconductor substrate 10 and the second conductor portion 14 is formed on the second electrode pad 112 by electrolytic plating or the like.
- the back surface 11b of the semiconductor element 11 among the semiconductor substrates 10 on which the conductor portions 13 and 14 are formed is attached to the support substrate 200 for temporary fixing.
- the support substrate 200 for example, any one having an adhesive sheet (not shown) having high adhesion to Si (silicon) on its surface is used.
- a mold (not shown) is prepared, the semiconductor substrate 10 held on the support substrate 200 is covered with a resin material such as epoxy resin by compression molding or the like, and cured by heating or the like, as shown in FIG. 3B. , The sealing material 12 is molded. As a result, a sealing material 12 that covers the surface 11a and the side surface of the semiconductor element 11 together with the conductor portions 13 and 14 is formed. After that, the semiconductor substrate 10 covered with the sealing material 12 is peeled off from the support substrate 200 by, for example, heat treatment.
- the sealing material 12 is removed from the surface covering the surface 11a side of the semiconductor element 11, and the first conductor portion 13 and the second conductor portion 14 are exposed from the sealing material 12.
- the sealing material 12 has a flat one-sided surface 12a that covers the insulating film 114 on the element and a part of the surface 11a, and has a shape without steps due to the insulating film 114 on the element.
- the sealing material 12 may be removed by, for example, a method of grinding using a grinding tool such as a grinder (not shown), or by any other method such as cutting, etching or polishing. , Not particularly limited.
- a solution containing a resin material such as polyimide is applied by a spin coating method or the like and dried to form a first layer 1511 constituting a part of the insulating layer 151 as shown in FIG. 3D.
- the first layer 1511 exposes at least a part of the first conductor portion 13 and the second conductor portion 14 of the semiconductor substrate 10 by patterning, for example, by a photolithography etching method, and one surface 12a of the sealing material 12 is exposed. It has a predetermined pattern shape that covers the.
- the first layer 1511 formed on the flat one surface 12a has a shape without an interface step straddling the side surface of the semiconductor element 11 and the sealing material 12, even if the portion is located on the insulating film 114 on the element. Therefore, the extension wiring 152 formed on the extension wiring 152 will not be adversely affected.
- the seed layer 16 covering the exposed portion of the first layer 1511 and the semiconductor substrate 10 is formed by vacuum film formation such as by a sputtering method.
- the seed layer 16 is made of a conductive material such as Cu.
- an insulating resist layer 16r having a predetermined pattern shape covering a part thereof is formed by the same process as that of the first layer 1511.
- a covering portion 161 that covers at least a part of the first conductor portion 13 and a part of the first layer 1511 are covered, and at least a part of the second conductor portion 14 is covered. It forms a connected extension wiring 152.
- the covering portion 161 and the extended wiring 152 are made of a conductive metal material such as Cu.
- the resist layer 16r is removed with a stripping solution or the like to expose the seed layer 16 from the resist layer 16r.
- an etching solution or the like is used to remove the portion of the seed layer 16 that is covered with the resist layer 16r.
- the second layer 1512 which is the remainder of the insulating layer 151, is formed by the spin coating method.
- the second layer 1512 is patterned by the photolithography etching method, and as shown in FIG. 3J, an unnecessary part of the second layer 1512 is removed to obtain a predetermined pattern shape. Specifically, it covers a predetermined region of the covering portion 161 located above the first conductor portion 13, and a part of the extended wiring 152 near the tip on the opposite side of the second conductor portion 14. A part of the second layer 1512 is removed, and a part of the covering portion 161 and the extended wiring 152 is exposed to the outside. As a result, the insulating layer 151 constituting the rewiring layer 15 is formed.
- the metal thin films 153 and 154 that cover the portion exposed from the second layer 1512 of the covering portion 161 and the extended wiring 152 are formed.
- the semiconductor device 1 of the present embodiment can be manufactured by the above steps.
- [Modification example of manufacturing method] The above manufacturing method is merely an example, and the present invention is not limited thereto.
- the covering portion 161 and the extended wiring 152 may be formed by a screen printing method instead of electrolytic plating.
- the print layer 171 is formed by screen printing using a screen mask and a conductive paste material (not shown), and the printed layer 171 is formed and fired to form the covering portion 161 and the covering portion 161.
- the extension wiring 152 may be formed.
- the conductive paste material for example, sintered Ag, Cu paste material, Ag paste material and the like can be used.
- the covering portion 161 and the extended wiring 152 may be made of different materials.
- the first printing layer 171 covering the first conductor portion 13 is formed by screen printing
- the second conductor portion 14 is covered and extended to the outside of the outer shell of the semiconductor element 11.
- the second printed layer 172 is formed into a film. After that, by performing a firing process, it is possible to form the covering portion 161 and the extended wiring 152 made of different conductive materials.
- the covering portion 161 connected to the first electrode pad 111 which is an emitter electrode
- the extended wiring 152 connected to the gate electrode and the second electrode pad 112 which is another signal terminal and has a long wiring length can be configured by using a conductive paste material having a lower stress than the covering portion 161.
- the covering portion 161 and the extended wiring 152 are formed by screen printing, the number of steps is reduced as compared with the rewiring forming technique, and the covering portion 161 and the extended wiring 152 are thickened (limited) as compared with the electrolytic plating. Although it is not a thing, it can also be (for example, 20 ⁇ m or more). Further, in the case of screen printing, it becomes easy to form a plurality of wirings having different wiring characteristics required depending on the wiring forming portion, the wiring length, and the like.
- the semiconductor device 1 of the present embodiment may be manufactured by forming the covering portion 161 and the extended wiring 152 according to the above modification.
- the reason why the short circuit between the extended wiring 152 and the semiconductor element 11 is suppressed is that the surface of the semiconductor device 300 is not covered with the sealing material 302 (hereinafter, simply “semiconductor”).
- a device 300 will be described with reference to FIGS. 5 and 6.
- the semiconductor device 300 covers the semiconductor element 301 having the first electrode 303, the second electrode 304, the electric field relaxation layer 305, and the insulating film 306 on the element covering the first electrode 303, the second electrode 304, and the side surface thereof.
- a sealing material 302 is provided.
- the semiconductor device 300 extends from an insulating layer 309 covering a part of the surface 301a of the semiconductor element 301 and one surface 302a of the encapsulant 302, a covering portion 311 covering the first electrode 303, and a second electrode 304.
- the extension wiring 310 and a metal thin film 312 covering a part thereof are provided.
- the semiconductor device 300 has a FOP structure and can transmit an electric signal to the second electrode 304 via a metal thin film 312 exposed to the outside outside the outer shell of the semiconductor element 301.
- the portion of the insulating layer 309 located closer to the semiconductor element 301 or the sealing material 302 than the extended wiring 310 is the first layer 307, the rest is the second layer 308, and the first layer 307 is a semiconductor.
- the structure is such that a step may occur at the interface between the element 301 and the sealing material 302.
- the thickness of the portion of the first layer 307 that covers the step becomes thinner than the other portion due to the interface step between the semiconductor element 301 and the sealing material 302. It ends up.
- the interface step between the semiconductor element 301 and the sealing material 302 is thinner than the sealing material 302 and the insulating film 306 on the element, resulting in a short circuit between the extending wiring 310 and the semiconductor element 301. May occur.
- the portion of the first layer 307 that covers the side surface 301c of the semiconductor element 301 and the sealing material 302 across the step is partially thinner than the other portions. It becomes.
- the locally thinned portion of the first layer 307 may have cracks on the interface between the side surface 301c of the semiconductor element 301 and the sealing material 12 due to factors such as thermal stress.
- step break cracks caused by a step between the side surface of the semiconductor element and the sealing material covering the insulating layer, which is the base of the extended wiring.
- the front surface 301a is attached to a support substrate (not shown) and temporarily fixed to form the back surface 301b and the sealing material 302 covering the side surface, and then the back surface 301b is exposed by the step of removing the sealing material 302. It will be in the state of.
- the semiconductor device 300 is obtained by forming a rewiring layer having an insulating layer 309 and an extended wiring 310 on the surface 301a by a known rewiring forming technique.
- the sealing material 302 is made of an insulating resin material containing fine particles such as heat dissipation filler
- the surface 301a has a rewiring layer. Fine particles may be present at the time of formation. Then, instead of the step at the side interface between the side surface 301c of the semiconductor element 301 and the sealing material 302, a step due to fine particles such as the heat radiating filler is generated, and the step caused by the step of the heat radiating filler is generated in the first layer 307. Cuts can occur.
- the sealing material 12 covers the insulating film 114 on the element and has a flat one surface 12a located higher than the surface 11a of the semiconductor element 11, and one surface 12a. It has a structure in which an insulating layer 151 and an extended wiring 152 are formed on the insulating layer 151. Therefore, the first layer 1511 which is the base of the extended wiring 152 does not have a locally thin portion due to the step at the side interface between the side surface 11c of the semiconductor element 11 and the sealing material 12, and the step breakage occurs. Since it is suppressed, insulation is ensured.
- the back surface 11b side of the semiconductor element 11 on which the conductor portions 13 and 14 are formed is temporarily fixed to the support substrate 200, the sealing material 12 covering the front surface 11a and the side surface is molded, and then the sealing material 12 is formed.
- One side 12a of the sealing material 12 is formed by grinding. Therefore, even when an insulating resin material containing fine particles such as a heat radiating filler is used as the sealing material 12, no step due to the fine particles is generated on one surface 12a, which is caused by the fine particles in the sealing material 12. There is no step break.
- the semiconductor device 1 has a structure in which the insulating property is ensured in a part of the insulating layer 151 which is the base of the extended wiring 152, the short circuit between the extended wiring 152 and the semiconductor element 11 is suppressed, and the reliability is improved.
- a semiconductor module configuration example Next, an example of a semiconductor module using the semiconductor device 1 of the present embodiment will be described with reference to FIG. 7.
- a wiring portion connected to the outside in another cross section of the second heat sink 3 described later is shown by a broken line.
- the semiconductor device 1 When the semiconductor device 1 is applied to a semiconductor module having a double-sided heat dissipation structure, for example, as shown in FIG. 7, the semiconductor module can be made thinner and has higher heat dissipation, which is suitable.
- the case where the semiconductor device 1 is applied to a semiconductor module having a double-sided heat dissipation structure will be described as a typical example, but the present invention is not limited to this application example.
- the semiconductor module includes a semiconductor device 1, a first heat sink 2, a second heat sink 3, a lead frame 4, a joining material 5, and a sealing material 6.
- the semiconductor module has a double-sided heat dissipation structure in which two heat sinks 2 and 3 are arranged facing each other with the semiconductor device 1 interposed therebetween, and heat generated by the semiconductor device 1 is discharged to the outside from both sides via these heat sinks 2 and 3. be.
- the back surface 1b side is connected to the first heat sink 2, and the metal thin film 153 covering the first conductor portion 13 of the front surface 1a side is connected to the second heat sink 3 via a bonding material 5. Is connected.
- the semiconductor device 1 is arranged so that, for example, the entire area of the back surface 1b fits inside the outer shell of the upper surface 2a of the first heat sink 2.
- the surface exposed to the outside is set as one surface 3a, and the surface facing the semiconductor device 1 is set as the other surface 3b. It is arranged outside the outer shell of the other surface 3b of the second heat sink 3.
- the extended wiring 152 of the semiconductor device 1 is electrically connected to the lead frame 4 via the joining material 5 in a region outside the outer shell of the second heat sink 3.
- the first heat sink 2 has a plate shape having an upper surface 2a and a lower surface 2b that are in a front-to-back relationship, and is made of, for example, a metal material such as Cu or Fe (iron).
- the semiconductor device 1 is mounted on the upper surface 2a via a bonding material 5 made of solder, and the lower surface 2b is exposed from the sealing material 6.
- the first heat sink 2 is, for example, a current path for energization of the semiconductor device 1, and a part of the upper surface 2a side extends to the outside of the sealing material 6. That is, in the present embodiment, the first heat sink 2 plays two roles of a heat radiating member and wiring.
- the first heat sink 2 may be referred to as a "first heat dissipation member".
- the second heat sink 3 has a plate shape having one side surface 3a and another side surface 3b which are in a front-to-back relationship, and is made of the same material as the first heat sink 2.
- the other surface 3b of the second heat sink 3 is arranged so as to face a part of the upper surface 2a of the semiconductor device 1, and one surface 3a is exposed from the sealing material 6.
- the second heat sink 3 is electrically connected to the first conductor portion 13 via the bonding material 5, and is a current path of the semiconductor element 11 like the first heat sink 2.
- a part of the other surface 3b side of the second heat sink 3 extends to the outside of the sealing material 6, and serves two roles of a heat radiating member and electrical wiring.
- the second heat sink 3 may be referred to as a "second heat dissipation member".
- the lead frame 4 is made of, for example, a metal material such as Cu or Fe, and as shown in FIG. 7, one of the extended wirings 152 in an exposed region located outside the outer shell of the second heat sink 3 in the semiconductor device 1. It is electrically connected to the metal thin film 154 that covers the portion via the bonding material 5.
- the lead frame 4 includes, for example, a plurality of leads having the same number as the second electrode pad 112, and each of the plurality of leads is electrically connected to the extension wiring 152.
- a plurality of adjacent leads are connected by a tie bar (not shown) until the encapsulant 6 is formed, but the tie bar is removed by press punching or the like after the encapsulant 6 is formed. It becomes a separated state.
- the lead frame 4 may be configured as the same member as the first heat sink 2 or the second heat sink 3, and may be connected by a tie bar (not shown) until the formation of the sealing material 6. Even in this case, the lead frame 4 is separated from the first heat sink 2 or the second heat sink 3 by removing the tie bar by press punching or the like after the sealing material 6 is formed.
- the joining material 5 is a joining material that joins the components of the semiconductor module to each other, and a conductive material such as solder is used for electrically connecting.
- the joining material 5 is not limited to solder, but at least a material different from the wire is used.
- the encapsulant 6 is made of, for example, a thermosetting resin such as an epoxy resin, and as shown in FIG. 7, covers the semiconductor device 1, a part of the heat sinks 2 and 3, a part of the lead frame 4, and the bonding material 5. ing.
- the encapsulant 6 can be said to be a "second encapsulant" that covers the semiconductor device 1 when the encapsulant 12 constituting a part of the semiconductor device 1 is used as the "first encapsulant".
- This semiconductor module has a structure in which the extended wiring 152 of the semiconductor device 1 and the lead frame 4 are joined by a joining material 5 in a region outside the outer shell of the second heat sink 3. Therefore, unlike the conventional semiconductor module described in Japanese Patent Application Laid-Open No. 2001-156225, the wire connection between the semiconductor device 1 and the lead frame 4 becomes unnecessary. Further, by not using the wire, it is not necessary to arrange the heat dissipation block for preventing the contact between the wire and the second heat sink 3 between the semiconductor device 1 and the second heat sink 3. As a result, the thickness of the semiconductor module can be reduced by the amount of the heat dissipation block, and the thermal resistance of the heat dissipation block is eliminated, so that the thermal resistance from the semiconductor device 1 to the second heat sink 3 becomes small.
- the semiconductor module using the semiconductor device 1 does not require the heat dissipation block and the wire connection between the members, and has a structure that is thinner and has lower thermal resistance than the conventional one. Further, since the short circuit between the extended wiring 152 of the semiconductor device 1 and the semiconductor element 11 is suppressed, the reliability of the semiconductor module is also improved.
- both the first and second heat radiating members are composed of a heat sink, but the present invention is not limited to this.
- the first and second heat radiating members may be composed of the heat transfer insulating substrate 7 and the heat transfer insulating substrates 2 and 3, and the heat transfer insulating substrate 7 may be bonded to the semiconductor device 1.
- the heat transfer insulating substrate 7 includes an electric conductive portion 71, an insulating portion 72, and a heat conductive portion 73, which are laminated in this order, and the electric conductive portion 71 and the heat conductive portion 73 are formed in the insulating portion 72. It is an electrically independent configuration by being separated.
- the conductive portion 73 is mainly made of a metal material such as Cu, and each is composed of a metal material.
- the heat conductive portion 73 is joined to the first heat sink 2 or the second heat sink 3 via a joining material such as solder (not shown).
- a joining material such as solder (not shown).
- a DBC (abbreviation of Direct Bonded Copper) substrate can be used as the heat transfer insulating substrate 7, for example.
- the electrical conduction portion 71 of the heat transfer insulating substrate 7 is, for example, partially connected to an external power source or the like, or is connected to another wiring such as a lead frame 4, and is connected to the semiconductor element 11. Electrical exchange is possible.
- the semiconductor device 1 and the heat sinks 2 and 3 are insulated by the heat transfer insulating substrate 7, and when the heat sinks 2 and 3 are connected to an external cooler or the like, the cooler or the like and the semiconductor module are used.
- the structure does not require a separate insulating layer to be interposed between the two. Therefore, the semiconductor module shown in FIG. 8 also has an effect of improving reliability when connected to an external cooler or the like.
- the first and second heat dissipation members may be partially composed of the heat transfer insulating substrate 7 as described above, or may be entirely composed of the heat transfer insulating substrate 7. good.
- the semiconductor device 1 has a structure in which a rewiring layer 15 including an extended wiring 152 is formed on a flat one surface 12a of a sealing material 12 that covers the insulating film 114 on the element of the semiconductor element 11. ..
- a rewiring layer 15 including an extended wiring 152 is formed on a flat one surface 12a of a sealing material 12 that covers the insulating film 114 on the element of the semiconductor element 11. ..
- the rewiring layer 15 after the first layer 1511 which is a part of the insulating layer 151 is formed on the flat one surface 12a, there is no step on the boundary between the side surface 11c of the semiconductor element 11 and the sealing material 12. It is obtained by forming an extension wiring 152 on the first layer 1511 as a base.
- the first layer 1511 can secure the insulating property without causing a step break due to a step at the boundary between the side surface 11c of the semiconductor element 11 and the sealing material 12.
- the insulating property in the rewiring layer 15 is ensured, the short circuit between the semiconductor element 11 and the extended wiring 152 is suppressed, and the semiconductor device 1 having an FOP structure with improved reliability is obtained.
- this semiconductor device 1 while connecting a heat radiating member such as a heat sink and the first electrode pad 111, the extending wiring 152 electrically connected to the second electrode pad 112 on the outer outside of the heat radiating member. It is a FOP structure that can join the exposed part and other members such as a lead frame. Therefore, by using the semiconductor device 1 in the semiconductor module, it becomes unnecessary to connect the heat dissipation block and the wires between the members, and it can be said that the semiconductor device 1 has a structure suitable for thinning and high heat dissipation of the semiconductor module.
- the inner wall surface 12c is located on the surface 11a of the semiconductor element 11 of the encapsulant 12, and the surface connected to the one surface 12a is defined as the “inner wall surface 12c”.
- the first conductor portion is different from the first embodiment in that it has a curved curved shape in a cross-sectional view. In this embodiment, this difference will be mainly described.
- the inner wall surface 12c has a curved curved surface shape in which the boundary portion between the one surface 12a and the inner wall surface 12c does not form a corner in a cross-sectional view, for example, as shown in FIG.
- the sealing material 12 has an opening that exposes the surface 11a side of the semiconductor element 11, and the inner wall surface 12c constituting the opening has a cross-sectional shape having a curvature.
- the portion of the insulating layer 151 that covers the stepped portion between the one surface 12a of the sealing material 12 and the surface 11a of the semiconductor element 11 is designated as a "stepped covering portion" to prevent cracks from occurring in the stepped covering portion and to insulate. This is to ensure sex. Details of this will be described later in the method for manufacturing the semiconductor device 1 of the present embodiment.
- a semiconductor substrate 10 having a first electrode pad 111, a second electrode pad 112, an electric field relaxation layer 113, an insulating film 114 on the element covering the electric field relaxation layer 113, etc. is prepared on the surface 11a of the semiconductor element 11.
- a temporary protective material 210 that covers the first electrode pad 111 and the second electrode pad 112 of the semiconductor element 11 is formed.
- the temporary protective material 210 for example, an adhesive material, a photosensitive resin material, or the like can be used.
- the back surface 11b of the semiconductor element 11 of the semiconductor substrate 10 on which the temporary protective material 210 is formed is attached to the support substrate 200 for temporary fixing.
- a sealing material 12 that covers the semiconductor substrate 10 together with the temporary protective material 210 is formed by the same method as in the first embodiment. After that, the semiconductor substrate 10 covered with the sealing material 12 is peeled off from the support substrate 200 by, for example, heat treatment.
- the surface of the encapsulant 12 covering the surface 11a side of the semiconductor element 11 is ground using a grinding tool such as a grinder (not shown).
- the temporary protective material 210 is exposed from the sealing material 12.
- the sealing material 12 is formed with a flat one-sided surface 12a that covers the insulating film 114 on the element and a part of the surface 11a. Grinding is mentioned as an example of removing the sealing material 12 for exposing the temporary protective material 210, but the present invention is not limited to this, and other arbitrary methods such as cutting, etching, and polishing are adopted. Can be done.
- the inner wall surface 12c of the sealing material 12 has a shape in which the boundary portion between the one surface 12a and the inner wall surface 12c has a corner portion in a cross-sectional view.
- the sealing material 12 has a curved surface shape in which the inner wall surface 12c is curved in a cross-sectional view, and has a shape without corners at the boundary portion between the one surface 12a and the inner wall surface 12c.
- the first layer 1511 has a predetermined pattern shape that exposes the first conductor portion 13 and the second conductor portion 14 of the semiconductor substrate 10 and covers one surface 12a and the inner wall surface 12c of the sealing material 12. Will be done.
- the portion of the first layer 1511 that covers the inner wall surface 12c and the one surface 12a is caused by the boundary portion between the inner wall surface 12c and the one surface 12a. It is suppressed that it becomes thin locally. Specifically, since the region of the sealing material 12 extending from one surface 12a to the inner wall surface 12c is gently inclined, the first layer is compared with the case where the region has a corner portion such as a right angle. The shape of the portion of 1511 that covers the region is stable.
- the first layer 1511 has the corner portion at the step portion of the sealing material 12. It will be covered.
- the height of the stepped portion between the one surface 12a of the sealing material 12 and the exposed portion of the semiconductor element 11 changes abruptly, and the first layer 1511 covering the stepped portion may be locally thinned. ..
- the first layer 1511 and the extension wiring 152 formed on the first layer 1511 may be cut off. If the first layer 1511 has a step break, a short circuit may occur between the extension wiring 152 and the semiconductor element 11, and if the extension wiring 152 has a step break, the energization failure occurs. It causes. This step breakage of the extended wiring 152 can also occur when the first layer 1511 cannot follow the corner portion of the sealing material 12 and cannot cover the corner portion.
- the occurrence of cracks in the surface is called "step break”.
- the first layer 1511 suppresses the occurrence of locally thin spots. Therefore, the first layer 1511 has a shape in which step breakage is suppressed and its insulating property is ensured. Further, in the extended wiring 152 formed on the extended wiring 152, the step breakage in the first layer 1511 is suppressed, so that the generation of cracks due to the step breakage is suppressed.
- the seed layer 16 covering the first layer 1511 and the electrode pads 111 and 112 is formed by the same method as in the first embodiment.
- an insulating resist layer 16r having a predetermined pattern shape covering a part of the seed layer 16 is formed by the same step as that of the first layer 1511.
- FIG. 10I for example, by performing electrolytic plating, a covering portion 161 that covers the first electrode pad 111, and an extended wiring 152 that covers a part of the first layer 1511 and the second electrode pad 112 are provided.
- the covering portion 161 that covers the first electrode pad 111 and the extended wiring 152 that covers the second electrode pad 112 and extends to the outside of the outer shell of the semiconductor element 11 are provided. Can be formed.
- the metal thin films 153 and 154 covering the portion of the covering portion 161 and the extending wiring 152 exposed from the second layer 1512 are formed.
- the semiconductor device 1 of the present embodiment can be manufactured by the above process.
- the inner wall surface 12c has a curved cross-sectional shape, the step breakage in the first layer 1511 which is the base of the extension wiring 152 is suppressed, and the extension wiring 152 and the semiconductor element 11 are short-circuited.
- the semiconductor device 1 has a structure in which the above is suppressed. Further, in the semiconductor device 1, the first layer 1511 and the extended wiring 152 are provided on the flat one surface 12a of the sealing material 12 that covers a part of the side surface 11c and the surface 11a of the semiconductor element 11 as in the first embodiment. It is a structure in which a part of is formed.
- a short circuit between the extended wiring 152 and the semiconductor element 11 is made as compared with the case where the rewiring layer 15 is directly formed on the boundary step between the side surface 11c of the semiconductor element 11 and the sealing material 12. Is suppressed and reliability is improved.
- the inner wall surface 12c may have a shape in which the step formed by the one surface 12a and the exposed portion of the semiconductor element 11 changes gently.
- the intersection angle ⁇ between the one surface 12a and the inner wall surface 12c is It may have a tapered shape with an obtuse angle.
- the step breakage of the insulating layer 151 can be suppressed.
- the first layer 1511 of the insulating layer 151 can follow the corners of the encapsulant 12, and the corners of the encapsulant 12 are locally thinned or the corners are formed from the first layer 1511. Exposure is suppressed, and step breakage of the extended wiring 152 can also be suppressed.
- the semiconductor device can obtain the same effect as that of the second embodiment.
- the semiconductor device 1 of the present embodiment does not have the rewiring layer 15, the first conductive portion 181 is connected to the first electrode pad 111, and the second electrode pad 112 is connected to the first conductive portion 181. It differs from the first embodiment in that the two conductive portions 182 are connected to each other. In this embodiment, this difference will be mainly described.
- the sealing material 12 covers the surface 11a and the side surface of the semiconductor element 11, and the one surface 12a covering the surface 11a side is exposed to the outside.
- a part of the sealing material 12 covers the first conductive portion 181 and the second conductive portion 182 in the present embodiment, and plays a role corresponding to the insulating layer 151 of the rewiring layer 15.
- the first conductive portion 181 is connected to the first electrode pad 111, and the end face on the side opposite to the first electrode pad 111 is sealed in a region inside the outer shell of the semiconductor element 11. It is exposed from the material 12.
- the first conducting portion 181 is a member corresponding to the first conductor portion 13 in the first embodiment.
- the second conduction portion 182 is connected to the second electrode pad 112, and the end surface opposite to the second electrode pad 112 is sealed in a region outside the outer shell of the semiconductor element 11. It is exposed from the material 12.
- the second conducting portion 182 is a member corresponding to the second conductor portion 14 and the extended wiring 152 in the first embodiment.
- the second conductive portion 182 constitutes one member together with the first conductive portion 181 during the manufacturing of the semiconductor device 1 of the present embodiment, and is separated from the first conductive portion 181 in the step of removing the sealing material 12. By doing so, it is a separate body from the first conduction portion 181. Therefore, the second conductive portion 182 is composed of a single member made of the same material as the first conductive portion 181 from the portion connected to the second electrode pad 112 to the exposed portion from the sealing material 12. There is.
- the first conductive portion 181 and the second conductive portion 182 are members that constitute the conductive member 19 shown in FIGS. 15A and 15B, for example, and the portion connecting them is the manufacturing process of the semiconductor device 1. It became a separate body by being removed in the middle of.
- the conductive member 19 has a thick-walled portion 191, a plurality of first thin-walled portions 192, a plurality of medium-walled portions 193, and a plurality of second thin-walled portions 194. It becomes.
- the conductive member 19 includes a plurality of first thin-walled portions 192 extending outward from the upper end side surface of the thick-walled portion 191, that is, the upper end surface 19a, and as shown in FIG. 15A, the conductive member 19 includes a plurality of first thin-walled portions 192.
- a plurality of first thin-walled portions 192 are arranged in parallel with their extension directions aligned and separated from each other.
- the thick portion 191 has the largest thickness
- the medium wall portion 193 has the largest thickness next to the thick portion 191.
- the conductive member 19 includes a first thin-walled portion 192 and a second thin-walled portion 194, which are smaller in thickness than the medium-walled portion 193, and the second thin-walled portion 194 from each of the medium-walled portions 193 is a thick-walled portion 191. It extends toward the lower end surface.
- a metal plate such as Cu is prepared and partially thinned by etching to form portions corresponding to the first thin-walled portion 192, the medium-walled portion 193, and the second thin-walled portion 194, and then pressed. It can be manufactured by a method such as punching and bending. In this case, for example, by punching with a press, a gap is formed between the extension portions composed of the first thin wall portion 192, the middle wall portion 193, and the second thin wall portion 194, and the extension portions are separated into a plurality of extension portions. .. Then, by bending the second thin portion 194 toward the lower end side surface of the thick portion 191 by bending processing by a press, the conductive member 19 shown in FIG. 15A or FIG. 15B can be obtained.
- the bending direction of the plurality of second thin-walled portions 194 is appropriately determined according to the arrangement of the second electrode pads 112 of the semiconductor element 11.
- the tip portions of the plurality of second thin-walled portions 194 opposite to the middle-walled portions 193 are in a state of facing different directions, for example, as shown in FIG. 15A.
- FIGS. 16A and 16B an example of the manufacturing method of the semiconductor device 1 of the present embodiment will be described with reference to FIGS. 16A and 16B. Here, a manufacturing process different from that of the first embodiment will be mainly described.
- a semiconductor substrate 10 and a conductive member 19 having an insulating film 114 on the element covering the first electrode pad 111, the second electrode pad 112, the electric field relaxation layer 113, the electric field relaxation layer 113, and the like are prepared on the surface 11a of the semiconductor element 11. do.
- the thick portion 191 is connected to the first electrode pad 111 of the semiconductor element 11, and the tip portion of the second thin portion 194 is connected to the second electrode pad 112 by a joining material such as solder (not shown).
- the back surface 11b of the semiconductor element 11 of the semiconductor substrate 10 to which the conductive member 19 is connected is attached to the support substrate 200 for temporary fixing.
- the encapsulant 12 that covers the semiconductor substrate 10 together with the conductive member 19 is formed by compression molding or the like using a mold (not shown).
- the sealing material 12 is ground from the surface of the sealing material 12 on the side covering the conductive member 19 with a grinding tool such as a grinder (not shown), and the conductive member 19 is exposed from the sealing material 12.
- a grinding tool such as a grinder (not shown)
- the first thin-walled portion 192 is completely removed, and a part of the medium-walled portion 193 is left.
- the thick portion 191 and the medium-walled portion 193 and the second thin-walled portion 194 are separated, and the first conductive portion 181 and the second conductive portion 182 are formed.
- grinding using a grinding tool such as a grinder (not shown) is given as an example, but the present invention is not limited to this, and for example, It may be done by any other method such as cutting, etching or polishing.
- the semiconductor device 1 of the present embodiment can be manufactured by the above manufacturing method.
- the conductive member 19 having the second conductive portion 182 that functions as the extended wiring 152 is formed before the sealing material 12. Therefore, the second conductive portion 182 is a manufacturing method that is not affected by the boundary between the side surface 11c of the semiconductor element 11 and the sealing material 12, insulation defects are suppressed, and a short circuit between the second conductive portion 182 and the semiconductor element 11 is performed. Does not occur. Further, the formation of the rewiring layer 15 becomes unnecessary, and the number of manufacturing steps can be reduced as compared with the first embodiment, so that the manufacturing cost is reduced.
- the second external electrode of the semiconductor device 1 is an exposed region arranged outside the outer shell of the second heat sink 3, and the lead frame 4 is connected to the second external electrode in the exposed region.
- the structure is shown as an example of a semiconductor module, but the structure is not limited to this.
- the second heat radiating member has the heat transfer insulating substrate 7, for example, as shown in FIG. 17, the second external electrode of the semiconductor device 1 and the lead frame 4 are connected via the heat transfer insulating substrate 7. It may be a semiconductor module.
- the electric conduction portion 71 of the heat transfer insulating substrate 7 has an arbitrary pattern in which the portion connected to the first external electrode of the semiconductor device 1 and the portion connected to the second external electrode are electrically independent.
- the lead frame 4 is arranged inside the outer shell of the second heat radiating member, and is connected to the portion of the electrical conduction portion 71 connected to the second external electrode via the bonding material 5. It is electrically connected to the second external electrode.
- the configuration of the semiconductor module using the semiconductor device 1 may be appropriately changed depending on the heat radiating member. This is the same not only when the semiconductor device 1 of the first embodiment is used, but also when the semiconductor device 1 of each of the other embodiments is used.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Chemical & Material Sciences (AREA)
- Manufacturing & Machinery (AREA)
- Materials Engineering (AREA)
- Ceramic Engineering (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
半導体装置は、表面(11a)に第1電極パッド(111)および複数の第2電極パッド(112)を有し、表面と裏面(11b)とを繋ぐ方向に電流が生じる半導体素子(11)と、絶縁性の樹脂材料で構成され、半導体素子の表面の一部および側面(11c)を覆う封止材(12)と、半導体素子の上であって、封止材の内部または封止材の上に配置され、第2電極パッドと電気的に接続されると共に、半導体素子の外郭の内側から外側まで延設されている延設配線(152)と、を備える。
Description
本出願は、2020年6月5日に出願された日本特許出願番号2020-98220号に基づくもので、ここにその記載内容が参照により組み入れられる。
本開示は、ファンアウトパッケージ構造の半導体装置およびこれを用いた半導体モジュール並びに当該半導体装置の製造方法に関する。
従来、パワー半導体素子を有する半導体装置およびこれを用いた両面放熱構造の半導体モジュールとしては、例えば特許文献1に記載のものが挙げられる。特許文献1に記載の半導体モジュールは、パワー半導体素子としての半導体装置と、当該半導体装置を挟んだ両側に配置される2つのヒートシンクと、リード端子と、当該半導体装置とリード端子とを繋ぐワイヤとを備える。また、この半導体モジュールは、ワイヤとヒートシンクとの接触による短絡を防ぐため、半導体装置のうちワイヤが接続される側の面とこの面と向き合うヒートシンクとの間に熱伝導性の高い材料で構成された放熱ブロックが配置されている。
しかしながら、上記の半導体モジュールは、放熱ブロックにより半導体装置とヒートシンクとの隙間を所定以上とすることでワイヤとヒートシンクとの接触を防止する構造であるため、放熱ブロックが薄型化の阻害要因となっている。また、半導体装置とヒートシンクとの間に放熱ブロックを配置するため、放熱ブロックの分だけ熱抵抗が増加し、半導体モジュールの放熱性が低下してしまう。
そこで、本発明者らは、この種の半導体モジュールの薄型化および高放熱化のため、半導体装置並びに半導体モジュールの構造について鋭意検討を行った。その結果、半導体装置を再配線層が形成されたファンアウトパッケージ構造とし、当該半導体装置の両面に放熱ブロックを介さずにヒートシンクを接合しつつ、再配線層にワイヤを介さずにリード端子を接続した構造の半導体モジュールを考案するに至った。これにより、放熱ブロックおよびワイヤを有さず、薄型化および高放熱化がなされた両面放熱構造の半導体モジュールとなる。
本発明者らがさらに鋭意検討を進めたところ、考案したファンアウトパッケージ構造の半導体装置において、半導体素子の側面とこれを覆う封止材との段差に起因して、半導体装置における絶縁性が不足し得ることが判明した。具体的には、この半導体装置において、半導体素子の側面とこれを覆う封止材との間に段差が生じると、再配線層を構成する絶縁膜のうち当該段差を覆う領域にて当該段差に起因するクラックが生じるおそれがある。このような絶縁膜のクラックが生じると、当該段差部分の上に形成される配線と半導体素子の端部との絶縁性が確保できなくなってしまう。
本開示は、ファンアウトパッケージ構造の半導体装置において半導体素子の上に配置される延設配線と半導体素子との短絡を抑制し、絶縁性を向上することに関する。また、絶縁性が向上した半導体装置を用い、信頼性が高く、薄型化および高放熱化がされた両面放熱構造の半導体モジュールに関する。
本開示の1つの観点による半導体装置は、表面に第1電極パッドおよび複数の第2電極パッドを有し、表面と裏面とを繋ぐ方向に電流が生じる半導体素子と、絶縁性の樹脂材料で構成され、半導体素子の表面の一部および側面を覆う封止材と、半導体素子の上であって、封止材の内部または封止材の上に配置され、第2電極パッドと電気的に接続されると共に、半導体素子の外郭の内側から外側まで延設されている延設配線と、を備える。
これによれば、半導体素子の側面および表面の一部が絶縁性の樹脂材料によりなる封止材に覆われることで、半導体素子の側面とこれを覆う封止材との段差が生じない構造となる。そのため、半導体素子の側面と封止材との境界上に形成される延設配線が半導体素子の側面と封止材との段差影響を受けることがなくなる。したがって、当該段差に起因する絶縁不良が抑制され、延設配線と半導体素子との短絡が抑制され、絶縁性が向上する。
本開示の1つの観点による半導体モジュールは、表面に少なくとも1つ以上の第1電極パッドおよび少なくとも1つ以上の第2電極パッドを有し、表面と裏面とを繋ぐ方向に電流が生じる半導体素子と、絶縁性の樹脂材料で構成され、表面の一部を含む半導体素子の周囲を覆う第1の封止材と、半導体素子の上であって、第1の封止材の内部または第1の封止材の上に配置され、第2電極パッドと電気的に接続されると共に、半導体素子の外郭の内側から外側まで延設されている延設配線と、を備える半導体装置と、半導体装置のうち第1の封止材から露出する裏面に接合材を介して接続される第1放熱部材と、半導体装置のうち第1電極パッドに接合材を介して電気的に接続される第2放熱部材と、半導体装置のうち延設配線に接合材を介して電気的に接続されるリードフレームと、半導体装置、第1放熱部材の一部、第2放熱部材の一部およびリードフレームの一部を覆う第2の封止材と、を備える。
これによれば、本開示の1つの観点による半導体装置を挟んで、第1放熱部材と、第2放熱部材とが対向配置され、半導体装置の延設配線に接合材を介してリードフレームが接続された半導体モジュールとなる。半導体装置とリードフレームとが接合材を介して接合され、第2放熱部材と半導体装置との間に隙間確保のための放熱ブロックのない、薄型化および高放熱化がされた構造となる。また、半導体装置における延設配線と半導体素子との短絡が抑制されるため、より信頼性が向上する。また、半導体装置のうち第2放熱部材の外郭より外側に位置する露出領域において、接合材を介して延設配線とリードフレームとが接続された構成としてもよい。この場合であっても、構成がより簡素化されると共に、薄型化および高放熱化がなされた半導体モジュールとなる。
本開示の1つの観点による半導体装置の製造方法は、ファンアウトパッケージ構造の半導体装置の製造方法であって、表面に少なくとも1つ以上の第1電極パッドおよび少なくとも1つ以上の第2電極パッドを備える半導体素子を用意することと、厚肉部と、厚肉部の上端から外部に向かって延設され、厚肉部よりも厚みが小さい第1薄肉部と、第1薄肉部の先端に設けられ、厚肉部よりも厚みが小さく、かつ第1薄肉部よりも厚みが大きい中肉部と、中肉部から厚肉部の下端の側に向かって延設され、厚肉部よりも厚みが小さい第2薄肉部とを備える導電部材を用意することと、半導体素子の裏面を支持基板に貼り付けることと、半導体素子の第1電極パッドに導電部材のうち厚肉部の下端側の面を接続し、半導体素子の第2電極パッドに導電部材のうち第2薄肉部の先端を接続することと、導電部材が接続され、支持基板に貼り付けられた半導体素子を導電部材ごと覆う封止材を形成することと、封止材のうち導電部材を覆う側の面から封止材を除去し、導電部材の厚肉部および中肉部を封止材から露出させることと、を含み、封止材を形成することにおいては、絶縁性の樹脂材料を用い、封止材を除去することにおいては、導電部材のうち第1薄肉部を除去し、厚肉部と、中肉部および第2薄肉部とを分離させる。
これによれば、半導体素子の第1電極パッドおよび第2電極パッドに導電部材を接合した後に、封止材を形成し、封止材と第1薄肉部とを除去して導電部材のうち厚肉部と、中肉部および第2薄肉部とを分離する。これにより、1つの導電部材から第1電極パッドに接続される部分と、第2電極パッドに接続される延設配線とを形成し、ファンアウトパッケージ構造の半導体装置を製造する。そのため、封止材の形成前に延設配線を含む導電部材が予め第2電極パッドに接続されることに加え、導電部材ごと半導体素子の表面および側面を覆う封止材を形成することから、半導体素子の側面と封止材との境界で段差が生じることもない。よって、半導体素子の側面と封止材との段差およびこれに起因する延設配線と半導体素子との短絡が生じることがなくなり、絶縁性が向上した半導体装置を製造できる。
なお、各構成要素等に付された括弧付きの参照符号は、その構成要素等と後述する実施形態に記載の具体的な構成要素等との対応関係の一例を示すものである。
以下、本開示の実施形態について図に基づいて説明する。なお、以下の各実施形態相互において、互いに同一もしくは均等である部分には、同一符号を付して説明を行う。
(第1実施形態)
第1実施形態の半導体装置1について、図1、図2を参照して説明する。図1は、図2中のI-I間の構成を示す断面図である。
第1実施形態の半導体装置1について、図1、図2を参照して説明する。図1は、図2中のI-I間の構成を示す断面図である。
〔構成〕
本実施形態の半導体装置1は、例えば図1に示すように、半導体素子11と、封止材12と、第1導体部13と、第2導体部14と、半導体素子11の上にて、半導体素子11の外郭内側から外側まで延設された延設配線152を有する再配線層15とを備える。半導体素子11は、表面11aに第1電極パッド111、複数の第2電極パッド112、電界緩和層113および素子上絶縁膜114を備え、第1電極パッド111に第1導体部13が接続され、第2電極パッド112に第2導体部14が接続されている。延設配線152は、第2導体部14から半導体素子11の外郭外側にまで延設されると共に、その先端付近の一部の領域が封止材12から露出している。この半導体装置1は、半導体素子11の表面11aの一部が封止材12により覆われ、封止材12の一面12a上に延設配線152を含む再配線層15が形成されたファンアウトパッケージ構造(以下「FOP構造」という)である。
本実施形態の半導体装置1は、例えば図1に示すように、半導体素子11と、封止材12と、第1導体部13と、第2導体部14と、半導体素子11の上にて、半導体素子11の外郭内側から外側まで延設された延設配線152を有する再配線層15とを備える。半導体素子11は、表面11aに第1電極パッド111、複数の第2電極パッド112、電界緩和層113および素子上絶縁膜114を備え、第1電極パッド111に第1導体部13が接続され、第2電極パッド112に第2導体部14が接続されている。延設配線152は、第2導体部14から半導体素子11の外郭外側にまで延設されると共に、その先端付近の一部の領域が封止材12から露出している。この半導体装置1は、半導体素子11の表面11aの一部が封止材12により覆われ、封止材12の一面12a上に延設配線152を含む再配線層15が形成されたファンアウトパッケージ構造(以下「FOP構造」という)である。
半導体素子11は、例えば、表面11aにCu(銅)等の金属材料で構成される第1電極パッド111および複数の第2電極パッド112と、電界緩和層113と、電界緩和層113および表面11aの一部を覆う素子上絶縁膜114とを有する。半導体素子11は、例えば、IGBT等のパワー半導体素子であり、通常の半導体プロセスにより製造される。半導体素子11は、例えば、裏面11bに図示しない第3電極パッドが形成されており、第3電極パッドが他の部材に接続可能な構成である。第1電極パッド111および図示しない第3電極パッドは、例えば、エミッタ電極およびコレクタ電極を構成する一対の電極であり、半導体素子11の表面11aと裏面11bとを繋ぐ方向の電流経路となる。複数の第2電極パッド112は、少なくとも1つがゲート電極とされ、第1電極パッド111と第3電極パッドとの間の電流のオンオフを制御するために用いられる。第1電極パッド111には、図1に示すように、第1導体部13が接続されている。複数の第2電極パッド112には、それぞれ第2導体部14が接続されている。半導体素子11は、裏面11b以外の部分が封止材12により覆われている。なお、電界緩和層113は、例えば、ガードリングなどとされるが、これに限定されない。
封止材12は、図1に示すように、半導体素子11の裏面11b以外の部分を覆う部材であり、絶縁性の樹脂材料、例えばエポキシ樹脂等の任意の樹脂材料により構成される。具体的には、封止材12は、半導体素子11のうち素子上絶縁膜114を含む表面11aの一部、および表面11aと裏面11bとの間の側面11c、すなわち周囲を覆っている。封止材12は、半導体素子11の表面11aに対する法線方向から見て、半導体素子11の側面11cを跨いで表面11aの一部を覆っており、その外郭が半導体素子11の外郭よりも外側に位置している。言い換えると、封止材12の外形は、半導体素子11の外形よりも大きい。封止材12のうち半導体素子11の表面11aを覆う側の一面12aは、表面11aよりも高い位置にある。封止材12のうち一面12aとは反対面である他面12bは、半導体素子11の裏面11bと共に半導体装置1の裏面1bを構成している。
第1導体部13および第2導体部14は、例えば、Cuなどの導電性材料によりなり、電解メッキ等により形成される。第1導体部13および第2導体部14は、図1に示すように、半導体素子11の上部(例えば真上)、すなわち表面11aに対する法線方向に向かって延設され、本実施形態では、封止材12の一面12a以上の高さとなる厚みとされる。第1導体部13および第2導体部14は、一部が再配線層15の内部に配置されている。
第1導体部13は、一端が第1電極パッド111に接続され、一端とは反対側の他端が封止材12から露出している。第1導体部13は、例えば、Cuなどによりなる被覆部161とNi(ニッケル)やAu(金)などによりなる金属薄膜153とにより他端側の面が覆われている。
第2導体部14は、一端が第2電極パッド112に接続され、一端とは反対側の他端が封止材12から露出している。第2導体部14のうち他端には、図1に示すように、半導体素子11の外郭の内側から外側にまで延設された延設配線152が接続されている。第2導体部14は、複数の第2電極パッド112と同じ数だけ形成される。
再配線層15は、絶縁層151と、延設配線152と、被覆部161とを有してなり、封止材12の一面12aを覆うように形成されている。再配線層15は、例えば、公知の再配線形成技術により形成される。なお、再配線層15は、図1に示す配線例に限られず、さらに複数の絶縁膜と内部配線とが積層された構成であってもよい。
絶縁層151は、例えば、ポリイミド等の絶縁性材料によりなり、任意の塗布工程等により形成される。絶縁層151は、複数回の成膜工程と、フォトリソグラフィエッチング法によるパターニング工程とを経て形成され、第1導体部13、および第2導体部14から延設された延設配線152の一部を露出させる所定のパターン形状となっている。絶縁層151は、素子上絶縁膜114を覆い、かつ平坦な面とされた封止材12の一面12a上に成膜されており、半導体素子11の側面11cと封止材12との界面(以下「側面界面」という)に起因する段差のない形状となっている。言い換えると、絶縁層151は、側面界面に起因するクラックが生じず、半導体素子11と延設配線152との絶縁性を確保可能な形状である。この詳細については、後述する。
なお、絶縁層151のうち延設配線152よりも一面12a側の部分(後述する第1層1511)については、絶縁性確保の観点から、その厚みが延設配線152よりも上の部分(後述する第2層1512)よりも大きくされることが好ましい。
延設配線152は、例えば、Cu、Au、Ni、Al(アルミニウム)、Ti(チタン)、Ag(銀)、Pd(パラジウム)、W(タングステン)、Zn(亜鉛)、Pb(鉛)などを主成分とする導電性の金属材料によりなる。延設配線152は、例えば、第2導体部14から延設され、電解メッキまたは無電解メッキ等により形成される。延設配線152は、半導体素子11の上であって、封止材12の一面12a上に絶縁層151の一部を介して配置され、半導体素子11の外郭内側と外側とを跨ぐ配線長となっている。延設配線152は、例えば、第2導体部14と同じ数だけ形成され、いずれも半導体素子11の外郭の内側に位置する第2導体部14から当該外郭の外側にまで延設されている。複数の延設配線152は、いずれも第2導体部14とは反対側の先端付近の一部の領域であって、半導体素子11の外郭の外側に位置する所定の領域が絶縁層151から露出すると共に、Au等によりなる金属薄膜154に覆われている。なお、延設配線152は、インピーダンス低減の観点から、第2電極パッド112よりも厚みが大きくされることが好ましい。
金属薄膜153、154は、図2に示すように、絶縁層151から露出しており、外部から第1電極パッド111および第2電極パッド112に接続が可能な外部電極として機能する。金属薄膜153、154は、第1電極パッド111または第2電極パッド112とは反対側において外部に露出する電極部分であり、それぞれ「第1外部電極」、「第2外部電極」と称され得る。金属薄膜153は、金属薄膜154とは距離を隔てて配置されると共に、外形および平面サイズが金属薄膜154よりも大きい。複数の金属薄膜154は、図2の例では、同じ外形および平面サイズとされ、均等に配置されているが、これに限定されず、異なる外形および平面サイズとされてもよいし、不均一な配置とされてもよい。なお、金属薄膜153、154は、再配線層15の外部に露出し、外部との接続に用いることができる構成であればよく、NiやAuなどで構成されためっき層であってもよいし、はんだなどによりなるバンプとされてもよい。
以上が、本実施形態の半導体装置1の基本的な構成である。半導体装置1は、半導体素子11の表面11aを覆う封止材12を介して再配線層15が形成されたFOP構造であって、半導体素子11の側面11cと封止材12との境界に起因する段差が再配線層15に生じない構造である。これにより、半導体素子11と延設配線152との短絡が抑制されるため、半導体装置1は、従来のFOP構造の半導体装置に比べて、半導体素子11と延設配線152との絶縁性が向上し、信頼性が高くなっている。
〔製造方法〕
次に、本実施形態の半導体装置1の製造方法の一例について、図3A~図3Jを参照して説明する。
次に、本実施形態の半導体装置1の製造方法の一例について、図3A~図3Jを参照して説明する。
まず、半導体素子11の表面11a上に第1電極パッド111、第2電極パッド112、電界緩和層113および電界緩和層113等を覆う素子上絶縁膜114を備える半導体基板10を用意する。次に、例えば電解メッキ等により、半導体基板10の第1電極パッド111上に第1導体部13を、第2電極パッド112上に第2導体部14をそれぞれ形成する。そして、図3Aに示すように、導体部13、14が形成された半導体基板10のうち半導体素子11の裏面11bを支持基板200に貼り付けて仮固定を行う。支持基板200としては、例えば、その表面にSi(シリコン)に対する密着性が高い図示しない粘着性シートを備える任意のものが用いられる。
続いて、図示しない金型を用意し、コンプレッション成形等により、支持基板200に保持された半導体基板10をエポキシ樹脂等の樹脂材料で覆い、加熱等により硬化することで、図3Bに示すように、封止材12を成形する。これにより、半導体素子11の表面11aおよび側面を、導体部13、14ごと覆う封止材12が形成される。その後、封止材12により覆われた半導体基板10を例えば加熱処理などにより支持基板200から剥離する。
次いで、図3Cに示すように、封止材12のうち半導体素子11の表面11a側を覆う面から除去し、第1導体部13および第2導体部14を封止材12から露出させる。これにより、封止材12は、素子上絶縁膜114および表面11aの一部を覆う平坦な一面12aが形成され、素子上絶縁膜114に起因する段差のない形状となる。なお、封止材12の除去については、例えば、図示しないグラインダー等の研削具を用いて研削する方法であってもよいし、切削、エッチングや研磨等の他の任意の方法によりなされてもよく、特に限定されない。
そして、例えば、ポリイミド等の樹脂材料を含む溶液をスピンコート法等により塗布して乾燥し、図3Dに示すように、絶縁層151の一部を構成する第1層1511を形成する。この第1層1511は、例えば、フォトリソグラフィエッチング法等のパターニングにより、半導体基板10のうち第1導体部13および第2導体部14を少なくとも一部を露出させると共に、封止材12の一面12aを覆う所定のパターン形状とされる。
なお、平坦な一面12a上に成膜される第1層1511は、素子上絶縁膜114の上に位置する部分であっても半導体素子11の側面と封止材12をまたぐ界面段差のない形状となり、その上に後ほど形成される延設配線152に悪影響が及ぼすことはない。
その後、例えば図3Eに示すように、第1層1511および半導体基板10の露出部分を覆うシード層16を例えばスパッタリング法等の真空成膜により形成する。シード層16は、例えばCu等の導電性材料によりなる。その後、例えば図3Fに示すように、第1層1511と同様の工程により、一部を覆う所定のパターン形状とされた絶縁性のレジスト層16rを形成する。その後、図3Gに示すように、例えば電解メッキにより、第1導体部13の少なくとも一部を覆う被覆部161と、第1層1511の一部を覆い、第2導体部14に少なくとも一部が接続された延設配線152とを形成する。被覆部161および延設配線152は、例えば、電解メッキの場合、Cu等の導電性の金属材料により構成される。
続いて、例えば、剥離液等によりレジスト層16rを除去し、シード層16をレジスト層16rから露出させる。そして、例えばエッチング液などを用いて、シード層16のうちレジスト層16rに覆われていた部分を除去する。これにより、図3Hに示すように、第1導体部13を覆う被覆部161と、第2導体部14を覆うと共に、半導体素子11の外郭の内側から外側まで延設された延設配線152とが形成される。
次いで、例えば図3Iに示すように、第1層1511と同じように絶縁性のある樹脂材料を用い、スピンコート法により、絶縁層151の残部である第2層1512を形成する。
そして、フォトリソグラフィエッチング法により第2層1512のパターニングをし、図3Jに示すように、第2層1512のうち不要な部分を除去し、所定のパターン形状とする。具体的には、被覆部161のうち第1導体部13の上に位置する所定の領域、および延設配線152のうち第2導体部14とは反対側の先端付近の一部の領域を覆う第2層1512の一部を除去し、被覆部161および延設配線152の一部を外部に露出させる。これにより、再配線層15を構成する絶縁層151が形成される。
最後に、例えば、無電解メッキなどにより、被覆部161および延設配線152のうち第2層1512から露出した部分を覆う金属薄膜153、154を形成する。
例えば、上記の工程により、本実施形態の半導体装置1を製造することができる。〔製造方法の変形例〕
上記の製造方法は、あくまで一例であり、これに限定されるものではない。例えば、被覆部161および延設配線152を電解メッキに代えて、スクリーン印刷法により形成してもよい。
上記の製造方法は、あくまで一例であり、これに限定されるものではない。例えば、被覆部161および延設配線152を電解メッキに代えて、スクリーン印刷法により形成してもよい。
例えば図4Aに示すように、図3Dに示した工程の後、図示しないスクリーンマスクおよび導電性のペースト材料を用いて、スクリーン印刷により印刷層171を成膜し、焼成することで被覆部161および延設配線152を形成してもよい。導電性のペースト材料としては、例えば、焼結AgやCuペースト材、Agペースト材等が用いられ得る。
また、被覆部161と延設配線152とを異なる材料により構成してもよい。この場合、例えば図4Bに示すように、第1導体部13を覆う第1の印刷層171をスクリーン印刷により成膜した後、第2導体部14を覆い、半導体素子11の外郭外側まで延設された第2の印刷層172を成膜する。その後、焼成処理を行うことで、異なる導電性材料により構成された被覆部161および延設配線152を形成することができる。
例えば、エミッタ電極とされる第1電極パッド111に接続される被覆部161は、焼結Cuペースト材を用いて構成され得る。一方、ゲート電極や他の信号端子とされる第2電極パッド112に接続され、配線長が長くなる延設配線152は、被覆部161よりも低応力の導電ペースト材を用いて構成され得る。スクリーン印刷により被覆部161および延設配線152を形成する場合、再配線形成技術に比べて工程数が少なくなり、電解メッキに比べて、被覆部161および延設配線152を厚膜化(限定するものではないが、例えば20μm以上など)することもできる。また、スクリーン印刷の場合、配線の形成部位や配線長などに応じて求められる配線の特性が異なる複数の配線等を形成することも容易となる。
上記の変形例によって被覆部161および延設配線152を形成し、本実施形態の半導体装置1を製造してもよい。
〔効果〕
ここで、本実施形態の半導体装置1において、延設配線152と半導体素子11との短絡が抑制される理由について、封止材302により表面が覆われていない半導体装置300(以下、単に「半導体装置300」という)を示す図5、図6を参照して説明する。
ここで、本実施形態の半導体装置1において、延設配線152と半導体素子11との短絡が抑制される理由について、封止材302により表面が覆われていない半導体装置300(以下、単に「半導体装置300」という)を示す図5、図6を参照して説明する。
まず、半導体装置300の構成について簡単に説明する。
半導体装置300は、例えば図5に示すように、表面301aに第1電極303、第2電極304、電界緩和層305およびこれを覆う素子上絶縁膜306を有する半導体素子301と、その側面を覆う封止材302とを備える。また、半導体装置300は、半導体素子301の表面301aの一部および封止材302の一面302aを覆う絶縁層309と、第1電極303を覆う被覆部311と、第2電極304から延設された延設配線310と、この一部を覆う金属薄膜312とを備える。半導体装置300は、FOP構造とされ、半導体素子301の外郭の外側において外部に露出した金属薄膜312を介して、第2電極304に電気信号を伝送可能である。
半導体装置300は、絶縁層309のうち延設配線310よりも半導体素子301または封止材302側にある部分を第1層307とし、残部を第2層308として、第1層307には半導体素子301と封止材302との界面に段差が生じ得る構造である。このような段差が生じた場合、半導体装置300は、半導体素子301と封止材302の界面段差により、第1層307のうち当該段差を覆う部分の厚さが他の部分よりも薄くなってしまう。この場合、封止材302及び素子上絶縁膜306上よりも、半導体素子301と封止材302の界面段差上の方が薄くなるなどし、延設配線310と半導体素子301との間に短絡が生じるおそれがある。
具体的には、例えば図6に示すように、第1層307のうち半導体素子301の側面301cと封止材302との段差を跨って覆う部分は、他の部分よりも部分的に薄い状態となる。第1層307のうち局所的に薄くなった部分は、熱応力等の要因により、半導体素子301の側面301cと封止材12の界面の上にクラックが生じ得る。
以下、説明の便宜上、延設配線の下地となる絶縁層において、半導体素子の側面とこれを覆う封止材との段差に起因して生じるクラックを「段切れ」と称することがある。
第1層307において図6に示すようなクラック、すなわち段切れが生じると、段切れ部分の絶縁性が確保できず、延設配線310と半導体素子301との間で短絡が生じ、信頼性が低下し得る。
また、半導体装置300は、表面301aを図示しない支持基板に貼り付けて仮固定し、裏面301bおよび側面を覆う封止材302を形成した後、封止材302を除去する工程により裏面301bが露出した状態となる。その後、半導体装置300は、表面301a上に公知の再配線形成技術により絶縁層309および延設配線310を有してなる再配線層を形成することにより得られる。この場合において、封止材302に放熱フィラー等の微粒子を含む絶縁性の樹脂材料で構成したとき、表面301aと図示しない支持基板との間に微粒子が入り込むと、表面301aには、再配線層の形成時に微粒子が存在した状態となり得る。すると、半導体素子301の側面301cと封止材302との側面界面における段差に代わって、放熱フィラー等の微粒子による段差が生じた状態となり、第1層307には放熱フィラーの段差に起因する段切れが生じ得る。
これに対して、本実施形態の半導体装置1は、封止材12が素子上絶縁膜114を覆うと共に、半導体素子11の表面11aよりも高い位置にある平坦な一面12aを有し、一面12a上に絶縁層151および延設配線152が形成された構造である。そのため、延設配線152の下地となる第1層1511は、半導体素子11の側面11cと封止材12との側面界面の段差に起因する局所的に厚みが薄い箇所が生じず、段切れが抑制されるため、絶縁性が確保される。
また、半導体装置1は、導体部13、14が形成された半導体素子11の裏面11b側を支持基板200に仮固定し、表面11aおよび側面を覆う封止材12を成形後、封止材12の研削により封止材12の一面12aが形成される。そのため、封止材12として放熱フィラー等の微粒子を含んだ絶縁性の樹脂材料を用いた場合であっても、一面12aにおいて微粒子に起因する段差が生じず、封止材12中の微粒子に起因する段切れも生じない。
よって、半導体装置1は、延設配線152の下地となる絶縁層151の一部における絶縁性が確保され、延設配線152と半導体素子11との短絡が抑制され、信頼性が向上した構造となる。
〔半導体モジュールの構成例〕
次に、本実施形態の半導体装置1を用いた半導体モジュールの一例については、図7を参照して説明する。図7では、後述する第2ヒートシンク3のうち別断面において外部に接続される配線部分を破線で示している。
〔半導体モジュールの構成例〕
次に、本実施形態の半導体装置1を用いた半導体モジュールの一例については、図7を参照して説明する。図7では、後述する第2ヒートシンク3のうち別断面において外部に接続される配線部分を破線で示している。
半導体装置1は、例えば図7に示すように、両面放熱構造の半導体モジュールに適用されると、半導体モジュールの薄型化および高放熱化が可能となり、好適である。なお、本明細書では、半導体装置1が両面放熱構造の半導体モジュールに適用された場合を代表例として説明するが、この適用例に限定されるものではない。
半導体モジュールは、図7に示すように、半導体装置1と、第1ヒートシンク2と、第2ヒートシンク3と、リードフレーム4と、接合材5と、封止材6とを有してなる。半導体モジュールは、2つのヒートシンク2、3が半導体装置1を挟んで対向配置されており、半導体装置1で生じる熱がこれらのヒートシンク2、3を介して両面から外部に放出される両面放熱構造である。
半導体装置1は、例えば図7に示すように、裏面1b側が第1ヒートシンク2に、表面1a側のうち第1導体部13を覆う金属薄膜153が第2ヒートシンク3に、それぞれ接合材5を介して接続される。半導体装置1は、例えば、裏面1bの全域が第1ヒートシンク2の上面2aの外郭内側に収まるように配置される。第2ヒートシンク3のうち外部に露出する面を一面3a、半導体装置1に向き合う面を他面3bとして、半導体装置1は、例えば、延設配線152のうち少なくとも金属薄膜154に覆われた部分が第2ヒートシンク3の他面3bの外郭よりも外側に配置される。半導体装置1の延設配線152は、第2ヒートシンク3の外郭よりも外側の領域において、接合材5を介してリードフレーム4に電気的に接続される。
第1ヒートシンク2は、図7に示すように、表裏の関係にある上面2aおよび下面2bを備える板状とされ、例えばCuやFe(鉄)等の金属材料等により構成される。第1ヒートシンク2は、上面2aにはんだによりなる接合材5を介して半導体装置1が搭載されると共に、下面2bが封止材6から露出している。第1ヒートシンク2は、例えば、半導体装置1の通電における電流経路とされており、上面2a側の一部が封止材6の外部まで延設されている。つまり、第1ヒートシンク2は、本実施形態では、放熱部材および配線の2つの役割を果たす。なお、第1ヒートシンク2は、「第1放熱部材」と称され得る。
第2ヒートシンク3は、図7に示すように、表裏の関係にある一面3aおよび他面3bを備える板状とされ、第1ヒートシンク2と同様の材料により構成される。第2ヒートシンク3は、他面3bが半導体装置1の上面2aの一部と対向配置されると共に、一面3aが封止材6から露出している。第2ヒートシンク3は、接合材5を介して第1導体部13と電気的に接続されており、第1ヒートシンク2と同様に半導体素子11の電流経路となっている。また、第2ヒートシンク3は、図7の別断面において、他面3b側の一部が封止材6の外部まで延設されており、放熱部材および電気配線の2つの役割を果たす。なお、第2ヒートシンク3は、「第2放熱部材」と称され得る。
リードフレーム4は、例えば、CuやFe等の金属材料によりなり、図7に示すように、半導体装置1のうち第2ヒートシンク3の外郭よりも外側に位置する露出領域において延設配線152の一部を覆う金属薄膜154と接合材5を介して電気的に接続される。リードフレーム4は、例えば、第2電極パッド112と同数の複数のリードを備え、複数のリードそれぞれが延設配線152に電気的に接続される。
なお、これらのリードは、例えば、封止材6の形成までは、図示しないタイバーにより隣接する複数のリードが連結されているが、封止材6の形成後にプレス打ち抜き等によりタイバーが除去されることで分離した状態となる。また、リードフレーム4は、第1ヒートシンク2もしくは第2ヒートシンク3と同一の部材として構成され、封止材6の形成まで図示しないタイバーにより連結されていてもよい。この場合であっても、リードフレーム4は、封止材6の形成後にプレス打ち抜き等によりタイバーが除去されることで、第1ヒートシンク2もしくは第2ヒートシンク3と分離した状態となる。
接合材5は、半導体モジュールの構成要素同士を接合する接合材であり、電気的に接続するために導電性を有する材料、例えばはんだなどが用いられる。なお、接合材5は、はんだに限定されるものではないが、少なくともワイヤとは異なるものが用いられる。
封止材6は、例えばエポキシ樹脂等の熱硬化性樹脂等によりなり、図7に示すように、半導体装置1、ヒートシンク2、3の一部、リードフレーム4の一部および接合材5を覆っている。封止材6は、半導体装置1の一部を構成する封止材12を「第1の封止材」とした場合、半導体装置1を覆う「第2の封止材」といえる。
この半導体モジュールは、第2ヒートシンク3の外郭よりも外側の領域において、半導体装置1の延設配線152とリードフレーム4とが接合材5で接合された構造である。そのため、特開2001-156225号公報に記載の従来の半導体モジュールのように、半導体装置1とリードフレーム4とのワイヤ接続が不要となる。また、ワイヤを用いないことで、ワイヤと第2ヒートシンク3との接触防止のための放熱ブロックを半導体装置1と第2ヒートシンク3との間に配置する必要もなくなる。これにより、放熱ブロックの分だけ半導体モジュールの厚みを薄くすることができ、放熱ブロックの熱抵抗がなくなるため、半導体装置1から第2ヒートシンク3までの熱抵抗が小さくなる。
このように、半導体装置1を用いた半導体モジュールは、放熱ブロックおよび部材間のワイヤ接続が不要となり、従来よりも薄型化および低熱抵抗化がなされた構造となる。また、半導体装置1の延設配線152と半導体素子11との短絡が抑制されていることから、半導体モジュールの信頼性も向上する。
また、上記の例では、第1、第2放熱部材は、いずれもヒートシンクにより構成されていたが、これに限定されるものではない。例えば、第1、第2放熱部材は、図8に示すように、伝熱絶縁基板7とヒートシンク2、3とにより構成され、伝熱絶縁基板7が半導体装置1に接合されてもよい。
伝熱絶縁基板7は、電気伝導部71と、絶縁部72と、熱伝導部73とを備え、これらがこの順に積層されると共に、電気伝導部71と熱伝導部73とが絶縁部72に隔てられることで電気的に独立した構成である。伝熱絶縁基板7は、例えば、電気伝導部71が主にCu等の金属材料で、絶縁部72が主にAl2O3(アルミナ)やAlN(窒化アルミニウム)等の絶縁性材料で、熱伝導部73が主にCu等の金属材料で、それぞれ構成される。伝熱絶縁基板7は、図示しないはんだ等の接合材を介して、熱伝導部73が第1ヒートシンク2または第2ヒートシンク3に接合される。伝熱絶縁基板7としては、例えば、DBC(Direct Bonded Copperの略)基板が用いられ得る。伝熱絶縁基板7のうち電気伝導部71は、例えば、一部が外部の電源等に接続する配線とされているか、またはリードフレーム4などの他の配線が接続されており、半導体素子11との電気的なやり取りが可能となっている。
この場合、半導体モジュールは、伝熱絶縁基板7により半導体装置1とヒートシンク2、3とが絶縁されており、ヒートシンク2、3を外部の冷却器等に接続する際、冷却器等と半導体モジュールとの間に絶縁層を別途介在させる必要がない構造となる。そのため、図8に示す半導体モジュールは、外部の冷却器等に接続する際の信頼性が向上する効果も得られる。なお、第1、第2放熱部材は、上記のように半導体装置1に接続される一部が伝熱絶縁基板7で構成されてもよいし、全部が伝熱絶縁基板7で構成されてもよい。
本実施形態によれば、半導体素子11の素子上絶縁膜114を覆う封止材12の平坦な一面12a上に延設配線152を含む再配線層15が形成された構造の半導体装置1となる。再配線層15は、平坦な一面12a上に絶縁層151の一部である第1層1511が形成された後、半導体素子11の側面11cと封止材12との境界上での段差のない第1層1511を下地としてその上に延設配線152が形成されることで得られる。そのため、第1層1511は、半導体素子11の側面11cと封止材12との境界での段差に起因する段切れが生じることがなく、絶縁性を確保できる。これにより、再配線層15における絶縁性が確保され、半導体素子11と延設配線152との短絡が抑制され、信頼性が向上したFOP構造の半導体装置1となる。
また、この半導体装置1は、ヒートシンク等の放熱部材と第1電極パッド111とを接続しつつ、当該放熱部材の外郭外側にて第2電極パッド112に電気的に接続された延設配線152の露出部分とリードフレーム等の他部材とを接合可能なFOP構造である。そのため、半導体モジュールにおいて半導体装置1を用いることで放熱ブロックや部材間のワイヤ接続が不要となり、半導体装置1は、半導体モジュールの薄型化および高放熱化に適した構造と言える。
(第2実施形態)
第2実施形態の半導体装置1について、図9を参照して説明する。
第2実施形態の半導体装置1について、図9を参照して説明する。
本実施形態の半導体装置1は、図9に示すように、封止材12のうち半導体素子11の表面11a上に位置し、一面12aに繋がる面を「内壁面12c」として、内壁面12cが断面視にて湾曲した曲面形状である点で第1導体部が上記第1実施形態と相違する。本実施形態では、この相違点について主に説明する。
封止材12のうち内壁面12cは、例えば図9に示すように、断面視にて、一面12aと内壁面12cとの境界部分が角とはならない湾曲した曲面形状である。言い換えると、封止材12は、半導体素子11の表面11a側を露出させる開口部を有し、当該開口部を構成する内壁面12cが曲率を有する断面形状とされている。これは、絶縁層151のうち封止材12の一面12aと半導体素子11の表面11aとの段差部分を覆う部分を「段差被覆部」として、段差被覆部においてクラックが生じることを抑制し、絶縁性を確保するためである。この詳細については、本実施形態の半導体装置1の製造方法にて後述する。
(製造方法)
次に、本実施形態の半導体装置1の製造方法の一例について、図10A~図10Kを参照して説明する。ここでは、上記第1実施形態の半導体装置1の製造工程とは異なる相違部分について主に説明する。
次に、本実施形態の半導体装置1の製造方法の一例について、図10A~図10Kを参照して説明する。ここでは、上記第1実施形態の半導体装置1の製造工程とは異なる相違部分について主に説明する。
まず、半導体素子11の表面11a上に第1電極パッド111、第2電極パッド112、電界緩和層113および電界緩和層113等を覆う素子上絶縁膜114を備える半導体基板10を用意する。そして、半導体素子11の第1電極パッド111および第2電極パッド112を覆う仮保護材210を形成する。仮保護材210としては、例えば、粘着材や感光性の樹脂材料などが用いられ得る。そして、図10Aに示すように、仮保護材210が形成された半導体基板10のうち半導体素子11の裏面11bを支持基板200に貼り付けて仮固定を行う。
続いて、上記第1実施形態と同様の方法により、図10Bに示すように、半導体基板10を仮保護材210ごと覆う封止材12を成形する。その後、封止材12により覆われた半導体基板10を例えば加熱処理などにより支持基板200から剥離する。
次いで、上記第1実施形態と同様の方法により、図10Cに示すように、封止材12のうち半導体素子11の表面11a側を覆う面から図示しないグラインダー等の研削具を用いて研削し、仮保護材210を封止材12から露出させる。これにより、封止材12は、素子上絶縁膜114および表面11aの一部を覆う平坦な一面12aが形成される。なお、仮保護材210を露出させるための封止材12の除去の一例として、研削を挙げたが、これに限定されるものではなく、切削、エッチング、研磨等の他の任意の方法が採用され得る。
その後、例えば、ダイシングテープで剥がす、もしくはエッチングを行うなどの任意の方法により除去し、半導体基板10のうち第1電極パッド111および第2電極パッド112を含む所定の領域を外部に露出させる。この段階においては、封止材12の内壁面12cは、図10Dに示すように、断面視にて、一面12aと内壁面12cとの境界部分が角部を有する形状である。
そして、例えば、酸素を用いたアッシング処理等の等方エッチングを行い、樹脂材料で構成される封止材12のうち内壁面12cを含む表層部分を除去する。これにより、封止材12は、例えば図10Eに示すように、内壁面12cが断面視にて湾曲した曲面形状となり、一面12aと内壁面12cとの境界部分に角部のない形状となる。
続けて、例えば、上記第1実施形態と同様に、ポリイミド等の樹脂材料を含む溶液をスピンコート法等による塗布、およびフォトリソグラフィエッチング法によりパターニングを行い、図10Fに示すように、第1層1511を形成する。第1層1511は、本実施形態では、半導体基板10のうち第1導体部13および第2導体部14を露出させると共に、封止材12の一面12aおよび内壁面12cを覆う所定のパターン形状とされる。
なお、内壁面12cが断面視にて湾曲した曲面形状とされることで、第1層1511のうち内壁面12cおよび一面12aを覆う部分は、内壁面12cと一面12aとの境界部分に起因して局所的に薄くなることが抑制される。具体的には、封止材12のうち一面12aから内壁面12cにわたる領域が向けて緩やかな傾斜とされることで、当該領域が例えば直角などの角部を有する場合に比べて、第1層1511のうち当該領域を覆う部分の形状が安定する。
例えば、図11に示すように、内壁面12cの断面形状が一面12aとの境界部分が略直角の角部である場合、第1層1511は、封止材12の段差部分において当該角部を覆う状態となる。この場合、封止材12の一面12aと半導体素子11の露出部分との段差部分における高さが急激に変化することとなり、これを覆う第1層1511は、局所的に薄くなる箇所が生じ得る。具体的には、再配線層15のうち封止材12による段差を覆う部分、特に封止材12のうち断面視で略直角とされた角部を覆う部分には、図12に示すように、第1層1511やその上に形成される延設配線152に段切れが生じるおそれがある。第1層1511に段切れが生じた場合には、延設配線152と半導体素子11との間に短絡が生じるおそれがあり、延設配線152に段切れが生じた場合には、通電不良の原因となる。この延設配線152の段切れは、第1層1511が封止材12のうち角部に追従できず、角部を覆いきれなかった場合にも同様に生じ得る。
なお、本実施形態では、一面12aと半導体素子11のうち封止材12から露出した部分または封止材12とのなす段差に起因して第1層1511やその上に配置される他の部材にクラックが生じることを「段切れ」と称している。
これに対して、図10Eに示すように、内壁面12cが湾曲した曲面の断面形状とされた場合、一面12aと半導体素子11の露出部分とがなす高さの変化が緩やかとなり、これを覆う第1層1511は、局所的に薄い箇所が生じることが抑制される。そのため、第1層1511は、段切れが抑制され、その絶縁性が確保された形状となる。また、その上に形成される延設配線152は、第1層1511における段切れが抑制されることで、これに起因するクラック発生が抑制される。
次いで、例えば図10Gに示すように、上記第1実施形態と同様の方法により、第1層1511、電極パッド111、112を覆うシード層16を形成する。その後、例えば図10Hに示すように、第1層1511と同様の工程により、シード層16の一部を覆う所定のパターン形状とされた絶縁性のレジスト層16rを形成する。続いて、例えば図10Iに示すように、電解メッキを行うことにより、第1電極パッド111を覆う被覆部161と、第1層1511の一部および第2電極パッド112を覆う延設配線152を形成する。
そして、例えば、レジスト層16rを剥離液などで除去した後、シード層16のうちレジスト層16rの除去により露出した部分をエッチング液等で除去する。これにより、図10Jに示すように、第1電極パッド111を覆う被覆部161と、第2電極パッド112を覆い、半導体素子11の外郭よりも外側にまで延設された延設配線152とを形成することができる。
その後、例えば、第1層1511の形成と同様の工程により、第2層1512を形成した後、フォトリソグラフィエッチング法によりパターニングを行い、図10Kに示すように、被覆部161および延設配線152の一部を外部に露出させる。
最後に、例えば、被覆部161および延設配線152の形成と同様の工程により、被覆部161および延設配線152のうち第2層1512から露出した部分を覆う金属薄膜153、154を形成する。
例えば、上記の工程により、本実施形態の半導体装置1を製造することができる。
本実施形態によれば、内壁面12cが湾曲した曲面の断面形状であり、延設配線152の下地である第1層1511における段切れが抑制され、延設配線152と半導体素子11との短絡が抑制された構造の半導体装置1となる。また、半導体装置1は、上記第1実施形態と同様に、半導体素子11の側面11cおよび表面11aの一部を覆う封止材12の平坦な一面12a上に第1層1511および延設配線152の一部が形成された構造である。そのため、本実施形態においても、半導体素子11の側面11cと封止材12との境界段差上に再配線層15が直接形成される場合に比べて、延設配線152と半導体素子11との短絡が抑制され、信頼性が向上する。
(第2実施形態の変形例)
上記では、内壁面12cの断面形状が湾曲した形状である例について説明したが、これに限定されるものでない。内壁面12cは、一面12aと半導体素子11の露出部分とのなす段差が緩やかに変化する形状であればよく、例えば図13に示すように、一面12aと内壁面12cとのなす交差角度θが鈍角となるテーパ形状であってもよい。つまり、内壁面12cは、封止材12の一面12aと交差する上端部分を角部として角部が鈍角となる断面形状とされた場合であっても、絶縁層151の段切れを抑制できる。この場合であっても、絶縁層151の第1層1511が封止材12の角部に追従でき、封止材12の角部で局所的に薄くなったり、角部が第1層1511から露出したりすることが抑制され、延設配線152の段切れも抑制できる。
上記では、内壁面12cの断面形状が湾曲した形状である例について説明したが、これに限定されるものでない。内壁面12cは、一面12aと半導体素子11の露出部分とのなす段差が緩やかに変化する形状であればよく、例えば図13に示すように、一面12aと内壁面12cとのなす交差角度θが鈍角となるテーパ形状であってもよい。つまり、内壁面12cは、封止材12の一面12aと交差する上端部分を角部として角部が鈍角となる断面形状とされた場合であっても、絶縁層151の段切れを抑制できる。この場合であっても、絶縁層151の第1層1511が封止材12の角部に追従でき、封止材12の角部で局所的に薄くなったり、角部が第1層1511から露出したりすることが抑制され、延設配線152の段切れも抑制できる。
本変形例によっても、上記第2実施形態と同様の効果が得られる半導体装置となる。
(第3実施形態)
第3実施形態の半導体装置1について、図14~図16Bを参照して説明する。
第3実施形態の半導体装置1について、図14~図16Bを参照して説明する。
本実施形態の半導体装置1は、例えば図14に示すように、再配線層15を有しておらず、第1電極パッド111に第1導通部181が接続され、第2電極パッド112に第2導通部182が接続された構成である点で上記第1実施形態と相違する。本実施形態では、この相違点について主に説明する。
封止材12は、本実施形態では、半導体素子11の表面11aおよび側面を覆うと共に、表面11a側を覆う一面12aが外部に露出している。言い換えると、封止材12の一部は、本実施形態では、第1導通部181および第2導通部182を覆っており、再配線層15の絶縁層151に相当する役割を果たす。
第1導通部181は、図14に示すように、第1電極パッド111に接続されると共に、第1電極パッド111とは反対側の端面が半導体素子11の外郭よりも内側の領域において封止材12から露出している。第1導通部181は、上記第1実施形態における第1導体部13に相当する部材である。
第2導通部182は、図14に示すように、第2電極パッド112に接続されると共に、第2電極パッド112とは反対側の端面が半導体素子11の外郭よりも外側の領域において封止材12から露出している。第2導通部182は、上記第1実施形態における第2導体部14および延設配線152に相当する部材である。第2導通部182は、本実施形態の半導体装置1の製造途中においては、第1導通部181と共に1つの部材を構成しており、封止材12の除去工程において第1導通部181から分離することで、第1導通部181とは別体となったものである。そのため、第2導通部182は、第2電極パッド112に接続された部分から封止材12から露出した部分までが、第1導通部181と同一の材料によりなる単一の部材で構成されている。
具体的には、第1導通部181および第2導通部182は、例えば図15Aや図15Bに示す導電部材19を構成していた部材であり、これらを連結する部分が半導体装置1の製造工程の途中で除去されることで別体となったものである。
導電部材19は、例えば図15Aまたは図15Bに示すように、厚肉部191と、複数の第1薄肉部192と、複数の中肉部193と、複数の第2薄肉部194とを有してなる。導電部材19は、図15Bに示すように、厚肉部191の上端側の面、すなわち上端面19aから外部に延設された複数の第1薄肉部192を備え、図15Aに示すように、複数の第1薄肉部192がその延設方向を揃えて互いに離れた平行配置された構成である。導電部材19は、厚肉部191が最も厚みが大きく、中肉部193の厚みが厚肉部191に次いで大きくなっている。また、導電部材19は、中肉部193よりも厚みが小さい、第1薄肉部192および第2薄肉部194を備えると共に、中肉部193のそれぞれから第2薄肉部194が厚肉部191の下端面に向かって延設されている。
導電部材19は、例えば、Cu等の金属板を用意し、エッチングにより部分的に薄肉化して第1薄肉部192、中肉部193、第2薄肉部194に相当する部分を形成した後、プレスによる打ち抜きおよび曲げ加工を行うなどの方法により製造され得る。この場合、例えば、プレスによる打ち抜き加工により、第1薄肉部192、中肉部193および第2薄肉部194によりなる延設部同士の隙間を形成し、複数の延設部に分離した状態とする。その後、プレスによる曲げ加工により、複数の第2薄肉部194を厚肉部191の下端側の面に向かって曲げることで、図15Aまたは図15Bに示す導電部材19が得られる。
なお、複数の第2薄肉部194は、半導体素子11の第2電極パッド112の配置に応じてその曲げ方向が適宜決定される。複数の第2薄肉部194は、中肉部193とは反対側の先端部が、例えば図15Aに示すように、それぞれ異なる方向に向かう状態とされる。〔製造方法〕
次に、本実施形態の半導体装置1の製造方法の一例について、図16A、図16Bを参照して説明する。ここでは、上記第1実施形態とは異なる製造工程について主に説明する。
次に、本実施形態の半導体装置1の製造方法の一例について、図16A、図16Bを参照して説明する。ここでは、上記第1実施形態とは異なる製造工程について主に説明する。
まず、半導体素子11の表面11a上に第1電極パッド111、第2電極パッド112、電界緩和層113および電界緩和層113等を覆う素子上絶縁膜114を備える半導体基板10と導電部材19を用意する。そして、半導体素子11の第1電極パッド111に厚肉部191を、第2電極パッド112に第2薄肉部194の先端部をそれぞれ図示しないはんだ等の接合材により接続する。その後、図16Aに示すように、導電部材19が接続された半導体基板10のうち半導体素子11の裏面11bを支持基板200に貼り付けて仮固定を行う。
続けて、上記第1実施形態と同様に、図示しない金型を用い、コンプレッション成形などにより、図16Bに示すように、半導体基板10を導電部材19ごと覆う封止材12を成形する。
次いで、封止材12のうち導電部材19を覆う側の面から図示しないグラインダー等の研削具により、封止材12を研削し、導電部材19を封止材12から露出させる。この封止材12の研削工程においては、第1薄肉部192を完全に除去し、かつ中肉部193の一部を残す。これにより、厚肉部191と、中肉部193および第2薄肉部194とが分離され、第1導通部181と第2導通部182が形成される。なお、ここでは、封止材12および導電部材19の一部の除去については、図示しないグラインダー等の研削具を用いた研削を一例として挙げたが、これに限定されるものではなく、例えば、切削、エッチングや研磨等の他の任意の方法によりなされてもよい。
例えば、上記の製造方法により、本実施形態の半導体装置1を製造することができる。
本実施形態によれば、延設配線152として機能する第2導通部182を有する導電部材19が封止材12よりも先に形成されている。そのため、第2導通部182が半導体素子11の側面11cと封止材12との境界の影響を受けない製造方法であり、絶縁不良が抑制され、第2導通部182と半導体素子11との短絡が生じない。また、再配線層15の形成が不要となり、上記第1実施形態に比べて、製造の工程数が少なく済むため、製造コストが低減された構造となる。
(他の実施形態)
本開示は、実施例に準拠して記述されたが、本開示は当該実施例や構造に限定されるものではないと理解される。本開示は、様々な変形例や均等範囲内の変形をも包含する。加えて、様々な組み合わせや形態、さらには、それらの一要素のみ、それ以上、あるいはそれ以下、を含む他の組み合わせや形態をも、本開示の範疇や思想範囲に入るものである。
本開示は、実施例に準拠して記述されたが、本開示は当該実施例や構造に限定されるものではないと理解される。本開示は、様々な変形例や均等範囲内の変形をも包含する。加えて、様々な組み合わせや形態、さらには、それらの一要素のみ、それ以上、あるいはそれ以下、を含む他の組み合わせや形態をも、本開示の範疇や思想範囲に入るものである。
例えば、上記第1実施形態では、半導体装置1のうち第2外部電極が第2ヒートシンク3の外郭外側に配置された露出領域とされ、露出領域において第2外部電極にリードフレーム4が接続された構造を半導体モジュールの一例として示したが、これに限定されない。第2放熱部材が伝熱絶縁基板7を有する構成の場合には、例えば図17に示すように、半導体装置1の第2外部電極とリードフレーム4とが伝熱絶縁基板7を経由して接続された半導体モジュールであってもよい。この場合、伝熱絶縁基板7のうち電気伝導部71は、半導体装置1の第1外部電極に接続される部分と、第2外部電極に接続される部分とが電気的に独立した任意のパターン形状とされる。また、リードフレーム4は、その一部が第2放熱部材の外郭内側に配置され、電気伝導部71のうち第2外部電極に接続される部分に接合材5を介して接続されることで、第2外部電極と電気的に接続される。このように半導体装置1を用いた半導体モジュールは、放熱部材に応じて、適宜、構成が変更されてもよい。これは、上記第1実施形態の半導体装置1を用いた場合のほか、他の上記各実施形態の半導体装置1を用いた場合についても同様である。
Claims (15)
- 表面(11a)に第1電極パッド(111)および複数の第2電極パッド(112)を有し、前記表面と裏面(11b)とを繋ぐ方向に電流が生じる半導体素子(11)と、
絶縁性の樹脂材料で構成され、前記半導体素子の前記表面の一部および側面(11c)を覆う封止材(12)と、
前記半導体素子の上であって、前記封止材の内部または前記封止材の上に配置され、前記第2電極パッドと電気的に接続されると共に、前記半導体素子の外郭の内側から外側まで延設されている延設配線(152)と、を備える半導体装置。 - 前記第1電極パッドに接続されると共に、前記第1電極パッドの真上に向かって延設され、前記封止材から露出する第1導体部(13、181)と、
前記第2電極パッドに接続されると共に、前記第2電極パッドの上部に向かって延設され、前記封止材から露出する第2導体部(14、182)と、をさらに備え、
前記延設配線は、前記第2導体部に接続されている、請求項1に記載の半導体装置。 - 前記第1導体部は、単一の部材で構成され、前記第1電極パッドに接続された側の面とは反対側の面が外部に露出しており、
前記第2導体部は、一部が前記延設配線であり、前記第1導体部と同一の材料によりなる単一の部材で構成されると共に、前記第2電極パッドに接続された側の面とは反対側の面が外部に露出している、請求項2に記載の半導体装置。 - 前記第1電極パッドに電気的に接続され、前記第1電極パッドとは反対側において外部に露出する電極部分を第1外部電極(153)とし、前記第2電極パッドに電気的に接続され、前記第2電極パッドとは反対側において外部に露出する部分を第2外部電極(154)として、
前記第1外部電極は、前記第2外部電極と距離を隔てて配置され、前記第2外部電極よりも平面サイズが大きい、請求項1ないし3のいずれか1つに記載の半導体装置。 - 前記延設配線は、Cu、Al、Ti、Au、Ag、Pd、W、Ni、Zn、Pbのうちいずれか1つを主成分とする導電性材料により構成されている、請求項1ないし4のいずれか1つに記載の半導体装置。
- 前記封止材のうち前記半導体素子の前記表面の側を覆う面を一面(12a)として、前記一面は、前記封止材とは異なる絶縁性の樹脂材料で構成された絶縁層(151)により覆われている、請求項1ないし5のいずれか1つに記載の半導体装置。
- 前記絶縁層のうち前記延設配線よりも前記一面の側の部分を第1層(1511)として、
前記第1層の厚みは、前記絶縁層のうち前記延設配線よりも上に位置する部分の厚みよりも大きい、請求項6に記載の半導体装置。 - 前記第2導体部は、一部が前記延設配線であり、前記第1導体部とは異なる導電性材料から構成されている、請求項2に記載の半導体装置。
- 前記封止材のうち前記半導体素子の前記表面の側を覆う面を一面(12a)とし、前記半導体素子の前記表面の上に位置する面であって、前記一面に繋がる面を内壁面(12c)として、
前記内壁面のうち前記一面と交差する上端部分の断面形状は、湾曲した曲面形状である、請求項1に記載の半導体装置。 - 前記封止材のうち前記半導体素子の前記表面の側を覆う面を一面(12a)とし、前記半導体素子の前記表面の上に位置する面であって、前記一面に繋がる面を内壁面(12c)とし、前記内壁面と前記一面と交差する上端部分の角度を交差角度(θ)として、
前記内壁面の断面形状は、前記交差角度が鈍角となる形状である、請求項1に記載の半導体装置。 - 表面(11a)に少なくとも1つ以上の第1電極パッド(111)および少なくとも1つ以上の第2電極パッド(112)を有し、前記表面と裏面(11b)とを繋ぐ方向に電流が生じる半導体素子(11)と、絶縁性の樹脂材料で構成され、前記表面の一部を含む前記半導体素子の周囲を覆う第1の封止材(12)と、前記半導体素子の上であって、前記第1の封止材の内部または前記第1の封止材の上に配置され、前記第2電極パッドと電気的に接続されると共に、前記半導体素子の外郭の内側から外側まで延設されている延設配線(152)と、を備える半導体装置(1)と、
前記半導体装置のうち前記第1の封止材から露出する前記裏面に接合材(5)を介して接続される第1放熱部材(2)と、
前記半導体装置のうち前記第1電極パッドに前記接合材を介して電気的に接続される第2放熱部材(3)と、
前記半導体装置のうち前記延設配線に前記接合材を介して電気的に接続されるリードフレーム(4)と、
前記半導体装置、前記第1放熱部材の一部、前記第2放熱部材の一部および前記リードフレームの一部を覆う第2の封止材(6)と、を備える、半導体モジュール。 - 前記半導体装置の一部は、前記第2放熱部材の外郭よりも外側に位置する露出領域であり、
前記リードフレームは、前記露出領域において前記接合材を介して前記延設配線に電気的に接続されている、請求項11に記載の半導体モジュール。 - 前記第1放熱部材のうち前記半導体装置に向き合う面とは反対面である上面(2a)は、前記第2の封止材から露出しており、
前記第2放熱部材のうち前記半導体装置に向き合う面とは反対面である下面(3b)は、前記第2の封止材から露出している、請求項11または12に記載の半導体モジュール。 - 前記第1放熱部材および前記第2放熱部材は、一部または全部が、電気伝導部(71)と、絶縁部(72)と、熱伝導部(73)とがこの順に積層された伝熱絶縁基板(7)であり、前記電気伝導部が前記半導体装置に接続されている、請求項11ないし13のいずれか1つに記載の半導体モジュール。
- ファンアウトパッケージ構造の半導体装置の製造方法であって、
表面(11a)に少なくとも1つ以上の第1電極パッド(111)および少なくとも1つ以上の第2電極パッド(112)を備える半導体素子(11)を用意することと、
厚肉部(191)と、前記厚肉部の上端から外部に向かって延設され、前記厚肉部よりも厚みが小さい第1薄肉部(192)と、前記第1薄肉部の先端に設けられ、前記厚肉部よりも厚みが小さく、かつ前記第1薄肉部よりも厚みが大きい中肉部(193)と、前記中肉部から前記厚肉部の下端の側に向かって延設され、前記厚肉部よりも厚みが小さい第2薄肉部(194)とを備える導電部材(19)を用意することと、
前記半導体素子の裏面(11b)を支持基板(200)に貼り付けることと、
前記半導体素子の前記第1電極パッドに前記導電部材のうち前記厚肉部の下端側の面を接続し、前記半導体素子の前記第2電極パッドに前記導電部材のうち前記第2薄肉部の先端を接続することと、
前記導電部材が接続され、前記支持基板に貼り付けられた前記半導体素子を前記導電部材ごと覆う封止材(12)を形成することと、
前記封止材のうち前記導電部材を覆う側の面から前記封止材を除去し、前記導電部材の前記厚肉部および前記中肉部を前記封止材から露出させることと、を含み、
前記封止材を形成することにおいては、絶縁性の樹脂材料を用い、
前記封止材を除去することにおいては、前記導電部材のうち前記第1薄肉部を除去し、前記厚肉部と、前記中肉部および前記第2薄肉部とを分離させる、半導体装置の製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202180040056.8A CN115699296A (zh) | 2020-06-05 | 2021-05-21 | 半导体装置、半导体模组及半导体装置的制造方法 |
US18/059,748 US20230093554A1 (en) | 2020-06-05 | 2022-11-29 | Semiconductor device, semiconductor module, and method for manufacturing semiconductor device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020-098220 | 2020-06-05 | ||
JP2020098220A JP7516883B2 (ja) | 2020-06-05 | 2020-06-05 | 半導体装置、半導体モジュールおよび半導体装置の製造方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US18/059,748 Continuation US20230093554A1 (en) | 2020-06-05 | 2022-11-29 | Semiconductor device, semiconductor module, and method for manufacturing semiconductor device |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2021246204A1 true WO2021246204A1 (ja) | 2021-12-09 |
Family
ID=78831005
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2021/019433 WO2021246204A1 (ja) | 2020-06-05 | 2021-05-21 | 半導体装置、半導体モジュールおよび半導体装置の製造方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20230093554A1 (ja) |
JP (1) | JP7516883B2 (ja) |
CN (1) | CN115699296A (ja) |
WO (1) | WO2021246204A1 (ja) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010287651A (ja) * | 2009-06-10 | 2010-12-24 | Nissan Motor Co Ltd | 半導体装置 |
JP2011181879A (ja) * | 2010-02-04 | 2011-09-15 | Denso Corp | 半導体装置およびその製造方法 |
JP2013172105A (ja) * | 2012-02-22 | 2013-09-02 | Toyota Motor Corp | 半導体モジュール |
JP2014157927A (ja) * | 2013-02-15 | 2014-08-28 | Denso Corp | 半導体装置及びその製造方法 |
JP2020077857A (ja) * | 2018-09-28 | 2020-05-21 | 太陽誘電株式会社 | モジュールおよびその製造方法 |
JP2020088107A (ja) * | 2018-11-21 | 2020-06-04 | トヨタ自動車株式会社 | 半導体モジュール |
US20200176348A1 (en) * | 2018-11-30 | 2020-06-04 | Delta Electronics Int'l (Singapore) Pte Ltd | Package structure and power module using same |
WO2020189508A1 (ja) * | 2019-03-19 | 2020-09-24 | 株式会社デンソー | 半導体モジュールおよびこれに用いられる半導体装置 |
-
2020
- 2020-06-05 JP JP2020098220A patent/JP7516883B2/ja active Active
-
2021
- 2021-05-21 CN CN202180040056.8A patent/CN115699296A/zh active Pending
- 2021-05-21 WO PCT/JP2021/019433 patent/WO2021246204A1/ja active Application Filing
-
2022
- 2022-11-29 US US18/059,748 patent/US20230093554A1/en active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010287651A (ja) * | 2009-06-10 | 2010-12-24 | Nissan Motor Co Ltd | 半導体装置 |
JP2011181879A (ja) * | 2010-02-04 | 2011-09-15 | Denso Corp | 半導体装置およびその製造方法 |
JP2013172105A (ja) * | 2012-02-22 | 2013-09-02 | Toyota Motor Corp | 半導体モジュール |
JP2014157927A (ja) * | 2013-02-15 | 2014-08-28 | Denso Corp | 半導体装置及びその製造方法 |
JP2020077857A (ja) * | 2018-09-28 | 2020-05-21 | 太陽誘電株式会社 | モジュールおよびその製造方法 |
JP2020088107A (ja) * | 2018-11-21 | 2020-06-04 | トヨタ自動車株式会社 | 半導体モジュール |
US20200176348A1 (en) * | 2018-11-30 | 2020-06-04 | Delta Electronics Int'l (Singapore) Pte Ltd | Package structure and power module using same |
WO2020189508A1 (ja) * | 2019-03-19 | 2020-09-24 | 株式会社デンソー | 半導体モジュールおよびこれに用いられる半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
JP2021190670A (ja) | 2021-12-13 |
JP7516883B2 (ja) | 2024-07-17 |
US20230093554A1 (en) | 2023-03-23 |
CN115699296A (zh) | 2023-02-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5874784A (en) | Semiconductor device having external connection terminals provided on an interconnection plate and fabrication process therefor | |
JP5141076B2 (ja) | 半導体装置 | |
JP3390661B2 (ja) | パワーモジュール | |
CN110178202B (zh) | 半导体装置及其制造方法 | |
JP2000223634A (ja) | 半導体装置 | |
JPH09260550A (ja) | 半導体装置 | |
JPH02285646A (ja) | 半導体装置 | |
JP2004006564A (ja) | 積層型半導体装置 | |
JP2021007182A (ja) | 半導体装置及びその製造方法 | |
JP7117960B2 (ja) | パワーモジュール用基板およびパワーモジュール | |
JP4038173B2 (ja) | 電力用半導体装置 | |
WO2021246204A1 (ja) | 半導体装置、半導体モジュールおよび半導体装置の製造方法 | |
JP7472806B2 (ja) | 半導体装置、パワーモジュール及び半導体装置の製造方法 | |
JP7460051B2 (ja) | 半導体装置 | |
WO2020189508A1 (ja) | 半導体モジュールおよびこれに用いられる半導体装置 | |
JP2016219707A (ja) | 半導体装置及びその製造方法 | |
JPH04368167A (ja) | 電子装置 | |
WO2022009705A1 (ja) | 半導体装置および半導体モジュール | |
CN113257766A (zh) | 半导体装置及其制造方法 | |
JP3576228B2 (ja) | 表面実装型半導体装置 | |
JPH08255868A (ja) | 半導体装置およびその製造方法 | |
JP2735920B2 (ja) | インバータ装置 | |
JP3051114B1 (ja) | 樹脂封止型半導体装置及びその製造方法 | |
JPH11135532A (ja) | 半導体チップ及び半導体装置 | |
JPH0817998A (ja) | リードフレーム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 21817585 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 21817585 Country of ref document: EP Kind code of ref document: A1 |