WO2021221145A1 - 鉛フリーかつアンチモンフリーのはんだ合金、はんだボール、Ball Grid Arrayおよびはんだ継手 - Google Patents

鉛フリーかつアンチモンフリーのはんだ合金、はんだボール、Ball Grid Arrayおよびはんだ継手 Download PDF

Info

Publication number
WO2021221145A1
WO2021221145A1 PCT/JP2021/017132 JP2021017132W WO2021221145A1 WO 2021221145 A1 WO2021221145 A1 WO 2021221145A1 JP 2021017132 W JP2021017132 W JP 2021017132W WO 2021221145 A1 WO2021221145 A1 WO 2021221145A1
Authority
WO
WIPO (PCT)
Prior art keywords
solder
free
alloy
solder alloy
antimony
Prior art date
Application number
PCT/JP2021/017132
Other languages
English (en)
French (fr)
Inventor
岳 齋藤
皓紀 須藤
舞 須佐
Original Assignee
千住金属工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 千住金属工業株式会社 filed Critical 千住金属工業株式会社
Priority to MYPI2022006046A priority Critical patent/MY197988A/en
Priority to EP21796910.4A priority patent/EP4144876B1/en
Priority to KR1020237044486A priority patent/KR20240005181A/ko
Priority to CN202180031947.7A priority patent/CN115485098B/zh
Priority to KR1020227039589A priority patent/KR20230005869A/ko
Priority to US17/922,218 priority patent/US20230173619A1/en
Publication of WO2021221145A1 publication Critical patent/WO2021221145A1/ja

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/22Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by the composition or nature of the material
    • B23K35/24Selection of soldering or welding materials proper
    • B23K35/26Selection of soldering or welding materials proper with the principal constituent melting at less than 400 degrees C
    • B23K35/262Sn as the principal constituent
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/02Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by mechanical features, e.g. shape
    • B23K35/0222Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by mechanical features, e.g. shape for use in soldering, brazing
    • B23K35/0244Powders, particles or spheres; Preforms made therefrom
    • CCHEMISTRY; METALLURGY
    • C22METALLURGY; FERROUS OR NON-FERROUS ALLOYS; TREATMENT OF ALLOYS OR NON-FERROUS METALS
    • C22CALLOYS
    • C22C13/00Alloys based on tin
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof

Definitions

  • the present invention relates to lead-free and antimony-free solder alloys, solder balls, Ball Grid Arrays and solder joints.
  • low melting point solder alloys examples include 63Sn-37Pb solder alloys.
  • the melting point of the 63Sn-37Pb solder alloy is about 183 ° C.
  • Pb-containing solder alloys has been regulated in recent years due to concerns about adverse effects on the environment.
  • Examples of the low melting point solder alloy that replaces the Sn—Pb composition solder alloy include Sn-58Bi solder alloy and Sn-52In solder alloy as disclosed in JIS Z 3282 (2017).
  • the melting point of the Sn-58Bi solder alloy is about 139 ° C.
  • the melting point of the Sn-52In solder alloy is about 119 ° C.
  • the Sn-58Bi solder alloy is widely used as a low melting point solder alloy having low cost and excellent wettability.
  • Patent Documents 1 and 2 relate to a low melting point solder alloy having a Sn—In composition.
  • the melting point of a solder alloy composed of Sn—In changes from about 120 ° C. to about 230 ° C. depending on the content of In. Of these, solder alloys having a melting point of 130 ° C. to 210 ° C. are desired.
  • the medium-low temperature solder has an intermediate melting point between the conventionally used Sn-3Ag-0.5Cu medium-temperature solder alloy having a melting point of about 220 ° C. and the Sn-52In low-temperature solder alloy having a melting point of about 119 ° C. This is because it is a solder alloy that should be called an alloy.
  • the medium-temperature solder does not remelt when soldering using a medium-temperature solder alloy and then soldering using a medium-low temperature solder alloy. ..
  • the medium-low temperature solder does not remelt.
  • the medium-low temperature solder may be held in a temperature range in which the medium-low temperature solder does not melt before soldering due to the process.
  • the solder alloy used for step soldering has a melting point intermediate between that of the conventional medium-temperature solder alloy and the low-temperature solder alloy, and at the same time, the solderability is ensured even after being held at a high temperature for a long time. Is required.
  • An object of the present invention is to provide a lead-free and antimony-free solder alloy, a solder ball, a Ball Grid Array, and a solder joint, which have a melting point of medium and low temperatures and ensure solderability even after being held at a high temperature for a long time. Is.
  • the present inventors have begun to study again, starting from a Sn—In based alloy consisting of two elements, Sn and In.
  • this alloy forms a phase of an intermetallic compound called a ⁇ phase consisting of In and Sn.
  • a ⁇ phase consisting of In and Sn.
  • the content of In was set to about 20% by mass so that the melting point was about 130 ° C. to about 200 ° C. at medium and low temperatures.
  • a lead-free and antimony-free solder alloy having an alloy composition of 12 to 23% In, 0.001 to 0.08% Ge, and Sn and unavoidable impurities in the balance in mass%.
  • the solder ball according to (7) above which has an average particle size of 1 to 1000 ⁇ m.
  • the solder ball according to (7) above which has an average particle size of 1 to 100 ⁇ m.
  • the solder ball according to any one of (7) to (9) above which has a sphericity of 0.95 or more.
  • FIG. 1 is a state diagram of Sn—In.
  • FIG. 2 is a chart of XPS analysis of the surface of a solder ball made of the solder alloy of Example 19, and FIGS. 2 (a) to 2 (c) are charts of separate solder balls.
  • FIG. 3 is a chart of XPS analysis of the surface of a solder ball made of the solder alloy of Comparative Example 4, and FIGS. 3 (a) to 3 (c) are charts of separate solder balls.
  • FIG. 1 is a phase diagram showing the relationship between the content of In in a Sn—In alloy and the melting point. As shown in FIG. 1, the melting point of the Sn—In based alloy tends to decrease as the In content increases.
  • the solid phase temperature starts to drop sharply.
  • the In content is greater than 25%, the solidus temperature drops to about 117 ° C. Therefore, a solder alloy based on an alloy having an In content of more than 25% is not suitable as a solder alloy to be used for soldering in a medium temperature range.
  • the upper limit of the In content is about 23%, the condition of solid phase temperature is satisfied. Therefore, the upper limit of the In content is 23% or less. From the viewpoint of sufficiency of the solid phase temperature condition, the preferable upper limit is 21% or less, and the more preferable upper limit is 20% or less.
  • the In content is less than 12%, the liquidus temperature rises, making it difficult to obtain a desired melting point.
  • the lower limit of the In content is 12% or more, preferably 16% or more.
  • the precipitation of the crystal phase is hindered by the negative heat of mixing, the In oxide film formed on the surface of the solder alloy becomes amorphous, and oxygen diffuses. Grain boundaries disappear. Therefore, it is presumed that the oxide film does not become thick even after being held at a high temperature for a long time, and high solderability is maintained. Therefore, the present inventors have found that the inclusion of Ge is an essential configuration for obtaining desired properties.
  • the lower limit of the content of Ge is 0.001% or more, preferably 0.003% or more, more preferably 0.004% or more, still more preferably 0.005% or more. More preferably, it is 0.007% or more.
  • the upper limit of the content of Ge is 0.08% or less, preferably 0.05% or less, more preferably 0.01% or less, particularly preferably 0.009% or less, and the most. It is preferably 0.008% or less.
  • Sn The rest of the solder alloy according to the present invention is Sn. However, the inclusion of elements as unavoidable impurities is not excluded. Specific examples of unavoidable impurities include As and Cd. Further, although the present invention is lead-free and antimony-free, it does not exclude the inclusion of Pb and Sb as unavoidable impurities.
  • the solder alloy according to the present invention is composed of 12 to 23% In, 0.001 to 0.08% Ge, and the balance Sn and unavoidable impurities in mass%.
  • elements of Ag, Cu, Ni and Co may be arbitrarily added in the range where the solidus line temperature is 130 ° C. or higher and the liquidus line temperature is 210 ° C. or lower. .. Specifically, each element may be arbitrarily added in the range of Ag of 3.5% or less, Cu of 0.7% or less, Ni of 0.05% or less, and Co of 0.02% or less. .. More preferably, each element may be arbitrarily added in the range of Ag of 3.0% or less, Cu of 0.5% or less, Ni of 0.03% or less, and Co of 0.01% or less.
  • Ag forms an In and Ag 2 In compound.
  • the phase of the intermetallic compound is precipitated, the deformation of the solder alloy can be suppressed.
  • Cu forms a Cu 6 Sn 5 compound.
  • Ni refines the alloy structure.
  • the mechanical properties of the solder alloy improve.
  • Co also refines the alloy structure and contributes to the mechanical properties of the solder alloy.
  • Each optional additive element is not limited to being added alone, and two or more of Ag, Cu, Ni, and Co are simultaneously added in the range of solid phase temperature of 130 ° C. or higher and liquidus line temperature of 210 ° C. or lower. May be done.
  • U and Th contents as unavoidable impurities 5 ppb or less, respectively, As and Pb contents as unavoidable impurities: 5 ppm or less, respectively.
  • the solder alloy according to the present invention contains elements as unavoidable impurities as described above. The inclusion is not excluded. However, in order to suppress the soft error of the semiconductor due to the emission of alpha rays, it is preferable to further reduce the content of the following elements.
  • the U and Th contents are each preferably 5 ppb or less, and more preferably 2 ppb or less.
  • the As and Pb contents are preferably 5 ppm or less, more preferably 2 ppm or less, and further preferably 1 ppm or less.
  • the solder alloy according to the present invention preferably has a solid phase temperature of 130 ° C. or higher so that it can be suitably used as a medium-low temperature solder.
  • the low temperature solder is, for example, a Sn-52In solder alloy having a melting point of about 119 ° C.
  • the solidus temperature of the solder alloy according to the present invention is preferably 150 ° C. or higher. If the solidus temperature of the solder alloy according to the present invention is 150 ° C.
  • a Sn-58Bi solder alloy having a melting point of about 139 ° C. can be used as the low temperature solder in step soldering.
  • the solidus temperature of the solder alloy according to the present invention is more preferably 165 ° C. or higher.
  • the solder alloy according to the present invention preferably has a liquidus temperature of 210 ° C. or lower so that it can be suitably used as a medium-low temperature solder.
  • the liquidus temperature is 210 ° C. or lower, it is possible to prevent the medium-temperature solder that has already been soldered from being remelted when the solder alloy according to the present invention is soldered in step soldering. Similarly, it is possible to prevent the high temperature solder from remelting.
  • the medium temperature solder is, for example, a Sn-3Ag-0.5Cu solder alloy having a melting point of about 220 ° C.
  • the high-temperature solder is, for example, a Sn-90Pb solder alloy having a solid phase wire temperature of about 270 ° C. and a liquid phase wire temperature of about 300 ° C.
  • the liquidus temperature of the solder alloy according to the present invention is preferably 200 ° C. or lower.
  • Oxidation film thickness The solder alloy according to the present invention does not form a thick Sn oxide film even after being exposed for a long time in a high temperature environment, and the thickness of the oxide film is kept thin. Is done. The reason for this is not clear, but as described above, it is presumed that the In oxide film is amorphized by Ge and the grain boundaries of the In oxide film disappear, thereby suppressing the diffusion of O.
  • the method for measuring the oxide film thickness can be performed as follows, for example.
  • Sample with a size of 5.0 mm x 5.0 mm (If the solder material is not plate-shaped, the solder material (solder powder, solder balls, etc.) is spread tightly in the range of 5.0 mm x 5.0 mm)
  • the solder material solder powder, solder balls, etc.
  • XPS analysis is performed on each atom of Sn, O, In, C, and other additive elements while performing ion sputtering, and a chart of XPS analysis is obtained.
  • One area is selected for each sample, and each of the three samples is analyzed once for a total of three times.
  • the horizontal axis can be selected from either the sputtering time (min) or the SiO 2 equivalent depth (nm) calculated from the sputtering time using the sputtering etching rate of the SiO 2 standard sample.
  • the vertical axis is the detection intensity (cps).
  • the horizontal axis in the XPS analysis chart is the SiO 2 equivalent depth (nm) calculated from the sputtering time using the sputtering etching rate of the SiO 2 standard sample.
  • the depth converted to SiO 2 at which the detection intensity of O atom is maximized is defined as Do ⁇ max (nm). Then, in a portion deeper than Do ⁇ max, the first SiO 2 equivalent depth at which the detection intensity of O atom becomes 1/2 of the maximum detection intensity (strength at Do ⁇ max) is defined as D1 (nm). ..
  • the oxide film thickness ( converted to SiO 2 ) is preferably less than 7 nm, more preferably 6 nm or less, and most preferably 4 nm or less. When the oxide film thickness is within the above range, a solder material having excellent wettability can be obtained.
  • solder ball Ball Grid Array
  • the sphericity of the solder ball is preferably 0.90 or more, more preferably 0.95 or more, and most preferably 0.99 or more.
  • the sphericity is obtained by various methods such as the least squares center method (LSC method), the minimum region center method (MZC method), the maximum inscribed center method (MIC method), and the minimum circumscribed center method (MCC method). ..
  • the sphericity of the solder ball is measured using a CNC image measuring system (Ultra Quick Vision ULTRA QV350-PRO measuring device manufactured by Mitutoyo Co., Ltd.) using the minimum region center method (MZC method).
  • the sphericity represents a deviation from the sphere, for example, an arithmetic mean value calculated when the diameter of each of 500 balls is divided by the major axis, and the value is set to 1.00, which is the upper limit. The closer it is, the closer it is to a true sphere.
  • the solder balls according to the present invention are used for forming bumps on electrodes and substrates of semiconductor packages such as Ball Grid Array (BGA).
  • the diameter of the solder ball according to the present invention is preferably in the range of 1 to 1000 ⁇ m, more preferably 1 to 100 ⁇ m.
  • the solder ball can be manufactured by a general solder ball manufacturing method.
  • the diameter in the present invention means the diameter measured by the ULTRA QV350-PRO measuring device manufactured by Mitutoyo. Further, flux may be applied to the surface of the solder ball according to the present invention.
  • solder joint is suitable for connection between an IC chip and its substrate (interposer) in a semiconductor package, or for connection between a semiconductor package and a printed wiring board.
  • the "solder joint" according to the present invention is connected by using the above-mentioned solder alloy according to the present invention, and means a connection portion between an IC chip and a substrate, and a connection portion between electrodes or a die and a substrate. Including the connection part of.
  • solder alloy according to the present invention is suitable for use in the form of a solder ball, but is not limited to the form of a solder ball.
  • it can be used for linear solders, solders containing flux in linear solders, molded solders, bar solders, and solder pastes in which solder powder and flux are kneaded.
  • the joining method using the solder alloy according to the present invention may be carried out according to a conventional method using, for example, a reflow method.
  • the heating temperature may be appropriately adjusted according to the heat resistance of the chip and the liquidus temperature of the solder alloy.
  • the structure can be further made finer by considering the cooling rate at the time of solidification. For example, the solder joint is cooled at a cooling rate of 2 to 3 ° C./s or more.
  • Other joining conditions can be appropriately adjusted according to the alloy composition of the solder alloy.
  • solder alloys shown in Tables 1 to 3 were evaluated for the liquidus temperature, the solidus temperature, and the thickness of the surface oxide film after being held at a high temperature for a long time.
  • Example 7 was “ ⁇ ” at 187 ° C.
  • Example 14 was “ ⁇ ” at 166 ° C.
  • Comparative Example 7 was “ ⁇ ” at 204 ° C.
  • Comparative Example 8 was “x” at 117 ° C.
  • Samples with a liquidus temperature of 210 ° C or less were evaluated as “ ⁇ ”, and samples with a liquidus temperature higher than 210 ° C were evaluated as “x”.
  • a sample having a liquidus temperature of 200 ° C. or lower was evaluated as “ ⁇ ”.
  • Example 7 was “ ⁇ ” at 203 ° C.
  • Example 14 was “ ⁇ ” at 195 ° C.
  • Comparative Example 7 was “x” at 219 ° C
  • Comparative Example 8 was “ ⁇ ” at 185 ° C.
  • solder balls having a diameter of 0.6 mm were produced from the solder alloys shown in Tables 1 to 3.
  • Cu electrodes are arranged on a printed circuit board in a predetermined pattern, the surface of the Cu electrodes is preflux-treated (OSP: Organic Solderability Preservative), and then a water-soluble flux (manufactured by Senju Metal Co., Ltd .: WF-6400) is applied to a thickness of 100 ⁇ m. Printed and applied. Then, a sample in which a solder joint was formed was obtained by mounting a solder ball prepared in advance on the Cu electrode and then soldering by a reflow method.
  • OSP Organic Solderability Preservative
  • the constant temperature bath in the air atmosphere was heated to 125 ° C., and each sample was left in the constant temperature bath for 750 hours. After heating for 750 hours, each sample was evaluated for the thickness of the oxide film on the surface as follows by using the depth direction analysis by XPS.
  • the horizontal axis can be selected from either the sputtering time (min) or the SiO 2 equivalent depth (nm) calculated from the sputtering time using the sputtering etching rate of the SiO 2 standard sample.
  • the vertical axis is the detection intensity (cps).
  • the horizontal axis in the XPS analysis chart is the SiO 2 equivalent depth (nm) calculated from the sputtering time using the sputtering etching rate of the SiO 2 standard sample.
  • the depth in terms of SiO 2 at which the detection intensity of O atom was maximized was defined as Do ⁇ max (nm). Then, in the portion deeper than Do ⁇ max, the first SiO 2 equivalent depth at which the detection intensity of O atom becomes 1/2 of the maximum detection intensity (strength at Do ⁇ max) was set to D1 (nm). .. A sample in which D1 ⁇ 7 nm was evaluated in all three measurements was evaluated as “ ⁇ ”, and a sample in which D1> 7 nm was evaluated in one of all three measurements was evaluated as “x”.
  • Comparative Examples 1 to 6 did not contain Ge, the growth of the oxide film after holding at a high temperature for a long time could not be suppressed. Further, in Comparative Examples 1, 5 and 6, the content of In was too small or excessive, so that the evaluation of the liquidus temperature or the solidus temperature was “x”. In Comparative Examples 7 to 10, the growth of the oxide film held at a high temperature for a long time could be suppressed because it contained an appropriate amount of Ge, but the content of In was too small or excessive, so that the liquidus temperature or solidity was obtained. The evaluation of the phase line temperature was "x".
  • Comparative Examples 11 to 21 contained an appropriate amount of In, the evaluations of the liquidus line temperature and the solidus line temperature were both " ⁇ " or " ⁇ ". However, Ge was not contained and other elements were added, and these elements could not suppress the growth of the oxide film held at a high temperature for a long time. Since Comparative Examples 22 to 24 contained an excess of Ge, the evaluation of the liquidus temperature was “x”.
  • FIG. 2 is a chart of XPS analysis of the surface of a solder ball made of the solder alloy of Example 19, and FIGS. 2 (a) to 2 (c) are charts of separate solder balls.
  • FIG. 3 is a chart of XPS analysis of the surface of a solder ball made of the solder alloy of Comparative Example 4, and FIGS. 3 (a) to 3 (c) are charts of separate solder balls.

Abstract

中低温の融点であり、かつ高温で長時間保持後もはんだ付け性が確保される鉛フリーかつアンチモンフリーのはんだ合金、はんだボール、Ball Grid Arrayおよびはんだ継手を提供する。鉛フリーかつアンチモンフリーのはんだ合金は、質量%で、12~23%のInと、0.001~0.08%のGeと、残部がSnおよび不可避的不純物からなる合金組成を有する。好ましくは、合金組成のInが質量%で16~21%であり、合金組成のGeが質量%で0.005~0.01%であり、合金組成のGeが質量%で0.005~0.009%であり、不可避的不純物としてのUおよびThが各々5質量ppb以下であり、不可避的不純物としてのAsおよびPbが各々5質量ppm以下である。

Description

鉛フリーかつアンチモンフリーのはんだ合金、はんだボール、Ball Grid Arrayおよびはんだ継手
 本発明は、鉛フリーかつアンチモンフリーのはんだ合金、はんだボール、Ball Grid Arrayおよびはんだ継手に関する。
 近年、CPU(Central Processing Unit)などの電子デバイスは小型化が要求されている。電子デバイスが小型化するとはんだ付け時の熱的負荷が大きくなるため、低温でのはんだ付けが望まれている。はんだ付け温度が低温になれば、信頼性の高い回路基板を製造することができる。低温ではんだ付けを行うためには、低融点のはんだ合金を用いる必要がある。
 低融点のはんだ合金として、例えば63Sn-37Pbはんだ合金が挙げられる。63Sn-37Pbはんだ合金の融点は、約183℃である。しかし環境に対する悪影響の懸念から、Pbを含有するはんだ合金は近年使用が規制されている。
 Sn-Pb組成のはんだ合金に代わる低融点のはんだ合金としては、JIS Z 3282(2017)に開示されているように、Sn-58Biはんだ合金やSn-52Inはんだ合金が挙げられる。Sn-58Biはんだ合金の融点は、約139℃である。また、Sn-52Inはんだ合金の融点は、約119℃である。特に、Sn-58Biはんだ合金は低コストであるとともに、優れた濡れ性を有する低融点はんだ合金として広く用いられている。
 ところで近年、はんだ合金中に極微量含有する不純物元素が経時変化によりアルファ線を放出し、放出されたアルファ線が半導体のソフトエラーを引き起こすと指摘されている。このようなソフトエラーを抑制するためには、不純物の少ないはんだ合金を用いる必要がある。しかし、Biは放射性同位体を多く含むため、アルファ線量の少ない高純度の原材料を得るのが困難である。従って、Sn-Bi組成の低融点はんだ合金では、アルファ線放出によるソフトエラーの発生を抑制することが困難である。
 そこで、Sn-In組成の低融点はんだ合金が検討されている。以下の特許文献1及び特許文献2は、Sn-In組成の低融点はんだ合金に関するものである。
特開2007-105750号公報 特開2006-000909号公報
 Sn-Inからなるはんだ合金は、Inの含有量により、その融点は約120℃から約230℃まで変化する。このうち、融点が130℃から210℃のはんだ合金が望まれている。その理由は、従来用いられている融点が約220℃のSn-3Ag-0.5Cu中温はんだ合金と、融点が約119℃のSn-52In低温はんだ合金との中間の融点をもつ、中低温はんだ合金と呼ぶべきはんだ合金であるためである。これにより、多段階にはんだ付けを行うステップ・ソルダリングにおいて、中温はんだ合金を用いたはんだ付けを行った後に中低温はんだ合金を用いたはんだ付けを行う際、中温はんだが再溶融することはない。中低温はんだ合金を用いたはんだ付けを行った後に低温はんだ合金を用いたはんだ付けを行う際、中低温はんだが再溶融することはない。また、ステップ・ソルダリングでは、プロセス上はんだ付け前に中低温はんだが溶融しない程度の温度域で保持されることがある。
 このように、ステップ・ソルダリングに用いるはんだ合金としては、従来の中温はんだ合金と低温はんだ合金の中間の融点であることと同時に、高温で長時間保持した後もはんだ付け性が確保されていることが求められる。
 本発明の課題は、中低温の融点であり、かつ高温で長時間保持後もはんだ付け性が確保される鉛フリーかつアンチモンフリーのはんだ合金、はんだボール、Ball Grid Arrayおよびはんだ継手を提供することである。
 本発明者らは、改めて、SnおよびInの2元素からなるSn-In系の合金から出発して検討を始めた。この合金は、Inの含有量が一定量以上になると、InとSnによるγ相と呼ばれる金属間化合物の相を形成する。ただし、このγ相は脆いことから、はんだ合金の延性を低下させるリスクがある。そして融点が約130℃から約200℃の中低温になるように、Inの含有量は20質量%程度に設定した。
 そして、高温で長時間保持した後にはんだ付け性が確保できるよう種々の元素を添加して特性の改善を試みた。種々の元素を添加したはんだ合金を高温で長時間保持した後、XPS(X線電分光法:X-ray Photoelectron Spectroscopy)により深さ方向に分析した。その結果、特にGeを添加したはんだ合金の酸化膜が薄いという知見が得られた。これは、In酸化膜がGeの添加によりアモルファス化し、In酸化膜の結晶粒界が消失することによって、Oの拡散が抑制されるためであると推察される。
 これらの知見により得られた本発明は次の通りである。
 (1)質量%で、12~23%のInと、0.001~0.08%のGeと、残部がSnおよび不可避的不純物からなる合金組成を有する鉛フリーかつアンチモンフリーのはんだ合金。
 (2)合金組成のIn含有量が、質量%で16~21%である、上記(1)に記載の鉛フリーかつアンチモンフリーのはんだ合金。
 (3)合金組成のGe含有量が、質量%で0.005~0.01%である、上記(1)または上記(2)に記載の鉛フリーかつアンチモンフリーのはんだ合金。
 (4)合金組成のGe含有量が質量%で0.005~0.009%である、上記(1)または上記(2)に記載の鉛フリーかつアンチモンフリーのはんだ合金。
 (5)不可避的不純物としてのUおよびThが各々5質量ppb以下であり、不可避的不純物としてのAsおよびPbが各々5質量ppm以下である、上記(1)~上記(4)のいずれか1項に記載の鉛フリーかつアンチモンフリーのはんだ合金。
 (6)更に、質量%で、3.5%以下のAg、0.7%以下のCu、0.05%以下のNi、および0.02%以下のCoの少なくとも1種を含有する、上記(1)~上記(5)のいずれか1項に記載の鉛フリーかつアンチモンフリーのはんだ合金。
 (7)上記(1)~上記(6)のいずれか1項に記載の鉛フリーかつアンチモンフリーのはんだ合金からなるはんだボール。
 (8)平均粒径が1~1000μmである、上記(7)に記載のはんだボール。
 (9)平均粒径が1~100μmである、上記(7)に記載のはんだボール。
 (10)真球度が0.95以上である、上記(7)~上記(9)のいずれか1項に記載のはんだボール。
 (11)真球度が0.99以上である、上記(7)~上記(9)のいずれか1項に記載のはんだボール。
 (12)上記(7)~上記(11)のいずれか1項に記載のはんだボールを用いて形成されたBall Grid Array。
 (13)上記(1)~上記(6)のいずれか1項に記載の鉛フリーかつアンチモンフリーのはんだ合金から形成されるはんだ継手。
図1は、Sn-Inの状態図である。 図2は、実施例19のはんだ合金にて作製したはんだボール表面のXPS分析のチャートであり、図2(a)~図2(c)は各々別々のはんだボールでのチャートである。 図3は、比較例4のはんだ合金にて作製したはんだボール表面のXPS分析のチャートであり、図3(a)~図3(c)は各々別々のはんだボールでのチャートである。
 本発明を以下により詳しく説明する。本明細書において、はんだ合金の合金組成に関する「%」は、特に指定しない限り「質量%」である。はんだ合金の合金組成に関する「ppm」は、特に指定しない限り「質量ppm」である。また、はんだ合金の合金組成に関する「ppb」は、特に指定しない限り「質量ppb」である。
 1. はんだ合金の合金組成
 (1) 12~23%のIn
 Inは、はんだ合金の融点を下げる性質を有する。図1は、Sn-In系の合金中のInの含有量と、融点との関係を示した状態図である。図1に示すように、Sn-In系の合金の融点は、Inの含有量が多くなるにつれて下がる傾向にある。
 ただし、Inの含有量が20%よりも多くなると、固相線温度が急激に低下し始める。Inの含有量が25%よりも多くなると、固相線温度が約117℃まで低下する。そのため、Inの含有量が25%よりも多い合金をベースとするはんだ合金は、中温域でのソルダリングに供されるはんだ合金として適切でない。この点、Inの含有量の上限値が23%程度であれば、固相線温度の条件が満たされる。故に、Inの含有量の上限は23%以下である。固相線温度の条件の充足性の観点からすると、好ましい上限は21%以下であり、更に好ましい上限は20%以下である。
 一方、Inの含有量が12%未満であると、液相線温度が上昇してしまい、所望の融点を得ることが困難になる。Inの含有量の下限は12%以上であり、好ましくは16%以上である。
 (2) 0.001~0.08%のGe
 Geは、Snの酸化を抑制するとともに、はんだ合金の濡れ性を改善する性質を有する。従来、Pも同様の効果を奏する元素とされていたが、本発明においてはPを含有した組成では効果が見られなかった。これは以下のように推察される。はんだ合金の表面に形成される酸化膜は、高温環境下において、酸素の粒界拡散により酸素がはんだ合金の内部に侵入して厚くなると考えられている。このため、結晶相で構成されている従来の酸化膜は、酸素の侵入経路となる結晶粒界が多数存在するため、酸化膜が厚くなってしまう。しかし、Sn-In系のはんだ合金にGeが添加されると、負の混合熱により結晶相の析出が阻害され、はんだ合金の表面に形成されるInの酸化膜がアモルファス化し、酸素が拡散するための粒界が消失する。このため、高温で長時間保持した後でも酸化膜が厚くならず、高いはんだ付け性が維持されると推察される。従って、本発明者らはGeを含有することが所望の特性を得るためには必須の構成であると知見した。
 Geの含有量が0.001%未満であると、高温で長時間保持後も酸化膜を薄い状態に保つ効果が見られなかった。従って、Geの含有量の下限は、0.001%以上であり、好ましくは0.003%以上であり、より好ましくは0.004%以上であり、さらに好ましくは0.005%以上であり、より好ましくは0.007%以上である。一方、Geの含有量が過剰であると、液相線温度が上昇し、所望の融点を得ることが困難になる。また、はんだボールの造粒が困難になる。従って、Geの含有量の上限は0.08%以下であり、好ましくは0.05%以下であり、より好ましくは0.01%以下であり、特に好ましくは0.009%以下であり、最も好ましくは0.008%以下である。
 (3) 残部:Sn
 本発明に係るはんだ合金の残部は、Snである。ただし不可避的不純物としての元素の含有を排除するものではない。不可避的不純物の具体例としては、AsやCdが挙げられる。また、本発明は鉛フリーかつアンチモンフリーではあるが、不可避的不純物としてのPbやSbの含有を除外するものではない。
 (4) 任意添加元素
 本発明に係るはんだ合金は、質量%で、12~23%のInと、0.001~0.08%のGeと、残部がSnおよび不可避的不純物からなる。しかし、はんだ合金の特性を更に改善するため、固相線温度が130℃以上、液相線温度が210℃以下の範囲で、Ag、Cu、Ni、Coの元素を任意に添加してもよい。具体的には、Agが3.5%以下、Cuが0.7%以下、Niが0.05%以下、Coが0.02%以下の範囲で、各元素を任意に添加してもよい。より好ましくは、Agが3.0%以下、Cuが0.5%以下、Niが0.03%以下、Coが0.01%以下の範囲で、各元素を任意に添加してもよい。
 Agは、InとAgIn化合物を形成する。この金属間化合物の相が析出すると、はんだ合金の変形を抑制することができる。Cuは、CuSn化合物を形成する。この金属間化合物が析出すると、はんだ合金の析出強化を図ることができる。Niは、合金組織を微細化する。合金組織が微細化すると、はんだ合金の機械的特性が向上する。Coも、合金組織を微細化して、はんだ合金の機械的特性に寄与する。各任意添加元素は単独で添加されるだけに限られず、固相線温度が130℃以上、液相線温度が210℃以下の範囲で、Ag、Cu、Ni、Coから2種以上が同時に添加されてもよい。
 (5) 不可避的不純物としてのUおよびTh含有量:各々5ppb以下、不可避的不純物としてのAsおよびPb含有量:各々5ppm以下
 本発明に係るはんだ合金は、上記のとおり不可避的不純物としての元素の含有は排除しない。ただし、アルファ線の放出による半導体のソフトエラーを抑制するために、以下の元素の含有量を更に低減させることが好ましい。具体的には、UおよびTh含有量が各々5ppb以下であることが好ましく、より好ましくは2ppb以下である。AsおよびPb含有量は各々5ppm以下の含有量であることが好ましく、より好ましくは2ppm以下であり、更に好ましくは1ppm以下である。
 (6) 融点
 本発明に係るはんだ合金は、中低温はんだとして好適に用いられるよう、固相線温度が130℃以上であることが好ましい。固相線温度が130℃以上であると、ステップ・ソルダリングにおける低温はんだを用いたはんだ付け時に、既にはんだ付け済みの本発明に係るはんだ合金が再溶融することを抑制できる。低温はんだは、例えば融点が約119℃のSn-52Inはんだ合金である。本発明に係るはんだ合金の固相線温度は、好ましくは150℃以上である。本発明に係るはんだ合金の固相線温度が150℃以上であれば、ステップ・ソルダリングにおける低温はんだとして融点が約139℃のSn-58Biはんだ合金を用いることもできる。本発明に係るはんだ合金の固相線温度は、より好ましくは165℃以上である。
 また、本発明に係るはんだ合金は、中低温はんだとして好適に用いられるよう、液相線温度が210℃以下であることが好ましい。液相線温度が210℃以下であると、ステップ・ソルダリングにおける本発明に係るはんだ合金のはんだ付け時に、既にはんだ付け済みの中温はんだが再溶融することを防ぐことができる。同様にして、高温はんだが再溶融することも防ぐことができる。中温はんだとは、例えば融点が約220℃のSn-3Ag-0.5Cuはんだ合金である。また、高温はんだとは、例えば固相線温度が約270℃で液相線温度が約300℃のSn-90Pbはんだ合金である。本発明に係るはんだ合金の液相線温度は、好ましくは200℃以下である。
 (7) 酸化膜厚
 本発明に係るはんだ合金は、高温環境下において長時間曝された後であっても、厚いSn酸化膜が形成されることがなく、酸化膜の厚さが薄く保たれる。この理由は明らかではないが、前述のように、In酸化膜がGeによりアモルファス化し、In酸化膜の結晶粒界が消失することによって、Oの拡散が抑制されるためであると推察される。
 本発明において、酸化膜厚の測定方法は、例えば以下のように行うことができる。5.0mm×5.0mmの大きさのサンプル(はんだ材料が板状でない場合には、5.0mm×5.0mmの範囲にはんだ材料(はんだ粉末、はんだボール等)を隙間なく敷き詰めたもの)を用意する。このサンプルにおいて、任意の100μm×100μmのエリアを選定し、イオンスパッタリングを行いながらSn、O、In、C、その他添加元素の各原子についてXPS分析を行い、XPS分析のチャートを得る。サンプル1個につき1つのエリアを選定し、3つのサンプルについてそれぞれ1回ずつ、合計3回の分析を行う。得られたXPS分析のチャートにおいて、横軸は、スパッタ時間(min)及びスパッタ時間からSiO標準試料のスパッタエッチングレートを用いて算出したSiO換算の深さ(nm)のいずれかから選択でき、縦軸は、検出強度(cps)である。以後の測定においては、XPS分析のチャートにおける横軸を、スパッタ時間からSiO標準試料のスパッタエッチングレートを用いて算出したSiO換算の深さ(nm)とする。
 各サンプルのXPS分析のチャートにおいて、O原子の検出強度が最大となったSiO換算の深さをDo・max(nm)とする。そして、Do・maxより深い部分において、O原子の検出強度が、最大検出強度(Do・maxにおける強度)の1/2の強度となる最初のSiO換算の深さをD1(nm)とする。
 酸化膜厚(SiO換算)は、7nm未満が好ましく、6nm以下がより好ましく、4nm以下が最も好ましい。酸化膜厚が上記範囲内であれば、濡れ性に優れたはんだ材料が得られる。
 2.はんだボール、Ball Grid Array
 本発明に係るはんだ合金の形態としては、はんだボールとして最適に用いられる。はんだボールの真球度は0.90以上が好ましく、0.95以上がより好ましく、0.99以上が最も好ましい。真球度は、例えば、最小二乗中心法(LSC法)、最小領域中心法(MZC法)、最大内接中心法(MIC法)、最小外接中心法(MCC法)など種々の方法で求められる。本発明において、はんだボールの真球度は、最小領域中心法(MZC法)を用いるCNC画像測定システム(ミツトヨ社製のウルトラクイックビジョンULTRA QV350-PRO測定装置)を使用して測定する。本発明において、真球度とは真球からのずれを表し、例えば500個の各ボールの直径を長径で割った際に算出される算術平均値であり、値が上限である1.00に近いほど真球に近いことを表す。
 本発明に係るはんだボールは、Ball Grid Array(BGA)などの半導体パッケージの電極や基板のバンプ形成に用いられる。本発明に係るはんだボールの直径は1~1000μmの範囲内が好ましく、より好ましくは、1~100μmである。はんだボールは、一般的なはんだボールの製造法により製造することができる。本発明での直径とは、ミツトヨ社製のウルトラクイックビジョン、ULTRA QV350-PRO測定装置によって測定された直径をいう。
 更に、本発明に係るはんだボールの表面にフラックスが塗布されていてもよい。
 3. はんだ継手
 本発明に係るはんだ継手は、半導体パッケージにおけるICチップとその基板(インターポーザ)との接続、或いは半導体パッケージとプリント配線板との接続に使用するのに適している。ここで、本発明に係る「はんだ継手」とは、上述した本発明に係るはんだ合金を用いて接続されており、ICチップと基板との接続部をいい、電極の接続部やダイと基板との接続部を含む。
 4.その他
 本発明に係るはんだ合金は、はんだボールの形態で用いることに適しているが、はんだボールの形態のみに限定されるものではない。例えば、線状のはんだや、線状のはんだ中にフラックスを含有するやに入りはんだや、成型はんだや、棒はんだ、はんだ粉末とフラックスを混練したはんだペーストにも用いることができる。
 本発明に係るはんだ合金を用いた接合方法は、例えばリフロー法を用いて常法に従って行えばよい。加熱温度はチップの耐熱性やはんだ合金の液相線温度に応じて適宜調整してもよい。また、本発明に係るはんだ合金を用いて接合する場合には、凝固時の冷却速度を考慮した方がさらに組織を微細にすることができる。例えば2~3℃/s以上の冷却速度ではんだ継手を冷却する。この他の接合条件は、はんだ合金の合金組成に応じて適宜調整することができる。
 表1~表3に示すはんだ合金について、液相線温度、固相線温度、高温長時間保持後の表面酸化膜の厚みについて評価した。
 (1)液相線温度と固相線温度
 固相線温度と液相線温度は、JIS Z 3198-1の測定方法と同様のDSC(Differential scanning calorimetry)による方法で実施した。固相線温度が150℃以上のサンプルは「◎」と評価し、130℃以上150℃未満のサンプルは「〇」と評価し、130℃よりも低いサンプルは「×」と評価した。具体的には、実施例7は187℃で「◎」であった。実施例14は166℃で「◎」であった。比較例7は204℃で「◎」であり、比較例8は117℃で「×」であった。
 液相線温度が210℃以下のサンプルは「〇」と評価し、210℃よりも高いサンプルは「×」と評価した。液相線温度が200℃以下のサンプルは「◎」と評価した。具体的には、実施例7は203℃で「〇」であった。実施例14は195℃で「◎」であった。比較例7は219℃で「×」であり、比較例8は185℃で「◎」であった。
 (2)高温長時間保持後の表面酸化膜の厚み
 表1~表3に示すはんだ合金から直径0.6mmのはんだボールを作製した。プリント基板に所定のパターンでCu電極を配置し、Cu電極の表面をプリフラックス処理(OSP:Organic Solderability Preservative)した後、水溶性フラックス(千住金属社製:WF-6400)を100μmの厚さで印刷塗布した。そして、このCu電極に予め作製したはんだボールを搭載したのち、リフロー法によりはんだ付けすることで、はんだ継手が形成された試料を得た。
 空気雰囲気の恒温槽を125℃に加熱し、各試料を恒温槽中で750時間放置した。750時間加熱後に、各試料をXPSによる深さ方向分析を用いて、以下の通り表面の酸化膜の厚みを以下のように評価した。
 (分析条件)
 ・分析装置:PHI Quantera II (アルバック・ファイ(株)製)
 ・分析条件:X線源 AlKα線、X線銃電圧 15kV、X線銃電流値 10mA、分析エリア 100μm×100μm
 ・スパッタ条件:イオン種 Ar+、加速電圧 1kV、スパッタリングレート 1.0nm/min(SiO換算)
 (評価手順)
 各試料において、はんだ継手のはんだ合金部分に対してイオンスパッタリングを行いながらSn、Ge、O、In、C、その他添加元素の各原子についてXPS分析を行い、XPS分析のチャートを得た。サンプル1個につき1つのエリアを選定し、3つのサンプルについてそれぞれ1回ずつ、合計3回の分析を行った。得られたXPS分析のチャートにおいて、横軸は、スパッタ時間(min)及びスパッタ時間からSiO標準試料のスパッタエッチングレートを用いて算出したSiO換算の深さ(nm)のいずれかから選択でき、縦軸は、検出強度(cps)である。以後の測定においては、XPS分析のチャートにおける横軸を、スパッタ時間からSiO標準試料のスパッタエッチングレートを用いて算出したSiO換算の深さ(nm)とする。
 各サンプルのXPS分析のチャートにおいて、O原子の検出強度が最大となったSiO換算の深さをDo・max(nm)とした。そして、Do・maxより深い部分において、O原子の検出強度が、最大検出強度(Do・maxにおける強度)の1/2の強度となる最初のSiO換算の深さをD1(nm)とした。
 全3回の測定の全てにおいてD1≦7nmとなったサンプルを「〇」と評価し、全3回の測定の1つでもD1>7nmとなったサンプルを「×」と評価した。
 (3)総合評価
  総合評価は、上記試験項目のうち一つでも「×」の評価項目がある場合は「×」と評価し、「×」の評価項目が無いものを「〇」と評価し、さらに固相線温度と液相線温度両方の評価項目が「◎」である場合は「◎」と評価した。
Figure JPOXMLDOC01-appb-T000001
 
Figure JPOXMLDOC01-appb-T000002
 
Figure JPOXMLDOC01-appb-T000003
 
 表に示すように、実施例1~56は、固相線温度と液相線温度と高温長時間保持後の酸化膜厚の厚みのいずれも「〇」または「◎」の評価となり、総合評価も「〇」または「◎」であった。実施例1~56について、更に不可避的不純物中のUおよびTh含有量が各々5ppb以下であり、AsおよびPb含有量が5ppm以下であると、経時変化後のアルファ線放出を抑制することができる。
 一方で比較例1~6は、Geを含有しないため、高温長時間保持後の酸化膜の成長を抑制できなかった。また、比較例1と5と6はInの含有量が少なすぎるか過剰であったため、液相線温度または固相線温度の評価が「×」となった。比較例7~10は、Geを適量含有するため高温長時間保持の酸化膜の成長を抑制することができたが、Inの含有量が少なすぎるか過剰であったため、液相線温度または固相線温度の評価が「×」となった。
 比較例11~21は、Inを適量含有するため液相線温度と固相線温度の評価が、いずれも「〇」または「◎」となった。しかし、Geを含有せずその他の元素を添加しており、これら元素では、高温長時間保持の酸化膜の成長を抑制できなかった。比較例22~24はGeを過剰に含有するため、液相線温度の評価が「×」となった。
 酸化膜の厚さに関しては、XPSチャートを用いて説明する。図2は、実施例19のはんだ合金にて作製したはんだボール表面のXPS分析のチャートであり、図2(a)~図2(c)は各々別々のはんだボールでのチャートである。図3は、比較例4のはんだ合金にて作製したはんだボール表面のXPS分析のチャートであり、図3(a)~図3(c)は各々別々のはんだボールでのチャートである。図2に示すように、Geを含有する実施例19では、酸化膜厚が平均で約4.0μmである結果が示された。一方、図3に示すように、Geを含有しない比較例4では、酸化膜厚が約17μmであり、実施例19と比較して4倍以上の厚い酸化膜が形成されていることが明らかになった。
 

Claims (13)

  1.  質量%で、12~23%のInと、0.001~0.08%のGeと、残部がSnおよび不可避的不純物からなる合金組成を有する鉛フリーかつアンチモンフリーのはんだ合金。
  2.  前記合金組成のIn含有量が、質量%で16~21%である、請求項1に記載の鉛フリーかつアンチモンフリーのはんだ合金。
  3.  前記合金組成のGe含有量が、質量%で0.005~0.01%である、請求項1または2に記載の鉛フリーかつアンチモンフリーのはんだ合金。
  4.  前記合金組成のGe含有量が質量%で0.005~0.009%である、請求項1または2に記載の鉛フリーかつアンチモンフリーのはんだ合金。
  5.  前記不可避的不純物としてのUおよびThが各々5質量ppb以下であり、前記不可避的不純物としてのAsおよびPbが各々5質量ppm以下である、請求項1~4のいずれか1項に記載の鉛フリーかつアンチモンフリーのはんだ合金。
  6.  更に、質量%で、3.5%以下のAg、0.7%以下のCu、0.05%以下のNi、および0.02%以下のCoの少なくとも1種を含有する、請求項1~5のいずれか1項に記載の鉛フリーかつアンチモンフリーのはんだ合金。
  7.  請求項1~6のいずれか1項に記載の鉛フリーかつアンチモンフリーのはんだ合金からなるはんだボール。
  8.  平均粒径が1~1000μmである、請求項7に記載のはんだボール。
  9.  平均粒径が1~100μmである、請求項7に記載のはんだボール。
  10.  真球度が0.95以上である、請求項7~9のいずれか1項に記載のはんだボール。
  11.  真球度が0.99以上である、請求項7~9のいずれか1項に記載のはんだボール。
  12.  請求項7~11のいずれか1項に記載のはんだボールを用いて形成されたBall Grid Array。
  13.  請求項1~6のいずれか1項に記載の鉛フリーかつアンチモンフリーのはんだ合金から形成されるはんだ継手。
PCT/JP2021/017132 2020-04-30 2021-04-29 鉛フリーかつアンチモンフリーのはんだ合金、はんだボール、Ball Grid Arrayおよびはんだ継手 WO2021221145A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
MYPI2022006046A MY197988A (en) 2020-04-30 2021-04-29 Lead-free and antimony-free solder alloy, solder ball, ball grid array and solder joint
EP21796910.4A EP4144876B1 (en) 2020-04-30 2021-04-29 Lead-free and antimony-free solder alloy, solder ball, baii grid array, and solder joint
KR1020237044486A KR20240005181A (ko) 2020-04-30 2021-04-29 납 프리 또한 안티몬 프리의 땜납 합금, 땜납 볼, Ball Grid Array 및 땜납 조인트
CN202180031947.7A CN115485098B (zh) 2020-04-30 2021-04-29 无铅且无锑的软钎料合金、焊料球、球栅阵列和钎焊接头
KR1020227039589A KR20230005869A (ko) 2020-04-30 2021-04-29 납 프리 또한 안티몬 프리의 땜납 합금, 땜납 볼, Ball Grid Array 및 땜납 조인트
US17/922,218 US20230173619A1 (en) 2020-04-30 2021-04-29 Lead-Free and Antimony-Free Solder Alloy, Solder Ball, Ball Grid Array, and Solder Joint

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-080471 2020-04-30
JP2020080471A JP7041710B2 (ja) 2020-04-30 2020-04-30 鉛フリーかつアンチモンフリーのはんだ合金、はんだボール、Ball Grid Arrayおよびはんだ継手

Publications (1)

Publication Number Publication Date
WO2021221145A1 true WO2021221145A1 (ja) 2021-11-04

Family

ID=78281049

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2021/017132 WO2021221145A1 (ja) 2020-04-30 2021-04-29 鉛フリーかつアンチモンフリーのはんだ合金、はんだボール、Ball Grid Arrayおよびはんだ継手

Country Status (8)

Country Link
US (1) US20230173619A1 (ja)
EP (1) EP4144876B1 (ja)
JP (2) JP7041710B2 (ja)
KR (2) KR20230005869A (ja)
CN (1) CN115485098B (ja)
MY (1) MY197988A (ja)
TW (1) TW202142346A (ja)
WO (1) WO2021221145A1 (ja)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0328996B2 (ja) * 1986-03-31 1991-04-22 Taruchin Kk
JP2002020807A (ja) * 2000-07-03 2002-01-23 Hitachi Metals Ltd はんだボールおよびその製造方法
JP2006000909A (ja) 2004-06-18 2006-01-05 Murata Mfg Co Ltd はんだ材料および該はんだ材料を用いてはんだ付けされた電子部品
WO2007004394A1 (ja) * 2005-07-01 2007-01-11 Nippon Mining & Metals Co., Ltd. 高純度錫又は錫合金及び高純度錫の製造方法
JP2007105750A (ja) 2005-10-12 2007-04-26 Senju Metal Ind Co Ltd Sn−In系はんだ合金
WO2008111615A1 (ja) * 2007-03-12 2008-09-18 Senju Metal Industry Co., Ltd. 異方性導電材料
JP2009151898A (ja) * 2007-12-21 2009-07-09 Hitachi Global Storage Technologies Netherlands Bv ディスク・ドライブ装置
JP4432041B2 (ja) * 2004-05-28 2010-03-17 日立金属株式会社 はんだ合金およびはんだボール
JP2010120030A (ja) * 2008-11-18 2010-06-03 Hitachi Ltd はんだボール

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5256370B1 (en) * 1992-05-04 1996-09-03 Indium Corp America Lead-free alloy containing tin silver and indium
JP2000343273A (ja) * 1999-06-01 2000-12-12 Fuji Electric Co Ltd はんだ合金
US20040187976A1 (en) * 2003-03-31 2004-09-30 Fay Hua Phase change lead-free super plastic solders
US7111771B2 (en) * 2003-03-31 2006-09-26 Intel Corporation Solders with surfactant-refined grain sizes, solder bumps made thereof, and methods of making same
JP2005103645A (ja) * 2004-10-29 2005-04-21 Hitachi Metals Ltd はんだボールおよびその製造方法
JP4076182B2 (ja) * 2006-07-27 2008-04-16 トピー工業株式会社 無鉛はんだ合金
CN101342642A (zh) * 2008-08-25 2009-01-14 杨嘉骥 一种抗氧化低银无铅焊料
TWI576195B (zh) * 2013-05-03 2017-04-01 Accurus Scientific Co Ltd High temperature resistant high strength lead free solder
PT3381601T (pt) * 2016-09-13 2021-01-05 Senju Metal Industry Co Liga de solda, esferas de solda e juntas de solda
JP2018167310A (ja) * 2017-03-30 2018-11-01 千住金属工業株式会社 はんだ合金、はんだボール、チップソルダ、はんだペースト及びはんだ継手
JP6579253B1 (ja) * 2018-11-09 2019-09-25 千住金属工業株式会社 ハンダボール、ハンダ継手および接合方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0328996B2 (ja) * 1986-03-31 1991-04-22 Taruchin Kk
JP2002020807A (ja) * 2000-07-03 2002-01-23 Hitachi Metals Ltd はんだボールおよびその製造方法
JP4432041B2 (ja) * 2004-05-28 2010-03-17 日立金属株式会社 はんだ合金およびはんだボール
JP2006000909A (ja) 2004-06-18 2006-01-05 Murata Mfg Co Ltd はんだ材料および該はんだ材料を用いてはんだ付けされた電子部品
WO2007004394A1 (ja) * 2005-07-01 2007-01-11 Nippon Mining & Metals Co., Ltd. 高純度錫又は錫合金及び高純度錫の製造方法
JP2007105750A (ja) 2005-10-12 2007-04-26 Senju Metal Ind Co Ltd Sn−In系はんだ合金
WO2008111615A1 (ja) * 2007-03-12 2008-09-18 Senju Metal Industry Co., Ltd. 異方性導電材料
JP2009151898A (ja) * 2007-12-21 2009-07-09 Hitachi Global Storage Technologies Netherlands Bv ディスク・ドライブ装置
JP2010120030A (ja) * 2008-11-18 2010-06-03 Hitachi Ltd はんだボール

Also Published As

Publication number Publication date
JP2021171812A (ja) 2021-11-01
TW202142346A (zh) 2021-11-16
KR20240005181A (ko) 2024-01-11
KR20230005869A (ko) 2023-01-10
JP2021171825A (ja) 2021-11-01
US20230173619A1 (en) 2023-06-08
EP4144876B1 (en) 2024-05-01
MY197988A (en) 2023-07-25
EP4144876A4 (en) 2023-04-05
JP7041710B2 (ja) 2022-03-24
CN115485098A (zh) 2022-12-16
CN115485098B (zh) 2023-10-03
EP4144876A1 (en) 2023-03-08

Similar Documents

Publication Publication Date Title
WO2019171710A1 (ja) はんだ合金、はんだペースト、はんだボール、やに入りはんだおよびはんだ継手
TWI761683B (zh) Cu核球、焊接頭、焊膏及泡沫焊料
TWI695892B (zh) 焊球、焊料接頭及接合方法
JP2019214755A (ja) Cu核ボール、はんだ継手、はんだペースト及びフォームはんだ
CN115397605B (zh) 无铅且无锑的软钎料合金、焊料球和钎焊接头
CN115397606B (zh) 无铅且无锑的软钎料合金、焊料球和钎焊接头
KR102342394B1 (ko) 땜납 합금, 땜납 페이스트, 프리폼 땜납, 땜납 볼, 선 땜납, 수지 플럭스 코어드 땜납, 땜납 이음매, 전자 회로 기판 및 다층 전자 회로 기판
US10780531B2 (en) Solder ball, solder joint, and joining method
WO2021221145A1 (ja) 鉛フリーかつアンチモンフリーのはんだ合金、はんだボール、Ball Grid Arrayおよびはんだ継手
JP7032687B1 (ja) はんだ合金、はんだペースト、はんだボール、はんだプリフォーム、およびはんだ継手
JP7144708B2 (ja) はんだ合金、はんだボール、及びはんだ継手
JP6572998B1 (ja) Cu核ボール、はんだ継手、はんだペースト及びフォームはんだ

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21796910

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20227039589

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2021796910

Country of ref document: EP

Effective date: 20221130