WO2020071493A1 - モジュール - Google Patents

モジュール

Info

Publication number
WO2020071493A1
WO2020071493A1 PCT/JP2019/039163 JP2019039163W WO2020071493A1 WO 2020071493 A1 WO2020071493 A1 WO 2020071493A1 JP 2019039163 W JP2019039163 W JP 2019039163W WO 2020071493 A1 WO2020071493 A1 WO 2020071493A1
Authority
WO
WIPO (PCT)
Prior art keywords
magnetic member
sealing resin
main surface
module
conductive layer
Prior art date
Application number
PCT/JP2019/039163
Other languages
English (en)
French (fr)
Inventor
喜人 大坪
新開 秀樹
Original Assignee
株式会社村田製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社村田製作所 filed Critical 株式会社村田製作所
Priority to JP2020550553A priority Critical patent/JP7143896B2/ja
Priority to CN201980060836.1A priority patent/CN112740844B/zh
Publication of WO2020071493A1 publication Critical patent/WO2020071493A1/ja
Priority to US17/205,052 priority patent/US11646273B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K9/00Screening of apparatus or components against electric or magnetic fields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate

Definitions

  • the present invention relates to a module.
  • Patent Document 1 discloses a module in which a plurality of electronic components are arranged, and a metal material is mounted so that a mounting surface on which the electronic components are mounted is separated into a plurality of regions. It is described that a shielding member made of
  • the shielding member described in Patent Document 1 is either a “metal member” for an electromagnetic shield or an “electromagnetic wave absorber including a soft magnetic material” for a magnetic shield, It has only functions.
  • a module according to the present invention includes a substrate having a main surface, a plurality of electronic components arranged on the main surface, and a sealing resin covering the main surface and the plurality of electronic components.
  • a ground electrode disposed on the main surface, a conductive layer covering the sealing resin, and a magnetic member, wherein the conductive layer is formed by a plurality of connection conductors disposed to penetrate the sealing resin.
  • the magnetic member is electrically connected to the ground electrode, and the magnetic member includes a magnetic member plate-shaped portion disposed to cover the sealing resin, and any one of the plurality of electronic components in the sealing resin.
  • a plurality of magnetic members intermittently arranged in a wall shape between any of the plurality of electronic components in a single magnetic member wall-shaped portion or the sealing resin arranged in a wall shape between Including a wall-like portion, as viewed from a direction perpendicular to the main surface.
  • both an electromagnetic shield and a magnetic shield can be achieved while securing a mounting area.
  • FIG. 2 is a first perspective view of the module according to Embodiment 1 of the present invention.
  • FIG. 3 is a second perspective view of the module according to the first embodiment based on the present invention.
  • FIG. 2 is a plan view of the module according to the first embodiment based on the present invention.
  • FIG. 4 is a cross-sectional view taken along line IV-IV in FIG. 3.
  • FIG. 5 is a sectional view taken along line VV in FIG. 3.
  • FIG. 9 is a plan view of a module according to a second embodiment of the present invention.
  • FIG. 14 is an explanatory diagram of a first step of the module manufacturing method according to the second embodiment based on the present invention.
  • FIG. 14 is an explanatory diagram of a second step of the module manufacturing method according to the second embodiment based on the present invention.
  • FIG. 13 is an explanatory diagram of a third step in the module manufacturing method according to the second embodiment based on the present invention.
  • FIG. 19 is an explanatory diagram of a fourth step in the method for manufacturing a module in the second embodiment according to the present invention.
  • FIG. 11 is a sectional view taken along line XI-XI in FIG. 10.
  • FIG. 18 is an explanatory diagram of a fifth step in the module manufacturing method according to the second embodiment based on the present invention.
  • FIG. 13 is a sectional view taken along line XIII-XIII in FIG. 12.
  • FIG. 19 is an explanatory diagram of a sixth step in the module manufacturing method according to the second embodiment based on the present invention.
  • FIG. 13 is a first plan view of a module according to a third embodiment of the present invention.
  • FIG. 16 is a cross-sectional view taken along line XVI-XVI in FIG. 15.
  • FIG. 14 is a second plan view of the module according to the third embodiment of the present invention.
  • FIG. 15 is a first plan view of a module according to a fourth embodiment of the present invention.
  • FIG. 19 is a cross-sectional view taken along line XIX-XIX in FIG. 18.
  • FIG. 15 is a second plan view of a module according to Embodiment 4 of the present invention.
  • FIG. 15 is a cross-sectional view of a module according to a fifth embodiment of the present invention.
  • FIG. 1 shows the appearance of the module 101 according to the present embodiment.
  • the top and side surfaces of the module 101 are covered with the conductive layer 6.
  • FIG. 2 shows the module 101 viewed obliquely from below in FIG.
  • the lower surface of the module 101 is not covered with the conductive layer 6, and the substrate 1 is exposed.
  • One or more external connection electrodes 11 are provided on the lower surface of the substrate 1.
  • the number, size, and arrangement of the external connection electrodes 11 shown in FIG. 2 are merely examples.
  • the substrate 1 may have wiring on the surface or inside.
  • the substrate 1 may be a resin substrate or a ceramic substrate.
  • the substrate 1 may be a multilayer substrate.
  • FIG. 3 shows a plan view of the module 101.
  • FIG. 3 corresponds to a state in which the upper surface of the conductive layer 6 of the module 101 is removed and viewed from above.
  • FIG. 4 is a cross-sectional view taken along line IV-IV in FIG.
  • Electronic components 41, 42, and 43 are mounted on the main surface 1u of the substrate 1.
  • the electronic components 41, 42, 43 are covered with the mold resin 3.
  • the electronic components 41 and 42 may be, for example, ICs (Integrated Circuits).
  • FIG. 5 is a sectional view taken along line VV in FIG.
  • the external connection electrode 11 is electrically connected to the internal conductor pattern 13 via a conductor via 12 provided to penetrate the insulating layer 2.
  • the substrate 1 has a plurality of insulating layers 2 stacked.
  • the configuration of the substrate 1 shown here is merely an example, and is not limited to this.
  • the module 101 includes a substrate 1 having a main surface 1u, a plurality of electronic components arranged on the main surface 1u, a sealing resin 3 covering the main surface 1u and the plurality of electronic components, It includes a ground electrode 14 disposed on the surface 1u, a conductive layer 6 covering the sealing resin 3, and a magnetic member 5.
  • the conductive layer 6 is electrically connected to the ground electrode 14 by a plurality of connection conductors 62 arranged to penetrate the sealing resin 3.
  • the magnetic member 5 includes a magnetic member plate-shaped portion 51 disposed so as to cover the sealing resin 3 and a single magnetic member wall-shaped portion or the sealing resin 3 disposed in a wall shape in the sealing resin 3.
  • a plurality of magnetic member wall-shaped portions which are intermittently arranged in a wall-shaped manner.
  • a “single magnetic member wall-shaped portion arranged in the sealing resin 3 or a plurality of magnetic member wall-shaped portions intermittently arranged in the sealing resin 3 in a wall” is hereinafter referred to as “magnetic Member wall-shaped part etc. "
  • the module 101 includes a plurality of magnetic shield wall-shaped portions 52 intermittently arranged in a wall shape.
  • the plurality of magnetic member wall portions 52 are arranged in a wall shape between any of the plurality of electronic components.
  • the magnetic member wall portion 52 may be formed by filling a trench formed in the sealing resin 3 with a magnetic material.
  • the magnetic material to be filled in the trench may be, for example, an alloy such as Fe—Co or Fe—Ni, or a ferrite material such as NiZn or MnZn. Alternatively, it may be permalloy plating. Here, “permalloy plating” means plating with a Ni—Fe alloy.
  • the conductive layer 6 is preferably formed of a metal. Conductive layer 6 is preferably formed of, for example, copper, aluminum, gold, or an alloy containing any of these.
  • each of the plurality of connection conductors 62 is arranged so as to at least partially overlap a strip-like region imagined on an extension of the magnetic member wall-like portion or the like. Including the part that is.
  • the connection conductors 62 are arranged so that almost all of the connection conductors overlap the belt-like region imagined on the extension of the magnetic member wall-like portion 52.
  • the concept of the “band-like region” here will be described later in detail.
  • the length of the “single magnetic member wall-shaped portion” or the “arbitrary piece of the plurality of magnetic member wall-shaped portions” along the longitudinal direction of the band-shaped region is adjacent to the length of the strip-shaped region.
  • the connecting conductor is longer than the length along the longitudinal direction of the band-shaped region. That is, when the dimension in the direction parallel to the main surface of the substrate is defined as “length”, the length of the magnetic member wall portion is longer than the length of the connection conductor.
  • the conductive layer 6 plays a role of an electromagnetic shield for shielding electromagnetic waves
  • the magnetic member 5 plays a role of a magnetic shield for shielding magnetism
  • connection conductors 62 since each of connection conductors 62 includes a portion arranged so as to at least partially overlap the imaginary band-shaped region as described above, magnetic member 5 and conductive layer 6 on main surface 1u are provided. Can be prevented from being arranged as parallel separate wall-shaped members. Therefore, in the present embodiment, both the electromagnetic shield and the magnetic shield can be achieved while securing a mounting area.
  • the plurality of magnetic member wall-shaped portions 52 and the plurality of connection conductors 62 can be arranged along a desired shape. Can be strengthened.
  • the structure in which the sealing resin 3 is completely divided can be avoided by intermittently arranging the magnetic member wall-shaped portions 52 and the connection conductors 62. Problems caused by warpage during curing shrinkage or warpage due to thermal expansion during use can be suppressed.
  • connection conductor 62 is shown as a square, but the shape of the connection conductor 62 is not limited to a square and may be another shape.
  • the connection conductor 62 may be linear like the magnetic member wall 52. However, paying attention to the magnitude relation of the length along the longitudinal direction of the band-shaped region, the length of the shortest one of the plurality of magnetic member wall-shaped portions 52 is longer than the length of the longest one of the plurality of connection conductors 62. long.
  • the effect of magnetism can be more efficiently suppressed while suppressing the effect of electromagnetic waves.
  • the conductor pattern 18 is connected to the lower end of the magnetic member wall 52, but it is not essential that the lower end of the magnetic member wall 52 is connected to any conductor pattern.
  • the conductive layer 6 is preferably electrically connected to the ground electrode 14, but the magnetic member 5 does not need to be electrically connected to the ground electrode 14.
  • the magnetic member wall 52 does not necessarily need to be completely separated from the upper end to the lower end of the sealing resin 3 and may be present as a wall having a certain area.
  • the lower end of the magnetic member wall portion 52 may be located slightly above the lower end of the sealing resin 3. That is, a gap may be provided between the lower end of the magnetic member wall 52 and the main surface 1 u of the substrate 1. This is because the magnetic material is a mechanism that absorbs magnetism and converts it into heat, and functions as a magnetic shield.
  • the conductor pattern 18 shown immediately below the magnetic member wall portion 52 in FIG. 4 may not be present.
  • the method for manufacturing the module according to the present embodiment is substantially the same as the method for manufacturing the module 102 described later in the second embodiment.
  • the module 101 can be obtained by appropriately changing the arrangement of the magnetic member wall 52 and the connection conductor 62 in the manufacturing method described in the second embodiment.
  • FIG. 6 shows a plan view of the module 102 in the present embodiment.
  • FIG. 6 corresponds to a state where the upper surface of the conductive layer 6 of the module 102 has been removed and viewed from above.
  • the configuration of the module 102 is basically the same as the module 101 described in the first embodiment, but differs in the following points.
  • the sealing resin 3 has a sealing resin side surface 3s.
  • a set of all side surfaces on the outer periphery of the sealing resin 3 corresponds to the sealing resin side surface 3s.
  • At least one of the plurality of magnetic member wall portions 52 is exposed from the sealing resin 3 at the first portion 3s1 of the sealing resin side surface 3s.
  • At least one of the plurality of connection conductors 62 is exposed from the sealing resin 3 at the second portion 3s2 of the sealing resin side surface 3s.
  • the plurality of connection conductors 62 include at least two types of connection conductors. That is, the plurality of connection conductors 62 include one or more connection conductors 62a and one or more connection conductors 62b. As shown in FIG. 6, the connection conductor 62b is connected to a portion 63 of the electromagnetic shield.
  • the connection conductor 62b may extend in a wall shape as illustrated in FIG.
  • the magnetic member wall-shaped portion 52 and the connection conductor 62 are arranged so as to reach the sealing resin side surface 3s at any location, and the magnetic member wall-shaped portion 52 is sealed off of the magnetic shield. It is connected to the portion 53 covering the side surface of the resin 3 and the side surface of the substrate 1, and the connection conductor 62 is connected to the portion 63 of the electromagnetic shield covering the side surface of the sealing resin 3. Can be done.
  • the module 102 in the present embodiment can be manufactured as follows. As shown in FIG. 7, electronic components 41 and 42 are mounted on main surface 1u of substrate 1. As shown in FIG. 8, the electronic components 41 and 42 are sealed with the sealing resin 3. As shown in FIG. 9, a trench 16 for magnetic shielding is formed in the sealing resin 3.
  • the trench 16 may be formed by, for example, laser processing or the like.
  • FIG. 11 is a cross-sectional view taken along the line XI-XI in FIG.
  • the magnetic member plate portion 51 is disposed on the upper surface of this structure.
  • the portion 53 is arranged so as to cover the side surface of the structure.
  • the magnetic member plate portion 51 and the portion 53 are formed of a magnetic material.
  • the magnetic member plate portion 51 and the portion 53 may be formed integrally. This state is shown in FIG.
  • FIG. 13 is a sectional view taken along the line XIII-XIII in FIG.
  • a trench for electromagnetic shielding is formed in the sealing resin 3. This trench is formed shorter than the trench 16 for the magnetic shield. One end of the trench for the electromagnetic shield is formed so as to be exposed on the sealing resin side surface 3s. Further, one end of the trench for the electromagnetic shield is formed so as to pass through the portion 53 of the magnetic member 5 and be exposed on the outer side surface.
  • the trench for the electromagnetic shield is filled with a conductive material paste.
  • FIG. 14 shows a state in which the steps up to this point have been completed. Thereafter, a film of a conductive material is attached so as to cover the entire top surface and side surfaces by a method such as sputtering. That is, the portion 61 and the portion 63 are formed. Thus, the conductive layer 6 is formed by combining the portion 61, the connection conductor 62, and the portion 63. The conductive layer 6 serves as an electromagnetic shield. Thus, the module 102 shown in FIG. 6 is obtained.
  • FIG. 15 is a plan view of the module 103 according to the present embodiment.
  • FIG. 15 corresponds to a state in which the upper surface of the conductive layer 6 of the module 103 is removed and viewed from above.
  • FIG. 16 is a cross-sectional view taken along the line XVI-XVI in FIG. 15 shows a state in which the upper surface of the conductive layer 6 has been removed, but FIG. 16 is a cross-sectional view in a state where the upper surface of the conductive layer 6 is present.
  • FIG. 17 shows a state where the magnetic member plate-like portion 51 is removed in FIG.
  • the configuration of the module 103 is basically the same as the module 101 described in the first embodiment, but differs in the following points.
  • the magnetic member plate portion 51 covers only a smaller area than the portion 61 of the conductive layer 6.
  • the magnetic member plate portion 51 covers a region corresponding to the electronic component 41.
  • the size of the magnetic member plate portion 51 is slightly larger than the size of the electronic component 41.
  • the magnetic member wall portion 52 is arranged so as to surround the electronic component 41.
  • the magnetic member wall portion 52 is separated from the electronic component 41.
  • the upper end of the magnetic member wall 52 is connected to the magnetic member plate 51 near the outer periphery of the magnetic member plate 51.
  • the magnetic member plate portion 51 is interposed between the conductive layer 6 and the sealing resin 3. Further, when viewed from a direction perpendicular to the main surface 1u, the area of the magnetic member plate-shaped portion 51 is smaller than the area of the conductive layer 6, and the first region surrounded by the conductive layer 6 has a smaller area than the first region. There is a small second region surrounded by the magnetic member 5.
  • the “first region” here refers to the entire region surrounded by the conductive layer 6 above the main surface 1u of the substrate 1 in FIG.
  • the “second region” refers to a region surrounded by the magnetic member 5 above the main surface 1u of the substrate 1 in FIG.
  • the configuration of the module 103 in this embodiment can be considered as a configuration in which a small room magnetically shielded is provided inside a large room electromagnetically shielded.
  • the plurality of magnetic member wall portions 52 and the plurality of connection conductors 62 satisfy the conditions described in the first embodiment. Also in the present embodiment, the length of any one of the magnetic member wall portions 52 is longer than the length of the adjacent connection conductor 62.
  • both the electromagnetic shield and the magnetic shield can be achieved while securing a mounting area.
  • FIG. 18 is a plan view of the module 104 according to the present embodiment.
  • FIG. 18 corresponds to a state where the upper surface of the conductive layer 6 of the module 104 has been removed and viewed from above.
  • FIG. 19 is a cross-sectional view taken along the line XIX-XIX in FIG.
  • FIG. 18 shows a state where the upper surface of the conductive layer 6 is removed, but
  • FIG. 19 is a cross-sectional view in a state where the upper surface of the conductive layer 6 is present.
  • FIG. 20 shows a state where the magnetic member plate-shaped portion 51 is removed in FIG.
  • the configuration of the module 104 is basically the same as that of the module 103 described in the third embodiment, but differs in the following points.
  • the magnetic member 5 surrounds the entire upper surface and about half of the side surface of the electronic component 41.
  • the magnetic member plate portion 51 and the portion 61 are in a state of being overlapped. That is, the upper surface of the electronic component 41 is provided with both an electromagnetic shield and a magnetic shield.
  • connection conductors 62 are arranged along the outer periphery of the electronic component 41 in about the left half of the outer periphery of the electronic component 41 when viewed in a plan view.
  • the magnetic member wall portion 52 is arranged along the outer periphery of the electronic component 41. Therefore, it can be said that a magnetic shield between the electronic component 41 and the outside is secured for the right half of the electronic component 41 in FIG.
  • the configuration of the module 104 in the present embodiment can also be considered as a configuration in which a magnetically shielded eave is provided inside a large room that is electromagnetically shielded.
  • both the electromagnetic shield and the magnetic shield can be achieved while securing a mounting area.
  • the magnetic member wall portion 52 be provided as shown in FIG. 20, for example, if it is not necessary to provide a magnetic shield that surrounds the entire electronic component 41, but it is desired to provide a magnetic shield between the electronic component 41 and the electronic components 42 and 44, It is preferable that the magnetic member wall portion 52 be provided as shown in FIG.
  • FIG. 21 a magnetic member wall-shaped portion 52 is present separately in an upper part and a lower part.
  • Each of the magnetic member wall portions 52 has a constant width.
  • a region extending from the upper or lower magnetic member wall 52 with the same width is assumed.
  • an extension line is drawn in the longitudinal direction from the left side and the right side of the magnetic member wall 52. That is, two extended lines are considered as indicated by the dashed line.
  • a region sandwiched between these two dashed lines is a band-like region.
  • the connection conductor 62 is arranged so as to fit exactly in the band-shaped region.
  • connection conductor 62 is not always properly accommodated in the belt-shaped region as shown in FIG. 21 and may be located at a slightly shifted position.
  • an example as shown in FIG. 22 may be used.
  • the connection conductor 62 protrudes from the band-shaped region, but does not completely deviate, and a part of the connection conductor 62 overlaps the band-shaped region. Such an arrangement may be used.
  • FIGS. 21 and 22 show an example in which the two magnetic member wall-shaped portions 52 are arranged in a straight line.
  • the two magnetic member wall-shaped portions 52 are not necessarily arranged on a straight line, but may be arranged in a curved line. In that case, the extension may be assumed as a curve.
  • the two magnetic member wall portions 52 may extend in different directions.
  • FIG. 23 shows an example in which two magnetic member wall-shaped portions 52 extend in directions perpendicular to each other. As shown by a dashed line, an extension line is extended from each of the two magnetic member wall portions 52. As a result, two dashed lines intersect at right angles with the other two dashed lines. An area surrounded by four dashed lines appears as a substantially square area. This substantially square area is hereinafter referred to as an “overlap area”. In the example shown in FIG. 23, the connection conductor 62 is arranged so as to exactly coincide with the overlapping area. In FIG.
  • the band-shaped region has a portion extending downward from the upper magnetic member wall portion 52 to reach the overlapping region, and a portion extending rightward from the overlapping region. That is, the belt-shaped region is imagined as an L-shaped figure having the overlapping region as a vertex. In FIG. 23, the region on the left side of the overlap region and the region below the overlap region are not included in the strip region.
  • FIG. 24 shows an example in which the connection conductor 62 is located at a slightly shifted position. Even in such an arrangement, a part of the connection conductor 62 overlaps the overlapping region. That is, a part of the connection conductor 62 overlaps the band-shaped region. The positional relationship as shown in FIG. 24 may be used.
  • FIG. 25 is a cross-sectional view of the module 105 according to the present embodiment.
  • the module 105 according to the present embodiment has the same basic configuration as the module 101 described in the first embodiment, but includes the following configuration.
  • the module 105 has a double-sided mounting structure. That is, in the module 105, the substrate 1 has the main surface 1a, and at the same time, has the second main surface 1b as a surface opposite to the main surface 1a.
  • Module 105 includes a second electronic component arranged on second main surface 1b. That is, in the module 105, as an example, the electronic components 45 and 46 are mounted on the second main surface 1b. As the "second electronic component", at least one electronic component may be arranged.
  • the electronic components 41 and 42 are sealed with the sealing resin 3a.
  • the electronic components 45 and 46 are sealed with the second sealing resin 3b.
  • the electronic components 45 and 46 may be exposed from the second sealing resin 3b.
  • the module 105 includes a columnar conductor 23 as an external terminal provided on the second main surface 1b.
  • the columnar conductor 23 penetrates the second sealing resin 3b.
  • the lower surface of the columnar conductor 23 is exposed to the outside.
  • the columnar conductor 23 may be either a protruding electrode or a metal pin.
  • the columnar conductor 23 may be formed by plating.
  • a solder bump may be connected to the lower end of the columnar conductor 23.
  • the configuration of the external terminals shown here is merely an example, and is not limited to this. For example, solder bumps may be used instead of the columnar conductors 23.
  • a plurality of the above embodiments may be appropriately combined and adopted.
  • a double-sided mounting structure as in the fifth embodiment may be employed in any of the configurations of the second to fourth embodiments.

Abstract

モジュール(101)は、主面(1u)を有する基板と、主面(1u)上に配置された複数の電子部品(41,42,43)と、主面(1u)を覆う封止樹脂(3)と、主面(1u)に配置された接地電極と、封止樹脂(3)を覆う導電層(6)と、磁性部材(5)とを備える。導電層(6)は、封止樹脂(3)を貫通するように配置された複数の接続導体(62)によって、前記接地電極に電気的に接続されており、磁性部材(5)は、封止樹脂(3)を覆うように配置された磁性部材板状部と、封止樹脂(3)内に壁状に配置された磁性部材壁状部(52)とを含む。主面(1u)に垂直な方向から見たとき、複数の接続導体(62)の各々は、磁気シールド壁状部(52)の延長上に仮想される帯状領域に少なくとも一部が重なるように配列されている部分を含む。磁性部材壁状部(52)は、接続導体(62)より長い。

Description

モジュール
 本発明は、モジュールに関するものである。
 特開2013-222829号公報(特許文献1)では、複数の電子部品が配置されているモジュールにあって、当該電子部品が実装されている実装面を、複数の領域に隔てるように、金属材料からなる遮蔽部材を設けることが記載されている。
特開2013-222829号公報
 通信機器に用いられるモジュールにあっては、近年、小型化の要求に応えるために、無線通信用の部品に加えて、電源系の回路を構成する部品が高密度に実装されるようになってきている。その場合、モジュール内での部品の実装密度が高くなってくるにつれて、電磁波の影響を抑制するための電磁シールドに加えて磁気シールドの強化が必要となり、電磁シールドと磁気シールドとを両立するシールド構造が求められている。特許文献1に記載された遮蔽部材は、電磁シールドのための「金属部材」であるか、あるいは、磁気シールドのための「軟磁性材料を含む電磁波吸収体」のいずれかであって、一方の機能しか有さない。
 そこで、本発明は、実装エリアを確保しつつ、電磁シールドと磁気シールドとを両立するモジュールを提供することを目的とする。
 上記目的を達成するため、本発明に基づくモジュールは、主面を有する基板と、前記主面上に配置された複数の電子部品と、上記主面および前記複数の電子部品を覆う封止樹脂と、上記主面に配置された接地電極と、上記封止樹脂を覆う導電層と、磁性部材とを備え、上記導電層は、上記封止樹脂を貫通するように配置された複数の接続導体によって、上記接地電極に電気的に接続されており、上記磁性部材は、上記封止樹脂を覆うように配置された磁性部材板状部と、上記封止樹脂内において、前記複数の電子部品のいずれかの間に壁状に配置された単一の磁性部材壁状部または上記封止樹脂内において、前記複数の電子部品のいずれかの間に断続的に壁状に配置された複数の磁性部材壁状部とを含み、上記主面に垂直な方向から見たとき、上記複数の接続導体の各々は、上記単一の磁性部材壁状部または上記複数の磁性部材壁状部の延長上に仮想される帯状領域に少なくとも一部が重なるように配列されている部分を含み、上記単一の磁性部材壁状部、または、上記複数の磁性部材壁状部のうちの任意の一片、の長さは、上記接続導体の長さより長い。
 本発明によれば、実装エリアを確保しつつ、電磁シールドと磁気シールドとを両立することができる。
本発明に基づく実施の形態1におけるモジュールの第1の斜視図である。 本発明に基づく実施の形態1におけるモジュールの第2の斜視図である。 本発明に基づく実施の形態1におけるモジュールの平面図である。 図3におけるIV-IV線に関する矢視断面図である。 図3におけるV-V線に関する矢視断面図である。 本発明に基づく実施の形態2におけるモジュールの平面図である。 本発明に基づく実施の形態2におけるモジュールの製造方法の第1の工程の説明図である。 本発明に基づく実施の形態2におけるモジュールの製造方法の第2の工程の説明図である。 本発明に基づく実施の形態2におけるモジュールの製造方法の第3の工程の説明図である。 本発明に基づく実施の形態2におけるモジュールの製造方法の第4の工程の説明図である。 図10におけるXI-XI線に関する矢視断面図である。 本発明に基づく実施の形態2におけるモジュールの製造方法の第5の工程の説明図である。 図12におけるXIII-XIII線に関する矢視断面図である。 本発明に基づく実施の形態2におけるモジュールの製造方法の第6の工程の説明図である。 本発明に基づく実施の形態3におけるモジュールの第1の平面図である。 図15におけるXVI-XVI線に関する矢視断面図である。 本発明に基づく実施の形態3におけるモジュールの第2の平面図である。 本発明に基づく実施の形態4におけるモジュールの第1の平面図である。 図18におけるXIX-XIX線に関する矢視断面図である。 本発明に基づく実施の形態4におけるモジュールの第2の平面図である。 帯状領域に重なるように接続導体が配置されている第1の例の説明図である。 帯状領域に重なるように接続導体が配置されている第2の例の説明図である。 帯状領域に重なるように接続導体が配置されている第3の例の説明図である。 帯状領域に重なるように接続導体が配置されている第4の例の説明図である。 本発明に基づく実施の形態5におけるモジュールの断面図である。
 図面において示す寸法比は、必ずしも忠実に現実のとおりを表しているとは限らず、説明の便宜のために寸法比を誇張して示している場合がある。以下の説明において、上または下の概念に言及する際には、絶対的な上または下を意味するとは限らず、図示された姿勢の中での相対的な上または下を意味する場合がある。
 (実施の形態1)
 図1~図5を参照して、本発明に基づく実施の形態1におけるモジュールについて説明する。本実施の形態におけるモジュール101の外観を図1に示す。モジュール101の上面および側面は導電層6に覆われている。図1における斜め下からモジュール101を見たところを図2に示す。モジュール101の下面は導電層6に覆われておらず、基板1が露出している。基板1の下面には、1以上の外部接続電極11が設けられている。図2で示した外部接続電極11の数、大きさ、配列はあくまで一例である。基板1は、表面または内部に配線を備えていてよい。基板1は樹脂基板であってもよくセラミック基板であってもよい。基板1は多層基板であってもよい。モジュール101の平面図を図3に示す。図3は、モジュール101の導電層6の上面を取り去った状態を上から見ているところに相当する。図3におけるIV-IV線に関する矢視断面図を図4に示す。電子部品41,42,43が基板1の主面1uに実装されている。電子部品41,42,43はモールド樹脂3に覆われている。電子部品41,42は、たとえばIC(Integrated Circuit)であってよい。図3におけるV-V線に関する矢視断面図を図5に示す。図3では導電層6の上面を取り去った状態を見ていたが、図4および図5は、導電層6の上面がある状態の断面図である。外部接続電極11は、絶縁層2を貫通するように設けられた導体ビア12を介して、内部導体パターン13と電気的に接続されている。図4に示すように、基板1は、複数の絶縁層2を積層したものである。ここで示す基板1の構成は、あくまで一例であって、これに限るものではない。
 本実施の形態におけるモジュール101は、主面1uを有する基板1と、主面1u上に配置された複数の電子部品と、主面1uおよび前記複数の電子部品を覆う封止樹脂3と、主面1uに配置された接地電極14と、封止樹脂3を覆う導電層6と、磁性部材5とを備える。導電層6は、封止樹脂3を貫通するように配置された複数の接続導体62によって、接地電極14に電気的に接続されている。磁性部材5は、封止樹脂3を覆うように配置された磁性部材板状部51と、「封止樹脂3内に壁状に配置された単一の磁性部材壁状部または封止樹脂3内に断続的に壁状に配置された複数の磁性部材壁状部」とを含む。「封止樹脂3内に壁状に配置された単一の磁性部材壁状部または封止樹脂3内に断続的に壁状に配置された複数の磁性部材壁状部」を、以下「磁性部材壁状部等」という。図3では、磁性部材壁状部等の一例として、モジュール101は、断続的に壁状に配置された複数の磁気シールド壁状部52を含む。複数の磁性部材壁状部52は、複数の電子部品のいずれかの間に壁状に配置されている。磁性部材壁状部52は封止樹脂3に形成されたトレンチに磁性材料を充填して形成されたものであってよい。トレンチに充填する磁性材料としては、たとえばFe-Co系、Fe-Ni系などの合金、あるいは、NiZn、MnZnなどのフェライト材料であってよい。あるいは、パーマロイめっきであってもよい。ここでいう「パーマロイめっき」とは、Ni-Feの合金によるめっきを意味する。導電層6は、金属によって形成されていることが好ましい。導電層6は、たとえば銅、アルミ、金、またはこれらのいずれかを含む合金で形成されていることが好ましい。
 ここで、主面1uに垂直な方向から見たとき、複数の接続導体62の各々は、磁性部材壁状部等の延長上に仮想される帯状領域に少なくとも一部が重なるように配列されている部分を含む。実際、図3では、接続導体62は磁性部材壁状部52の延長上に仮想される帯状領域にほぼ全部が重なるように配列されている。ここでいう「帯状領域」の考え方について詳しくは、後述する。
 さらに、前記「単一の磁性部材壁状部」、または、前記「複数の磁性部材壁状部のうちの任意の一片」、の前記帯状領域の長手方向に沿った長さは、隣接する前記接続導体の、前記帯状領域の長手方向に沿った長さより長い。すなわち、基板の主面に平行な方向における寸法を「長さ」と規定したとき、磁性部材壁状部の長さは、接続導体の長さよりも、長い。
 本実施の形態においては、導電層6は電磁波をシールドする電磁シールドの役割を果たし、磁性部材5は磁気をシールドする磁気シールドの役割を果たす。
 本実施の形態では、接続導体62の各々は、上述のように仮想される帯状領域に少なくとも一部が重なるように配列されている部分を含むので、主面1uにおいて磁性部材5と導電層6とが平行な別々の壁状部材として配置されることを避けることができる。したがって、本実施の形態では、実装エリアを確保しつつ、電磁シールドと磁気シールドとを両立することができる。
 複数の磁性部材壁状部52と複数の接続導体62とを上述のように配列することにより、これらを所望の形状に沿って配置することができるので、たとえば特定の部品に対する電磁シールドおよび磁気シールドを強化することが可能となる。
 また、本実施の形態では、磁性部材壁状部52および接続導体62の配列を断続的とすることによって、封止樹脂3を完全に分断する構造を避けることができるので、封止樹脂3の硬化収縮時の反り、あるいは、使用時の熱膨張などによる反りによる不具合を抑制することができる。
 図3においては、接続導体62は正方形で示されているが、接続導体62の形状は正方形に限らず、他の形状であってもよい。接続導体62は、磁性部材壁状部52と同様に線状のものであってもよい。ただし、帯状領域の長手方向に沿った長さの大小関係に注目すると、複数の磁性部材壁状部52のうちの最短のものの長さが、複数の接続導体62のうちの最長のものの長さより長い。
 また、磁性部材壁状部の長さは、接続導体の長さよりも、長いので、電磁波の影響を抑制しつつ、磁気による影響をより効率的に抑制することができる。
 図4では、磁性部材壁状部52の下端に導体パターン18が接続されているが、磁性部材壁状部52の下端が何らかの導体パターンに接続されていることは必須ではない。導電層6は、接地電極14に電気的に接続されていることが好ましいが、磁性部材5は、接地電極14に電気的に接続されている必要はない。磁気シールドの役割を果たすためには、磁性部材壁状部52は、必ずしも封止樹脂3の上端から下端までを完全に隔てる必要はなく、ある程度の面積の壁として存在すればよい。たとえば磁性部材壁状部52の下端は封止樹脂3の下端よりやや上側に位置していてもよい。すなわち、磁性部材壁状部52の下端と基板1の主面1uとの間に隙間があいていてもよい。これは、磁性材料が、磁気を吸収して熱に変換するメカニズムで、磁気シールドとして機能するからである。図4において磁性部材壁状部52のすぐ下側に表示されている導体パターン18は、存在しなくてもよい。
 本実施の形態におけるモジュールの製造方法は、この後、実施の形態2において説明するモジュール102の製造方法とほぼ同様である。実施の形態2において説明する製造方法の中で、磁性部材壁状部52および接続導体62の配置を適宜変更すれば、モジュール101を得ることができる。
 (実施の形態2)
 図6を参照して、本発明に基づく実施の形態2におけるモジュールについて説明する。本実施の形態におけるモジュール102の平面図を図6に示す。図6は、モジュール102の導電層6の上面を取り去った状態を上から見ているところに相当する。モジュール102の構成は、基本的には、実施の形態1で説明したモジュール101と同様であるが、以下の点で異なる。
 モジュール102においては、封止樹脂3は封止樹脂側面3sを有する。封止樹脂3の外周のすべての側面の集合が封止樹脂側面3sに該当する。複数の磁性部材壁状部52のうち少なくとも1つが封止樹脂側面3sのうちの第1部位3s1において封止樹脂3から露出している。複数の接続導体62のうち少なくとも1つが封止樹脂側面3sのうちの第2部位3s2において封止樹脂3から露出している。複数の接続導体62は、少なくとも2通りのタイプの接続導体を含む。すなわち、複数の接続導体62は、1以上の接続導体62aと、1以上の接続導体62bとを含む。図6に示すように、接続導体62bは、電磁シールドのうち部分63に接続されている。接続導体62bは、図6に例示するように壁状に延在していてもよい。
 本実施の形態においても、実施の形態1と同様の効果を得ることができる。さらに本実施の形態では、磁性部材壁状部52および接続導体62がいずれかの箇所で封止樹脂側面3sに達するように配置されており、磁性部材壁状部52が磁気シールドのうち封止樹脂3の側面および基板1の側面を覆う部分53に接続されており、さらに、接続導体62が電磁シールドのうち封止樹脂3の側面を覆う部分63に接続されているので、シールド性を向上させることができる。
 (製造方法)
 本実施の形態におけるモジュール102は以下のように作製することができる。図7に示すように、基板1の主表面1uに電子部品41,42を実装する。図8に示すように、封止樹脂3によって電子部品41,42を封止する。図9に示すように、封止樹脂3に磁気シールドのためのトレンチ16を形成する。トレンチ16の形成には、たとえばレーザ加工などを用いてよい。
 図10に示すように、トレンチ16に磁性材料のペーストを充填する。こうして磁性部材壁状部52が形成される。図10におけるXI-XI線に関する矢視断面図を図11に示す。この構造体の上面に磁性部材板状部51を配置する。この構造体の側面を覆うように部分53を配置する。磁性部材板状部51および部分53は磁性材料によって形成される。磁性部材板状部51および部分53は一体的に形成されてもよい。この状態を図12に示す。図12におけるXIII-XIII線に関する矢視断面図を図13に示す。
 封止樹脂3に電磁シールドのためのトレンチを形成する。このトレンチは、磁気シールドのためのトレンチ16より短く形成される。電磁シールドのためのトレンチの一端は、封止樹脂側面3sに露出するように形成される。さらに、電磁シールドのためのトレンチの一端は、磁性部材5の部分53を通り抜けてその外側の側面に露出するように形成される。電磁シールドのためのトレンチに導電材料のペーストを充填する。ここまでの工程を終えた状態を図14に示す。この後、スパッタなどの方法により、全体の天面および側面を覆うように導電材料の膜を付着させる。すなわち、部分61および部分63を形成する。こうして、部分61、接続導体62および部分63が組み合わさることによって導電層6が形成される。導電層6は電磁シールドとなるものである。こうして、図6に示したモジュール102が得られる。
 (実施の形態3)
 図15~図17を参照して、本発明に基づく実施の形態3におけるモジュールについて説明する。本実施の形態におけるモジュール103の平面図を図15に示す。図15は、モジュール103の導電層6の上面を取り去った状態を上から見ているところに相当する。図15におけるXVI-XVI線に関する矢視断面図を図16に示す。図15では導電層6の上面を取り去った状態を見ていたが、図16は、導電層6の上面がある状態の断面図である。図15において磁性部材板状部51を取り去った状態を図17に示す。モジュール103の構成は、基本的には、実施の形態1で説明したモジュール101と同様であるが、以下の点で異なる。
 磁性部材板状部51は、導電層6の部分61に比べて小さな範囲のみを覆っている。磁性部材板状部51は電子部品41に対応する領域を覆っている。磁性部材板状部51のサイズは電子部品41のサイズよりひとまわり大きくなっている。磁性部材壁状部52は、電子部品41を取り囲むように配置されている。磁性部材壁状部52は、電子部品41から離隔している。磁性部材壁状部52の上端は、磁性部材板状部51の外周近傍において磁性部材板状部51に接続されている。
 本実施の形態におけるモジュール103の構成を整理すると、以下のように表現することができる。
 モジュール103においては、磁性部材板状部51は、導電層6と封止樹脂3との間に介在している。さらに、主面1uに垂直な方向から見たとき、磁性部材板状部51の面積は導電層6の面積より小さく、導電層6によって囲まれた第1領域の中に、前記第1領域より小さく磁性部材5によって囲まれた第2領域がある。ここでいう「第1領域」は、図16において基板1の主面1uより上側で導電層6によって囲まれている領域の全体を指す。「第2領域」は、図16において基板1の主面1uより上側で磁性部材5に囲まれている領域を指す。本実施の形態におけるモジュール103の構成は、電磁的にシールドされた大部屋の内部に磁気的にシールドされた小部屋を設けた構成と捉えることもできる。
 この構成においても、複数の磁性部材壁状部52と複数の接続導体62とは、実施の形態1で述べた条件を満たしているといえる。本実施の形態においても、磁性部材壁状部52のうちの任意の一片の長さは、隣接する接続導体62の長さより長い。
 本実施の形態においても、実施の形態1と同様に、実装エリアを確保しつつ、電磁シールドと磁気シールドとを両立することができる。本実施の形態では、第1領域における電磁的なシールドを実現して、なおかつ、第1領域の中の一部である所望の領域のみを磁気的にシールドすることができる。このようにして特定の部品だけを重点的に磁気的にシールドすることも可能である。
 (実施の形態4)
 図18~図20を参照して、本発明に基づく実施の形態4におけるモジュールについて説明する。本実施の形態におけるモジュール104の平面図を図18に示す。図18は、モジュール104の導電層6の上面を取り去った状態を上から見ているところに相当する。図18におけるXIX-XIX線に関する矢視断面図を図19に示す。図18では導電層6の上面を取り去った状態を見ていたが、図19は、導電層6の上面がある状態の断面図である。図18において磁性部材板状部51を取り去った状態を図20に示す。モジュール104の構成は、基本的には、実施の形態3で説明したモジュール103と同様であるが、以下の点で異なる。
 本実施の形態におけるモジュール104では、電子部品41の上面の全体と側面のうちの約半分を磁性部材5が囲む状態となっている。図19に示されるように、電子部品41の上方においては、磁性部材板状部51と部分61とが重なった状態となっている。すなわち、電子部品41の上面に関しては、電磁シールドと磁気シールドとの両方がなされている。図20に示されるように、平面図で見たときの電子部品41の外周のうちの左側の約半分においては、電子部品41の外周に沿って接続導体62が配列されている。残りの約半分、すなわち右側の約半分においては、電子部品41の外周に沿うように磁性部材壁状部52が配置されている。したがって、図20における電子部品41の右半分に関しては、電子部品41と外部との間での磁気シールドが確保されているといえる。
 本実施の形態におけるモジュール104の構成は、電磁的にシールドされた大部屋の内部に磁気的なシールドの庇を設けた構成と捉えることもできる。
 本実施の形態においても、実施の形態1と同様に、実装エリアを確保しつつ、電磁シールドと磁気シールドとを両立することができる。本実施の形態では、第1領域における電磁的なシールドを実現して、なおかつ、第1領域の中に配置されている電子部品41の所望の部分について磁気的にシールドすることができる。このようにして部品1個単位ではなく、特定の部品の中の所望の部分ごとに重点的に磁気的にシールドすることも可能である。
 図20において、たとえば、電子部品41の全体を取り囲むような磁気シールドまでは必要ないものの、電子部品41と電子部品42,44との間で磁気的にシールドを設けておきたいという場合には、図20に示したように磁性部材壁状部52を設けることとすれば無駄がなく、好ましい。
 これまでの実施の形態において、仮想される「帯状領域」という概念が登場したが、これについて、より詳しく説明する。たとえば、単純な例としては、図21に示すようなものが挙げられる。図21においては、上と下とに分かれてそれぞれ磁性部材壁状部52が存在する。磁性部材壁状部52は、それぞれ一定の幅を有する。上下いずれかの磁性部材壁状部52から同じ幅で延長した領域を想定する。言い換えれば、磁性部材壁状部52の左側の辺および右側の辺から長手方向に延長線をひく。すなわち、一点鎖線で示すように2本の延長線を考える。これらの2本の一点鎖線で挟まれる領域が帯状領域ということになる。図21に示す例では、接続導体62は、帯状領域にちょうど収まるように配置されている。
 接続導体62は、図21に示すように帯状領域の内部にきちんと収まっているとは限らず、多少ずれた位置にあってもよい。たとえば図22に示すような例であってもよい。図22では、接続導体62は帯状領域からはみ出しているが、完全に逸脱しているわけではなく、接続導体62の一部は帯状領域に重なっている。このような配置であってもよい。
 図21および図22では、2つの磁性部材壁状部52が直線状に並ぶ例を示したが、直線上とは限らず、曲線状に配置されるものであってもよい。その場合は、延長線も曲線として想定すればよい。
 2つの磁性部材壁状部52が異なる方向に延在していてもよい。図23では、2つの磁性部材壁状部52が互いに垂直な方向に延在している例を示す。一点鎖線で示すように、2つの磁性部材壁状部52の各々から延長線を延ばす。その結果、ある2本の一点鎖線と他の2本の一点鎖線とが直角に交わることとなる。4本の一点鎖線によって囲まれた領域が略正方形の領域として表れる。この略正方形の領域を以下では「重なり領域」と呼ぶ。図23に示した例では、接続導体62は重なり領域にちょうど一致するように配置されている。図23においては、帯状領域は、上側の磁性部材壁状部52から下側に向かって延長して重なり領域に達する部分と、重なり領域から右側に向かって延在する部分とを有する。すなわち、帯状領域は、重なり領域を頂点とするL字形の図形として仮想される。図23において重なり領域より左側の領域および重なり領域より下側の領域は帯状領域には含まれない。図24には、接続導体62が多少ずれた位置にある例を示す。このような配置である場合にも、接続導体62の一部は重なり領域に重なっている。すなわち、接続導体62の一部は、帯状領域に重なっている。図24に示すような位置関係であってもよい。
 (実施の形態5)
 図25を参照して、本発明に基づく実施の形態5におけるモジュールについて説明する。本実施の形態におけるモジュール105の断面図を図25に示す。本実施の形態におけるモジュール105は、基本的構成に関しては、実施の形態1で説明したモジュール101と同様であるが、以下の構成を備える。
 モジュール105は、両面実装構造となっている。すなわち、モジュール105においては、基板1は、主面1aを有すると同時に、主面1aとは反対側の面として第2主面1bを有する。モジュール105は、第2主面1b上に配置された第2の電子部品を備える。すなわち、モジュール105においては、一例として、第2主面1bに、電子部品45,46が実装されている。「第2の電子部品」としては、少なくとも1つの電子部品が配置されていればよい。電子部品41,42は、封止樹脂3aによって封止されている。電子部品45,46は、第2封止樹脂3bによって封止されている。電子部品45,46は、第2封止樹脂3bから露出していてもよい。モジュール105は、第2主面1bに設けられた外部端子として柱状導体23を備える。柱状導体23は、第2封止樹脂3bを貫通している。ここで示す例では、柱状導体23の下面が外部に露出している。柱状導体23は、突起電極、金属ピンのいずれかであってもよい。柱状導体23は、めっきにより形成されてもよい。柱状導体23の下端にははんだバンプが接続されていてもよい。ここで示した外部端子の構成は、あくまで一例であり、この通りとは限らない。たとえば、柱状導体23に代えてはんだバンプを用いてもよい。
 なお、上記実施の形態のうち複数を適宜組み合わせて採用してもよい。たとえば実施の形態2~4のいずれかの構成において、実施の形態5のように両面実装構造を採用してもよい。
 なお、今回開示した上記実施の形態はすべての点で例示であって制限的なものではない。本発明の範囲は請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更を含むものである。
 1 基板、1a,1u 主面、1b 第2主面、2 絶縁層、3,3a 封止樹脂、3b 第2封止樹脂、3s 封止樹脂側面、3s1 第1部位、3s2 第2部位、5 磁性部材、6 導電層、11 外部接続電極、12 導体ビア、13 内部導体パターン、14 接地電極、16 トレンチ、18 導体パターン、23 柱状導体、41,42,43,45,46 電子部品、51 磁性部材板状部、52 磁性部材壁状部、53 (磁性部材のうち封止樹脂の側面および基板の側面を覆う)部分、61 (導電層のうち封止樹脂の上面を覆う)部分、62,62a,62b 接続導体、63 (導電層のうち封止樹脂の側面を覆う)部分、101,102,103,104 モジュール。

Claims (5)

  1.  主面を有する基板と、
     前記主面上に配置された複数の電子部品と、
     前記主面および前記複数の電子部品を覆う封止樹脂と、
     前記主面に配置された接地電極と、
     前記封止樹脂を覆う導電層と、
     磁性部材とを備え、
     前記導電層は、前記封止樹脂を貫通するように配置された複数の接続導体によって、前記接地電極に電気的に接続されており、
     前記磁性部材は、前記封止樹脂を覆うように配置された磁性部材板状部と、前記封止樹脂内において、前記複数の電子部品のいずれかの間に壁状に配置された単一の磁性部材壁状部、または、前記封止樹脂内において、前記複数の電子部品のいずれかの間に断続的に壁状に配置された複数の磁性部材壁状部とを含み、
     前記主面に垂直な方向から見たとき、前記複数の接続導体の各々は、前記単一の磁性部材壁状部または前記複数の磁性部材壁状部の延長上に仮想される帯状領域に少なくとも一部が重なるように配列されている部分を含み、
     前記単一の磁性部材壁状部、または、前記複数の磁性部材壁状部のうちの任意の一片、の長さは、前記接続導体の長さより長い、モジュール。
  2.  前記封止樹脂は封止樹脂側面を有し、
     前記複数の磁性部材壁状部のうち少なくとも1つが前記封止樹脂側面のうちの第1部位において前記封止樹脂から露出しており、
     前記複数の接続導体のうち少なくとも1つが前記封止樹脂側面のうちの第2部位において前記封止樹脂から露出している、請求項1に記載のモジュール。
  3.  前記磁性部材板状部は、前記導電層と前記封止樹脂との間に介在しており、前記主面に垂直な方向から見たとき、前記磁性部材板状部の面積は前記導電層の面積より小さく、前記導電層によって囲まれた第1領域の中に、前記第1領域より小さく前記磁性部材によって囲まれた第2領域がある、請求項1または2に記載のモジュール。
  4.  前記磁性部材は、Fe-Co系、Fe-Ni系などの合金、あるいは、NiZn、MnZnなどのフェライト材料、あるいは、パーマロイめっきからなる、請求項1から3のいずれか1項に記載のモジュール。
  5.  前記基板は、さらに前記主面とは反対側の面である第2主面を有し、
     前記モジュールは、
     前記第2主面上に配置された第2の電子部品と、
     前記第2主面および前記第2の電子部品を覆う第2封止樹脂と、
     前記第2主面に設けられた外部端子とを備える、請求項1から4のいずれかに記載のモジュール。
PCT/JP2019/039163 2018-10-05 2019-10-03 モジュール WO2020071493A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2020550553A JP7143896B2 (ja) 2018-10-05 2019-10-03 モジュール
CN201980060836.1A CN112740844B (zh) 2018-10-05 2019-10-03 模块
US17/205,052 US11646273B2 (en) 2018-10-05 2021-03-18 Module

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018-190262 2018-10-05
JP2018190262 2018-10-05

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US17/205,052 Continuation US11646273B2 (en) 2018-10-05 2021-03-18 Module

Publications (1)

Publication Number Publication Date
WO2020071493A1 true WO2020071493A1 (ja) 2020-04-09

Family

ID=70055211

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/039163 WO2020071493A1 (ja) 2018-10-05 2019-10-03 モジュール

Country Status (4)

Country Link
US (1) US11646273B2 (ja)
JP (1) JP7143896B2 (ja)
CN (1) CN112740844B (ja)
WO (1) WO2020071493A1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020071492A1 (ja) * 2018-10-05 2020-04-09 株式会社村田製作所 モジュール
WO2020196752A1 (ja) * 2019-03-28 2020-10-01 株式会社村田製作所 モジュール
US11721639B2 (en) * 2020-06-29 2023-08-08 Qualcomm Incorporated Multi-component modules (MCMs) including configurable electro-magnetic isolation (EMI) shield structures, and related methods

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016181954A1 (ja) * 2015-05-11 2016-11-17 株式会社村田製作所 高周波モジュール
WO2016186103A1 (ja) * 2015-05-20 2016-11-24 株式会社村田製作所 高周波モジュール
JP2017174949A (ja) * 2016-03-23 2017-09-28 Tdk株式会社 電子回路パッケージ
WO2017179586A1 (ja) * 2016-04-15 2017-10-19 株式会社村田製作所 表面実装型シールド部材及び回路モジュール
WO2018101384A1 (ja) * 2016-12-02 2018-06-07 株式会社村田製作所 高周波モジュール
WO2018159290A1 (ja) * 2017-02-28 2018-09-07 株式会社村田製作所 薄膜シールド層付き電子部品

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009093343A1 (ja) * 2008-01-25 2009-07-30 Ibiden Co., Ltd. 多層配線板およびその製造方法
JP2012109307A (ja) * 2010-11-15 2012-06-07 Renesas Electronics Corp 半導体装置及び半導体装置の製造方法
JP2013222829A (ja) 2012-04-17 2013-10-28 Taiyo Yuden Co Ltd 回路モジュール及びその製造方法
JP6328698B2 (ja) * 2016-07-26 2018-05-23 Tdk株式会社 電子回路パッケージ

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016181954A1 (ja) * 2015-05-11 2016-11-17 株式会社村田製作所 高周波モジュール
WO2016186103A1 (ja) * 2015-05-20 2016-11-24 株式会社村田製作所 高周波モジュール
JP2017174949A (ja) * 2016-03-23 2017-09-28 Tdk株式会社 電子回路パッケージ
WO2017179586A1 (ja) * 2016-04-15 2017-10-19 株式会社村田製作所 表面実装型シールド部材及び回路モジュール
WO2018101384A1 (ja) * 2016-12-02 2018-06-07 株式会社村田製作所 高周波モジュール
WO2018159290A1 (ja) * 2017-02-28 2018-09-07 株式会社村田製作所 薄膜シールド層付き電子部品

Also Published As

Publication number Publication date
US11646273B2 (en) 2023-05-09
JPWO2020071493A1 (ja) 2021-09-02
US20210225779A1 (en) 2021-07-22
CN112740844A (zh) 2021-04-30
CN112740844B (zh) 2023-10-24
JP7143896B2 (ja) 2022-09-29

Similar Documents

Publication Publication Date Title
US20200373079A1 (en) Inductor component and inductor-component incorporating substrate
WO2018164158A1 (ja) 高周波モジュール
US11602089B2 (en) High-frequency module
JP6950757B2 (ja) 高周波モジュール
TWI466249B (zh) 半導體封裝件及其製造方法
US20060043562A1 (en) Circuit device and manufacture method for circuit device
US11646273B2 (en) Module
JP2001244293A (ja) 半導体素子及びこれを用いた半導体装置
JP2005251889A (ja) 立体的電子回路装置
WO2018101381A1 (ja) 高周波モジュール
US10861757B2 (en) Electronic component with shield plate and shield plate of electronic component
JP6919194B2 (ja) コイル部品及びこれを備える回路基板
US9907180B2 (en) Multilayer electronic device and manufacturing method therefor
JP4046088B2 (ja) 立体的電子回路装置およびその中継基板と中継枠
US20130250528A1 (en) Circuit module
TWI400012B (zh) 電路板和構造電路板的方法
JP5172311B2 (ja) 半導体モジュールおよび携帯機器
JPWO2009110355A1 (ja) 実装構造およびその製造方法
JP7131624B2 (ja) モジュール
JP2016213348A (ja) 高周波モジュール
WO2020071492A1 (ja) モジュール
JP2009231480A (ja) 半導体装置
JP2630294B2 (ja) 混成集積回路装置およびその製造方法
JP2006278884A (ja) 半導体チップの実装方法、半導体チップ実装用スペーサ並びに半導体装置
JP2002231874A (ja) 部品実装用基板、電子部品装置及びその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19869156

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2020550553

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19869156

Country of ref document: EP

Kind code of ref document: A1