WO2018030207A1 - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
WO2018030207A1
WO2018030207A1 PCT/JP2017/027837 JP2017027837W WO2018030207A1 WO 2018030207 A1 WO2018030207 A1 WO 2018030207A1 JP 2017027837 W JP2017027837 W JP 2017027837W WO 2018030207 A1 WO2018030207 A1 WO 2018030207A1
Authority
WO
WIPO (PCT)
Prior art keywords
scanning signal
signal line
gate
line driving
gate driver
Prior art date
Application number
PCT/JP2017/027837
Other languages
English (en)
French (fr)
Inventor
成 古田
佐々木 寧
村上 祐一郎
尚宏 山口
山田 淳一
山中 秀一
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to US16/306,628 priority Critical patent/US20190331974A1/en
Priority to CN201780033981.1A priority patent/CN109313879A/zh
Publication of WO2018030207A1 publication Critical patent/WO2018030207A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/56Substrates having a particular shape, e.g. non-rectangular
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Definitions

  • the present invention relates to a display device, and more particularly to a display device having a display area (typically a concave display area) other than a rectangle.
  • a display area typically a concave display area
  • a plurality of source bus lines (video signal lines) and a plurality of gate bus lines (scanning signal lines) are arranged in a display area (display unit) of a liquid crystal display device, and the source bus lines and the gate bus lines are arranged.
  • a pixel forming portion for forming pixels is provided in the vicinity of the intersection with.
  • Each pixel forming unit includes a thin film transistor (TFT), which is a switching element having a gate terminal connected to a gate bus line passing through a corresponding intersection and a source terminal connected to a source bus line passing through the intersection.
  • TFT thin film transistor
  • the liquid crystal display device is also provided with a gate driver (scanning signal line driving circuit) for driving the gate bus line and a source driver (video signal line driving circuit) for driving the source bus line.
  • Some watch-use display devices have a non-display area inside the display area.
  • An invention relating to such a display device is disclosed, for example, in Japanese Unexamined Patent Application Publication No. 2008-257191.
  • the gate bus line disposed in the display area on the left side of the non-display area and the display area on the right side of the non-display area are disposed.
  • a detour wiring is provided in a part of the non-display area so that the gate bus line is driven by one gate driver.
  • Japanese Patent Application Laid-Open No. 2008-292995 discloses a configuration in which circuit units (at least one of a gate driver and a source driver) are arranged along the outer periphery of a non-rectangular display area.
  • 16 to 18 of Japanese Patent Laid-Open No. 2002-014366 disclose an example of arrangement of gate drivers with respect to an atypical display.
  • the configuration using the bypass wiring is also disclosed in Japanese Unexamined Patent Publication No. 2010-054980.
  • Japanese Unexamined Patent Publication No. 2008-257191 Japanese Unexamined Patent Application Publication No. 2008-292995 Japanese Unexamined Patent Publication No. 2002-014366 Japanese Unexamined Patent Publication No. 2010-054980
  • a shape in which a non-display area is provided between the display area and the display area when considering the extending direction of the gate bus line is considered.
  • a configuration for driving a gate bus line will be considered.
  • a plurality of gate bus lines are alternately driven one by one from the left and right sides of the display area.
  • a gate driver 910 that drives the gate bus line from the left side of the display area 900 and a gate driver 920 that drives the gate bus line from the right side of the display area 900 are provided.
  • the gate bus line provided in the protruding portion located in the upper left portion in FIG. 32 in the display area 900 is connected to the gate bus line provided in the protruding portion located in the upper right portion in FIG. It is conceivable to use a bypass wiring as shown in FIG. 32 for connection.
  • a frame for arranging the detour wiring is provided in the recess 940.
  • the frame area necessary for the detour wiring is indicated by a thin dotted line 930.
  • the area of such a frame region 930 increases as the number of detour wirings increases. For this reason, depending on the number of bypass wirings, a desired design may not be realized due to an increase in the area of the frame region.
  • the present invention relates to an irregular display (typically, a display device having a shape in which a non-display area is provided between a display area and a display area), and an object thereof is to realize a narrower frame than before.
  • an irregular display typically, a display device having a shape in which a non-display area is provided between a display area and a display area
  • a first aspect of the present invention is a display device having a non-rectangular display area in which scanning signal lines are arranged, At least one pair of scanning signals composed of a first type scanning signal line driving circuit that drives a relatively large number of scanning signal lines and a second type scanning signal line driving circuit that drives a relatively small number of scanning signal lines.
  • the first type of scanning signal line driving circuit and the second type of scanning signal line driving circuit that are paired with each other,
  • the second type scanning signal line driving circuit is a scanning signal line corresponding to a part of the scanning signal line driven by the first type scanning signal line driving circuit, and the first type scanning signal line driving.
  • the first type scanning signal line drive circuit and the second type scanning signal line drive circuit drive corresponding scanning signal lines at the same timing based on the same timing control signal.
  • the display area is A wide area that is an area in which scanning signal lines extending from one end to the other end of the display area are disposed; Two narrow regions in which scanning signal lines corresponding to a part of the length between one end and the other end of the display region are disposed,
  • the first type of scanning signal line driving circuit and the second type of scanning signal line driving circuit that are paired with each other,
  • the first type of scanning signal line driving circuit drives a scanning signal line disposed in the wide region and a scanning signal line disposed in one of the two narrow regions,
  • the second type of scanning signal line drive circuit drives a scanning signal line disposed in the other of the two narrow regions.
  • the second type of scanning signal line driving circuit is provided in a non-display area between the two narrow areas,
  • the width of the second type scanning signal line driving circuit in the direction in which the scanning signal lines extend is such that a bypass wiring that connects the scanning signal lines arranged in the two narrow regions to each other is temporarily connected to the non-display region. This is characterized in that it is smaller than the width of the detour wiring area that is required in the case of being disposed in the area.
  • Wr represents the width of the bypass wiring area
  • Wg represents the width of one bypass wiring
  • Nr represents the number of the bypass wirings when the bypass wiring is provided.
  • a detour wiring that connects a part of the scanning signal lines disposed in the two narrow regions to each other is disposed in a non-display region between the two narrow regions,
  • the scanning signal line connected to the bypass wiring is driven by the first type scanning signal line driving circuit.
  • a sixth aspect of the present invention is the fifth aspect of the present invention, A width of a bypass wiring region, which is a region where the bypass wiring is provided, is smaller than a width of the second type scanning signal line driving circuit in a direction in which the scanning signal line extends.
  • a seventh aspect of the present invention is the sixth aspect of the present invention,
  • the width of the detour wiring area is obtained by the following equation.
  • Wr Wg ⁇ 2 ⁇ Nr
  • Wr represents the width of the bypass wiring area
  • Wg represents the width of one bypass wiring
  • Nr represents the number of bypass wirings disposed in the bypass wiring area.
  • the pair of the first type scanning signal line driving circuit and the second type scanning signal line driving circuit are provided with the timing control signal using the same signal wiring.
  • Different signal wirings that do not pass through the non-display area between the two narrow areas are used for the pair of the first type scanning signal line driving circuit and the second type scanning signal line driving circuit.
  • the timing control signal is provided.
  • the second type scan signal line drive circuit is supplied with a scan signal output from the first type scan signal line drive circuit to the scan signal line disposed in the wide region as a scan start signal. It is characterized by.
  • An eleventh aspect of the present invention is the second aspect of the present invention,
  • the display device includes two pairs of scanning signal line driving units, For the scanning signal lines disposed in the wide region, a first type scanning signal line driving circuit and the two pairs of scanning signal line driving units included in one of the two pairs of scanning signal line driving units.
  • the first type of scanning signal line driving circuit included in one of the two pairs of scanning signal line driving units and the 2 Driven alternately one by one by a second type of scanning signal line driving circuit included in the other of the pair of scanning signal line driving units,
  • the second type scanning signal line driving circuit included in one of the two pairs of scanning signal line driving units and the 2 Each of the pair of scanning signal line driving units is alternately driven one by one by a first type scanning signal line driving circuit included in the other of the pair of scanning signal line driving units.
  • a twelfth aspect of the present invention is the second aspect of the present invention,
  • the display device includes a pair of scanning signal line driving units,
  • the scanning signal lines arranged in the wide area and the scanning signal lines arranged in one of the two narrow areas are sequentially sequentially arranged by the first type scanning signal line driving circuit.
  • Driven by The scanning signal lines disposed in the other of the two narrow regions are sequentially driven one by one by the second type scanning signal line driving circuit.
  • the display device includes two pairs of scanning signal line driving units, For the scanning signal lines arranged in the wide region, the first type of scanning signal line driving circuit and the two pairs of scanning signal line driving units included in one of the two pairs of scanning signal line driving units.
  • the first type of scanning signal line driving circuit included in one of the two pairs of scanning signal line driving units and the 2 One by one is sequentially driven by both of the second type scanning signal line driving circuits included in the other of the pair of scanning signal line driving units
  • the second type of scanning signal line driving circuit included in one of the two pairs of scanning signal line driving units and the 2 One of the pair of scanning signal line driving units is sequentially driven one by one by both of the first type scanning signal line driving circuits included in the other.
  • the first type scanning signal line driving circuit and the second type scanning signal line driving circuit include a transistor for driving the scanning signal line, In each scanning signal line driving circuit, the size of the transistor is different depending on the wiring load of the scanning signal line to be driven.
  • a scanning signal line that has been conventionally driven by providing a bypass wiring is driven by a second type scanning signal line driving circuit.
  • a configuration can be employed.
  • the frame area can be made smaller than in the prior art.
  • a non-display region between the two narrow regions (conventional bypass wiring is arranged).
  • the area of the frame region required for the region provided) can be made smaller than before.
  • the area of the frame region can be reliably reduced as compared with the configuration in which the bypass wiring is provided.
  • the fifth aspect of the present invention it is possible to more effectively narrow the frame by suitably combining the second type scanning signal line driving circuit and the bypass wiring.
  • the area of the frame region is reliably reduced as compared with the configuration in which only the second type scanning signal line driving circuit is provided in the non-display region between the two narrow regions. Can do.
  • the area for the scanning signal line drive circuit can be reduced in the peripheral region of the display region. As a result, the frame around the display area can be narrowed.
  • the wiring for timing control signal is not provided in the non-display area between the two narrow areas. For this reason, a narrow frame is effectively realized in the conventional bypass wiring region.
  • the scan start signal wiring to be supplied to the second type scanning signal line driving circuit is not necessary, and thus the frame can be narrowed more effectively.
  • the scanning signal is alternately applied to the plurality of scanning signal lines one by one from the one end and the other end thereof, thereby suppressing the waveform rounding deviation of the scanning signal.
  • the number of scanning signal line drive circuits can be reduced as compared with the configuration employing the staggered drive and the configuration employing the double-sided drive. For this reason, narrowing of the frame is realized more effectively.
  • each scanning signal line is given a scanning signal from both one end and the other end. For this reason, the waveform rounding of the scanning signal at the center of each scanning signal line is suppressed.
  • each scanning signal line driving circuit is provided with a transistor having a size corresponding to the wiring load of the scanning signal line to be driven. For this reason, consistency between the wiring load and the driving capability can be achieved. As a result, the effect of optimizing the power consumption and the effect of reducing the display non-uniformity caused by the difference in the scanning signal waveform due to the difference in wiring load can be obtained.
  • FIG. 3 is a circuit diagram illustrating a configuration of one pixel formation unit in the first embodiment.
  • FIG. 3 is a block diagram showing a schematic configuration of a shift register circuit forming a gate driver in the first embodiment.
  • FIG. 3 is a circuit diagram showing a configuration example of a unit circuit constituting the shift register circuit in the first embodiment.
  • FIG. 5 is a signal waveform diagram for explaining the operation of the shift register circuit in the first embodiment.
  • FIG. 4 is a waveform diagram of a scanning signal output from a shift register circuit in the first embodiment. It is a figure for demonstrating the relationship between a gate driver area
  • FIG. 5 is a signal waveform diagram for describing a driving method in the first embodiment.
  • FIG. 3 is a diagram illustrating a first configuration of a gate control signal wiring in the first embodiment.
  • FIG. 6 is a diagram illustrating a second configuration of the gate control signal wiring in the first embodiment. It is a figure for demonstrating the structure in the 1st modification of the said 1st Embodiment.
  • FIG. 2 is a functional block diagram showing a functional configuration of the liquid crystal display device according to the first embodiment of the present invention.
  • this liquid crystal display device functionally includes a display control circuit 100, a gate driver (scanning signal line driving circuit) 200, a source driver (video signal line driving circuit) 300, and a display area (display unit). 400).
  • the gate driver 200 includes a shift register circuit 210.
  • FIG. 2 is a functional block diagram and does not represent the actual shape or actual position of each component. Further, the gate driver 200 is arranged at a plurality of positions.
  • FIG. 3 is a circuit diagram showing a configuration of one pixel forming unit 4.
  • the pixel forming unit 4 includes a TFT (thin film transistor) 40 which is a switching element having a gate terminal connected to a gate bus line GL passing through a corresponding intersection and a source terminal connected to a source bus line SL passing through the intersection.
  • TFT thin film transistor
  • the liquid crystal capacitor 42 and the auxiliary capacitor 43 constitute a pixel capacitor 46. Note that the configuration of the pixel formation portion 4 is not limited to the configuration shown in FIG. 3, and for example, a configuration in which the auxiliary capacitor 43 and the auxiliary capacitor electrode 45 are not provided may be employed.
  • the display control circuit 100 receives an image signal DAT and a timing signal group TG such as a horizontal synchronization signal and a vertical synchronization signal sent from the outside, and receives a digital video signal DV and a gate control signal GCTL for controlling the operation of the gate driver 200. And a source control signal SCTL for controlling the operation of the source driver 300 is output.
  • the gate control signal GCTL includes a gate start pulse signal, a gate clock signal, and the like.
  • the source control signal SCTL includes a source start pulse signal, a source clock signal, a latch strobe signal, and the like.
  • the gate driver 200 Based on the gate control signal GCTL output from the display control circuit 100, the gate driver 200 repeats the application of the active scanning signal to each gate bus line GL with a period of one vertical scanning period. A detailed description of the gate driver 200 will be given later.
  • the source driver 300 receives the digital video signal DV and the source control signal SCTL output from the display control circuit 100, and applies a driving video signal to each source bus line SL. At this time, the source driver 300 sequentially holds the digital video signal DV indicating the voltage to be applied to each source bus line SL at the timing when the pulse of the source clock signal is generated. The held digital video signal DV is converted into an analog voltage at the timing when the pulse of the latch strobe signal is generated. The converted analog voltage is simultaneously applied to all the source bus lines SL as a driving video signal.
  • the scanning signal is applied to the gate bus line GL and the driving video signal is applied to the source bus line SL, whereby an image based on the image signal DAT sent from the outside is displayed in the display area 400. Is done.
  • an oxide TFT (a thin film transistor using an oxide semiconductor for a channel layer) can be employed. More specifically, In—Ga—Zn—O (indium gallium zinc oxide) which is an oxide semiconductor mainly containing indium (In), gallium (Ga), zinc (Zn), and oxygen (O) is used.
  • In—Ga—Zn—O—TFT indium gallium zinc oxide
  • a TFT in which a channel layer is formed hereinafter referred to as “In—Ga—Zn—O—TFT”
  • In—Ga—Zn—O—TFT an In—Ga—Zn—O—TFT
  • a transistor in which an oxide semiconductor other than In—Ga—Zn—O (indium gallium zinc oxide) is used for a channel layer can be employed.
  • an oxide semiconductor other than In—Ga—Zn—O indium gallium zinc oxide
  • at least one of indium, gallium, zinc, copper (Cu), silicon (Si), tin (Sn), aluminum (Al), calcium (Ca), germanium (Ge), and lead (Pb) is included.
  • TFTs other than oxide TFTs is not excluded.
  • the liquid crystal display device is provided with a plurality of gate drivers 200.
  • the configuration and operation common to all gate drivers of all embodiments will be described. However, the configuration and operation described below are merely examples, and the present invention is not limited thereto.
  • FIG. 4 is a block diagram showing a schematic configuration of the shift register circuit 210 forming the gate driver 200.
  • the shift register circuit 210 includes k (k is a natural number) unit circuits SR1 to SRk.
  • the k unit circuits SR1 to SRk are connected in series with each other. If it is not necessary to distinguish the k unit circuits SR1 to SRk from each other, the unit circuit is denoted by the symbol SR.
  • each unit circuit SR has an input terminal for receiving the first clock CKA, an input terminal for receiving the second clock CKB, an input terminal for receiving the initialization signal INIT, An input terminal for receiving the set signal S and an output terminal for outputting the output signal OUT are provided.
  • Each unit circuit SR is also provided with an input terminal for a low-level power supply voltage VSS and an input terminal for a high-level power supply voltage VDD, but these input terminals are omitted in FIG.
  • the magnitude of the potential applied based on the low-level power supply voltage VSS is referred to as “VSS potential” for convenience.
  • the shift register circuit 210 is supplied with a gate start pulse signal ST, a two-phase gate clock signal (first gate clock signal CK1 and second gate clock signal CK2), and an initialization signal INIT as the gate control signal GCTL. It is done.
  • each stage each unit circuit SR of the shift register circuit 210
  • the signals given to the input terminals of each stage (each unit circuit SR) of the shift register circuit 210 are as follows (see FIG. 4).
  • the first gate clock signal CK1 is given as the first clock CKA
  • the second gate clock signal CK2 is given as the second clock CKB.
  • the second gate clock signal CK2 is supplied as the first clock CKA
  • the first gate clock signal CK1 is supplied as the second clock CKB.
  • the first gate clock signal CK1 and the second gate clock signal CK2 are 180 degrees out of phase.
  • the output signal OUT output from the previous stage is given as the set signal S.
  • the gate start pulse signal ST is supplied as the set signal S for the unit circuit SR1 in the first stage.
  • the initialization signal INIT is commonly applied to all stages.
  • the output signal OUT is output from the output terminal of each stage (each unit circuit SR) of the shift register circuit 210.
  • the output signal OUT output from an arbitrary stage (here, the z-th stage) is supplied to the z-th gate bus line among the k gate bus lines connected to the shift register circuit 210. Besides being given as (z), it is given as the set signal S to the unit circuit SRz + 1 at the (z + 1) stage.
  • FIG. 5 is a circuit diagram showing a configuration example of the unit circuit SR that constitutes the shift register circuit 210.
  • the unit circuit SR includes ten thin film transistors T1 to T10, one capacitor C1, and one resistor R1.
  • the unit circuit SR has four input terminals 21 to 24 and one output terminal 29 in addition to an input terminal for the low-level power supply voltage VSS and an input terminal for the high-level power supply voltage VDD. is doing.
  • the input terminal that receives the set signal S is denoted by reference numeral 21
  • the input terminal that receives the first clock CKA is denoted by reference numeral 22
  • the input terminal that receives the second clock CKB is denoted by reference numeral 23
  • An input terminal that receives the initialization signal INIT is denoted by reference numeral 24.
  • the set signal S is applied to both the gate terminal of the thin film transistor T3 and the gate terminal of the thin film transistor T5, but in FIG. 5, the input terminal 21 for the set signal S is separately illustrated for convenience.
  • the initialization signal INIT is supplied to the gate terminal and drain terminal of the thin film transistor T7 and the gate terminal of the thin film transistor T9.
  • the input terminal 24 for the initialization signal INIT is separately illustrated for convenience. ing.
  • the gate terminal of the thin film transistor T1, the source terminal of the thin film transistor T10, and one end of the capacitor C1 are connected to each other.
  • a region (wiring) in which these are connected to each other is referred to as a “first node” for convenience.
  • Reference numeral n1 is attached to the first node.
  • the gate terminal of the thin film transistor T2, the gate terminal of the thin film transistor T4, the drain terminal of the thin film transistor T5, the source terminal of the thin film transistor T7, the drain terminal of the thin film transistor T8, and one end of the resistor R1 are connected to each other.
  • a region (wiring) in which these are connected to each other is referred to as a “second node” for convenience.
  • the second node is denoted by reference numeral n2.
  • the gate terminal is connected to the first node n1, the drain terminal is connected to the input terminal 22, and the source terminal is connected to the output terminal 29.
  • the gate terminal is connected to the second node n2, the drain terminal is connected to the output terminal 29, and the source terminal is connected to the input terminal for the low-level power supply voltage VSS.
  • the gate terminal is connected to the input terminal 21, the drain terminal is connected to the input terminal for the high-level power supply voltage VDD, and the source terminal is connected to the drain terminal of the thin film transistor T4 and the drain terminal of the thin film transistor T10. Yes.
  • the gate terminal is connected to the second node n2
  • the drain terminal is connected to the source terminal of the thin film transistor T3 and the drain terminal of the thin film transistor T10, and the source terminal is connected to the input terminal for the low-level power supply voltage VSS.
  • the gate terminal is connected to the input terminal 21, the drain terminal is connected to the second node n2, and the source terminal is connected to the input terminal for the low-level power supply voltage VSS.
  • the gate terminal is connected to the input terminal 23, the drain terminal is connected to the input terminal for the high-level power supply voltage VDD, and the source terminal is connected to the other end of the resistor R1.
  • the gate terminal and the drain terminal are connected to the input terminal 24, and the source terminal is connected to the second node n2.
  • the gate terminal is connected to the output terminal 29, the drain terminal is connected to the second node n2, and the source terminal is connected to the input terminal for the low-level power supply voltage VSS.
  • the gate terminal is connected to the input terminal 24, the drain terminal is connected to the output terminal 29, and the source terminal is connected to the input terminal for the low-level power supply voltage VSS.
  • the gate terminal is connected to the input terminal for the high-level power supply voltage VDD, the drain terminal is connected to the source terminal of the thin film transistor T3 and the drain terminal of the thin film transistor T4, and the source terminal is connected to the first node n1. ing.
  • the capacitor C1 one end is connected to the gate terminal of the thin film transistor T1, and the other end is connected to the source terminal of the thin film transistor T1.
  • the resistor R1 has one end connected to the second node n2 and the other end connected to the source terminal of the thin film transistor T6.
  • FIG. 6 is a signal waveform diagram for explaining the operation of the shift register circuit 210.
  • two-phase gate clock signals first gate clock signal CK1 and second gate clock signal CK2
  • the pulse width and the pulse generation interval are not represented by the length corresponding to the actual length.
  • the period during which the pulse of the gate start pulse signal ST is to be output is represented by reference numeral t01, and is the p-th (p is 1 or more and k or less) of the k gate bus lines connected to the shift register circuit 210.
  • Tp1 is a period during which the gate bus line of (an integer) is to be selected.
  • a period during which the second gate bus line is to be selected is represented by reference numeral t21.
  • “n2 (SR2)” means “second node n2 of second-stage unit circuit SR2”.
  • the potential of the first node n1 is low level
  • the potential of the second node n2 is high level
  • the output signal OUT is low level. It has become.
  • a pulse of the gate start pulse signal ST is output. Since the gate start pulse signal ST is supplied as the set signal S to the unit circuit SR1 in the first stage, the thin film transistors T3 and T5 are turned on in the period t01. When the thin film transistor T5 is turned on, the potential of the second node n2 becomes low level. Accordingly, the thin film transistors T2 and T4 are turned off. At this time, the thin film transistor T10 is in an on state, and the first node n1 is precharged due to the thin film transistor T3 being in an on state. By this precharge, the potential of the first node n1 becomes substantially “VDD ⁇ Vth”. Vth is a threshold voltage of the thin film transistor T3. Further, as described above, since the thin film transistor T4 is in the off state, the potential of the first node n1 does not decrease.
  • the set signal S (gate start pulse signal ST) is at a low level. For this reason, the thin film transistor T3 is in an off state.
  • the second gate clock signal CK2 is at a low level. Since the second gate clock signal CK2 is supplied as the second clock CKB to the unit circuit SR1 at the first stage, the thin film transistor T6 is in an off state. Accordingly, the second node n2 is maintained at a low level, and the thin film transistor T4 is in an off state. As described above, the first node n1 is in a floating state during the period t11.
  • the first gate clock signal CK1 changes from the low level to the high level. Since the first gate clock signal CK1 is supplied as the first clock CKA to the first stage unit circuit SR1, the potential of the input terminal 22 rises during the period t11. As described above, since the first node n1 is in the floating state, the first node n1 is bootstrapped by the rise in the potential of the input terminal 22 (the first node n1 is in the boost state). Specifically, the potential of the first node n1 is approximately “VDD ⁇ 2-Vth”.
  • the output signal OUT becomes a high level as described above, whereby the thin film transistor T8 is turned on. Thereby, the potential of the second node n2 is reliably pulled to the VSS potential. Therefore, in the period t11, the thin film transistor T2 and the thin film transistor T4 are reliably maintained in the off state. For this reason, the potential of the output signal OUT and the potential of the first node n1 do not decrease during the period t11.
  • the thin film transistor T10 is not provided in the unit circuit SR, the source potential of the thin film transistor T3 and the drain potential of the thin film transistor T4 are extremely high in the period t11 due to bootstrap based on the increase in the potential of the input terminal 22. (Approximately “VDD ⁇ 2 ⁇ Vth”). For this reason, a voltage exceeding the withstand voltage may be applied to the thin film transistors T3 and T4. That is, the thin film transistor T3 and the thin film transistor T4 may be destroyed. In this regard, according to the configuration shown in FIG.
  • the first gate clock signal CK1 changes from the high level to the low level.
  • the potential of the output signal OUT becomes a low level as the potential of the input terminal 22 decreases.
  • the potential of the first node n1 decreases.
  • the second gate clock signal CK2 changes from the low level to the high level.
  • the thin film transistor T6 is turned on.
  • the potential of the second node n2 rises from the low level to the high level through the resistor R1, so that the thin film transistors T2 and T4 are turned on.
  • the potential of the output signal OUT and the potential of the first node n1 are drawn to the VSS potential.
  • the thin film transistor T6 is turned on every time the second gate clock signal CK2 changes from the low level to the high level. Therefore, after the period t22, the potential of the second node n2 is maintained at a high level, and the potential of the output signal OUT and the potential of the first node n1 are drawn to the VSS potential as needed.
  • the output signal OUT output from the first stage unit circuit SR1 is supplied as the set signal S to the second stage unit circuit SR2. Therefore, the high-level set signal S is supplied to the second-stage unit circuit SR2 during the period t11. Accordingly, the first node n1 is precharged in the period t11 in the same manner as the unit circuit SR1 in the first stage in the period t01. In the period t21, similarly to the first stage unit circuit SR1 in the period t11, the first node n1 is bootstrapped, and the potential of the output signal OUT reaches the high level potential of the second gate clock signal CK2. To rise.
  • the potential of the output signal OUT becomes a low level, and the potential of the first node n1 decreases.
  • the potential of the output signal OUT and the potential of the first node n1 are pulled to the VSS potential.
  • the potential of the output signal OUT and the potential of the first node n1 are drawn to the VSS potential as needed.
  • the initialization signal INIT is set to a high level, for example, during the vertical blanking period.
  • the thin film transistors T7 and T9 are turned on.
  • the thin film transistor T7 is turned on, the potential of the second node n2 becomes a high level, and the thin film transistors T2 and T4 are turned on.
  • the potential of the output signal OUT and the potential of the first node n1 are drawn to the VSS potential.
  • the initialization signal INIT is commonly applied to all the unit circuits SR1 to SRk, the potential of the output signal OUT and the first node n1 are set in all the unit circuits SR1 to SRk by setting the initialization signal INIT to the high level. Can be set to the VSS potential.
  • the output signals OUT1 to OUTk that are sequentially set to the high level are output from the k unit circuits SR1 to SRk constituting the shift register circuit 210 sequentially for a predetermined period. Accordingly, as shown in FIG. 7, k gate buses in which scanning signals G (1) to G (k) that sequentially become high level for a predetermined period are respectively connected to k unit circuits SR1 to SRk. Given to the line.
  • FIG. 1 is a diagram for explaining the arrangement of the gate driver 200 in the present embodiment.
  • the shape of the display area (display unit) 400 is non-rectangular. More specifically, as can be understood from FIG. 1, the shape of the display region 400 is concave in plan view.
  • the protruding portion at the upper left in FIG. 1 in the display area 400 is referred to as a “left protruding portion”, and the protruding portion at the upper right in FIG.
  • the area between the left protrusion and the right protrusion is referred to as a “depression”.
  • the left protruding portion is denoted by reference numeral 410L
  • the right protruding portion is denoted by reference numeral 410R
  • the concave portion is denoted by reference numeral 500.
  • portions of the display area 400 other than the protruding portions are referred to as “rectangular portions”.
  • a wide area is realized by the rectangular portion
  • two narrow areas are realized by the left protruding portion 410L and the right protruding portion 410R.
  • Each of the left protrusion 410L and the right protrusion 410R is provided with 2n (n is a natural number) gate bus lines (a gate bus line corresponding to a part of the length between one end and the other end of the display region 400).
  • n is a natural number
  • the gate bus lines provided in the left protrusion 410L are denoted by reference numerals GL (1L) to GL (2nL)
  • the gate bus lines provided in the right protrusion 410R are indicated by reference numerals GL. (1R) to GL (2nR) are attached.
  • (2m-2n) (m is a natural number) gate bus lines gate bus lines extending from one end to the other end of the display region 400) are arranged.
  • symbols GL (2n + 1) to GL (2m) are attached to the gate bus lines arranged in the rectangular portion.
  • m is 240 and n is 120.
  • 240 gate bus lines are provided in each of the left protruding portion 410L and the right protruding portion 410R, and 240 gate bus lines are also provided in the rectangular portion.
  • gate drivers are arranged at four locations.
  • the gate driver is composed of a main gate driver and a sub gate driver. More specifically, the main gate driver 200 (m1) is arranged on the left side of the display area 400, the main gate driver 200 (m2) is arranged on the right side of the display area 400, and the sub gate driver is located on the left side of the right protrusion 410R. 200 (s1) is disposed, and the sub-gate driver 200 (s2) is disposed on the right side of the left protrusion 410L.
  • the first type scanning signal line driving circuit is realized by the main gate driver
  • the second type scanning signal line driving circuit is realized by the sub-gate driver.
  • the main gate driver 200 (m1) and the sub gate driver 200 (s1) realize a pair of scanning signal line driving units
  • the main gate driver 200 (m2) and the sub gate driver 200 (s2) form another pair.
  • the scanning signal line driving unit is realized. That is, in this embodiment, two pairs of scanning signal line driving units are provided.
  • the main gate driver 200 (m1) includes gate bus lines GL (1L), GL (3L),. . . , GL (2n-1L), GL (2n + 1), GL (2n + 3),. . . , GL (2m-1) is driven.
  • the main gate driver 200 (m2) includes gate bus lines GL (2R), GL (4R),. . . , GL (2nR), GL (2n + 2), GL (2n + 4),. . . , GL (2 m) is driven.
  • the sub-gate driver 200 (s1) includes gate bus lines GL (1R), GL (3R),. . . , GL (2n-1R) are driven.
  • the sub-gate driver 200 (s2) includes gate bus lines GL (2L), GL (4L),. . . , GL (2 nL) are driven.
  • the odd-numbered gate bus lines GL in the projecting portion and the rectangular portion are driven by the gate driver 200 arranged on the left side of the gate bus line GL, and the even-numbered gate bus lines GL in the projecting portion and the rectangular portion.
  • the gate bus line GL is driven by the gate driver 200 disposed on the right side of the gate bus line GL.
  • the gate bus lines GL (1L) to GL (2nL) are alternately driven one by one by the main gate driver 200 (m1) and the sub gate driver 200 (s2).
  • the gate bus lines GL (1R) to GL (2nR) are alternately driven one by one by the sub gate driver 200 (s1) and the main gate driver 200 (m2). Further, in the rectangular portion, the gate bus lines GL (2n + 1) to GL (2m) are alternately driven one by one by the main gate driver 200 (m1) and the main gate driver 200 (m2).
  • driving the gate bus lines GL one by one by the gate driver 200 arranged on the left side and the gate driver 200 arranged on the right side in this way is referred to as “staggered driving”.
  • the gate bus lines GL (1L), GL (3L),. . . , GL (2n-1L) has lengths of gate bus lines GL (2n + 1), GL (2n + 3),. . . , GL (2m-1) is less than half the length. Therefore, the gate bus lines GL (1L), GL (3L),. . . , GL (2n-1L) is also connected to the gate bus lines GL (2n + 1), GL (2n + 3),. . . , GL (2m-1) is less than half of the wiring load. Therefore, the gate bus lines GL (2n + 1), GL (2n + 3),...
  • the size of the thin film transistor (the size of both or one of the thin film transistors T1 and T2 in the unit circuit SR connected to the gate bus line GL) according to the wiring load of the gate bus line GL. ) Can be made consistent with the wiring load and the driving capability. As a result, the effect of optimizing the power consumption and the effect of alleviating the display non-uniformity caused by the difference in scanning signal waveform due to the difference in wiring load can be obtained. The same applies to all embodiments and all modifications described below.
  • each gate driver 200 is configured by k (k is a natural number) unit circuits SR1 to SRk.
  • FIG. 8 shows the vicinity of the lower end of the recess 500.
  • the circuit width of the gate driver region (circuit width in the extending direction of the gate bus line GL) is WD.
  • the gate bus line disposed in the left projecting portion 410L and the gate bus line disposed in the right projecting portion 410R are connected by the detour wiring GLr as in the prior art.
  • the width of one bypass wiring GLr is Wg
  • the wiring pitch of the bypass wiring GLr (the sum of the width of the bypass wiring GLr and the distance between two adjacent bypass wirings GLr) is Wg ⁇ 2
  • the required width Wr of the bypass wiring region is Wg ⁇ 2 ⁇ Nr.
  • the driving method in the present embodiment will be described with reference to FIG. 1, FIG. 9, and FIG.
  • two gate start pulse signals GSP1 and GSP2 and four gate clock signals GCK1 to GCK4 as shown in FIG. 9 are used as the gate control signal (timing control signal) GCTL.
  • the gate clock signal GCK1 and the gate clock signal GCK3 are 180 degrees out of phase
  • the gate clock signal GCK2 and the gate clock signal GCK4 are 180 degrees out of phase
  • the phase of the gate clock signal GCK1 is the same as that of the gate clock signal GCK2. It is 90 degrees ahead of the phase.
  • the main gate driver 200 (m1) and the sub gate driver 200 (s1) are supplied with the gate start pulse signal GSP1, the gate clock signal GCK1, and the gate clock signal GCK3.
  • the main gate driver 200 (m2) and the sub gate driver 200 (s2) are supplied with the gate start pulse signal GSP2, the gate clock signal GCK2, and the gate clock signal GCK4.
  • the shift register circuit (see FIG. 1
  • each of the main gate driver 200 (m1) and the sub gate driver 200 (s1) is supplied with the gate start pulse signal GSP1 as the above-described gate start pulse signal ST, and the gate clock
  • the signal GCK1 is supplied as the above-described first gate clock signal CK1
  • the gate clock signal GCK3 is supplied as the above-mentioned second gate clock signal CK2.
  • a shift register circuit see FIG.
  • each of the main gate driver 200 (m2) and the sub gate driver 200 (s2) is supplied with the gate start pulse signal GSP2 as the gate start pulse signal ST described above, and the gate clock
  • the signal GCK2 is supplied as the above-described first gate clock signal CK1
  • the gate clock signal GCK4 is supplied as the above-mentioned second gate clock signal CK2.
  • a scanning signal is output from each gate driver 200 as shown in FIG.
  • the scanning signal given to the gate bus lines GL is denoted by reference symbol G (.
  • a scanning signal given to the gate bus line GL (2n + 3) is denoted by a symbol G (2n + 3).
  • Figure 10 shows the following.
  • active scanning signals are alternately output from the main gate driver 200 (m1) and the sub gate driver 200 (s2), so that the gate bus lines GL (1L) to GL (2nL) are sequentially supplied. Selected state.
  • active scanning signals are alternately output from the sub gate driver 200 (s1) and the main gate driver 200 (m2), so that the gate bus lines GL (1R) to GL (2nR) are output. Sequentially selected state.
  • the scanning signal G (zL) and the scanning signal G (zR) are active at the same timing (z is an integer between 1 and 2n).
  • the scanning start timing of the gate bus line GL disposed in the left protruding portion 410L is the same as the scanning start timing of the gate bus line GL disposed in the right protruding portion 410R, and the left protruding portion
  • the scanning end timing of the gate bus line GL disposed at 410L and the scanning end timing of the gate bus line GL disposed at the right protruding portion 410R are the same.
  • the operation of the sub-gate driver 200 (s2) is stopped, and after the scanning of the gate bus line GL disposed in the right protrusion 410R is completed,
  • the operation of the sub gate driver 200 (s1) is stopped.
  • active scanning signals are alternately output from the main gate driver 200 (m1) and the main gate driver 200 (m2) in the rectangular portion, so that the gate bus lines GL (2n + 1) to GL (2m) are sequentially supplied. Is selected.
  • the sub gate driver is a gate bus line corresponding to a part of the gate bus line driven by the main gate driver, and is a main gate driver. Drives a gate bus line that is not connected to the gate bus line driven by.
  • the main gate driver and the sub gate driver drive the corresponding gate bus lines at the same timing based on the same gate control signal (timing control signal) GCTL.
  • first configuration the configuration shown in FIG. 11
  • second configuration the configuration shown in FIG. 12
  • the gate start pulse signal GSP1 and the gate clock signals GCK1 and GCK3 are supplied to the main gate driver 200 (m1) and the sub gate driver 200 (s1) using the same signal wiring 61, and the main gate driver 200 ( m2) and the sub gate driver 200 (s2) are supplied with the gate start pulse signal GSP2 and the gate clock signals GCK2 and GCK4 using the same signal wiring 62.
  • the gate control signal (timing control signal) GCTL is applied to the paired main gate driver and sub-gate driver using the same signal wiring.
  • the main gate driver 200 (m1) and the sub gate driver 200 (s1) share the signal wiring for the gate control signal GCTL, and the main gate driver 200 (m2) and the sub gate driver 200.
  • the signal wiring for the gate control signal GCTL is shared with (s2). Therefore, the gate driver circuit area can be reduced in the peripheral region of the display region 400. As a result, the frame around the display area 400 can be narrowed.
  • the gate start pulse signal GSP1 and the gate clock signals GCK1 and GCK3 are supplied to the main gate driver 200 (m1) using the signal wiring 63, and the signal wiring 64 is used for the sub-gate driver 200 (s1).
  • the gate start pulse signal GSP1 and the gate clock signals GCK1 and GCK3 are supplied. That is, the same three signals are supplied to the main gate driver 200 (m1) and the sub gate driver 200 (s1) using different signal wirings.
  • the gate start pulse signal GSP2 and the gate clock signals GCK2 and GCK4 are supplied to the main gate driver 200 (m2) using the signal wiring 66, and the signal wiring 65 is supplied to the sub-gate driver 200 (s2).
  • the recess 500 is not provided with the wiring for the gate control signal GCTL. For this reason, a narrow frame is effectively realized in the conventional bypass wiring region.
  • a part of the gate bus line GL disposed in the left protruding portion 410L is driven.
  • the driver 200 (s1) is provided in the vicinity of the right protrusion 410R in the region in the recess 500.
  • the area where the bypass wiring for connecting the gate bus line GL disposed in the left protruding portion 410L and the gate bus line GL disposed in the right protruding portion 410R in the past is disposed.
  • the area of the frame region necessary for the recess 500 is made smaller than before even if the number of the gate bus lines GL arranged in the left protrusion 410L and the right protrusion 410R is large. be able to.
  • a narrower frame than that of the related art is realized with respect to an atypical display (a display device having a concave display area).
  • FIG. 13 is a diagram for describing a configuration in the first modification of the first embodiment.
  • a U-shaped recess 501 is provided in the present modification.
  • a portion of the display area 400 below the lower end of the recess 501 is referred to as a “rectangular portion”.
  • the main gate driver 200 (m1) is disposed on the left side of the display area 400
  • the main gate driver 200 (m2) is disposed on the right side of the display area 400
  • the left of the right protrusion 410R is disposed on the left side
  • the sub gate driver 200 (s1) is disposed on the left side
  • the sub gate driver 200 (s2) is disposed on the right side of the left protrusion 410L.
  • the manner in which the gate control signal GCTL is given to each gate driver 200 is the same as in the first embodiment.
  • the gate bus lines arranged in the left projecting part 410L and a part of the gate bus lines arranged in the right projecting part 410R are connected by the detour wiring GLr.
  • the bypass wiring GLr is provided in this way for a region where the area of the frame becomes smaller when the bypass wiring GLr is provided.
  • the gate bus lines GL (1L) to GL (2iL) not connected to the bypass wiring GLr are the main gate driver 200 (m1) and the sub gate driver. 200 (s2) and alternately driven one by one.
  • the gate bus lines GL (1R) to GL (2iR) not connected to the bypass wiring GLr are connected to the sub gate driver 200 (s1) and the main gate driver. 200 (m2) and alternately driven one by one.
  • the gate bus lines GL (2i + 1L) to GL (2i + jL) connected to the bypass wiring GLr among the gate bus lines arranged in the left protrusion 410L and the right protrusion 410R are the main gate driver 200 ( m1) and the main gate driver 200 (m2) are alternately driven one by one.
  • the gate bus line connected to the bypass wiring GLr is driven by the main gate driver.
  • FIG. 14 shows the vicinity of the lower end of the recess 501.
  • the width of the bypass wiring GLr is Wg
  • the wiring pitch of the bypass wiring GLr (the sum of the width of the bypass wiring GLr and the distance between two adjacent bypass wirings GLr) is Wg ⁇ 2
  • the number of the bypass wirings GLr is Assuming Nr, the required width Wr of the bypass wiring region is Wg ⁇ 2 ⁇ Nr.
  • the configuration for driving the gate bus line GL is configured by combining the sub-gate driver and the bypass wiring GLr, so that the frame can be narrowed more effectively than in the past. It becomes possible to plan.
  • FIG. 15 is a diagram for describing a configuration in the second modification example of the first embodiment.
  • the shape of the display region 400 in this modification is a concave shape having a concave portion 500 below in a plan view. Therefore, unlike the first embodiment, the upper half of the display area 400 is a rectangular portion.
  • the protruding portion at the lower left in FIG. 15 in the display area 400 is referred to as a “left protruding portion”, and the protruding portion at the lower right in FIG. Part.
  • the left protruding portion is denoted by reference numeral 410L
  • the right protruding portion is denoted by reference numeral 410R.
  • the main gate driver 200 (m1) is disposed on the left side of the display area 400
  • the main gate driver 200 (m2) is disposed on the right side of the display area 400, and on the left side of the right protruding portion 410R.
  • the sub gate driver 200 (s1) is disposed
  • the sub gate driver 200 (s2) is disposed on the right side of the left protruding portion 410L.
  • the main gate driver 200 (m1) is supplied with a gate start pulse signal GSP1, a gate clock signal GCK1, and a gate clock signal GCK3.
  • the main gate driver 200 (m2) is supplied with a gate start pulse signal GSP2, a gate clock signal GCK2, and a gate clock signal GCK4.
  • a gate clock signal GCK1 and a gate clock signal GCK3 are supplied to the sub-gate driver 200 (s1).
  • the sub-gate driver 200 (s2) is supplied with the gate clock signal GCK2 and the gate clock signal GCK4.
  • 2j (j is a natural number) gate bus lines GL (1) to GL (2j) are arranged in the rectangular portion.
  • the scanning signal applied to the gate bus line GL (2j-1) is applied to the sub-gate driver 200 (s1) as the gate start pulse signal ST (see FIG. 4). Further, the scanning signal applied to the gate bus line GL (2j) is applied as the gate start pulse signal ST to the sub-gate driver 200 (s1).
  • the sub-gate driver is supplied with a scanning signal output from the main gate driver to the gate bus line arranged in the rectangular portion as the gate start pulse signal (scanning start signal) ST. . This eliminates the need for a gate start pulse signal wiring to be supplied to the sub-gate driver.
  • 2j gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the main gate driver 200 (m2).
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the sub gate driver 200 (s2).
  • a plurality of gate bus lines are alternately driven one by one by the sub gate driver 200 (s1) and the main gate driver 200 (m2).
  • FIG. 16 is a diagram for describing a configuration in the third modification example of the first embodiment.
  • the display area 400 in this modification is roughly rectangular and has a shape in which two concave portions 500a and 500b are provided above in a plan view.
  • a substantially lower half of the display area 400 is a rectangular portion.
  • the protruding portion located in the upper left portion in FIG. 16 in the display area 400 is referred to as a “left protruding portion”
  • the protruding portion at the upper right in FIG. 16 in the display area 400 is referred to as a “right protruding portion”.
  • the left protrusion is denoted by reference numeral 410L
  • the middle protrusion is denoted by reference numeral 410M
  • the right protrusion is denoted by reference numeral 410R.
  • gate drivers are arranged at six locations. More specifically, the main gate driver 200 (m1) is arranged on the left side of the display area 400, the main gate driver 200 (m2) is arranged on the right side of the display area 400, and the sub gate driver is located on the left side of the right protrusion 410R. 200 (s1) is disposed, the sub-gate driver 200 (s2) is disposed to the right of the left protrusion 410L, the sub-gate driver 200 (s3) is disposed to the left of the middle protrusion 410M, and the right of the middle protrusion 410M A sub gate driver 200 (s4) is arranged on the other side.
  • the main gate driver 200 (m1) and the sub gate driver 200 (s1) realize a pair of scanning signal line driving units, and the main gate driver 200 (m2) and the sub gate driver 200 (s2) provide another pair.
  • the scanning signal line driving unit is realized.
  • the main gate driver 200 (m1), the sub gate driver 200 (s1), and the sub gate driver 200 (s3) are supplied with the gate start pulse signal GSP1, the gate clock signal GCK1, and the gate clock signal GCK3, and the main gate driver 200 ( m2), the sub gate driver 200 (s2), and the sub gate driver 200 (s4) are supplied with the gate start pulse signal GSP2, the gate clock signal GCK2, and the gate clock signal GCK4.
  • the number of gate bus lines GL disposed in the left protrusion 410L, the number of gate bus lines GL disposed in the middle protrusion 410M, and the number of gate bus lines GL disposed in the right protrusion 410R. are equal.
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the sub gate driver 200 (s2).
  • a plurality of gate bus lines are alternately driven one by one by the sub gate driver 200 (s3) and the sub gate driver 200 (s4).
  • a plurality of gate bus lines are alternately driven one by one by the sub gate driver 200 (s1) and the main gate driver 200 (m2).
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the main gate driver 200 (m2).
  • FIG. 17 is a diagram for describing a configuration in the fourth modification example of the first embodiment.
  • the display area 400 in the present modification is roughly rectangular and has a shape in which a hole 510 is provided in the center in plan view.
  • the left part of the hole 510 in the display area 400 is referred to as a “left rectangular part”
  • the right part of the hole 510 in the display area 400 is referred to as a “right rectangular part”. That's it.
  • the upper part of the left rectangular part, the hole 510 and the right rectangular part in the display area 400 is called an “upper rectangular part”, and the left rectangular part, the hole 510 and the right rectangular part in the display area 400 are called.
  • the lower part is called “lower rectangular part”.
  • a wide region is realized by the upper rectangular portion and the lower rectangular portion, and two narrow regions are realized by the left rectangular portion and the right rectangular portion.
  • the main gate driver 200 (m1) is disposed on the left side of the display area 400
  • the main gate driver 200 (m2) is disposed on the right side of the display area 400
  • the left side of the right rectangular portion that is,
  • the sub-gate driver 200 (s1) is disposed in the right portion of the hole 510
  • the sub-gate driver 200 (s2) is disposed on the right of the left rectangular portion (that is, the left region of the hole 510). Is arranged.
  • the main gate driver 200 (m1) is supplied with a gate start pulse signal GSP1, a gate clock signal GCK1, and a gate clock signal GCK3.
  • the main gate driver 200 (m2) is supplied with a gate start pulse signal GSP2, a gate clock signal GCK2, and a gate clock signal GCK4.
  • a gate clock signal GCK1 and a gate clock signal GCK3 are supplied to the sub-gate driver 200 (s1).
  • the sub-gate driver 200 (s2) is supplied with the gate clock signal GCK2 and the gate clock signal GCK4.
  • 2q (q is a natural number) gate bus lines GL (1) to GL (2q) are arranged in the upper rectangular portion.
  • the scanning signal applied to the gate bus line GL (2q-1) is applied to the sub-gate driver 200 (s1) as the gate start pulse signal ST (see FIG. 4).
  • a scanning signal applied to the gate bus line GL (2q) is applied as a gate start pulse signal ST to the sub-gate driver 200 (s2).
  • the sub-gate driver is supplied with a scanning signal output from the main gate driver to the gate bus line provided in the upper rectangular portion as the gate start pulse signal (scanning start signal) ST.
  • the number of gate bus lines GL disposed in the left rectangular portion is equal to the number of gate bus lines GL disposed in the right rectangular portion.
  • 2q gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the main gate driver 200 (m2) in the upper rectangular portion.
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the sub gate driver 200 (s2).
  • a plurality of gate bus lines are alternately driven one by one by the sub gate driver 200 (s1) and the main gate driver 200 (m2).
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the main gate driver 200 (m2).
  • FIG. 18 is a diagram for describing a configuration in the fifth modification example of the first embodiment.
  • the shape of the display region 400 in the present modification is roughly a concave shape having a concave portion 500 in the plan view as in the first embodiment.
  • the upper left and upper right shapes of the display area 400 are arcs.
  • gate drivers are arranged at six locations as shown in FIG. More specifically, the main gate driver 200 (m1) is arranged on the left side of the display area 400, the main gate driver 200 (m2) is arranged on the right side of the display area 400, and the sub gate driver is located on the left side of the right protrusion 410R. 200 (s1) is disposed, the sub-gate driver 200 (s2) is disposed to the right of the left protrusion 410L, the sub-gate driver 200 (s3) is disposed above the left protrusion 410L, and above the right protrusion 410R. A sub gate driver 200 (s4) is arranged.
  • the gate start pulse signal GSP1, the gate clock signal GCK1, and the gate clock signal GCK3 are supplied to the sub gate driver 200 (s1) and the sub gate driver 200 (s3), and the gate bus line GL is supplied to the main gate driver 200 (m1).
  • a gate start pulse signal ST (see FIG. 18)
  • a gate clock signal GCK1 and a gate clock signal GCK3 are supplied, and a sub-gate driver 200 (s2) and a sub-gate driver 200 ( s4) is supplied with a gate start pulse signal GSP2, a gate clock signal GCK2, and a gate clock signal GCK4, and the main gate driver 200 (m2) is synchronized with a scanning signal applied to the gate bus line GL.
  • Another signal is supplied as a gate start pulse signal ST (see Fig. 18), a gate clock signal GCK2 a gate clock signal GCK4 is given.
  • a gate bus line connected to the sub-gate driver 200 (s3) and a gate bus line connected to the sub-gate driver 200 (s2) are disposed in the upper region of the left protruding portion 410L. Further, a gate bus line connected to the main gate driver 200 (m1) and a gate bus line connected to the sub gate driver 200 (s2) are disposed in a lower region of the left protruding portion 410L. .
  • a gate bus line connected to the sub-gate driver 200 (s1) and a gate bus line connected to the sub-gate driver 200 (s4) are disposed in the upper region of the right protrusion 410R. Further, a gate bus line connected to the sub gate driver 200 (s1) and a gate bus line connected to the main gate driver 200 (m2) are disposed in a lower region of the right protruding portion 410R.
  • a plurality of gate bus lines are alternately driven one by one by the sub gate driver 200 (s3) and the sub gate driver 200 (s2). .
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the sub gate driver 200 (s2).
  • a plurality of gate bus lines are alternately driven one by one by the sub gate driver 200 (s1) and the sub gate driver 200 (s4).
  • a plurality of gate bus lines are alternately driven one by one by the sub gate driver 200 (s1) and the main gate driver 200 (m2).
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the main gate driver 200 (m2).
  • FIG. 19 is a diagram for describing a configuration in the sixth modified example of the first embodiment.
  • the display area 400 in this modification is roughly circular, and has a shape in which a concave portion 500 is provided above in a plan view. Note that the lower half of the display area 400 is referred to as a “semicircle”. In the present modification, a wide region is realized by this semicircular portion.
  • the main gate driver 200 (m1) is disposed on the left side of the display area 400
  • the main gate driver 200 (m2) is disposed on the right side of the display area 400, and on the left side of the right protruding portion 410R.
  • the sub gate driver 200 (s1) is disposed
  • the sub gate driver 200 (s2) is disposed on the right side of the left protruding portion 410L.
  • the main gate driver 200 (m1) and the sub gate driver 200 (s1) are supplied with the gate start pulse signal GSP1, the gate clock signal GCK1, and the gate clock signal GCK3, and the main gate driver 200 (m2) and the sub gate driver 200 (s2). ) Is supplied with a gate start pulse signal GSP2, a gate clock signal GCK2, and a gate clock signal GCK4.
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the sub gate driver 200 (s2).
  • a plurality of gate bus lines are alternately driven one by one by the sub gate driver 200 (s1) and the main gate driver 200 (m2).
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the main gate driver 200 (m2).
  • FIG. 20 is a diagram for describing a configuration in the seventh modification example of the first embodiment.
  • the display area 400 in the present modification is roughly rectangular and has a shape in which a V-shaped cutout 520 is provided above in a plan view. Further, the upper left and upper right shapes of the display area 400 are arcs.
  • the protruding portion on the left side of the cut portion 520 in the display area 400 is referred to as a “left protruding portion”, and the protruding portion on the right side of the cut portion 520 in the display area 400 is “ It is called “right protrusion”.
  • the left protruding portion is denoted by reference numeral 410L
  • the right protruding portion is denoted by reference numeral 410R.
  • the substantially lower half of the display area 400 is referred to as a “rectangular portion”.
  • gate drivers are arranged at six locations. More specifically, the main gate driver 200 (m1) is arranged on the left side of the display area 400, the main gate driver 200 (m2) is arranged on the right side of the display area 400, and the right protrusion 410R of the cutout part 520 is arranged.
  • the sub-gate driver 200 (s1) is disposed in the vicinity
  • the sub-gate driver 200 (s2) is disposed in the vicinity of the left protrusion 410L in the cut portion 520
  • the sub-gate driver 200 (s3) is disposed above the left protrusion 410L.
  • the sub gate driver 200 (s4) is disposed above the right protrusion 410R.
  • a gate start pulse signal GSP1, a gate clock signal GCK1, and a gate clock signal GCK3 are supplied to the sub gate driver 200 (s1) and the sub gate driver 200 (s3), and a gate bus line is supplied to the main gate driver 200 (m1).
  • a signal synchronized with the scanning signal given to GL is given as a gate start pulse signal ST (see FIG. 20), as well as a gate clock signal GCK1 and a gate clock signal GCK3, and a sub gate driver 200 (s2) and a sub gate driver 200.
  • the gate start pulse signal GSP2, the gate clock signal GCK2, and the gate clock signal GCK4 are supplied to (s4), and the main gate driver 200 (m2) is synchronized with the scanning signal supplied to the gate bus line GL.
  • addition signal is supplied as a gate start pulse signal ST (see Fig. 20), a gate clock signal GCK2 a gate clock signal GCK4 is given.
  • a gate bus line connected to the main gate driver 200 (m1) and a gate bus line connected to the sub-gate driver 200 (s2) are provided in the lower region of the left protruding portion 410L.
  • a gate bus line connected to the sub-gate driver 200 (s1) and a gate bus line connected to the sub-gate driver 200 (s4) are disposed, and the right protruding portion is provided.
  • a gate bus line connected to the sub gate driver 200 (s1) and a gate bus line connected to the main gate driver 200 (m2) are disposed in a lower region of the portion 410R.
  • a plurality of gate bus lines are alternately driven one by one by the sub gate driver 200 (s3) and the sub gate driver 200 (s2). .
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the sub gate driver 200 (s2).
  • a plurality of gate bus lines are alternately driven one by one by the sub gate driver 200 (s1) and the sub gate driver 200 (s4).
  • a plurality of gate bus lines are alternately driven one by one by the sub gate driver 200 (s1) and the main gate driver 200 (m2).
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the main gate driver 200 (m2).
  • FIG. 21 is a diagram for describing a configuration in the eighth modification example of the first embodiment.
  • the display area 400 in this modification is roughly circular and has a shape in which a V-shaped cutout 520 is provided above in a plan view.
  • the protruding portion on the left side of the cutout portion 520 in the display area 400 is referred to as a “left protruding portion”, and the protrusion on the right side of the cutout portion 520 in the display area 400.
  • the part is called “right protruding part”.
  • the lower half of the display area 400 is referred to as a “semicircle”.
  • the main gate driver 200 (m1) is disposed on the left side of the display area 400
  • the main gate driver 200 (m2) is disposed on the right side of the display area 400
  • the right protruding portion of the cut portion 520 is disposed.
  • the sub gate driver 200 (s1) is disposed in the vicinity of 410R
  • the sub gate driver 200 (s1) is disposed in the vicinity of the left protruding portion 410L in the cut portion 520.
  • the main gate driver 200 (m1) and the sub gate driver 200 (s1) are supplied with the gate start pulse signal GSP1, the gate clock signal GCK1, and the gate clock signal GCK3, and the main gate driver 200 (m2) and the sub gate driver 200 (s2). ) Is supplied with a gate start pulse signal GSP2, a gate clock signal GCK2, and a gate clock signal GCK4.
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the sub gate driver 200 (s2).
  • a plurality of gate bus lines are alternately driven one by one by the sub gate driver 200 (s1) and the main gate driver 200 (m2).
  • a plurality of gate bus lines are alternately driven one by one by the main gate driver 200 (m1) and the main gate driver 200 (m2).
  • Second Embodiment> A second embodiment of the present invention will be described. In the following, differences from the first embodiment will be mainly described, and description of the same points as the first embodiment will be omitted.
  • the staggered driving is adopted as the driving method of the gate bus line GL.
  • “one-side drive” in which all of the plurality of gate bus lines GL arranged in each region is driven by one gate driver 200 is employed. This will be described in detail below.
  • FIG. 22 is a diagram for explaining the arrangement of the gate driver 200 in the present embodiment.
  • the shape of the display area 400 is concave in plan view, as in the first embodiment.
  • gate drivers are arranged at two locations. More specifically, the main gate driver 200 (m) is disposed on the left side of the display area 400, and the sub-gate driver 200 (s) is disposed on the left side of the right protruding portion 410R.
  • the gate driver 200 includes one main gate driver 200 (m) and one sub-gate driver 200 (s). That is, in the present embodiment, a pair of scanning signal line driving units is provided.
  • the main gate driver 200 (m) drives the gate bus lines GL (1L) to GL (2nL), GL (2n + 1) to GL (2m).
  • the sub gate driver 200 (s) drives the gate bus lines GL (1R) to GL (2nR).
  • the left protruding portion 410L and the gate bus line disposed in the rectangular portion are driven by the main gate driver 200 (m) disposed on the left side of the gate bus line, and the right protruding portion 410R. Is driven by a sub-gate driver 200 (s) disposed on the left side of the gate bus line.
  • the gate start pulse signal GSP, the gate clock signal GCK1, and the gate clock signal GCK2 are given to the main gate driver 200 (m) and the sub gate driver 200 (s). .
  • the shift register circuit (see FIG. 4) 210 included in each of the main gate driver 200 (m) and the sub gate driver 200 (s) is supplied with the gate start pulse signal GSP as the gate start pulse signal ST described above, and the gate clock
  • the signal GCK1 is supplied as the above-mentioned first gate clock signal CK1
  • the gate clock signal GCK2 is supplied as the above-mentioned second gate clock signal CK2.
  • a scanning signal is output from each gate driver 200 as shown in FIG. As in the first embodiment, in FIG. 24, a scanning signal given to the gate bus line GL specified (See FIG. 22) is denoted by a symbol G (.
  • active scanning signals are sequentially output from the main gate driver 200 (m), so that the gate bus lines GL (1L) to GL (2nL) are sequentially selected.
  • the active scanning signals are sequentially output from the sub-gate driver 200 (s), so that the gate bus lines GL (1R) to GL (2nR) are sequentially selected.
  • the scanning signal G (zL) and the scanning signal G (zR) are active at the same timing (z is an integer between 1 and 2n).
  • the scanning start timing of the gate bus line GL disposed in the left protruding portion 410L and the scanning start timing of the gate bus line GL disposed in the right protruding portion 410L are the same, and the left protruding portion
  • the scanning end timing of the gate bus line GL disposed at 410L and the scanning end timing of the gate bus line GL disposed at the right protruding portion 410L are the same.
  • an active scanning signal is sent to the main gate driver 200 (m ) In order.
  • the gate bus lines GL (2n + 1) to GL (2m) are sequentially selected.
  • (S) is provided in the vicinity of the right protrusion 410R in the region in the recess 500.
  • the area where the bypass wiring for connecting the gate bus line GL disposed in the left protruding portion 410L and the gate bus line GL disposed in the right protruding portion 410R in the past is disposed.
  • the area of the frame region necessary for the recess 500 is made smaller than before even if the number of the gate bus lines GL arranged in the left protrusion 410L and the right protrusion 410R is large. be able to.
  • a narrower frame than that of the related art is realized with respect to an atypical display (a display device having a concave display area).
  • the number of gate drivers 200 can be reduced as compared with the configuration in which the staggered drive is adopted and the configuration in which both-side drive described later is adopted. For this reason, narrowing of the frame is realized more effectively.
  • FIG. 25 is a diagram for describing a configuration in the first modification example of the second embodiment.
  • the main gate driver 200 (m) is disposed on the right side of the display area 400
  • the sub-gate driver 200 (s) is disposed on the right side of the left protruding portion 410L.
  • the main gate driver 200 (m) and the sub gate driver 200 (s) are supplied with the gate start pulse signal GSP, the gate clock signal GCK1, and the gate clock signal GCK2 as in the second embodiment.
  • a plurality of gate bus lines are sequentially driven one by one by the sub-gate driver 200 (s).
  • a plurality of gate bus lines are sequentially driven one by one by the main gate driver 200 (m).
  • FIG. 26 is a diagram for describing a configuration in a second modification of the second embodiment.
  • the shape of the display area 400 it is a concave shape by planar view similarly to 2nd Embodiment.
  • the sub-gate driver 200 (s) is arranged on the right side of the right protruding portion 410R.
  • the gate start pulse signal GSP, the gate clock signal GCK1, and the gate clock signal GCK2 are supplied to the main gate driver 200 (m) and the sub gate driver 200 (s).
  • a plurality of gate bus lines are sequentially driven one by one by the main gate driver 200 (m) in the left protruding portion 410L and the rectangular portion.
  • a plurality of gate bus lines are sequentially driven one by one by the sub-gate driver 200 (s).
  • FIG. 27 is a diagram for describing a configuration in a third modification of the second embodiment.
  • the main gate driver 200 (m) is disposed on the right side of the display area 400
  • the sub-gate driver 200 (s) is disposed on the left side of the left protruding portion 410L.
  • the main gate driver 200 (m) and the sub gate driver 200 (s) are supplied with the gate start pulse signal GSP, the gate clock signal GCK1, and the gate clock signal GCK2 as in the second embodiment.
  • a plurality of gate bus lines are sequentially driven one by one by the sub-gate driver 200 (s).
  • a plurality of gate bus lines are sequentially driven one by one by the main gate driver 200 (m).
  • staggered driving is adopted in the first embodiment, and single-side driving is adopted in the second embodiment.
  • both sides drive is employed in which each gate bus line GL is driven by both the gate driver 200 arranged on the left side and the gate driver 200 arranged on the right side.
  • double-sided driving for example, it is possible to reduce the rounding and delay of the scanning signal waveform at the center. This will be described in detail below.
  • FIG. 28 is a diagram for explaining the arrangement of the gate driver 200 in the present embodiment.
  • the shape of the display area 400 is concave in plan view, as in the first embodiment.
  • the main gate driver 200 (m1) is disposed on the left side of the display area 400
  • the main gate driver 200 (m2) is disposed on the right side of the display area 400.
  • the sub gate driver 200 (s1) is disposed on the left side of the right protruding portion 410R
  • the sub gate driver 200 (s2) is disposed on the right side of the left protruding portion 410L.
  • the connection relationship between the gate driver and the gate bus line is different from that of the first embodiment.
  • all the gate bus lines GL (1L) to GL (2nL) arranged in the left protruding portion 410L are connected to the main gate driver 200 (m1) and the sub gate driver 200 (s2), and the right protruding portion 410R. All of the gate bus lines GL (1R) to GL (2nR) arranged in (1) are connected to the main gate driver 200 (m2) and the sub-gate driver 200 (s1).
  • the first type scanning signal line driving circuit is realized by the main gate driver
  • the second type scanning signal line driving circuit is realized by the sub-gate driver.
  • the main gate driver 200 (m1) and the sub gate driver 200 (s1) realize a pair of scanning signal line driving units
  • the main gate driver 200 (m2) and the sub gate driver 200 (s2) form another pair.
  • the scanning signal line driving unit is realized. That is, in this embodiment, two pairs of scanning signal line driving units are provided.
  • the main gate driver 200 (m1) drives the gate bus lines GL (1L) to GL (2nL), GL (2n + 1) to GL (2m).
  • the main gate driver 200 (m2) drives the gate bus lines GL (1R) to GL (2nR), GL (2n + 1) to GL (2m).
  • the sub gate driver 200 (s1) drives the gate bus lines GL (1R) to GL (2nR).
  • the sub gate driver 200 (s2) drives the gate bus lines GL (1L) to GL (2 nL).
  • the gate bus line disposed in the left protruding portion 410L is disposed on the right side of the gate bus line and the main gate driver 200 (m1) disposed on the left side of the gate bus line. It is driven by both of the sub-gate drivers 200 (s2).
  • the sub-gate driver 200 (s1) disposed on the left side of the gate bus line and the main disposed on the right side of the gate bus line is driven by both gate drivers 200 (m2).
  • FIG. 23 one gate start pulse signal GSP and two gate clock signals GCK1 and GCK2 as shown in FIG. 23 are used as the gate control signal GCTL.
  • the phases of the gate clock signal GCK1 and the gate clock signal GCK2 are shifted by 180 degrees.
  • the gate start pulse is applied to the main gate driver 200 (m1), the main gate driver 200 (m2), the sub-gate driver 200 (s1), and the sub-gate driver 200 (s2).
  • a signal GSP, a gate clock signal GCK1, and a gate clock signal GCK2 are provided.
  • the shift register circuit (see FIG. 4) 210 included in each gate driver 200 is supplied with the gate start pulse signal GSP as the gate start pulse signal ST, and the gate clock signal GCK1 is the first gate clock signal CK1.
  • the gate clock signal GCK2 is supplied as the second gate clock signal CK2.
  • a scanning signal is output from each gate driver 200 as shown in FIG. As in the first embodiment, in FIG. 29, the scanning signal applied to the gate bus line GL fixed (See FIG. 28) is denoted by the symbol G (.
  • active scanning signals are sequentially output from both the main gate driver 200 (m1) and the sub gate driver 200 (s2), so that the gate bus lines GL (1L) to GL (2nL) are sequentially output. Is selected.
  • active scanning signals are sequentially output from both the main gate driver 200 (m2) and the sub-gate driver 200 (s1), so that the gate bus lines GL (1R) to GL (2nR) are output.
  • the scanning signal G (zL) and the scanning signal G (zR) are active at the same timing (z is an integer between 1 and 2n).
  • the scanning start timing of the gate bus line GL disposed in the left protruding portion 410L and the scanning start timing of the gate bus line GL disposed in the right protruding portion 410L are the same, and the left protruding portion
  • the scanning end timing of the gate bus line GL disposed at 410L and the scanning end timing of the gate bus line GL disposed at the right protruding portion 410L are the same.
  • an active scanning signal is sent to the main gate driver 200 (m1) in the rectangular portion. ) And the main gate driver 200 (m2).
  • the gate bus lines GL (2n + 1) to GL (2m) are sequentially selected.
  • a gate bus that is conventionally disposed in the left protruding portion 410L as in the first embodiment.
  • a sub gate driver is provided in a region where a bypass wiring for connecting the line GL and the gate bus line GL provided in the right protruding portion 410R is provided.
  • the double-sided drive since the double-sided drive is adopted, the following effects can be obtained. First, it is possible to reduce the rounding and delay of the scanning signal waveform at the center of each gate bus line GLn. Further, by reducing the delay, it is possible to shorten the setup time required for timing, and the occurrence of malfunction of the gate driver 200 is suppressed.
  • liquid crystal display device has been described as an example, but the present invention is not limited to this.
  • the present invention can also be applied to a display device other than a liquid crystal display device such as an organic EL (Electro Luminescence) display device.
  • organic EL Electro Luminescence
  • the shape of the display area 400 is not limited to the shape described in the above embodiments (including modifications), and various shapes can be employed.
  • DESCRIPTION OF SYMBOLS 100 ... Display control circuit 200 ... Gate driver 200 (m), 200 (m1), 200 (m2) ... Main gate driver 200 (s), 200 (s1) -200 (s4) ... Sub gate driver 210 ... Shift register circuit 300 ... Source driver 400 ... Display area 410L ... Left protrusion 410R ... Right protrusion 500, 501 ... Recess 510 ... Hole 520 ... Notch SR ... Unit circuit GL ... Gate bus lines CK1, CK2, GCK1 to GCK4 ... Gate clock signal GSP, GSP1, GSP2, ST ... Gate start pulse signal

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

異型ディスプレイ(典型的には、表示領域と表示領域との間に非表示領域が設けられる形状の表示装置)に関し、従来よりも狭額縁化を実現する。 非矩形の表示領域(400)を有する表示装置において、例えば次のようにして、従来迂回配線が配設されていた領域にサブゲートドライバが設けられる。2つの突出部(左突出部(410L)および右突出部(410R))を有する凹型の表示領域(400)を有する表示装置において、左突出部(410L)に配設されているゲートバスラインの一部を駆動するためのサブゲートドライバ(200(s2))が凹部(500)内の領域のうちの左突出部(410L)の近傍に設けられ、また、右突出部(410R)に配設されているゲートバスラインの一部を駆動するためのサブゲートドライバ(200(s1))が凹部(500)内の領域のうちの右突出部(410R)の近傍に設けられる。

Description

表示装置
 本発明は、表示装置に関し、より詳しくは、矩形以外の形状の表示領域(典型的には凹型の表示領域)を有する表示装置に関する。
 一般に、液晶表示装置の表示領域(表示部)には複数本のソースバスライン(映像信号線)と複数本のゲートバスライン(走査信号線)とが配設され、ソースバスラインとゲートバスラインとの交差点の近傍には画素を形成する画素形成部が設けられている。各画素形成部は、対応する交差点を通過するゲートバスラインにゲート端子が接続されるとともに当該交差点を通過するソースバスラインにソース端子が接続されたスイッチング素子である薄膜トランジスタ(TFT)や、画素電圧値を保持するための画素容量などを含んでいる。液晶表示装置には、また、ゲートバスラインを駆動するためのゲートドライバ(走査信号線駆動回路)と、ソースバスラインを駆動するためのソースドライバ(映像信号線駆動回路)とが設けられている。
 従来の一般的な液晶表示装置は、矩形の表示領域を有していた。ところが、近年、時計用途の液晶表示装置や車載用途の液晶表示装置など、矩形以外の形状の表示領域を備えた液晶表示装置の開発が進められている。このような表示装置は「異型ディスプレイ」と呼ばれている。
 時計用途の表示装置に関し、表示領域の内側に非表示領域を有するものがある。このような表示装置に関する発明が、例えば日本の特開2008-257191号公報に開示されている。日本の特開2008-257191号公報に開示された表示装置では、非表示領域の左方の表示領域に配設されているゲートバスラインと非表示領域の右方の表示領域に配設されているゲートバスラインとが1つのゲートドライバで駆動されるよう、非表示領域の一部の領域に迂回配線が設けられている。
 また、本件発明に関連して、以下の先行技術文献も知られている。日本の特開2008-292995号公報には、非矩形の表示領域の外周に沿って回路ユニット(ゲートドライバおよびソースドライバの少なくとも一方)が配置された構成が開示されている。日本の特開2002-014366号公報の図16~図18には、異型ディスプレイに関し、ゲートドライバの配置例が開示されている。なお、迂回配線を用いた構成については、日本の特開2010-054980号公報にも開示されている。
日本の特開2008-257191号公報 日本の特開2008-292995号公報 日本の特開2002-014366号公報 日本の特開2010-054980号公報
 ところで、時計用途の表示装置以外の表示装置に関しても、ゲートバスラインの延びる方向に着目したときに表示領域と表示領域との間に非表示領域が設けられるような形状が考えられている。例えば、図30に示すように平面視で凹型の表示領域を有する表示装置や図31に示すように平面視でV字型の切り込み部が設けられた形状の表示領域を有する表示装置が考えられている。
 ここで、凹型の表示領域を有する表示装置に関し、ゲートバスラインを駆動するための構成について考える。なお、表示領域の左右両側から複数本のゲートバスラインを1本ずつ交互に駆動するものとする。この場合、例えば、図32に示すように、表示領域900の左方からゲートバスラインを駆動するゲートドライバ910と表示領域900の右方からゲートバスラインを駆動するゲートドライバ920とが設けられる。また、表示領域900のうち図32で左上方にある突き出し部分に配設されるゲートバスラインと表示領域900のうち図32で右上方にある突き出し部分に配設されるゲートバスラインとが接続される必要があるところ、接続のために図32に示すような迂回配線を用いることが考えられる。
 上述のような迂回配線を用いる場合、迂回配線を配設するための額縁が凹部940に設けられることとなる。図32では、迂回配線のために必要となる額縁領域を符号930の細点線で表している。そのような額縁領域930の面積は、迂回配線の本数が多くなるにつれて増大する。このため、迂回配線の本数によっては、額縁領域の面積増大に起因して所望のデザインが実現されないことがある。
 そこで本発明は、異型ディスプレイ(典型的には、表示領域と表示領域との間に非表示領域が設けられる形状の表示装置)に関し、従来よりも狭額縁化を実現することを目的とする。
 本発明の第1の局面は、走査信号線が配設された非矩形の表示領域を有する表示装置であって、
 比較的多数の走査信号線を駆動する第1タイプの走査信号線駆動回路と比較的少数の走査信号線を駆動する第2タイプの走査信号線駆動回路とで構成される少なくとも1対の走査信号線駆動部を備え、
 対になっている前記第1タイプの走査信号線駆動回路と前記第2タイプの走査信号線駆動回路とに関し、
  前記第2タイプの走査信号線駆動回路は、前記第1タイプの走査信号線駆動回路によって駆動される走査信号線の一部と対応する走査信号線であって前記第1タイプの走査信号線駆動回路によって駆動される走査信号線とは接続されていない走査信号線を駆動し、
  前記第1タイプの走査信号線駆動回路と前記第2タイプの走査信号線駆動回路とは、同じタイミング制御信号に基づいて、対応する走査信号線を同じタイミングで駆動することを特徴とする。
 本発明の第2の局面は、本発明の第1の局面において、
 前記表示領域は、
  当該表示領域の一端から他端まで延びる走査信号線が配設される領域である幅広領域と、
  当該表示領域の一端-他端間の一部の長さに相当する走査信号線が配設される2つの幅狭領域と
を含み、
 対になっている前記第1タイプの走査信号線駆動回路と前記第2タイプの走査信号線駆動回路とに関し、
  前記第1タイプの走査信号線駆動回路は、前記幅広領域に配設されている走査信号線と前記2つの幅狭領域のうちの一方に配設されている走査信号線とを駆動し、
  前記第2タイプの走査信号線駆動回路は、前記2つの幅狭領域のうちの他方に配設されている走査信号線を駆動することを特徴とする。
 本発明の第3の局面は、本発明の第2の局面において、
 前記第2タイプの走査信号線駆動回路は、前記2つの幅狭領域の間の非表示領域に設けられ、
 前記走査信号線が延びる方向についての前記第2タイプの走査信号線駆動回路の幅は、前記2つの幅狭領域に配設されている走査信号線を互いに接続する迂回配線を仮に前記非表示領域に配設した場合に必要となる迂回配線領域の幅よりも小さいことを特徴とする。
 本発明の第4の局面は、本発明の第3の局面において、
 前記迂回配線領域の幅は、下記の式で求められることを特徴とする。
Wr=Wg×2×Nr
ここで、Wrは前記迂回配線領域の幅を表し、Wgは1本の迂回配線の幅を表し、Nrは仮に前記迂回配線を配設した場合の当該迂回配線の本数を表す。
 本発明の第5の局面は、本発明の第2の局面において、
 前記2つの幅狭領域に配設されている走査信号線の一部を互いに接続する迂回配線が、当該2つの幅狭領域の間の非表示領域に配設され、
 前記迂回配線に接続されている走査信号線は、前記第1タイプの走査信号線駆動回路によって駆動されることを特徴とする。
 本発明の第6の局面は、本発明の第5の局面において、
 前記迂回配線が配設されている領域である迂回配線領域の幅は、前記走査信号線が延びる方向についての前記第2タイプの走査信号線駆動回路の幅よりも小さいことを特徴とする。
 本発明の第7の局面は、本発明の第6の局面において、
 前記迂回配線領域の幅は、下記の式で求められることを特徴とする。
Wr=Wg×2×Nr
ここで、Wrは前記迂回配線領域の幅を表し、Wgは1本の迂回配線の幅を表し、Nrは前記迂回配線領域に配設されている迂回配線の本数を表す。
 本発明の第8の局面は、本発明の第2の局面において、
 対になっている前記第1タイプの走査信号線駆動回路と前記第2タイプの走査信号線駆動回路とには、同じ信号配線を用いて前記タイミング制御信号が与えられることを特徴とする。
 本発明の第9の局面は、本発明の第2の局面において、
 対になっている前記第1タイプの走査信号線駆動回路と前記第2タイプの走査信号線駆動回路とには、前記2つの幅狭領域の間の非表示領域を通過しない異なる信号配線を用いて前記タイミング制御信号が与えられることを特徴とする。
 本発明の第10の局面は、本発明の第2の局面において、
 前記幅広領域には、前記2つの幅狭領域に配設されている走査信号線よりも走査順序の早い走査信号線が配設され、
 前記第2タイプの走査信号線駆動回路には、走査開始信号として、前記第1タイプの走査信号線駆動回路が前記幅広領域に配設されている走査信号線に出力する走査信号が与えられることを特徴とする。
 本発明の第11の局面は、本発明の第2の局面において、
 前記表示装置は、2対の走査信号線駆動部を備え、
 前記幅広領域に配設されている走査信号線については、前記2対の走査信号線駆動部のうちの一方に含まれる第1タイプの走査信号線駆動回路と前記2対の走査信号線駆動部のうちの他方に含まれる第1タイプの走査信号線駆動回路とによって1本ずつ交互に駆動され、
 前記2つの幅狭領域のうちの一方に配設されている走査信号線については、前記2対の走査信号線駆動部のうちの一方に含まれる第1タイプの走査信号線駆動回路と前記2対の走査信号線駆動部のうちの他方に含まれる第2タイプの走査信号線駆動回路とによって1本ずつ交互に駆動され、
 前記2つの幅狭領域のうちの他方に配設されている走査信号線については、前記2対の走査信号線駆動部のうちの一方に含まれる第2タイプの走査信号線駆動回路と前記2対の走査信号線駆動部のうちの他方に含まれる第1タイプの走査信号線駆動回路とによって1本ずつ交互に駆動されることを特徴とする。
 本発明の第12の局面は、本発明の第2の局面において、
 前記表示装置は、1対の走査信号線駆動部を備え、
 前記幅広領域に配設されている走査信号線および前記2つの幅狭領域のうちの一方に配設されている走査信号線については、前記第1タイプの走査信号線駆動回路によって1本ずつ順次に駆動され、
 前記2つの幅狭領域のうちの他方に配設されている走査信号線については、前記第2タイプの走査信号線駆動回路によって1本ずつ順次に駆動されること特徴とする。
 本発明の第13の局面は、本発明の第2の局面において、
 前記表示装置は、2対の走査信号線駆動部を備え、
 前記幅広領域に配設されている走査信号線については、前記2対の走査信号線駆動部のうちの一方に含まれる第1タイプの走査信号線駆動回路および前記2対の走査信号線駆動部のうちの他方に含まれる第1タイプの走査信号線駆動回路の双方によって1本ずつ順次に駆動され、
 前記2つの幅狭領域のうちの一方に配設されている走査信号線については、前記2対の走査信号線駆動部のうちの一方に含まれる第1タイプの走査信号線駆動回路および前記2対の走査信号線駆動部のうちの他方に含まれる第2タイプの走査信号線駆動回路の双方によって1本ずつ順次に駆動され、
 前記2つの幅狭領域のうちの他方に配設されている走査信号線については、前記2対の走査信号線駆動部のうちの一方に含まれる第2タイプの走査信号線駆動回路および前記2対の走査信号線駆動部のうちの他方に含まれる第1タイプの走査信号線駆動回路の双方によって1本ずつ順次に駆動されることを特徴とする。
 本発明の第14の局面は、本発明の第1の局面において、
 前記第1タイプの走査信号線駆動回路および前記第2タイプの走査信号線駆動回路は、前記走査信号線の駆動に供するトランジスタを含み、
 各走査信号線駆動回路において、駆動対象の走査信号線の配線負荷に応じて前記トランジスタのサイズが異なることを特徴とする。
 本発明の第1の局面によれば、非矩形の表示領域を有する表示装置において、従来迂回配線を設けることによって駆動していた走査信号線を第2タイプの走査信号線駆動回路によって駆動するという構成を採用することができる。ここで、各領域の走査信号線の本数を考慮しつつ第2タイプの走査信号線駆動回路を設けることにより、従来よりも額縁領域を小さくすることが可能となる。
 本発明の第2の局面によれば、2つの幅狭領域に配設されている走査信号線の本数が多くても、2つの幅狭領域の間の非表示領域(従来において迂回配線が配設されていた領域)に必要な額縁領域の面積を従来よりも小さくすることができる。このように、幅広領域と2つの幅狭領域とを含む表示領域を有する表示装置において、従来よりも狭額縁化が実現される。
 本発明の第3の局面によれば、迂回配線を設ける構成と比較して確実に額縁領域の面積を小さくすることができる。
 本発明の第4の局面によれば、本発明の第3の局面と同様の効果が得られる。
 本発明の第5の局面によれば、第2タイプの走査信号線駆動回路と迂回配線とを好適に組み合わせることにより、より効果的に狭額縁化を図ることが可能となる。
 本発明の第6の局面によれば、2つの幅狭領域の間の非表示領域に第2タイプの走査信号線駆動回路のみを設ける構成と比較して確実に額縁領域の面積を小さくすることができる。
 本発明の第7の局面によれば、本発明の第6の局面と同様の効果が得られる。
 本発明の第8の局面によれば、表示領域の周辺領域において、走査信号線駆動回路用の面積を小さくすることができる。これにより、表示領域の周辺領域の狭額縁化が可能となる。
 本発明の第9の局面によれば、2つの幅狭領域の間の非表示領域にはタイミング制御信号用の配線が設けられない。このため、従来の迂回配線領域において効果的に狭額縁化が実現される。
 本発明の第10の局面によれば、第2タイプの走査信号線駆動回路に与える走査開始信号用の配線が不要となるので、より効果的に狭額縁化が実現される。
 本発明の第11の局面によれば、複数本の走査信号線に対してそれらの一端および他端から1本ずつ交互に走査信号が与えられるので、走査信号の波形なまりの偏りが抑制される。
 本発明の第12の局面によれば、千鳥駆動が採用されている構成や両側駆動が採用されている構成に比べて走査信号線駆動回路の数を少なくすることができる。このため、より効果的に狭額縁化が実現される。
 本発明の第13の局面によれば、各走査信号線には、その一端および他端の双方から走査信号が与えられる。このため、各走査信号線の中央部での走査信号の波形なまりが抑制される。
 本発明の第14の局面によれば、各走査信号線駆動回路において、駆動対象の走査信号線の配線負荷に応じたサイズのトランジスタが設けられる。このため、配線負荷と駆動能力との整合性を取ることができる。その結果、消費電力が最適化されるという効果や配線負荷の違いに起因する走査信号波形の違いによって生じる表示の不均一さが緩和されるという効果が得られる。
本発明の第1の実施形態に係る液晶表示装置におけるゲートドライバの配置について説明するための図である。 上記第1の実施形態に係る液晶表示装置の機能構成を示す機能ブロック図である。 上記第1の実施形態において、1つの画素形成部の構成を示す回路図である。 上記第1の実施形態において、ゲートドライバを形成するシフトレジスタ回路の概略構成を示すブロック図である。 上記第1の実施形態において、シフトレジスタ回路を構成する単位回路の一構成例を示す回路図である。 上記第1の実施形態において、シフトレジスタ回路の動作を説明するための信号波形図である。 上記第1の実施形態において、シフトレジスタ回路から出力される走査信号の波形図である。 上記第1の実施形態に関し、ゲートドライバ領域と従来の迂回配線領域との関係について説明するための図である。 上記第1の実施形態で用いられるゲート制御信号の波形図である。 上記第1の実施形態において、駆動方法について説明するための信号波形図である。 上記第1の実施形態において、ゲート制御信号用の配線についての第1の構成を示す図である。 上記第1の実施形態において、ゲート制御信号用の配線についての第2の構成を示す図である。 上記第1の実施形態の第1の変形例における構成について説明するための図である。 上記第1の実施形態の第1の変形例において、迂回配線を用いて駆動するゲートバスラインの本数の定め方について説明するための図である。 上記第1の実施形態の第2の変形例における構成について説明するための図である。 上記第1の実施形態の第3の変形例における構成について説明するための図である。 上記第1の実施形態の第4の変形例における構成について説明するための図である。 上記第1の実施形態の第5の変形例における構成について説明するための図である。 上記第1の実施形態の第6の変形例における構成について説明するための図である。 上記第1の実施形態の第7の変形例における構成について説明するための図である。 上記第1の実施形態の第8の変形例における構成について説明するための図である。 本発明の第2の実施形態に係る液晶表示装置におけるゲートドライバの配置について説明するための図である。 上記第2の実施形態で用いられるゲート制御信号の波形図である。 上記第2の実施形態において、駆動方法について説明するための信号波形図である。 上記第2の実施形態の第1の変形例における構成について説明するための図である。 上記第2の実施形態の第2の変形例における構成について説明するための図である。 上記第2の実施形態の第3の変形例における構成について説明するための図である。 本発明の第3の実施形態に係る液晶表示装置におけるゲートドライバの配置について説明するための図である。 上記第3の実施形態において、駆動方法について説明するための信号波形図である。 従来技術に関し、平面視で凹型の表示領域を有する表示装置について説明するための図である。 従来技術に関し、平面視でV字型の切り込み部が設けられた形状の表示領域を有する表示装置について説明するための図である。 凹型の表示領域を有する従来の表示装置に関し、ゲートバスラインを駆動するための構成について説明するための図である。
 以下、添付図面を参照しつつ本発明の実施形態について説明する。
<1.第1の実施形態>
<1.1 全体構成および動作概要>
 図2は、本発明の第1の実施形態に係る液晶表示装置の機能構成を示す機能ブロック図である。図2に示すように、この液晶表示装置は、機能的には、表示制御回路100とゲートドライバ(走査信号線駆動回路)200とソースドライバ(映像信号線駆動回路)300と表示領域(表示部)400とを備えている。ゲートドライバ200には、シフトレジスタ回路210が含まれている。なお、図2は、機能ブロック図であり、各構成要素の実際の形状や実際の位置を表しているのではない。また、ゲートドライバ200は複数の位置に配置される。
 表示領域400には、複数本のソースバスライン(映像信号線)SLと複数本のゲートバスライン(走査信号線)GLとが配設されている。表示領域400内において、ソースバスラインSLとゲートバスラインGLとの交差点には、画素を形成する画素形成部が設けられている。図3は、1つの画素形成部4の構成を示す回路図である。画素形成部4には、対応する交差点を通過するゲートバスラインGLにゲート端子が接続されると共に当該交差点を通過するソースバスラインSLにソース端子が接続されたスイッチング素子であるTFT(薄膜トランジスタ)40と、そのTFT40のドレイン端子に接続された画素電極41と、表示領域400内に形成されている複数個の画素形成部4に共通的に設けられた共通電極44および補助容量電極45と、画素電極41と共通電極44とによって形成される液晶容量42と、画素電極41と補助容量電極45とによって形成される補助容量43とが含まれている。液晶容量42と補助容量43とによって画素容量46が構成されている。なお、画素形成部4の構成は図3に示す構成には限定されず、例えば、補助容量43および補助容量電極45が設けられていない構成を採用することもできる。
 以下、図2に示す構成要素の動作について説明する。表示制御回路100は、外部から送られる画像信号DATおよび水平同期信号や垂直同期信号などのタイミング信号群TGを受け取り、デジタル映像信号DVと、ゲートドライバ200の動作を制御するためのゲート制御信号GCTLと、ソースドライバ300の動作を制御するためのソース制御信号SCTLとを出力する。典型的には、ゲート制御信号GCTLには、ゲートスタートパルス信号,ゲートクロック信号などが含まれている。また、典型的には、ソース制御信号SCTLには、ソーススタートパルス信号,ソースクロック信号,ラッチストローブ信号などが含まれている。
 ゲートドライバ200は、表示制御回路100から出力されるゲート制御信号GCTLに基づいて、アクティブな走査信号の各ゲートバスラインGLへの印加を1垂直走査期間を周期として繰り返す。なお、このゲートドライバ200についての詳しい説明は後述する。
 ソースドライバ300は、表示制御回路100から出力されるデジタル映像信号DVおよびソース制御信号SCTLを受け取り、各ソースバスラインSLに駆動用映像信号を印加する。このとき、ソースドライバ300では、ソースクロック信号のパルスが発生するタイミングで、各ソースバスラインSLに印加すべき電圧を示すデジタル映像信号DVが順次に保持される。そして、ラッチストローブ信号のパルスが発生するタイミングで、上記保持されたデジタル映像信号DVがアナログ電圧に変換される。その変換されたアナログ電圧は、駆動用映像信号として全てのソースバスラインSLに一斉に印加される。
 以上のようにして、ゲートバスラインGLに走査信号が印加され、ソースバスラインSLに駆動用映像信号が印加されることにより、外部から送られた画像信号DATに基づく画像が表示領域400に表示される。
 ところで、表示領域400内のTFT40としては、例えば酸化物TFT(酸化物半導体をチャネル層に用いた薄膜トランジスタ)を採用することができる。より具体的には、インジウム(In),ガリウム(Ga),亜鉛(Zn),および酸素(O)を主成分とする酸化物半導体であるIn-Ga-Zn-O(酸化インジウムガリウム亜鉛)によりチャネル層が形成されたTFT(以下、「In-Ga-Zn-O-TFT」という。)をTFT40として採用することができる。このようなIn-Ga-Zn-O-TFTを採用することにより、高精細化や低消費電力化などの効果が得られる。また、In-Ga-Zn-O(酸化インジウムガリウム亜鉛)以外の酸化物半導体をチャネル層に用いたトランジスタを採用することもできる。例えば、インジウム,ガリウム,亜鉛,銅(Cu),シリコン(Si),錫(Sn),アルミニウム(Al),カルシウム(Ca),ゲルマニウム(Ge),および鉛(Pb)のうち少なくとも1つを含む酸化物半導体をチャネル層に用いたトランジスタを採用した場合にも同様の効果が得られる。なお、酸化物TFT以外のTFTの使用を排除するものではない。
<1.2 ゲートドライバ>
 次に、ゲートドライバ200について詳しく説明する。
<1.2.1 ゲートドライバの構成および動作>
 各実施形態において、液晶表示装置には複数のゲートドライバ200が設けられる。そこで、まず、全ての実施形態の全てのゲートドライバに共通する構成および動作について説明する。但し、以下に説明する構成および動作は一例であって、本発明はこれに限定されない。
<1.2.1.1 シフトレジスタ回路の構成>
 図4は、ゲートドライバ200を形成するシフトレジスタ回路210の概略構成を示すブロック図である。シフトレジスタ回路210は、k個(kは自然数)の単位回路SR1~SRkによって構成されている。それらk個の単位回路SR1~SRkは互いに直列に接続されている。なお、k個の単位回路SR1~SRkを互いに区別する必要がない場合には、単位回路には符号SRを付す。
 図4に示すように、各単位回路SRには、第1クロックCKAを受け取るための入力端子と、第2クロックCKBを受け取るための入力端子と、初期化信号INITを受け取るための入力端子と、セット信号Sを受け取るための入力端子と、出力信号OUTを出力するための出力端子とが設けられている。各単位回路SRには、ローレベルの電源電圧VSS用の入力端子およびハイレベルの電源電圧VDD用の入力端子も設けられているが、それらの入力端子は図4では省略している。なお、以下においては、ローレベルの電源電圧VSSに基づいて与えられる電位の大きさのことを便宜上「VSS電位」という。シフトレジスタ回路210には、ゲート制御信号GCTLとして、ゲートスタートパルス信号ST,2相のゲートクロック信号(第1のゲートクロック信号CK1および第2のゲートクロック信号CK2),および初期化信号INITが与えられる。
 シフトレジスタ回路210の各段(各単位回路SR)の入力端子に与えられる信号は次のようになっている(図4参照)。奇数段目については、第1のゲートクロック信号CK1が第1クロックCKAとして与えられ、第2のゲートクロック信号CK2が第2クロックCKBとして与えられる。偶数段目については、第2のゲートクロック信号CK2が第1クロックCKAとして与えられ、第1のゲートクロック信号CK1が第2クロックCKBとして与えられる。なお、第1のゲートクロック信号CK1と第2のゲートクロック信号CK2とは位相が180度ずれている。また、任意の段について、前段から出力される出力信号OUTがセット信号Sとして与えられる。但し、1段目の単位回路SR1については、ゲートスタートパルス信号STがセット信号Sとして与えられる。初期化信号INITについては、全ての段に共通的に与えられる。
 シフトレジスタ回路210の各段(各単位回路SR)の出力端子からは出力信号OUTが出力される。任意の段(ここではz段目とする)から出力される出力信号OUTは、このシフトレジスタ回路210に接続されているk本のゲートバスラインのうちのz本目のゲートバスラインに走査信号G(z)として与えられるほか、セット信号Sとして(z+1)段目の単位回路SRz+1に与えられる。
 以上のような構成において、シフトレジスタ回路210の1段目の単位回路SR1にセット信号Sとしてのゲートスタートパルス信号STのパルスが与えられると、2相のゲートクロック信号のクロック動作に基づいて、各単位回路SRから出力される出力信号OUTに含まれるシフトパルスが1段目の単位回路SR1からk段目の単位回路SRkへと順次に転送される。そして、このシフトパルスの転送に応じて、各単位回路SRから出力される出力信号OUTが順次にハイレベルとなる。これにより、所定期間ずつ順次にハイレベル(アクティブ)となる走査信号G(1)~G(k)が、このシフトレジスタ回路210に接続されているk本のゲートバスラインに与えられる。
<1.2.1.2 単位回路の構成>
 図5は、シフトレジスタ回路210を構成する単位回路SRの一構成例を示す回路図である。図5に示すように、この単位回路SRは、10個の薄膜トランジスタT1~T10と1個のキャパシタC1と1個の抵抗器R1とを備えている。また、この単位回路SRは、ローレベルの電源電圧VSS用の入力端子およびハイレベルの電源電圧VDD用の入力端子のほか、4個の入力端子21~24と1個の出力端子29とを有している。ここで、セット信号Sを受け取る入力端子には符号21を付し、第1クロックCKAを受け取る入力端子には符号22を付し、第2クロックCKBを受け取る入力端子には符号23を付し、初期化信号INITを受け取る入力端子には符号24を付している。なお、薄膜トランジスタT3のゲート端子および薄膜トランジスタT5のゲート端子には、ともにセット信号Sが与えられるが、図5では、便宜上、セット信号S用の入力端子21を別々に図示している。同様に、薄膜トランジスタT7のゲート端子,ドレイン端子および薄膜トランジスタT9のゲート端子には、ともに初期化信号INITが与えられるが、図5では、便宜上、初期化信号INIT用の入力端子24を別々に図示している。
 次に、この単位回路SR内における構成要素間の接続関係について説明する。薄膜トランジスタT1のゲート端子,薄膜トランジスタT10のソース端子,およびキャパシタC1の一端は互いに接続されている。なお、これらが互いに接続されている領域(配線)のことを便宜上「第1ノード」という。第1ノードには符号n1を付す。薄膜トランジスタT2のゲート端子,薄膜トランジスタT4のゲート端子,薄膜トランジスタT5のドレイン端子,薄膜トランジスタT7のソース端子,薄膜トランジスタT8のドレイン端子,および抵抗器R1の一端は互いに接続されている。なお、これらが互いに接続されている領域(配線)のことを便宜上「第2ノード」という。第2ノードには符号n2を付す。
 薄膜トランジスタT1については、ゲート端子は第1ノードn1に接続され、ドレイン端子は入力端子22に接続され、ソース端子は出力端子29に接続されている。薄膜トランジスタT2については、ゲート端子は第2ノードn2に接続され、ドレイン端子は出力端子29に接続され、ソース端子はローレベルの電源電圧VSS用の入力端子に接続されている。薄膜トランジスタT3については、ゲート端子は入力端子21に接続され、ドレイン端子はハイレベルの電源電圧VDD用の入力端子に接続され、ソース端子は薄膜トランジスタT4のドレイン端子および薄膜トランジスタT10のドレイン端子に接続されている。薄膜トランジスタT4については、ゲート端子は第2ノードn2に接続され、ドレイン端子は薄膜トランジスタT3のソース端子および薄膜トランジスタT10のドレイン端子に接続され、ソース端子はローレベルの電源電圧VSS用の入力端子に接続されている。薄膜トランジスタT5については、ゲート端子は入力端子21に接続され、ドレイン端子は第2ノードn2に接続され、ソース端子はローレベルの電源電圧VSS用の入力端子に接続されている。
 薄膜トランジスタT6については、ゲート端子は入力端子23に接続され、ドレイン端子はハイレベルの電源電圧VDD用の入力端子に接続され、ソース端子は抵抗器R1の他端に接続されている。薄膜トランジスタT7については、ゲート端子およびドレイン端子は入力端子24に接続され、ソース端子は第2ノードn2に接続されている。薄膜トランジスタT8については、ゲート端子は出力端子29に接続され、ドレイン端子は第2ノードn2に接続され、ソース端子はローレベルの電源電圧VSS用の入力端子に接続されている。薄膜トランジスタT9については、ゲート端子は入力端子24に接続され、ドレイン端子は出力端子29に接続され、ソース端子はローレベルの電源電圧VSS用の入力端子に接続されている。薄膜トランジスタT10については、ゲート端子はハイレベルの電源電圧VDD用の入力端子に接続され、ドレイン端子は薄膜トランジスタT3のソース端子および薄膜トランジスタT4のドレイン端子に接続され、ソース端子は第1ノードn1に接続されている。
 キャパシタC1については、一端は薄膜トランジスタT1のゲート端子に接続され、他端は薄膜トランジスタT1のソース端子に接続されている。抵抗器R1については、一端は第2ノードn2に接続され、他端は薄膜トランジスタT6のソース端子に接続されている。
<1.2.1.3 シフトレジスタ回路の動作>
 次に、図4~図6を参照しつつ、シフトレジスタ回路210の動作について説明する。図6は、シフトレジスタ回路210の動作を説明するための信号波形図である。なお、ここでは全ての実施形態の全てのゲートドライバに共通する動作を説明するので、図6では、2相のゲートクロック信号(第1のゲートクロック信号CK1および第2のゲートクロック信号CK2)のパルス幅やパルス発生間隔が実際の長さに相当する長さで表されているわけではない。
 図6では、ゲートスタートパルス信号STのパルスが出力されるべき期間を符号t01で表し、シフトレジスタ回路210に接続されているk本のゲートバスラインのうちのp本目(pは1以上k以下の整数)のゲートバスラインが選択状態とされるべき期間を符号tp1で表している。例えば、2本目のゲートバスラインが選択状態とされるべき期間を符号t21で表している。また、図6に関し、例えば「n2(SR2)」は「2段目の単位回路SR2の第2ノードn2」を意味している。
 期間t01以前の期間には、全ての単位回路SRにおいて、第1ノードn1の電位はローレベルとなっており、第2ノードn2の電位はハイレベルとなっており、出力信号OUTはローレベルとなっている。
 まず、1段目の単位回路SR1に着目する。期間t01には、ゲートスタートパルス信号STのパルスが出力される。ゲートスタートパルス信号STは1段目の単位回路SR1にセット信号Sとして与えられるので、期間t01には薄膜トランジスタT3および薄膜トランジスタT5がオン状態となる。薄膜トランジスタT5がオン状態となることによって、第2ノードn2の電位がローレベルとなる。これにより、薄膜トランジスタT2および薄膜トランジスタT4がオフ状態となる。また、このとき、薄膜トランジスタT10はオン状態となっており、薄膜トランジスタT3がオン状態となることに起因して第1ノードn1がプリチャージされる。このプリチャージによって、第1ノードn1の電位は、ほぼ“VDD-Vth”となる。なお、Vthは薄膜トランジスタT3の閾値電圧である。また、上述したように薄膜トランジスタT4はオフ状態となっているので、第1ノードn1の電位が低下することはない。
 期間t11には、セット信号S(ゲートスタートパルス信号ST)はローレベルとなっている。このため、薄膜トランジスタT3はオフ状態となっている。また、期間t11には、第2のゲートクロック信号CK2はローレベルとなっている。第2のゲートクロック信号CK2は1段目の単位回路SR1に第2クロックCKBとして与えられるので、薄膜トランジスタT6はオフ状態となっている。従って、第2ノードn2はローレベルで維持され、薄膜トランジスタT4はオフ状態となっている。以上より、期間t11には、第1ノードn1はフローティング状態となっている。
 また、期間t11には、第1のゲートクロック信号CK1がローレベルからハイレベルに変化する。第1のゲートクロック信号CK1は1段目の単位回路SR1に第1クロックCKAとして与えられるので、期間t11には入力端子22の電位が上昇する。上述したように第1ノードn1はフローティング状態となっているので、入力端子22の電位の上昇によって第1ノードn1がブートストラップされる(第1ノードn1がブースト状態となる)。詳しくは、第1ノードn1の電位は、ほぼ“VDD×2-Vth”となる。これにより、薄膜トランジスタT1のゲート端子には大きな電圧が印加され、いわゆる閾値電圧落ち(ドレイン電位と比べて閾値電圧分だけ低い電位にまでしかソース電位が上昇しないこと)を生ずることなく、出力信号OUTの電位(出力端子29の電位)が第1のゲートクロック信号CK1のハイレベルの電位にまで上昇する。このようにして、1段目の単位回路SR1の出力端子29に接続されているゲートバスラインが選択状態となる。
 さらに、期間t11には、上述のようにして出力信号OUTがハイレベルとなることによって、薄膜トランジスタT8がオン状態となる。これにより、第2ノードn2の電位が確実にVSS電位へと引き込まれる。従って、期間t11には、薄膜トランジスタT2および薄膜トランジスタT4は確実にオフ状態で維持される。このため、期間t11に出力信号OUTの電位および第1ノードn1の電位が低下することはない。
 ところで、仮に単位回路SR内に薄膜トランジスタT10が設けられていなければ、期間t11には、入力端子22の電位の上昇に基づくブートストラップによって、薄膜トランジスタT3のソース電位や薄膜トランジスタT4のドレイン電位がきわめて高い電位(ほぼ“VDD×2-Vth”)となる。このため、薄膜トランジスタT3や薄膜トランジスタT4に耐圧電圧を超える電圧が印加されるおそれがある。すなわち、薄膜トランジスタT3や薄膜トランジスタT4が破壊されるおそれがある。この点、図5に示す構成によれば、単位回路SR内に薄膜トランジスタT10が設けられているので、期間t11において、第1ノードn1の電位が“VDD×2-Vth”まで上昇しても、薄膜トランジスタT3のソース電位および薄膜トランジスタT4のドレイン電位は“VDD-Vth”以下で維持される。これにより、薄膜トランジスタT3,T4の破壊が防止される。
 期間t12には、第1のゲートクロック信号CK1がハイレベルからローレベルに変化する。これにより、入力端子22の電位の低下とともに出力信号OUTの電位がローレベルとなる。また、第1ノードn1の電位が低下する。
 期間21には、第2のゲートクロック信号CK2がローレベルからハイレベルに変化する。これにより、薄膜トランジスタT6がオン状態となる。その結果、抵抗器R1を介して第2ノードn2の電位がローレベルからハイレベルへと上昇するので、薄膜トランジスタT2および薄膜トランジスタT4がオン状態となる。これにより、出力信号OUTの電位および第1ノードn1の電位はVSS電位へと引き込まれる。
 期間t22以降には、1段目の単位回路SR1では、第2のゲートクロック信号CK2がローレベルからハイレベルに変化する毎に薄膜トランジスタT6がオン状態となる。従って、期間t22以降には、第2ノードn2の電位はハイレベルで維持され、随時、出力信号OUTの電位および第1ノードn1の電位がVSS電位へと引き込まれる。
 次に、2段目の単位回路SR2に着目する。2段目の単位回路SR2には、1段目の単位回路SR1から出力される出力信号OUTがセット信号Sとして与えられる。従って、2段目の単位回路SR2には、期間t11にハイレベルのセット信号Sが与えられる。これにより、期間t01における1段目の単位回路SR1と同様にして、期間t11に第1ノードn1がプリチャージされる。そして、期間t21は、期間t11における1段目の単位回路SR1と同様にして、第1ノードn1がブートストラップされ、出力信号OUTの電位が第2のゲートクロック信号CK2のハイレベルの電位にまで上昇する。また、期間t22には、期間t12における1段目の単位回路SR1と同様にして、出力信号OUTの電位がローレベルとなり、第1ノードn1の電位が低下する。さらに、期間t31には、期間t21における1段目の単位回路SR1と同様にして、出力信号OUTの電位および第1ノードn1の電位がVSS電位へと引き込まれる。さらに、期間t32以降には、期間t22以降における1段目の単位回路SR1と同様にして、随時、出力信号OUTの電位および第1ノードn1の電位がVSS電位へと引き込まれる。
 3段目~k段目の単位回路SR3~SRkについても同様の動作が行われる。なお、初期化信号INITは例えば垂直帰線期間中にハイレベルとされる。初期化信号INITがハイレベルになると、薄膜トランジスタT7および薄膜トランジスタT9はオン状態となる。薄膜トランジスタT7がオン状態となることにより、第2ノードn2の電位がハイレベルとなって、薄膜トランジスタT2および薄膜トランジスタT4がオン状態となる。以上より、出力信号OUTの電位および第1ノードn1の電位がVSS電位へと引き込まれる。初期化信号INITは全ての単位回路SR1~SRkに共通して与えられるので、初期化信号INITをハイレベルにすることによって、全ての単位回路SR1~SRkにおいて出力信号OUTの電位および第1ノードn1の電位をVSS電位とすることができる。
 以上のようにして、シフトレジスタ回路210を構成するk個の単位回路SR1~SRkから所定期間ずつ順次にハイレベルとなる出力信号OUT1~OUTkが出力される。これにより、図7に示すように、所定期間ずつ順次にハイレベルとなる走査信号G(1)~G(k)が、k個の単位回路SR1~SRkにそれぞれ接続されたk本のゲートバスラインに与えられる。
<1.2.2 ゲートドライバの配置>
 以下、本実施形態におけるゲートドライバ200について説明する。図1は、本実施形態におけるゲートドライバ200の配置について説明するための図である。本実施形態においては、一般的な表示装置とは異なり、表示領域(表示部)400の形状が非矩形となっている。より詳しくは、図1から把握されるように、表示領域400の形状は平面視で凹型となっている。なお、以下においては、表示領域400のうち図1で左上方にある突き出し部分のことを「左突出部」といい、表示領域400のうち図1で右上方にある突き出し部分のことを「右突出部」といい、左突出部と右突出部との間の領域のことを「凹部」という。左突出部には符号410Lを付し、右突出部には符号410Rを付し、凹部には符号500を付す。また、表示領域400のうち突出部(左突出部410Lおよび右突出部410R)以外の部分のことを「矩形部」という。本実施形態においては、矩形部によって幅広領域が実現され、左突出部410Lと右突出部410Rとによって2つの幅狭領域が実現されている。
 左突出部410Lおよび右突出部410Rには、それぞれ2n本(nは自然数)のゲートバスライン(表示領域400の一端-他端間の一部の長さに相当するゲートバスライン)が配設されている。図1では、左突出部410Lに配設されているゲートバスラインには符号GL(1L)~GL(2nL)を付し、右突出部410Rに配設されているゲートバスラインには符号GL(1R)~GL(2nR)を付している。矩形部には、(2m-2n)本(mは自然数)のゲートバスライン(表示領域400の一端から他端まで延びるゲートバスライン)が配設されている。図1では、矩形部に配設されているゲートバスラインには符号GL(2n+1)~GL(2m)を付している。一例を挙げると、mは240であり、nは120である。この場合、左突出部410Lおよび右突出部410Rにはそれぞれ240本のゲートバスラインが配設され、矩形部にも240本のゲートバスラインが配設される。
 本実施形態においては、図1に示すように、4箇所にゲートドライバが配置されている。また、ゲートドライバは、メインゲートドライバとサブゲートドライバとによって構成されている。より詳しくは、表示領域400の左方にメインゲートドライバ200(m1)が配置され、表示領域400の右方にメインゲートドライバ200(m2)が配置され、右突出部410Rの左方にサブゲートドライバ200(s1)が配置され、左突出部410Lの右方にサブゲートドライバ200(s2)が配置されている。
 なお、本実施形態においては、メインゲートドライバによって第1タイプの走査信号線駆動回路が実現され、サブゲートドライバによって第2タイプの走査信号線駆動回路が実現されている。また、メインゲートドライバ200(m1)とサブゲートドライバ200(s1)とによって1対の走査信号線駆動部が実現され、メインゲートドライバ200(m2)とサブゲートドライバ200(s2)とによって別の1対の走査信号線駆動部が実現されている。すなわち、本実施形態においては、2対の走査信号線駆動部が設けられている。
 メインゲートドライバ200(m1)は、ゲートバスラインGL(1L),GL(3L),...,GL(2n-1L),GL(2n+1),GL(2n+3),...,GL(2m-1)を駆動する。メインゲートドライバ200(m2)は、ゲートバスラインGL(2R),GL(4R),...,GL(2nR),GL(2n+2),GL(2n+4),...,GL(2m)を駆動する。サブゲートドライバ200(s1)は、ゲートバスラインGL(1R),GL(3R),...,GL(2n-1R)を駆動する。サブゲートドライバ200(s2)は、ゲートバスラインGL(2L),GL(4L),...,GL(2nL)を駆動する。
 以上のように、突出部および矩形部において奇数番目のゲートバスラインGLについては、当該ゲートバスラインGLの左方に配置されているゲートドライバ200によって駆動され、突出部および矩形部において偶数番目のゲートバスラインGLについては、当該ゲートバスラインGLの右方に配置されているゲートドライバ200によって駆動される。詳しくは、左突出部410Lでは、メインゲートドライバ200(m1)とサブゲートドライバ200(s2)とによって、ゲートバスラインGL(1L)~GL(2nL)が1本ずつ交互に駆動される。また、右突出部410Rでは、サブゲートドライバ200(s1)とメインゲートドライバ200(m2)とによって、ゲートバスラインGL(1R)~GL(2nR)が1本ずつ交互に駆動される。さらに、矩形部では、メインゲートドライバ200(m1)とメインゲートドライバ200(m2)とによって、ゲートバスラインGL(2n+1)~GL(2m)が1本ずつ交互に駆動される。以下、このように左方に配置されたゲートドライバ200と右方に配置されたゲートドライバ200とによって1本ずつ交互にゲートバスラインGLを駆動することを「千鳥駆動」という。
 ここで、例えばメインゲートドライバ200(m1)に着目する。メインゲートドライバ200(m1)によって駆動されるゲートバスラインに関し、図1から明らかなように、ゲートバスラインGL(1L),GL(3L),...,GL(2n-1L)の長さは、ゲートバスラインGL(2n+1),GL(2n+3),...,GL(2m-1)の長さの半分以下である。従って、ゲートバスラインGL(1L),GL(3L),...,GL(2n-1L)による配線負荷もゲートバスラインGL(2n+1),GL(2n+3),...,GL(2m-1)による配線負荷の半分以下である。そこで、シフトレジスタ回路210を構成する単位回路(図4および図5を参照)SR内の薄膜トランジスタT1および薄膜トランジスタT2の双方または一方に関し、ゲートバスラインGL(2n+1),GL(2n+3),...,GL(2m-1)に接続されている単位回路SR内のもののサイズよりもゲートバスラインGL(1L),GL(3L),...,GL(2n-1L)に接続されている単位回路SR内のもののサイズの方を小さくすることが好ましい。このように、各ゲートドライバ200において、ゲートバスラインGLの配線負荷に応じて薄膜トランジスタのサイズ(当該ゲートバスラインGLに接続されている単位回路SR内の薄膜トランジスタT1および薄膜トランジスタT2の双方または一方のサイズ)を異ならせることによって、配線負荷と駆動能力との整合性を取ることができる。その結果、消費電力が最適化されるという効果や配線負荷の違いに起因する走査信号波形の違いによって生じる表示の不均一さが緩和されるという効果が得られる。後述する全ての実施形態および全ての変形例についても同様である。
 ところで、上記においては、各ゲートドライバ200内のシフトレジスタ回路210はk個(kは自然数)の単位回路SR1~SRkによって構成されているものとした。これに関し、本実施形態においては、メインゲートドライバ200(m1),200(m2)については「k=m」となり、サブゲートドライバ200(s1),200(s2)については「k=n」となる。
<1.2.3 ゲートドライバ領域と従来の迂回配線領域との関係>
 ここで、図8を参照しつつ、サブゲートドライバが設けられる領域(以下、単に「ゲートドライバ領域」という。)と従来の迂回配線領域との関係について説明する。図8には、凹部500の下端近傍を示している。なお、ここでは、ゲートドライバ領域の回路幅(ゲートバスラインGLの延びる方向についての回路幅)をWDとする。図1に示す構成において、左突出部410Lに配設されているゲートバスラインと右突出部410Rに配設されているゲートバスラインとを従来のように迂回配線GLrによって接続したと仮定する。このとき、1本の迂回配線GLrの幅をWgとし、迂回配線GLrの配線ピッチ(迂回配線GLrの幅と隣接する2本の迂回配線GLrの間の距離との和)をWg×2とし、迂回配線GLrの本数をNr本(図1に示す構成では「Nr=2n」である)とすると、必要となる迂回配線領域の幅WrはWg×2×Nrとなる。以上の点を考慮して、本実施形態に係る構成は、好ましくは「WD<Wr」が成立するときに採用される。
<1.2.4 駆動方法>
 図1,図9,および図10を参照しつつ、本実施形態における駆動方法について説明する。本実施形態においては、ゲート制御信号(タイミング制御信号)GCTLとして、図9に示すような2つのゲートスタートパルス信号GSP1,GSP2および4つのゲートクロック信号GCK1~GCK4が用いられる。ゲートクロック信号GCK1とゲートクロック信号GCK3とは位相が180度ずれていて、ゲートクロック信号GCK2とゲートクロック信号GCK4とは位相が180度ずれていて、ゲートクロック信号GCK1の位相はゲートクロック信号GCK2の位相よりも90度進んでいる。
 以上のような前提の下、図1に示すように、メインゲートドライバ200(m1)およびサブゲートドライバ200(s1)には、ゲートスタートパルス信号GSP1とゲートクロック信号GCK1とゲートクロック信号GCK3とが与えられ、メインゲートドライバ200(m2)およびサブゲートドライバ200(s2)には、ゲートスタートパルス信号GSP2とゲートクロック信号GCK2とゲートクロック信号GCK4とが与えられる。メインゲートドライバ200(m1)およびサブゲートドライバ200(s1)のそれぞれに含まれるシフトレジスタ回路(図4参照)210には、ゲートスタートパルス信号GSP1が上述のゲートスタートパルス信号STとして与えられ、ゲートクロック信号GCK1が上述の第1のゲートクロック信号CK1として与えられ、ゲートクロック信号GCK3が上述の第2のゲートクロック信号CK2として与えられる。メインゲートドライバ200(m2)およびサブゲートドライバ200(s2)のそれぞれに含まれるシフトレジスタ回路(図4参照)210には、ゲートスタートパルス信号GSP2が上述のゲートスタートパルス信号STとして与えられ、ゲートクロック信号GCK2が上述の第1のゲートクロック信号CK1として与えられ、ゲートクロック信号GCK4が上述の第2のゲートクロック信号CK2として与えられる。
 各ゲートドライバ200内のシフトレジスタ回路210に上述のようにゲートスタートパルス信号およびゲートクロック信号が与えられることにより、各ゲートドライバ200からは図10に示すように走査信号が出力される。なお、図10では、ゲートバスラインGL(...)(図1参照)に与えられる走査信号に符号G(...)を付している。例えば、ゲートバスラインGL(2n+3)に与えられる走査信号には符号G(2n+3)を付している。
 図10より、次のことが把握される。左突出部410Lにおいて、アクティブな走査信号がメインゲートドライバ200(m1)とサブゲートドライバ200(s2)とから交互に出力されることにより、ゲートバスラインGL(1L)~GL(2nL)が順次に選択状態となる。また、右突出部410Rにおいて、アクティブな走査信号がサブゲートドライバ200(s1)とメインゲートドライバ200(m2)とから交互に出力されることにより、ゲートバスラインGL(1R)~GL(2nR)が順次に選択状態となる。ここで、走査信号G(zL)と走査信号G(zR)とは同じタイミングでアクティブになっている(zは1以上2n以下の整数である)。すなわち、左突出部410Lに配設されているゲートバスラインGLの走査開始タイミングと右突出部410Rに配設されているゲートバスラインGLの走査開始タイミングとは同じであり、かつ、左突出部410Lに配設されているゲートバスラインGLの走査終了タイミングと右突出部410Rに配設されているゲートバスラインGLの走査終了タイミングとは同じである。左突出部410Lに配設されているゲートバスラインGLの走査終了後、サブゲートドライバ200(s2)の動作は停止し、右突出部410Rに配設されているゲートバスラインGLの走査終了後、サブゲートドライバ200(s1)の動作は停止する。その後、矩形部において、アクティブな走査信号がメインゲートドライバ200(m1)とメインゲートドライバ200(m2)とから交互に出力されることにより、ゲートバスラインGL(2n+1)~GL(2m)が順次に選択状態となる。
 以上のように、対になっているメインゲートドライバとサブゲートドライバとに着目すると、サブゲートドライバは、メインゲートドライバによって駆動されるゲートバスラインの一部と対応するゲートバスラインであってメインゲートドライバによって駆動されるゲートバスラインとは接続されていないゲートバスラインを駆動する。また、メインゲートドライバとサブゲートドライバとは、同じゲート制御信号(タイミング制御信号)GCTLに基づいて、対応するゲートバスラインを同じタイミングで駆動する。
<1.3 ゲート制御信号用の配線について>
 ここで、表示制御回路100からゲートドライバ200に与えるゲート制御信号GCTL用の配線について説明する。ゲート制御信号GCTL用の配線については、例えば、図11に示す構成(以下、「第1の構成」という。)や図12に示す構成(以下、「第2の構成」という。)を採用することができる。
 第1の構成では、メインゲートドライバ200(m1)とサブゲートドライバ200(s1)とに同じ信号配線61を用いてゲートスタートパルス信号GSP1およびゲートクロック信号GCK1,GCK3が供給され、メインゲートドライバ200(m2)とサブゲートドライバ200(s2)とに同じ信号配線62を用いてゲートスタートパルス信号GSP2およびゲートクロック信号GCK2,GCK4が供給される。このように、対になっているメインゲートドライバとサブゲートドライバとに同じ信号配線を用いてゲート制御信号(タイミング制御信号)GCTLが与えられる。
 第1の構成によれば、メインゲートドライバ200(m1)とサブゲートドライバ200(s1)とでゲート制御信号GCTL用の信号配線が共有化されるとともに、メインゲートドライバ200(m2)とサブゲートドライバ200(s2)とでゲート制御信号GCTL用の信号配線が共有化される。このため、表示領域400の周辺領域において、ゲートドライバ用の回路面積を小さくすることができる。これにより、表示領域400の周辺領域の狭額縁化が可能となる。
 第2の構成では、メインゲートドライバ200(m1)には信号配線63を用いてゲートスタートパルス信号GSP1およびゲートクロック信号GCK1,GCK3が供給され、サブゲートドライバ200(s1)には信号配線64を用いてゲートスタートパルス信号GSP1およびゲートクロック信号GCK1,GCK3が供給される。すなわち、同じ3つの信号が異なる信号配線を用いてメインゲートドライバ200(m1)とサブゲートドライバ200(s1)とに供給される。また、第2の構成では、メインゲートドライバ200(m2)には信号配線66を用いてゲートスタートパルス信号GSP2およびゲートクロック信号GCK2,GCK4が供給され、サブゲートドライバ200(s2)には信号配線65を用いてゲートスタートパルス信号GSP2およびゲートクロック信号GCK2,GCK4が供給される。すなわち、同じ3つの信号が異なる信号配線を用いてメインゲートドライバ200(m2)とサブゲートドライバ200(s1)とに供給される。このように、対になっているメインゲートドライバとサブゲートドライバとには、左突出部410Lと右突出部410Rとの間の非表示領域(凹部500)を通過しない異なる信号配線を用いてゲート制御信号(タイミング制御信号)GCTLが与えられる。
 第2の構成によれば、凹部500にはゲート制御信号GCTL用の配線が設けられない。このため、従来の迂回配線領域において効果的に狭額縁化が実現される。
<1.4 効果>
 本実施形態によれば、凹型の表示領域400を有し駆動方法に千鳥駆動を採用した液晶表示装置において、左突出部410Lに配設されているゲートバスラインGLの一部を駆動するためのサブゲートドライバ200(s2)が凹部500内の領域のうちの左突出部410Lの近傍に設けられ、また、右突出部410Rに配設されているゲートバスラインGLの一部を駆動するためのサブゲートドライバ200(s1)が凹部500内の領域のうちの右突出部410Rの近傍に設けられる。このように、従来において左突出部410Lに配設されているゲートバスラインGLと右突出部410Rに配設されているゲートバスラインGLとを接続するための迂回配線が配設されていた領域にサブゲートドライバが設けられることにより、左突出部410Lおよび右突出部410Rに配設されているゲートバスラインGLの本数が多くても、凹部500に必要な額縁領域の面積を従来よりも小さくすることができる。このように、本実施形態によれば、異型ディスプレイ(凹型の表示領域を有する表示装置)に関し、従来よりも狭額縁化が実現される。
<1.5 変形例>
 以下、上記第1の実施形態の変形例について説明する。
<1.5.1 第1の変形例>
 図13は、第1の実施形態の第1の変形例における構成について説明するための図である。図13から把握されるように、本変形例においては、第1の実施形態とは異なり、U字型の凹部501が設けられている。なお、ここでは、表示領域400のうち凹部501の下端よりも下方の部分のことを「矩形部」という。
 第1の実施形態と同様、表示領域400の左方にメインゲートドライバ200(m1)が配置され、表示領域400の右方にメインゲートドライバ200(m2)が配置され、右突出部410Rの左方にサブゲートドライバ200(s1)が配置され、左突出部410Lの右方にサブゲートドライバ200(s2)が配置されている。各ゲートドライバ200へのゲート制御信号GCTLの与えられ方についても第1の実施形態と同様である。
 本変形例においては、左突出部410Lに配設されている一部のゲートバスラインと右突出部410Rに配設されている一部のゲートバスラインとが迂回配線GLrによって接続されている。本変形例では、迂回配線GLrを設けた方が額縁の面積が小さくなるような領域については、このように迂回配線GLrが設けられる。そして、左突出部410Lに配設されているゲートバスラインのうち迂回配線GLrに接続されていないゲートバスラインGL(1L)~GL(2iL)については、メインゲートドライバ200(m1)とサブゲートドライバ200(s2)とによって1本ずつ交互に駆動される。また、右突出部410Rに配設されているゲートバスラインのうち迂回配線GLrに接続されていないゲートバスラインGL(1R)~GL(2iR)については、サブゲートドライバ200(s1)とメインゲートドライバ200(m2)とによって1本ずつ交互に駆動される。さらに、左突出部410Lおよび右突出部410Rに配設されているゲートバスラインのうち迂回配線GLrに接続されているゲートバスラインGL(2i+1L)~GL(2i+jL)については、メインゲートドライバ200(m1)とメインゲートドライバ200(m2)とによって1本ずつ交互に駆動される。このように、迂回配線GLrに接続されているゲートバスラインは、メインゲートドライバによって駆動される
 ここで、図14を参照しつつ、迂回配線GLrを用いて駆動するゲートバスラインGLの本数の定め方について説明する。図14には、凹部501の下端近傍を示している。迂回配線GLrの幅をWgとし、迂回配線GLrの配線ピッチ(迂回配線GLrの幅と隣接する2本の迂回配線GLrの間の距離との和)をWg×2とし、迂回配線GLrの本数をNr本とすると、必要となる迂回配線領域の幅WrはWg×2×Nrとなる。このとき、凹部501に設けられるゲートドライバ200(サブゲートドライバ200(s1),200(s2))の回路幅(ゲートバスラインGLの延びる方向についての回路幅)をWDとすると、「Wr<WD」を満たすように迂回配線GLrの本数Nrが定められる。このようにして迂回配線GLrの本数Nrを定めると、迂回配線GLrが配設される領域の額縁の大きさを迂回配線GLrを設けない場合に比べて小さくすることができる。このように、本変形例によれば、ゲートバスラインGLを駆動するための構成をサブゲートドライバと迂回配線GLrとを組み合わせた構成とすることにより、従来に比べてより効果的に狭額縁化を図ることが可能となる。
<1.5.2 第2の変形例>
 図15は、第1の実施形態の第2の変形例における構成について説明するための図である。図15に示すように、本変形例における表示領域400の形状は、平面視で下方に凹部500を有する凹型となっている。従って、第1の実施形態とは異なり、表示領域400のうちのほぼ上半分の領域が矩形部となっている。また、ここでは、表示領域400のうち図15で左下方にある突き出し部分のことを「左突出部」といい、表示領域400のうち図15で右下方にある突き出し部分のことを「右突出部」という。第1の実施形態と同様、左突出部には符号410Lを付し、右突出部には符号410Rを付す。
 本変形例においても、表示領域400の左方にメインゲートドライバ200(m1)が配置され、表示領域400の右方にメインゲートドライバ200(m2)が配置され、右突出部410Rの左方にサブゲートドライバ200(s1)が配置され、左突出部410Lの右方にサブゲートドライバ200(s2)が配置されている。
 メインゲートドライバ200(m1)には、ゲートスタートパルス信号GSP1とゲートクロック信号GCK1とゲートクロック信号GCK3とが与えられる。メインゲートドライバ200(m2)には、ゲートスタートパルス信号GSP2とゲートクロック信号GCK2とゲートクロック信号GCK4とが与えられる。サブゲートドライバ200(s1)には、ゲートクロック信号GCK1とゲートクロック信号GCK3とが与えられる。サブゲートドライバ200(s2)には、ゲートクロック信号GCK2とゲートクロック信号GCK4とが与えられる。
 ここで、矩形部には、2j本(jは自然数)のゲートバスラインGL(1)~GL(2j)が配設されている。そして、ゲートバスラインGL(2j-1)に与えられる走査信号が、サブゲートドライバ200(s1)にゲートスタートパルス信号ST(図4参照)として与えられる。また、ゲートバスラインGL(2j)に与えられる走査信号が、サブゲートドライバ200(s1)にゲートスタートパルス信号STとして与えられる。このように、本変形例においては、サブゲートドライバには、ゲートスタートパルス信号(走査開始信号)STとして、メインゲートドライバが矩形部に配設されているゲートバスラインに出力する走査信号が与えられる。このため、サブゲートドライバに与えるゲートスタートパルス信号用の配線が不要となる。
 以上のような構成により、矩形部では、メインゲートドライバ200(m1)とメインゲートドライバ200(m2)とによって、2j本のゲートバスラインが1本ずつ交互に駆動される。また、左突出部410Lでは、メインゲートドライバ200(m1)とサブゲートドライバ200(s2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。さらに、右突出部410Rでは、サブゲートドライバ200(s1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。
<1.5.3 第3の変形例>
 図16は、第1の実施形態の第3の変形例における構成について説明するための図である。図16に示すように、本変形例における表示領域400は、概略的には矩形であって、平面視で上方に2箇所の凹部500a,500bが設けられた形状を有している。第1の実施形態と同様、表示領域400のうちのほぼ下半分の領域は矩形部となっている。なお、ここでは、表示領域400のうち図16で左上方にある突き出し部分のことを「左突出部」といい、表示領域400のうち図16で中央部の上方にある突き出し部分のことを「中突出部」といい、表示領域400のうち図16で右上方にある突き出し部分のことを「右突出部」という。左突出部には符号410Lを付し、中突出部には符号410Mを付し、右突出部には符号410Rを付している。
 本変形例においては、図16に示すように、6箇所にゲートドライバが配置されている。より詳しくは、表示領域400の左方にメインゲートドライバ200(m1)が配置され、表示領域400の右方にメインゲートドライバ200(m2)が配置され、右突出部410Rの左方にサブゲートドライバ200(s1)が配置され、左突出部410Lの右方にサブゲートドライバ200(s2)が配置され、中突出部410Mの左方にサブゲートドライバ200(s3)が配置され、中突出部410Mの右方にサブゲートドライバ200(s4)が配置されている。なお、メインゲートドライバ200(m1)とサブゲートドライバ200(s1)とによって1対の走査信号線駆動部が実現され、メインゲートドライバ200(m2)とサブゲートドライバ200(s2)とによって別の1対の走査信号線駆動部が実現されている。
 メインゲートドライバ200(m1)とサブゲートドライバ200(s1)とサブゲートドライバ200(s3)とには、ゲートスタートパルス信号GSP1とゲートクロック信号GCK1とゲートクロック信号GCK3とが与えられ、メインゲートドライバ200(m2)とサブゲートドライバ200(s2)とサブゲートドライバ200(s4)とには、ゲートスタートパルス信号GSP2とゲートクロック信号GCK2とゲートクロック信号GCK4とが与えられる。
 左突出部410Lに配設されているゲートバスラインGLの本数と中突出部410Mに配設されているゲートバスラインGLの本数と右突出部410Rに配設されているゲートバスラインGLの本数とは等しくなっている。
 以上のような構成により、左突出部410Lでは、メインゲートドライバ200(m1)とサブゲートドライバ200(s2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。また、中突出部410Mでは、サブゲートドライバ200(s3)とサブゲートドライバ200(s4)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。右突出部410Rでは、サブゲートドライバ200(s1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。矩形部では、メインゲートドライバ200(m1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。
<1.5.4 第4の変形例>
 図17は、第1の実施形態の第4の変形例における構成について説明するための図である。図17に示すように、本変形例における表示領域400は、概略的には矩形であって、平面視で中央部に穴部510が設けられた形状を有している。なお、ここでは、表示領域400のうち穴部510の左方の部分のことを「左矩形部」といい、表示領域400のうち穴部510の右方の部分のことを「右矩形部」という。また、表示領域400のうち左矩形部と穴部510と右矩形部との上方の部分のことを「上矩形部」といい、表示領域400のうち左矩形部と穴部510と右矩形部との下方の部分のことを「下矩形部」という。本変形例においては、上矩形部と下矩形部とによって幅広領域が実現され、左矩形部と右矩形部とによって2つの幅狭領域が実現されている。
 本変形例においては、表示領域400の左方にメインゲートドライバ200(m1)が配置され、表示領域400の右方にメインゲートドライバ200(m2)が配置され、右矩形部の左方(すなわち、穴部510のうちの右方の領域)にサブゲートドライバ200(s1)が配置され、左矩形部の右方(すなわち、穴部510のうちの左方の領域)にサブゲートドライバ200(s2)が配置されている。
 メインゲートドライバ200(m1)には、ゲートスタートパルス信号GSP1とゲートクロック信号GCK1とゲートクロック信号GCK3とが与えられる。メインゲートドライバ200(m2)には、ゲートスタートパルス信号GSP2とゲートクロック信号GCK2とゲートクロック信号GCK4とが与えられる。サブゲートドライバ200(s1)には、ゲートクロック信号GCK1とゲートクロック信号GCK3とが与えられる。サブゲートドライバ200(s2)には、ゲートクロック信号GCK2とゲートクロック信号GCK4とが与えられる。
 ここで、上矩形部には、2q本(qは自然数)のゲートバスラインGL(1)~GL(2q)が配設されている。そして、ゲートバスラインGL(2q-1)に与えられる走査信号が、サブゲートドライバ200(s1)にゲートスタートパルス信号ST(図4参照)として与えられる。また、ゲートバスラインGL(2q)に与えられる走査信号が、サブゲートドライバ200(s2)にゲートスタートパルス信号STとして与えられる。このように、サブゲートドライバには、ゲートスタートパルス信号(走査開始信号)STとして、メインゲートドライバが上矩形部に配設されているゲートバスラインに出力する走査信号が与えられる。なお、左矩形部に配設されているゲートバスラインGLの本数と右矩形部に配設されているゲートバスラインGLの本数とは等しくなっている。
 以上のような構成により、上矩形部では、メインゲートドライバ200(m1)とメインゲートドライバ200(m2)とによって、2q本のゲートバスラインが1本ずつ交互に駆動される。また、左矩形部では、メインゲートドライバ200(m1)とサブゲートドライバ200(s2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。さらに、右矩形部では、サブゲートドライバ200(s1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。さらにまた、下矩形部では、メインゲートドライバ200(m1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。
<1.5.5 第5の変形例>
 図18は、第1の実施形態の第5の変形例における構成について説明するための図である。図18に示すように、本変形例における表示領域400の形状は、概略的には、第1の実施形態と同様、平面視で上方に凹部500を有する凹型となっている。但し、表示領域400の左上方および右上方の形状が円弧になっている。
 本変形例においては、図18に示すように、6箇所にゲートドライバが配置されている。より詳しくは、表示領域400の左方にメインゲートドライバ200(m1)が配置され、表示領域400の右方にメインゲートドライバ200(m2)が配置され、右突出部410Rの左方にサブゲートドライバ200(s1)が配置され、左突出部410Lの右方にサブゲートドライバ200(s2)が配置され、左突出部410Lの上方にサブゲートドライバ200(s3)が配置され、右突出部410Rの上方にサブゲートドライバ200(s4)が配置されている。
 サブゲートドライバ200(s1)とサブゲートドライバ200(s3)には、ゲートスタートパルス信号GSP1とゲートクロック信号GCK1とゲートクロック信号GCK3とが与えられ、メインゲートドライバ200(m1)には、ゲートバスラインGLに与えられる走査信号に同期した信号がゲートスタートパルス信号ST(図18参照)として与えられる他、ゲートクロック信号GCK1とゲートクロック信号GCK3とが与えられ、サブゲートドライバ200(s2)とサブゲートドライバ200(s4)とには、ゲートスタートパルス信号GSP2とゲートクロック信号GCK2とゲートクロック信号GCK4とが与えられ、メインゲートドライバ200(m2)には、ゲートバスラインGLに与えられる走査信号に同期した信号がゲートスタートパルス信号ST(図18参照)として与えられる他、ゲートクロック信号GCK2とゲートクロック信号GCK4とが与えられる。
 ここで、左突出部410Lに着目する。左突出部410Lのうちの上方の領域には、サブゲートドライバ200(s3)に接続されたゲートバスラインとサブゲートドライバ200(s2)に接続されたゲートバスラインとが配設されている。また、左突出部410Lのうちの下方の領域には、メインゲートドライバ200(m1)に接続されたゲートバスラインとサブゲートドライバ200(s2)に接続されたゲートバスラインとが配設されている。次に、右突出部410Rに着目する。右突出部410Rのうちの上方の領域には、サブゲートドライバ200(s1)に接続されたゲートバスラインとサブゲートドライバ200(s4)に接続されたゲートバスラインとが配設されている。また、右突出部410Rのうちの下方の領域には、サブゲートドライバ200(s1)に接続されたゲートバスラインとメインゲートドライバ200(m2)に接続されたゲートバスラインとが配設されている。
 以上のような構成により、左突出部410Lのうちの上方の領域では、サブゲートドライバ200(s3)とサブゲートドライバ200(s2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。左突出部410Lのうちの下方の領域では、メインゲートドライバ200(m1)とサブゲートドライバ200(s2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。右突出部410Rのうちの上方の領域では、サブゲートドライバ200(s1)とサブゲートドライバ200(s4)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。右突出部410Rのうちの下方の領域では、サブゲートドライバ200(s1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。矩形部では、メインゲートドライバ200(m1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。
<1.5.6 第6の変形例>
 図19は、第1の実施形態の第6の変形例における構成について説明するための図である。図19に示すように、本変形例における表示領域400は、概略的には円形であって、平面視で上方に凹部500が設けられた形状を有している。なお、表示領域400のうちのほぼ下半分の領域のことを「半円部」という。本変形例においては、この半円部によって幅広領域が実現されている。
 本変形例においては、表示領域400の左方にメインゲートドライバ200(m1)が配置され、表示領域400の右方にメインゲートドライバ200(m2)が配置され、右突出部410Rの左方にサブゲートドライバ200(s1)が配置され、左突出部410Lの右方にサブゲートドライバ200(s2)が配置されている。
 メインゲートドライバ200(m1)およびサブゲートドライバ200(s1)には、ゲートスタートパルス信号GSP1とゲートクロック信号GCK1とゲートクロック信号GCK3とが与えられ、メインゲートドライバ200(m2)およびサブゲートドライバ200(s2)には、ゲートスタートパルス信号GSP2とゲートクロック信号GCK2とゲートクロック信号GCK4とが与えられる。
 以上のような構成により、左突出部410Lでは、メインゲートドライバ200(m1)とサブゲートドライバ200(s2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。また、右突出部410Rでは、サブゲートドライバ200(s1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。さらに、半円部では、メインゲートドライバ200(m1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。
<1.5.7 第7の変形例>
 図20は、第1の実施形態の第7の変形例における構成について説明するための図である。図20に示すように、本変形例における表示領域400は、概略的には矩形であって、平面視で上方にV字型の切り込み部520が設けられた形状を有している。また、表示領域400の左上方および右上方の形状が円弧になっている。なお、ここでは、表示領域400のうち切り込み部520の左方にある突き出し部分のことを「左突出部」といい、表示領域400のうち切り込み部520の右方にある突き出し部分のことを「右突出部」という。第1の実施形態と同様、左突出部には符号410Lを付し、右突出部には符号410Rを付す。また、表示領域400のうちのほぼ下半分の領域のことを「矩形部」という。
 本変形例においては、図20に示すように、6箇所にゲートドライバが配置されている。より詳しくは、表示領域400の左方にメインゲートドライバ200(m1)が配置され、表示領域400の右方にメインゲートドライバ200(m2)が配置され、切り込み部520のうち右突出部410Rの近傍にサブゲートドライバ200(s1)が配置され、切り込み部520のうち左突出部410Lの近傍にサブゲートドライバ200(s2)が配置され、左突出部410Lの上方にサブゲートドライバ200(s3)が配置され、右突出部410Rの上方にサブゲートドライバ200(s4)が配置されている。
 サブゲートドライバ200(s1)とサブゲートドライバ200(s3)とには、ゲートスタートパルス信号GSP1とゲートクロック信号GCK1とゲートクロック信号GCK3とが与えられ、メインゲートドライバ200(m1)には、ゲートバスラインGLに与えられる走査信号に同期した信号がゲートスタートパルス信号ST(図20参照)として与えられる他、ゲートクロック信号GCK1とゲートクロック信号GCK3とが与えられ、サブゲートドライバ200(s2)とサブゲートドライバ200(s4)とには、ゲートスタートパルス信号GSP2とゲートクロック信号GCK2とゲートクロック信号GCK4とが与えられ、メインゲートドライバ200(m2)には、ゲートバスラインGLに与えられる走査信号に同期した信号がゲートスタートパルス信号ST(図20参照)として与えられる他、ゲートクロック信号GCK2とゲートクロック信号GCK4とが与えられる。
 第5の変形例と同様、左突出部410Lのうちの上方の領域には、サブゲートドライバ200(s3)に接続されたゲートバスラインとサブゲートドライバ200(s2)に接続されたゲートバスラインとが配設され、左突出部410Lのうちの下方の領域には、メインゲートドライバ200(m1)に接続されたゲートバスラインとサブゲートドライバ200(s2)に接続されたゲートバスラインとが配設されている。また、右突出部410Rのうちの上方の領域には、サブゲートドライバ200(s1)に接続されたゲートバスラインとサブゲートドライバ200(s4)に接続されたゲートバスラインとが配設され、右突出部410Rのうちの下方の領域には、サブゲートドライバ200(s1)に接続されたゲートバスラインとメインゲートドライバ200(m2)に接続されたゲートバスラインとが配設されている。
 以上のような構成により、左突出部410Lのうちの上方の領域では、サブゲートドライバ200(s3)とサブゲートドライバ200(s2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。左突出部410Lのうちの下方の領域では、メインゲートドライバ200(m1)とサブゲートドライバ200(s2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。右突出部410Rのうちの上方の領域では、サブゲートドライバ200(s1)とサブゲートドライバ200(s4)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。右突出部410Rのうちの下方の領域では、サブゲートドライバ200(s1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。矩形部では、メインゲートドライバ200(m1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。
<1.5.8 第8の変形例>
 図21は、第1の実施形態の第8の変形例における構成について説明するための図である。図21に示すように、本変形例における表示領域400は、概略的には円形であって、平面視で上方にV字型の切り込み部520が設けられた形状を有している。なお、第7の変形例と同様、表示領域400のうち切り込み部520の左方にある突き出し部分のことを「左突出部」といい、表示領域400のうち切り込み部520の右方にある突き出し部分のことを「右突出部」という。また、表示領域400のうちのほぼ下半分の領域のことを「半円部」という。
 本変形例においては、表示領域400の左方にメインゲートドライバ200(m1)が配置され、表示領域400の右方にメインゲートドライバ200(m2)が配置され、切り込み部520のうち右突出部410Rの近傍にサブゲートドライバ200(s1)が配置され、切り込み部520のうち左突出部410Lの近傍にサブゲートドライバ200(s1)が配置されている。
 メインゲートドライバ200(m1)およびサブゲートドライバ200(s1)には、ゲートスタートパルス信号GSP1とゲートクロック信号GCK1とゲートクロック信号GCK3とが与えられ、メインゲートドライバ200(m2)およびサブゲートドライバ200(s2)には、ゲートスタートパルス信号GSP2とゲートクロック信号GCK2とゲートクロック信号GCK4とが与えられる。
 以上のような構成により、左突出部410Lでは、メインゲートドライバ200(m1)とサブゲートドライバ200(s2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。また、右突出部410Rでは、サブゲートドライバ200(s1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。さらに、半円部では、メインゲートドライバ200(m1)とメインゲートドライバ200(m2)とによって、複数本のゲートバスラインが1本ずつ交互に駆動される。
<2.第2の実施形態>
 本発明の第2の実施形態について説明する。なお、以下においては、主に上記第1の実施形態と異なる点について説明し、上記第1の実施形態と同様の点については説明を省略する。
 第1の実施形態においては、ゲートバスラインGLの駆動方法として千鳥駆動が採用されていた。これに対して、本実施形態においては、各領域に配置されている複数本のゲートバスラインGLの全てが1つのゲートドライバ200によって駆動される「片側駆動」が採用されている。以下、詳しく説明する。
<2.1 構成>
 図22は、本実施形態におけるゲートドライバ200の配置について説明するための図である。図22から把握されるように、表示領域400の形状については、第1の実施形態と同様、平面視で凹型となっている。本実施形態においては、図22に示すように、2箇所にゲートドライバが配置されている。より詳しくは、表示領域400の左方にメインゲートドライバ200(m)が配置され、右突出部410Rの左方にサブゲートドライバ200(s)が配置されている。このように、ゲートドライバ200は、1個のメインゲートドライバ200(m)と1個のサブゲートドライバ200(s)とによって構成されている。すなわち、本実施形態においては、1対の走査信号線駆動部が設けられている。
 メインゲートドライバ200(m)は、ゲートバスラインGL(1L)~GL(2nL),GL(2n+1)~GL(2m)を駆動する。サブゲートドライバ200(s)は、ゲートバスラインGL(1R)~GL(2nR)を駆動する。このように、左突出部410Lおよび矩形部に配設されているゲートバスラインについては、当該ゲートバスラインの左方に配置されているメインゲートドライバ200(m)によって駆動され、右突出部410Rに配設されているゲートバスラインについては、当該ゲートバスラインの左方に配置されているサブゲートドライバ200(s)によって駆動される。
<2.2 駆動方法>
 図22~図24を参照しつつ、本実施形態における駆動方法について説明する。本実施形態においては、ゲート制御信号GCTLとして、図23に示すような1つのゲートスタートパルス信号GSPおよび2つのゲートクロック信号GCK1,GCK2が用いられる。ゲートクロック信号GCK1とゲートクロック信号GCK2とは位相が180度ずれている。
 以上のような前提の下、図22に示すように、メインゲートドライバ200(m)およびサブゲートドライバ200(s)に、ゲートスタートパルス信号GSPとゲートクロック信号GCK1とゲートクロック信号GCK2とが与えられる。メインゲートドライバ200(m)およびサブゲートドライバ200(s)のそれぞれに含まれるシフトレジスタ回路(図4参照)210には、ゲートスタートパルス信号GSPが上述のゲートスタートパルス信号STとして与えられ、ゲートクロック信号GCK1が上述の第1のゲートクロック信号CK1として与えられ、ゲートクロック信号GCK2が上述の第2のゲートクロック信号CK2として与えられる。
 各ゲートドライバ200内のシフトレジスタ回路210に上述のようにゲートスタートパルス信号およびゲートクロック信号が与えられることにより、各ゲートドライバ200からは図24に示すように走査信号が出力される。なお、第1の実施形態と同様、図24では、ゲートバスラインGL(...)(図22参照)に与えられる走査信号に符号G(...)を付している。
 図24より、次のことが把握される。左突出部410Lにおいて、アクティブな走査信号がメインゲートドライバ200(m)から順次に出力されることにより、ゲートバスラインGL(1L)~GL(2nL)が順次に選択状態となる。また、右突出部410Rにおいて、アクティブな走査信号がサブゲートドライバ200(s)から順次に出力されることにより、ゲートバスラインGL(1R)~GL(2nR)が順次に選択状態となる。ここで、走査信号G(zL)と走査信号G(zR)とは同じタイミングでアクティブになっている(zは1以上2n以下の整数である)。すなわち、左突出部410Lに配設されているゲートバスラインGLの走査開始タイミングと右突出部410Lに配設されているゲートバスラインGLの走査開始タイミングとは同じであり、かつ、左突出部410Lに配設されているゲートバスラインGLの走査終了タイミングと右突出部410Lに配設されているゲートバスラインGLの走査終了タイミングとは同じである。左突出部410Lおよびに配設されているゲートバスラインGLおよび右突出部410Rに配設されているゲートバスラインGLの走査終了後、矩形部において、アクティブな走査信号がメインゲートドライバ200(m)から順次に出力される。これにより、ゲートバスラインGL(2n+1)~GL(2m)が順次に選択状態となる。
<2.3 効果>
 本実施形態によれば、凹型の表示領域400を有し駆動方法に片側駆動を採用した液晶表示装置において、右突出部410Rに配設されているゲートバスラインGLを駆動するためのサブゲートドライバ200(s)が凹部500内の領域のうちの右突出部410Rの近傍に設けられる。このように、従来において左突出部410Lに配設されているゲートバスラインGLと右突出部410Rに配設されているゲートバスラインGLとを接続するための迂回配線が配設されていた領域にサブゲートドライバが設けられることにより、左突出部410Lおよび右突出部410Rに配設されているゲートバスラインGLの本数が多くても、凹部500に必要な額縁領域の面積を従来よりも小さくすることができる。このように、第1の実施形態と同様、異型ディスプレイ(凹型の表示領域を有する表示装置)に関し、従来よりも狭額縁化が実現される。
 また、片側駆動が採用されているので、千鳥駆動が採用されている構成や後述する両側駆動が採用されている構成に比べてゲートドライバ200の数を少なくすることができる。このため、より効果的に狭額縁化が実現される。
<2.4 変形例>
 以下、上記第2の実施形態の変形例について説明する。
<2.4.1 第1の変形例>
 図25は、第2の実施形態の第1の変形例における構成について説明するための図である。表示領域400の形状については、第2の実施形態と同様、平面視で凹型となっている。本変形例においては、第2の実施形態とは異なり、表示領域400の右方にメインゲートドライバ200(m)が配置され、左突出部410Lの右方にサブゲートドライバ200(s)が配置されている。それらメインゲートドライバ200(m)およびサブゲートドライバ200(s)には、第2の実施形態と同様、ゲートスタートパルス信号GSPとゲートクロック信号GCK1とゲートクロック信号GCK2とが与えられる。
 以上のような構成により、左突出部410Lでは、サブゲートドライバ200(s)によって、複数本のゲートバスラインが1本ずつ順次に駆動される。また、右突出部410Rおよび矩形部では、メインゲートドライバ200(m)によって、複数本のゲートバスラインが1本ずつ順次に駆動される。
<2.4.2 第2の変形例>
 図26は、第2の実施形態の第2の変形例における構成について説明するための図である。表示領域400の形状については、第2の実施形態と同様、平面視で凹型となっている。本変形例においては、第2の実施形態とは異なり、サブゲートドライバ200(s)が右突出部410Rの右方に配置されている。メインゲートドライバ200(m)およびサブゲートドライバ200(s)には、第2の実施形態と同様、ゲートスタートパルス信号GSPとゲートクロック信号GCK1とゲートクロック信号GCK2とが与えられる。
 以上のような構成により、左突出部410Lおよび矩形部では、メインゲートドライバ200(m)によって、複数本のゲートバスラインが1本ずつ順次に駆動される。また、右突出部410Rでは、サブゲートドライバ200(s)によって、複数本のゲートバスラインが1本ずつ順次に駆動される。
<2.4.3 第3の変形例>
 図27は、第2の実施形態の第3の変形例における構成について説明するための図である。表示領域400の形状については、第2の実施形態と同様、平面視で凹型となっている。本変形例においては、第2の実施形態とは異なり、表示領域400の右方にメインゲートドライバ200(m)が配置され、左突出部410Lの左方にサブゲートドライバ200(s)が配置されている。それらメインゲートドライバ200(m)およびサブゲートドライバ200(s)には、第2の実施形態と同様、ゲートスタートパルス信号GSPとゲートクロック信号GCK1とゲートクロック信号GCK2とが与えられる。
 以上のような構成により、左突出部410Lでは、サブゲートドライバ200(s)によって、複数本のゲートバスラインが1本ずつ順次に駆動される。また、右突出部410Rおよび矩形部では、メインゲートドライバ200(m)によって、複数本のゲートバスラインが1本ずつ順次に駆動される。
<3.第3の実施形態>
 本発明の第3の実施形態について説明する。なお、以下においては、主に上記第1の実施形態と異なる点について説明し、上記第1の実施形態と同様の点については説明を省略する。
 ゲートバスラインの駆動方法として、第1の実施形態においては千鳥駆動が採用され、第2の実施形態においては片側駆動が採用されていた。これらに対して、本実施形態においては、各ゲートバスラインGLが左方に配置されているゲートドライバ200および右方に配置されているゲートドライバ200の双方によって駆動される「両側駆動」が採用されている。なお、このような両側駆動を採用することにより、例えば中央部での走査信号の波形なまりや遅延を軽減することができる。以下、詳しく説明する。
<3.1 構成>
 図28は、本実施形態におけるゲートドライバ200の配置について説明するための図である。図28から把握されるように、表示領域400の形状については、第1の実施形態と同様、平面視で凹型となっている。また、本実施形態においては、第1の実施形態と同様、表示領域400の左方にメインゲートドライバ200(m1)が配置され、表示領域400の右方にメインゲートドライバ200(m2)が配置され、右突出部410Rの左方にサブゲートドライバ200(s1)が配置され、左突出部410Lの右方にサブゲートドライバ200(s2)が配置されている。但し、ゲートドライバとゲートバスラインとの接続関係が第1の実施形態とは異なっている。すなわち、左突出部410Lに配設されている全てのゲートバスラインGL(1L)~GL(2nL)はメインゲートドライバ200(m1)とサブゲートドライバ200(s2)とに接続され、右突出部410Rに配設されている全てのゲートバスラインGL(1R)~GL(2nR)はメインゲートドライバ200(m2)とサブゲートドライバ200(s1)とに接続されている。
 なお、第1実施形態と同様、メインゲートドライバによって第1タイプの走査信号線駆動回路が実現され、サブゲートドライバによって第2タイプの走査信号線駆動回路が実現されている。また、メインゲートドライバ200(m1)とサブゲートドライバ200(s1)とによって1対の走査信号線駆動部が実現され、メインゲートドライバ200(m2)とサブゲートドライバ200(s2)とによって別の1対の走査信号線駆動部が実現されている。すなわち、本実施形態においては、2対の走査信号線駆動部が設けられている。
 メインゲートドライバ200(m1)は、ゲートバスラインGL(1L)~GL(2nL),GL(2n+1)~GL(2m)を駆動する。メインゲートドライバ200(m2)は、ゲートバスラインGL(1R)~GL(2nR),GL(2n+1)~GL(2m)を駆動する。サブゲートドライバ200(s1)は、ゲートバスラインGL(1R)~GL(2nR)を駆動する。サブゲートドライバ200(s2)は、ゲートバスラインGL(1L)~GL(2nL)を駆動する。
 以上より、左突出部410Lに配設されているゲートバスラインについては、当該ゲートバスラインの左方に配置されているメインゲートドライバ200(m1)および当該ゲートバスラインの右方に配置されているサブゲートドライバ200(s2)の双方によって駆動される。また、右突出部410Rに配設されているゲートバスラインについては、当該ゲートバスラインの左方に配置されているサブゲートドライバ200(s1)および当該ゲートバスラインの右方に配置されているメインゲートドライバ200(m2)の双方によって駆動される。さらに、矩形部に配設されているゲートバスラインについては、当該ゲートバスラインの左方に配置されているメインゲートドライバ200(m1)および当該ゲートバスラインの右方に配置されているメインゲートドライバ200(m2)の双方によって駆動される。
<3.2 駆動方法>
 図23,図28,および図29を参照しつつ、本実施形態における駆動方法について説明する。本実施形態においては、ゲート制御信号GCTLとして、図23に示すような1つのゲートスタートパルス信号GSPおよび2つのゲートクロック信号GCK1,GCK2が用いられる。ゲートクロック信号GCK1とゲートクロック信号GCK2とは位相が180度ずれている。
 以上のような前提の下、図28に示すように、メインゲートドライバ200(m1),メインゲートドライバ200(m2),サブゲートドライバ200(s1),およびサブゲートドライバ200(s2)に、ゲートスタートパルス信号GSPとゲートクロック信号GCK1とゲートクロック信号GCK2とが与えられる。各ゲートドライバ200に含まれるシフトレジスタ回路(図4参照)210には、ゲートスタートパルス信号GSPが上述のゲートスタートパルス信号STとして与えられ、ゲートクロック信号GCK1が上述の第1のゲートクロック信号CK1として与えられ、ゲートクロック信号GCK2が上述の第2のゲートクロック信号CK2として与えられる。
 各ゲートドライバ200内のシフトレジスタ回路210に上述のようにゲートスタートパルス信号およびゲートクロック信号が与えられることにより、各ゲートドライバ200からは図29に示すように走査信号が出力される。なお、第1の実施形態と同様、図29では、ゲートバスラインGL(...)(図28参照)に与えられる走査信号に符号G(...)を付している。
 図29より、次のことが把握される。左突出部410Lにおいて、アクティブな走査信号がメインゲートドライバ200(m1)およびサブゲートドライバ200(s2)の双方から順次に出力されることにより、ゲートバスラインGL(1L)~GL(2nL)が順次に選択状態となる。また、右突出部410Rにおいて、アクティブな走査信号がメインゲートドライバ200(m2)およびサブゲートドライバ200(s1)の双方から順次に出力されることにより、ゲートバスラインGL(1R)~GL(2nR)が順次に選択状態となる。ここで、走査信号G(zL)と走査信号G(zR)とは同じタイミングでアクティブになっている(zは1以上2n以下の整数である)。すなわち、左突出部410Lに配設されているゲートバスラインGLの走査開始タイミングと右突出部410Lに配設されているゲートバスラインGLの走査開始タイミングとは同じであり、かつ、左突出部410Lに配設されているゲートバスラインGLの走査終了タイミングと右突出部410Lに配設されているゲートバスラインGLの走査終了タイミングとは同じである。左突出部410Lおよびに配設されているゲートバスラインGLおよび右突出部410Rに配設されているゲートバスラインGLの走査終了後、矩形部において、アクティブな走査信号がメインゲートドライバ200(m1)およびメインゲートドライバ200(m2)の双方から順次に出力される。これにより、ゲートバスラインGL(2n+1)~GL(2m)が順次に選択状態となる。
<3.3 効果>
 本実施形態によれば、凹型の表示領域400を有し駆動方法に両側駆動を採用した液晶表示装置において、第1の実施形態と同様、従来において左突出部410Lに配設されているゲートバスラインGLと右突出部410Rに配設されているゲートバスラインGLとを接続するための迂回配線が配設されていた領域にサブゲートドライバが設けられる。これにより、左突出部410Lおよび右突出部410Rに配設されているゲートバスラインGLの本数が多くても、凹部500に必要な額縁領域の面積を従来よりも小さくすることができる。このように、第1の実施形態と同様、異型ディスプレイ(凹型の表示領域を有する表示装置)に関し、従来よりも狭額縁化が実現される。
 また、両側駆動が採用されているので、次のような効果が得られる。まず、各ゲートバスラインGLnの中央部での走査信号の波形なまりや遅延を軽減することができる。また、遅延が軽減することで、タイミング上必要となるセットアップ時間を短縮することが可能となり、ゲートドライバ200の誤動作の発生が抑制される。
<4.その他>
 上記各実施形態(変形例を含む)においては液晶表示装置を例に挙げて説明したが、本発明はこれに限定されない。有機EL(Electro Luminescence)表示装置等の液晶表示装置以外の表示装置にも本発明を適用することができる。
 また、表示領域400の形状についても、上記各実施形態(変形例を含む)で説明した形状には限定されず、様々な形状を採用することができる。
 本願は、2016年8月8日に出願された「表示装置」という名称の日本出願2016-155679号に基づく優先権を主張する出願であり、この日本出願の内容は、引用することによって本願の中に含まれる。
 100…表示制御回路
 200…ゲートドライバ
 200(m),200(m1),200(m2)…メインゲートドライバ
 200(s),200(s1)~200(s4)…サブゲートドライバ
 210…シフトレジスタ回路
 300…ソースドライバ
 400…表示領域
 410L…左突出部
 410R…右突出部
 500,501…凹部
 510…穴部
 520…切り込み部
 SR…単位回路
 GL…ゲートバスライン
 CK1,CK2,GCK1~GCK4…ゲートクロック信号
 GSP,GSP1,GSP2,ST…ゲートスタートパルス信号

Claims (14)

  1.  走査信号線が配設された非矩形の表示領域を有する表示装置であって、
     比較的多数の走査信号線を駆動する第1タイプの走査信号線駆動回路と比較的少数の走査信号線を駆動する第2タイプの走査信号線駆動回路とで構成される少なくとも1対の走査信号線駆動部を備え、
     対になっている前記第1タイプの走査信号線駆動回路と前記第2タイプの走査信号線駆動回路とに関し、
      前記第2タイプの走査信号線駆動回路は、前記第1タイプの走査信号線駆動回路によって駆動される走査信号線の一部と対応する走査信号線であって前記第1タイプの走査信号線駆動回路によって駆動される走査信号線とは接続されていない走査信号線を駆動し、
      前記第1タイプの走査信号線駆動回路と前記第2タイプの走査信号線駆動回路とは、同じタイミング制御信号に基づいて、対応する走査信号線を同じタイミングで駆動することを特徴とする、表示装置。
  2.  前記表示領域は、
      当該表示領域の一端から他端まで延びる走査信号線が配設される領域である幅広領域と、
      当該表示領域の一端-他端間の一部の長さに相当する走査信号線が配設される2つの幅狭領域と
    を含み、
     対になっている前記第1タイプの走査信号線駆動回路と前記第2タイプの走査信号線駆動回路とに関し、
      前記第1タイプの走査信号線駆動回路は、前記幅広領域に配設されている走査信号線と前記2つの幅狭領域のうちの一方に配設されている走査信号線とを駆動し、
      前記第2タイプの走査信号線駆動回路は、前記2つの幅狭領域のうちの他方に配設されている走査信号線を駆動することを特徴とする、請求項1に記載の表示装置。
  3.  前記第2タイプの走査信号線駆動回路は、前記2つの幅狭領域の間の非表示領域に設けられ、
     前記走査信号線が延びる方向についての前記第2タイプの走査信号線駆動回路の幅は、前記2つの幅狭領域に配設されている走査信号線を互いに接続する迂回配線を仮に前記非表示領域に配設した場合に必要となる迂回配線領域の幅よりも小さいことを特徴とする、請求項2に記載の表示装置。
  4.  前記迂回配線領域の幅は、下記の式で求められることを特徴とする、請求項3に記載の表示装置:
    Wr=Wg×2×Nr
    ここで、Wrは前記迂回配線領域の幅を表し、Wgは1本の迂回配線の幅を表し、Nrは仮に前記迂回配線を配設した場合の当該迂回配線の本数を表す。
  5.  前記2つの幅狭領域に配設されている走査信号線の一部を互いに接続する迂回配線が、当該2つの幅狭領域の間の非表示領域に配設され、
     前記迂回配線に接続されている走査信号線は、前記第1タイプの走査信号線駆動回路によって駆動されることを特徴とする、請求項2に記載の表示装置。
  6.  前記迂回配線が配設されている領域である迂回配線領域の幅は、前記走査信号線が延びる方向についての前記第2タイプの走査信号線駆動回路の幅よりも小さいことを特徴とする、請求項5に記載の表示装置。
  7.  前記迂回配線領域の幅は、下記の式で求められることを特徴とする、請求項6に記載の表示装置:
    Wr=Wg×2×Nr
    ここで、Wrは前記迂回配線領域の幅を表し、Wgは1本の迂回配線の幅を表し、Nrは前記迂回配線領域に配設されている迂回配線の本数を表す。
  8.  対になっている前記第1タイプの走査信号線駆動回路と前記第2タイプの走査信号線駆動回路とには、同じ信号配線を用いて前記タイミング制御信号が与えられることを特徴とする、請求項2に記載の表示装置。
  9.  対になっている前記第1タイプの走査信号線駆動回路と前記第2タイプの走査信号線駆動回路とには、前記2つの幅狭領域の間の非表示領域を通過しない異なる信号配線を用いて前記タイミング制御信号が与えられることを特徴とする、請求項2に記載の表示装置。
  10.  前記幅広領域には、前記2つの幅狭領域に配設されている走査信号線よりも走査順序の早い走査信号線が配設され、
     前記第2タイプの走査信号線駆動回路には、走査開始信号として、前記第1タイプの走査信号線駆動回路が前記幅広領域に配設されている走査信号線に出力する走査信号が与えられることを特徴とする、請求項2に記載の表示装置。
  11.  2対の走査信号線駆動部を備え、
     前記幅広領域に配設されている走査信号線については、前記2対の走査信号線駆動部のうちの一方に含まれる第1タイプの走査信号線駆動回路と前記2対の走査信号線駆動部のうちの他方に含まれる第1タイプの走査信号線駆動回路とによって1本ずつ交互に駆動され、
     前記2つの幅狭領域のうちの一方に配設されている走査信号線については、前記2対の走査信号線駆動部のうちの一方に含まれる第1タイプの走査信号線駆動回路と前記2対の走査信号線駆動部のうちの他方に含まれる第2タイプの走査信号線駆動回路とによって1本ずつ交互に駆動され、
     前記2つの幅狭領域のうちの他方に配設されている走査信号線については、前記2対の走査信号線駆動部のうちの一方に含まれる第2タイプの走査信号線駆動回路と前記2対の走査信号線駆動部のうちの他方に含まれる第1タイプの走査信号線駆動回路とによって1本ずつ交互に駆動されることを特徴とする、請求項2に記載の表示装置。
  12.  1対の走査信号線駆動部を備え、
     前記幅広領域に配設されている走査信号線および前記2つの幅狭領域のうちの一方に配設されている走査信号線については、前記第1タイプの走査信号線駆動回路によって1本ずつ順次に駆動され、
     前記2つの幅狭領域のうちの他方に配設されている走査信号線については、前記第2タイプの走査信号線駆動回路によって1本ずつ順次に駆動されること特徴とする、請求項2に記載の表示装置。
  13.  2対の走査信号線駆動部を備え、
     前記幅広領域に配設されている走査信号線については、前記2対の走査信号線駆動部のうちの一方に含まれる第1タイプの走査信号線駆動回路および前記2対の走査信号線駆動部のうちの他方に含まれる第1タイプの走査信号線駆動回路の双方によって1本ずつ順次に駆動され、
     前記2つの幅狭領域のうちの一方に配設されている走査信号線については、前記2対の走査信号線駆動部のうちの一方に含まれる第1タイプの走査信号線駆動回路および前記2対の走査信号線駆動部のうちの他方に含まれる第2タイプの走査信号線駆動回路の双方によって1本ずつ順次に駆動され、
     前記2つの幅狭領域のうちの他方に配設されている走査信号線については、前記2対の走査信号線駆動部のうちの一方に含まれる第2タイプの走査信号線駆動回路および前記2対の走査信号線駆動部のうちの他方に含まれる第1タイプの走査信号線駆動回路の双方によって1本ずつ順次に駆動されることを特徴とする、請求項2に記載の表示装置。
  14.  前記第1タイプの走査信号線駆動回路および前記第2タイプの走査信号線駆動回路は、前記走査信号線の駆動に供するトランジスタを含み、
     各走査信号線駆動回路において、駆動対象の走査信号線の配線負荷に応じて前記トランジスタのサイズが異なることを特徴とする、請求項1に記載の表示装置。
PCT/JP2017/027837 2016-08-08 2017-08-01 表示装置 WO2018030207A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US16/306,628 US20190331974A1 (en) 2016-08-08 2017-08-01 Display device
CN201780033981.1A CN109313879A (zh) 2016-08-08 2017-08-01 显示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016155679 2016-08-08
JP2016-155679 2016-08-08

Publications (1)

Publication Number Publication Date
WO2018030207A1 true WO2018030207A1 (ja) 2018-02-15

Family

ID=61162041

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/027837 WO2018030207A1 (ja) 2016-08-08 2017-08-01 表示装置

Country Status (3)

Country Link
US (1) US20190331974A1 (ja)
CN (1) CN109313879A (ja)
WO (1) WO2018030207A1 (ja)

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108877621A (zh) * 2018-06-29 2018-11-23 厦门天马微电子有限公司 一种显示面板和显示装置
CN108986667A (zh) * 2018-08-24 2018-12-11 武汉天马微电子有限公司 一种显示面板及其驱动方法、显示装置
CN109375443A (zh) * 2018-12-25 2019-02-22 厦门天马微电子有限公司 显示面板和显示装置
CN109459898A (zh) * 2018-12-21 2019-03-12 武汉天马微电子有限公司 显示面板和显示装置
JP2019144324A (ja) * 2018-02-16 2019-08-29 シャープ株式会社 表示デバイス、ドライバ
WO2019187159A1 (ja) * 2018-03-30 2019-10-03 シャープ株式会社 表示デバイス
WO2019186751A1 (ja) * 2018-03-28 2019-10-03 シャープ株式会社 表示装置
WO2020065823A1 (ja) * 2018-09-27 2020-04-02 シャープ株式会社 表示デバイス
WO2020079805A1 (ja) * 2018-10-18 2020-04-23 シャープ株式会社 表示装置
WO2020079875A1 (ja) * 2018-10-18 2020-04-23 日東電工株式会社 カバーガラス付光学積層体およびカバーガラス付画像表示装置
JP2020067653A (ja) * 2018-10-18 2020-04-30 日東電工株式会社 カバーガラス付光学積層体およびカバーガラス付画像表示装置
CN111105703A (zh) * 2018-10-25 2020-05-05 上海和辉光电有限公司 显示面板及显示装置
US10656489B2 (en) 2017-10-10 2020-05-19 Mitsubishi Electric Corporation Liquid crystal display device
WO2020100305A1 (ja) * 2018-11-16 2020-05-22 シャープ株式会社 表示装置
JP2020527749A (ja) * 2018-05-14 2020-09-10 クンシャン ゴー−ビシオノクス オプト−エレクトロニクス カンパニー リミテッドKunshan Go−Visionox Opto−Electronics Co., Ltd. アレイ基板及び表示スクリーン

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107634072B (zh) * 2017-10-25 2020-04-03 厦门天马微电子有限公司 阵列基板及显示面板
JP2019078977A (ja) * 2017-10-27 2019-05-23 株式会社ジャパンディスプレイ 表示装置
KR102525343B1 (ko) * 2018-04-09 2023-04-26 삼성디스플레이 주식회사 유기 발광 표시 장치
CN108877624B (zh) * 2018-06-29 2021-05-25 武汉天马微电子有限公司 异形显示面板和显示装置
CN109188809B (zh) * 2018-09-30 2021-09-17 武汉天马微电子有限公司 显示面板和显示装置
CN109147661B (zh) * 2018-09-30 2021-02-26 武汉天马微电子有限公司 一种显示面板及显示装置
CN109904214B (zh) * 2019-03-29 2021-01-29 上海天马有机发光显示技术有限公司 一种显示面板、包含其的显示装置
CN111276107B (zh) * 2020-02-24 2022-01-11 成都京东方光电科技有限公司 阵列基板及控制方法、显示面板

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009054166A1 (ja) * 2007-10-24 2009-04-30 Sharp Kabushiki Kaisha 表示パネルおよび表示装置
WO2014142183A1 (ja) * 2013-03-15 2014-09-18 シャープ株式会社 アクティブマトリクス基板、アクティブマトリクス基板の製造方法、及び表示パネル
US20160111040A1 (en) * 2014-10-16 2016-04-21 Lg Display Co., Ltd. Panel array for display device with narrow bezel

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5278729B2 (ja) * 2007-04-27 2013-09-04 Nltテクノロジー株式会社 非矩形表示装置
US7836422B1 (en) * 2008-05-15 2010-11-16 Oracle America, Inc. System, method and apparatus for optimizing multiple wire pitches in integrated circuit design
TWM402478U (en) * 2010-09-10 2011-04-21 Chunghwa Picture Tubes Ltd Gate driving circuit for use in a display panel
KR101859711B1 (ko) * 2011-09-22 2018-05-21 삼성디스플레이 주식회사 액정 표시 장치
KR101977592B1 (ko) * 2012-07-24 2019-05-13 엘지디스플레이 주식회사 공통전압 보상회로를 포함하는 액정표시장치
CN105139797A (zh) * 2015-10-15 2015-12-09 京东方科技集团股份有限公司 一种异形显示面板及显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009054166A1 (ja) * 2007-10-24 2009-04-30 Sharp Kabushiki Kaisha 表示パネルおよび表示装置
WO2014142183A1 (ja) * 2013-03-15 2014-09-18 シャープ株式会社 アクティブマトリクス基板、アクティブマトリクス基板の製造方法、及び表示パネル
US20160111040A1 (en) * 2014-10-16 2016-04-21 Lg Display Co., Ltd. Panel array for display device with narrow bezel

Cited By (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10656489B2 (en) 2017-10-10 2020-05-19 Mitsubishi Electric Corporation Liquid crystal display device
JP2019144324A (ja) * 2018-02-16 2019-08-29 シャープ株式会社 表示デバイス、ドライバ
WO2019186751A1 (ja) * 2018-03-28 2019-10-03 シャープ株式会社 表示装置
CN111971729A (zh) * 2018-03-28 2020-11-20 夏普株式会社 显示装置
WO2019187159A1 (ja) * 2018-03-30 2019-10-03 シャープ株式会社 表示デバイス
US11985870B2 (en) 2018-03-30 2024-05-14 Sharp Kabushiki Kaisha Display device
JP2020527749A (ja) * 2018-05-14 2020-09-10 クンシャン ゴー−ビシオノクス オプト−エレクトロニクス カンパニー リミテッドKunshan Go−Visionox Opto−Electronics Co., Ltd. アレイ基板及び表示スクリーン
US11011119B2 (en) 2018-05-14 2021-05-18 Kunshan Go-Visionox Opto-Electronics Co., Ltd. Array substrates and display screens
CN108877621A (zh) * 2018-06-29 2018-11-23 厦门天马微电子有限公司 一种显示面板和显示装置
CN108986667B (zh) * 2018-08-24 2020-12-04 武汉天马微电子有限公司 一种显示面板及其驱动方法、显示装置
CN108986667A (zh) * 2018-08-24 2018-12-11 武汉天马微电子有限公司 一种显示面板及其驱动方法、显示装置
WO2020065823A1 (ja) * 2018-09-27 2020-04-02 シャープ株式会社 表示デバイス
US11943977B2 (en) 2018-09-27 2024-03-26 Sharp Kabushiki Kaisha Display device
WO2020079805A1 (ja) * 2018-10-18 2020-04-23 シャープ株式会社 表示装置
CN112912947B (zh) * 2018-10-18 2022-12-06 夏普株式会社 显示装置
JP2020067653A (ja) * 2018-10-18 2020-04-30 日東電工株式会社 カバーガラス付光学積層体およびカバーガラス付画像表示装置
WO2020079875A1 (ja) * 2018-10-18 2020-04-23 日東電工株式会社 カバーガラス付光学積層体およびカバーガラス付画像表示装置
CN112912947A (zh) * 2018-10-18 2021-06-04 夏普株式会社 显示装置
CN111105703B (zh) * 2018-10-25 2021-11-02 上海和辉光电股份有限公司 显示面板及显示装置
CN111105703A (zh) * 2018-10-25 2020-05-05 上海和辉光电有限公司 显示面板及显示装置
CN112997236A (zh) * 2018-11-16 2021-06-18 夏普株式会社 显示装置
US11903299B2 (en) 2018-11-16 2024-02-13 Sharp Kabushiki Kaisha Display device
WO2020100305A1 (ja) * 2018-11-16 2020-05-22 シャープ株式会社 表示装置
CN109459898B (zh) * 2018-12-21 2021-07-23 武汉天马微电子有限公司 显示面板和显示装置
CN109459898A (zh) * 2018-12-21 2019-03-12 武汉天马微电子有限公司 显示面板和显示装置
CN109375443B (zh) * 2018-12-25 2021-04-30 厦门天马微电子有限公司 显示面板和显示装置
CN109375443A (zh) * 2018-12-25 2019-02-22 厦门天马微电子有限公司 显示面板和显示装置

Also Published As

Publication number Publication date
CN109313879A (zh) 2019-02-05
US20190331974A1 (en) 2019-10-31

Similar Documents

Publication Publication Date Title
WO2018030207A1 (ja) 表示装置
JP5127986B2 (ja) シフトレジスタならびにそれを備えた走査信号線駆動回路および表示装置
US9330782B2 (en) Shift register and display device having the same
JP5404807B2 (ja) シフトレジスタならびにそれを備えた走査信号線駆動回路および表示装置
JP5208277B2 (ja) 走査信号線駆動回路およびそれを備えた表示装置
JP6305709B2 (ja) 表示パネル
KR101641312B1 (ko) 표시 패널
KR101493276B1 (ko) 타이밍 컨트롤러, 액정 표시 장치 및 액정 표시 장치의구동 방법
WO2009104322A1 (ja) 表示装置および表示装置の駆動方法ならびに走査信号線駆動回路
US20170039968A1 (en) Shift register, gate driving circuit, display apparatus and gate driving method
US8456409B2 (en) Gate drive circuit and display apparatus having the same
EP2579260A1 (en) Shift register
WO2018230456A1 (ja) 表示装置
WO2011065045A1 (ja) 走査信号線駆動回路およびこれを備えた表示装置
WO2011036911A1 (ja) 液晶表示装置
US9336736B2 (en) Liquid crystal display device and method for driving auxiliary capacitance lines
JP2005222688A (ja) シフトレジスター及びこれを備えた表示装置
US9842557B2 (en) Gate driving circuit and display device having the same
JP5317442B2 (ja) 画像表示装置及び画像表示装置の駆動方法
KR20200012054A (ko) 게이트 구동회로 및 이를 포함하는 표시장치
WO2012147637A1 (ja) 液晶表示装置
US10529296B2 (en) Scanning line drive circuit and display device including the same
KR102489224B1 (ko) 게이트 구동부를 포함하는 표시장치
KR20150042312A (ko) 표시 장치, 게이트 드라이버 및 패널
JP7383216B2 (ja) シフトレジスタ回路および表示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17839280

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 17839280

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP