WO2017006771A1 - パワーモジュールおよびインバータ装置 - Google Patents

パワーモジュールおよびインバータ装置 Download PDF

Info

Publication number
WO2017006771A1
WO2017006771A1 PCT/JP2016/068675 JP2016068675W WO2017006771A1 WO 2017006771 A1 WO2017006771 A1 WO 2017006771A1 JP 2016068675 W JP2016068675 W JP 2016068675W WO 2017006771 A1 WO2017006771 A1 WO 2017006771A1
Authority
WO
WIPO (PCT)
Prior art keywords
power module
module according
substrate
power
ceramic
Prior art date
Application number
PCT/JP2016/068675
Other languages
English (en)
French (fr)
Inventor
清太 岩橋
Original Assignee
ローム株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ローム株式会社 filed Critical ローム株式会社
Priority to EP16821241.3A priority Critical patent/EP3321962B1/en
Publication of WO2017006771A1 publication Critical patent/WO2017006771A1/ja
Priority to US15/863,537 priority patent/US20180138100A1/en
Priority to US16/390,945 priority patent/US10748826B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/003Constructional details, e.g. physical layout, assembly, wiring or busbar connections
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/53Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/537Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85909Post-treatment of the connector or wire bonding area
    • H01L2224/8592Applying permanent coating, e.g. protective coating
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02PCONTROL OR REGULATION OF ELECTRIC MOTORS, ELECTRIC GENERATORS OR DYNAMO-ELECTRIC CONVERTERS; CONTROLLING TRANSFORMERS, REACTORS OR CHOKE COILS
    • H02P27/00Arrangements or methods for the control of AC motors characterised by the kind of supply voltage
    • H02P27/04Arrangements or methods for the control of AC motors characterised by the kind of supply voltage using variable-frequency supply voltage, e.g. inverter or converter supply voltage
    • H02P27/06Arrangements or methods for the control of AC motors characterised by the kind of supply voltage using variable-frequency supply voltage, e.g. inverter or converter supply voltage using dc to ac converters or inverters

Definitions

  • the present embodiment relates to a power module and an inverter device equipped with the same.
  • SiC Silicon Carbide
  • the loss (ON resistance) of the SiC device is low, a large current can be conducted even with a device having a small area, and the miniaturization of the SiC power module is possible.
  • Patent Document 1 A case type is adopted as a package of these SiC power devices, or a semiconductor device resin-sealed by transfer molding as in Patent Document 1 is well known.
  • DBC direct bonding copper
  • DBA direct brazed aluminum
  • AMB active metal brazed active metal bond
  • the present embodiment can provide a power module and an inverter device that can suppress deterioration of a junction, can be easily manufactured, and can improve reliability.
  • a metal substrate a power device bonded onto the metal substrate, a frame member disposed on the metal substrate and around the power device, and the frame member.
  • a power module comprising: the power device and a resin layer sealing the metal substrate.
  • the inverter apparatus which mounts at least one or more said power modules is provided.
  • the present embodiment it is possible to provide a power module and an inverter device which can suppress the deterioration of the junction, can be easily manufactured, and can improve the reliability.
  • FIG. 2 is a schematic sectional view taken along the line II-II of FIG.
  • A In the power module according to the present embodiment, a plan pattern configuration view of a ceramic frame disposed on a metal pattern, (b) a schematic cross-sectional structure view taken along line IIIb-IIIb in FIG. (A) A schematic sectional structural view of a power module provided with a ceramic frame, showing an example where no resin layer is present, (b) A power module not provided with a ceramic frame, showing an example where no resin layer exists Typical cross-section figure, (c) The simulation result which shows and shows the stress concerning a joined part for every ingredient.
  • A A conceptual diagram showing components of each direction of stress
  • (b) A schematic cross-sectional view shown to explain each component of stress related to a joint.
  • (A) A schematic sectional structural view of a power module provided with a ceramic frame, showing the case where a resin layer is present as an example
  • (b) A power module not provided with a ceramic frame, showing an example where a resin layer exists Typical cross-section figure
  • (c) The simulation result which shows and shows the stress concerning a joined part for every ingredient.
  • the simulation result which shows the relationship between the distance from the axis of the power module which does not provide a frame, and shear stress.
  • the power module concerning other form 2 of this implementation WHEREIN: The bird's-eye view (perspective view) which permeate
  • FIG. 7 is a detailed circuit diagram of a SiC MISFET of the one-in-one module, which is a power module according to the present embodiment.
  • the power module which concerns on this Embodiment, Comprising: The circuit expression figure of SiC MISFET of a two-in-one module, The circuit expression figure of IGBT of a two-in-one module (b). It is an example of the semiconductor device applied to the power module which concerns on this Embodiment, Comprising: (a) Typical cross-section figure of SiC MISFET, (b) Typical cross-section figure of IGBT.
  • the circuit block diagram of the 3-phase alternating current inverter comprised using the power module which concerns on this Embodiment which applied SiC MISFET as a semiconductor device.
  • the circuit block diagram of the 3-phase alternating current inverter comprised using the power module which concerns on this Embodiment which applied IGBT as a semiconductor device.
  • the embodiment described below is an example of an apparatus and method for embodying the technical idea, and the present embodiment describes the material, shape, structure, arrangement and the like of each component. Not specific to The present embodiment can be variously modified within the scope of the claims.
  • the birdcage configuration of the power module 20 according to the present embodiment is represented as shown in FIG. Further, in the power module 20 according to the present embodiment, the ceramic frame (frame member) 10 is disposed around the metal pattern (metal substrate) 3 formed on the ceramic substrate (mounting substrate) 8 as shown in FIG. A schematic cross-sectional structure of the main part along the II-II line is represented as shown in FIG.
  • the planar pattern configuration of the ceramic frame 10 disposed at the periphery of the metal pattern 3 on the ceramic substrate 8 is represented as shown in FIG.
  • a schematic cross-sectional structure along the IIIb-IIIb line of 3 (a) is represented as shown in FIG. 3 (b).
  • the main part of the power module 20 according to the present embodiment is, as shown in FIGS. 1 and 2, a semiconductor as a power device joined to the ceramic substrate 8 and the central portion of the metal pattern 3 on the ceramic substrate 8.
  • a semiconductor device including a ceramic frame 10 disposed along the edge of the device (semiconductor chip) 1 and the metal pattern 3 on the ceramic substrate 8 and surrounding the semiconductor device 1 having an I-shaped structure; And a resin layer 14 for sealing the ceramic substrate 8.
  • the semiconductor device 1 is illustrated as one element, but may be one (for example, a module) including a plurality of elements.
  • the ceramic frame 10 is metal-sputtered through the lower chip bonding layer (bonded portion) 2, and the metal frame 3 can be soldered through the lower frame bonding layer 11. Soldered to the top surface.
  • the resin layer 14 is formed using a resin or the like that can be transfer-molded so as to cover the side surface portion of the ceramic substrate 8.
  • the ceramic substrate 8 for example, a DBC (Direct Bonding Copper) substrate in which a 0.8 mm thick metal pattern 3/9 made of a Cu frame is formed on the front and back surfaces of 0.3 mm thick ceramic is used. Moreover, it is also possible to replace with the ceramic substrate 8 and to apply metal substrates, such as what provided Cu frame on the insulating sheet, and Cu board
  • DBC Direct Bonding Copper
  • DBA Direct Brazed Aluminum
  • AMB Active Metal Brazed, Active Metal Bond
  • a metal member or the like having a CTE value lower than that of the metal substrate and higher than that of the semiconductor device 1 can be used as the frame member.
  • FIG. 4 (a) to 4 (c) show the case where the ceramic frame 10 is provided for the stress related to the bonding portion between the semiconductor device 1 and the metal pattern 3 when there is no resin layer 14
  • WCF With Ceramic Frame
  • 4 (a) shows a schematic cross-sectional structure of the power module 20-1a when the ceramic frame 10 is provided, in contrast to the case where it is not provided (WOCF: Without Ceramic Frame).
  • 4 (b) shows a schematic cross-sectional structure of the power module 20-1b when the ceramic frame 10 is not provided
  • FIG. 4 (c) shows each component (.sigma..sub.xx,) of the simulation result of each stress.
  • ⁇ zz, ⁇ z x are shown as a graph.
  • the size (width ⁇ thickness) of the cross section of the metal pattern 3 is 10 ⁇ 1
  • the size (width ⁇ thickness) of the semiconductor device 1 in the cross direction is 5 ⁇ 0.25.
  • the component in the z direction of the stress related to the joint CP is referred to as the vertical stress ⁇ zz
  • the component in the x direction is referred to as the horizontal stress ⁇ xx
  • the z x direction The component of is referred to as shear stress .sigma.zx.
  • the power module 20 (20-1a) can reduce the stress related to the bonding portion CP with each component.
  • the shear stress ⁇ zx can be significantly reduced more than the other stresses ⁇ xx and ⁇ zz.
  • 6A to 6C show the case where the ceramic frame 10 is provided (WCF) with respect to the stress related to the bonding portion between the semiconductor device 1 and the metal pattern 3 when the resin layer 14 is provided (WCF) and not provided.
  • 6 (a) shows a schematic cross-sectional structure of the power module 20-2a when the ceramic frame 10 is provided
  • FIG. 6C shows a schematic cross-sectional structure of the power module 20-2b when the ceramic frame 10 is not provided
  • FIG. 6C plots each component ( ⁇ xx, ⁇ zz, ⁇ zx) of the simulation result of each stress into a graph. It shows.
  • the power module 20 (20-2a) can reduce the stress related to the joint portion CP with each component.
  • the shear stress ⁇ zx can be significantly reduced more than the other stresses ⁇ xx and ⁇ zz.
  • the power module 20 can reduce the shear stress ⁇ zx related to the joint portion CP by providing the ceramic frame 10.
  • the ceramic frame 10 even when the difference between the CTE value of the semiconductor device 1 and the CTE value of the metal pattern 3 is large, it is possible to suppress the occurrence of deterioration such as breakage in the bonding portion CP in the thermal cycle test. It will be.
  • FIGS. 7 to 10 are shown to explain in more detail the operation and effects of providing the ceramic frame 10 in the power module 20 according to the present embodiment.
  • FIGS. 7 and 8 show that the ceramic frame (SiN) 10 is provided for the stress related to the junction of the semiconductor device (SiC) 1 and the metal pattern (Cu substrate) 3 in the absence of the resin layer (Resin) 14.
  • FIG. 7A shows a schematic cross-sectional structure of the power module 20-1a in the case where the ceramic frame 10 is provided in axial symmetry along the Yc-Yc line.
  • FIG. 7B shows a schematic cross-sectional structure of the power module 20-1b when the ceramic frame 10 is not provided in axial symmetry along the Yc-Yc line.
  • 8 (a) is a stress simulation result showing the relationship between the distance from the axis of the power module 20-1a and the shear stress .sigma.zx
  • FIG. 8 (b) is a graph from the axis of the power module 20-1b. It is a stress simulation result which shows the relation between distance and shear stress ⁇ zx.
  • the size (width x thickness) of the cross section of the ceramic frame 10 is thicker than the thickness of the semiconductor device 1, for example, 2 x 1 (approximately the metal pattern 3 It is said that the same thickness).
  • FIG. 9 and 10 show that the ceramic frame (SiN) 10 is provided for the stress related to the bonding portion between the semiconductor device (SiC) 1 and the metal pattern (Cu substrate) 3 when the resin layer (Resin) 14 is present.
  • FIG. 9 (a) shows a schematic cross-sectional structure of the power module 20-2a in the case where the ceramic frame 10 is provided in axial symmetry along the Yc-Yc line.
  • FIG. 9 (b) shows a schematic cross-sectional structure of the power module 20-2b when the ceramic frame 10 is not provided in axial symmetry along the Yc-Yc line.
  • FIG. 10 (a) is a stress simulation result showing the relationship between the distance from the axis of the power module 20-2a and the shear stress .sigma.zx
  • FIG. 10 (b) is a graph from the axis of the power module 20-2b. It is a stress simulation result which shows the relation between distance and shear stress ⁇ zx.
  • the size (width ⁇ thickness) of the cross section of the resin layer 14 is 15 ⁇ 7.5.
  • the ceramic frame 10 acts to suppress the shear stress ⁇ zx according to the difference between the CTE value of the metal pattern 3 and the CTE value of the semiconductor device 1. That is, the ceramic frame 10 has an effect of reducing the CTE value of Cu so as not to shrink the metal pattern 3.
  • the ceramic frame 10 having a CTE value smaller than that of Cu of the metal pattern 3 and a CTE value larger than that of the semiconductor device 1 is provided.
  • the shear stress ⁇ zx related to the joint CP can be significantly reduced at the time of the cycle test and the like.
  • the CTE value of the semiconductor device (SiC) 1 is about 3 ppm / K and the CTE value of the metal pattern (Cu) 3 is about 16 ppm / K, 2 to 10 ppm
  • a ceramic frame (SiN) 10 having a CTE value of about / K is provided.
  • the CTE value of the resin layer 14 is set to about 12 to 14 ppm / K.
  • the method of manufacturing power module 20 mainly includes the steps of forming ceramic frame 10 in the peripheral portion of metal pattern 3 on ceramic substrate 8, and forming the semiconductor on metal pattern 3 inside ceramic frame 10.
  • a process of disposing the device 1 and a process of forming the resin layer 14 for sealing the semiconductor device 1 and the ceramic substrate 8 including the ceramic frame 10 are included.
  • a DBC substrate in which Cu frames are formed on the front and back surfaces of the ceramic substrate 8 is prepared as a mounting substrate, and the CTE value is 16 ppm on the surface of the ceramic substrate 8.
  • a patterned metal pattern (copper foil) 5/7 is formed together with the metal pattern 3 of about / K.
  • a metal pattern (metal frame) 9 is formed on the back surface of the ceramic substrate 8.
  • a solder layer or an adhesive layer can be applied to the lower frame bonding layer 11.
  • the CTE value is about 3 ppm / K through the lower chip bonding layer 2 on the metal pattern 3 on the surface of the ceramic substrate 8 inside the ceramic frame 10
  • the SiC semiconductor device 1 is bonded by die bonding.
  • a solder layer or a silver fired layer is applicable.
  • an Ag nanoparticle layer or the like formed in advance on the back surface of the semiconductor device 1 may be used.
  • the order of the process may be reversed between the step (b) of forming the ceramic frame 10 on the metal pattern 3 and the step (c) of bonding the semiconductor device 1 on the metal pattern 3. That is, the ceramic frame 10 may be formed after the semiconductor device 1 is bonded.
  • bonding wires 4 and 6 are bonded to the gate electrode / source electrode of the semiconductor device 1.
  • the bonding wires 4 and 6 may be bonded on the patterned metal patterns 5 and 7.
  • the bonding wires 4 and 6 can be made of, for example, Al, AlCu or the like.
  • the resin layer 14 for sealing the semiconductor device 1 and the ceramic substrate 8 is formed, including the inside of the ceramic frame 10, and the entire power module is sealed.
  • a transfer molding process can be applied.
  • the power module 20 may include the heat sink 100, and the ceramic substrate 8 may be disposed on the heat sink 100.
  • the heat sink 100 is formed of, for example, a Cu base for heat dissipation.
  • the metal pattern 9 formed on the back surface is connected to the heat sink 100 via the lower substrate solder layer 16.
  • the module can be manufactured without attaching a case, so simplification of the module manufacturing process and downsizing of the module can be achieved.
  • the power module 20 according to the present embodiment, no member such as a case is required, the number of parts is reduced, and the cost can be reduced.
  • the height of the ceramic frame 10 is, for example, about 5 mm to about 0.2 mm.
  • the ceramic frame 10 has a substantially square shape. It is preferable that the height and width of the frame be as small as possible, for example, in accordance with the chip size, in order to reduce the size and cost while making the design sufficiently effective calculated by simulation or the like.
  • the ceramic may be formed of, for example, Al 2 O 3 , AlN, SiN, AlSiC, or SiC having an insulating property at least on the surface.
  • W, Ni, Au or the like may be plated on the surface of Al 2 O 3 .
  • the frame member When the frame member is formed of a metal member, the frame member may be formed by milling or the like.
  • the thickness of the resin layer 14 is, for example, about 4.0 mm to 10 mm.
  • the block terminal electrodes 12 and 13 may be formed of Cu, CuMo, or the like.
  • the ceramic substrate 8 may be made of, for example, Al 2 O 3 , AlN, SiN, AlSiC, or SiC having an insulating surface.
  • Modification 1 In the power module according to the first modification of the present embodiment, the planar pattern configuration of the ceramic frame 10 is represented as shown in FIG. 15A, and is a schematic cross section along line XVII-XVII in FIG. The structure is represented as shown in FIG.
  • the cross-sectional structure of the ceramic frame 10 is a T-shaped structure by providing the ceramic frame 10 with the cap portion 10A of the projecting structure as shown in FIG. May be included.
  • the cap portion 10A of the projection structure on the ceramic frame 10 the stickiness of the resin layer 14 can be improved and the adhesion can be improved.
  • the cross-sectional structure of the ceramic frame 10 is, as shown in FIG. 15C, provided with the cap portion 10B, an inverted L-shaped structure or ⁇ (gamma) It may have a letter structure.
  • the cross-sectional structure of the ceramic frame 10 has an inverted L-shaped structure or a ⁇ -shaped structure by including the cap portion 10C as shown in FIG. You may have.
  • the surface 10S of the ceramic frame 10 having the I-shaped structure may be roughened.
  • the ceramic frame 10 can be roughened by sandblasting or the like. By roughening the surface 10S of the ceramic frame 10 as described above, the adhesion of the resin layer 14 can be further improved and the adhesion can be improved.
  • the surface 10S of the ceramic frame 10 having the T-shaped structure may be roughened by providing the cap portion 10A.
  • the adhesion of the resin layer 14 can be further improved and the adhesion can be improved.
  • the surface 10S of the ceramic frame 10 having the inverted L-shape or the U-shape may be roughened by providing the cap portion 10B.
  • the surface 10S of the ceramic frame 10 having the inverted L-shaped structure or the wedge-shaped structure may be roughened.
  • the adhesion of the resin layer 14 can be further improved and the adhesion can be improved.
  • the ceramic frame 10a may have a rectangular shape such as a rectangle, or the periphery of one semiconductor device 1 may be used. Not limited to the surrounding ceramic frame 10a, as shown in FIG. 17B, the ceramic frame 10b may surround the periphery of the plurality of semiconductor devices 1A and 1B.
  • FIG. 17 (c) it may be a round ceramic frame 10c such as a circle or an ellipse, or as shown in FIG. 17 (d), surrounding the semiconductor devices 1A and 1B.
  • it may be a linear ceramic frame 10d such as a linear shape disposed along the long side of the metal pattern 3 in the vicinity of the semiconductor devices 1A and 1B.
  • the ceramic frame 10 is not limited to the case where it is arranged along the edge of the metal pattern 3, but as shown in FIGS. 17 (a) to 17 (d), it can be arranged inside the edge of the metal pattern 3. It is.
  • the ceramic frames 10a to 10d shown in FIGS. 17 (a) to 17 (d) may not necessarily be integrally formed, and may be divided and arranged fragmentarily.
  • a square ceramic frame 10 disposed along the edge of the metal pattern 3 as shown in FIG. 1 around the plurality of semiconductor devices 1A and 1B, or a plurality of The semiconductor device 1 may be surrounded by the circular ceramic frame 10 c, or the linear ceramic frame 10 d may be disposed around one semiconductor device 1.
  • the bonding portion CP is concerned. It is possible to significantly reduce the shear stress ⁇ zx. Therefore, it is possible to suppress deterioration such as breakage of the bonding portion CP due to breakage or the like at the time of thermal cycle test and the like, and to improve the reliability such as to maintain high electrical characteristics and thermal characteristics.
  • the present invention can be applied to various transfer mold type power modules such as an IGBT module in which an IGBT chip is mounted on a metal substrate such as Cu, a diode module, and a MIS (Si, SiC, GaN) module.
  • IGBT module in which an IGBT chip is mounted on a metal substrate such as Cu, a diode module, and a MIS (Si, SiC, GaN) module.
  • a MIS Si, SiC, GaN
  • a block terminal electrode 17 may be provided instead of the bonding wires 4 and 6.
  • the block terminal electrode 17 can be disposed on the gate electrode or the source electrode on the surface of the semiconductor device 1. Although only one block terminal electrode 17 is illustrated in the example shown in FIG. 18, a plurality of block terminal electrodes 17 may be disposed for the gate electrode and the source electrode.
  • the block terminal electrode 17 may be formed of Cu, CuMo, or the like.
  • the other configuration is the same as that of the above-described present embodiment (for example, see FIG. 14), and instead of wire bonding, the surface of the semiconductor device 1 is connected simultaneously or before or after the block terminal electrodes 12 and 13 are connected. It can be easily manufactured by connecting the block terminal electrode 17 on the upper gate electrode or source electrode.
  • a relay substrate for switching the bonding wire 19 and the block terminal electrode 23 on the metal pattern 3 inside the ceramic frame 10 A block terminal electrode 21 may be provided to connect between the source electrode on the semiconductor device 1 and the metal pattern 7 on the ceramic substrate 8.
  • FIG. 19 shows a schematic cross-sectional structure of the power module 20
  • FIG. 20 shows a birdcage configuration of the power module 20 in a state of being transmitted through the resin layer 14.
  • the relay substrate 18 includes a ceramic substrate and copper foil (Cu frame) disposed on the front and back surfaces of the ceramic substrate. That is, the relay substrate 18 has a DBC substrate structure. Further, a DBA substrate or an AMB substrate may be used as the relay substrate 18.
  • the bonding wire 19 makes a bonding connection between the gate electrode on the semiconductor device 1 and the copper foil on the relay substrate 18.
  • the bonding wire 19 can be formed of, for example, Al, AlCu or the like.
  • the block terminal electrode 23 connects the copper foil on the relay substrate 18 and the metal pattern 5 on the ceramic substrate 8 with a solder layer (not shown).
  • the block terminal electrodes 21 and 23 may be formed of Cu, CuMo, or the like.
  • the other configuration is the same as that of the present embodiment described above (see, for example, FIG. 14), and the relay substrate 18 is connected on the metal pattern 3 inside the ceramic frame 10 in the same manner as die bonding.
  • the semiconductor device 1 and the relay substrate 18 are bonded by the bonding wire 19 and the block terminal electrode 12 is connected on the metal pattern 5 simultaneously or before or after the semiconductor device It can be easily manufactured by connecting between 1 and the metal pattern 7 and between the relay substrate 18 and the metal pattern 5 by the block terminal electrodes 21 and 23.
  • FIG. 21 is a power module 200 according to another embodiment of the present invention, in which a so-called two-in-one module (two-in-one module: half-bridge built-in module) configuration in which two semiconductor devices are incorporated in one module is shown in FIG. It is represented as shown in.
  • two-in-one module two-in-one module: half-bridge built-in module
  • the planar pattern configuration of the power module 200 before forming the resin layer 14 is expressed as shown in FIG. 22, and the circuit configuration of the two-in-one module to which the SiC MISFETs Q1 and Q4 are applied as semiconductor devices is shown in FIG. It is expressed as
  • a power module 200 has a configuration of a so-called half bridge built-in module in which two MISFETs Q1 and Q4 are incorporated in one module.
  • FIG. 22 shows an example in which the MISFETs Q1 and Q4 are arranged in parallel in four chips.
  • one MISFET can be mounted with up to five transistors (chips). It is also possible to mount a part of the 5 chips for the diode DI.
  • the module can be regarded as one large transistor, but there may be one or a plurality of built-in transistors (chips). That is, there are 1 in 1, 2 in 1, 4 in 1, 6 in 1, etc. in the module, but for example, in a module, a module having two vertical transistors connected and built in is 2 in 1, 2 in A module with 2 sets of 1 built in is called 4 in 1 and a module with 1 built in is all called 6 in 1.
  • chips built-in transistors
  • power module 200 has positive side power terminal P (D1) and negative side power terminal arranged on the first side of ceramic substrate 8 coated with resin layer 14.
  • N (S 4) gate terminal GT 1 ⁇ source sense terminal SST 1 arranged on the second side adjacent to the first side, and output terminal O (arranged on the third side opposed to the first side) S1) .O (D4), and a gate terminal GT4 and a source sense terminal SST4 arranged on the fourth side opposite to the second side.
  • the gate terminal GT1 ⁇ source sense terminal SST1 is connected to the gate signal wiring pattern GL1 ⁇ source signal wiring pattern SL1 of the MISFET Q1
  • the gate terminal GT4 ⁇ source sense terminal SST4 is a MISFET It is connected to the gate signal wiring pattern GL4 of Q4 and the signal wiring pattern SL4 of source.
  • gate wire GW1 GW4 and source sense wires SSW1 and SSW4 are connected toward the signal gate.
  • gate terminals GT1 and GT4 for external extraction and source sense terminals SST1 and SST4 are connected to the gate signal wiring patterns GL1 and GL4 and the source sensing signal wiring patterns SL1 and SL4 by soldering or the like.
  • the signal substrates 24 1 and 24 4 are connected on the ceramic substrate 8 by soldering or the like.
  • a power module 200 according to another embodiment, the half-bridge built-in module, after forming the upper plate electrode 22 1, 22 4, the bird's-eye view structure before the formation of the resin layer 14, FIG. 24 It is represented as shown in. In FIG. 24, illustration of the gate wires GW1 and GW4 and the source sense wires SSW1 and SSW4 is omitted.
  • diodes may be connected in antiparallel between the drain D1 and source S1 and between the drain D4 and source S4 of the MISFETs Q1 and Q4.
  • 4 source S1-S4 of the MISFET Q1-Q4 arranged in the chip parallel, are connected in common by the upper surface plate electrodes 22 1, 22 4, the upper plate electrode
  • the sources may be conducted by wires instead of 22 1 ⁇ 22 4 .
  • the positive side power terminal P, the negative side power terminal N, the gate terminals GT1 and GT4 for external extraction, and the source sense terminals SST1 and SST4 can be formed of, for example, Cu.
  • the signal substrates 24 1 and 24 4 can be formed of a ceramic substrate.
  • the ceramic substrate may be made of, for example, Al 2 O 3 , AlN, SiN, AlSiC, or SiC having an insulating surface.
  • the main wiring conductors (metal substrates) 32 1 32 4 32 n (EP) to be the electrode patterns can be formed of, for example, Cu, Al or the like.
  • Portions of the columnar electrodes 25 1, 25 4 and a top plate electrode 22 1, 22 4 connecting the source S1-S4 and the upper plate electrode 22 1, 22 4 of the MISFET Q1-Q4 is, for example, Cu, is formed in such CuMo May be
  • the gate wires GW1 and GW4 and the source sense wires SSW1 and SSW4 can be made of, for example, Al, AlCu or the like.
  • MISFETs Q1 and Q4 are wide band gap type devices such as SiC based power devices such as SiC DIMISFET and SiC TMISFET or GaN based power devices such as GaN based high electron mobility transistors (HEMTs) Is applicable. Further, depending on the case, power devices such as Si-based MISFETs and IGBTs are also applicable.
  • the 4-chip configuration of the MISFET Q1 is the main wiring conductor 32 solder layer arranged ceramic frame 10 1 via a on 1, a main conductor 32 1 It is joined to the upper through the lower chip bonding layer 2.
  • 4 MISFET Q4 chip configuration main wiring conductor 32 4 on the solder layer arranged ceramic frame 10 4 via a main line conductor 32 4 on via the chip under the bonding layer 2 bonded It is done.
  • the resin is filled in the ceramic frames 10 1 and 10 4 , and the four-chip configuration MISFETs Q 1 and Q 4 are resin-sealed, and the whole is made of the same material including the upper surface plate electrodes 22 1 and 22 4.
  • the entire module is packaged by the resin layer 14.
  • the ceramic frames 10 1 and 10 4 collectively include the plurality of MISFETs Q 1 and Q 4 at one time, but the plurality of MISFETs Q 1 and Q 4 may be individually included. It may be arranged.
  • the main parts of a power module 200 are MISFETs Q1 and Q4 joined to the ceramic substrate 8 and the main wiring conductors 32 1 and 32 4 on the ceramic substrate 8 as in the present embodiment.
  • the ceramic frames 10 1 and 10 4 disposed on the main wiring conductors 32 1 and 32 4 and surrounding the MISFETs Q 1 and Q 4, and the MISFETs Q 1 and Q 4 inside the ceramic frames 10 1 and 10 4 .
  • a resin layer 14 for sealing the main wiring conductors 32 1 and 32 4 and the ceramic substrate 8 is provided.
  • the resin layer 14 is applicable to this embodiment and same resin material as its modifications 1-8, the ceramic frame 10 1 - 10 4
  • the same configuration of the ceramic frame 10 as that of the present embodiment and its first to eighth modifications can be adopted.
  • the block terminal electrodes 12 and 13 and the relay substrate 18 are applied instead of the gate wires GW1 and GW4 and the source sense wires SSW1 and SSW4.
  • the reliability may be improved by preventing disconnection due to stress or the like.
  • the power module 200 according to the other embodiment of the present invention can be applied to the same manufacturing method as that of the present embodiment or the other embodiment, and the module can be manufactured without attaching a case.
  • the module can be simplified and the module can be miniaturized.
  • the members such as the case are not necessary, the number of parts is reduced, and the cost can be reduced.
  • the transfer mold type in which the difference in the CTE value between the main wiring conductors 32 1 and 32 4 and the MISFETs Q 1 and Q 4 joined onto the main wiring conductors 32 1 and 3 4 is large according to the other embodiment.
  • the power module 200 it is possible to significantly reduce the shear stress ⁇ zx related to the joint. Therefore, even in the case of a transfer mold type power module 200, deterioration such as breakage of a joint during thermal cycle test can be suppressed, and high electrical characteristics and thermal characteristics can be maintained, etc. The reliability can be improved.
  • the structure is simple, the fabrication is easy, the mass productivity is improved, the miniaturization and the manufacturing process are simplified, and a power module capable of cost reduction can be provided.
  • the ceramic frame 10 is formed around the semiconductor device 1 on the metal pattern 3 to adopt a configuration for reducing the difference in CTE value between the metal pattern 3 and the semiconductor device 1 ing.
  • a power module 20 for example, a circuit representation of a SiC MISFET of a one-in-one module is represented as shown in FIG. 25A, and a circuit representation of an IGBT of the one-in-one module is FIG. It is expressed as shown in (b).
  • FIG. 25 (a) a diode DI connected in antiparallel to the MISFET Q is shown.
  • the main electrode of the MISFET Q is represented by the drain terminal DT and the source terminal ST.
  • FIG. 25 (b) shows a diode DI connected in antiparallel to the IGBT Q.
  • the main electrode of the IGBT Q is represented by a collector terminal CT and an emitter terminal ET.
  • FIG. 1 a detailed circuit representation of the SiC MISFET in the power module 20 according to the present embodiment, for example, a one-in-one module, is represented as shown in FIG.
  • the power module 20 has, for example, a configuration of a one-in-one module. That is, one MISFET is incorporated in one module, and as an example, one MISFET can be mounted by parallel connection up to 5 chips (five transistors). It is also possible to mount a part of the 5 chips for the diode DI.
  • the sense MISFET Qs is connected in parallel to the MISFET Q.
  • the sense MISFET Qs is formed as a fine transistor in the same chip as the MISFET Q.
  • SS denotes a source sense terminal
  • CS denotes a current sense terminal
  • G denotes a gate signal terminal.
  • the sense MISFETs Qs are formed in the same chip as transistors of a fine size.
  • circuit representation of the SiC MISFET of the two-in-one module according to the present embodiment is as shown in FIG. 27A.
  • FIG. 27A two MISFETs Q1 and Q4 and diodes D1 and D4 respectively connected in anti-parallel to the MISFETs Q1 and Q4 are incorporated in one module.
  • G1 is a gate signal terminal of the MISFET Q1
  • S1 is a source terminal of the MISFET Q1.
  • G4 is a gate signal terminal of the MISFET Q4, and S4 is a source terminal of the MISFET Q4.
  • P is a positive side power supply input terminal
  • N is a negative side power supply input terminal
  • O is an output terminal.
  • FIG. 27 (b) a circuit representation of the IGBT of the two-in-one module in the power module 20T according to the present embodiment is represented as shown in FIG. 27 (b).
  • FIG. 27B two IGBTs Q1 and Q4 and diodes D1 and D4 connected in anti-parallel to the IGBTs Q1 and Q4 are incorporated in one module.
  • G1 is a gate signal terminal of the IGBT Q1
  • E1 is an emitter terminal of the IGBT Q1.
  • G4 is a gate signal terminal of the IGBT Q4, and E4 is an emitter terminal of the IGBT Q4.
  • P is a positive side power supply input terminal
  • N is a negative side power supply input terminal
  • O is an output terminal.
  • a semiconductor substrate 126 formed of an n - high resistance layer, a p body region 128 formed on the surface side of the semiconductor substrate 126, and a source region formed on the surface of the p body region 128 130 and a gate insulating film 132 disposed on the surface of the semiconductor substrate 126 between the p body region 128, a gate electrode 138 disposed on the gate insulating film 132, and connected to the source region 130 and the p body region 128 Source electrode 134, an n + drain region 124 disposed on the back surface opposite to the surface of semiconductor substrate 126, and a drain electrode 136 connected to n + drain region 124.
  • the configuration of the planar gate n-channel vertical SiC MISFET is disclosed, but as shown in FIG. 32 described later, it is configured by a trench gate n-channel vertical SiC TMISFET or the like. It is good.
  • a GaN-based FET or the like may be employed instead of the SiC MISFET. This is particularly effective when employing any of SiC-based and GaN-based power devices as the power modules 20 and 20T according to the present embodiment.
  • a wide band gap type semiconductor having a band gap energy of, for example, 1.1 eV to 8 eV can be used.
  • the IGBT 110A includes a semiconductor substrate 126 formed of an n - high resistance layer, and a semiconductor P body region 128 formed on the surface side of substrate 126, emitter region 130E formed on the surface of p body region 128, and gate insulating film 132 disposed on the surface of semiconductor substrate 126 between p body region 128 , A gate electrode 138 disposed on the gate insulating film 132, an emitter electrode 134E connected to the emitter region 130E and the p body region 128, and ap + collector disposed on the back surface opposite to the surface of the semiconductor substrate 126.
  • a region 124P and a collector electrode 136C connected to the p + collector region 124P are provided.
  • planar gate n-channel vertical IGBT is disclosed in the example of FIG. 28 (b), it may be configured by a trench gate n-channel vertical IGBT or the like.
  • FIG. Be done a schematic cross-sectional structure of the SiC MISFET 110 including the source pad electrode SP and the gate pad electrode GP is shown in FIG. Be done.
  • gate pad electrode GP is connected to gate electrode 138 disposed on gate insulating film 132, and source pad electrode SP is connected to source electrode 134 connected to source region 130 and p body region 128. Ru. Further, as shown in FIG. 29, gate pad electrode GP and source pad electrode SP are disposed on interlayer insulating film 144 for passivation covering the surface.
  • a transistor structure with a fine structure may be formed as in the central part of FIG. 28A or FIG.
  • the source pad electrode SP may be extended and disposed on the interlayer insulating film 144 for passivation also in the transistor structure in the central portion.
  • FIG. 1 An example of a semiconductor device applied to power modules 20 and 20T according to the present embodiment, a schematic cross-sectional structure of IGBT 110A including source pad electrode SP and gate pad electrode GP is represented as shown in FIG. .
  • gate pad electrode GP is connected to gate electrode 138 disposed on gate insulating film 132, and emitter pad electrode EP is connected to emitter electrode 134E connected to emitter region 130E and p body region 128. Ru. Further, as shown in FIG. 30, gate pad electrode GP and emitter pad electrode EP are disposed on interlayer insulating film 144 for passivation covering the surface.
  • an IGBT structure having a fine structure may be formed as in the central portion of FIG. 28B or FIG.
  • emitter pad electrode EP may be extended and disposed on interlayer insulating film 144 for passivation.
  • SiC DIMISFET 110 is represented as shown in FIG.
  • the SiC DIMISFET applicable to the power module 20T includes a semiconductor substrate 126 formed of an n - high resistance layer and a p body region 128 formed on the surface side of the semiconductor substrate 126.
  • gate electrode 138 Source electrode 134 connected to source region 130 and p body region 128, n + drain region 124 disposed on the back surface opposite to the surface of semiconductor substrate 126, and n + drain region 124 And the drain electrode 136.
  • p body region 128 and n + source region 130 formed on the surface of p body region 128 are formed by double ion implantation (DI), and source pad electrode SP includes source region 130 and p body region. It is connected to the source electrode 134 connected to 128.
  • the gate pad electrode GP (not shown) is connected to the gate electrode 138 disposed on the gate insulating film 132. Also, as shown in FIG. 31, the source pad electrode SP and the gate pad electrode GP (not shown) are disposed on the passivation interlayer insulating film 144 covering the surface.
  • SiC DIMISFET110 as shown in FIG. 31, sandwiched by n in the p-body region 128 - in the semiconductor substrate 126 made of a high-resistance layer, a depletion layer as shown by a broken line is formed, a junction FET ( The channel resistance RJFET associated with the JFET) effect is formed. Further, as shown in FIG. 31, a body diode BD is formed between the p body region 128 and the semiconductor substrate 126.
  • SiC TMISFET110 is represented as shown in FIG.
  • a semiconductor substrate 126N formed of n layers, a p body region 128 formed on the surface side of the semiconductor substrate 126N, an n + source region 130 formed on the surface of the p body region 128, and p Connected to the trench gate electrode 138TG formed through the body region 128 through the gate insulating layer 132 and the interlayer insulating films 144U and 144B in the trench formed to the semiconductor substrate 126N, the source region 130 and the p body region 128 Source electrode 134, an n + drain region 124 disposed on the back surface opposite to the surface of semiconductor substrate 126N, and a drain electrode 136 connected to n + drain region 124.
  • trench gate electrode 138TG is formed in the trench which penetrates p body region 128 and is formed to semiconductor substrate 126N via gate insulating layer 132 and interlayer insulating films 144U and 144B, and source pad electrode SP is formed by It is connected to source electrode 134 connected to source region 130 and p body region 128.
  • the gate pad electrode GP (not shown) is connected to the gate electrode 138 disposed on the gate insulating film 132. Further, source pad electrode SP and gate pad electrode GP (not shown) are disposed on passivation interlayer insulating film 144U covering the surface, as shown in FIG.
  • channel resistance R JFET associated with junction FET (JFET) effect such as SiC DIMISFET is not formed.
  • a body diode BD is formed between the p body region 128 and the semiconductor substrate 126N, as in FIG.
  • an IGBT is applied as a semiconductor device, and a snubber capacitor C is connected between power supply terminal PL and ground terminal NL.
  • the circuit configuration example is expressed as shown in FIG.
  • the surge voltage Ldi / dt changes depending on the value of the inductance L, the surge voltage Ldi / dt is superimposed on the power source E.
  • the surge voltage Ldi / dt can be absorbed by the snubber capacitor C connected between the power supply terminal PL and the ground terminal NL.
  • the three-phase alternating current inverter 140 includes a gate drive unit 150, a power module unit 152 connected to the gate drive unit 150, and a three-phase alternating current motor unit 154.
  • the power module unit 152 is connected to U-phase, V-phase, and W-phase inverters corresponding to the U-phase, V-phase, and W-phase of the three-phase AC motor unit 154.
  • the gate drive unit 150 is connected to the SiC MISFETs Q1 and Q4, the SiC MISFETs Q2 and Q5, and the SiC MISFETs Q3 and Q6.
  • the power module unit 152 is connected between the positive terminal (+) and the negative terminal (-) of the converter 148 to which the power supply or storage battery (E) 146 is connected, and the inverter-configured SiC MISFETs Q1 and Q4, Q2 and Q5. , And Q3 ⁇ Q6.
  • free wheel diodes D1 to D6 are connected in antiparallel in parallel between the source and drain of the SiC MISFETs Q1 to Q6.
  • the three-phase alternating current inverter 140A includes a gate drive unit 150A, a power module unit 152A connected to the gate drive unit 150A, and a three-phase alternating current motor unit 154A.
  • the power module unit 152A U-phase, V-phase, and W-phase inverters are connected to the U-phase, V-phase, and W-phase of the three-phase AC motor unit 154A.
  • the gate drive unit 150A is connected to the IGBTs Q1 and Q4, the IGBTs Q2 and Q5, and the IGBTs Q3 and Q6.
  • Power module portion 152A is connected between the positive terminal (+) and the negative terminal (-) of converter 148A to which storage battery (E) 146A is connected, and has IGBTs Q1, Q4, Q2, Q5, and Q3 in an inverter configuration. ⁇ Has Q6.
  • free wheel diodes D1 to D6 are connected in antiparallel in parallel between the emitters and the collectors of the IGBTs Q1 to Q6.
  • the power module 20T according to the present embodiment can be formed into any type of one-in-one, two-in-one, four-in-one, six-in-one, or seven-in-one.
  • the present embodiment even in the case of the transfer mold type, deterioration of the bonding portion can be suppressed, and the power module that can be easily manufactured and whose reliability can be improved, And the inverter apparatus provided with the same can be provided.
  • the power module according to the present embodiment can be used for power module manufacturing technology such as IGBT module, diode module, MIS module (Si, SiC, GaN), an inverter for HEV / EV, an inverter for industrial use, It can be applied to a wide range of application fields such as converters.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Geometry (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Inverter Devices (AREA)

Abstract

パワーモジュール(20)は、セラミックス基板(8)と、セラミックス基板(8)上の金属パターン(3)の中央部付近に接合された半導体デバイス(1)と、セラミックス基板(8)上の金属パターン(3)の周辺部に縁に沿って配置され、半導体デバイス(1)を囲むセラミックス枠(10)と、セラミックス枠(10)を含んで、半導体デバイス(1)やセラミックス基板(8)を封止する樹脂層(14)とを備え、セラミックス枠(10)が、セラミックス基板(8)の線熱膨張係数と半導体デバイス(1)の線熱膨張係数との差に応じた応力を抑制する。接合部が劣化するのを抑制でき、作製が容易であると共に、信頼性の向上が可能なパワーモジュールを提供する。

Description

パワーモジュールおよびインバータ装置
 本実施の形態は、パワーモジュールおよびそれを搭載したインバータ装置に関する。
 現在多くの研究機関において、シリコンカーバイド(SiC:Silicon Carbide)デバイスの研究開発が行われている。SiCパワーデバイスは、Siパワーデバイスよりも低オン抵抗であり、高速スイッチングおよび高温動作特性を有する。
 SiCパワーモジュールでは、SiCデバイスのロス(オン抵抗)が低いため、面積の小さいデバイスでも大電流を導通可能であり、SiCパワーモジュールの小型化が可能である。
 これらのSiCパワーデバイスのパッケージには、ケース型が採用されていたり、特許文献1のように、トランスファーモールド成形によって樹脂封止された半導体装置も良く知られている。
 これまでのパワーモジュールでは、小型化の点で薄型パワーモジュールが求められ、実装プロセスにおいて、DBC(Direct Bonding Copper)基板、DBA(Direct Brazed Aluminum)基板、もしくはAMB(Active Metal Brazed, Active Metal Bond)基板が使われている。
特開2013-172044号公報
 しかしながら、DBC基板などの金属基板上にSiCパワーデバイスなどの半導体デバイスを接合させた際に、両者の線熱膨張係数(CTE:Coefficient of Thermal Expansion)値の差が大きい場合には、熱サイクル試験において接合部が破断するなどの劣化が生じるといった問題があった。
 本実施の形態は、接合部が劣化するのを抑制でき、作製が容易であると共に、信頼性の向上が可能なパワーモジュールおよびインバータ装置を提供する。
 本実施の形態の態様によれば、金属基板と、前記金属基板上に接合されたパワーデバイスと、前記金属基板上の、前記パワーデバイスの周辺に配置された枠部材と、前記枠部材を含み、前記パワーデバイスおよび前記金属基板を封止する樹脂層とを備えるパワーモジュールが提供される。
 また、本実施の形態の他の態様によれば、上記のパワーモジュールを少なくとも1つ以上搭載したインバータ装置が提供される。
 本実施の形態によれば、接合部が劣化するのを抑制でき、作製が容易であると共に、信頼性の向上が可能なパワーモジュールおよびインバータ装置を提供できる。
本実施の形態に係るパワーモジュールの主要部の鳥瞰構成(斜視)図。 図1のII-II線に沿う模式的断面構造図。 (a)本実施の形態に係るパワーモジュールにおいて、金属パターン上に配置されるセラミックス枠の平面パターン構成図、(b)図3(a)のIIIb-IIIb線に沿う模式的断面構造図。 (a)樹脂層が存在しない場合を例に示す、セラミックス枠を設けたパワーモジュールの模式的断面構造図、(b)樹脂層が存在しない場合を例に示す、セラミックス枠を設けないパワーモジュールの模式的断面構造図、(c)接合部に係る応力を成分ごとに比較して示すシミュレーション結果。 (a)応力の各方向の成分を示す概念図、(b)接合部に係る応力の各成分について説明するために示す概略断面図。 (a)樹脂層が存在する場合を例に示す、セラミックス枠を設けたパワーモジュールの模式的断面構造図、(b)樹脂層が存在する場合を例に示す、セラミックス枠を設けないパワーモジュールの模式的断面構造図、(c)接合部に係る応力を成分ごとに比較して示すシミュレーション結果。 (a)樹脂層が存在しない場合を例に、セラミックス枠を設けたパワーモジュールを軸対称に示す模式的断面構造図、(b)樹脂層が存在しない場合を例に、セラミックス枠を設けないパワーモジュールを軸対称に示す模式的断面構造図。 (a)樹脂層が存在しない場合を例に、セラミックス枠を設けたパワーモジュールの軸からの距離とせん断応力との関係を示すシミュレーション結果、(b)樹脂層が存在しない場合を例に、セラミックス枠を設けないパワーモジュールの軸からの距離とせん断応力との関係を示すシミュレーション結果。 (a)樹脂層が存在する場合を例に、セラミックス枠を設けたパワーモジュールを軸対称に示す模式的断面構造図、(b)樹脂層が存在する場合を例に、セラミックス枠を設けないパワーモジュールを軸対称に示す模式的断面構造図。 (a)樹脂層が存在する場合を例に、セラミックス枠を設けたパワーモジュールの軸からの距離とせん断応力との関係を示すシミュレーション結果、(b)樹脂層が存在する場合を例に、セラミックス枠を設けないパワーモジュールの軸からの距離とせん断応力との関係を示すシミュレーション結果。 (a)本実施の形態に係るパワーモジュールの製造方法の一工程を示す模式的断面構造図(その1)、(b)本実施の形態に係るパワーモジュールの製造方法の一工程を示す模式的断面構造図(その2)。 (a)本実施の形態に係るパワーモジュールの製造方法の一工程を示す模式的断面構造図(その3)、(b)本実施の形態に係るパワーモジュールの製造方法の一工程を示す模式的断面構造図(その4)。 (a)本実施の形態に係るパワーモジュールの製造方法の一工程を示す模式的断面構造図(その5)、(b)本実施の形態に係るパワーモジュールの製造方法の一工程を示す模式的断面構造図(その6)。 本実施の形態に係るパワーモジュールの製造方法の一工程を示すものであって、ヒートシンクを設けた場合を例に示す模式的断面構造図(その7)。 (a)本実施の形態の変形例1に係るパワーモジュールにおいて、セラミックス枠の平面パターン構成図、(b)図15(a)のXVII-XVII線に沿う模式的断面構造図、(c)本実施の形態の変形例2に係るパワーモジュールにおいて、セラミックス枠の模式的断面構造図、(d)本実施の形態の変形例3に係るパワーモジュールにおいて、セラミックス枠の模式的断面構造図。 (a)本実施の形態の変形例4に係るパワーモジュールにおいて、セラミックス枠の模式的断面構造図、(b)本実施の形態の変形例5に係るパワーモジュールにおいて、セラミックス枠の模式的断面構造図、(c)本実施の形態の変形例6に係るパワーモジュールにおいて、セラミックス枠の模式的断面構造図、(d)本実施の形態の変形例7に係るパワーモジュールにおいて、セラミックス枠の模式的断面構造図。 (a)本実施の形態の変形例8に係るパワーモジュールにおいて、1個の半導体デバイスを搭載する場合を例に示すセラミックス枠の平面パターン構成図(その1-1)、(b)本実施の形態の変形例8に係るパワーモジュールにおいて、2個の半導体デバイスを搭載する場合を例に示すセラミックス枠の平面パターン構成図(その1-2)、(c)本実施の形態の変形例8に係るパワーモジュールにおいて、1個の半導体デバイスを搭載する場合を例に示すセラミックス枠の平面パターン構成図(その2)、(d)本実施の形態の変形例8に係るパワーモジュールにおいて、2個の半導体デバイスを搭載する場合を例に示すセラミックス枠の平面パターン構成図(その3)。 本実施の他の形態1に係るパワーモジュールの模式的断面構造図。 本実施の他の形態2に係るパワーモジュールの模式的断面構造図。 本実施の他の形態2に係るパワーモジュールにおいて、樹脂層を透過して示す鳥瞰(斜視)図。 本実施の他の形態3に係るパワーモジュールであって、ハーフブリッジ内蔵モジュールの鳥瞰構成(斜視)図。 本実施の他の形態3に係るパワーモジュールであって、ツーインワンモジュール(2 in 1 Module)(ハーフブリッジ内蔵モジュール)において、樹脂層を透過して示す平面パターン構成図。 本実施の他の形態3に係るパワーモジュールであって、半導体デバイスとしてSiC 絶縁ゲート型電界効果トランジスタ(MISFET:Metal Insulator Semiconductor Field Effect Transistor)を適用したツーインワンモジュール(ハーフブリッジ内蔵モジュール)の回路構成図。 本実施の他の形態3に係るパワーモジュールであって、ハーフブリッジ内蔵モジュールにおいて、樹脂層を形成前の鳥瞰構成(斜視)図。 本実施の形態に係るパワーモジュールであって、(a)ワンインワンモジュール(1 in 1 Module)のSiC MISFETの回路表現図、(b)ワンインワンモジュールのIGBT(Insulated Gate Bipolar Transistor)の回路表現図。 本実施の形態に係るパワーモジュールであって、ワンインワンモジュールのSiC MISFETの詳細回路表現図。 本実施の形態に係るパワーモジュールであって、(a)ツーインワンモジュールのSiC MISFETの回路表現図、(b)ツーインワンモジュールのIGBTの回路表現図。 本実施の形態に係るパワーモジュールに適用する半導体デバイスの例であって、(a)SiC MISFETの模式的断面構造図、(b)IGBTの模式的断面構造図。 本実施の形態に係るパワーモジュールに適用する半導体デバイスの例であって、ソースパッド電極SP、ゲートパッド電極GPを含むSiC MISFETの模式的断面構造図。 本実施の形態に係るパワーモジュールに適用する半導体デバイスの例であって、エミッタパッド電極EP、ゲートパッド電極GPを含むIGBTの模式的断面構造図。 本実施の形態に係るパワーモジュールに適用可能な半導体デバイスの例であって、SiC DI(Double Implanted)MISFETの模式的断面構造図。 本実施の形態に係るパワーモジュールに適用可能な半導体デバイスの例であって、SiC トレンチ(T:Trench)MISFETの模式的断面構造図。 本実施の形態に係るパワーモジュールを用いて構成した3相交流インバータの回路構成において、(a)半導体デバイスとしてSiC MISFETを適用し、電源端子PL・接地端子NL間にスナバコンデンサを接続した回路構成例、(b)半導体デバイスとしてIGBTを適用し、電源端子PL・接地端子NL間にスナバコンデンサを接続した回路構成例。 半導体デバイスとしてSiC MISFETを適用した本実施の形態に係るパワーモジュールを用いて構成した3相交流インバータの回路構成図。 半導体デバイスとしてIGBTを適用した本実施の形態に係るパワーモジュールを用いて構成した3相交流インバータの回路構成図。
 次に、図面を参照して、本実施の形態を説明する。以下の図面の記載において、同一または類似の部分には同一または類似の符号を付している。ただし、図面は模式的なものであり、各構成部品の厚みと平面寸法との関係などは現実のものとは異なることに留意すべきである。したがって、具体的な厚みや寸法は以下の説明を参酌して判断すべきものである。また、図面相互間においても互いの寸法の関係や比率が異なる部分が含まれていることはもちろんである。
 また、以下に示す実施の形態は、技術的思想を具体化するための装置や方法を例示するものであって、本実施の形態は、各構成部品の材質、形状、構造、配置などを下記のものに特定するものでない。本実施の形態は、特許請求の範囲において、種々の変更を加えることができる。
 (パワーモジュールの構成)   
 本実施の形態に係るパワーモジュール20の鳥瞰構成は、図1に示すように表される。また、本実施の形態に係るパワーモジュール20において、セラミックス基板(実装基板)8上に形成された金属パターン(金属基板)3の周辺部にセラミックス枠(枠部材)10を配置した、図1のII-II線に沿う主要部の模式的断面構造は、図2に示すように表される。
 また、本実施の形態に係るパワーモジュール20において、セラミックス基板8上の金属パターン3の周辺部に配置されたセラミックス枠10の平面パターン構成は、図3(a)に示すように表され、図3(a)のIIIb-IIIb線に沿う模式的断面構造は、図3(b)に示すように表される。
 本実施の形態に係るパワーモジュール20の主要部は、図1および図2に示すように、セラミックス基板8と、セラミックス基板8上の金属パターン3の中央部付近に接合されたパワーデバイスとしての半導体デバイス(半導体チップ)1と、セラミックス基板8上の金属パターン3の縁に沿って配置され、半導体デバイス1を囲む断面形状がI字構造のセラミックス枠10と、セラミックス枠10を含んで、半導体デバイス1やセラミックス基板8を封止する樹脂層14とを備える。なお、各図において、半導体デバイス1は1つの素子のように図示されているが、複数の素子からなるもの(例えば、モジュール)などであっても良い。
 半導体デバイス1は、チップ下接合層(接合部)2を介して、セラミックス枠10は、金属スパッタするなどして、半田接合できるようにした枠下接合層11を介して、それぞれ金属パターン3の上面に半田接合される。
 樹脂層14は、セラミックス基板8の側面部を覆うようにして、トランスファーモールド成形が可能なレジンなどを用いて形成されている。
 セラミックス基板8には、例えば、0.3mm厚のセラミックスの表面・裏面にCuフレームからなる0.8mm厚の金属パターン3・9を形成したDBC(Direct Bonding Copper)基板を用いている。また、セラミックス基板8に代えて、絶縁シート上にCuフレームを配したものやCu基板などの金属基板を適用することも可能である。
 また、DBA(Direct Brazed Aluminum)基板、もしくはAMB(Active Metal Brazed, Active Metal Bond)基板も適用可能である。
 また、セラミックス枠10に限らず、枠部材としては、CTE値が金属基板のCTE値よりも低く、かつ半導体デバイス1のCTE値よりも高い金属部材などを適用することも可能である。
 また、枠部材としては、セラミックスと金属との複合材料などを適用することも可能である。
 ここで、セラミックス枠10を設けることによる作用・効果について説明する。すなわち、本実施の形態に係るパワーモジュール20において、シミュレーション(応力試験)を行った際の結果について説明する。
 図4(a)~図4(c)は、樹脂層14がない場合における、半導体デバイス1と金属パターン3との接合部に係る応力について、セラミックス枠10を設けた場合(WCF:With Ceramic Frame)と設けない場合(WOCF:Without Ceramic Frame)とを対比して示すもので、図4(a)は、セラミックス枠10を設けた場合のパワーモジュール20-1a の模式的断面構造を示しており、図4(b)は、セラミックス枠10を設けない場合のパワーモジュール20-1b の模式的断面構造を示しており、図4(c)は、それぞれの応力のシミュレーション結果の各成分(σxx,σzz,σzx)をグラフ化して示している。
 なお、各パワーモジュール20-1a ,20-1b は、金属パターン3の断面のサイズ(幅×厚さ)が10×1とされ、半導体デバイス1の断面方向のサイズ(幅×厚さ)が5×0.25とされている。
 また、ここでは、図5(a),(b)に示すように、接合部CPに係る応力のz方向の成分を垂直応力σzzと称し、x方向の成分を水平応力σxxと称し、zx方向の成分をせん断応力σzxと称する。
 図4(c)からも明らかなように、セラミックス枠10を設けることによって、パワーモジュール20(20-1a )は、接合部CPに係る応力を各成分とも低減させることが可能である。特に、せん断応力σzxについて、その他の応力σxx,σzzよりも著しく低減できる。
 図6(a)~図6(c)は、樹脂層14がある場合における、半導体デバイス1と金属パターン3との接合部に係る応力について、セラミックス枠10を設けた場合(WCF)と設けない場合(WOCF)とを対比して示すもので、図6(a)は、セラミックス枠10を設けた場合のパワーモジュール20-2a の模式的断面構造を示しており、図6(b)は、セラミックス枠10を設けない場合のパワーモジュール20-2b の模式的断面構造を示しており、図6(c)は、それぞれの応力のシミュレーション結果の各成分(σxx,σzz,σzx)をグラフ化して示している。
 図6(c)からも明らかなように、セラミックス枠10を設けることによって、パワーモジュール20(20-2a )は、接合部CPに係る応力を各成分とも低減させることが可能である。特に、せん断応力σzxについて、その他の応力σxx,σzzよりも著しく低減できる。
 以上のことから、樹脂層14の有無にかかわらず、パワーモジュール20は、セラミックス枠10を設けることによって、接合部CPに係るせん断応力σzxを低減させることが可能である。
 したがって、セラミックス枠10を設けることにより、半導体デバイス1のCTE値と金属パターン3のCTE値との差が大きい場合にも、熱サイクル試験において接合部CPに破断などの劣化が生じるのを抑制できるようになる。
 図7~図10は、本実施の形態に係るパワーモジュール20において、セラミックス枠10を設けることによる作用・効果について、さらに詳細に説明するために示すものである。
 図7および図8は、樹脂層(Resin)14がない場合における、半導体デバイス(SiC)1と金属パターン(Cu基板)3との接合部に係る応力について、セラミックス枠(SiN)10を設けた場合と設けない場合とを対比して示すもので、図7(a)は、セラミックス枠10を設けた場合のパワーモジュール20-1a の模式的断面構造をYc-Yc線に沿う軸対称に示しており、図7(b)は、セラミックス枠10を設けない場合のパワーモジュール20-1b の模式的断面構造をYc-Yc線に沿う軸対称に示している。また、図8(a)は、パワーモジュール20-1a の軸からの距離とせん断応力σzxとの関係を示す応力シミュレーション結果であり、図8(b)は、パワーモジュール20-1b の軸からの距離とせん断応力σzxとの関係を示す応力シミュレーション結果である。
 なお、軸対称に示されたパワーモジュール20-1a は、セラミックス枠10の断面のサイズ(幅×厚さ)が、半導体デバイス1の厚みよりも厚く、例えば、2×1(金属パターン3とほぼ同じ厚さ)とされている。
 図7(b)に示す構造とした場合、半導体デバイス1と金属パターン3との接合部の境界部分において応力が最も集中するのに対し、図7(a)に示す構造とした場合、半導体デバイス1と金属パターン3との接合部の境界部分において応力が集中するものの、その応力集中が緩和されている。
 図9および図10は、樹脂層(Resin)14がある場合における、半導体デバイス(SiC)1と金属パターン(Cu基板)3との接合部に係る応力について、セラミックス枠(SiN)10を設けた場合と設けない場合とを対比して示すもので、図9(a)は、セラミックス枠10を設けた場合のパワーモジュール20-2a の模式的断面構造をYc-Yc線に沿う軸対称に示しており、図9(b)は、セラミックス枠10を設けない場合のパワーモジュール20-2b の模式的断面構造をYc-Yc線に沿う軸対称に示している。また、図10(a)は、パワーモジュール20-2a の軸からの距離とせん断応力σzxとの関係を示す応力シミュレーション結果であり、図10(b)は、パワーモジュール20-2b の軸からの距離とせん断応力σzxとの関係を示す応力シミュレーション結果である。
 なお、軸対称に示されたパワーモジュール20-2a ,20-2b は、樹脂層14の断面のサイズ(幅×厚さ)が15×7.5とされている。
 図9(b)に示す構造とした場合、半導体デバイス1と金属パターン3との接合部の境界部分において応力が最も集中するのに対し、図9(a)に示す構造とした場合、半導体デバイス1と金属パターン3との接合部の境界部分において応力が集中するものの、その応力集中が緩和されている。
 以上のことから、セラミックス枠10は、金属パターン3のCTE値と半導体デバイス1のCTE値との差に応じたせん断応力σzxを抑制するように作用する。すなわち、セラミックス枠10は、金属パターン3を縮ませないように、CuのCTE値を下げる効果を有する。
 したがって、トランスファーモールドタイプのパワーモジュールとした場合にも、金属パターン3のCuよりもCTE値が小さく、かつ半導体デバイス1よりもCTE値が大きいセラミックス枠10を設けることによって、上記したように、熱サイクル試験時などに接合部CPに係るせん断応力σzxを著しく低減させることができる。
 例えば、本実施の形態に係るパワーモジュール20において、半導体デバイス(SiC)1のCTE値を3ppm/K程度とし、金属パターン(Cu)3のCTE値を16ppm/K程度とした場合、2~10ppm/K程度のCTE値を有するセラミックス枠(SiN)10が設けられる。
 なお、本実施の形態に係るパワーモジュール20において、樹脂層14は、CTE値が12~14ppm/K程度に設定される。
 (製造方法)
 本実施の形態に係るパワーモジュール20の製造方法は、主に、セラミックス基板8上の金属パターン3の周辺部にセラミックス枠10を形成する工程と、セラミックス枠10の内側の金属パターン3上に半導体デバイス1を配置する工程と、セラミックス枠10を含んで、半導体デバイス1およびセラミックス基板8を封止する樹脂層14を形成する工程とを有する。
 本実施の形態に係るパワーモジュールの製造方法について、図11~図13を参照して説明する。
 (a)まず、図11(a)に示すように、実装基板として、セラミックス基板8の表面・裏面にCuフレームを形成したDBC基板を準備し、セラミックス基板8の表面上に、CTE値が16ppm/K程度の金属パターン3と共に、パターニングされた金属パターン(銅箔)5・7を形成する。セラミックス基板8の裏面上には、金属パターン(金属フレーム)9が形成されている。
 (b)次に、図11(b)に示すように、セラミックス基板8の表面の金属パターン3上に、枠下接合層11を介して、CTE値が2~10ppm/K程度のセラミックス枠10を形成する。枠下接合層11には、例えば、半田層や接着剤層を適用可能である。
 (c)次に、図12(a)に示すように、セラミックス枠10の内側のセラミックス基板8の表面の金属パターン3上に、チップ下接合層2を介して、CTE値が3ppm/K程度のSiC系の半導体デバイス1をダイボンディングにより接合する。チップ下接合層2としては、半田層や銀焼成層を適用可能である。なお、チップ下接合層2としては、半導体デバイス1の裏面に予め形成されたAgナノ粒子層などを用いても良い。
 なお、金属パターン3上にセラミックス枠10を形成する工程(b)と、半導体デバイス1を金属パターン3上にボンディングする工程(c)とは、プロセスの順番が逆になっても良い。つまり、半導体デバイス1をボンディングした後に、セラミックス枠10を形成することとしても良い。
 (d)次に、図12(b)に示すように、半導体デバイス1のゲート電極・ソース電極に対してボンディングワイヤ4・6をボンディングする。ここで、ボンディングワイヤ4・6は、パターニングされた金属パターン5・7上にボンディング接続されていても良い。ボンディングワイヤ4・6は、例えば、Al、AlCuなどで形成可能である。
 (e)次に、図13(a)に示すように、セラミックス基板8の表面上にパターニングされた金属パターン5・7上に、半田層(図示省略)を介して、ブロック端子電極12・13を接続する。
 (f)次に、図13(b)に示すように、セラミックス枠10の内側を含んで、半導体デバイス1およびセラミックス基板8を封止する樹脂層14を形成し、パワーモジュール全体を封止する。ここで、樹脂層14の形成工程では、トランスファーモールド成形工程を適用可能である。
 本実施の形態に係るパワーモジュール20は、例えば図14に示すように、ヒートシンク100を備え、セラミックス基板8はヒートシンク100上に配置されていても良い。ここで、ヒートシンク100は、例えば、放熱用Cuベースで形成される。セラミックス基板8は、裏面に形成された金属パターン9が基板下半田層16を介してヒートシンク100に接続される。
 本実施の形態に係るパワーモジュール20においては、ケース付け無しでモジュール作製が可能となるため、モジュール作製プロセスの簡略化、モジュールの小型化を図ることができる。
 また、本実施の形態に係るパワーモジュール20においては、ケースなどの部材が不要となり、部品点数が削減され、低コスト化可能である。
 なお、セラミックス枠10の高さは、例えば、5mm程度~0.2mm程度である。また、セラミックス枠10は、ほぼ正方形状を有している。枠の高さや幅は、シミュレーションなどによって算出された十分に効果のある設計とした上で、小型化・低コスト化のため、チップサイズに合わせるなど、できるだけ小さいほうが好ましい。
 枠部材をセラミックスで形成するセラミックス枠10の場合には、セラミックスは、例えば、Al、AlN、SiN、AlSiC、もしくは少なくとも表面が絶縁性のSiCなどで形成されていても良い。また、Alの表面にW、Ni、Auなどがめっき加工されていても良い。
 また、枠部材を金属部材で形成する場合には、枠部材をフライス加工などによって形成しても良い。
 また、樹脂層14の厚さは、例えば、4.0mm~10mm程度である。
 ブロック端子電極12・13は、Cu、CuMoなどで形成されていても良い。
 セラミックス基板8は、例えば、Al、AlN、SiN、AlSiC、もしくは少なくとも表面が絶縁性のSiCなどで形成されていても良い。
 (変形例1)
 本実施の形態の変形例1に係るパワーモジュールにおいて、セラミックス枠10の平面パターン構成は、図15(a)に示すように表され、図15(a)のXVII-XVII線に沿う模式的断面構造は、図15(b)に示すように表される。
 本実施の形態の変形例1に係るパワーモジュールにおいては、セラミックス枠10の断面構造は、図15(b)に示すようにセラミックス枠10に突起構造のキャップ部分10Aを備えることによって、T字構造を有していても良い。セラミックス枠10に突起構造のキャップ部分10Aを備えることによって、樹脂層14のくいつきを良くし、密着性を向上可能となる。
 (変形例2)
 本実施の形態の変形例2に係るパワーモジュールにおいて、セラミックス枠10の模式的断面構造は、図15(c)に示すように表される。
 本実施の形態の変形例2に係るパワーモジュールにおいては、セラミックス枠10の断面構造は、図15(c)に示すように、キャップ部分10Bを備えることによって、逆L字構造もしくはΓ(ガンマ)字構造を有していても良い。セラミックス枠10に突起構造のキャップ部分10Bを備えることによって、樹脂層14のくいつきを良くし、密着性を向上可能となる。
 (変形例3)
 本実施の形態の変形例3に係るパワーモジュールにおいて、セラミックス枠10の模式的断面構造は、図15(d)に示すように表される。
 本実施の形態の変形例3に係るパワーモジュールにおいても、セラミックス枠10の断面構造は、図15(d)に示すように、キャップ部分10Cを備えることによって、逆L字構造もしくはΓ字構造を有していても良い。セラミックス枠10に突起構造のキャップ部分10Cを備えることによって、樹脂層14のくいつきを良くし、密着性を向上可能となる。
 (変形例4)
 本実施の形態の変形例4に係るパワーモジュールにおいて、セラミックス枠10の模式的断面構造は、図16(a)に示すように表される。
 本実施の形態の変形例4に係るパワーモジュールにおいては、I字構造を有するセラミックス枠10の表面10Sは粗面化処理されていても良い。セラミックス枠10は、サンドブラスト処理などによって粗面化処理可能である。このように、セラミックス枠10の表面10Sを粗面化処理することによって、より一層、樹脂層14のくいつきを良くし、密着性を向上可能となる。
 (変形例5)
 本実施の形態の変形例5に係るパワーモジュールにおいて、セラミックス枠10の模式的断面構造は、図16(b)に示すように表される。
 本実施の形態の変形例5に係るパワーモジュールにおいては、キャップ部分10Aを備えることによって、T字構造を有するセラミックス枠10の表面10Sは粗面化処理されていても良い。このように、セラミックス枠10の表面10Sを粗面化処理することによって、より一層、樹脂層14のくいつきを良くし、密着性を向上可能となる。
 (変形例6)
 本実施の形態の変形例6に係るパワーモジュールにおいて、セラミックス枠10の模式的断面構造は、図16(c)に示すように表される。
 本実施の形態の変形例6に係るパワーモジュールにおいては、キャップ部分10Bを備えることによって、逆L字構造もしくはΓ字構造を有するセラミックス枠10の表面10Sは粗面化処理されていても良い。このように、セラミックス枠10の表面10Sを粗面化処理することによって、より一層、樹脂層14のくいつきを良くし、密着性を向上可能となる。
 (変形例7)
 本実施の形態の変形例7に係るパワーモジュールにおいて、セラミックス枠10の模式的断面構造は、図16(d)に示すように表される。
 本実施の形態の変形例7に係るパワーモジュールにおいては、キャップ部分10Cを備えることによって、逆L字構造もしくはΓ字構造を有するセラミックス枠10の表面10Sは粗面化処理されていても良い。このように、セラミックス枠10の表面10Sを粗面化処理することによって、より一層、樹脂層14のくいつきを良くし、密着性を向上可能となる。
 (変形例8)
 本実施の形態の変形例8に係るパワーモジュールにおいて、セラミックス枠10の平面パターン構成は、図17(a)~図17(d)に示すように表される。
 本実施の形態の変形例8に係るパワーモジュールにおいては、図17(a)に示すように、長方形などの矩形形状のセラミックス枠10aであっても良いし、1個の半導体デバイス1の周囲を囲むセラミックス枠10aに限らず、図17(b)に示すように、複数個の半導体デバイス1A・1Bの周囲を囲むセラミックス枠10bであっても良い。
 また、図17(c)に示すように、丸や楕円などの円形状のセラミックス枠10cであっても良いし、図17(d)に示すように、半導体デバイス1A・1Bの周囲を囲むことなく、半導体デバイス1A・1Bの近傍に金属パターン3の長辺に沿って配置される直線状などの線形状のセラミックス枠10dであっても良い。
 さらに、セラミックス枠10としては、金属パターン3の縁に沿って配置する場合に限らず、図17(a)~図17(d)に示すように、金属パターン3の縁よりも内側に配置可能である。また、図17(a)~図17(d)に示したセラミックス枠10a~10dは、必ずしも一体型でなくても良く、分割されて断片的に配置しても良い。
 また、図示していないが、複数個の半導体デバイス1A・1Bの周囲を図1に示したような金属パターン3の縁に沿って配置された正方形状のセラミックス枠10によって、あるいは、複数個の半導体デバイス1の周囲を円形状のセラミックス枠10cによってそれぞれ囲む構成としたり、1個の半導体デバイス1の周囲に線形状のセラミックス枠10dを配置するようにしても良い。
 本実施の形態およびその変形例によれば、金属パターン3と金属パターン3上に接合される半導体デバイス1とのCTE値の差が大きいトランスファーモールドタイプのパワーモジュール20においては、接合部CPに係るせん断応力σzxを著しく低減させることが可能となる。したがって、熱サイクル試験時などに接合部CPが破断などにより破壊されるなどの劣化を抑制でき、電気特性や熱特性を高く保つことが可能となるなど、信頼性の向上が図れる。
 特に、Cuなどの金属基板上にIGBTチップを搭載してなるIGBTモジュールや、ダイオードモジュール、MIS(Si、SiC、GaN)モジュールなど、トランスファーモールドタイプの各種のパワーモジュールに適用できる。
 また、構造が簡単で、小型化や製造プロセスの簡略化が図れるなど、低コスト化可能なパワーモジュールを提供することができる。しかも、作製が容易で、量産性にも優れたものとすることができる。
 [他の形態1]
 本実施の他の形態に係るパワーモジュール20としては、図18に示すように、ボンディングワイヤ4・6の代わりに、ブロック端子電極17を備えるようにしても良い。
 ここで、ブロック端子電極17は、半導体デバイス1の表面上のゲート電極もしくはソース電極上に配置可能である。図18に示す例では、ブロック端子電極17は1本のみ図示されているが、ゲート電極およびソース電極用に複数本配置されていても良い。また、ブロック端子電極17は、Cu、CuMoなどで形成されていても良い。
 なお、その他の構成は、上記した本実施の形態(例えば、図14参照)と同様であり、ワイヤボンディングに代えて、ブロック端子電極12・13を接続すると同時または前後に、半導体デバイス1の表面上のゲート電極もしくはソース電極上にブロック端子電極17を接続することによって、簡単に製造できる。
 [他の形態2]
 本実施の他の形態に係るパワーモジュール20としては、図19および図20に示すように、セラミックス枠10の内側の金属パターン3上に、ボンディングワイヤ19とブロック端子電極23とを切り替える中継用基板18、および半導体デバイス1上のソース電極とセラミックス基板8上の金属パターン7との間を接続するブロック端子電極21を備えるようにしても良い。
 なお、図19には、パワーモジュール20の模式的断面構造が、図20には、樹脂層14を透過した状態でパワーモジュール20の鳥瞰構成が、それぞれ示されている。
 ここで、中継用基板18は、セラミックス基板と、セラミックス基板の表面・裏面に配置された銅箔(Cuフレーム)とを備える。すなわち、中継用基板18は、DBC基板構造を有する。また、中継用基板18としては、DBA基板もしくはAMB基板を用いても良い。
 ボンディングワイヤ19は、半導体デバイス1上のゲート電極と中継用基板18上の銅箔との間をボンディング接続している。ボンディングワイヤ19は、例えば、Al、AlCuなどで形成可能である。
 ブロック端子電極23は、中継用基板18上の銅箔とセラミックス基板8上の金属パターン5との間をそれぞれ半田層(図示省略)により接続している。
 なお、ブロック端子電極21・23は、Cu、CuMoなどで形成されていても良い。
 その他の構成は、上記した本実施の形態(例えば、図14参照)と同様であり、セラミックス枠10の内側の金属パターン3上に中継用基板18をダイボンディングと同様に接続すると共に、半導体デバイス1をダイボンディングにより接合した後に、半導体デバイス1と中継用基板18との間をボンディングワイヤ19によりボンディング接続し、さらに、金属パターン5上にブロック端子電極12を接続すると同時または前後に、半導体デバイス1と金属パターン7との間および中継用基板18と金属パターン5との間をブロック端子電極21・23により接続することによって、簡単に製造できる。
 [他の形態3]
 本実施の他の形態に係るパワーモジュール200であって、2個の半導体デバイスが1つのモジュールに内蔵された、いわゆるツーインワンモジュール(2 in 1 Module:ハーフブリッジ内蔵モジュール)の鳥瞰構成は、図21に示すように表される。
 また、樹脂層14を形成する前のパワーモジュール200の平面パターン構成は、図22に示すように表され、半導体デバイスとしてSiC MISFET Q1・Q4を適用したツーインワンモジュールの回路構成は、図23に示すように表される。
 すなわち、本実施の他の形態に係るパワーモジュール200は、2個のMISFET Q1・Q4が1つのモジュールに内蔵された、いわゆるハーフブリッジ内蔵モジュールの構成を備える。
 図22においては、MISFET Q1・Q4が、それぞれ4チップ並列に配置されている例が示されている。例えば、1つのMISFETは、最大で5個のトランジスタ(チップ)を搭載することが可能となっている。なお、5チップの内、一部をダイオードDI用として搭載することも可能である。
 ここで、モジュールは、一つの大きなトランジスタとみることができるが、内蔵されているトランジスタ(チップ)が1個または複数個の場合がある。すなわち、モジュールには、1 in 1、2 in 1、4 in 1、6 in 1などがあるが、例えば、モジュール上において、縦2個分のトランジスタを接続内蔵したモジュールは2 in 1、2 in 1を2組配線内蔵したモジュールは4 in 1、全て配線内蔵したものは6 in 1と呼ばれている。
 本実施の形態に係るパワーモジュール200は、図21に示すように、樹脂層14に被覆されたセラミックス基板8の第1の辺に配置された正側電力端子P(D1)および負側電力端子N(S4)と、第1の辺に隣接する第2の辺に配置されたゲート端子GT1・ソースセンス端子SST1と、第1の辺に対向する第3の辺に配置された出力端子O(S1)・O(D4)と、第2の辺に対向する第4の辺に配置されたゲート端子GT4・ソースセンス端子SST4とを備える。
 また、図22に示すように、ゲート端子GT1・ソースセンス端子SST1は、MISFET Q1のゲート用信号配線パターンGL1・ソース用信号配線パターンSL1に接続され、ゲート端子GT4・ソースセンス端子SST4は、MISFET Q4のゲート用信号配線パターンGL4・ソース用信号配線パターンSL4に接続される。
 図22に示すように、MISFET Q1・Q4から信号基板24・24上に配置されたゲート用信号配線パターンGL1・GL4およびソースセンス用信号配線パターンSL1・SL4に向けて、ゲート用ワイヤGW1・GW4およびソースセンス用ワイヤSSW1・SSW4が接続される。また、ゲート用信号配線パターンGL1・GL4およびソースセンス用信号配線パターンSL1・SL4には、外部取り出し用のゲート端子GT1・GT4およびソースセンス端子SST1・SST4が半田付けなどによって接続される。
 図22に示すように、信号基板24・24は、セラミックス基板8上に、半田付けなどによって接続される。
 また、本実施の他の形態に係るパワーモジュール200であって、ハーフブリッジ内蔵モジュールにおいて、上面板電極22・22を形成後で、樹脂層14を形成する前の鳥瞰構成は、図24に示すように表される。なお、図24においては、ゲート用ワイヤGW1・GW4およびソースセンス用ワイヤSSW1・SSW4の図示を省略している。
 4チップ並列に配置されたMISFET Q1・Q4のソースS1・S4は、上面板電極22・22によって共通に接続される。
 なお、図21~図24においては、図示は省略されているが、MISFET Q1・Q4のドレインD1・ソースS1間およびドレインD4・ソースS4間に逆並列にダイオードが接続されていても良い。
 図21~図24に示された例では、4チップ並列に配置されたMISFET Q1・Q4のソースS1・S4は、上面板電極22・22によって共通に接続されているが、上面板電極22・22の代わりにソース同士がワイヤで導通されていても良い。
 正側電力端子P・負側電力端子N、外部取り出し用のゲート端子GT1・GT4、およびソースセンス端子SST1・SST4は、例えば、Cuで形成可能である。
 信号基板24・24は、セラミックス基板で形成可能である。セラミックス基板は、例えば、Al、AlN、SiN、AlSiC、もしくは少なくとも表面が絶縁性のSiCなどで形成されていても良い。
 電極パターンとなる主配線導体(金属基板)32・32・32(EP)は、例えば、Cu、Alなどで形成可能である。
 MISFET Q1・Q4のソースS1・S4と上面板電極22・22を接続する柱状電極25・25および上面板電極22・22の部分は、例えば、Cu、CuMoなどで形成されていても良い。
 ゲート用ワイヤGW1・GW4およびソースセンス用ワイヤSSW1・SSW4は、例えば、Al、AlCuなどで形成可能である。
 MISFET Q1・Q4としては、SiC DIMISFET、SiC TMISFETなどのSiC系パワーデバイス、あるいはGaN系高電子移動度トランジスタ(HEMT: High Electron Mobility Transistor)などのGaN系パワーデバイスのようなワイドバンドギャップ型の素子を適用可能である。また、場合によっては、Si系MISFETやIGBTなどのパワーデバイスも適用可能である。
 本実施の他の形態に係るパワーモジュール200においては、4チップ構成のMISFET Q1が、主配線導体32上に半田層などを介して配置されたセラミックス枠10内の、主配線導体32上にチップ下接合層2を介して接合されている。同様に、4チップ構成のMISFET Q4が、主配線導体32上に半田層などを介して配置されたセラミックス枠10内の、主配線導体32上にチップ下接合層2を介して接合されている。
 セラミックス枠10・10内には樹脂が充填され、4チップ構成のMISFET Q1・Q4は樹脂封止されると共に、上面板電極22・22などを含んで、全体が同一材料からなる樹脂層14によってモジュール全体がパッケージングされる。
 なお、セラミックス枠10・10は、図22および図24に示す例では複数のMISFET Q1・Q4を一括して内包しているが、複数のMISFET Q1・Q4をそれぞれ個別に内包するように配置しても良い。
 本実施の他の形態に係るパワーモジュール200の主要部は、本実施の形態と同様に、セラミックス基板8と、セラミックス基板8上の主配線導体32・32に接合されたMISFET Q1・Q4と、主配線導体32・32上に配置され、MISFET Q1・Q4を囲むセラミックス枠10・10と、セラミックス枠10・10の内側のMISFET Q1・Q4を封止すると共に、主配線導体32・32およびセラミックス基板8を封止する樹脂層14とを備える。
 本実施の他の形態に係るパワーモジュール200においても、樹脂層14には、本実施の形態およびその変形例1~8と同様の樹脂材料を適用可能であり、セラミックス枠10・10には、本実施の形態およびその変形例1~8と同様のセラミックス枠10の構成を採用することができる。
 また、本実施の他の形態に係るパワーモジュール200においても、ゲート用ワイヤGW1・GW4およびソースセンス用ワイヤSSW1・SSW4の代わりにブロック端子電極12・13や中継用基板18などを適用し、熱ストレスなどによる断線を防止して信頼性の向上を可能にしても良い。
 また、本実施の他の形態に係るパワーモジュール200においても、本実施の形態やその他の形態と同様の製造方法を適用可能であり、ケース付け無しでモジュール作製が可能となるため、モジュール作製プロセスの簡略化、モジュールの小型化を図ることができる。また、ケースなどの部材が不要となり、部品点数が削減され、低コスト化可能である。
 このように、本実施の他の形態によっても、主配線導体32・32と主配線導体32・32上に接合されるMISFET Q1・Q4とのCTE値の差が大きいトランスファーモールドタイプのパワーモジュール200においては、接合部に係るせん断応力σzxを著しく低減させることが可能となる。したがって、トランスファーモールドタイプのパワーモジュール200とした場合であっても、熱サイクル試験時などに接合部が破壊されるなどの劣化を抑制でき、電気特性や熱特性を高く保つことが可能となるなど、信頼性の向上が図れる。
 また、構造が簡単で、作製が容易であり、量産性が向上すると共に、小型化、製造プロセスが簡略化され、低コスト化可能なパワーモジュールを提供することができる。
 (パワーモジュールの具体例)
 以下、本実施の形態に係るパワーモジュール20の具体例を説明する。もちろん、以下に説明するパワーモジュール20においても、金属パターン3上の半導体デバイス1の周囲にセラミックス枠10を形成し、金属パターン3と半導体デバイス1とのCTE値の差を緩和させる構成を採用している。
 本実施の形態に係るパワーモジュール20であって、例えば、ワンインワンモジュールのSiC MISFETの回路表現は、図25(a)に示すように表され、ワンインワンモジュールのIGBTの回路表現は、図25(b)に示すように表される。
 図25(a)には、MISFET Qに逆並列接続されるダイオードDIが示されている。MISFET Qの主電極は、ドレイン端子DTおよびソース端子STで表される。
 同様に、図25(b)には、IGBT Qに逆並列接続されるダイオードDIが示されている。IGBT Qの主電極は、コレクタ端子CTおよびエミッタ端子ETで表される。
 また、本実施の形態に係るパワーモジュール20であって、例えば、ワンインワンモジュールのSiC MISFETの詳細回路表現は、図26に示すように表される。
 本実施の形態に係るパワーモジュール20は、例えば、ワンインワンモジュールの構成を備える。すなわち、1個のMISFETが1つのモジュールに内蔵されており、一例として、1個のMISFETは5チップ(5個のトランジスタ)まで並列接続による搭載が可能である。なお、5チップの内、一部をダイオードDI用として搭載することも可能である。
 さらに詳細には、図26に示すように、MISFET Qに並列にセンス用MISFET Qsが接続される。センス用MISFET Qsは、MISFET Qと同一チップ内に、微細トランジスタとして形成されている。図26において、SSは、ソースセンス端子、CSは、電流センス端子であり、Gは、ゲート信号端子である。
 なお、本実施の形態においても、半導体デバイス1には、センス用MISFET Qsが同一チップ内に微細サイズのトランジスタとして形成されている。
 また、本実施の形態に係るパワーモジュール20Tであって、ツーインワンモジュールのSiC MISFETの回路表現は、図27(a)に示すように表される。
 図27(a)に示すように、2個のMISFET Q1・Q4と、MISFET Q1・Q4にそれぞれ逆並列接続されるダイオードD1・D4とが、1つのモジュールに内蔵されている。図27(a)において、G1は、MISFET Q1のゲート信号端子であり、S1は、MISFET Q1のソース端子である。G4は、MISFET Q4のゲート信号端子であり、S4は、MISFET Q4のソース端子である。Pは、正側電源入力端子であり、Nは、負側電源入力端子であり、Oは、出力端子である。
 また、本実施の形態に係るパワーモジュール20Tであって、ツーインワンモジュールのIGBTの回路表現は、図27(b)に示すように表される。
 図27(b)に示すように、2個のIGBT Q1・Q4と、IGBT Q1・Q4に逆並列接続されるダイオードD1・D4とが、1つのモジュールに内蔵されている。図27(b)において、G1は、IGBT Q1のゲート信号端子であり、E1は、IGBT Q1のエミッタ端子である。G4は、IGBT Q4のゲート信号端子であり、E4は、IGBT Q4のエミッタ端子である。Pは、正側電源入力端子であり、Nは、負側電源入力端子であり、Oは、出力端子である。
 (半導体デバイスの構成例)
 本実施の形態に係るパワーモジュール20・20Tに適用可能な半導体デバイスの例であって、SiC MISFET110の模式的断面構造は、図28(a)に示すように表され、IGBT110Aの模式的断面構造は、図28(b)に示すように表される。
 図28(a)に示すように、n高抵抗層からなる半導体基板126と、半導体基板126の表面側に形成されたpボディ領域128と、pボディ領域128の表面に形成されたソース領域130と、pボディ領域128間の半導体基板126の表面上に配置されたゲート絶縁膜132と、ゲート絶縁膜132上に配置されたゲート電極138と、ソース領域130およびpボディ領域128に接続されたソース電極134と、半導体基板126の表面と反対側の裏面に配置されたnドレイン領域124と、nドレイン領域124に接続されたドレイン電極136とを備える。
 図28(a)の例では、プレーナゲート型nチャネル縦型SiC MISFETの構成が開示されているが、後述する図32に示すように、トレンチゲート型nチャネル縦型SiC TMISFETなどで構成されていても良い。また、SiC MISFETの代わりに、GaN系FETなどを採用することもできる。本実施の形態に係るパワーモジュール20・20Tとして、SiC系、GaN系のいずれかのパワーデバイスを採用する場合は特に効果的となる。
 さらには、本実施の形態に係るパワーモジュール20・20Tに適用可能な半導体デバイスには、バンドギャップエネルギーが、例えば、1.1eV~8eVのワイドバンドギャップ型の半導体を用いることができる。
 同様に、本実施の形態に係るパワーモジュール20・20Tに適用可能な半導体デバイスの例として、IGBT110Aは、図28(b)に示すように、n高抵抗層からなる半導体基板126と、半導体基板126の表面側に形成されたpボディ領域128と、pボディ領域128の表面に形成されたエミッタ領域130Eと、pボディ領域128間の半導体基板126の表面上に配置されたゲート絶縁膜132と、ゲート絶縁膜132上に配置されたゲート電極138と、エミッタ領域130Eおよびpボディ領域128に接続されたエミッタ電極134Eと、半導体基板126の表面と反対側の裏面に配置されたpコレクタ領域124Pと、pコレクタ領域124Pに接続されたコレクタ電極136Cとを備える。
 図28(b)の例では、プレーナゲート型のnチャネル縦型IGBTの構成が開示されているが、トレンチゲート型nチャネル縦型IGBTなどで構成されていても良い。
 本実施の形態に係るパワーモジュール20・20Tに適用可能な半導体デバイスの例であって、ソースパッド電極SPおよびゲートパッド電極GPを含むSiC MISFET110の模式的断面構造は、図29に示すように表される。
 図29において、ゲートパッド電極GPは、ゲート絶縁膜132上に配置されたゲート電極138に接続され、ソースパッド電極SPは、ソース領域130およびpボディ領域128に接続されたソース電極134に接続される。また、ゲートパッド電極GPおよびソースパッド電極SPは、図29に示すように、表面を覆うパッシベーション用の層間絶縁膜144上に配置される。
 なお、ゲートパッド電極GPおよびソースパッド電極SPの下方の半導体基板126内には、図28(a)あるいは図29の中央部と同様に、微細構造のトランジスタ構造が形成されていても良い。
 さらに、図29に示すように、中央部のトランジスタ構造においても、パッシベーション用の層間絶縁膜144上にソースパッド電極SPが延在して配置されていても良い。
 本実施の形態に係るパワーモジュール20・20Tに適用する半導体デバイスの例であって、ソースパッド電極SPおよびゲートパッド電極GPを含むIGBT110Aの模式的断面構造は、図30に示すように表される。
 図30において、ゲートパッド電極GPは、ゲート絶縁膜132上に配置されたゲート電極138に接続され、エミッタパッド電極EPは、エミッタ領域130Eおよびpボディ領域128に接続されたエミッタ電極134Eに接続される。また、ゲートパッド電極GPおよびエミッタパッド電極EPは、図30に示すように、表面を覆うパッシベーション用の層間絶縁膜144上に配置される。
 なお、ゲートパッド電極GPおよびエミッタパッド電極EPの下方の半導体基板126内には、図28(b)あるいは図30の中央部と同様に、微細構造のIGBT構造が形成されていても良い。
 さらに、図30に示すように、中央部のIGBT構造においても、パッシベーション用の層間絶縁膜144上にエミッタパッド電極EPが延在して配置されていても良い。
 ―SiC DIMISFET―
 本実施の形態に係るパワーモジュール20Tに適用可能な半導体デバイスの例であって、SiC DIMISFET110の模式的断面構造は、図31に示すように表される。
 本実施の形態に係るパワーモジュール20Tに適用可能なSiC DIMISFETは、図31に示すように、n高抵抗層からなる半導体基板126と、半導体基板126の表面側に形成されたpボディ領域128と、pボディ領域128の表面に形成されたnソース領域130と、pボディ領域128間の半導体基板126の表面上に配置されたゲート絶縁膜132と、ゲート絶縁膜132上に配置されたゲート電極138と、ソース領域130およびpボディ領域128に接続されたソース電極134と、半導体基板126の表面と反対側の裏面に配置されたnドレイン領域124と、nドレイン領域124に接続されたドレイン電極136とを備える。
 図31において、pボディ領域128と、pボディ領域128の表面に形成されたnソース領域130とがダブルイオン注入(DI)で形成され、ソースパッド電極SPは、ソース領域130およびpボディ領域128に接続されたソース電極134に接続される。また、ゲートパッド電極GP(図示省略)は、ゲート絶縁膜132上に配置されたゲート電極138に接続される。また、ソースパッド電極SPおよびゲートパッド電極GP(図示省略)は、図31に示すように、表面を覆うパッシベーション用の層間絶縁膜144上に配置される。
 SiC DIMISFET110は、図31に示すように、pボディ領域128に挟まれたn高抵抗層からなる半導体基板126内に、破線で示されるような空乏層が形成されるため、接合型FET(JFET)効果に伴うチャネル抵抗RJFETが形成される。また、pボディ領域128/半導体基板126間には、図31に示すように、ボディダイオードBDが形成される。
 ―SiC TMISFET―
 本実施の形態に係るパワーモジュール20Tに適用可能な半導体デバイスの例であって、SiC TMISFET110の模式的断面構造は、図32に示すように表される。
 図32に示すように、n層からなる半導体基板126Nと、半導体基板126Nの表面側に形成されたpボディ領域128と、pボディ領域128の表面に形成されたnソース領域130と、pボディ領域128を貫通し、半導体基板126Nまで形成されたトレンチ内にゲート絶縁層132および層間絶縁膜144U・144Bを介して形成されたトレンチゲート電極138TGと、ソース領域130およびpボディ領域128に接続されたソース電極134と、半導体基板126Nの表面と反対側の裏面に配置されたnドレイン領域124と、nドレイン領域124に接続されたドレイン電極136とを備える。
 図32において、pボディ領域128を貫通し、半導体基板126Nまで形成されたトレンチ内にゲート絶縁層132および層間絶縁膜144U・144Bを介してトレンチゲート電極138TGが形成され、ソースパッド電極SPは、ソース領域130およびpボディ領域128に接続されたソース電極134に接続される。ゲートパッド電極GP(図示省略)は、ゲート絶縁膜132上に配置されたゲート電極138に接続される。また、ソースパッド電極SPおよびゲートパッド電極GP(図示省略)は、図32に示すように、表面を覆うパッシベーション用の層間絶縁膜144U上に配置される。
 SiC TMISFETでは、SiC DIMISFETのような接合型FET(JFET)効果に伴うチャネル抵抗RJFETは形成されない。また、pボディ領域128/半導体基板126N間には、図31と同様に、ボディダイオードBDが形成される。
 (パワーモジュールを適用した応用例)
 本実施の形態に係るパワーモジュール20Tを用いて構成した3相交流インバータ140の回路構成において、半導体デバイスとしてSiC MISFETを適用し、電源端子PL・接地端子NL間にスナバコンデンサCを接続した回路構成例は、図33(a)に示すように表される。
 同様に、本実施の形態に係るパワーモジュール20Tを用いて構成した3相交流インバータ140Aの回路構成において、半導体デバイスとしてIGBTを適用し、電源端子PL・接地端子NL間にスナバコンデンサCを接続した回路構成例は、図33(b)に示すように表される。
 本実施の形態に係るパワーモジュール20Tを電源Eと接続する際、接続ラインの有するインダクタンスLによって、SiC MISFETやIGBTのスイッチング速度が速いため、大きなサージ電圧Ldi/dtを生ずる。例えば、電流変化di=300A、スイッチングに伴う時間変化dt=100nsecとすると、di/dt=3×10(A/s)となる。
 インダクタンスLの値により、サージ電圧Ldi/dtの値は変化するが、電源Eに、このサージ電圧Ldi/dtが重畳される。電源端子PL・接地端子NL間に接続されるスナバコンデンサCによって、このサージ電圧Ldi/dtを吸収することができる。
 (パワーモジュールを適用した具体例)
 次に、図34を参照して、半導体デバイスとしてSiC MISFETを適用した本実施の形態に係るパワーモジュール20Tを用いて構成した3相交流インバータ140について説明する。
 図34に示すように、3相交流インバータ140は、ゲートドライブ部150と、ゲートドライブ部150に接続されたパワーモジュール部152と、3相交流モータ部154とを備える。パワーモジュール部152は、3相交流モータ部154のU相、V相、W相に対応して、U相、V相、W相のインバータが接続されている。
 ここで、ゲートドライブ部150は、SiC MISFET Q1・Q4、SiC MISFET Q2・Q5、およびSiC MISFET Q3・Q6に接続されている。
 パワーモジュール部152は、電源もしくは蓄電池(E)146が接続されたコンバータ148のプラス端子(+)とマイナス端子(-)との間に接続され、インバータ構成のSiC MISFET Q1・Q4、Q2・Q5、およびQ3・Q6を備える。また、SiC MISFET Q1~Q6のソース・ドレイン間には、フリーホイールダイオードD1~D6がそれぞれ逆並列に接続されている。
 次に、図35を参照して、半導体デバイスとしてIGBTを適用した本実施の形態に係るパワーモジュール20Tを用いて構成した3相交流インバータ140Aについて説明する。
 図35に示すように、3相交流インバータ140Aは、ゲートドライブ部150Aと、ゲートドライブ部150Aに接続されたパワーモジュール部152Aと、3相交流モータ部154Aとを備える。パワーモジュール部152Aは、3相交流モータ部154AのU相、V相、W相に対応して、U相、V相、W相のインバータが接続されている。
 ここで、ゲートドライブ部150Aは、IGBT Q1・Q4、IGBT Q2・Q5、およびIGBT Q3・Q6に接続されている。
 パワーモジュール部152Aは、蓄電池(E)146Aが接続されたコンバータ148Aのプラス端子(+)とマイナス端子(-)との間に接続され、インバータ構成のIGBT Q1・Q4、Q2・Q5、およびQ3・Q6を備える。また、IGBT Q1~Q6のエミッタ・コレクタ間には、フリーホイールダイオードD1~D6がそれぞれ逆並列に接続されている。
 本実施の形態に係るパワーモジュール20Tは、ワンインワン、ツーインワン、フォーインワン、シックスインワン、もしくはセブンインワンのいずれの型にも形成可能である。
 以上説明したように、本実施の形態によれば、トランスファーモールドタイプとした場合にも、接合部が劣化するのを抑制でき、作製が容易であると共に、信頼性の向上が可能なパワーモジュール、およびそれを備えたインバータ装置を提供することができる。
 [その他の実施の形態]
 上記のように、いくつかの実施の形態について記載したが、開示の一部をなす論述および図面は例示的なものであり、実施の各形態を限定するものであると理解すべきではない。この開示から当業者には様々な代替実施の形態、実施例および運用技術が明らかとなろう。
 このように、本実施の各形態は、ここでは記載していない様々な実施の形態などを含む。
 本実施の形態に係るパワーモジュールは、IGBTモジュール、ダイオードモジュール、MISモジュール(Si、SiC、GaN)などのパワーモジュール作製技術に利用することができ、HEV/EV向けのインバータ、産業向けのインバータ、コンバータなど幅広い応用分野に適用可能である。
1、1A、1B、110、110A、Q、Q1~Q6…半導体デバイス(パワーデバイス、半導体チップ、MISFET、IGBT)
2…チップ下接合層
3…金属パターン(金属基板)
5、7…金属パターン
4、6、19…ボンディングワイヤ
8…セラミックス基板(実装基板)
9…金属パターン
10、10、10、10a、10b、10c、10d…セラミックス枠(枠部材)
11…枠下接合層
12、13、17、21、23…ブロック端子電極
14…樹脂層
16…基板下半田層
18…中継用基板
20、20T、200…パワーモジュール
22・22…上面板電極
24・24…信号基板
25・25…柱状電極
32・32…主配線導体(金属基板)
100…ヒートシンク

Claims (22)

  1.  金属基板と、
     前記金属基板上に接合されたパワーデバイスと、
     前記金属基板上の、前記パワーデバイスの周辺に配置された枠部材と、
     前記枠部材を含み、前記パワーデバイスおよび前記金属基板を封止する樹脂層と
     を備え、
     前記枠部材は、前記金属基板の線熱膨張係数と前記パワーデバイスの線熱膨張係数との差に応じた応力を抑制するものであることを特徴とするパワーモジュール。
  2.  前記枠部材の線熱膨張係数は、前記金属基板の線熱膨張係数よりも小さいことを特徴とする請求項1に記載のパワーモジュール。
  3.  前記金属基板は、DBC基板または金属パターンを有するセラミックス基板であることを特徴とする請求項1または2に記載のパワーモジュール。
  4.  前記枠部材は、セラミックスまたは線熱膨張係数が前記金属パターンよりも低い金属またはセラミックスと金属の複合材料であることを特徴とする請求項3に記載のパワーモジュール。
  5.  前記金属基板は、線熱膨張係数の値が16ppm/Kで、前記パワーデバイスは、線熱膨張係数の値が3ppm/Kとした場合の前記枠部材は、2ppm/K~10ppm/Kの範囲内の線熱膨張係数の値を有することを特徴とする請求項1~4のいずれか1項に記載のパワーモジュール。
  6.  前記枠部材は、前記金属基板の縁に沿って配置されることを特徴とする請求項1~5のいずれか1項に記載のパワーモジュール。
  7.  前記枠部材は、前記金属基板の縁よりも内側に配置されることを特徴とする請求項1~5のいずれか1項に記載のパワーモジュール。
  8.  前記枠部材は、平面視形状が矩形、円形、または線形であることを特徴とする請求項1~7のいずれか1項に記載のパワーモジュール。
  9.  前記枠部材は、その表面が粗面化処理されていることを特徴とする請求項1~8のいずれか1項に記載のパワーモジュール。
  10.  前記枠部材の内側の前記金属基板上には、前記パワーデバイスが1個または複数個配置されることを特徴とする請求項1に記載のパワーモジュール。
  11.  前記枠部材は、前記パワーデバイスの厚みよりも厚いことを特徴とする請求項1~10のいずれか1項に記載のパワーモジュール。
  12.  前記パワーデバイスの電極に接続されるブロック端子電極を備えることを特徴とする請求項1~10のいずれか1項に記載のパワーモジュール。
  13.  前記パワーデバイスの電極に接続されるボンディングワイヤとブロック端子電極とを備えることを特徴とする請求項1~10のいずれか1項に記載のパワーモジュール。
  14.  実装基板をさらに備え、
     前記金属基板は、前記実装基板上に配置されることを特徴とする請求項1~13のいずれか1項に記載のパワーモジュール。
  15.  ヒートシンクをさらに備え、
     前記実装基板は、前記ヒートシンク上に配置されることを特徴とする請求項14に記載のパワーモジュール。
  16.  前記実装基板は、前記金属基板が配置される面と反対側の面に配置される金属パターンをさらに備え、
     前記金属パターンが前記ヒートシンクに接続されることを特徴とする請求項14または15に記載のパワーモジュール。
  17.  前記樹脂層は、前記実装基板の側面を覆っていることを特徴とする請求項14に記載のパワーモジュール。
  18.  前記樹脂層は、線熱膨張係数の値が12ppm/K~14ppm/Kの範囲内であることを特徴とする請求項1または17に記載のパワーモジュール。
  19.  前記パワーデバイスは、IGBT、ダイオード、Si系MISFET、SiC系MISFET、GaNFETのいずれかの半導体チップを備えることを特徴とする請求項1に記載のパワーモジュール。
  20.  前記金属基板は、DBA基板またはAMB基板であることを特徴とする請求項1に記載のパワーモジュール。
  21.  前記枠部材の断面構造は、I字構造、T字構造、逆L字構造もしくはΓ字構造のいずれかを有することを特徴とする請求項1に記載のパワーモジュール。
  22.  電源端子間に複数のスイッチング素子を直列に接続し、前記複数のスイッチング素子の接続部を出力とする回路を有するインバータ装置であって、
     前記スイッチング素子として、請求項1~21のいずれかに記載のパワーモジュールを少なくとも1つ以上搭載したことを特徴とするインバータ装置。
PCT/JP2016/068675 2015-07-06 2016-06-23 パワーモジュールおよびインバータ装置 WO2017006771A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP16821241.3A EP3321962B1 (en) 2015-07-06 2016-06-23 Power module and inverter device
US15/863,537 US20180138100A1 (en) 2015-07-06 2018-01-05 Power module and inverter equipment
US16/390,945 US10748826B2 (en) 2015-07-06 2019-04-22 Power module and inverter equipment

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2015135329A JP6591808B2 (ja) 2015-07-06 2015-07-06 パワーモジュールおよびインバータ装置
JP2015-135329 2015-07-06

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US15/863,537 Continuation US20180138100A1 (en) 2015-07-06 2018-01-05 Power module and inverter equipment

Publications (1)

Publication Number Publication Date
WO2017006771A1 true WO2017006771A1 (ja) 2017-01-12

Family

ID=57685585

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2016/068675 WO2017006771A1 (ja) 2015-07-06 2016-06-23 パワーモジュールおよびインバータ装置

Country Status (4)

Country Link
US (2) US20180138100A1 (ja)
EP (1) EP3321962B1 (ja)
JP (1) JP6591808B2 (ja)
WO (1) WO2017006771A1 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019155613A1 (ja) * 2018-02-09 2019-08-15 三菱電機株式会社 半導体装置
EP3736855A1 (en) 2019-05-06 2020-11-11 Infineon Technologies AG Power semiconductor module arrangement and method for producing the same
EP3736858A1 (en) 2019-05-06 2020-11-11 Infineon Technologies AG Power semiconductor module arrangement
EP3736854A1 (en) 2019-05-06 2020-11-11 Infineon Technologies AG Power semiconductor module arrangement
DE102021204577A1 (de) 2021-05-06 2022-11-10 Zf Friedrichshafen Ag Inverteraufbau eines Elektronikmoduls für einen Elektroantrieb eines Fahrzeugs
JP2023044542A (ja) * 2021-09-17 2023-03-30 株式会社 日立パワーデバイス パワー半導体モジュールおよび電力変換装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08222658A (ja) * 1995-02-17 1996-08-30 Sumitomo Electric Ind Ltd 半導体素子用パッケージ及びその製造方法
JP2004327732A (ja) * 2003-04-24 2004-11-18 Kyocera Corp セラミック回路基板及び電気回路モジュール
JP2008263184A (ja) * 2007-03-20 2008-10-30 Kyocera Corp 構造体及び電子装置
JP2012231101A (ja) * 2011-04-25 2012-11-22 Kostek Sys Co Ltd メタルベース及びその製造方法並びにこれを用いた素子パッケージ
JP2014053441A (ja) * 2012-09-07 2014-03-20 Mitsubishi Electric Corp 半導体装置
JP2014053403A (ja) * 2012-09-06 2014-03-20 Rohm Co Ltd パワーモジュール半導体装置
JP2014216459A (ja) * 2013-04-25 2014-11-17 三菱電機株式会社 半導体装置
WO2015022994A1 (ja) * 2013-08-16 2015-02-19 日本碍子株式会社 放熱回路基板及び電子デバイス

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4812420A (en) * 1986-09-30 1989-03-14 Mitsubishi Denki Kabushiki Kaisha Method of producing a semiconductor device having a light transparent window
JPH02130866A (ja) * 1988-11-10 1990-05-18 Fuji Electric Co Ltd 半導体装置
JP3371867B2 (ja) * 1999-10-05 2003-01-27 日本電気株式会社 半導体装置
JP4262672B2 (ja) * 2004-12-24 2009-05-13 株式会社ルネサステクノロジ 半導体装置およびその製造方法
US8450842B2 (en) 2007-03-20 2013-05-28 Kyocera Corporation Structure and electronics device using the structure
JP5228519B2 (ja) * 2008-02-19 2013-07-03 富士電機株式会社 半導体装置
US20100327421A1 (en) * 2009-06-30 2010-12-30 Stmicroelectronics Asia Pacific Pte. Ltd. Ic package design with stress relief feature
JP2011176112A (ja) * 2010-02-24 2011-09-08 Renesas Electronics Corp 半導体集積回路及びその製造方法
US9343388B2 (en) * 2012-01-25 2016-05-17 Mitsubishi Electric Corporation Power semiconductor device
JP5944688B2 (ja) 2012-02-22 2016-07-05 ローム株式会社 パワーモジュール半導体装置
US9252090B2 (en) * 2012-03-28 2016-02-02 Panasonic Intellectual Property Management Co., Ltd. Resin package
US20140053403A1 (en) * 2012-08-22 2014-02-27 General Electric Company Method for extending an original service life of gas turbine components
US20140053441A1 (en) * 2012-08-24 2014-02-27 AZA Sales LLC Systems and methods for bollard cover media advertising
US10242964B1 (en) * 2018-01-16 2019-03-26 Bridge Semiconductor Corp. Wiring substrate for stackable semiconductor assembly and stackable semiconductor assembly using the same
US10896880B2 (en) * 2018-11-28 2021-01-19 Shiann-Tsong Tsai Semiconductor package with in-package compartmental shielding and fabrication method thereof

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08222658A (ja) * 1995-02-17 1996-08-30 Sumitomo Electric Ind Ltd 半導体素子用パッケージ及びその製造方法
JP2004327732A (ja) * 2003-04-24 2004-11-18 Kyocera Corp セラミック回路基板及び電気回路モジュール
JP2008263184A (ja) * 2007-03-20 2008-10-30 Kyocera Corp 構造体及び電子装置
JP2012231101A (ja) * 2011-04-25 2012-11-22 Kostek Sys Co Ltd メタルベース及びその製造方法並びにこれを用いた素子パッケージ
JP2014053403A (ja) * 2012-09-06 2014-03-20 Rohm Co Ltd パワーモジュール半導体装置
JP2014053441A (ja) * 2012-09-07 2014-03-20 Mitsubishi Electric Corp 半導体装置
JP2014216459A (ja) * 2013-04-25 2014-11-17 三菱電機株式会社 半導体装置
WO2015022994A1 (ja) * 2013-08-16 2015-02-19 日本碍子株式会社 放熱回路基板及び電子デバイス

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3321962A4 *

Also Published As

Publication number Publication date
JP6591808B2 (ja) 2019-10-16
US20190252279A1 (en) 2019-08-15
EP3321962B1 (en) 2020-04-29
JP2017017283A (ja) 2017-01-19
US20180138100A1 (en) 2018-05-17
EP3321962A4 (en) 2018-07-25
EP3321962A1 (en) 2018-05-16
US10748826B2 (en) 2020-08-18

Similar Documents

Publication Publication Date Title
US10483216B2 (en) Power module and fabrication method for the same
WO2017006771A1 (ja) パワーモジュールおよびインバータ装置
US7759778B2 (en) Leaded semiconductor power module with direct bonding and double sided cooling
JP6371610B2 (ja) パワーモジュールおよびその製造方法
CN107946258B (zh) 具有延伸到导热电介质片外的导电层的芯片载体
US11189544B2 (en) Plurality of cooling tubes with coolant for a power conversion package
JP6097013B2 (ja) パワーモジュール半導体装置
JP6077773B2 (ja) パワーモジュール半導体装置
WO2017138402A1 (ja) 半導体装置、パワーモジュール、およびその製造方法
US11004764B2 (en) Semiconductor package having symmetrically arranged power terminals and method for producing the same
WO2017038460A1 (ja) パワーモジュール、パワーモジュールの放熱構造、およびパワーモジュールの接合方法
US20200035616A1 (en) Semiconductor Package Having an Electromagnetic Shielding Structure and Method for Producing the Same
JP2018200953A (ja) 電子装置
US9716057B1 (en) Offset leadframe cascode package
US11996344B2 (en) Semiconductor device
WO2017183580A1 (ja) 半導体装置、パワーモジュール及びその製造方法
JP6305778B2 (ja) パワーモジュールおよびその製造方法
US10903138B2 (en) Semiconductor device and method of manufacturing the same
JP6630762B2 (ja) パワーモジュール
JP6697941B2 (ja) パワーモジュールおよびその製造方法
JP2002289772A (ja) 高耐熱半導体素子、およびこれを用いた電力変換器
JP7118204B1 (ja) 半導体装置
JP2019067950A (ja) 半導体装置の製造方法
US20230317685A1 (en) Packaged electronic device comprising a plurality of power transistors

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16821241

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2016821241

Country of ref document: EP