WO2016203545A1 - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法 Download PDF

Info

Publication number
WO2016203545A1
WO2016203545A1 PCT/JP2015/067305 JP2015067305W WO2016203545A1 WO 2016203545 A1 WO2016203545 A1 WO 2016203545A1 JP 2015067305 W JP2015067305 W JP 2015067305W WO 2016203545 A1 WO2016203545 A1 WO 2016203545A1
Authority
WO
WIPO (PCT)
Prior art keywords
buffer layer
substrate
ion implantation
semiconductor device
manufacturing
Prior art date
Application number
PCT/JP2015/067305
Other languages
English (en)
French (fr)
Inventor
川瀬 祐介
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to PCT/JP2015/067305 priority Critical patent/WO2016203545A1/ja
Priority to JP2017524179A priority patent/JPWO2016203545A1/ja
Priority to US15/552,575 priority patent/US10497570B2/en
Priority to CN201580080945.1A priority patent/CN107710417B/zh
Priority to DE112015006631.4T priority patent/DE112015006631T5/de
Publication of WO2016203545A1 publication Critical patent/WO2016203545A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • H01L21/26513Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26586Bombardment with radiation with high-energy radiation producing ion implantation characterised by the angle between the ion beam and the crystal planes or the main crystal surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/268Bombardment with radiation with high-energy radiation using electromagnetic radiation, e.g. laser radiation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0821Collector regions of bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/30Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface
    • H01L29/32Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface the imperfections being within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • H01L29/66333Vertical insulated gate bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66325Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
    • H01L29/66333Vertical insulated gate bipolar transistors
    • H01L29/66348Vertical insulated gate bipolar transistors with a recessed gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT

Definitions

  • the present invention relates to a method of manufacturing a semiconductor device used for controlling a large current, for example.
  • power discrete semiconductor devices such as punch-through IGBTs (Insulated Gate Bipolar Transistors) have recently been manufactured by inexpensive FZ (Floating Zone) or MCZ (Magnetic Field Applied Czochralski) methods for the purpose of cost reduction.
  • FZ Floating Zone
  • MCZ Magnetic Field Applied Czochralski
  • a crystalline silicon substrate may be used.
  • N + diffusion layer (emitter layer), a P + diffusion layer (base layer), a gate insulating film, a gate electrode, a metal wiring (emitter electrode), and the like are formed on the upper surface side of the substrate.
  • grinding is performed from the lower surface side of the substrate to make the substrate have a thickness of, for example, 100 ⁇ m.
  • impurities are introduced into the substrate from the lower surface of the substrate by ion implantation, and the impurities are activated by an electric furnace or laser annealing to form an N + buffer layer and a P + collector layer on the lower surface side of the substrate.
  • the N + buffer layer in the prior art is formed, for example, by ion implantation of phosphorus with an energy of about 500 keV to 8 MeV, so that the place where the impurity concentration reaches a maximum value is a depth of about 5 ⁇ m at the maximum from the lower surface of the substrate.
  • the P + collector layer is formed by ion implantation of boron with a low energy of about 5 to 100 keV, for example, impurities (boron) are located at a depth of about 0.1 to 1.0 ⁇ m from the lower surface of the substrate.
  • Patent Document 1 discloses forming an N + buffer layer (field stop layer) by proton irradiation multiple times.
  • a disorder a crystal defect density is high and a state close to amorphous
  • a leakage current increases or a loss due to a decrease in carrier mobility increases. Therefore, in the invention of Patent Document 1, proton irradiation is performed a plurality of times. Specifically, the next proton irradiation is performed targeting the position of the disorder remaining in the previous proton irradiation.
  • Patent Document 2 discloses forming an N + buffer layer having a broad distribution by irradiating protons after introducing oxygen into a semiconductor substrate.
  • the present invention has been made to solve the above-described problems, and provides a method for manufacturing a semiconductor device capable of efficiently forming a thick buffer layer with suppressed disorder while suppressing variation. With the goal.
  • a method of manufacturing a semiconductor device includes a step of forming a second conductivity type layer on an upper surface side of a first conductivity type substrate, and a lower surface of the substrate by fixing an ion implantation angle with respect to the lower surface of the substrate.
  • a buffer layer forming step in which an ion implantation step of ion-implanting a first conductivity type impurity on the side is performed a plurality of times so that an ion implantation angle in an ion implantation step subsequent to the previous ion implantation step is reduced.
  • the ion implantation step is performed a plurality of times with a constant acceleration energy.
  • impurities are implanted sequentially from a deep position of the substrate in a plurality of ion implantation processes with different ion implantation angles but constant acceleration energy, so that a thick buffer layer with suppressed disorder can be efficiently And can be formed while suppressing variations.
  • FIG. 9 is a graph showing an impurity distribution along the line IX-IX ′ in FIG. 8.
  • 6 is a graph showing an impurity distribution in a buffer layer according to a second embodiment.
  • FIG. 10 is a cross-sectional view of a semiconductor device formed by a method for manufacturing a semiconductor device according to a third embodiment.
  • 12 is a graph showing an impurity distribution along the line XII-XII ′ in FIG. 11. It is a figure which shows the impurity distribution of the semiconductor device which concerns on a modification.
  • FIG. 1 to 8 are diagrams showing a method of manufacturing a semiconductor device according to the first embodiment of the present invention.
  • the structure on the upper surface side of the substrate is formed.
  • FIG. 1 is a cross-sectional view of a semiconductor device being manufactured, showing that a structure on the upper surface side of the substrate has been formed.
  • the substrate 1 is N-type single crystal silicon.
  • An emitter layer 2 formed of an N + diffusion layer, a base layer 3 formed of a P + diffusion layer, a gate insulating film 4, a gate electrode 5, an emitter electrode 6 that is a metal wiring, etc. Form. Note that a passivation film may be formed over these structures.
  • the substrate 1 is ground from the lower surface side of the substrate 1 to reduce the thickness of the substrate 1 to, for example, about 100 ⁇ m.
  • a protective tape to the upper surface side of the substrate 1. Since the protective tape generally has a heat resistance of around 100 ° C., it is necessary to peel off the protective tape before the step where the upper surface side of the substrate with the protective tape becomes 100 ° C. or higher.
  • FIG. 2 is a cross-sectional view showing that a P-type impurity serving as a P + collector layer is implanted.
  • a P-type impurity (boron 7) is implanted into the lower surface side of the substrate 1 using a medium current ion implantation apparatus. Boron 7 is implanted into a shallow region from the lower surface of the substrate 1 by making the implantation energy of boron low, for example, 100 keV or less.
  • activation annealing is performed on the substrate 1 using a laser annealing apparatus or an electric furnace to activate the implanted impurities.
  • the aforementioned boron 7 is activated and a collector layer is formed.
  • FIG. 3 is a diagram showing the processing contents of the first ion implantation step.
  • an impurity (proton 12) is implanted from the lower surface side of the substrate 1 using, for example, a high energy ion implantation apparatus.
  • the acceleration energy is fixed.
  • the ion implantation angle ⁇ with respect to the lower surface of the substrate 1 is 90 ° to 83 °. In other words, when the direction perpendicular to the lower surface of the substrate 1 is 0 °, ions are implanted at an angle of about 0 ° to 7 °.
  • the first ion implantation process is a process in which protons 12 are implanted into the entire lower surface of the substrate 1 with the acceleration energy and the ion implantation angle fixed.
  • the ion beam or the platen holding the substrate 1 is moved up, down, left, and right in order to ensure uniformity of the amount of impurities to be implanted within the substrate surface.
  • ions are implanted into the entire lower surface of the substrate 1 by moving the platen up and down while scanning the ion beam left and right.
  • FIG. 4 is a diagram showing that the ion beam is scanned left and right and the platen is scanned up and down.
  • the ion implantation angle is changed during the first ion implantation process, the in-plane uniformity is deteriorated and the implantation depth cannot be controlled. Therefore, the ion implantation angle is fixed in the first ion implantation step.
  • FIG. 5 is a diagram showing the processing contents of the second ion implantation step.
  • an impurity (proton 14) is implanted from the lower surface side of the substrate 1 using, for example, a high energy ion implantation apparatus.
  • the acceleration energy is the same as the acceleration energy in the first ion implantation process.
  • the ion implantation angle ⁇ with respect to the lower surface of the substrate 1 is 50 °. In other words, when the direction perpendicular to the lower surface of the substrate is 0 °, ions are implanted at an angle of about 40 °.
  • the proton 14 is at a position shallower than the proton 12 from the lower surface of the substrate 1.
  • FIG. 6 is a diagram showing the processing contents of the third ion implantation step.
  • the impurity proton 16
  • the acceleration energy is the same as the acceleration energy in the first ion implantation process.
  • the ion implantation angle ⁇ with respect to the lower surface of the substrate 1 is 30 °. In other words, when the direction perpendicular to the lower surface of the substrate is 0 °, ions are implanted at an angle of about 60 °.
  • the second and third ion implantation steps as in the first ion implantation step, at least one of the ion beam and the platen is moved to ensure in-plane uniformity of the implanted impurities.
  • the first to third ion implantation steps are collectively referred to as a buffer layer forming step.
  • an annealing step (activation annealing) is performed after the buffer layer forming step.
  • the substrate 1 is heat-treated at about 400 ° C., for example.
  • FIG. 7 is a cross-sectional view of the semiconductor device after the annealing step.
  • the buffer layer 10 field stop layer
  • the collector layer 8 is formed by annealing before the buffer layer forming step.
  • the annealing for forming the collector layer 8 and the annealing for forming the buffer layer 10 may be combined into one process. That is, the activation annealing for forming the collector layer 8 performed before the buffer layer forming step may be omitted.
  • FIG. 8 is a cross-sectional view of the semiconductor device in which the collector electrode 9 in contact with the collector layer 8 is formed.
  • the collector electrode 9 is formed by metal film formation.
  • FIG. 9 is a graph showing impurity distributions in the collector layer 8 and the buffer layer 10 along the line IX-IX ′ in FIG.
  • the buffer layer 10 is a layer having three impurity concentration peaks and formed up to a deep position of the substrate.
  • an ion implantation step in which an ion implantation angle with respect to the lower surface of the substrate 1 is fixed and an n-type impurity is ion-implanted on the lower surface side of the substrate 1 is an ion implantation step after the previous ion implantation step. This is performed a plurality of times so that the ion implantation angle becomes small.
  • ion implantation is first performed at a deep position of the substrate 1 and then ion implantation is sequentially performed at a shallow position of the substrate 1.
  • impurities are implanted into a deep position of the substrate. Therefore, impurities can reach a deep position on the substrate without being disturbed by the disorder. Therefore, a thick buffer layer can be formed.
  • the ions are scattered by the disorder introduced in the preceding ion implantation process. The smaller it is. Therefore, impurities cannot be implanted to the intended depth.
  • ions are implanted first into a deep position of the substrate, and ions are sequentially implanted into a shallow position of the substrate.
  • a thick (broad) buffer layer can be formed.
  • the peak concentration of the buffer layer 10 can be suppressed, and oscillation at turn-off can be suppressed.
  • the substrate can be made thin in order to reduce loss.
  • Embodiment 1 of the present invention ion implantation is first performed at a deep position of the substrate, and ions are sequentially implanted at a shallow position of the substrate, so that subsequent proton implantation is performed in the disorder region generated by the previous proton implantation.
  • the ion implantation angle with respect to the lower surface of the substrate is determined so as to enable this compensation.
  • the ion implantation angle is a parameter that determines the peak concentration depth of impurities. Therefore, in addition to optimizing the ion implantation angle, the disorder can be suppressed by optimizing the implantation amount so that a necessary amount of protons can be supplied to the depth at which the disorder is formed. By suppressing the disorder that causes problems with proton injection, it is possible to improve breakdown voltage characteristics, suppress oscillation during turn-off operation, and suppress leakage current and loss.
  • a thick buffer layer in which disorder is suppressed can be formed.
  • the manufacturing efficiency is very poor because a long time is required for beam adjustment.
  • the ion implantation process is performed a plurality of times with a constant acceleration energy in the buffer layer forming process. That is, the acceleration energy is not changed in the buffer layer forming process. Therefore, a semiconductor device can be manufactured efficiently.
  • the ion implantation depth is changed by changing the ion implantation angle with respect to the lower surface of the substrate 1, so that oxygen introduction disclosed in Patent Document 2 is performed. Is unnecessary. Therefore, an increase in the manufacturing process and variations in the thickness of the buffer layer can be suppressed.
  • the acceleration energy is not changed, and only the ion implantation angle is changed, so that a plurality of ion implantation processes can be continuously performed.
  • the semiconductor device manufacturing method according to the first embodiment of the present invention can be variously modified.
  • the buffer layer forming step not only protons but also light ions such as helium may be implanted.
  • impurities can be introduced from the lower surface of the substrate to a depth of about 30 ⁇ m.
  • the number (number of times) of the ion implantation process may be plural, and is not limited to three.
  • each layer manufactured by the method for manufacturing a semiconductor device according to the first embodiment may be reversed.
  • Each layer is formed of either the first conductivity type (one of N type or P type) and the second conductivity type (the other of N type or P type).
  • a planar IGBT is manufactured as a semiconductor device, but the manufacturing method of the present invention can be widely applied to power discrete semiconductors such as a trench IGBT or a diode.
  • a diode first, an impurity that becomes a P-type anode layer is implanted into the upper surface side of the N-type substrate. Next, an impurity serving as an N + cathode layer is implanted into the lower surface side of the substrate. Next, ion implantation equivalent to the buffer layer forming step is performed on the lower surface side of the substrate.
  • the ion implantation angle in the ion implantation process after the previous ion implantation process is smaller. And so on.
  • a thick buffer layer in which disorder is suppressed can be formed between the substrate and the cathode layer.
  • the structure formed on the upper surface side of the substrate is an N + type (first conductivity type) emitter layer 2 and a P + type (second conductivity type) base layer 3 in the case of IGBT, and a P type (second type) in the case of a diode. (Conductivity type) anode layer.
  • a P-type (second conductivity type) layer is formed on the upper surface side of the N-type (first conductivity type) substrate.
  • the substrate may be rotated in the second and subsequent ion implantation steps.
  • the substrate may be constantly rotated, but the substrate may be periodically moved in the rotation direction.
  • a step system in which the substrate is periodically rotated by 45 ° can be employed.
  • FIG. 10 is a graph showing the impurity distribution of the buffer layer 10 according to the second embodiment.
  • the impurity concentration at a deeper position from the lower surface of the substrate is shown as it goes from the left side to the right side in FIG.
  • the buffer layer 10 has a gentle impurity profile because the maximum concentration of each implantation is connected and has a broad distribution. As a result, the maximum point of the impurity concentration of the buffer layer 10 is one.
  • the impurity distribution of the buffer layer 10 shown in FIG. 10 can be realized, for example, by performing the ion implantation step four times and adjusting the implantation amount. Specifically, the ion implantation angle in the first ion implantation step is 7 °, the ion implantation angle in the second ion implantation step is 30 °, the ion implantation angle in the third ion implantation step is 45 °, and the fourth time.
  • the impurity distribution shown in FIG. 10 is realized by setting the ion implantation angle in the ion implantation step to 60 ° and performing the annealing step by heat treatment at about 400 ° C.
  • FIG. 11 is a cross-sectional view of a semiconductor device formed by the semiconductor device manufacturing method according to the third embodiment.
  • An intermediate buffer layer 20 in which P is implanted is formed between the collector layer 8 and the buffer layer 10.
  • FIG. 12 is a graph showing the impurity distribution along the line XII-XII ′ in FIG. The impurity concentration peak of the intermediate buffer layer 20 is higher than the impurity concentration peak of the buffer layer 10.
  • the intermediate buffer layer 20 In order to manufacture the intermediate buffer layer 20, first, for example, phosphorus (P) is implanted from the lower surface side of the substrate 1 with an implantation energy of about 500 keV to 8 MeV. This process is referred to as an intermediate buffer layer forming process. Thereafter, an annealing process is performed to activate P. P ion implantation may be performed before the buffer layer formation step or after the buffer layer formation step. The ions implanted to form the buffer layer 10, the ions implanted to form the intermediate buffer layer 20, and the ions implanted to form the collector layer 8 are collectively processed in one annealing step. It is preferable to activate. In the annealing step, the substrate is heated to about 400 ° C.
  • the impurity concentration peak of the intermediate buffer layer 20 is between the impurity concentration peak position of the buffer layer 10 and the impurity concentration peak position of the collector layer 8.
  • a feature of the semiconductor device manufacturing method according to the third embodiment is that an intermediate buffer layer 20 having an impurity concentration peak higher than that of the buffer layer 10 is provided between the buffer layer 10 and the collector layer 8.
  • the intermediate buffer layer 20 can ensure a withstand voltage characteristic. Therefore, the peak concentration and the impurity amount of the buffer layer 10 can be suppressed, and the oscillation suppressing effect at the turn-off operation can be enhanced.
  • an intermediate buffer layer 20 may be provided between the buffer layer 10 having one maximum value and the collector layer 8.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electromagnetism (AREA)
  • Optics & Photonics (AREA)
  • Bipolar Transistors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

本発明に係る半導体装置の製造方法は、第1導電型の基板の上面側に第2導電型の層を形成する工程と、該基板の下面に対するイオン注入角度を固定して該基板の下面側に第1導電型の不純物をイオン注入するイオン注入工程を、先のイオン注入工程よりも後のイオン注入工程のイオン注入角度が小さくなるようにして、複数回行うバッファ層形成工程と、を備え、該バッファ層形成工程では、複数回の該イオン注入工程を一定の加速エネルギで行うことを特徴とする。

Description

半導体装置の製造方法
 この発明は、例えば大電流の制御に用いられる半導体装置の製造方法に関する。
 例えばパンチスルー型IGBT(Insulated Gate Bipolar Transistor)などのパワーディスクリート半導体装置では、近年、低コスト化を目的にFZ(Floating Zone)法又はMCZ(Magnetic field applied Czochralski)法等で製造された安価な単結晶シリコン基板を用いることがある。
 N型単結晶シリコン基板を用いたパンチスルー型IGBTの製造方法について簡単に説明する。まず、基板の上面側にN+拡散層(エミッタ層)、P+拡散層(ベース層)、ゲート絶縁膜、ゲート電極、及びメタル配線(エミッタ電極)等を形成する。次いで、基板の下面側から研削を進め、基板を例えば100μmの厚さにする。次いで、イオン注入法によって基板の下面から不純物を基板中へ導入し、電気炉又はレーザアニール等によって不純物を活性化させることで、基板の下面側にN+バッファ層及びP+コレクタ層を形成する。
 従来技術におけるN+バッファ層は、例えばリンを500keV~8MeV程度のエネルギでイオン注入して形成するため、不純物濃度が極大値となる場所は、基板下面から最大でも5μm程度の深さである。
 また、P+コレクタ層は、例えばボロンを5~100keV程度の低エネルギでイオン注入して形成するため、不純物(ボロン)は基板下面から0.1~1.0μm程度の深さに位置する。
 一般に、基板下面側に不純物分布を有する半導体装置においては、低損失化を目的に半導体基板を薄くすることが望ましい。基板の薄厚化による低損失化と、耐圧特性の劣化及びターンオフ動作時のサージ電圧上昇による発振とは、トレードオフの関係にある。
 特許文献1には、複数回のプロトン照射によってN+バッファ層(フィールドストップ層)を形成することが開示されている。プロトン照射により、基板にディスオーダ(結晶欠陥密度が高く、アモルファスに近い状態)が形成されると漏れ電流が増加したり、キャリア移動度の低下による損失が増加したりする。そこで、特許文献1の発明では、プロトン照射を複数回実施する。具体的には、前回のプロトン照射で残されたディスオーダの位置を目標に次回のプロトン照射を行う。
 特許文献2には、半導体基板に酸素を導入した後に、プロトン照射することで、ブロードな分布を持つN+バッファ層を形成することが開示されている。
国際公開2013/089256号 日本特開2007-266233号公報
 ディスオーダを抑制しつつ、厚いバッファ層を形成することが好ましい。しかしながら、特許文献1に開示の技術では前回のプロトン照射の加速エネルギを変更して次回のプロトン照射を行うので、ビーム調整に長時間を要し製造効率が悪くなる問題がある。また、特許文献2に開示の技術では酸素を導入した後にプロトン照射を行うので、製造工程が増加し、かつN+バッファ層の分布を精度よく制御できない問題があった。
 本発明は上述の問題を解決するためになされたものであり、ディスオーダが抑制された厚いバッファ層を、効率的にばらつきを抑制して形成することができる半導体装置の製造方法を提供することを目的とする。
 本願の発明にかかる半導体装置の製造方法は、第1導電型の基板の上面側に第2導電型の層を形成する工程と、該基板の下面に対するイオン注入角度を固定して該基板の下面側に第1導電型の不純物をイオン注入するイオン注入工程を、先のイオン注入工程よりも後のイオン注入工程のイオン注入角度が小さくなるようにして、複数回行うバッファ層形成工程と、を備え、該バッファ層形成工程では、複数回の該イオン注入工程を一定の加速エネルギで行うことを特徴とする。
 本発明のその他の特徴は以下に明らかにする。
 この発明によれば、イオン注入角度は異なるが加速エネルギは一定である複数のイオン注入工程で、基板の深い位置から順に不純物を注入するので、ディスオーダが抑制された厚いバッファ層を、効率的にばらつきを抑制して形成することができる。
基板の上面側の構造を形成したことを示す半導体装置の断面図である。 ボロン注入を示す図である。 第1イオン注入工程の処理内容を示す図である。 イオンビームのスキャン方向とプラテンの移動方法を示す図である。 第2イオン注入工程の処理内容を示す図である。 第3イオン注入工程の処理内容を示す図である。 アニール工程後の半導体装置の断面図である。 コレクタ電極を形成した半導体装置の断面図である。 図8のIX-IX’線における不純物分布を示すグラフである。 実施の形態2に係るバッファ層の不純物分布を示すグラフである。 実施の形態3に係る半導体装置の製造方法で形成された半導体装置の断面図である。 図11のXII-XII’線に沿った不純物分布を示すグラフである。 変形例に係る半導体装置の不純物分布を示す図である。
 本発明の実施の形態に係る半導体装置の製造方法について図面を参照して説明する。同じ又は対応する構成要素には同じ符号を付し、説明の繰り返しを省略する場合がある。
実施の形態1.
 図1~8は、本発明の実施の形態1に係る半導体装置の製造方法を示す図である。実施の形態1に係る半導体装置の製造方法では、まず、基板の上面側の構造を形成する。図1は、基板の上面側の構造を形成したことを示す、製造途中の半導体装置の断面図である。基板1はN型単結晶シリコンである。基板1の上面側に周知の方法で、N+拡散層で形成されたエミッタ層2、P+拡散層で形成されたベース層3、ゲート絶縁膜4、ゲート電極5、メタル配線であるエミッタ電極6等を形成する。なお、これらの構造体の上にパッシベーション膜を形成してもよい。
 次いで、基板1の下面側から基板1を研削することで、基板1の厚みを例えば100μm程度まで薄くする。研削の際に基板1の上面側の構造を保護するために、基板1の上面側に保護テープを貼り付けることが好ましい。保護テープは一般的に100℃前後の耐熱性を有するので、保護テープのある基板上面側が100℃以上となる工程の前で、当該保護テープを剥す必要がある。
 次いで、コレクタ層となるP型不純物をイオン注入する。図2は、P+コレクタ層となるP型不純物を注入したことを示す断面図である。中電流イオン注入装置を用いて、P型不純物(ボロン7)を基板1の下面側に注入する。ボロンの注入エネルギを例えば100keV以下の低エネルギとすることで、基板1の下面から浅い領域にボロン7を注入する。
 次いで、基板1にレーザアニール装置又は電気炉による活性化アニールを施し、注入した不純物を活性化させる。これにより前述のボロン7が活性化し、コレクタ層が形成される。
 次いで、第1イオン注入工程を実施する。図3は、第1イオン注入工程の処理内容を示す図である。第1イオン注入工程では、例えば高エネルギイオン注入装置を用いて、不純物(プロトン12)を基板1の下面側より注入する。この際、加速エネルギは固定する。また、基板1の下面に対するイオン注入角度θは90°~83°である。言い換えれば、基板1の下面と垂直方向を0°とした場合、0°~7°程度の角度でイオン注入する。第1イオン注入工程は、加速エネルギとイオン注入角度を固定した状態で、基板1の下面全体にプロトン12を注入する工程である。
 第1イオン注入工程では、注入する不純物量の基板面内の均一性を確保するために、イオンビーム又は基板1を保持しているプラテンを上下左右へと動かす。あるいは、イオンビームを左右にスキャンさせつつ、プラテンを上下方向に移動させることで、基板1の下面全体にイオン注入する。図4は、イオンビームを左右にスキャンさせ、プラテンを上下にスキャンさせることを示す図である。注入不純物の面内均一性を確保するために、イオンビーム又はプラテンのスキャン回数に下限値を設定することが好ましい。
 第1イオン注入工程の途中でイオン注入角度を変えると、面内の均一性が悪くなり、注入深さも制御できなくなる。そのため、第1イオン注入工程では、イオン注入角度は固定としている。
 次いで、第2イオン注入工程を実施する。図5は、第2イオン注入工程の処理内容を示す図である。第2イオン注入工程では、例えば高エネルギイオン注入装置を用いて、不純物(プロトン14)を基板1の下面側より注入する。加速エネルギは第1イオン注入工程における加速エネルギと同じとする。また、基板1の下面に対するイオン注入角度θは50°である。言い換えれば、基板の下面と垂直方向を0°とした場合、40°程度の角度でイオン注入する。
 第2イオン注入工程のイオン注入角度は、第1イオン注入工程のイオン注入角度より小さいので、プロトン14はプロトン12より基板1の下面から浅い位置にある。
 次いで、第3イオン注入工程を実施する。図6は、第3イオン注入工程の処理内容を示す図である。第3イオン注入工程では、例えば高エネルギイオン注入装置を用いて、不純物(プロトン16)を基板1の下面側より注入する。加速エネルギは第1イオン注入工程における加速エネルギと同じとする。また、基板1の下面に対するイオン注入角度θは30°である。言い換えれば、基板の下面と垂直方向を0°とした場合、60°程度の角度でイオン注入する。なお、第2第3イオン注入工程では、第1イオン注入工程と同様にイオンビームとプラテンの少なくとも一方を動かし注入不純物の面内均一性を確保する。
 第3イオン注入工程のイオン注入角度は、第2イオン注入工程のイオン注入角度より小さいので、プロトン16はプロトン14より基板1の下面から浅い位置にある。第1~第3イオン注入工程をまとめて、バッファ層形成工程と称する。
 次いで、バッファ層形成工程の後に、アニール工程(活性化アニール)を実施する。アニール工程では基板1に例えば400℃程度の熱処理を施す。図7は、アニール工程後の半導体装置の断面図である。アニール工程によって、N+領域であるバッファ層10(フィールドストップ層)が形成される。コレクタ層8はバッファ層形成工程前のアニールによって形成されている。しかし、コレクタ層8を形成するためのアニールとバッファ層10を形成するためのアニールを1つの工程に集約してもよい。つまり、バッファ層形成工程の前に行ったコレクタ層8を形成するための活性化アニールは省略してもよい。
 最後に、基板1の下面側を洗浄した後、コレクタ電極を形成する。図8は、コレクタ層8と接するコレクタ電極9を形成した半導体装置の断面図である。コレクタ電極9は、メタル成膜によって形成する。
 図9は、図8のIX-IX’線における、コレクタ層8とバッファ層10の不純物分布を示すグラフである。バッファ層10は、3つの不純物濃度ピークを有する、基板の深い位置まで形成された層である。
 バッファ層形成工程では、基板1の下面に対するイオン注入角度を固定して基板1の下面側にn型の不純物をイオン注入するイオン注入工程を、先のイオン注入工程よりも後のイオン注入工程のイオン注入角度が小さくなるようにして、複数回行う。言い換えれば、基板1の深い位置に先にイオン注入し、順次基板1の浅い位置にイオン注入する。基板のディスオーダ量が少ない時期である最初のイオン注入工程において、基板の深い位置に不純物を注入する。よって、ディスオーダによって妨害されることなく基板の深い位置に不純物を到達させることができる。よって、厚いバッファ層を形成できる。
 仮に、複数のイオン注入工程のうち最も基板の深い位置に不純物を到達させるイオン注入工程を、2回目以降のイオン注入工程において実施すると、先行するイオン注入工程で導入されたディスオーダによってイオンの飛程が小さくなる。よって、意図する深さまで不純物を注入することができない。この不都合を回避するために、実施の形態1では、基板の深い位置に先にイオン注入し、順次基板の浅い位置にイオン注入する。
 本発明の実施の形態1に係る半導体装置の製造方法では、厚い(ブロードな)バッファ層を形成することができる。厚いバッファ層10を形成することで、バッファ層10のピーク濃度を抑えることが可能となり、ターンオフ時の発振を抑制できる。また、基板深さ方向の不純物分布を任意に設計することができるので、低損失化のために基板を薄くすることが可能となる。
 半導体装置のターンオフ動作について簡単に説明する。半導体装置のオン状態においてゲート電極5の正電圧を下げると、ゲート絶縁膜4近傍に形成されたチャネルが消滅し、エミッタ層2から基板1への電子の注入が止まる。このとき,バッファ層10の電位が上昇し、コレクタ層8から基板1へ注入されていた電荷(ホール)が減少し、基板1中に蓄積されたキャリア(電子、ホール)が基板1中で対となって消滅する。あるいは,基板1中の電子がコレクタ電極9側へ、基板1中のホールがベース層3よりエミッタ電極6へと流れ、ホールあるいは電子と結合し消滅する。基板1中の蓄積キャリアが全て消滅すると、基板1は高抵抗なオフ状態となる。
 本発明の実施の形態1によれば、基板の深い位置に先にイオン注入し、順次基板の浅い位置にイオン注入することで、先のプロトン注入で発生したディスオーダ領域に、後のプロトン注入でプロトンを供給(補填)することができる。この補填を可能とするように、基板の下面に対するイオン注入角度を決定する。イオン注入角度は不純物のピーク濃度深さを決定するパラメータである。したがって、イオン注入角度を最適化することに加えて、ディスオーダが形成される深さに必要な量のプロトンを供給できるよう注入量を最適化することで、ディスオーダを抑制できる。プロトン注入で問題となるディスオーダを抑制することで、耐圧特性の向上、ターンオフ動作時の発振抑制、並びに漏れ電流及び損失の抑制ができる。
 このように、本発明の実施の形態1に係る半導体装置の製造方法によれば、ディスオーダが抑制された厚いバッファ層を形成することができる。
 ところで、先のイオン注入工程の後に加速エネルギを変更して後のイオン注入工程を実施する場合、ビーム調整に長時間を要するため製造効率が非常に悪い。しかし、本発明の実施の形態1に係る半導体装置の製造方法では、バッファ層形成工程において、複数回のイオン注入工程を一定の加速エネルギで行う。つまり、バッファ層形成工程において加速エネルギは変化させない。したがって、効率的に半導体装置を製造することができる。
 また、本発明の実施の形態1に係る半導体装置の製造方法では基板1の下面に対するイオン注入角度を変化させることで、イオンの注入深さを変化させるので、特許文献2に開示される酸素導入は不要である。よって、製造工程の増加とバッファ層の厚みのばらつきを抑制できる。
 先のイオン注入工程から後のイオン注入工程に進む際に、加速エネルギは変化させず、イオン注入角度だけを変化させることで、複数のイオン注入工程を連続的に実施することが可能となる。
 本発明の実施の形態1に係る半導体装置の製造方法は様々な変形が可能である。例えば、バッファ層形成工程では、プロトンに限らず、ヘリウムなどの軽イオンを注入してもよい。軽イオンを注入することで基板の下面から30μm程度の深さまで不純物を導入することが可能となる。これにより、耐圧特性を向上させ、ターンオフ時の発振を抑制できるので、低損失化のために基板を薄くすることができる。イオン注入工程の数(回数)は、複数回であればよく、3回に限定されない。
 実施の形態1に係る半導体装置の製造方法で製造された、各層の導電型を反転させてもよい。各層は、第1導電型(N型かP型の一方)と第2導電型(N型かP型の他方)のいずれかで形成される。
 本発明の実施の形態1では半導体装置としてプレーナ型のIGBTを製造したが、本発明の製造方法は、トレンチ型IGBT又はダイオード等のパワーディスクリート半導体に広く応用できる。ダイオードを製造する場合は、まずN型基板の上面側にP型アノード層となる不純物を注入する。次いで、基板の下面側にN+カソード層となる不純物を注入する。次いで、基板の下面側に、上記のバッファ層形成工程と同等のイオン注入を行う。すなわち、基板の下面に対するイオン注入角度を固定して基板の下面側にN型の不純物をイオン注入するイオン注入工程を、先のイオン注入工程よりも後のイオン注入工程のイオン注入角度が小さくなるようにして、複数回行う。その後アニール工程を実施することで、基板とカソード層の間に、ディスオーダが抑制された厚いバッファ層を形成できる。
 基板の上面側に形成する構造は、IGBTの場合はN+型(第1導電型)エミッタ層2とP+型(第2導電型)ベース層3等であり、ダイオードの場合はP型(第2導電型)アノード層である。どちらの場合でも、N型(第1導電型)基板の上面側にP型(第2導電型)の層を形成する。
 基板の下面に凹凸がある場合には、シャドーイングを防止するために、バッファ層形成工程では基板を回転させることが好ましい。1回目のイオン注入工程(第1イオン注入工程)で基板の下面に対して垂直にイオン注入する場合は、2回目以降のイオン注入工程では基板を回転させればよい。バッファ層形成工程において、基板を常時回転させてもよいが、定期的に基板を回転方向に移動させてもよい。例えば、定期的に基板を45°ずつ回転させるステップ方式を採用することができる。定期的に基板を回転させる場合、基板を常時回転させるよりもプラテンの制御が容易である。
 これらの変形は以下の実施の形態に係る半導体装置の製造方法にも応用できる。以下の実施の形態に係る半導体装置の製造方法は、実施の形態1に係る半導体装置の製造方法と共通点が多いので、相違点を中心に説明する。
実施の形態2.
 本発明の実施の形態2では、実施の形態1と同様、バッファ層形成工程で形成されたバッファ層をアニール工程により活性化する。アニール工程後のバッファ層は、深さ方向の不純物濃度の極大点を1つだけ有する。図10は、実施の形態2に係るバッファ層10の不純物分布を示すグラフである。図10の左側から右側に進むほど基板の下面から深い位置の不純物濃度を示す。各注入の最大濃度が繋がりブロードな分布となることで、バッファ層10はなだらかな不純物プロファイルを有している。その結果、バッファ層10の不純物濃度の極大点は1つになっている。
 図10に示すバッファ層10の不純物分布は、例えばイオン注入工程を4回実施し、注入量を調整することで実現できる。具体的には、1回目のイオン注入工程におけるイオン注入角度を7°、2回目のイオン注入工程におけるイオン注入角度を30°、3回目のイオン注入工程におけるイオン注入角度を45°、4回目のイオン注入工程におけるイオン注入角度を60°とし、400℃程度の熱処理でアニール工程を実施することで、図10の不純物分布を実現する。
 バッファ層10の深さ方向の不純物濃度の極大点を1つだけにするということは、バッファ層におけるどの部分も比較的高い不純物濃度を有するということである。その結果、図9のバッファ層10の不純物の総和と、図10(本実施形態)のバッファ層の不純物の総和を一致させた場合、本実施形態の方がピーク濃度を抑制できる。ピーク濃度を抑制することで、ターンオフ動作時の電荷(ホール)の供給を促す作用を強めることができる。これにより発振の抑制が可能となる。
 比較的厚いバッファ層の不純物濃度の極大点を1つだけとするためには、イオン注入工程の数を増やすことが重要である。典型的には4回程度のイオン注入工程が必要であるが、これに限定されず、任意の回数を設定することができる。
実施の形態3.
 図11は、実施の形態3に係る半導体装置の製造方法で形成された半導体装置の断面図である。コレクタ層8とバッファ層10の間に、Pが注入された中間バッファ層20が形成されている。図12は、図11におけるXII-XII’線に沿った不純物分布を示すグラフである。中間バッファ層20の不純物濃度ピークは、バッファ層10の不純物濃度ピークより高い。
 中間バッファ層20を製造するためには、まず、例えばリン(P)を基板1の下面側から500keV~8MeV程度の注入エネルギで注入する。この工程を中間バッファ層形成工程と称する。その後アニール工程を実施しPを活性化する。Pイオンの注入は、バッファ層形成工程の前に行ってもよいし、バッファ層形成工程の後に行ってもよい。1回のアニール工程で、バッファ層10を形成するために注入されたイオン、中間バッファ層20を形成するために注入されたイオン、及びコレクタ層8を形成するために注入されたイオンを一括して活性化することが好ましい。アニール工程では、基板を400℃程度まで加熱する。
 アニール工程後には、図12に示されるように、バッファ層10の不純物濃度ピーク位置と、コレクタ層8の不純物濃度ピーク位置の間に、中間バッファ層20の不純物濃度ピークがある。実施の形態3に係る半導体装置の製造方法の特徴は、バッファ層10とコレクタ層8の間に、バッファ層10よりも不純物濃度ピークの高い中間バッファ層20を設けたことである。この中間バッファ層20により耐圧特性を確保できる。したがって、バッファ層10のピーク濃度及び不純物量を抑えることができ、ターンオフ動作時の発振抑制効果を高めることができる。
 なお、上記の各実施の形態に係る半導体装置の製造方法の特徴を適宜に組み合わせて、本発明の効果を高めても良い。例えば、図13に示されるように、極大値を1つ有するバッファ層10と、コレクタ層8の間に、中間バッファ層20を設けても良い。
 1 基板、 2 エミッタ層、 3 ベース層、 4 ゲート絶縁膜、 5 ゲート電極、 6 エミッタ電極、 7 ボロン、 8 コレクタ層、 9 コレクタ電極、 10 バッファ層、 12,14,16 プロトン、 20 中間バッファ層

Claims (9)

  1.  第1導電型の基板の上面側に第2導電型の層を形成する工程と、
     前記基板の下面に対するイオン注入角度を固定して前記基板の下面側に第1導電型の不純物をイオン注入するイオン注入工程を、先のイオン注入工程よりも後のイオン注入工程のイオン注入角度が小さくなるようにして、複数回行うバッファ層形成工程と、を備え、
     前記バッファ層形成工程では、複数回の前記イオン注入工程を一定の加速エネルギで行うことを特徴とする半導体装置の製造方法。 
  2.  前記バッファ層形成工程では前記基板を回転させることを特徴とする請求項1に記載の半導体装置の製造方法。
  3.  1回目の前記イオン注入工程では、前記基板の下面に対して垂直にイオン注入し、
     2回目以降の前記イオン注入工程では、前記基板を回転させることを特徴とする請求項1に記載の半導体装置の製造方法。
  4.  前記バッファ層形成工程では、定期的に前記基板を回転方向に移動させることを特徴とする請求項1に記載の半導体装置の製造方法。
  5.  前記バッファ層形成工程では、プロトン又はヘリウムをイオン注入することを特徴とする請求項1~4のいずれか1項に記載の半導体装置の製造方法。
  6.  前記バッファ層形成工程の後に行われるアニール工程を備え、
     前記バッファ層形成工程で形成されたバッファ層は、前記アニール工程により、深さ方向の不純物濃度の極大点が1つだけになることを特徴とする請求項1~5のいずれか1項に記載の半導体装置の製造方法。
  7.  前記基板の下面側に第2導電型のコレクタ層を形成する工程と、
     前記コレクタ層と接するコレクタ電極を形成する工程と、を備えたことを特徴とする請求項1に記載の半導体装置の製造方法。
  8.  前記バッファ層形成工程の後に行われるアニール工程と、
     前記アニール工程の前に、前記基板の下面にPを注入して中間バッファ層を形成する中間バッファ層形成工程と、を備え、
     前記アニール工程後には、前記バッファ層形成工程で形成されたバッファ層の不純物濃度ピーク位置と、前記コレクタ層の不純物濃度ピーク位置の間に、前記中間バッファ層の不純物濃度ピークがあり、
     前記バッファ層の不純物濃度ピークよりも前記中間バッファ層の不純物濃度ピークの方が高いことを特徴とする請求項7に記載の半導体装置の製造方法。
  9.  バッファ層は、前記アニール工程により、深さ方向の不純物濃度の極大点が1つだけになることを特徴とする請求項8に記載の半導体装置の製造方法。
PCT/JP2015/067305 2015-06-16 2015-06-16 半導体装置の製造方法 WO2016203545A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
PCT/JP2015/067305 WO2016203545A1 (ja) 2015-06-16 2015-06-16 半導体装置の製造方法
JP2017524179A JPWO2016203545A1 (ja) 2015-06-16 2015-06-16 半導体装置の製造方法
US15/552,575 US10497570B2 (en) 2015-06-16 2015-06-16 Method for manufacturing semiconductor device having buffer layer
CN201580080945.1A CN107710417B (zh) 2015-06-16 2015-06-16 半导体装置的制造方法
DE112015006631.4T DE112015006631T5 (de) 2015-06-16 2015-06-16 Verfahren zur Herstellung einer Halbleitervorrichtung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2015/067305 WO2016203545A1 (ja) 2015-06-16 2015-06-16 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
WO2016203545A1 true WO2016203545A1 (ja) 2016-12-22

Family

ID=57545202

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/067305 WO2016203545A1 (ja) 2015-06-16 2015-06-16 半導体装置の製造方法

Country Status (5)

Country Link
US (1) US10497570B2 (ja)
JP (1) JPWO2016203545A1 (ja)
CN (1) CN107710417B (ja)
DE (1) DE112015006631T5 (ja)
WO (1) WO2016203545A1 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10763760B2 (en) 2018-03-08 2020-09-01 Mitsubishi Electric Corporation Semiconductor device and power converter
WO2022102711A1 (ja) * 2020-11-11 2022-05-19 富士電機株式会社 半導体装置および半導体装置の製造方法
DE102018205274B4 (de) 2017-06-20 2022-07-14 Mitsubishi Electric Corporation Halbleitervorrichtung und verfahren zu deren herstellung
US11635458B2 (en) 2021-04-20 2023-04-25 Fuji Electric Co., Ltd. Analyzing apparatus, analysis method, and computer-readable medium
WO2023145805A1 (ja) * 2022-01-28 2023-08-03 富士電機株式会社 半導体装置および製造方法
DE112022000119T5 (de) 2021-04-20 2023-09-21 Fuji Electric Co., Ltd. Halbleitervorrichtung

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109712886A (zh) * 2018-12-17 2019-05-03 成都森未科技有限公司 一种功率半导体器件的背面加工工艺
JP7361634B2 (ja) * 2020-03-02 2023-10-16 三菱電機株式会社 半導体装置及び半導体装置の製造方法
CN113471273A (zh) * 2020-03-31 2021-10-01 比亚迪半导体股份有限公司 绝缘栅双极型晶体管及制备方法、电子设备
CN111933703B (zh) * 2020-10-12 2021-01-29 中芯集成电路制造(绍兴)有限公司 一种绝缘栅双极型晶体管及其形成方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05129217A (ja) * 1991-11-05 1993-05-25 Kawasaki Steel Corp 半導体装置の製造方法
JPH05166745A (ja) * 1991-12-16 1993-07-02 Nec Kansai Ltd イオン注入方法
JP2009070886A (ja) * 2007-09-11 2009-04-02 Ulvac Japan Ltd イオン注入方法及びイオン注入装置
WO2013089256A1 (ja) * 2011-12-15 2013-06-20 富士電機株式会社 半導体装置および半導体装置の製造方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR940010930B1 (ko) 1990-03-13 1994-11-19 가부시키가이샤 도시바 반도체장치의 제조방법
JP2558961B2 (ja) 1990-03-13 1996-11-27 株式会社東芝 半導体装置の製造方法
JP4320810B2 (ja) 1998-11-30 2009-08-26 株式会社デンソー 炭化珪素半導体装置の製造方法
US6482681B1 (en) 2000-05-05 2002-11-19 International Rectifier Corporation Hydrogen implant for buffer zone of punch-through non epi IGBT
JP2004079953A (ja) * 2002-08-22 2004-03-11 Nec Electronics Corp 半導体装置の製造方法
CN101305470B (zh) 2005-11-14 2010-12-08 富士电机系统株式会社 半导体器件及其制造方法
JP5228282B2 (ja) 2006-03-28 2013-07-03 トヨタ自動車株式会社 電力用半導体装置及びその製造方法
WO2013100155A1 (ja) * 2011-12-28 2013-07-04 富士電機株式会社 半導体装置および半導体装置の製造方法
CN103999225B (zh) * 2012-01-19 2017-02-22 富士电机株式会社 半导体装置及其制造方法
JP5880690B2 (ja) * 2012-03-30 2016-03-09 富士電機株式会社 半導体装置の製造方法
EP2913854B1 (en) 2012-10-23 2020-05-27 Fuji Electric Co., Ltd. Semiconductor device and method for manufacturing same
JP6281642B2 (ja) * 2014-09-17 2018-02-21 富士電機株式会社 半導体装置および半導体装置の製造方法
CN106463528B (zh) * 2014-11-17 2019-10-11 富士电机株式会社 碳化硅半导体装置的制造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05129217A (ja) * 1991-11-05 1993-05-25 Kawasaki Steel Corp 半導体装置の製造方法
JPH05166745A (ja) * 1991-12-16 1993-07-02 Nec Kansai Ltd イオン注入方法
JP2009070886A (ja) * 2007-09-11 2009-04-02 Ulvac Japan Ltd イオン注入方法及びイオン注入装置
WO2013089256A1 (ja) * 2011-12-15 2013-06-20 富士電機株式会社 半導体装置および半導体装置の製造方法

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102018205274B4 (de) 2017-06-20 2022-07-14 Mitsubishi Electric Corporation Halbleitervorrichtung und verfahren zu deren herstellung
US10763760B2 (en) 2018-03-08 2020-09-01 Mitsubishi Electric Corporation Semiconductor device and power converter
WO2022102711A1 (ja) * 2020-11-11 2022-05-19 富士電機株式会社 半導体装置および半導体装置の製造方法
DE112021001383T5 (de) 2020-11-11 2022-12-15 Fuji Electric Co., Ltd. Halbleitervorrichtung und verfahren zum herstellen einer halbleitervorrichtung
US11635458B2 (en) 2021-04-20 2023-04-25 Fuji Electric Co., Ltd. Analyzing apparatus, analysis method, and computer-readable medium
DE112022000119T5 (de) 2021-04-20 2023-09-21 Fuji Electric Co., Ltd. Halbleitervorrichtung
WO2023145805A1 (ja) * 2022-01-28 2023-08-03 富士電機株式会社 半導体装置および製造方法

Also Published As

Publication number Publication date
US10497570B2 (en) 2019-12-03
CN107710417B (zh) 2021-06-11
DE112015006631T5 (de) 2018-03-01
US20180053655A1 (en) 2018-02-22
CN107710417A (zh) 2018-02-16
JPWO2016203545A1 (ja) 2017-11-24

Similar Documents

Publication Publication Date Title
WO2016203545A1 (ja) 半導体装置の製造方法
US10651269B2 (en) Semiconductor device and method for producing semiconductor device
US11152224B2 (en) Semiconductor device with field stop layer and semiconductor device manufacturing method thereof
JP4571099B2 (ja) 阻止ゾーンを半導体基板に製造する方法、および、阻止ゾーンを有する半導体部品
JP6078961B2 (ja) 半導体装置の製造方法
US20170373141A1 (en) Semiconductor device and method of manufacturing semiconductor device
WO2016147264A1 (ja) 半導体装置及びその製造方法
CN108074810B (zh) 半导体装置的制造方法
JP2013247248A (ja) 半導体装置の製造方法
JP5992216B2 (ja) バイポーラ・パンチ・スルー半導体デバイス及びそのような半導体デバイスを製造するための方法
KR101838829B1 (ko) 반도체 장치의 제조 방법
JP2007220724A (ja) 薄板型igbtの製造方法及び薄板型igbt
CN107039270B (zh) 半导体器件和用于形成半导体器件的方法
JP5648379B2 (ja) 半導体装置の製造方法
US20230092013A1 (en) Method of Forming a Semiconductor Device Including an Absorption Layer
JP5446158B2 (ja) 半導体装置及びその製造方法
JP2001358154A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15895566

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2017524179

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 15552575

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 112015006631

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 15895566

Country of ref document: EP

Kind code of ref document: A1