WO2016017319A1 - SiCエピタキシャルウェハの製造方法、SiCエピタキシャルウェハ - Google Patents
SiCエピタキシャルウェハの製造方法、SiCエピタキシャルウェハ Download PDFInfo
- Publication number
- WO2016017319A1 WO2016017319A1 PCT/JP2015/067765 JP2015067765W WO2016017319A1 WO 2016017319 A1 WO2016017319 A1 WO 2016017319A1 JP 2015067765 W JP2015067765 W JP 2015067765W WO 2016017319 A1 WO2016017319 A1 WO 2016017319A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- single crystal
- sic
- crystal substrate
- polishing
- sic single
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 28
- 238000000034 method Methods 0.000 title abstract description 32
- 239000000758 substrate Substances 0.000 claims abstract description 133
- 239000013078 crystal Substances 0.000 claims abstract description 123
- 238000005498 polishing Methods 0.000 claims abstract description 117
- 230000007547 defect Effects 0.000 claims abstract description 85
- 230000002093 peripheral effect Effects 0.000 claims description 100
- 239000006061 abrasive grain Substances 0.000 claims description 16
- 239000002184 metal Substances 0.000 claims description 5
- 239000011347 resin Substances 0.000 claims description 4
- 229920005989 resin Polymers 0.000 claims description 4
- 238000007518 final polishing process Methods 0.000 claims description 2
- 229910010271 silicon carbide Inorganic materials 0.000 description 167
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 159
- 238000000227 grinding Methods 0.000 description 55
- 230000000052 comparative effect Effects 0.000 description 21
- 230000015572 biosynthetic process Effects 0.000 description 16
- 230000003746 surface roughness Effects 0.000 description 15
- 238000001000 micrograph Methods 0.000 description 11
- 238000012545 processing Methods 0.000 description 10
- 230000007717 exclusion Effects 0.000 description 8
- 239000004065 semiconductor Substances 0.000 description 8
- 238000007517 polishing process Methods 0.000 description 5
- ATUOYWHBWRKTHZ-UHFFFAOYSA-N Propane Chemical compound CCC ATUOYWHBWRKTHZ-UHFFFAOYSA-N 0.000 description 4
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 239000007789 gas Substances 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 239000002245 particle Substances 0.000 description 3
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 2
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 2
- 229910052799 carbon Inorganic materials 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 239000001294 propane Substances 0.000 description 2
- 229910000077 silane Inorganic materials 0.000 description 2
- 239000002002 slurry Substances 0.000 description 2
- 238000005092 sublimation method Methods 0.000 description 2
- 238000011144 upstream manufacturing Methods 0.000 description 2
- VXEGSRKPIUDPQT-UHFFFAOYSA-N 4-[4-(4-methoxyphenyl)piperazin-1-yl]aniline Chemical compound C1=CC(OC)=CC=C1N1CCN(C=2C=CC(N)=CC=2)CC1 VXEGSRKPIUDPQT-UHFFFAOYSA-N 0.000 description 1
- OTMSDBZUPAUEDD-UHFFFAOYSA-N Ethane Chemical compound CC OTMSDBZUPAUEDD-UHFFFAOYSA-N 0.000 description 1
- 229910003902 SiCl 4 Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 125000004429 atom Chemical group 0.000 description 1
- 239000012159 carrier gas Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- MROCJMGDEKINLD-UHFFFAOYSA-N dichlorosilane Chemical compound Cl[SiH2]Cl MROCJMGDEKINLD-UHFFFAOYSA-N 0.000 description 1
- 239000000428 dust Substances 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 125000004435 hydrogen atom Chemical class [H]* 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000002156 mixing Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000000704 physical effect Effects 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 238000003672 processing method Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000005049 silicon tetrachloride Substances 0.000 description 1
- 239000004575 stone Substances 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- ZDHXKXAHOVTTAH-UHFFFAOYSA-N trichlorosilane Chemical compound Cl[SiH](Cl)Cl ZDHXKXAHOVTTAH-UHFFFAOYSA-N 0.000 description 1
- 239000005052 trichlorosilane Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02002—Preparing wafers
- H01L21/02005—Preparing bulk and homogeneous wafers
- H01L21/02008—Multistep processes
- H01L21/0201—Specific process step
- H01L21/02021—Edge treatment, chamfering
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B24—GRINDING; POLISHING
- B24B—MACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
- B24B9/00—Machines or devices designed for grinding edges or bevels on work or for removing burrs; Accessories therefor
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B24—GRINDING; POLISHING
- B24B—MACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
- B24B9/00—Machines or devices designed for grinding edges or bevels on work or for removing burrs; Accessories therefor
- B24B9/02—Machines or devices designed for grinding edges or bevels on work or for removing burrs; Accessories therefor characterised by a special design with respect to properties of materials specific to articles to be ground
- B24B9/06—Machines or devices designed for grinding edges or bevels on work or for removing burrs; Accessories therefor characterised by a special design with respect to properties of materials specific to articles to be ground of non-metallic inorganic material, e.g. stone, ceramics, porcelain
- B24B9/065—Machines or devices designed for grinding edges or bevels on work or for removing burrs; Accessories therefor characterised by a special design with respect to properties of materials specific to articles to be ground of non-metallic inorganic material, e.g. stone, ceramics, porcelain of thin, brittle parts, e.g. semiconductors, wafers
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B24—GRINDING; POLISHING
- B24D—TOOLS FOR GRINDING, BUFFING OR SHARPENING
- B24D3/00—Physical features of abrasive bodies, or sheets, e.g. abrasive surfaces of special nature; Abrasive bodies or sheets characterised by their constituents
- B24D3/02—Physical features of abrasive bodies, or sheets, e.g. abrasive surfaces of special nature; Abrasive bodies or sheets characterised by their constituents the constituent being used as bonding agent
- B24D3/04—Physical features of abrasive bodies, or sheets, e.g. abrasive surfaces of special nature; Abrasive bodies or sheets characterised by their constituents the constituent being used as bonding agent and being essentially inorganic
- B24D3/06—Physical features of abrasive bodies, or sheets, e.g. abrasive surfaces of special nature; Abrasive bodies or sheets characterised by their constituents the constituent being used as bonding agent and being essentially inorganic metallic or mixture of metals with ceramic materials, e.g. hard metals, "cermets", cements
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B24—GRINDING; POLISHING
- B24D—TOOLS FOR GRINDING, BUFFING OR SHARPENING
- B24D3/00—Physical features of abrasive bodies, or sheets, e.g. abrasive surfaces of special nature; Abrasive bodies or sheets characterised by their constituents
- B24D3/02—Physical features of abrasive bodies, or sheets, e.g. abrasive surfaces of special nature; Abrasive bodies or sheets characterised by their constituents the constituent being used as bonding agent
- B24D3/20—Physical features of abrasive bodies, or sheets, e.g. abrasive surfaces of special nature; Abrasive bodies or sheets characterised by their constituents the constituent being used as bonding agent and being essentially organic
- B24D3/28—Resins or natural or synthetic macromolecular compounds
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/02—Pretreatment of the material to be coated
- C23C16/0254—Physical treatment to alter the texture of the surface, e.g. scratching or polishing
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/22—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
- C23C16/30—Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
- C23C16/32—Carbides
- C23C16/325—Silicon carbide
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
- C30B25/186—Epitaxial-layer growth characterised by the substrate being specially pre-treated by, e.g. chemical or physical means
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
- C30B25/20—Epitaxial-layer growth characterised by the substrate the substrate being of the same materials as the epitaxial layer
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/10—Inorganic compounds or compositions
- C30B29/36—Carbides
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B33/00—After-treatment of single crystals or homogeneous polycrystalline material with defined structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02373—Group 14 semiconducting materials
- H01L21/02378—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/02433—Crystal orientation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02529—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02658—Pretreatments
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/1608—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/30—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface
- H01L29/34—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface the imperfections being on the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/04—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
- H01L29/045—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
Definitions
- the present invention relates to a method for manufacturing a SiC epitaxial wafer and a SiC epitaxial wafer.
- Silicon carbide (SiC) has excellent physical properties of about 3 times the band gap, about 10 times the dielectric breakdown electric field strength, and about 3 times the thermal conductivity of silicon (Si). Therefore, SiC is expected to be applied to power devices, high frequency devices, high temperature operation devices, and the like.
- SiC has many polytypes.
- the polytype mainly used to fabricate practical SiC devices is 4H—SiC.
- an SiC epitaxial film serving as an active region of the SiC device is formed by chemical vapor deposition (CVD) on an SiC single crystal substrate processed from a bulk crystal manufactured by a sublimation method or the like.
- a polytype different from the polytype used for the substrate tends to be mixed in the epitaxial film.
- 3C—SiC or 6H—SiC polytype is mixed.
- step flow growth lateral growth from atomic steps
- edge exclusion invalid area around a semiconductor wafer, usually expressed by a distance from an edge
- the effective area ratio of the chip can be increased and the yield of the semiconductor chip can be improved. For this reason, it is required to further reduce the width of edge exclusion.
- JP 2012-51795 A Japanese Patent Laid-Open No. 5-152259 JP 2010-17779 A
- end portion defect there is a defect characteristically generated in the vicinity of a predetermined end portion of the SiC epitaxial wafer.
- this edge defect is caused by step flow growth of a SiC epitaxial wafer that forms a SiC epitaxial layer on a SiC single crystal substrate having an off angle. It was found that it was concentrated on the outer peripheral edge on the starting side.
- the present invention has been made in view of the above problems, and an object of the present invention is to provide a method for producing an SiC epitaxial wafer capable of efficiently and sufficiently reducing edge defects.
- An object of the present invention is to provide a SiC epitaxial wafer that has a sufficiently reduced edge defect and a high effective area ratio that allows chip removal.
- a method for producing a SiC epitaxial wafer according to the present invention is a method for producing a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a SiC single crystal substrate having an off angle, and before the SiC epitaxial layer is formed,
- the SiC single crystal substrate includes a rough polishing step for rough polishing and a final polishing step for final polishing of the outer peripheral end portion on the starting point side of the step flow growth in the SiC single crystal substrate.
- the finish polishing is performed by using an outer periphery of the SiC single crystal substrate whose polishing axis is polished with respect to a rotation axis of the SiC single crystal substrate to be polished. You may grind in a tangential direction.
- the outer circumference tangent of the SiC single crystal substrate whose polishing axis is polished with respect to the rotation axis of the SiC single crystal substrate to be polished The direction may be inclined by 1 ° to 45 ° in the direction.
- the finish polishing step may be performed using a resin bond grindstone.
- the polishing abrasive grains used in the finish polishing step may be # 2000 to # 5000.
- the roughness (Ra) of the processed surface after the finish polishing step is 1 nm to 50 nm. There may be.
- the rough polishing step may be performed using a metal bond grindstone.
- the abrasive grains used in the rough polishing step may be # 400 to # 1500.
- the SiC epitaxial wafer of the present invention is a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a SiC single crystal substrate having an off angle, and an outer peripheral end portion on the starting point side of step flow growth in the SiC single crystal substrate. To 1 mm, the number of edge defects is within 30 / m.
- the outer peripheral end portion on the starting point side of the step flow growth of the SiC epitaxial wafer is roughly polished, and further finish-polished. Therefore, the outer peripheral end can be polished without damaging the outer peripheral end.
- the damage at the outer peripheral edge is considered to be the cause of the edge defect. Therefore, end defects can be effectively suppressed by including this polishing step.
- the finish polishing step may be performed by helical scan grinding.
- helical scan grinding grinding is performed in a state where the grindstone is inclined in an oblique direction with respect to the outer peripheral end portion which is a surface to be polished. Therefore, the surface to be polished and the grindstone are not in point contact but in line contact.
- less heat is applied to the surface to be polished.
- Abrasive grains and dust generated during polishing are also discharged from the outer peripheral edge in a direction having a predetermined inclination. Therefore, damage to the outer peripheral end can be suppressed, and occurrence of end defects can be effectively suppressed.
- Helical scan grinding is a polishing method that hardly damages the surface to be polished due to its configuration. Therefore, the polishing rate can be increased. That is, productivity can be improved.
- the SiC epitaxial wafer of the present invention has an edge defect of 30 pieces / m or less from the outer peripheral end of the step flow growth starting side in the SiC single crystal substrate to 1 mm. That is, the edge exclusion can be further reduced, and the effective area ratio of the chip can be increased. The yield of the semiconductor chip can be improved.
- FIG. 6 is a schematic plan view schematically showing a 4H—SiC single crystal substrate having a 4 ° off angle in the ⁇ 11-20> direction.
- FIG. 6 is a schematic cross-sectional view schematically showing a cross section of a 4H—SiC single crystal substrate having a 4 ° off angle in the ⁇ 11-20> direction, taken along the A-A ′ plane (see FIG. 1). It is the cross-sectional schematic diagram which showed typically an example of the outer periphery edge part. It is the cross-sectional schematic diagram which showed typically another example of the outer periphery edge part. It is the image which image
- Example 2 It is a confocal microscope image of the outer periphery edge part by the side of the origin of step flow growth before and after epitaxial film formation of Example 2, (a) is the arc outer periphery upper part before epitaxial growth, (b) is the arc outer periphery lower part before epitaxial growth (C) is an arc outer periphery upper part after epitaxial growth, and (d) is an arc outer periphery lower part after epitaxial growth.
- FIG. 1 is a schematic plan view schematically showing a 4H—SiC single crystal substrate having a 4 ° off angle in the ⁇ 11-20> direction.
- a SiC single crystal substrate 10 is a circular substrate made of a single crystal of SiC, and generally has an orientation flat (hereinafter referred to as “orientation flat”) 1 and an index flat (hereinafter referred to as “IF”). 2b.
- orientation flat a part of the outer periphery of a circular semiconductor substrate is notched in a direction parallel to the crystal orientation, and the crystal orientation is specified.
- the IF 2b is formed on the outer periphery of the circular semiconductor substrate together with the orientation flat 1, and is for discriminating between the front and the back.
- the orientation flats 1 and IF2b need to be formed at positions that are asymmetric with respect to the center of the semiconductor substrate.
- the orientation flat 1 is parallel to the ⁇ 11-20> direction and the IF 2b is perpendicular to the ⁇ 11-20> direction.
- FIG. 2 is a schematic cross-sectional view schematically showing a cross section of a 4H—SiC single crystal substrate having a 4 ° off-angle in the ⁇ 11-20> direction along the plane AA ′ (see FIG. 1). .
- SiC single crystal substrate 10 having an off angle has terrace surface 3 and step portion 4.
- the epitaxial film is step-flow grown. Therefore, an epitaxial film grows in the direction E in FIG. That is, an epitaxial film grows from each step part 4 along the terrace surface 3.
- the outer peripheral edge 2 on the starting side of the step flow growth in the SiC single crystal substrate 10 means the outer peripheral portion on the left side from the center line C passing through the center of the SiC single crystal substrate 10 in FIG. 1 and perpendicular to the ⁇ 11-20> direction. To do.
- the outer peripheral end 2 includes an arc outer periphery upper portion 2a, an IF 2b, and an arc outer periphery lower portion 2c.
- the outer peripheral end 2 may be chamfered in a cross-sectional view or may be formed in a curved shape. As shown in FIG.
- FIG. 5 is an image obtained by photographing the IF surface of the SiC single crystal substrate after forming the SiC epitaxial film with a confocal microscope.
- the right side of the figure is the SiC single crystal substrate side, and there are cracks in the form of cracks from the boundary surface.
- This is an end defect, which can hardly be confirmed on the SiC single crystal substrate before epitaxial growth.
- it is emphasized after film formation and can be easily confirmed.
- Such an end defect causes a peeling of an oxide film, a crack or the like when a device is formed on a SiC epitaxial wafer.
- the edge defect is characteristically generated at the outer peripheral edge 2 on the starting point side of the step flow growth in the SiC single crystal substrate 10.
- the IF is provided at the outer peripheral end of the step flow growth starting side in the SiC single crystal substrate 10, an end defect also occurs in the IF portion.
- the edge defect occurs in a predetermined region of the SiC epitaxial wafer. For this reason, the present inventors considered that an end defect may have occurred according to the following principle.
- the epitaxial film grows in the direction E (left to right in the figure).
- the epitaxial film that grows the influence is affected.
- triangular defects and the like are generated under the influence of the growth direction of the epitaxial film.
- the edge defect is characteristically generated at the outer peripheral edge 2 on the starting point side of the step flow growth in the SiC single crystal substrate 10. That is, similarly to the defect mechanism as described above, it can be considered that the outer peripheral end portion 2 on the starting point side of the step flow growth has damage, and a defect due to the damage has occurred.
- a manufacturing method of a SiC epitaxial wafer according to an embodiment of the present invention includes a rough polishing step of rough polishing an outer peripheral end of a step flow growth start side in a SiC single crystal substrate before forming a SiC epitaxial layer; And a final polishing step for final polishing. These polishings may be performed at least on the outer peripheral end portion on the starting point side of the step flow growth, and may be performed over the entire outer peripheral end portion.
- the SiC single crystal substrate can be produced from, for example, an SiC bulk single crystal ingot produced by a sublimation method or the like. Specifically, the outer periphery of the ingot is ground and processed into a cylindrical shape, and then sliced into a disk shape using a wire saw or the like. A SiC single crystal substrate can be obtained by chamfering the outer peripheral portion of the sliced substrate and finishing it to a predetermined diameter. Conventionally, the edge defect has not been found, or even if it has been found, it has not been regarded as a problem. For this reason, the end portion of the SiC single crystal substrate was not particularly polished after the production. Even if it has been performed, it is performed in order to adjust the shape of the outer peripheral end portion, and there has been no SiC single crystal substrate that has undergone a predetermined polishing process leading to the elimination of this end portion defect.
- the rough polishing step is a step of adjusting the shape of the outer peripheral end of the SiC single crystal substrate.
- the rough polishing process it is possible to remove a damaged portion caused by peripheral grinding or slicing of the substrate after the slicing of the ingot held by the peripheral end 2 on the starting point side of the step flow growth.
- “Damaged part” means a region having a width of about several hundred ⁇ m from the outer peripheral end on the starting side of the step flow growth.
- the polishing method in the rough polishing step is not particularly limited. Ordinary peripheral grinding and helical scan grinding using a grindstone used for polishing a Si substrate or the like, a slurry-type polishing method, a tape-type polishing method using a wrapping film, and the like can be used.
- the normal peripheral grinding using a grindstone is a method of grinding an end portion of a SiC single crystal substrate in a state in which the rotation axis of the polishing grindstone and the rotation axis of the SiC single crystal substrate are parallel, as will be described later.
- the helical scan grinding using a grindstone is a SiC single crystal in a state in which the rotation axis of the polishing grindstone is inclined at a predetermined angle with respect to the rotation axis of the SiC single crystal substrate in a direction tangential to the outer periphery of the SiC single crystal substrate.
- This is a method of grinding an end portion of a substrate.
- the tape-type polishing method is a polishing method for polishing by rotating a wrapping film on which fixed abrasive grains are formed and pressing a surface to be polished against the wrapping film.
- the slurry-type polishing method is a polishing method for polishing a surface to be polished using a polishing liquid containing an abrasive. In any of the processing methods, it is preferable to process the substrate while rotating in order to maintain a circular shape.
- a metal bond grindstone is a hard grindstone. For this reason, the grindstone is not easily deformed by an impact caused by processing, and the stability of the end face shape is easily maintained. Metal bond grindstones have a high processing rate and are superior in terms of mass productivity.
- the abrasive grains used in the rough polishing step are preferably # 400 to # 1500, and more preferably # 400 to # 600. If the abrasive grains in the rough polishing step are in the above range, the set end face shape can be obtained with high throughput.
- the surface roughness Ra of the outer peripheral end portion of the SiC single crystal substrate after the rough polishing step is preferably 1000 nm or less, more preferably 500 nm or less, and further preferably 200 nm or less.
- the surface roughness Ra is preferably as small as possible, and the lower limit is not particularly limited.
- the final polishing step is a step of final polishing the outer peripheral end of the SiC single crystal substrate after the rough polishing step.
- the finish polishing is not particularly limited as long as it is a method that does not damage the outer peripheral end portion deeply.
- the method that does not cause deep damage to the outer peripheral edge is specifically polishing with a tape type polishing method or slurry type polishing method using high count abrasive grains, or performing helical scan grinding Is preferred. Of these, helical scan grinding is particularly preferable. When helical scan grinding is used, the number of abrasive grains can be lowered, and polishing can be performed efficiently. This is because when the grindstone is tilted, the distance between the abrasive grains on the effective workpiece is narrowed, so that even with the same number of grindstones, helical grinding can improve surface roughness better than normal peripheral grinding. is there.
- Helical scan grinding is a method in which the grinding wheel is ground while the rotation axis of the grinding wheel is inclined in the direction of the outer tangent of the SiC single crystal substrate with respect to the rotation axis direction of the SiC single crystal substrate.
- Helical scan grinding may be called helical scan polishing according to the convention of using different terms such as polishing and grinding depending on the processing state, and may be more generalized as helical scan processing.
- FIG. 6 is a schematic view schematically showing normal peripheral grinding using a polishing grindstone.
- FIG. 7 is a schematic view schematically showing helical scan grinding using a polishing grindstone.
- FIGS. 6 and 7 are schematic views of the SiC single crystal substrate 10 as viewed from the side of the grinding wheel on the surface perpendicular to the rotation axis of the SiC single crystal substrate, on the SiC single crystal substrate (front side in the drawing). Is equipped with a grinding wheel 20.
- the “peripheral tangential direction of the SiC single crystal substrate” is parallel to a straight line formed by the SiC single crystal substrate when the SiC single crystal substrate 10 is viewed from the outer peripheral end face side as shown in FIGS. Means a different direction.
- inclination in the direction of the outer peripheral tangent of the SiC single crystal substrate with respect to the rotation axis direction of the SiC single crystal substrate means that the polishing grindstone is tilted to the right in the drawing with respect to the rotation axis direction A of the SiC single crystal substrate in FIG. , It may be tilted to the left in the figure.
- Helical scan grinding may be used for chamfering of a Si substrate as in Patent Document 2 and Patent Document 3, for example.
- the edge defect of the present invention does not occur in the Si substrate, the present invention cannot be reached from the description in Patent Document 2 and Patent Document 3.
- the polishing surface 21 of the polishing grindstone 20 is installed in parallel to the SiC single crystal substrate 10. That is, the polishing surface 21 and the SiC single crystal substrate 10 are in point contact.
- the polishing surface 21 is installed with a certain angle with respect to the SiC single crystal substrate 10. That is, the SiC single crystal substrate 10 is in line contact with the polishing surface 21. Therefore, in the case of helical scan grinding, there are many contact surfaces with the SiC single crystal substrate. Therefore, damage to the outer peripheral end portion of the SiC single crystal substrate can be suppressed. Specifically, heat due to friction on the ground contact surface can be suppressed.
- the influence of particles generated during polishing can also be suppressed.
- the material In normal peripheral grinding, the material is discharged along the outer peripheral edge of the SiC single crystal substrate 10, whereas in helical scan grinding, the material is discharged from the outer peripheral edge of the SiC single crystal substrate 10 in a direction having a predetermined angle. Therefore, in helicopter or scan grinding, it is possible to prevent the outer peripheral end from being damaged by re-engagement of these particles between the polishing surface 21 and the outer peripheral end.
- the operating speed of the polishing grindstone 20 is preferably 1 ⁇ m / min to 100 ⁇ m / min, and is 3 ⁇ m / min to 20 ⁇ m / min. It is more preferable. If the operating speed of the polishing grindstone 20 is less than 1 ⁇ m / min, it takes too much time for finish polishing and it is difficult to increase productivity. If the operating speed of the polishing grindstone 20 exceeds 20 ⁇ m / min, even if a small number of particles bite between the polishing surface 21 and the SiC single crystal substrate 10, there is a risk of causing great damage along the outer peripheral edge. is there.
- the rotation speed of SiC substrate 10 is preferably 0.1 rpm to 10 rpm, and more preferably 0.5 rpm to 2 rpm. If the rotational speed is in the range, productivity can be enhanced while suppressing damage.
- the rotational speed of the grinding wheel 20 is preferably 1000 rpm to 100,000 rpm, more preferably 10,000 rpm to 50000 rpm.
- the rotational speed of the polishing grindstone 20 is less than 1000 rpm, it is difficult to sufficiently reduce the surface roughness Ra of the polished surface.
- the rotational speed of the grinding stone 20 is more than 100,000 rpm, the rotational speed is too high. Therefore, the polishing grindstone 20 vibrates, and it becomes difficult to keep the distance between the polishing surface 21 and the outer peripheral end of the SiC single crystal substrate 10 constant. Therefore, polishing surface 21 and the outer peripheral end of SiC single crystal substrate 10 may collide, and the outer peripheral end of SiC single crystal substrate 10 may be damaged.
- the abrasive grains used for the helical scan grinding are preferably # 2000 or more, preferably # 3000 or more, and preferably # 5000 or more. If the abrasive grain is less than # 2000, the abrasive grain is large and the outer peripheral edge 2 on the starting side of the step flow growth may be damaged, and it is difficult to obtain a sufficient surface roughness Ra. When the final polishing is performed by a method other than the helical scan grinding, it is preferable to use a higher abrasive number than that in the case of the helical scan grinding.
- the resin bond grindstone is preferable because it has a feature that it is possible to make the grain size of the abrasive grains fine with a soft grindstone, and that it can be processed with little damage and good shape accuracy.
- the surface roughness Ra of the outer peripheral edge of the SiC single crystal substrate after the final polishing step is preferably 1 nm to 50 nm, and more preferably 1 nm to 20 nm.
- Ra can be measured by non-contact measurement. In helical scan grinding, a surface having a surface roughness Ra smaller than that of normal processing can be obtained even if the same count grindstone is used. By setting the abrasive grains used for helical scan grinding to # 2000 or more, it is possible to achieve a surface roughness with Ra of 50 nm or less.
- the surface roughness Ra is not a direct indicator of edge defects. This is because, even if the surface roughness Ra is high, if the SiC single crystal inside thereof has damage, end defects are generated due to the damage. However, if the polishing is performed so as not to damage the outer peripheral edge 2 on the starting point side of the step flow growth, the surface roughness Ra is inevitably reduced. Therefore, if the outer peripheral edge 2 on the starting side of the step flow growth has a surface roughness Ra in the range after the finish polishing process, the generation of edge defects is suppressed at a stage before the epitaxial film is grown. It becomes one index that can be confirmed.
- the outer peripheral edge of the substrate after the final polishing process may be further edge polished.
- the edge polish may be used for general semiconductor edge processing. Since the damage that causes the end defects is suppressed by the finish polishing step, the end defects do not recur even when edge polishing is performed. By performing edge polishing, the surface roughness Ra of the end portion can be further reduced.
- SiC epitaxial film growth process The growth of the SiC epitaxial film is not particularly limited, and a conventional method can be used. For example, a chemical vapor deposition method that deposits and grows a layer on the surface of a heated SiC single crystal substrate while supplying a source gas into a chamber (film formation chamber) that can be evacuated under reduced pressure can be used. .
- a source gas silane (SiH 4 ), dichlorosilane (SiCl 2 H 2 ), trichlorosilane (SiCl 3 ), silicon tetrachloride (SiCl 4 ), or the like can be used as the Si source, and the carbon (C) source can be used.
- Propane (C 3 H 8 ), ethane (C 2 H 6 ), or the like can be used.
- a carrier gas containing hydrogen (H 2 ) or the like can be used.
- the epitaxial film is step-flow grown in the direction E as shown in FIG. As described above, since the polishing is performed without damaging the outer peripheral end portion on the starting point side of the step flow growth in the finish polishing step, an epitaxial film in which end portion defects are suppressed can be grown.
- the occurrence frequency of the edge defect differs for each SiC single crystal substrate.
- the end defects can hardly be confirmed on the SiC single crystal substrate before epitaxial growth, and can be easily confirmed after the epitaxial film is formed. It ’s difficult.
- the epitaxial wafer manufacturing method of the present invention is very preferable in terms of productivity because the edge defects can be easily removed only by performing the simple method as described above.
- the epitaxial wafer of the present invention is a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a SiC single crystal substrate having an off angle, and is 1 mm from the outer peripheral end of the step flow growth start side in the SiC single crystal substrate.
- the number of edge defects is within 30 / m in average on the entire circumference of the wafer. This can be determined by dividing the number of edge defects by the length of the outer periphery of the wafer.
- the density per unit area in the region of the outer peripheral edge 1 mm can be expressed as 3.0 pieces / cm 2 or less.
- Step flow where an edge defect occurs If it is defined by paying attention only to the outer peripheral portion (semicircle) of the half of the wafer on the upstream side, the length is half of this, so the step flow is performed on the substrate with the off-angle formed.
- the semicircular shape on the upstream side can be expressed as 60 pieces / m or less and 6.0 pieces / cm 2 or less, respectively.
- the end defects are observed as irregularities having a shape in which a flat surface different from the peripheral surface is present in a straight line shape, and therefore can be obtained by counting the number with an optical microscope.
- a plurality of defects may occur locally at a high density, or may occur at intervals of several millimeters, and the generation method is not uniform.
- the number of end face defects is suitably expressed as the number per unit length by dividing the number measured along the outer periphery by the length of the outer periphery.
- the number of defects on the end face edge portion was counted using a microscope over a half circumference of the SiC epitaxial wafer in an area of 1 mm from the outer peripheral edge on the starting side of the step flow growth.
- “Up to 1 mm from the outer peripheral edge on the starting side of the step flow growth in the SiC single crystal substrate” means a region from the outer periphery of the SiC single crystal substrate to 1 mm and to the left of the center line C in FIG. To do.
- the reason why the defect was confirmed using a microscope over the half circumference of the SiC epitaxial wafer is that the edge defect does not occur in the half circumference corresponding to the outer peripheral portion on the opposite side to the starting side of the step flow growth. Basically, even if the entire circumference is measured, the count number does not change.
- the present inventors paid attention to the edge defects characteristically generated at the outer peripheral edge on the starting side of the step flow growth in the SiC single crystal substrate for the first time.
- the edge defect causes the oxide film to be peeled off and cracks or the like when a device is formed on the SiC epitaxial wafer.
- the portion having the edge defect cannot be used as an effective portion of the chip, and the width of the edge exclusion cannot be sufficiently reduced.
- the present inventors have found that it is effective to reduce edge defects.
- an edge defect grows along with step flow growth from a damaged portion of an outer peripheral edge portion on the starting point side of step flow growth in an SiC single crystal substrate.
- Edge defects frequently occur in a range of about 1 mm from the outer peripheral edge on the starting point side of step flow growth.
- the shape has a crack-like shape starting from the outer peripheral end of the step flow growth starting side in a direction substantially parallel to the step flow growth direction.
- the length in the direction parallel to the growth direction of the step flow is about 100 to 500 ⁇ m, and the width is about several ⁇ m.
- the depth direction of the epitaxial film although it is affected by the thickness of the epitaxial film, it has a concavo-convex shape of about several nm to 1 ⁇ m or less.
- the epitaxial wafer of the present invention has end defects of 30 pieces / m or less by 1 mm from the outer peripheral end of the step flow growth starting side in the SiC single crystal substrate.
- the epitaxial wafer of the present invention when a device is formed on a SiC epitaxial wafer, it is possible to suppress generation of oxide film peeling, cracks, and the like, and to reduce the width of edge exclusion.
- the thickness of the epitaxial film can be 1 ⁇ m to 100 ⁇ m.
- the thicker the epitaxial film the larger the irregularities of the end defects. Since the edge defect becomes significant when the thickness of the epitaxial film is 5 ⁇ m or more, the effect of the present invention for reducing it is remarkable.
- Example 1 A SiC single crystal substrate having a 4 ° off angle of 4 inches was prepared as the SiC single crystal substrate.
- the outer peripheral end of this SiC single crystal substrate was usually subjected to outer peripheral grinding using a # 600 polishing grindstone.
- helical grinding was performed on the outer circumferential tangential direction of the SiC single crystal substrate 10 using a # 3000 polishing grindstone.
- the helical grinding was performed by tilting the rotating shaft of the grindstone by 5 °, operating the grindstone at 10 ⁇ m / min, and rotating the grindstone at 35000 rpm.
- W-GM-4200 manufactured by Tosei Engineering Co., Ltd. was used.
- the finished surface at this time was a mirror surface, and Ra was 27 nm.
- FIG. 8 is a confocal microscope image of the outer peripheral edge on the starting side of the step flow growth before and after the formation of the epitaxial film of Example 1, and FIG. 8A is the upper arc outer periphery before the epitaxial growth, and FIG. ) Is an arc outer periphery lower portion before epitaxial growth, FIG. 8C is an arc outer periphery upper portion after epitaxial growth, and FIG. 8D is an arc outer periphery lower portion after epitaxial growth.
- the number of edge defects was 22 / m from the outer peripheral edge on the starting side of the step flow growth in the SiC single crystal substrate to 1 mm.
- FIG. 9 is a confocal microscope image of the outer peripheral edge on the starting point side of the step flow growth before and after the formation of the epitaxial film of Example 2, and FIG. 9A is the upper part of the arc outer periphery before the epitaxial growth.
- FIG. 9C is an arc outer periphery upper portion after epitaxial growth
- FIG. 9D is an arc outer periphery lower portion after epitaxial growth.
- the finished surface at this time was a mirror surface, and Ra was 10 nm or less.
- Comparative Example 1 differs from Example 1 only in that the finish polishing step is not performed.
- FIG. 10 is a confocal microscope image of the outer peripheral edge on the starting side of the step flow growth before and after the formation of the epitaxial film of Comparative Example 1, and FIG. 10A is the upper part of the outer periphery of the arc before the epitaxial growth.
- FIG. 10C is an arc outer periphery upper portion after epitaxial growth
- FIG. 10D is an arc outer periphery lower portion after epitaxial growth.
- the finished surface at this time was a rough surface, and Ra was 89 nm.
- the number of edge defects was 166 / m from the outer peripheral edge on the starting side of the step flow growth in the SiC single crystal substrate to 1 mm.
- Comparative Example 2 Comparative Example 2 is different from Comparative Example 1 only in that mirror processing with a rubber grindstone is additionally performed.
- FIG. 11 is a confocal microscope image of the outer peripheral edge on the starting side of the step flow growth before and after the formation of the epitaxial film of Comparative Example 2, and FIG. 11A is the upper part of the outer periphery of the arc after the epitaxial growth.
- the finished surface at this time was a mirror surface, and Ra was 15 nm or less.
- the number of edge defects was 118 / m from the outer peripheral edge on the starting side of the step flow growth in the SiC single crystal substrate to 1 mm.
- Comparative Example 3 differs from Comparative Example 2 in that mirror processing is performed using slurry-type edge polish (EP).
- FIG. 12 is a confocal microscopic image of the outer peripheral end portion on the starting point side after the step flow growth after the epitaxial film formation of Comparative Example 3, and FIG. 12A is the upper arc outer periphery after the epitaxial growth.
- b) is the lower part of the outer periphery of the arc after epitaxial growth.
- the finished surface at this time was a mirror surface, and Ra was 15 nm or less. Edge defects were 74 / m from the outer peripheral edge on the starting side of the step flow growth in the SiC single crystal substrate to 1 mm.
- Comparative Example 4 is different from Comparative Example 2 in that mirror processing is performed using tape-type edge polish (EP) using a wrapping film.
- FIG. 13 is a confocal microscope image of the outer peripheral edge on the starting side of the step flow growth after the formation of the epitaxial film of Comparative Example 4,
- FIG. 13A is the upper part of the outer periphery of the arc after the epitaxial growth, and
- FIG. ) Is the outer periphery of the arc after epitaxial growth.
- the number of edge defects was 138 / m from the outer peripheral edge on the starting side of the step flow growth in the SiC single crystal substrate to 1 mm.
- the finished surface at this time was a mirror surface, and Ra was 15 nm or less.
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Materials Engineering (AREA)
- Mechanical Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Crystallography & Structural Chemistry (AREA)
- Ceramic Engineering (AREA)
- Inorganic Chemistry (AREA)
- General Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Recrystallisation Techniques (AREA)
- Grinding And Polishing Of Tertiary Curved Surfaces And Surfaces With Complex Shapes (AREA)
- Chemical Vapour Deposition (AREA)
Abstract
端部欠陥を効率的かつ十分に低減するために、本発明のSiCエピタキシャルウェハの製造方法は、オフ角を有するSiC単結晶基板上にSiCエピタキシャル層を形成するSiCエピタキシャルウェハの製造方法であって、前記にSiCエピタキシャル層を形成する前に、前記SiC単結晶基板におけるステップフロー成長の起点側の外周端部を、粗研磨する粗研磨工程と、さらに仕上げ研磨する仕上げ研磨工程とを有する。
Description
本発明は、SiCエピタキシャルウェハの製造方法、SiCエピタキシャルウェハに関する。本願は、2014年7月28日に、日本に出願された特願2014-153289に基づき優先権を主張し、その内容をここに援用する。
炭化珪素(SiC)は、シリコン(Si)に対して、バンドギャップが約3倍、絶縁破壊電界強度が約10倍、熱伝導度が約3倍という優れた物性を有している。そのため、SiCは、パワーデバイス、高周波デバイス、高温動作デバイス等への応用が期待されている。
SiCデバイスの実用化の促進には、高品質の結晶成長技術、高品質のエピタキシャル成長技術の確立が不可欠である。
SiCは多くのポリタイプを有する。実用的なSiCデバイスを作製する為に主に使用されているポリタイプは、4H-SiCである。SiCデバイスの基板は、昇華法等で作製したバルク結晶から加工したSiC単結晶基板上に、SiCデバイスの活性領域となるSiCエピタキシャル膜を化学的気相成長法(CVD)によって形成する。エピタキシャル膜中には基板に用いているポリタイプと異なるポリタイプが混入しやすい。例えば、基板に4H-SiCのポリタイプを使った場合には、3C-SiCや6H-SiCのポリタイプが混入する。エピタキシャル成長では、これらのポリタイプの混入を抑制するため、SiC単結晶基板の結晶面を微傾斜させてステップフロー成長(原子ステップからの横方向成長)させて行うのが一般的である。
SiCの結晶中には、例えば、特許文献1に記載されているように、点欠陥である炭素空孔や混入不純物原子や、線状の欠陥である貫通らせん転位、貫通刃状転位、基底面内転位、さらに面状の欠陥である積層欠陥等の様々な種類の欠陥が存在する。これらの欠陥の中には、いわゆる三角欠陥等がある。三角欠陥は、オフ角を有する微傾斜SiC単結晶基板上のエピタキシャル層表面に特徴的な表面形態を伴って形成される欠陥である。
これらの欠陥は、SiCデバイスの特性、歩留りおよび信頼性等に悪影響を及ぼすため低減することが求められている。
これらの欠陥は、SiCデバイスの特性、歩留りおよび信頼性等に悪影響を及ぼすため低減することが求められている。
近年、ウェハの有効面積を増やすために、エッジエクスクルージョン(半導体ウェハの周囲の無効領域、通常エッジからの距離で表される)を減少させることが、ウェハの大型化と共に要望されている。
エッジエクスクルージョンを減少させることができれば、チップの取れる有効面積率は増大し、半導体チップの収率は向上する。このため、エッジエクスクルージョンの幅をより小さく抑えることが求められている。
エッジエクスクルージョンを減少させることができれば、チップの取れる有効面積率は増大し、半導体チップの収率は向上する。このため、エッジエクスクルージョンの幅をより小さく抑えることが求められている。
上述のエッジエクスクルージョンの幅をより小さく抑える要望のもと、よりSiCエピタキシャルウェハの端部付近に存在する種々の欠陥まで低減させる検討を行う必要が出てきた。その検討の結果、本発明者らは、SiCエピタキシャルウェハの所定の端部付近に特徴的に発生する欠陥(以下、「端部欠陥」という)が存在することを初めて見出した。
この端部欠陥について本発明者らが分析等を用いて鋭意検討した結果、この端部欠陥は、オフ角を有するSiC単結晶基板上にSiCエピタキシャル層を形成するSiCエピタキシャルウェハのステップフロー成長の起点側の外周端部に集中して発生していることを見出した。
このような端部欠陥が基板の所定の位置に特徴的に表れることについては、従来発見されていなかった。または、発見されていても問題視されていなかった。そのため、この端部欠陥を低減する方法について効果的な改善方法については、一切提案されていなかった。
近年の技術進歩に伴い、この端部欠陥を効果的に改善することができるSiCエピタキシャルウェハの製造方法が切に求められている。よりエッジエクスクルージョンの幅をより小さく抑えるために、この端部欠陥の少ないSiCエピタキシャルウェハが切に求められている。
近年の技術進歩に伴い、この端部欠陥を効果的に改善することができるSiCエピタキシャルウェハの製造方法が切に求められている。よりエッジエクスクルージョンの幅をより小さく抑えるために、この端部欠陥の少ないSiCエピタキシャルウェハが切に求められている。
本発明は上記問題に鑑みてなされたものであり、端部欠陥を効率的かつ十分に低減することができるSiCエピタキシャルウェハの製造方法を提供することを目的とする。端部欠陥を十分に低減し、チップの取れる有効面積率の高いSiCエピタキシャルウェハを提供することを目的とする。
本発明者らは、鋭意検討の結果、端部欠陥はオフ角を有するSiC単結晶基板上にSiCエピタキシャル層を形成するSiCエピタキシャルウェハのステップフロー成長の起点側の外周端部に集中して発生していることを見出し、この外周端部に着目した。
その結果、この外周端部を粗研磨し、さらに仕上げ研磨することで、端部欠陥を効率的に低減することを見出し、本発明を完成させた。
すなわち、本発明は、上記課題を解決するため、以下の手段を提供する。
その結果、この外周端部を粗研磨し、さらに仕上げ研磨することで、端部欠陥を効率的に低減することを見出し、本発明を完成させた。
すなわち、本発明は、上記課題を解決するため、以下の手段を提供する。
(1)本発明のSiCエピタキシャルウェハの製造方法は、オフ角を有するSiC単結晶基板上にSiCエピタキシャル層を形成するSiCエピタキシャルウェハの製造方法であって、前記SiCエピタキシャル層を形成する前に、前記SiC単結晶基板におけるステップフロー成長の起点側の外周端部を、粗研磨する粗研磨工程と、さらに仕上げ研磨する仕上げ研磨工程とを有する。
(2)上記(1)に記載のSiCエピタキシャルウェハの製造方法において、前記仕上げ研磨は、研磨されるSiC単結晶基板の回転軸に対し研磨砥石の回転軸を研磨されるSiC単結晶基板の外周接線方向に傾斜させて研削してもよい。
(3)上記(2)に記載のSiCエピタキシャルウェハの製造方法の前記仕上げ研磨工程において、研磨されるSiC単結晶基板の回転軸に対する研磨砥石の回転軸を研磨されるSiC単結晶基板の外周接線方向に1°~45°傾斜させて行ってもよい。
(4)上記(1)~(3)のいずれか一つに記載のSiCエピタキシャルウェハの製造方法において、前記仕上げ研磨工程を、レジンボンド砥石を用いて行ってもよい。
(5)上記(2)~(4)のいずれか一つに記載のSiCエピタキシャルウェハの製造方法において、前記仕上げ研磨工程に用いられる研磨砥粒が#2000~#5000であってもよい。
(6)上記(2)~(5)のいずれか一つに記載のSiCエピタキシャルウェハの製造方法において、前記仕上げ研磨工程を行った後の被加工面の粗さ(Ra)が1nm~50nmであってもよい。
(7)上記(1)~(6)のいずれか一つに記載のSiCエピタキシャルウェハの製造方法において、前記粗研磨工程を、メタルボンド砥石を用いて行ってもよい。
(8)上記(1)~(7)のいずれか一つに記載のSiCエピタキシャルウェハの製造方法において、前記粗研磨工程に用いられる研磨砥粒が#400~#1500であってもよい。
(9)本発明のSiCエピタキシャルウェハは、オフ角を有するSiC単結晶基板上にSiCエピタキシャル層を形成したSiCエピタキシャルウェハであって、前記SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が30個/m以内である。
本発明のSiCエピタキシャルウェハの製造方法は、SiCエピタキシャルウェハのステップフロー成長の起点側の外周端部を粗研磨し、さらに仕上げ研磨する。そのため、外周端部にダメージを与えることなく、外周端部を研磨することができる。外周端部のダメージが端部欠陥の原因と考えられる。そのため、この研磨工程を有することで、効果的に端部欠陥を抑制することができる。
仕上げ研磨工程をヘリカルスキャン研削で行ってもよい。ヘリカルスキャン研削は、被研磨面である外周端部に対して、斜め方向に砥石を傾けた状態で研削を行う。そのため、被研磨面と砥石が点接触ではなく、線接触となる。ヘリカルスキャン研削を行うと、被研磨面に加わる熱が少なくなる。研磨時に発生した砥粒や粉塵等も、外周端部から所定の傾きを持った方向に排出される。そのため、外周端部へのダメージを抑制することができ、端部欠陥の発生を効果的に抑制することができる。
ヘリカルスキャン研削は、その構成上、被研磨面にダメージを与えにくい研磨方法である。そのため、研磨速度を上げることができる。すなわち、生産性を高めることができる。
ヘリカルスキャン研削は、その構成上、被研磨面にダメージを与えにくい研磨方法である。そのため、研磨速度を上げることができる。すなわち、生産性を高めることができる。
本発明のSiCエピタキシャルウェハは、SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が30個/m以内である。すなわち、エッジエクスクルージョンをより減少させることができ、チップの取れる有効面積率を増大できる。半導体チップの収率を向上させることができる。
以下、本発明を適用したSiCエピタキシャルウェハの製造方法およびSiCエピタキシャルウェハについて、図を適宜参照しながら詳細に説明する。
以下の説明で用いる図面は、本発明の特徴をわかりやすくするために便宜上特徴となる部分を拡大して示している場合があり、各構成要素の寸法比率などは実際とは異なっていることがある。以下の説明において例示される材料、寸法等は一例であって、本発明はそれらに限定されるものではなく、その要旨を変更しない範囲で適宜変更して実施することが可能である。
以下の説明で用いる図面は、本発明の特徴をわかりやすくするために便宜上特徴となる部分を拡大して示している場合があり、各構成要素の寸法比率などは実際とは異なっていることがある。以下の説明において例示される材料、寸法等は一例であって、本発明はそれらに限定されるものではなく、その要旨を変更しない範囲で適宜変更して実施することが可能である。
図1は、<11-20>方向に、4°オフ角を有する4H-SiC単結晶基板を模式的に示した平面模式図である。図1に示すように、SiC単結晶基板10は、SiCの単結晶からなる円形の基板であり、一般に、オリエンテーションフラット(以下、「オリフラ」という)1とインデックスフラット(以下、「IF」という)2bを有している。オリフラ1は、円形の半導体基板の外周の一部を結晶方位と平行な方向にきり欠いて結晶方位を特定されるものである。IF2bは、オリフラ1と共に円形の半導体基板の外周に形成され、表裏を判別するためのものである。ただし、半導体基板の表裏を判別するためには、オリフラ1とIF2bが半導体基板の中心に対して非対称となる位置に形成される必要がある。4H-SiC単結晶基板においては、オリフラ1は<11-20>方向に平行であり、IF2bは<11-20>方向に垂直である。
図2は、<11-20>方向に、4°オフ角を有する4H-SiC単結晶基板をA-A’面(図1参照)で切断した断面を模式的に示した断面模式図である。図2に示すように、オフ角を有するSiC単結晶基板10は、テラス面3とステップ部4を有する。SiC単結晶基板10では、エピタキシャル膜がステップフロー成長する。そのため、図2における方向Eにエピタキシャル膜が成長する。すなわち、各ステップ部4からテラス面3に沿って、エピタキシャル膜が成長する。
SiC単結晶基板10におけるステップフロー成長の起点側の外周端部2は、図1におけるSiC単結晶基板10の中央を通り<11-20>方向に垂直な中央線Cより左側の外周部を意味する。外周端部2は、円弧外周上部2aと、IF2bと、円弧外周下部2cとからなる。外周端部2は、その断面視で面取りされていたり、曲面状に形成されていてもよい。図3のように、外周端部2が円弧状を形成している場合は、SiC単結晶基板10の上面10aが円弧を描き始める点から円弧が形成されている部分(図視点線部より左側)を外周端部とする。また図4のように、外周端部2が面取りされている場合は、SiC単結晶基板10の上面10aから下方傾斜する面およびSiC単結晶基板10の上面10aに垂直な面を含めた部分(図視点線部より左側)を外周端部とする。
図5は、SiCエピタキシャル膜を形成後のSiC単結晶基板のIF面を共焦点顕微鏡で撮影した画像である。図示右側がSiC単結晶基板側であり、境界面からひび割れ状に欠陥が入っている。これが端部欠陥であり、エピタキシャル成長前のSiC単結晶基板ではほとんど確認することができない。一方で、成膜後に強調され容易に確認できるようになる。このような端部欠陥は、SiCエピタキシャルウェハ上にデバイスを形成する際に、酸化膜の膜剥がれ、亀裂等を生み出す原因となる。
端部欠陥は、SiC単結晶基板10におけるステップフロー成長の起点側の外周端部2に特徴的に発生する。IFがSiC単結晶基板10におけるステップフロー成長の起点側の外周端部に設けられている場合には、IF部分にも端部欠陥は発生する。端部欠陥は、SiCエピタキシャルウェハの所定の領域に発生する。そのため、本発明者らは、以下のような原理に従い、端部欠陥が発生しているのではないかと考えた。
一般に、図2に示すように、SiC単結晶基板10上にエピタキシャル膜を成長させると、方向E(図視左から右)に向かってエピタキシャル膜が成長する。成長の起点となるステップ部4に欠陥が存在する場合、その影響を成長するエピタキシャル膜が受ける。例えば、三角欠陥等もエピタキシャル膜の成長方向の影響を受けて発生していると考えられている。
端部欠陥は、SiC単結晶基板10におけるステップフロー成長の起点側の外周端部2に特徴的に発生する。すなわち、上記のような欠陥メカニズムと同様に、ステップフロー成長の起点側の外周端部2がダメージを有しており、そのダメージに起因した欠陥が発生していると考えることができる。
端部欠陥は、SiC単結晶基板10におけるステップフロー成長の起点側の外周端部2に特徴的に発生する。すなわち、上記のような欠陥メカニズムと同様に、ステップフロー成長の起点側の外周端部2がダメージを有しており、そのダメージに起因した欠陥が発生していると考えることができる。
この仮定は、端部欠陥がエピタキシャル成長前のSiC単結晶基板では確認することができず、成膜後により容易に確認できるようになるという事実と整合性が取れる。エピタキシャル膜成長前のSiC単結晶基板10においては、欠陥の起因となる外周端部のダメージは非常に僅かであり容易に発見することができない。しかしながら、そのSiCエピタキシャル膜を成長すると、そのダメージを起点としてエピタキシャル膜がステップフロー成長で成長する。そのため、欠陥が強調され容易に発見できるようになっているものと考えられる。
ステップフロー成長の下流側、すなわち図1の図示右側の外周端部には、端部欠陥が確認されないという事実とも整合性が取れる。ステップフローの下流側の外周端部は、ステップフロー成長の起点となることがない。すなわち、エピタキシャル膜成長前にステップフロー成長の下流側の端部がダメージを受けていても、このダメージはエピタキシャル成長時に強調させることがなく端部欠陥として発生されない。
そこで、本発明者らは端部欠陥を抑制することを検討した。本発明の一実施形態に係るSiCエピタキシャルウェハの製造方法は、SiCエピタキシャル層を形成する前に、SiC単結晶基板におけるステップフロー成長の起点側の外周端部を、粗研磨する粗研磨工程と、さらに仕上げ研磨する仕上げ研磨工程とを有する。これらの研磨は、少なくともステップフロー成長の起点側の外周端部を研磨すればよく、外周端部全面に渡って行ってもよい。
(粗研磨工程)
SiC単結晶基板は、例えば、昇華法等によって作製したSiCバルク単結晶のインゴットから作製することができる。具体的には、インゴットの外周を研削して円柱状に加工した後、ワイヤーソー等を用いて円板状にスライス加工する。スライス加工した基板の外周部を面取りして所定の直径に仕上げることで、SiC単結晶基板を得ることができる。
従来、端部欠陥は発見されていなかった、または発見されていても問題視されていなかった。そのため、SiC単結晶基板を作製後にその端部に対し研磨等は特に行われていなかった。行われていたとしても、外周端部の形状を整えるために行っており、この端部欠陥の解消に至る所定の研磨工程を経たSiC単結晶基板は存在していなかった。
SiC単結晶基板は、例えば、昇華法等によって作製したSiCバルク単結晶のインゴットから作製することができる。具体的には、インゴットの外周を研削して円柱状に加工した後、ワイヤーソー等を用いて円板状にスライス加工する。スライス加工した基板の外周部を面取りして所定の直径に仕上げることで、SiC単結晶基板を得ることができる。
従来、端部欠陥は発見されていなかった、または発見されていても問題視されていなかった。そのため、SiC単結晶基板を作製後にその端部に対し研磨等は特に行われていなかった。行われていたとしても、外周端部の形状を整えるために行っており、この端部欠陥の解消に至る所定の研磨工程を経たSiC単結晶基板は存在していなかった。
粗研磨工程は、SiC単結晶基板の外周端部の形状を整える工程である。粗研磨工程により、ステップフロー成長の起点側の外周端部2が有しているインゴットの外周研削またはスライス後の基板成型加工によるダメージ部を除去することができる。「ダメージ部」は、ステップフロー成長の起点側の外周端部から数百μm程度の幅を持つ領域を意味する。
粗研磨工程の研磨方法は、特に制限されるものではない。Si基板等の研磨に用いられる砥石を用いた通常外周研削およびヘリカルスキャン研削、スラリ式の研磨方法およびラッピングフィルムを用いたテープ式の研磨方法等を用いることができる。
砥石を用いた通常外周研削とは、後述するが研磨砥石の回転軸と、SiC単結晶基板の回転軸とを平行とした状態で、SiC単結晶基板の端部を研削する方法である。砥石を用いたヘリカルスキャン研削とは、後述するが研磨砥石の回転軸がSiC単結晶基板の回転軸に対して、SiC単結晶基板の外周接線方向に所定の角度傾けた状態で、SiC単結晶基板の端部を研削する方法である。テープ式の研磨方法とは、固定砥粒が形成されたラッピングフィルムを回転させ、このラッピングフィルムに被研磨面を押し付けることで研磨する研磨方法である。スラリ式の研磨方法とは、研磨剤を含む研磨液を用いて被研磨面を研磨する研磨方法である。いずれの加工方式でも、円形を維持するために基板は回転させながら加工することが好ましい。
砥石を用いた通常外周研削とは、後述するが研磨砥石の回転軸と、SiC単結晶基板の回転軸とを平行とした状態で、SiC単結晶基板の端部を研削する方法である。砥石を用いたヘリカルスキャン研削とは、後述するが研磨砥石の回転軸がSiC単結晶基板の回転軸に対して、SiC単結晶基板の外周接線方向に所定の角度傾けた状態で、SiC単結晶基板の端部を研削する方法である。テープ式の研磨方法とは、固定砥粒が形成されたラッピングフィルムを回転させ、このラッピングフィルムに被研磨面を押し付けることで研磨する研磨方法である。スラリ式の研磨方法とは、研磨剤を含む研磨液を用いて被研磨面を研磨する研磨方法である。いずれの加工方式でも、円形を維持するために基板は回転させながら加工することが好ましい。
粗研磨工程に砥石を用いる場合、メタルボンド砥石を用いることが好ましい。メタルボンド砥石は、硬い砥石である。そのため、加工による衝撃で砥石が変形し難く端面形状の安定性を維持し易い。メタルボンド砥石は、加工レートが高く量産性の点からも優位性が高い。
粗研磨工程は、通常外周研削を行うことが好ましい。通常外周研削は被研磨面との接触圧力が大きいため、スループットを高めることができる。
粗研磨工程は、通常外周研削を行うことが好ましい。通常外周研削は被研磨面との接触圧力が大きいため、スループットを高めることができる。
粗研磨工程に用いられる研磨砥粒は、#400~#1500であることが好ましく、#400~#600であることがより好ましい。粗研磨工程における研磨砥粒が上述の範囲であれば、高スループットで、設定した端面形状を得ることができる。
粗研磨工程後のSiC単結晶基板の外周端部の表面粗さRaは、1000nm以下であることが好ましく、500nm以下であることがより好ましく、200nm以下であることがさらに好ましい。表面粗さRaは小さい方が好ましく下限は特に定めなくてもよいが、1nm以上で特に問題ない。
粗研磨工程でSiC単結晶基板の外周端部の表面粗さRaをある程度整えておくことで、仕上げ研磨工程においてSiC単結晶基板がダメージを受けることを抑制することができる。表面粗さは小さければ小さい程好ましい。
粗研磨工程でSiC単結晶基板の外周端部の表面粗さRaをある程度整えておくことで、仕上げ研磨工程においてSiC単結晶基板がダメージを受けることを抑制することができる。表面粗さは小さければ小さい程好ましい。
(仕上げ研磨工程)
仕上げ研磨工程は、粗研磨工程後のSiC単結晶基板の外周端部を仕上げ研磨する工程である。仕上げ研磨は、粗研磨工程で外周端部に生じたダメージ部を除去する。
仕上げ研磨は、外周端部に深いダメージを与えない方法であれば特に制限されない。外周端部に深いダメージを与えない方法とは、具体的には高番手の研磨砥粒を用いたテープ式の研磨方法やスラリ式の研磨方法で研磨を行うことや、ヘリカルスキャン研削を行うことが好ましい。なかでも、ヘリカルスキャン研削が特に好ましい。ヘリカルスキャン研削を用いると、研磨砥粒の番手を下げることができ、効率的に研磨を行うことができる。これは、砥石が傾くことで実効的なワークに対する砥粒の間隔が狭くなるため、同じ番手の砥石での加工でもヘリカル研削の方が通常の外周研削等より面粗さを良好にできるためである。
仕上げ研磨工程は、粗研磨工程後のSiC単結晶基板の外周端部を仕上げ研磨する工程である。仕上げ研磨は、粗研磨工程で外周端部に生じたダメージ部を除去する。
仕上げ研磨は、外周端部に深いダメージを与えない方法であれば特に制限されない。外周端部に深いダメージを与えない方法とは、具体的には高番手の研磨砥粒を用いたテープ式の研磨方法やスラリ式の研磨方法で研磨を行うことや、ヘリカルスキャン研削を行うことが好ましい。なかでも、ヘリカルスキャン研削が特に好ましい。ヘリカルスキャン研削を用いると、研磨砥粒の番手を下げることができ、効率的に研磨を行うことができる。これは、砥石が傾くことで実効的なワークに対する砥粒の間隔が狭くなるため、同じ番手の砥石での加工でもヘリカル研削の方が通常の外周研削等より面粗さを良好にできるためである。
ヘリカルスキャン研削は、研磨砥石の回転軸をSiC単結晶基板の回転軸方向に対しSiC単結晶基板の外周接線方向に傾斜させて研削する方法である。ヘリカススキャン研削は、加工状態により研磨や研削等の用語を使い分ける慣例により、ヘリカルスキャン研磨と呼んでもよく、より一般化してヘリカルスキャン加工としてもよい。図6は、研磨砥石を用いた通常外周研削を模式的に示した模式図である。図7は、研磨砥石を用いたヘリカルスキャン研削を模式的に示した模式図である。図6、図7は、SiC単結晶基板10をSiC単結晶基板の回転軸に対して垂直な面の研磨砥石側から見た模式図であり、SiC単結晶基板上(図示紙面手前側)には研磨砥石20が設置されている。
「SiC単結晶基板の外周接線方向」とは、図6及び図7に示すように、SiC単結晶基板10を外周端面側から平面視した際に、SiC単結晶基板によって形成される直線と平行な方向を意味する。すなわち、「SiC単結晶基板の回転軸方向に対しSiC単結晶基板の外周接線方向に傾斜」とは、図7におけるSiC単結晶基板の回転軸方向Aに対し研磨砥石を図示右側に傾けても、図示左側に傾けてもよい。
ヘリカルスキャン研削は、例えば、特許文献2および特許文献3のようにSi基板の面取り加工にもちいられることがある。しかし、Si基板では、本発明の端部欠陥が発生しないため、特許文献2および特許文献3の記載より本発明に至ることはできない。
「SiC単結晶基板の外周接線方向」とは、図6及び図7に示すように、SiC単結晶基板10を外周端面側から平面視した際に、SiC単結晶基板によって形成される直線と平行な方向を意味する。すなわち、「SiC単結晶基板の回転軸方向に対しSiC単結晶基板の外周接線方向に傾斜」とは、図7におけるSiC単結晶基板の回転軸方向Aに対し研磨砥石を図示右側に傾けても、図示左側に傾けてもよい。
ヘリカルスキャン研削は、例えば、特許文献2および特許文献3のようにSi基板の面取り加工にもちいられることがある。しかし、Si基板では、本発明の端部欠陥が発生しないため、特許文献2および特許文献3の記載より本発明に至ることはできない。
通常の外周研削では、図6に示すように、研磨砥石20の研磨面21はSiC単結晶基板10に対して平行に設置される。すなわち、研磨面21とSiC単結晶基板10は点接触する。これに対し、ヘリカルスキャン研削では、図7に示すように、研磨面21はSiC単結晶基板10に対して、一定の角度を有して設置される。すなわち、研磨面21とはSiC単結晶基板10は線接触する。そのため、ヘリカルスキャン研削の場合、SiC単結晶基板との接地面が多い。そのため、SiC単結晶基板の外周端部に与えるダメージを抑制することができる。具体的には、接地面での摩擦による熱等を抑制することができる。研磨時に生じるパーティクルによる影響も抑制することができる。通常の外周研削ではSiC単結晶基板10の外周端部に沿って排出されるのに対し、ヘリカルスキャン研削ではSiC単結晶基板10の外周端部から所定の角度を有する方向に排出される。そのため、ヘリかスキャン研削では、これらのパーティクルが研磨面21と外周端部との間に再度噛みこむことにより外周端部がダメージを受けることを抑制することができる。
図7に示すように、ヘリカルスキャン研削では、SiC単結晶基板の回転軸方向Aに対し研磨砥石の回転軸BをSiC単結晶基板の外周接線方向に角度θ傾けて研削を行う。SiC単結晶基板の回転軸は、基板の表面に対して垂直である。この角度θは1°~45°であることが好ましく、5°~10°であることがより好ましい。
角度θが45°超であると、研磨砥石20の稼働方向に対する研磨面21の角度が大きく、研磨砥石20を稼働させる際にステップフロー成長の起点側の外周端部2にダメージを与えるおそれがある。角度が1°未満であると、ヘリカルスキャン研削の効果を十分発揮することができず、ダメージを抑制することが困難になる。
角度θが45°超であると、研磨砥石20の稼働方向に対する研磨面21の角度が大きく、研磨砥石20を稼働させる際にステップフロー成長の起点側の外周端部2にダメージを与えるおそれがある。角度が1°未満であると、ヘリカルスキャン研削の効果を十分発揮することができず、ダメージを抑制することが困難になる。
研磨砥石20をSiC単結晶基板10に沿って稼働させて研磨する場合、その研磨砥石20の稼働速度は、1μm/min~100μm/minであることが好ましく、3μm/min~20μm/minであることがより好ましい。
研磨砥石20の稼働速度が1μm/min未満であると、仕上げ研磨に時間がかかり過ぎ生産性を高めることが難しい。研磨砥石20の稼働速度が20μm/min超であると、僅かなパーティクルが研磨面21とSiC単結晶基板10の間に噛みこんでも、外周端部に沿って大きなダメージを生じさせてしまうおそれがある。
研磨砥石20の稼働速度が1μm/min未満であると、仕上げ研磨に時間がかかり過ぎ生産性を高めることが難しい。研磨砥石20の稼働速度が20μm/min超であると、僅かなパーティクルが研磨面21とSiC単結晶基板10の間に噛みこんでも、外周端部に沿って大きなダメージを生じさせてしまうおそれがある。
SiC基板10の回転速度は、0.1rpm~10rpmであることが好ましく、0.5rpm~2rpmであることがより好ましい。
回転速度が当該範囲であれば、ダメージを抑制しつつ、生産性を高めることができる。
回転速度が当該範囲であれば、ダメージを抑制しつつ、生産性を高めることができる。
研磨砥石20の回転速度は、1000rpm~100000rpmであることが好ましく、10000rpm~50000rpmであることがより好ましい。
研磨砥石20の回転速度が1000rpm未満であると、研磨面の表面粗さRaを十分小さくすることが難しい。研磨砥石20の回転速度が100000rpm超であると、回転速度が速すぎる。そのため、研磨砥石20が振動し、研磨面21とSiC単結晶基板10の外周端部の間隔を一定に保つことが難しくなる。したがって、研磨面21とSiC単結晶基板10の外周端部が衝突し、SiC単結晶基板10の外周端部がダメージを受ける場合がある。
研磨砥石20の回転速度が1000rpm未満であると、研磨面の表面粗さRaを十分小さくすることが難しい。研磨砥石20の回転速度が100000rpm超であると、回転速度が速すぎる。そのため、研磨砥石20が振動し、研磨面21とSiC単結晶基板10の外周端部の間隔を一定に保つことが難しくなる。したがって、研磨面21とSiC単結晶基板10の外周端部が衝突し、SiC単結晶基板10の外周端部がダメージを受ける場合がある。
ヘリカルスキャン研削に用いられる研磨砥粒が#2000以上であることが好ましく、#3000以上であることが好ましく、#5000以上であることが好ましい。
研磨砥粒が#2000未満であると、砥粒が大きいためステップフロー成長の起点側の外周端部2がダメージを受けることがあり、十分な表面粗さRaを得ることが難しい。
ヘリカルスキャン研削以外の方法で仕上げ研磨を行う場合は、ヘリカルスキャン研削の場合の研磨砥粒より高番手の研磨砥粒を用いることが好ましい。
研磨砥粒が#2000未満であると、砥粒が大きいためステップフロー成長の起点側の外周端部2がダメージを受けることがあり、十分な表面粗さRaを得ることが難しい。
ヘリカルスキャン研削以外の方法で仕上げ研磨を行う場合は、ヘリカルスキャン研削の場合の研磨砥粒より高番手の研磨砥粒を用いることが好ましい。
ヘリカルスキャン研削に用いられる砥石はレジンボンド砥石を用いることが好ましい。レジンボンド砥石は、柔らかい砥石で砥粒の粒度を細かくすることが可能で、ダメージが少なく且つ形状精度のよい加工が可能という特徴を有するため好ましい。
仕上げ研磨工程後のSiC単結晶基板の外周端部の表面粗さRaは、1nm~50nmであることが好ましく、1nm~20nmであることがより好ましい。Raは非接触式測定で測定することができる。ヘリカルスキャン研削では、同じ番手の砥石を使っても通常加工より表面粗さRaが小さい表面を得ることができる。ヘリカルスキャン研削に用いられる研磨砥粒を#2000以上とすることで、Raが50nm以下の表面粗さを実現することができる。
表面粗さRaは端部欠陥の直接的な指標ではない。これは、表面粗さRaが高くても、その内部のSiC単結晶がダメージを有していると、そのダメージに起因して端部欠陥は発生するためである。しかし、ステップフロー成長の起点側の外周端部2にダメージを与えないように研磨すると必然的にその表面粗さRaも小さくなる。そのため、仕上げ研磨工程後にステップフロー成長の起点側の外周端部2が、当該範囲の表面粗さRaを有していれば、エピタキシャル膜を成長させる前の段階で端部欠陥の発生が少なく抑えられることを確認できる一つの指標となる。
仕上げ研磨工程後の基板の外周端部をさらにエッジポリッシュしてもよい。エッジポリッシュは、一般的な半導体の端部加工に用いるものでよい。仕上げ研磨工程によって端部欠陥の原因となるダメージが抑制されているため、エッジポリッシュを行っても端部欠陥が再発することはない。エッジポリッシュを行うことで、さらに端部の表面粗さRaを低減することができる。
(SiCエピタキシャル膜の成長工程)
SiCエピタキシャル膜の成長は、特に制限されるものではなく、従来の方法を用いることができる。例えば、減圧排気可能なチャンバ(成膜室)内に、原料ガスを供給しながら、加熱されたSiC単結晶基板の面上に層を堆積成長させる化学的気相成長方法等を用いることができる。原料ガスとしては、Si源にシラン(SiH4)、ジクロロシラン(SiCl2H2)、トリクロロシラン(SiCl3)、四塩化ケイ素(SiCl4)等を用いることができ、炭素(C)源にプロパン(C3H8)、エタン(C2H6)等を用いることができる。キャリアガスとして水素(H2)を含むもの等を用いことができる。
SiCエピタキシャル膜の成長は、特に制限されるものではなく、従来の方法を用いることができる。例えば、減圧排気可能なチャンバ(成膜室)内に、原料ガスを供給しながら、加熱されたSiC単結晶基板の面上に層を堆積成長させる化学的気相成長方法等を用いることができる。原料ガスとしては、Si源にシラン(SiH4)、ジクロロシラン(SiCl2H2)、トリクロロシラン(SiCl3)、四塩化ケイ素(SiCl4)等を用いることができ、炭素(C)源にプロパン(C3H8)、エタン(C2H6)等を用いることができる。キャリアガスとして水素(H2)を含むもの等を用いことができる。
エピタキシャル膜は図2に示すように、方向Eに向かってステップフロー成長する。前述のように、仕上げ研磨工程でステップフロー成長の起点側の外周端部にダメージを与えることなく研磨しているため、端部欠陥が抑制されたエピタキシャル膜を成長させることができる。
端部欠陥は、SiC単結晶基板毎に発生頻度は異なる。しかしながら、上述のように、端部欠陥は、エピタキシャル成長前のSiC単結晶基板ではほとんど確認することができず、エピタキシャル膜を成膜後により容易に確認できるようになるため、成膜前に判断することは難しい。
これに対し、本発明のエピタキシャルウェハの製造方法は、上記のような簡便な方法を行うだけで、端部欠陥を容易に除去することができ、生産性の面で非常に好ましい。
これに対し、本発明のエピタキシャルウェハの製造方法は、上記のような簡便な方法を行うだけで、端部欠陥を容易に除去することができ、生産性の面で非常に好ましい。
(エピタキシャルウェハ)
本発明のエピタキシャルウェハは、オフ角を有するSiC単結晶基板上にSiCエピタキシャル層を形成したSiCエピタキシャルウェハであって、SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、ウェハ全周平均で端部欠陥が30個/m以内である。これは端部欠陥の個数をウェハ外周の長さで割って求めることができる。外周端部1mmの領域における単位面積当たりの密度として3.0個/cm2以内としても表現することができる。端部欠陥が発生するステップフロー上流側のウェハ半分の外周部(半円周)のみに注目して規定した場合は、この半分の長さになるため、オフ角度の形成された基板でステップフローの上流側となる半円周状で、それぞれ60個/m以内、6.0個/cm2以内と表すこともできる。
端部欠陥は、周辺の面と異なる平坦面が直線状に存在する形状の凹凸として観察されるため、光学顕微鏡で個数をカウントし、求めることができる。複数の欠陥が局所的に高密度で発生する場合や数mmの間隔を空けて発生する場合もあり、発生の仕方が一様ではないという特徴を有している。その為、端面欠陥の数は、外周に沿って計測した個数を外周の長さで割り、その単位長さ辺りの個数として表すことが適している。端面端部欠陥の個数は、ステップフロー成長の起点側の外周端部から1mmの領域を、SiCエピタキシャルウェハの半周に渡って顕微鏡を用いて確認し、カウントした。
「SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまで」とは、SiC単結晶基板の外周から1mmまでの領域であって、図1の中心線Cより左側の部分を意味する。SiCエピタキシャルウェハの半周に渡って顕微鏡を用いて確認したのは、端部欠陥はステップフロー成長の起点側と逆側の外周部にあたる半周には発生しないためである。基本的には全周測定しても、カウント数は変わらない。
本発明のエピタキシャルウェハは、オフ角を有するSiC単結晶基板上にSiCエピタキシャル層を形成したSiCエピタキシャルウェハであって、SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、ウェハ全周平均で端部欠陥が30個/m以内である。これは端部欠陥の個数をウェハ外周の長さで割って求めることができる。外周端部1mmの領域における単位面積当たりの密度として3.0個/cm2以内としても表現することができる。端部欠陥が発生するステップフロー上流側のウェハ半分の外周部(半円周)のみに注目して規定した場合は、この半分の長さになるため、オフ角度の形成された基板でステップフローの上流側となる半円周状で、それぞれ60個/m以内、6.0個/cm2以内と表すこともできる。
端部欠陥は、周辺の面と異なる平坦面が直線状に存在する形状の凹凸として観察されるため、光学顕微鏡で個数をカウントし、求めることができる。複数の欠陥が局所的に高密度で発生する場合や数mmの間隔を空けて発生する場合もあり、発生の仕方が一様ではないという特徴を有している。その為、端面欠陥の数は、外周に沿って計測した個数を外周の長さで割り、その単位長さ辺りの個数として表すことが適している。端面端部欠陥の個数は、ステップフロー成長の起点側の外周端部から1mmの領域を、SiCエピタキシャルウェハの半周に渡って顕微鏡を用いて確認し、カウントした。
「SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまで」とは、SiC単結晶基板の外周から1mmまでの領域であって、図1の中心線Cより左側の部分を意味する。SiCエピタキシャルウェハの半周に渡って顕微鏡を用いて確認したのは、端部欠陥はステップフロー成長の起点側と逆側の外周部にあたる半周には発生しないためである。基本的には全周測定しても、カウント数は変わらない。
前述のように、本発明者らは、SiC単結晶基板におけるステップフロー成長の起点側の外周端部に特徴的に発生する端部欠陥に初めて注目した。
端部欠陥は、SiCエピタキシャルウェハ上にデバイスを形成する際に、酸化膜の膜剥がれ、亀裂等を生み出す原因となる。端部欠陥を有する部分はチップの有効部分として利用することができず、エッジエクスクルージョンの幅を十分小さくすることができない。本発明者らは、端部欠陥を低減することが有効であることを見出した。
従来のエピタキシャルウェハでは、SiC単結晶基板におけるステップフロー成長の起点側の外周端部が有しているダメージ部から、ステップフロー成長に伴い端部欠陥が成長する。そのため、端部欠陥は、SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、30個/m以上存在した。しかし、本発明では、そのSiC単結晶基板におけるステップフロー成長の起点側の外周端部に所定の研磨を行うことで、端部欠陥を抑制できることを見出した。
端部欠陥は、SiCエピタキシャルウェハ上にデバイスを形成する際に、酸化膜の膜剥がれ、亀裂等を生み出す原因となる。端部欠陥を有する部分はチップの有効部分として利用することができず、エッジエクスクルージョンの幅を十分小さくすることができない。本発明者らは、端部欠陥を低減することが有効であることを見出した。
従来のエピタキシャルウェハでは、SiC単結晶基板におけるステップフロー成長の起点側の外周端部が有しているダメージ部から、ステップフロー成長に伴い端部欠陥が成長する。そのため、端部欠陥は、SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、30個/m以上存在した。しかし、本発明では、そのSiC単結晶基板におけるステップフロー成長の起点側の外周端部に所定の研磨を行うことで、端部欠陥を抑制できることを見出した。
端部欠陥は、ステップフロー成長の起点側の外周端部から1mm程度の範囲に頻発する。その形状は、図5に示すように、ステップフロー成長の起点側の外周端部を起点として、ステップフローの成長方向にほぼ平行な方向にひび割れ状の形状を有する。そのステップフローの成長方向に平行な方向の長さは100~500μm程度であり、幅は数μm程度である。エピタキシャル膜の深さ方向には、エピタキシャル膜の厚さに影響されるが、数nmから1μm以下程度の凹凸形状を有している。
本発明のエピタキシャルウェハは、SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が30個/m以内である。本発明のエピタキシャルウェハは、SiCエピタキシャルウェハ上にデバイスを形成する際に、酸化膜の膜剥がれ、亀裂等を生み出すことを抑制し、エッジエクスクルージョンの幅を小さくすることができる。
エピタキシャル膜の厚さは、1μmから100μmの厚さとすることができる。エピタキシャル膜が厚いほど端部欠陥の凹凸が大きくなる。エピタキシャル膜の厚さが5μm以上の場合に端部欠陥が顕著になるため、それを減少させる本発明の効果が顕著である。
以上、本発明の好ましい実施の形態について詳述したが、本発明は特定の実施の形態に限定されるものではなく、特許請求の範囲内に記載された本発明の要旨の範囲内において、種々の変形・変更が可能である。
以下、実施例により本発明の効果をより明らかなものとする。本発明は以下の実施例に限定されるものではなく、その要旨を変更しない範囲で適宜変更して実施することができる。
(実施例1)
SiC単結晶基板として4インチの4°オフ角を有するSiC単結晶基板を準備した。このSiC単結晶基板の外周端部を#600の研磨砥石を用いて、通常外周研削を行った。次に、#3000の研磨砥石を用いて、SiC単結晶基板10の外周接線方向に対し、ヘリカル研削を行った。ヘリカル研削の条件は、砥石の回転軸を5°傾け、砥石の稼働速度を10μm/min、砥石の回転速度を35000rpmとした。ヘリカル研削は東精エンジニアリング社製のW-GM-4200を用いた。このときの仕上がり面はミラー面であり、Raが27nmであった。
その後、成膜面であるSiC単結晶基板のSi面をCMP加工し、Si系ガスとしてシラン、C系ガスとしてプロパンを供給しながら、化学的気相成長装置でエピタキシャル膜を10μm成長させた。図8は、実施例1のエピタキシャル膜形成前後のステップフロー成長の起点側の外周端部の共焦点顕微鏡画像であり、図8(a)はエピタキシャル成長前の円弧外周上部であり、図8(b)はエピタキシャル成長前の円弧外周下部であり、図8(c)はエピタキシャル成長後の円弧外周上部であり、図8(d)はエピタキシャル成長後の円弧外周下部である。
このときSiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が22個/mであった。
SiC単結晶基板として4インチの4°オフ角を有するSiC単結晶基板を準備した。このSiC単結晶基板の外周端部を#600の研磨砥石を用いて、通常外周研削を行った。次に、#3000の研磨砥石を用いて、SiC単結晶基板10の外周接線方向に対し、ヘリカル研削を行った。ヘリカル研削の条件は、砥石の回転軸を5°傾け、砥石の稼働速度を10μm/min、砥石の回転速度を35000rpmとした。ヘリカル研削は東精エンジニアリング社製のW-GM-4200を用いた。このときの仕上がり面はミラー面であり、Raが27nmであった。
その後、成膜面であるSiC単結晶基板のSi面をCMP加工し、Si系ガスとしてシラン、C系ガスとしてプロパンを供給しながら、化学的気相成長装置でエピタキシャル膜を10μm成長させた。図8は、実施例1のエピタキシャル膜形成前後のステップフロー成長の起点側の外周端部の共焦点顕微鏡画像であり、図8(a)はエピタキシャル成長前の円弧外周上部であり、図8(b)はエピタキシャル成長前の円弧外周下部であり、図8(c)はエピタキシャル成長後の円弧外周上部であり、図8(d)はエピタキシャル成長後の円弧外周下部である。
このときSiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が22個/mであった。
(実施例2)
ヘリカル研削後の端面をスラリ式研磨法で、さらにエッジポリッシュ(EP)した点のみが実施例1と異なる。図9は、実施例2のエピタキシャル膜形成前後のステップフロー成長の起点側の外周端部の共焦点顕微鏡画像であり、図9(a)はエピタキシャル成長前の円弧外周上部であり、図9(b)はエピタキシャル成長前の円弧外周下部であり、図9(c)はエピタキシャル成長後の円弧外周上部であり、図9(d)はエピタキシャル成長後の円弧外周下部である。このときの仕上がり面はミラー面であり、Raが10nm以下であった。
ヘリカル研削後の端面をスラリ式研磨法で、さらにエッジポリッシュ(EP)した点のみが実施例1と異なる。図9は、実施例2のエピタキシャル膜形成前後のステップフロー成長の起点側の外周端部の共焦点顕微鏡画像であり、図9(a)はエピタキシャル成長前の円弧外周上部であり、図9(b)はエピタキシャル成長前の円弧外周下部であり、図9(c)はエピタキシャル成長後の円弧外周上部であり、図9(d)はエピタキシャル成長後の円弧外周下部である。このときの仕上がり面はミラー面であり、Raが10nm以下であった。
(比較例1)
比較例1は、仕上げ研磨工程を行わっていない点のみが実施例1と異なる。図10は、比較例1のエピタキシャル膜形成前後のステップフロー成長の起点側の外周端部の共焦点顕微鏡画像であり、図10(a)はエピタキシャル成長前の円弧外周上部であり、図10(b)はエピタキシャル成長前の円弧外周下部であり、図10(c)はエピタキシャル成長後の円弧外周上部であり、図10(d)はエピタキシャル成長後の円弧外周下部である。このときの仕上がり面は粗面であり、Raが89nmであった。SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が166個/mであった。
比較例1は、仕上げ研磨工程を行わっていない点のみが実施例1と異なる。図10は、比較例1のエピタキシャル膜形成前後のステップフロー成長の起点側の外周端部の共焦点顕微鏡画像であり、図10(a)はエピタキシャル成長前の円弧外周上部であり、図10(b)はエピタキシャル成長前の円弧外周下部であり、図10(c)はエピタキシャル成長後の円弧外周上部であり、図10(d)はエピタキシャル成長後の円弧外周下部である。このときの仕上がり面は粗面であり、Raが89nmであった。SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が166個/mであった。
(比較例2)
比較例2は、追加でゴム砥石によるミラー加工を行っている点のみが比較例1と異なる。図11は、比較例2のエピタキシャル膜形成前後のステップフロー成長の起点側の外周端部の共焦点顕微鏡画像であり、図11(a)はエピタキシャル成長後の円弧外周上部であり、図11(b)はエピタキシャル成長後の円弧外周下部である。このときの仕上がり面はミラー面であり、Raが15nm以下であった。SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が118個/mであった。
比較例2は、追加でゴム砥石によるミラー加工を行っている点のみが比較例1と異なる。図11は、比較例2のエピタキシャル膜形成前後のステップフロー成長の起点側の外周端部の共焦点顕微鏡画像であり、図11(a)はエピタキシャル成長後の円弧外周上部であり、図11(b)はエピタキシャル成長後の円弧外周下部である。このときの仕上がり面はミラー面であり、Raが15nm以下であった。SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が118個/mであった。
(比較例3)
比較例3は、ミラー加工をスラリ式のエッジポリッシュ(EP)を用いた点が比較例2と異なる。図12は、比較例3のエピタキシャル膜形成後のステップフロー成長後の起点側の外周端部の共焦点顕微鏡画像であり、図12(a)はエピタキシャル成長後の円弧外周上部であり、図12(b)はエピタキシャル成長後の円弧外周下部である。このときの仕上がり面はミラー面であり、Raが15nm以下であった。SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が74個/mであった。
比較例3は、ミラー加工をスラリ式のエッジポリッシュ(EP)を用いた点が比較例2と異なる。図12は、比較例3のエピタキシャル膜形成後のステップフロー成長後の起点側の外周端部の共焦点顕微鏡画像であり、図12(a)はエピタキシャル成長後の円弧外周上部であり、図12(b)はエピタキシャル成長後の円弧外周下部である。このときの仕上がり面はミラー面であり、Raが15nm以下であった。SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が74個/mであった。
(比較例4)
比較例4は、ミラー加工をラッピングフィルムによるテープ式のエッジポリッシュ(EP)を用いた点が比較例2と異なる。図13は、比較例4のエピタキシャル膜形成後のステップフロー成長の起点側の外周端部の共焦点顕微鏡画像であり、図13(a)はエピタキシャル成長後の円弧外周上部であり、図13(b)はエピタキシャル成長後の円弧外周下部である。
このときSiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が138個/mであった。このときの仕上がり面はミラー面であり、Raが15nm以下であった。
比較例4は、ミラー加工をラッピングフィルムによるテープ式のエッジポリッシュ(EP)を用いた点が比較例2と異なる。図13は、比較例4のエピタキシャル膜形成後のステップフロー成長の起点側の外周端部の共焦点顕微鏡画像であり、図13(a)はエピタキシャル成長後の円弧外周上部であり、図13(b)はエピタキシャル成長後の円弧外周下部である。
このときSiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が138個/mであった。このときの仕上がり面はミラー面であり、Raが15nm以下であった。
以下に実施例1及び2、比較例1~4の条件を表1にまとめた。
実施例1及び実施例2のエピタキシャル成長後の端部には端部欠陥がほとんど見られない。これに対し、比較例1~4のエピタキシャル成長後の端部には端部欠陥が激しく発生していることがわかる。
1…オリフラ、2…ステップフロー成長の起点側の外周端部、2a…円弧外周上部、2b…IF、2c…円弧外周下部、3…テラス面、4…ステップ部、10…SiC単結晶基板、10a…上面、20…研磨砥石、21…研磨面
Claims (9)
- オフ角を有するSiC単結晶基板上にSiCエピタキシャル層を形成するSiCエピタキシャルウェハの製造方法であって、
前記SiCエピタキシャル層を形成する前に、前記SiC単結晶基板におけるステップフロー成長の起点側の外周端部を、粗研磨する粗研磨工程と、
さらに仕上げ研磨する仕上げ研磨工程とを有するSiCエピタキシャルウェハの製造方法。 - 前記仕上げ研磨を、研磨されるSiC単結晶基板の回転軸に対し研磨砥石の回転軸を研磨されるSiC単結晶基板の外周接線方向に傾斜させた研削とすることを特徴とする請求項1に記載のSiCエピタキシャルウェハの製造方法。
- 前記仕上げ研磨工程において、研磨されるSiC単結晶基板の回転軸に対する研磨砥石の回転軸を研磨されるSiC単結晶基板の外周接線方向に1°~45°傾斜させて行うことを特徴とする請求項2に記載のSiCエピタキシャルウェハの製造方法。
- 前記仕上げ研磨工程を、レジンボンド砥石を用いて行うことを特徴とする請求項2に記載のSiCエピタキシャルウェハの製造方法。
- 前記仕上げ研磨工程に用いられる研磨砥粒が#2000~#5000であることを特徴とする請求項2に記載のSiCエピタキシャルウェハの製造方法。
- 前記仕上げ研磨工程を行った後の被加工面の粗さ(Ra)が1nm~50nmであることを特徴とする、請求項2に記載のSiCエピタキシャルウェハの製造方法。
- 前記粗研磨工程を、メタルボンド砥石を用いて行うことを特徴とする請求項1に記載のSiCエピタキシャルウェハの製造方法。
- 前記粗研磨工程に用いられる研磨砥粒が#400~#1500であることを特徴とする請求項1に記載のSiCエピタキシャルウェハの製造方法。
- オフ角を有するSiC単結晶基板上にSiCエピタキシャル層を形成したSiCエピタキシャルウェハであって、
前記SiC単結晶基板におけるステップフロー成長の起点側の外周端部から1mmまでに、端部欠陥が30個/m以内であることを特徴とするSiCエピタキシャルウェハ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US15/329,363 US10269554B2 (en) | 2014-07-28 | 2015-06-19 | Method for manufacturing SiC epitaxial wafer and SiC epitaxial wafer |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014153289A JP6315579B2 (ja) | 2014-07-28 | 2014-07-28 | SiCエピタキシャルウェハの製造方法 |
JP2014-153289 | 2014-07-28 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2016017319A1 true WO2016017319A1 (ja) | 2016-02-04 |
Family
ID=55217224
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2015/067765 WO2016017319A1 (ja) | 2014-07-28 | 2015-06-19 | SiCエピタキシャルウェハの製造方法、SiCエピタキシャルウェハ |
Country Status (3)
Country | Link |
---|---|
US (1) | US10269554B2 (ja) |
JP (1) | JP6315579B2 (ja) |
WO (1) | WO2016017319A1 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109037307A (zh) * | 2017-06-08 | 2018-12-18 | 环球晶圆股份有限公司 | 碳化硅晶片及其定位边加工方法 |
CN110391585A (zh) * | 2018-04-18 | 2019-10-29 | 松下知识产权经营株式会社 | Iii族氮化物半导体基板及其制造方法 |
JPWO2020235205A1 (ja) * | 2019-05-17 | 2020-11-26 | ||
JPWO2021085587A1 (ja) * | 2019-10-31 | 2021-05-06 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6623759B2 (ja) * | 2014-09-08 | 2019-12-25 | 住友電気工業株式会社 | 炭化珪素単結晶基板およびその製造方法 |
JP6690983B2 (ja) * | 2016-04-11 | 2020-04-28 | 株式会社ディスコ | ウエーハ生成方法及び実第2のオリエンテーションフラット検出方法 |
JP6969578B2 (ja) * | 2017-01-31 | 2021-11-24 | 住友電気工業株式会社 | 炭化珪素エピタキシャル基板および炭化珪素半導体装置の製造方法 |
JP2018199591A (ja) * | 2017-05-25 | 2018-12-20 | 東洋炭素株式会社 | SiCウエハの製造方法、エピタキシャルウエハの製造方法、及びエピタキシャルウエハ |
JP7133910B2 (ja) * | 2017-06-28 | 2022-09-09 | 昭和電工株式会社 | SiCエピタキシャルウェハ |
JP7302716B2 (ja) * | 2017-06-28 | 2023-07-04 | 株式会社レゾナック | SiCエピタキシャルウェハ及びその製造方法 |
JP7125252B2 (ja) * | 2017-08-30 | 2022-08-24 | 昭和電工株式会社 | SiCエピタキシャルウェハ及びその製造方法 |
DE112021003545T5 (de) | 2020-09-17 | 2023-04-20 | Ngk Insulators, Ltd. | Halbleitersubstrat von einem Nitrid eines Elements der Gruppe III |
WO2022059244A1 (ja) * | 2020-09-17 | 2022-03-24 | 日本碍子株式会社 | Iii族元素窒化物半導体基板 |
CN112259451B (zh) * | 2020-09-22 | 2022-11-29 | 山东天岳先进科技股份有限公司 | 一种碳化硅晶片的位错识别方法及碳化硅晶片与应用 |
WO2023276036A1 (ja) * | 2021-06-30 | 2023-01-05 | 京セラ株式会社 | 窒化ガリウム単結晶基板の製造方法および周期表第13族元素窒化物単結晶基板の製造方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009142979A (ja) * | 2007-12-14 | 2009-07-02 | Siltron Inc | 研削ホイールのツルーイング工具及びその製作方法、これを用いたツルーイング装置、研削ホイールの製作方法、並びにウェハーエッジ研削装置 |
JP2009164528A (ja) * | 2008-01-10 | 2009-07-23 | Bridgestone Corp | ウェハの製造方法 |
JP2010017779A (ja) * | 2008-07-08 | 2010-01-28 | Sumco Corp | ウェーハ加工方法 |
JP2011219297A (ja) * | 2010-04-07 | 2011-11-04 | Nippon Steel Corp | 炭化珪素単結晶基板、炭化珪素エピタキシャルウェハ、及び薄膜エピタキシャルウェハ |
JP2013219206A (ja) * | 2012-04-10 | 2013-10-24 | Sumitomo Electric Ind Ltd | 炭化珪素単結晶基板およびその製造方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2876572B2 (ja) | 1991-11-28 | 1999-03-31 | 株式会社東京精密 | 半導体ウエハの面取方法 |
EP1739726A4 (en) | 2004-03-26 | 2009-08-26 | Kansai Electric Power Co | BIPOLAR SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING SAME |
JP5285202B2 (ja) | 2004-03-26 | 2013-09-11 | 一般財団法人電力中央研究所 | バイポーラ型半導体装置およびその製造方法 |
JP5126108B2 (ja) | 2009-02-23 | 2013-01-23 | 日立電線株式会社 | 窒化物半導体基板 |
JP5076020B2 (ja) | 2011-10-25 | 2012-11-21 | 昭和電工株式会社 | SiCエピタキシャルウェハ |
JP5910430B2 (ja) | 2012-09-14 | 2016-04-27 | 新日鐵住金株式会社 | エピタキシャル炭化珪素ウエハの製造方法 |
US9018639B2 (en) * | 2012-10-26 | 2015-04-28 | Dow Corning Corporation | Flat SiC semiconductor substrate |
JP5604577B2 (ja) | 2013-10-01 | 2014-10-08 | 昭和電工株式会社 | SiCエピタキシャルウェハ |
-
2014
- 2014-07-28 JP JP2014153289A patent/JP6315579B2/ja active Active
-
2015
- 2015-06-19 US US15/329,363 patent/US10269554B2/en active Active
- 2015-06-19 WO PCT/JP2015/067765 patent/WO2016017319A1/ja active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009142979A (ja) * | 2007-12-14 | 2009-07-02 | Siltron Inc | 研削ホイールのツルーイング工具及びその製作方法、これを用いたツルーイング装置、研削ホイールの製作方法、並びにウェハーエッジ研削装置 |
JP2009164528A (ja) * | 2008-01-10 | 2009-07-23 | Bridgestone Corp | ウェハの製造方法 |
JP2010017779A (ja) * | 2008-07-08 | 2010-01-28 | Sumco Corp | ウェーハ加工方法 |
JP2011219297A (ja) * | 2010-04-07 | 2011-11-04 | Nippon Steel Corp | 炭化珪素単結晶基板、炭化珪素エピタキシャルウェハ、及び薄膜エピタキシャルウェハ |
JP2013219206A (ja) * | 2012-04-10 | 2013-10-24 | Sumitomo Electric Ind Ltd | 炭化珪素単結晶基板およびその製造方法 |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109037307A (zh) * | 2017-06-08 | 2018-12-18 | 环球晶圆股份有限公司 | 碳化硅晶片及其定位边加工方法 |
JP2018207094A (ja) * | 2017-06-08 | 2018-12-27 | 環球晶圓股▲ふん▼有限公司Global Wafers Co.,Ltd. | 炭化ケイ素ウエハおよびその位置決めエッジ加工方法 |
CN110391585A (zh) * | 2018-04-18 | 2019-10-29 | 松下知识产权经营株式会社 | Iii族氮化物半导体基板及其制造方法 |
JPWO2020235205A1 (ja) * | 2019-05-17 | 2020-11-26 | ||
WO2020235205A1 (ja) * | 2019-05-17 | 2020-11-26 | 住友電気工業株式会社 | 炭化珪素基板 |
JP7491307B2 (ja) | 2019-05-17 | 2024-05-28 | 住友電気工業株式会社 | 炭化珪素基板 |
US12104278B2 (en) | 2019-05-17 | 2024-10-01 | Sumitomo Electric Industries, Ltd. | Silicon carbide substrate |
JPWO2021085587A1 (ja) * | 2019-10-31 | 2021-05-06 | ||
WO2021085587A1 (ja) * | 2019-10-31 | 2021-05-06 | 京セラ株式会社 | 配線基板、電子装置及び電子モジュール |
JP7263537B2 (ja) | 2019-10-31 | 2023-04-24 | 京セラ株式会社 | 配線基板、電子装置及び電子モジュール |
Also Published As
Publication number | Publication date |
---|---|
JP6315579B2 (ja) | 2018-04-25 |
US10269554B2 (en) | 2019-04-23 |
JP2016032002A (ja) | 2016-03-07 |
US20170221697A1 (en) | 2017-08-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6315579B2 (ja) | SiCエピタキシャルウェハの製造方法 | |
JP5982971B2 (ja) | 炭化珪素単結晶基板 | |
CN110079862B (zh) | 碳化硅单晶衬底、碳化硅外延衬底及它们的制造方法 | |
JP6866909B2 (ja) | 炭化珪素単結晶基板およびその製造方法 | |
JP7406914B2 (ja) | SiCウェハ及びSiCウェハの製造方法 | |
JP2016501809A (ja) | 平坦なSiC半導体基板 | |
JP2007204286A (ja) | エピタキシャルウェーハの製造方法 | |
JP5625229B2 (ja) | エピタキシャルシリコンウェーハおよびその製造方法 | |
JP6579889B2 (ja) | 炭化珪素単結晶基板の製造方法 | |
KR101752986B1 (ko) | SiC 기판의 제조 방법 | |
JP2010021394A (ja) | 半導体ウェーハの製造方法 | |
JP6013410B2 (ja) | Ga2O3系単結晶基板 | |
JP5375768B2 (ja) | シリコンエピタキシャルウェーハの製造方法 | |
JP6481790B2 (ja) | SiCエピタキシャルウェハ | |
JP6722578B2 (ja) | SiCウェハの製造方法 | |
JP2017157796A (ja) | シリコンウェーハの製造方法およびシリコンウェーハ | |
CN113492343A (zh) | 半导体基板及其制造方法 | |
US20130149941A1 (en) | Method Of Machining Semiconductor Substrate And Apparatus For Machining Semiconductor Substrate | |
JP7300248B2 (ja) | SiCウェハ及びSiCウェハの製造方法 | |
JP2022012251A (ja) | 板状成形体の製造方法 | |
JP2017117915A (ja) | シリコンウェーハの面取り方法、シリコンウェーハの製造方法およびシリコンウェーハ | |
JP6149988B2 (ja) | 炭化珪素単結晶基板 | |
JP2008036771A (ja) | 硬脆材料基板用ホイール型回転砥石 | |
JP2016007690A (ja) | サファイア基板の製造方法 | |
WO2023181586A1 (ja) | 窒化アルミニウム単結晶基板、及び窒化アルミニウム単結晶基板の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 15828189 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 15329363 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 15828189 Country of ref document: EP Kind code of ref document: A1 |