WO2016002803A1 - パワーモジュール用基板ユニット及びパワーモジュール - Google Patents

パワーモジュール用基板ユニット及びパワーモジュール Download PDF

Info

Publication number
WO2016002803A1
WO2016002803A1 PCT/JP2015/068884 JP2015068884W WO2016002803A1 WO 2016002803 A1 WO2016002803 A1 WO 2016002803A1 JP 2015068884 W JP2015068884 W JP 2015068884W WO 2016002803 A1 WO2016002803 A1 WO 2016002803A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
power module
bonded
metal layer
small
Prior art date
Application number
PCT/JP2015/068884
Other languages
English (en)
French (fr)
Inventor
宗太郎 大井
智哉 大開
Original Assignee
三菱マテリアル株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱マテリアル株式会社 filed Critical 三菱マテリアル株式会社
Priority to CN201580033278.1A priority Critical patent/CN106463477B/zh
Priority to EP15814706.6A priority patent/EP3166140B1/en
Priority to KR1020177002672A priority patent/KR102300972B1/ko
Priority to US15/320,798 priority patent/US9837363B2/en
Publication of WO2016002803A1 publication Critical patent/WO2016002803A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B37/00Joining burned ceramic articles with other burned ceramic articles or other articles by heating
    • C04B37/02Joining burned ceramic articles with other burned ceramic articles or other articles by heating with metallic articles
    • C04B37/023Joining burned ceramic articles with other burned ceramic articles or other articles by heating with metallic articles characterised by the interlayer used
    • C04B37/026Joining burned ceramic articles with other burned ceramic articles or other articles by heating with metallic articles characterised by the interlayer used consisting of metals or metal salts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/043Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body
    • H01L23/051Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body another lead being formed by a cover plate parallel to the base plate, e.g. sandwich type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L24/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/02Aspects relating to interlayers, e.g. used to join ceramic articles with other articles by heating
    • C04B2237/12Metallic interlayers
    • C04B2237/121Metallic interlayers based on aluminium
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/02Aspects relating to interlayers, e.g. used to join ceramic articles with other articles by heating
    • C04B2237/12Metallic interlayers
    • C04B2237/126Metallic interlayers wherein the active component for bonding is not the largest fraction of the interlayer
    • C04B2237/128The active component for bonding being silicon
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/30Composition of layers of ceramic laminates or of ceramic or metallic articles to be joined by heating, e.g. Si substrates
    • C04B2237/32Ceramic
    • C04B2237/34Oxidic
    • C04B2237/343Alumina or aluminates
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/30Composition of layers of ceramic laminates or of ceramic or metallic articles to be joined by heating, e.g. Si substrates
    • C04B2237/32Ceramic
    • C04B2237/36Non-oxidic
    • C04B2237/366Aluminium nitride
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/30Composition of layers of ceramic laminates or of ceramic or metallic articles to be joined by heating, e.g. Si substrates
    • C04B2237/32Ceramic
    • C04B2237/36Non-oxidic
    • C04B2237/368Silicon nitride
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/30Composition of layers of ceramic laminates or of ceramic or metallic articles to be joined by heating, e.g. Si substrates
    • C04B2237/40Metallic
    • C04B2237/402Aluminium
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/50Processing aspects relating to ceramic laminates or to the joining of ceramic articles with other articles by heating
    • C04B2237/56Using constraining layers before or during sintering
    • C04B2237/568Using constraining layers before or during sintering made of non-oxide ceramics
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/50Processing aspects relating to ceramic laminates or to the joining of ceramic articles with other articles by heating
    • C04B2237/70Forming laminates or joined articles comprising layers of a specific, unusual thickness
    • C04B2237/704Forming laminates or joined articles comprising layers of a specific, unusual thickness of one or more of the ceramic layers or articles
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/50Processing aspects relating to ceramic laminates or to the joining of ceramic articles with other articles by heating
    • C04B2237/70Forming laminates or joined articles comprising layers of a specific, unusual thickness
    • C04B2237/706Forming laminates or joined articles comprising layers of a specific, unusual thickness of one or more of the metallic layers or articles
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2237/00Aspects relating to ceramic laminates or to joining of ceramic articles with other articles by heating
    • C04B2237/50Processing aspects relating to ceramic laminates or to the joining of ceramic articles with other articles by heating
    • C04B2237/86Joining of two substrates at their largest surfaces, one surface being complete joined and covered, the other surface not, e.g. a small plate joined at it's largest surface on top of a larger plate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • H01L2224/331Disposition
    • H01L2224/3318Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/33181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/37099Material
    • H01L2224/371Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/37099Material
    • H01L2224/371Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/37138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/37147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/3754Coating
    • H01L2224/37599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/40137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/832Applying energy for connecting
    • H01L2224/83201Compression bonding
    • H01L2224/83205Ultrasonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/842Applying energy for connecting
    • H01L2224/84201Compression bonding
    • H01L2224/84205Ultrasonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/84801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]

Definitions

  • the present invention relates to a power module substrate unit and a power module used in a semiconductor device that controls a large current and a high voltage.
  • the power module uses a power module substrate in which a metal plate forming a circuit layer is bonded to one surface of a ceramic substrate including aluminum nitride and a heat radiating plate is bonded to the other surface.
  • a semiconductor element such as a power element is mounted on the circuit layer of the power module substrate via a solder material.
  • Patent Document 1 a plurality of insulating substrates (wiring ceramic substrates in which a wiring layer is formed on a ceramic substrate) are provided, and the plurality of insulating substrates are bonded by a bonding member (lead frame).
  • a power module in which is molded with a sealing resin is disclosed. Further, Patent Document 1 describes that a structure using a plurality of insulating substrates can prevent cracking of the ceramic substrate and peeling of the sealing resin.
  • Patent Document 2 discloses a power module in which a plurality of insulating substrates (circuit boards) are positioned by directly supporting them by a positioning member without using a lead frame as in the power module described in Patent Document 1. Yes.
  • the present invention has been made in view of such circumstances, and provides a power module substrate unit and a power module that are less likely to change in shape due to temperature change, have excellent heat dissipation, and can be integrated in a circuit. Objective.
  • the present invention includes a ceramic substrate layer, a circuit layer composed of a plurality of small circuit layers bonded to one surface of the ceramic substrate layer, a metal layer bonded to the other surface of the ceramic substrate layer, A heat radiating plate bonded to the metal layer, and each of the small circuit layers is fixed to the first aluminum layer and the first aluminum layer bonded to the one surface of the ceramic substrate layer.
  • the metal layer is formed of the same material as the first aluminum layer
  • the heat sink is formed of copper or a copper alloy
  • the metal layer The thickness of the first copper layer is t1 (mm)
  • the bonding area of the first copper layer is A1 (mm 2 )
  • the proof stress is ⁇ 1 (N / mm 2 ).
  • the heat dissipation at the joint position with the metal layer The thickness t2 (mm), the bonding area of the heat sink A2 (mm 2), the yield strength when formed into a ⁇ 2 (N / mm 2), the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ This is a power module substrate unit in which ⁇ 2) is 0.80 or more and 1.20 or less.
  • the circuit layer (small circuit layer) has a laminated structure of a first aluminum layer and a first copper layer, and is formed of the same material as the first aluminum layer on the opposite side of the ceramic substrate layer with respect to the circuit layer.
  • a heat sink formed of copper or a copper alloy is arranged through a metal layer, and the relationship between the thickness, the bonding area and the proof stress of the first copper layer of the circuit layer and the heat sink is set in the above range.
  • a symmetrical structure with the ceramic substrate layer as the center can be configured.
  • the shape of the joint portion of the circuit layer is different from that of the heat sink to which the metal layer is joined.
  • the symmetry about the ceramic substrate layer can be improved by considering the symmetry between the first copper layer and the heat radiating plate at these joints.
  • the ceramic substrate layer is composed of the same number of small ceramic substrates as the small circuit layer
  • the metal layer is composed of the same number of small metal layers as the small circuit layer
  • the small ceramics A structure in which a plurality of power module substrates formed by bonding the small circuit layer and the small metal layer through a substrate are bonded to the heat sink at intervals.
  • the ceramic substrate layer is composed of the same number of small ceramic substrates as the small circuit layer
  • the metal layer is composed of a single sheet
  • the small circuit layer and the small ceramic substrate are
  • the power module substrate formed by bonding the laminated substrates bonded to each other on the metal layer may be bonded to the heat sink via the metal layer.
  • the ceramic substrate layer is constituted by one piece
  • the metal layer is constituted by the same number of small metal layers as the small circuit layer
  • the small circuit layer and the small metal layer are A structure in which a power module substrate bonded with a space in the plane direction of the ceramic substrate layer via the ceramic substrate layer is bonded to the heat sink via the metal layer may be employed.
  • the ceramic substrate layer is constituted by a single piece
  • the metal layer is constituted by a single piece
  • the small circuit layer is spaced from the one surface of the ceramic substrate layer.
  • the power module substrate that is bonded by opening and having the metal layer bonded to the other surface of the ceramic substrate layer may be bonded to the heat sink via the metal layer.
  • the relationship between the first copper layer and the heat sink is set so that the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) is 0.80 or more and 1.20 or less.
  • the ceramic substrate layer is composed of a single ceramic substrate having a relatively small coefficient of thermal expansion and high rigidity, the stress acting on both surfaces of the ceramic substrate layer during heating can be made less likely to occur. The effect of preventing the occurrence of warping can be enhanced.
  • the first aluminum layer and the first copper layer may be solid phase diffusion bonded via a titanium layer.
  • the metal layer and the heat sink may be solid phase diffusion bonded via a titanium layer.
  • the first aluminum layer and the first copper layer, and the metal layer and the heat sink may be solid-phase diffusion bonded via a titanium layer.
  • the power module substrate unit Since either or both of the first aluminum layer and the first copper layer, and the metal layer and the heat sink are solid-phase diffusion bonded via a titanium layer, the power module substrate unit has a high temperature. Thus, the growth of the intermetallic compound of Al and Cu can be suppressed, and the bonding reliability and life can be improved.
  • the power module of the present invention includes the power module substrate unit, a semiconductor element joined to at least one of the small circuit layers of the power module substrate unit, a lead frame for external connection, the semiconductor element, and the power. And a resin mold for sealing the module substrate unit except for the surface of the heat dissipation plate.
  • An integrated power module can be easily manufactured by using a power module substrate unit in which a plurality of small circuit layers are joined to a single heat sink. Further, since the power module substrate unit is integrated by a single heat radiating plate, even if the resin pressure is applied during sealing, it is difficult to cause displacement or deformation.
  • the present invention it is possible to suppress a change in shape due to a temperature change in a semiconductor element mounting process or in a use environment, improve reliability as an insulating substrate and connection reliability of a semiconductor element, and exhibit good heat dissipation.
  • a plurality of small circuit layers can be accurately positioned, high integration can be achieved.
  • a power module 100 according to this embodiment shown in FIG. 1 includes a power module substrate unit 51, a semiconductor element 60 bonded to the power module substrate unit 51, and an external connection lead frame 70.
  • the power module substrate unit 51 is sealed with a resin mold 40 except for the surface (exposed surface 30a) of the heat dissipation plate 30. And this power module 100 is fixed in the state which pressed the exposed surface 30a of the heat sink 30 against the surface of the heat sink 80, for example.
  • the power module substrate unit 51 includes a circuit layer 12 bonded to one surface of the ceramic substrate layer 11 and a metal layer on the other surface of the ceramic substrate layer 11.
  • a single heat sink 30 is joined via 13.
  • the circuit layer 12 includes a plurality of small circuit layers 12S
  • the ceramic substrate layer 11 includes at least one sheet
  • the metal layer 13 includes at least one sheet.
  • the ceramic substrate layer 11 is composed of the same number of small ceramic substrates 11S as the small circuit layers 12S, and the metal layer 13 is a small circuit layer. It is composed of the same number of small metal layers 13S as 12S.
  • the power module substrate 21 in which the small circuit layer 12S and the small metal layer 13S are bonded via the small ceramic substrate 11S is bonded to the single heat radiating plate 30 at intervals.
  • the small circuit layer 12S is joined to one surface of the small ceramic substrate 11S by brazing
  • the small metal layer 13S is joined to the other surface of the small ceramic substrate 11S by brazing. Is formed.
  • the small ceramic substrate 11S constituting the ceramic substrate layer 11 is made of, for example, nitride ceramics such as AlN (aluminum nitride) and Si 3 N 4 (silicon nitride), or oxide ceramics such as Al 2 O 3 (alumina). Can be used.
  • the thickness of the small ceramic substrate 11S can be set within a range of 0.2 to 1.5 mm.
  • Each small circuit layer 12S constituting the circuit layer 12 includes a first aluminum layer 15 bonded to the surface of the ceramic substrate layer 11 (small ceramic substrate 11S) and a first copper layer bonded to the first aluminum layer 15. 16.
  • the first aluminum layer 15 is formed by bonding a plate material made of pure aluminum or an aluminum alloy to the ceramic substrate layer 11 (small ceramic substrate 11S).
  • the first aluminum layer 15 has a purity of 99.99% by mass or more, and a JIS standard 1N99 (purity 99.99% by mass or more: so-called 4N aluminum) aluminum plate is brazed to the small ceramic substrate 11S. Is formed.
  • the first copper layer 16 is formed by joining a plate material made of pure copper or a copper alloy to the first aluminum layer 15.
  • the first copper layer 16 is formed by solid phase diffusion bonding of an oxygen-free copper plate to the first aluminum layer 15.
  • the thickness of the 1st aluminum layer 15 shall be 0.1 mm or more and 3.0 mm or less, and the thickness of the 1st copper layer 16 shall be 0.5 mm or more and 5.0 mm or less.
  • the small metal layer 13S constituting the metal layer 13 is formed of the same material as the first aluminum layer 15 of the circuit layer 12 (small circuit layer 12S).
  • the small metal layer 13S has an aluminum plate formed with the same purity as that of the first aluminum layer 15 and having a thickness of 0.1 mm or more and less than 3.0 mm on the small ceramic substrate 11S. It is formed by brazing.
  • the small circuit layer 12S and the small metal layer 13S are formed in a planar shape having substantially the same size.
  • the heat sink 30 is formed of a plate material made of pure copper or a copper alloy, and the small metal layer 13S of each power module substrate 21 is solid-phase diffusion bonded.
  • the heat radiating plate 30 is made of a zirconium-added heat-resistant copper alloy (ZC alloy manufactured by Mitsubishi Shindoh Co., Ltd .: Cu 99.98 wt% -Zr 0.02 wt%), and is a flat plate having a thickness of 1.5 mm.
  • the planar shape is larger than the circuit layer 12 composed of the small circuit layer 12S and the metal layer 13 composed of the small metal layer 13S, and larger than the joint surface between the circuit layer 12 and the ceramic substrate layer 11. Formed.
  • the heat sink 30 and the first copper layer 16 of each small circuit layer 12S have a thickness of the first copper layer 16 of t1 (mm) and a bonding area of the first copper layer 16 to the first aluminum layer 15 of A1 ( mm 2 ), the proof stress of the first copper layer 16 is ⁇ 1 (N / mm 2 ), the thickness of the heat sink 30 at the joint position with the metal layer 13 (small metal layer 13S) is t2 (mm), and the heat sink 30
  • the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) is 0 when the bonding area of the metal layer 13 to A2 is A2 (mm 2 ) and the proof stress of the heat sink 30 is ⁇ 2 (N / mm 2 ). It is set to a relation of 80 to 1.20.
  • the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) 0.88.
  • the value of the yield strength in this invention is a value at the time of room temperature (25 degreeC).
  • the bonding area A1 is the total of the bonding areas of the first copper layer 16 and the first aluminum layer 15 in each power module substrate 21.
  • the bonding area A2 is also the total of the bonding areas of the small metal layer 13S with respect to the heat sink 30 in each power module substrate 21.
  • a semiconductor element 60 is soldered to the surface of the small circuit layer 12S of each power module substrate 21 constituting the power module substrate unit 51, and an external connection lead frame is attached to the semiconductor element 60 and the small circuit layer 12S. 70 is connected.
  • the semiconductor element 60 and the power module substrate unit 51 are integrally sealed with a resin mold 40 except for the surface (exposed surface 30a) of the radiator plate 30.
  • the external connection lead frame 70 is provided so that a part thereof protrudes to the outside of the resin mold 40.
  • the semiconductor element 60 is an electronic component including a semiconductor, and IGBTs (Insulated Gate Bipolar Transistors), MOSFETs (Metal Oxide Semiconductors, Field Effect Transistors), FWDs (FreDW, etc.) are used depending on the functions required.
  • a semiconductor element is selected.
  • the solder material for joining the semiconductor element 60 is, for example, a Sn-Sb, Sn-Ag, Sn-Cu, Sn-In, or Sn-Ag-Cu solder material (so-called lead-free solder material).
  • the external connection lead frame 70 is formed of, for example, copper or a copper alloy, and is connected by ultrasonic bonding or soldering.
  • the resin mold 40 can be made of, for example, an epoxy resin containing SiO 2 filler, and is formed by transfer molding, for example.
  • the power module 100 configured in this manner is used in a state of being fixed to a heat sink 80 as shown in FIG.
  • the heat sink 80 is for radiating the heat of the power module 100.
  • the heat sink 80 circulates a top plate portion 81 to which the heat sink 30 of the power module 100 is fixed and a cooling medium (for example, cooling water).
  • a cooling part 82 provided with a flow path 83 for the purpose.
  • grease (not shown) is interposed between the heat radiation plate 30 of the power module 100 and the top plate portion 81 of the heat sink 80, and the power module 100 and the heat sink 80 are pressed and fixed by a spring or the like.
  • the heat sink 80 is desirably made of a material having good thermal conductivity, and is formed of an aluminum alloy (A6063 alloy) in the present embodiment.
  • A6063 alloy aluminum alloy
  • the heat sink formed with aluminum or copper it is also possible to solder and fix a power module.
  • a first layer aluminum plate 15a to be the first aluminum layer 15 in the small circuit layer 12S is laminated on one surface of the small ceramic substrate 11S, and the small metal layer 13S is formed on the other surface.
  • the metal layer aluminum plate 13a to be formed is laminated and joined together.
  • a brazing material of an alloy such as Al-Si is used.
  • a laminate S in which a small ceramic substrate 11S, a first layer aluminum plate 15a, and a metal layer aluminum plate 13a are laminated through the brazing alloy foil 18 of the alloy is laminated using a pressurizing device 110 shown in FIG. Pressurize in the direction.
  • a base plate 111 includes a base plate 111, guide posts 112 vertically attached to the four corners of the upper surface of the base plate 111, a fixed plate 113 fixed to the upper ends of the guide posts 112, Between the base plate 111 and the fixed plate 113, a pressing plate 114 supported by the guide post 112 so as to be movable up and down, and provided between the fixed plate 113 and the pressing plate 114, the pressing plate 114 is urged downward.
  • an urging means 115 such as a spring.
  • the fixing plate 113 and the pressing plate 114 are arranged in parallel to the base plate 111, and the above-described laminate S is arranged between the base plate 111 and the pressing plate 114.
  • Carbon sheets 116 are disposed on both sides of the laminate S to make the pressure uniform.
  • the laminated body S in a state of being pressurized by the pressurizing device 110 is placed in a heating furnace (not shown) together with the pressurizing device 110, and brazed by heating to a brazing temperature in a vacuum atmosphere.
  • the applied pressure is, for example, 0.68 MPa (7 kgf / cm 2 )
  • the heating temperature is, for example, 640 ° C.
  • the first layer copper plate 16a and the heat dissipation plate 30 that become the first copper layer 16 are joined to the joined body 19 in which the small ceramic substrate 11S, the first aluminum layer 15 and the small metal layer 13S are joined.
  • a laminated body in which the first layer copper plate 16a is laminated on the first aluminum layer 15 of the joined body 19 and the radiator plate 30 is laminated on the small metal layer 13S is applied in the laminating direction using the pressurizing device 110 similar to FIG.
  • the pressurizing device 110 is heated in a vacuum atmosphere, and the first aluminum layer 15 and the first copper layer 16 are solid phase diffusion bonded to form the small circuit layer 12S, and the small metal layer 13S and The heat sink 30 is solid phase diffusion bonded.
  • the applied pressure is, for example, 0.29 MPa or more and 3.43 MPa or less, and the heating temperature is 400 ° C. or more and less than 548 ° C.
  • the first aluminum layer 15 and the first copper layer 16, the small metal layer 13S, and the heat sink 30 are simultaneously solid-phase diffusion bonded to form a power module substrate.
  • a unit 51 is obtained (FIG. 2C, FIG. 4).
  • each joint surface between the first aluminum layer 15 and the first copper layer 16 and each joint surface between the small metal layer 13S and the heat sink 30 are previously scratched before solid phase diffusion bonding. Smoothed.
  • a preferable heating temperature for the vacuum heating in the solid phase diffusion bonding is in a range of eutectic temperature of aluminum and copper of ⁇ 5 ° C. or higher and lower than the eutectic temperature.
  • the solid phase diffusion bonding of the first aluminum layer 15 and the first copper layer 16, the small metal layer 13 ⁇ / b> S, and the heat sink 30 is not limited to being performed simultaneously.
  • the first aluminum layer 15 and the first copper layer 16 are first joined to form the power module substrate 21 and then the small metal layer 13S and the radiator plate 30 are joined. It can be done without limitation.
  • the semiconductor element 60 is soldered (die-bonded) to the small circuit layer 12S of the power module substrate unit 51 thus manufactured. Further, after connecting the external connection lead frame 70 to the semiconductor element 60 and the small circuit layer 12S by a method such as ultrasonic bonding or soldering, the resin mold 40 is formed by transfer molding, and the semiconductor element 60 and the power module are formed.
  • the substrate unit 51 is resin-sealed except for the exposed surface 30 a of the heat sink 30.
  • the thickness of the first copper layer 16 is t1 (mm)
  • the bonding area between the first aluminum layer 15 and the first copper layer 16 is A1 (mm 2 )
  • the proof stress of the 1st copper layer 16 is set to (sigma) 1 (N / mm ⁇ 2 >)
  • the thickness of the heat sink 30 in a joining position with the metal layer 13, ie, a joining position with each small metal layer 13S, is t2 (mm)
  • a metal layer The ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) where A2 (mm 2 ) is the bonding area between the heat sink 13 and the heat sink 30 and ⁇ 2 (N / mm 2 ) is the proof stress of the heat sink 30 Is set in the range of 0.80 or more and 1.20 or less, so that a symmetrical structure with the ceramic substrate layer 11 as the center is obtained.
  • the symmetry about the ceramic substrate layer 11 is improved by considering the above ratio between the joint portion of the circuit layer 12 and the joint portion of the heat sink 30 to which the metal layer 13 is joined. Can be made.
  • the stress acting on both surfaces of the ceramic substrate layer 11 during heating or the like is less likely to be biased, and warpage is less likely to occur. Therefore, not only the initial warpage at the time of laminating each layer, but also the occurrence of warpage can be suppressed during the mounting process and the usage environment of the semiconductor element 60, the reliability as an insulating substrate can be improved, and good heat dissipation can be exhibited.
  • Can do in addition, by joining a plurality of power module substrates 21 (small circuit layers 12S) to a single heat sink 30, the plurality of power module substrates 21 (small circuit layers 12S) can be accurately positioned, resulting in high integration. Can be achieved.
  • a power module substrate unit 51 in which a plurality of power module substrates 21 are bonded to a single heat radiating plate 30 an integrated power module can be easily formed like the power module 100 of the present embodiment. Can be manufactured.
  • the power module substrate unit 51 is integrated by the single heat sink 30, it is difficult to be displaced or deformed even when the resin pressure is applied, and it is easy to obtain positional accuracy. Can be achieved.
  • the power module substrate unit 51 using the flat plate-like heat sink 30 is configured.
  • the heat sink is provided with a fin having a small shape change due to a temperature change such as a pin fin on the flat plate portion, or a thickness. It is also possible to use a heat sink having a non-uniform shape.
  • the thickness of the flat plate portion to which the metal layer is bonded is defined as the thickness t2 of the heat sink, and the relationship of the heat sink to the first copper layer, that is, the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A1 ⁇ ⁇ 2)
  • the ceramic substrate is formed by establishing the relationship between the first copper layer and the heat dissipation plate of 0.80 or more and 1.20 or less.
  • a symmetrical structure with the layer 11 as the center can be constructed.
  • the ratio of the relationship between the first copper layer 16 and the heat radiating plate 32 in the bonding position between the layer 15 and the first copper layer 16 and the bonding position between the metal layer 13 and the heat radiating plate 32 (t1 ⁇ A1 ⁇ ⁇ 1) /
  • (t2 ⁇ A2 ⁇ ⁇ 2) By setting (t2 ⁇ A2 ⁇ ⁇ 2) to be 0.80 or more and 1.20 or less, a symmetric structure with the ceramic substrate layer 11 as the center can be configured.
  • the bonding area between the first aluminum layer 15 and the first copper layer 16 is A1 (mm 2 ), and the bonding area between the metal layer 13 and the heat sink 32 is A2 (mm 2 ).
  • the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) is 1.00
  • the ratio is 0.80 or more and less than 1.00
  • 1.00 is set.
  • the symmetrical structure with the ceramic substrate layer 11 as the center is satisfactorily configured as in the first embodiment. Therefore, the stress acting on both surfaces of the ceramic substrate layer 11 during heating or the like is less likely to be biased, warpage is unlikely to occur, and good heat dissipation can be exhibited.
  • the bonding area A1 is the sum of the bonding areas of the first copper layer 16 and the first aluminum layer 15 in each power module substrate 21.
  • the bonding area A2 is also the total of the bonding areas of the small metal layer 13S with respect to the heat sink 30 in each power module substrate 21.
  • FIG. 6 shows a power module substrate unit 53 according to the third embodiment.
  • the ceramic substrate layer 11 is composed of the same number of small ceramic substrates 11S as the small circuit layers 12S, and the metal layer 13 is composed of a single sheet.
  • the power module substrate 23 is formed by bonding the laminated substrate 14 in which the small circuit layer 12S and the small ceramic substrate 11S are bonded to each other on the metal layer 13 with a space therebetween.
  • the power module substrate unit 53 is formed by bonding the metal layer 13 of the power module substrate 23 onto the heat sink 30.
  • the relationship between the first copper layer 16 and the heat sink 30 at the position where the first aluminum layer 15 and the first copper layer 16 are bonded and the position where the metal layer 13 and the heat sink 30 are bonded is as follows.
  • the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) is 0.80 or more and 1.20 or less, a symmetric structure with the ceramic substrate layer 11 as the center can be configured.
  • the bonding area between the first aluminum layer 15 and the first copper layer 16 is A1 (mm 2 )
  • the bonding area between the metal layer 13 and the heat sink 30 is A2 (mm 2 ).
  • the relationship between the first copper layer 16 and the heat dissipation plate 30 in these bonding portions is expressed as a ratio (t1 ⁇
  • A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) is 0.80 or more and 1.20 or less
  • the target structure centering on the ceramic substrate layer 11 is good as in the first embodiment. Configured. That is, in the power module substrate unit 53, when the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) is 1.00, when it is 0.80 or more and less than 1.00, it exceeds 1.00.
  • junction area A1 is the sum of the junction areas of the first copper layer 16 and the first aluminum layer 15 in each laminated substrate 14.
  • FIG. 7 shows a power module substrate unit 54 of the fourth embodiment.
  • the ceramic substrate layer 11 is formed of a single sheet, and the metal layer 13 is formed of the same number of small metal layers 13S as the small circuit layers 12S.
  • the power module substrate 24 is formed by bonding the small circuit layer 12S and the small metal layer 13S through the ceramic substrate layer 11 with an interval in the plane direction of the ceramic substrate layer 11.
  • the power module substrate unit 54 is formed by bonding the metal layer 13 (each small metal layer 13 ⁇ / b> S) of the power module substrate 24 onto the heat sink 30.
  • the ceramic substrate layer 11 is composed of a single sheet, at the bonding position between the first aluminum layer 15 and the first copper layer 16 and at the bonding position between the small metal layer 13S and the heat sink 30.
  • the relationship between the first copper layer 16 and the heat sink 30 such that the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) is 0.80 or more and 1.20 or less, the ceramics A symmetric structure with the substrate layer 11 as the center can be configured.
  • the bonding area between the first aluminum layer 15 and the first copper layer 16 is A1 (mm 2 )
  • the bonding area between the metal layer 13 and the heat sink 30 is A2 (mm 2 ).
  • the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) is 1.00
  • the ratio is 0.80 or more and less than 1.00
  • 1.00 is set.
  • a symmetrical structure with the ceramic substrate layer 11 as the center is satisfactorily configured as in the first embodiment.
  • the ceramic substrate layer 11 having a small linear expansion coefficient and high rigidity is constituted by a single piece, so that the ceramic substrate layer 11 can be further heated at the time of heating or the like. Since the stress acting on both the surfaces can be less likely to be biased, the effect of preventing the occurrence of warping can be further enhanced.
  • the junction area A1 is the sum of the junction areas of the first copper layer 16 and the first aluminum layer 15 in each power module substrate 24.
  • the bonding area A2 is also the sum of the bonding areas of the small metal layer 13S with respect to the heat sink 30 in each power module substrate 24.
  • FIG. 8 shows a power module substrate unit 55 according to the fifth embodiment.
  • the ceramic substrate layer 11 is composed of one sheet
  • the metal layer 13 is composed of one sheet.
  • the small circuit layer 12S is bonded to one surface of the ceramic substrate layer 11 with a space therebetween, and the metal layer 13 is bonded to the other surface of the ceramic substrate layer 11, thereby forming the power module substrate 25.
  • the power module substrate unit 55 is formed by bonding the metal layer 13 of the power module substrate 25 onto the heat sink 30.
  • the ratio between the first copper layer 16 and the heat sink 30 is such that the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) is 0.80 or more and 1.20.
  • the symmetrical structure centering on the ceramic substrate layer 11 can be comprised.
  • the bonding area between the first aluminum layer 15 and the first copper layer 16 is A1 (mm 2 )
  • the bonding area between the metal layer 13 and the heat sink 30 is A2 (mm 2 ).
  • the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) is 1.00
  • the ratio is 0.80 or more and less than 1.00
  • 1.00 is set.
  • a symmetrical structure with the ceramic substrate layer 11 as the center is satisfactorily configured as in the first embodiment.
  • the junction area A1 is the sum of the junction areas of the first copper layer 16 and the first aluminum layer 15 in each small circuit layer 12S.
  • a power module having a so-called 2-in-1 structure in which two circuits (small circuit layers 12S) are mounted on the heat dissipation plate 30 has been described.
  • the power module substrate unit and the power module of the present invention If the structure is used, it will be expanded to a 3-in-1 structure in which three circuits are mounted, or a 6-in-1 structure in which six circuits (small circuit layers 12S) are mounted on the heat sink 30 as in the power module substrate unit 56 shown in FIG. Can be easily performed.
  • FIG. 9 illustration of the ceramic substrate layer 11 and the metal layer 13 excluding the small circuit layer 12S and the heat sink 30 is omitted.
  • the first aluminum layer 15 and the first copper layer 16 are directly solid-phase diffused, and the metal layer 13 and the heat sinks 30 and 32 are directly solid-phase diffusion bonded.
  • the present invention is not limited to the case where direct solid phase diffusion bonding is performed, and the following configuration is also possible.
  • the first aluminum layer 15 and the first copper layer 16, and either the metal layer 13 and the heat sinks 30 and 32, or both, may be configured to be solid phase diffusion bonded via a titanium layer. good.
  • the power module substrate unit reaches a high temperature, it becomes possible to suppress the growth of the intermetallic compound of Al and Cu, and the bonding reliability and life can be improved.
  • the thickness of the titanium layer can be 5 ⁇ m or more and 50 ⁇ m or less.
  • the thickness of the titanium layer is less than 5 ⁇ m, the titanium layer is easily broken at the time of solid phase diffusion bonding, and thus the effect of suppressing the growth of the intermetallic compound of Al and Cu is reduced.
  • the thickness of the titanium layer exceeds 50 ⁇ m, the titanium layer having poor heat conduction becomes thick, so that the increase in thermal resistance of the power module substrate unit becomes significant.
  • a method of manufacturing a power module substrate unit including a titanium layer when manufacturing by the manufacturing method described in the above embodiment, between the first aluminum layer 15 and the first copper plate 16a, or the metal layer 13 What is necessary is just to perform a solid phase diffusion joining by interposing a titanium foil between the heat sinks 30 and 32.
  • the thickness of the titanium foil is preferably 5 ⁇ m or more and 50 ⁇ m.
  • An aluminum plate having a purity of 99.99% by mass or more (4N) was prepared.
  • Table 1 A plate material having the thickness shown in FIG.
  • the value of proof stress is a value at room temperature (25 ° C.).
  • the planar size of each member was formed as shown in Table 1.
  • “Number of circuits” indicates the number of small circuit layers constituting the circuit layer.
  • the “number of components” of the ceramic substrate layer indicates the number of small ceramic substrates when the ceramic substrate layer is composed of a plurality of small ceramic substrates.
  • the “number of components” of the metal layer indicates the number of small metal layers in the case where the metal layer is composed of a plurality of small metal layers. For this reason, for example, when the ceramic substrate layer is composed of one sheet, the “number of components” is described as “1”.
  • the “plane size” of the circuit layer, ceramic substrate layer, and metal layer is the size of the small circuit layer, small ceramic substrate, and small metal layer, respectively, and was formed as shown in Table 1. Moreover, the heat sink was flat form, and the whole plane size was 100 mm x 100 mm.
  • the “ratio” in Table 1 indicates the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2).
  • the warpage amount (initial warpage) at normal temperature (25 ° C.) after bonding and the warpage amount (heating warpage) when heated at 285 ° C. assuming a mounting process were measured.
  • the amount of warpage was evaluated by measuring the change in flatness of the back surface of the heat sink using a moire type three-dimensional shape measuring machine.
  • the amount of warpage was defined as a positive warpage amount (+) when warped in a convex shape toward the circuit layer side, and a negative amount ( ⁇ ) when warped in a concave shape toward the circuit layer side.
  • the yield in the semiconductor element mounting process was evaluated.
  • the case where the semiconductor element is mounted on the first copper layer for each 100 samples, and the case where the positional deviation occurs in the horizontal direction by 100 ⁇ m or more from the mounting position is regarded as defective, and the number of defectives is 2 or less.
  • the evaluation was “A” as good, “B” as good when 3 or more and less than 10, and “C” as bad when 10 or more. Table 1 shows the results.
  • Example 1 in which the first copper layer was not provided, the amount of warpage at room temperature and during heating was large, and it was confirmed that defects were increased even when a semiconductor element was mounted.
  • Examples 1 to 14 having the first copper layer and the ratio (t1 ⁇ A1 ⁇ ⁇ 1) / (t2 ⁇ A2 ⁇ ⁇ 2) being 0.80 or more and 1.20 or less, It was confirmed that a power module substrate unit having a small amount of warpage and a small amount of warpage during heating was obtained. It can also be seen that by using such a power module substrate unit, semiconductor elements can be mounted with a high yield.
  • the semiconductor element is mounted with a higher yield. It was found that possible power module substrate units were obtained.
  • a power module substrate unit and a power module can be provided that are less likely to change in shape due to temperature changes and have excellent heat dissipation and circuit integration.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Structural Engineering (AREA)
  • Organic Chemistry (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

 パワーモジュール用基板ユニット51は、回路層12は複数の小回路層12Sにより構成され、セラミックス基板層11が少なくとも一枚で構成され、金属層13が少なくとも一枚で構成されており、小回路層12Sが、セラミックス基板層11の一方の面に接合された第1アルミニウム層15と、その第1アルミニウム層15に固相拡散接合された第1銅層16とを有する積層構造とされ、金属層13が第1アルミニウム層15と同一材料により形成され、放熱板30が銅又は銅合金により形成され、金属層13と放熱板30とが固相拡散接合されており、第1銅層16の厚さをt1(mm)、接合面積をA1(mm)、耐力をσ1(N/mm)とし、前記金属層との接合位置における放熱板30の厚さをt2、接合面積をA2(mm)、耐力をσ2(N/mm)としたときに、比率(t1×A1×σ1)/(t2×A2×σ2)が0.80以上1.20以下とされる。

Description

パワーモジュール用基板ユニット及びパワーモジュール
 本発明は、大電流、高電圧を制御する半導体装置に用いられるパワーモジュール用基板ユニット及びパワーモジュールに関する。
 本願は、2014年7月4日に出願された特願2014-138716号、および2015年6月30日に出願された特願2015-130972号に基づき優先権を主張し、その内容をここに援用する。
 パワーモジュールには、窒化アルミニウムを始めとするセラミックス基板の一方の面に、回路層を形成する金属板が接合されるとともに、他方の面に放熱板が接合されたパワーモジュール用基板が用いられる。このパワーモジュール用基板の回路層の上にはんだ材を介してパワー素子等の半導体素子が搭載される。
 半導体素子の高出力密度化に伴う小型化が進んでおり、モジュールの集積化の要望が高まっている。一般的なパワーモジュールの集積化として、絶縁基板に複数の回路層を並べて付加する手法が知られている。しかしながら、絶縁基板に複数の回路層を設けると、製造工程中又は使用時の温度変化により反りを生じるという課題がある。パワーモジュール用基板に反りが生じると、半導体素子の実装工程において実装不良が発生してパワーモジュールの歩留りが低下したり、実使用時に放熱性能が阻害されたりするため、反りの少ないパワーモジュール用基板を製造する必要がある。
 特許文献1には、絶縁基板(セラミックス基板に配線層が形成されてなる配線セラミックス基板)を複数設け、これら複数の絶縁基板を接合部材(リードフレーム)で接合し、各絶縁基板及びパワー半導体素子を封止樹脂でモールドしたパワーモジュールが開示されている。また、この特許文献1には、絶縁基板を複数個用いる構成により、セラミックス基板のクラックや封止樹脂の剥離を防止できることが記載されている。
 特許文献2には、特許文献1に記載のパワーモジュールのようにリードフレームを用いずに、位置決め部材により直接支持することによって、複数の絶縁基板(回路基板)を位置決めしたパワーモジュールが開示されている。
特開2007‐27261号公報 特開2013‐157578号公報
 しかし、特許文献1に記載の方法では、セラミックス基板のクラックや封止樹脂の剥離を防止することで、良好な放熱性を維持できるとしても、剛性の高くない配線部材(リードフレーム)に位置決め機能を担わせることとなるため、各絶縁基板の位置精度が出し難く、更なる高集積化が難しい。
 また、特許文献2に記載されるように、絶縁基板を直接支持する方法では、モールド金型の制約などから、複数の絶縁基板を正確に位置決めすることが容易ではない。
 本発明は、このような事情に鑑みてなされたもので、温度変化による形状変化が少なく放熱性に優れ、回路の集積化を図ることができるパワーモジュール用基板ユニット及びパワーモジュールを提供することを目的とする。
 本発明は、セラミックス基板層と、このセラミックス基板層の一方の面に接合された複数の小回路層により構成される回路層と、前記セラミックス基板層の他方の面に接合された金属層と、前記金属層に接合された一枚の放熱板とを有し、各前記小回路層が、前記セラミックス基板層の前記一方の面に接合された第1アルミニウム層と、該第1アルミニウム層に固相拡散接合された第1銅層とを有する積層構造とされ、前記金属層が、前記第1アルミニウム層と同一材料により形成され、前記放熱板が、銅又は銅合金により形成され、前記金属層に対して固相拡散接合されており、前記第1銅層の厚さをt1(mm)、前記第1銅層の接合面積をA1(mm)、耐力をσ1(N/mm)とし、前記金属層との接合位置における前記放熱板の厚さをt2(mm)、前記放熱板の接合面積をA2(mm)、耐力をσ2(N/mm)としたときに、比率(t1×A1×σ1)/(t2×A2×σ2)が0.80以上1.20以下であるパワーモジュール用基板ユニットである。
 回路層(小回路層)を、第1アルミニウム層と第1銅層との積層構造とし、その回路層に対してセラミックス基板層の反対側には、第1アルミニウム層と同一材料により形成された金属層を介して、銅又は銅合金により形成される放熱板を配置し、回路層の第1銅層と放熱板とについて、これらの厚さ、接合面積及び耐力の関係を上記の範囲に設定することで、セラミックス基板層を中心とした対称構造を構成できる。すなわち、放熱板上に複数の小回路層を並べて配設する等によって回路層をパターン化した場合においては、回路層の接合部分と金属層が接合される放熱板の接合部分とは形状が異なるが、これらの接合部分における第1銅層と放熱板との対称性を考慮することにより、セラミックス基板層を中心とする対称性を向上させることができる。
 これにより、加熱時等にセラミックス基板層の両面に作用する応力に偏りが生じ難く、反りを発生しにくくできる。したがって、各層の積層時における初期反りのみならず、半導体素子の実装工程時や使用環境においても反りの発生を抑制でき、絶縁基板としても信頼性を向上でき、良好な放熱性を発揮させることができる。また、一枚の放熱板に複数の小回路層を接合することにより、複数の小回路層を正確に位置決めでき、高集積化を図ることができる。
 本発明のパワーモジュール用基板ユニットにおいて、前記セラミックス基板層が前記小回路層と同数の小セラミックス基板により構成され、前記金属層が前記小回路層と同数の小金属層により構成され、前記小セラミックス基板を介して前記小回路層と前記小金属層とが接合されてなる複数のパワーモジュール用基板が前記放熱板上に間隔をあけて接合された構成であってもよい。
 本発明のパワーモジュール用基板ユニットにおいて、前記セラミックス基板層が前記小回路層と同数の小セラミックス基板により構成され、前記金属層が一枚で構成され、前記小回路層と前記小セラミックス基板とを接合した積層基板が前記金属層上に間隔をあけて接合されてなるパワーモジュール用基板が、前記放熱板上に前記金属層を介して接合された構成であってもよい。
 本発明のパワーモジュール用基板ユニットにおいて、前記セラミックス基板層が一枚で構成され、前記金属層が前記小回路層と同数の小金属層により構成され、前記小回路層と前記小金属層とを前記セラミックス基板層を介して該セラミックス基板層の面方向に間隔をあけて接合されてなるパワーモジュール用基板が、前記放熱板上に前記金属層を介して接合された構成であってもよい。
 本発明のパワーモジュール用基板ユニットにおいて、前記セラミックス基板層が一枚で構成されるとともに、前記金属層が一枚で構成され、前記小回路層が前記セラミックス基板層の前記一方の面に間隔をあけて接合され、該セラミックス基板層の前記他方の面に前記金属層が接合されてなるパワーモジュール用基板が、前記放熱板上に前記金属層を介して接合された構成であってもよい。
 上記の各構成においても、第1銅層と放熱板との関係を、比率(t1×A1×σ1)/(t2×A2×σ2)が0.80以上1.20以下となるように設定することで、セラミックス基板層を中心とした対称構造を構成でき、加熱時等にセラミックス基板層の両面に作用する応力に偏りが生じ難く、反りを発生しにくくできる。
 また、セラミックス基板層を熱膨張係数の比較的小さく剛性の高いセラミックス基板一枚で構成した場合にあっては、加熱時等にセラミックス基板層の両面に作用する応力に偏りが生じ難くできるので、反りの発生を防止する効果を高めることができる。
 本発明のパワーモジュール用基板ユニットにおいて、前記第1アルミニウム層と前記第1銅層とがチタン層を介して固相拡散接合されている構成としても良い。
 本発明のパワーモジュール用基板ユニットにおいて、前記金属層と前記放熱板とがチタン層を介して固相拡散接合されている構成としても良い。
 本発明のパワーモジュール用基板ユニットにおいて、前記第1アルミニウム層と前記第1銅層、及び、前記金属層と前記放熱板とがチタン層を介して固相拡散接合されている構成としても良い。
 前記第1アルミニウム層と前記第1銅層、及び、前記金属層と前記放熱板の何れか、又は、両方がチタン層を介して固相拡散接合されているので、パワーモジュール用基板ユニットが高温になった際に、AlとCuの金属間化合物の成長を抑制することが可能となり、接合信頼性や寿命を向上させることができる。
 本発明のパワーモジュールは、前記パワーモジュール用基板ユニットと、前記パワーモジュール用基板ユニットの前記小回路層の少なくとも一つに接合された半導体素子及び外部接続用リードフレームと、前記半導体素子と前記パワーモジュール用基板ユニットとを、前記放熱板の表面を除いて封止する樹脂モールドとを備える。
 一枚の放熱板に複数の小回路層を接合したパワーモジュール用基板ユニットを用いることにより、集積化されたパワーモジュールを容易に製造できる。また、パワーモジュール用基板ユニットは一枚の放熱板により一体化されているので、封止時に樹脂圧が作用しても位置ずれや変形が生じ難い。
 本発明によれば、半導体素子の実装工程時や使用環境における温度変化による形状変化を抑制でき、絶縁基板としての信頼性や半導体素子の接続信頼性を向上でき、良好な放熱性を発揮できる。また、複数の小回路層の位置決めを正確に行うことができるので、高集積化を図ることができる。
本発明の第1実施形態のパワーモジュールを示す断面図である。 本発明の第1実施形態のパワーモジュール用基板ユニットの製造工程を示す断面図である。 本発明の第1実施形態のパワーモジュール用基板ユニットの製造に用いる加圧装置の例を示す正面図である。 図1に示す第1実施形態のパワーモジュール用基板ユニットの斜視図である。 第1銅層と放熱板との厚みの関係を説明する第2実施形態のパワーモジュール用基板ユニットの断面図である。 本発明の第3実施形態のパワーモジュール用基板ユニットを示す断面図である。 本発明の第4実施形態のパワーモジュール用基板ユニットを示す断面図である。 本発明の第5実施形態のパワーモジュール用基板ユニットを示す断面図である。 本発明の他の実施形態であるパワーモジュール用基板ユニットの正面図である。
 以下、本発明の実施形態を、図面を参照しながら説明する。
 図1に示す本実施形態のパワーモジュール100は、パワーモジュール用基板ユニット51と、このパワーモジュール用基板ユニット51に接合された半導体素子60と、外部接続用リードフレーム70とを備え、半導体素子60とパワーモジュール用基板ユニット51とが、放熱板30の表面(露出面30a)を除いて樹脂モールド40により樹脂封止されたものである。そして、このパワーモジュール100は、例えば、放熱板30の露出面30aをヒートシンク80の表面に押し付けた状態で固定される。
 図1,図2Cおよび図4に示すように、パワーモジュール用基板ユニット51は、セラミックス基板層11の一方の面に回路層12が接合されるとともに、セラミックス基板層11の他方の面に金属層13を介して一枚の放熱板30が接合されたものである。回路層12は複数の小回路層12Sにより構成され、セラミックス基板層11が少なくとも一枚で構成され、金属層13が少なくとも一枚で構成される。
 図1,図2Cおよび図4に示す本実施形態のパワーモジュール用基板ユニット51においては、セラミックス基板層11が小回路層12Sと同数の小セラミックス基板11Sにより構成され、金属層13が小回路層12Sと同数の小金属層13Sにより構成されている。小セラミックス基板11Sを介して小回路層12Sと小金属層13Sとが接合されたパワーモジュール用基板21が、一枚の放熱板30上に間隔をあけて接合されている。これらのパワーモジュール用基板21は、小セラミックス基板11Sの一方の面に小回路層12Sがろう付けにより接合され、小セラミックス基板11Sの他方の面に小金属層13Sがろう付けにより接合されることにより、形成される。
 セラミックス基板層11を構成する小セラミックス基板11Sは、例えばAlN(窒化アルミニウム)、Si(窒化珪素)等の窒化物系セラミックス、もしくはAl(アルミナ)等の酸化物系セラミックスを用いることができる。小セラミックス基板11Sの厚さは0.2~1.5mmの範囲内に設定できる。
 回路層12を構成する各小回路層12Sは、セラミックス基板層11(小セラミックス基板11S)の表面に接合される第1アルミニウム層15と、その第1アルミニウム層15に接合された第1銅層16とを有する積層構造とされる。
 この第1アルミニウム層15は、純アルミニウム又はアルミニウム合金からなる板材を、セラミックス基板層11(小セラミックス基板11S)に接合することにより形成される。本実施形態においては、第1アルミニウム層15は、純度99.99質量%以上で、JIS規格では1N99(純度99.99質量%以上:いわゆる4Nアルミニウム)のアルミニウム板が小セラミックス基板11Sにろう付けされることにより形成されている。第1銅層16は、純銅又は銅合金からなる板材を、第1アルミニウム層15に接合することにより形成される。本実施形態においては、第1銅層16は、無酸素銅の銅板が第1アルミニウム層15に固相拡散接合されることにより形成されている。第1アルミニウム層15の厚みは0.1mm以上3.0mm以下、第1銅層16の厚みは0.5mm以上5.0mm以下とされる。
 金属層13を構成する小金属層13Sは、回路層12(小回路層12S)の第1アルミニウム層15と同一材料により形成される。本実施形態においては、小金属層13Sは、第1アルミニウム層15と同一の純度99.99質量%以上の厚み0.1mm以上3.0mm未満に形成されたアルミニウム板が、小セラミックス基板11Sにろう付けされることにより形成されている。小回路層12Sと小金属層13Sとは、ほぼ同じ大きさの平面形状に形成される。
 放熱板30は、純銅又は銅合金ならなる板材により形成され、各パワーモジュール用基板21の小金属層13Sが固相拡散接合されている。本実施形態においては、放熱板30は、ジルコニウム添加耐熱銅合金(三菱伸銅株式会社製のZC合金:Cu99.98wt%‐Zr0.02wt%)により、厚み1.5mmの平板状であって、図1及び図2Cに示すように、小回路層12Sからなる回路層12と小金属層13Sからなる金属層13よりも大きく、回路層12とセラミックス基板層11との接合面よりも大きい平面形状に形成される。
 この放熱板30と各小回路層12Sの第1銅層16とは、第1銅層16の厚さをt1(mm)、第1銅層16の第1アルミニウム層15に対する接合面積をA1(mm)、第1銅層16の耐力をσ1(N/mm)とし、金属層13(小金属層13S)との接合位置における放熱板30の厚さをt2(mm)、放熱板30に対する金属層13の接合面積をA2(mm)、放熱板30の耐力をσ2(N/mm)としたときに、比率(t1×A1×σ1)/(t2×A2×σ2)が0.80以上1.20以下となる関係に設定される。
 例えば、第1銅層16が厚さt1=2.0mmのC1020(耐力σ1=195N/mm)で、第1銅層16と第1アルミニウム層15との接合面積A1が800mmとされ、放熱板30が厚さt2=1.4mmの三菱伸銅株式会社製耐熱合金ZC(耐力σ2=280N/mm)で、金属層13と放熱板30との接合面積A2が900mmとされる組み合わせの場合、比率(t1×A1×σ1)/(t2×A2×σ2)=0.88となる。なお、本発明における耐力の値は室温(25℃)時の値である。また、接合面積A1は、各パワーモジュール用基板21における第1銅層16の第1アルミニウム層15に対する接合面積の総和である。同様に、接合面積A2も、各パワーモジュール用基板21における小金属層13Sの放熱板30に対する接合面積の総和である。
 このパワーモジュール用基板ユニット51を構成する各パワーモジュール用基板21の小回路層12Sの表面に、半導体素子60がはんだ付けされており、この半導体素子60や小回路層12Sに外部接続用リードフレーム70が接続される。半導体素子60とパワーモジュール用基板ユニット51とが、放熱板30の表面(露出面30a)を除いて樹脂モールド40により樹脂封止されて一体化されている。外部接続用リードフレーム70は、その一部が樹脂モールド40の外部へと突出するように設けられる。
 半導体素子60は、半導体を備えた電子部品であり、必要とされる機能に応じてIGBT(Insulated Gate Bipolar Transistor)、MOSFET(Metal Oxide Semiconductor Field Effect Transistor)、FWD(Free Wheeling Diode)等の種々の半導体素子が選択される。半導体素子60を接合するはんだ材は、例えばSn‐Sb系、Sn‐Ag系、Sn‐Cu系、Sn‐In系、もしくはSn‐Ag‐Cu系のはんだ材(いわゆる鉛フリーはんだ材)とされる。
 外部接続用リードフレーム70は、例えば銅又は銅合金により形成され、超音波接合やはんだ付け等により接続される。
 樹脂モールド40は、例えばSiOフィラー入りのエポキシ系樹脂等を用いることができ、例えばトランスファーモールドにより成形される。
 このように構成されるパワーモジュール100は、図1に示すように、ヒートシンク80に固定された状態で使用される。ヒートシンク80は、パワーモジュール100の熱を放散するためのものであり、本実施形態では、パワーモジュール100の放熱板30が固定される天板部81と、冷却媒体(例えば、冷却水)を流通するための流路83が設けられた冷却部82とからなる。パワーモジュール100の放熱板30とヒートシンク80の天板部81との間に、例えばグリース(図示略)を介在させ、これらパワーモジュール100とヒートシンク80とをバネ等により押し付けて固定する。
 ヒートシンク80は、熱伝導性が良好な材料で構成されることが望ましく、本実施形態においては、アルミニウム合金(A6063合金)により形成されている。パワーモジュール100が固定されるヒートシンク80としては、平板状のもの、熱間鍛造等によって多数のピン状フィンを一体に形成したもの、押出成形によって相互に平行な帯状フィンを一体に形成したもの等、適宜の形状のものを採用できる。なお、アルミニウム又は銅で形成されたヒートシンクについては、パワーモジュールをはんだ付けして固定することも可能である。
 次に、このように構成されるパワーモジュール用基板ユニット51及びパワーモジュール100を製造する方法について一例を説明する。
 まず、図2Aに示すように、小セラミックス基板11Sの一方の面に小回路層12Sのうち第1アルミニウム層15となる第1層アルミニウム板15aを積層し、他方の面に小金属層13Sとなる金属層アルミニウム板13aを積層して、これらを一体に接合する。これらの接合には、Al‐Si系等の合金のろう材が用いられる。例えば、前記合金のろう材箔18を介して小セラミックス基板11S、第1層アルミニウム板15a、及び金属層アルミニウム板13aを積層した積層体Sを、図3に示す加圧装置110を用いて積層方向に加圧する。
 この図3に示す加圧装置110は、ベース板111と、ベース板111の上面の四隅に垂直に取り付けられたガイドポスト112と、これらガイドポスト112の上端部に固定された固定板113と、これらベース板111と固定板113との間で上下移動自在にガイドポスト112に支持された押圧板114と、固定板113と押圧板114との間に設けられて押圧板114を下方に付勢するばね等の付勢手段115とを備えている。
 固定板113および押圧板114は、ベース板111に対して平行に配置されており、ベース板111と押圧板114との間に前述の積層体Sが配置される。積層体Sの両面には、加圧を均一にするためにカーボンシート116が配設される。
 この加圧装置110により加圧された状態の積層体Sを加圧装置110ごと図示略の加熱炉内に設置し、真空雰囲気下でろう付け温度に加熱してろう付けする。この場合、加圧力としては例えば0.68MPa(7kgf/cm)、加熱温度としては例えば640℃とされる。
 そして、図2Bに示すように、小セラミックス基板11Sと第1アルミニウム層15及び小金属層13Sとが接合された接合体19に、第1銅層16となる第1層銅板16a及び放熱板30を接合する。接合体19の第1アルミニウム層15に第1層銅板16aを積層し、小金属層13Sに放熱板30を積層した積層体を、図3と同様の加圧装置110を用いて積層方向に加圧した状態で、加圧装置110ごと真空雰囲気下で加熱して、第1アルミニウム層15及び第1銅層16を固相拡散接合して小回路層12Sを形成するとともに、小金属層13S及び放熱板30を固相拡散接合する。この場合、加圧力としては例えば0.29MPa以上3.43MPa以下、加熱温度としては400℃以上548℃未満とされる。この加圧及び加熱状態を5分以上240分以下保持することにより、第1アルミニウム層15及び第1銅層16、小金属層13S及び放熱板30が同時に固相拡散接合され、パワーモジュール用基板ユニット51が得られる(図2C、図4)。
 本実施形態においては、第1アルミニウム層15と第1銅層16との各接合面、小金属層13Sと放熱板30との各接合面は、固相拡散接合前に予め傷が除去されて平滑にされる。固相拡散接合における真空加熱の好ましい加熱温度は、アルミニウムと銅の共晶温度-5℃以上、共晶温度未満の範囲とされる。
 なお、第1アルミニウム層15及び第1銅層16、小金属層13S及び放熱板30の固相拡散接合は、同時に行う場合に限定されるものではない。第1アルミニウム層15と第1銅層16とを先に接合して、パワーモジュール用基板21を形成した後で、小金属層13Sと放熱板30とを接合する等、各工程は上記実施形態に限られず行うことができる。
 このようにして製造されたパワーモジュール用基板ユニット51の小回路層12Sに、半導体素子60をはんだ付け(ダイボンド)する。さらに、半導体素子60及び小回路層12Sに外部接続用リードフレーム70を超音波接合や、はんだ付け等の方法により接続した後、トランスファーモールド成形により樹脂モールド40を形成し、半導体素子60とパワーモジュール用基板ユニット51とを、放熱板30の露出面30aを除いて樹脂封止する。
 このように製造されるパワーモジュール用基板ユニット51では、第1銅層16の厚さをt1(mm)、第1アルミニウム層15と第1銅層16との接合面積をA1(mm)、第1銅層16の耐力をσ1(N/mm)とし、金属層13との接合位置、すなわち各小金属層13Sとの接合位置における放熱板30の厚さをt2(mm)、金属層13と放熱板30との接合面積をA2(mm)、放熱板30の耐力をσ2(N/mm)としたときに、比率(t1×A1×σ1)/(t2×A2×σ2)を0.80以上1.20以下の範囲に設定されているので、セラミックス基板層11を中心とした対称構造となる。すなわち、比率(t1×A1×σ1)/(t2×A2×σ2)が1.00の場合、0.80以上1.00未満の場合、1.00を超えて1.20以下の場合において、良好にセラミックス基板層11を中心とした対称構造を構成できる。
 本実施形態のように、回路層12の接合部分と、金属層13が接合される放熱板30の接合部分とにおける上記比率を考慮することにより、セラミックス基板層11を中心とする対称性を向上させることができる。これにより、加熱時等にセラミックス基板層11の両面に作用する応力に偏りが生じ難く、反りを発生しにくくできる。したがって、各層の積層時における初期反りのみならず、半導体素子60の実装工程時や使用環境においても反りの発生を抑制でき、絶縁基板としても信頼性を向上でき、良好な放熱性を発揮させることができる。また、一枚の放熱板30に複数のパワーモジュール用基板21(小回路層12S)を接合することにより、複数のパワーモジュール用基板21(小回路層12S)を正確に位置決めでき、高集積化を図ることができる。
 さらに、一枚の放熱板30に複数のパワーモジュール用基板21を接合したパワーモジュール用基板ユニット51を用いることにより、本実施形態のパワーモジュール100のように、集積化されたパワーモジュールを容易に製造できる。また、パワーモジュール用基板ユニット51は、一枚の放熱板30により一体化されているので、樹脂圧が作用しても位置ずれや変形が生じ難く、位置精度を出しやすいことから、高集積化を図ることができる。
 なお、上記実施形態では、平板状の放熱板30を用いたパワーモジュール用基板ユニット51を構成したが、平板部にピンフィン等の温度変化による形状変化の小さいフィンを設けられた放熱板や、厚みが一様ではない形状を有する放熱板等を用いることも可能である。この場合、金属層が接合される平板部の厚さを放熱板の厚さt2として、第1銅層に対する放熱板の関係、すなわち比率(t1×A1×σ1)/(t2×A1×σ2)が0.80以上1.20以下とする第1銅層と放熱板との関係を成立させることで、このように複雑な形状を有する放熱板を用いたパワーモジュール用基板ユニットにおいても、セラミックス基板層11を中心とした対称構造を構成できる。
 例えば、図5に示す第2実施形態のパワーモジュール用基板ユニット52のように、放熱板32が一様な平板状ではなく、厚みの異なる形状部分を有している場合においても、第1アルミニウム層15と第1銅層16との接合位置と、金属層13と放熱板32との接合位置とにおいて、第1銅層16と放熱板32との関係を比率(t1×A1×σ1)/(t2×A2×σ2)が0.80以上1.20以下となるように設定することで、セラミックス基板層11を中心とした対称構造を構成できる。
 この場合、第1アルミニウム層15と第1銅層16との接合面積をA1(mm)とし、金属層13と放熱板32との接合面積をA2(mm)とする。このように、パワーモジュール用基板ユニット52では、比率(t1×A1×σ1)/(t2×A2×σ2)が1.00の場合、0.80以上1.00未満の場合、1.00を超えて1.20以下の場合において、第1実施形態と同様に良好にセラミックス基板層11を中心とした対称構造が構成される。したがって、加熱時等にセラミックス基板層11の両面に作用する応力に偏りが生じ難く、反りを発生しにくくでき、良好な放熱性を発揮させることができる。
 なお、接合面積A1は、各パワーモジュール用基板21における第1銅層16の第1アルミニウム層15に対する接合面積の総和である。同様に、接合面積A2も、各パワーモジュール用基板21における小金属層13Sの放熱板30に対する接合面積の総和である。
 図6は、第3実施形態のパワーモジュール用基板ユニット53を示している。このパワーモジュール用基板ユニット53においては、セラミックス基板層11は小回路層12Sと同数の小セラミックス基板11Sにより構成され、金属層13が一枚で構成されている。小回路層12Sと小セラミックス基板11Sとが接合された積層基板14が、金属層13上に間隔をあけて接合されることにより、パワーモジュール用基板23が形成されている。パワーモジュール用基板23の金属層13が放熱板30上に接合されることにより、パワーモジュール用基板ユニット53が形成されている。
 この場合においても、第1アルミニウム層15と第1銅層16との接合位置と、金属層13と放熱板30との接合位置とにおいて、第1銅層16と放熱板30との関係を、比率(t1×A1×σ1)/(t2×A2×σ2)が0.80以上1.20以下となるように設定することで、セラミックス基板層11を中心とした対称構造を構成できる。この場合、第1アルミニウム層15と第1銅層16との接合面積をA1(mm)とし、金属層13と放熱板30との接合面積をA2(mm)とする。
 本実施形態のパワーモジュール用基板ユニット53のように、接合面積A1と接合面積A2とが異なる場合でも、これらの接合部分における第1銅層16と放熱板30との関係を、比率(t1×A1×σ1)/(t2×A2×σ2)が0.80以上1.20以下となるように設定することで、第1実施形態と同様に、セラミックス基板層11を中心とした対象構造が良好に構成される。すなわち、パワーモジュール用基板ユニット53では、比率(t1×A1×σ1)/(t2×A2×σ2)が1.00の場合、0.80以上1.00未満の場合、1.00を超えて1.20以下の場合において、第1実施形態と同様に良好にセラミックス基板層11を中心とした対称構造が構成される。なお、接合面積A1は、各積層基板14における第1銅層16の第1アルミニウム層15に対する接合面積の総和である。
 図7は、第4実施形態のパワーモジュール用基板ユニット54を示している。このパワーモジュール用基板ユニット54においては、セラミックス基板層11が一枚で構成され、金属層13が小回路層12Sと同数の小金属層13Sにより構成されている。小回路層12Sと小金属層13Sとがセラミックス基板層11を介してセラミックス基板層11の面方向に間隔をあけて接合されることにより、パワーモジュール用基板24が形成されている。パワーモジュール用基板24の金属層13(各小金属層13S)が放熱板30上に接合されることにより、パワーモジュール用基板ユニット54が形成されている。
 このように、セラミックス基板層11が一枚で構成される場合においても、第1アルミニウム層15と第1銅層16との接合位置と、小金属層13Sと放熱板30との接合位置とにおいて、第1銅層16と放熱板30との関係を、比率(t1×A1×σ1)/(t2×A2×σ2)が0.80以上1.20以下となるように設定することで、セラミックス基板層11を中心とした対称構造を構成できる。この場合、第1アルミニウム層15と第1銅層16との接合面積をA1(mm)とし、金属層13と放熱板30との接合面積をA2(mm)とする。
 このように、パワーモジュール用基板ユニット54では、比率(t1×A1×σ1)/(t2×A2×σ2)が1.00の場合、0.80以上1.00未満の場合、1.00を超えて1.20以下の場合において、第1実施形態と同様に、良好にセラミックス基板層11を中心とした対称構造が構成される。そして、この第4実施形態のパワーモジュール用基板ユニット54のように、線膨張係数が小さく、剛性が高いセラミックス基板層11を一枚で構成することにより、一層、加熱時等にセラミックス基板層11の両面に作用する応力に偏りが生じ難くできるので、反りの発生を防止する効果をさらに高めることができる。なお、接合面積A1は、各パワーモジュール用基板24における第1銅層16の第1アルミニウム層15に対する接合面積の総和である。同様に、接合面積A2も、各パワーモジュール用基板24における小金属層13Sの放熱板30に対する接合面積の総和である。
 図8は、第5実施形態のパワーモジュール用基板ユニット55を示している。このパワーモジュール用基板ユニット55においては、セラミックス基板層11が一枚で構成されるとともに、金属層13も一枚で構成される。小回路層12Sがセラミックス基板層11の一方の面に間隔をあけて接合され、セラミックス基板層11の他方の面に金属層13が接合されることにより、パワーモジュール用基板25が形成されている。このパワーモジュール用基板25の金属層13が放熱板30上に接合されることにより、パワーモジュール用基板ユニット55が形成されている。
 このように、セラミックス基板層11が一枚で構成されるとともに、金属層13が一枚で構成される場合においても、第1アルミニウム層15と第1銅層16との接合位置と、金属層13と放熱板30との接合位置とにおいて、第1銅層16と放熱板30との関係を、比率(t1×A1×σ1)/(t2×A2×σ2)が0.80以上1.20以下となるように設定することで、セラミックス基板層11を中心とした対称構造を構成できる。この場合、第1アルミニウム層15と第1銅層16との接合面積をA1(mm)とし、金属層13と放熱板30との接合面積をA2(mm)とする。
 このように、パワーモジュール用基板ユニット55では、比率(t1×A1×σ1)/(t2×A2×σ2)が1.00の場合、0.80以上1.00未満の場合、1.00を超えて1.20以下の場合において、第1実施形態と同様に、良好にセラミックス基板層11を中心とした対称構造が構成される。そして、この場合においても、線膨張係数が小さく、剛性が高いセラミックス基板層11を一枚で構成することにより、一層、加熱時等にセラミックス基板層の両面に作用する応力に偏りが生じ難くできるので、反りの発生を防止する効果をさらに高めることができる。なお、接合面積A1は、各小回路層12Sにおける第1銅層16の第1アルミニウム層15に対する接合面積の総和である。
 以上説明した各実施形態では、放熱板30に2つの回路(小回路層12S)を搭載した、いわゆる2in1構造のパワーモジュールについて説明を行ったが、本発明のパワーモジュール用基板ユニット及びパワーモジュールの構造を用いれば、3つの回路を搭載した3in1構造や、図9に示すパワーモジュール用基板ユニット56のように、放熱板30に6つの回路(小回路層12S)を搭載した6in1構造への展開を容易に行うことが可能である。なお、図9においては、小回路層12Sと放熱板30とを除くセラミックス基板層11、金属層13の図示を省略している。
 さらに、放熱板を有するパワーモジュール用基板ユニットを半導体素子の両面にそれぞれ配置する構成とすることで、両面冷却構造とすることも可能である。
 上記実施形態では、第1アルミニウム層15と第1銅層16とが直接固相拡散されており、金属層13と放熱板30,32とが直接固相拡散接合されている。
 しかしながら、本発明は、直接固相拡散接合した場合に限定されず、以下のような構成とすることも可能である。
 上記実施形態において、第1アルミニウム層15と第1銅層16、及び、金属層13と放熱板30,32の何れか、又は、両方がチタン層を介して固相拡散接合された構成としても良い。この場合、パワーモジュール用基板ユニットが高温になった際に、AlとCuの金属間化合物の成長を抑制することが可能となり、接合信頼性や寿命を向上させることができる。
 チタン層の厚さは5μm以上50μm以下とすることができる。チタン層の厚さが5μm未満の場合、固相拡散接合時にチタン層が破れやすいため、AlとCuの金属間化合物の成長を抑制する効果が低くなる。チタン層の厚さが50μmを超える場合、熱伝導が悪いチタン層が厚くなるため、パワーモジュール用基板ユニットの熱抵抗の上昇が顕著になる。
 チタン層の存在が反りに与える影響は無視できる。
 チタン層を含むパワーモジュール用基板ユニットを製造する方法としては、上記実施形態に記載された製造方法で製造する際に、第1アルミニウム層15と第1銅板16aの間、又は、金属層13と放熱板30,32の間にチタン箔を介在させて固相拡散接合を行えばよい。チタン箔の厚さは、5μm以上50μmとするとよい。
 次に、本発明の効果を確認するために行った実施例について説明する。
 パワーモジュール用基板ユニットの試料として、セラミックス基板層として厚み0.635mmのAlNからなるセラミックス基板と、第1アルミニウム層及び金属層(第1層アルミニウム板及び金属層アルミニウム板)として厚み0.6mmの純度99.99質量%以上(4N)のアルミニウム板とを用意した。第1銅層及び放熱板(第1層銅板及び放熱板)として、C1020(耐力=195N/mm)、又は三菱伸銅株式会社製耐熱合金ZC(耐力=280N/mm)により、表1に示す厚さの板材を用意した。なお、耐力の値は、室温(25℃)時の値である。各部材の平面サイズは、表1に示すとおりに形成した。
 これらを上記実施形態で述べた接合方法により接合して、パワーモジュール用基板ユニットの試料を作製した。表1の「実施形態」は、各試料がどの実施形態の製造方法で作成されたかを示している。また、従来例として、第1実施形態で述べた接合方法において回路層の第1銅層を接合せず、第1銅層が形成されていない(すなわち、回路層が第1アルミニウム層のみで形成された)パワーモジュール用基板ユニットを作製した(表1の従来例1)。
 表1において、「回路数」は、回路層を構成する小回路層の数を示す。また、セラミックス基板層の「構成数」は、セラミックス基板層が複数の小セラミックス基板で構成されている場合の小セラミックス基板の数を示す。金属層の「構成数」は、金属層が複数の小金属層で構成されている場合の小金属層の数を示す。このため、例えばセラミックス基板層が一枚で構成されている場合は、「構成数」は「1」と記載されている。なお、回路層、セラミックス基板層及び金属層の各「平面サイズ」はそれぞれ小回路層、小セラミックス基板および小金属層のサイズであり、表1に示すとおりに形成した。また、放熱板は平板状であり、全体の平面サイズは100mm×100mmとした。なお、表1の「比率」は、比率(t1×A1×σ1)/(t2×A2×σ2)を示す。
 得られた各試料につき、接合後の常温(25℃)時における反り量(初期反り)、実装工程を想定した285℃加熱時の反り量(加熱時反り)をそれぞれ測定した。反り量は、放熱板の背面の平面度の変化を、モアレ式三次元形状測定機を使用して測定して評価した。なお、反り量は、回路層側に凸状に反った場合を正の反り量(+)、回路層側に凹状に反った場合を負の反り量(-)とした。
 また、半導体素子の実装工程における歩留まりを評価した。各試料100個に対し、半導体素子を第1銅層上に実装し、実装位置から100μm以上水平方向に位置ずれが発生したものを不良とし、不良となった個数が2個以下の場合を最も良好であるとして「A」と、3個以上10個未満の場合は良好であるとして「B」と、10個以上の場合は不良であるとして「C」と評価した。表1に結果を示す。
Figure JPOXMLDOC01-appb-T000001
 表1からわかるように、第1銅層を設けなかった従来例1では常温時及び加熱時における反り量が大きく、半導体素子を実装した際も不良が多くなることが確認された。これに対し、第1銅層を有し、比率(t1×A1×σ1)/(t2×A2×σ2)が0.80以上1.20以下とされた発明例1~14では、常温時の反り量及び加熱時の反り量が小さいパワーモジュール基板ユニットが得られることが確認された。また、このようなパワーモジュール基板ユニットを用いることで、高い歩留りで半導体素子を実装できることがわかる。
 特に常温時の反り量が±120μm以下かつ常温時と加熱時の反り量の差分が120μm未満であった発明例1~4,7~10,12~14では、より高い歩留りで半導体素子を実装可能なパワーモジュール用基板ユニットが得られることが分かった。
 一方、第1銅層を有しても比率(t1×A1×σ1)/(t2×A2×σ2)が0.80未満または1.20を超える比較例1~6では、パワーモジュール基板ユニットの常温時の反り量及び加熱時の反り量が大きく、半導体素子の実装工程における歩留まりが低いことが確認された。
 なお、本発明は上記実施形態に限定されるものではなく、本発明の趣旨を逸脱しない範囲において種々の変更を加えることが可能である。
 温度変化による形状変化が少なく放熱性に優れ、回路の集積化を図ることができるパワーモジュール用基板ユニット及びパワーモジュールを提供できる。
11 セラミックス基板層
11S 小セラミックス基板
12 回路層
12S 小回路層
13 金属層
13a 金属層アルミニウム板
13S 小金属層
14 積層基板
15 第1アルミニウム層
15a 第1層アルミニウム板
16 第1銅層
16a 第1層銅板
18 ろう材箔
19 接合体
21~25 パワーモジュール用基板
30,32 放熱板
30a 露出面
40 樹脂モールド
51~56 パワーモジュール用基板ユニット
60 半導体素子
70 外部接続用リードフレーム
80 ヒートシンク
81 天板部
82 冷却部
83 流路
100 パワーモジュール
110 加圧装置
111 ベース板
112 ガイドポスト
113 固定板
114 押圧板
115 付勢手段
116 カーボンシート

 

Claims (9)

  1.  セラミックス基板層と、
     このセラミックス基板層の一方の面に接合された複数の小回路層により構成される回路層と、
     前記セラミックス基板層の他方の面に接合された金属層と、
     前記金属層に接合された一枚の放熱板と
    を有し、
     各前記小回路層が、前記セラミックス基板層の前記一方の面に接合された第1アルミニウム層と、該第1アルミニウム層に固相拡散接合された第1銅層とを有する積層構造とされ、
     前記金属層が、前記第1アルミニウム層と同一材料により形成され、
     前記放熱板が、銅又は銅合金により形成され、前記金属層に対して固相拡散接合され、
     前記第1銅層の厚さをt1(mm)、前記第1銅層の接合面積をA1(mm)、前記第1銅層の耐力をσ1(N/mm)とし、前記金属層との接合位置における前記放熱板の厚さをt2(mm)、前記放熱板の接合面積をA2(mm)、前記放熱板の耐力をσ2(N/mm)としたときに、比率(t1×A1×σ1)/(t2×A2×σ2)が0.80以上1.20以下であることを特徴とするパワーモジュール用基板ユニット。
  2.  前記セラミックス基板層が、前記小回路層と同数の小セラミックス基板により構成され、
     前記金属層が前記小回路層と同数の小金属層により構成され、
     前記小セラミックス基板を介して前記小回路層と前記小金属層とが接合されてなる複数のパワーモジュール用基板が、前記放熱板上に間隔をあけて接合されていることを特徴とする請求項1に記載のパワーモジュール用基板ユニット。
  3.  前記セラミックス基板層が前記小回路層と同数の小セラミックス基板により構成され、
     前記金属層が一枚で構成され、
     前記小回路層と前記小セラミックス基板とを接合した積層基板が前記金属層上に間隔をあけて接合されてなるパワーモジュール用基板が、前記放熱板上に前記金属層を介して接合されていることを特徴とする請求項1に記載のパワーモジュール用基板ユニット。
  4.  前記セラミックス基板層が一枚で構成され、
     前記金属層が前記小回路層と同数の小金属層により構成され、
     前記小回路層と前記小金属層とを前記セラミックス基板層を介して該セラミックス基板層の面方向に間隔をあけて接合されてなるパワーモジュール用基板が、前記放熱板上に前記金属層を介して接合されていることを特徴とする請求項1に記載のパワーモジュール用基板ユニット。
  5.  前記セラミックス基板層が一枚で構成されるとともに、
     前記金属層が一枚で構成され、
     前記小回路層が前記セラミックス基板層の前記一方の面に間隔をあけて接合され、該セラミックス基板層の前記他方の面に前記金属層が接合されてなるパワーモジュール用基板が、前記放熱板上に前記金属層を介して接合されていることを特徴とする請求項1に記載のパワーモジュール用基板ユニット。
  6.  前記第1アルミニウム層と前記第1銅層とがチタン層を介して固相拡散接合されていることを特徴とする請求項1に記載のパワーモジュール用基板ユニット。
  7.  前記金属層と前記放熱板とがチタン層を介して固相拡散接合されていることを特徴とする請求項1に記載のパワーモジュール用基板ユニット。
  8.  前記第1アルミニウム層と前記第1銅層、及び、前記金属層と前記放熱板とがチタン層を介して固相拡散接合されていることを特徴とする請求項1に記載のパワーモジュール用基板ユニット。
  9.  請求項1に記載の前記パワーモジュール用基板ユニットと、
     前記パワーモジュール用基板ユニットの前記小回路層の少なくとも一つに接合された半導体素子及び外部接続用リードフレームと、
     前記半導体素子と前記パワーモジュール用基板ユニットとを前記放熱板の表面を除いて封止する樹脂モールドと
    を備えることを特徴とするパワーモジュール。

     
PCT/JP2015/068884 2014-07-04 2015-06-30 パワーモジュール用基板ユニット及びパワーモジュール WO2016002803A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201580033278.1A CN106463477B (zh) 2014-07-04 2015-06-30 功率模块用基板单元及功率模块
EP15814706.6A EP3166140B1 (en) 2014-07-04 2015-06-30 Substrate unit for power modules, and power module
KR1020177002672A KR102300972B1 (ko) 2014-07-04 2015-06-30 파워 모듈용 기판 유닛 및 파워 모듈
US15/320,798 US9837363B2 (en) 2014-07-04 2015-06-30 Power-module substrate unit and power module

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2014-138716 2014-07-04
JP2014138716 2014-07-04
JP2015-130972 2015-06-30
JP2015130972A JP6488917B2 (ja) 2014-07-04 2015-06-30 放熱板付パワーモジュール用基板及びパワーモジュール

Publications (1)

Publication Number Publication Date
WO2016002803A1 true WO2016002803A1 (ja) 2016-01-07

Family

ID=55019333

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2015/068884 WO2016002803A1 (ja) 2014-07-04 2015-06-30 パワーモジュール用基板ユニット及びパワーモジュール

Country Status (5)

Country Link
US (1) US9837363B2 (ja)
JP (1) JP6488917B2 (ja)
KR (1) KR102300972B1 (ja)
TW (1) TWI649840B (ja)
WO (1) WO2016002803A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019067951A (ja) * 2017-10-02 2019-04-25 トヨタ自動車株式会社 半導体装置
CN109844184A (zh) * 2016-06-14 2019-06-04 克罗米斯有限公司 用于功率应用和射频应用的工程化衬底结构
EP3477695A4 (en) * 2016-06-23 2020-03-04 Mitsubishi Materials Corporation METHOD FOR PRODUCING AN INSULATED CIRCUIT, INSULATED CIRCUIT, AND THERMOELECTRIC CONVERSION MODULE
US11011373B2 (en) 2016-06-14 2021-05-18 QROMIS, Inc. Engineered substrate structures for power and RF applications

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE112015006049T5 (de) * 2015-01-26 2017-10-12 Mitsubishi Electric Corporation Halbleiterbauteil und verfahren zum herstellen eines halbleiterbauteils
JP6234630B2 (ja) * 2015-02-25 2017-11-22 三菱電機株式会社 パワーモジュール
JP6572810B2 (ja) * 2016-03-15 2019-09-11 三菱マテリアル株式会社 接合体の製造方法、及び、パワーモジュール用基板の製造方法
JP6750263B2 (ja) * 2016-03-18 2020-09-02 富士電機株式会社 電力用半導体モジュール
US10755986B2 (en) * 2016-03-29 2020-08-25 QROMIS, Inc. Aluminum nitride based Silicon-on-Insulator substrate structure
JP6776953B2 (ja) * 2017-03-07 2020-10-28 三菱マテリアル株式会社 ヒートシンク付パワーモジュール用基板
WO2018187364A1 (en) 2017-04-04 2018-10-11 Kulicke And Saffa Industries, Inc. Ultrasonic welding systems and methods of using the same
JP7031172B2 (ja) * 2017-08-24 2022-03-08 富士電機株式会社 半導体装置
JP6601512B2 (ja) 2018-01-24 2019-11-06 三菱マテリアル株式会社 ヒートシンク付きパワーモジュール用基板及びパワーモジュール
JP6939596B2 (ja) 2018-01-24 2021-09-22 三菱マテリアル株式会社 パワーモジュール用基板の製造方法及びセラミックス‐銅接合体
JP6614256B2 (ja) * 2018-03-02 2019-12-04 三菱マテリアル株式会社 絶縁回路基板
WO2019188885A1 (ja) 2018-03-26 2019-10-03 三菱マテリアル株式会社 絶縁回路基板用接合体の製造方法および絶縁回路基板用接合体
CN112236860B (zh) * 2018-06-12 2024-04-16 三菱电机株式会社 功率半导体模块以及电力变换装置
JP6567241B1 (ja) * 2018-06-12 2019-08-28 三菱電機株式会社 パワー半導体モジュール及び電力変換装置
US11270983B2 (en) * 2018-10-15 2022-03-08 Semtech Corporation System and method for providing mechanical isolation of assembled diodes
JP7147610B2 (ja) * 2019-02-12 2022-10-05 三菱マテリアル株式会社 絶縁回路基板及びその製造方法
US11828546B2 (en) * 2019-11-21 2023-11-28 Heraeus Deutschland GmbH & Co. KG Heat exchange compound module
JP7424145B2 (ja) 2020-03-23 2024-01-30 三菱マテリアル株式会社 絶縁回路基板
CN114267636B (zh) * 2021-06-02 2023-10-10 青岛昇瑞光电科技有限公司 功率芯片单元的制造方法、功率封装模块的制造方法及功率封装模块
KR20230097341A (ko) * 2021-12-24 2023-07-03 주식회사 엘엑스세미콘 회로기판의 제조방법
WO2023244781A1 (en) * 2022-06-17 2023-12-21 Murata Manufacturing Co., Ltd. Cooling structure of a power supply module
TWI811136B (zh) * 2022-10-17 2023-08-01 創世電股份有限公司 半導體功率元件

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003078086A (ja) * 2001-09-04 2003-03-14 Kubota Corp 半導体素子モジュール基板の積層構造
JP2007214572A (ja) * 2006-02-09 2007-08-23 Samsung Electro-Mechanics Co Ltd ベアチップ内蔵型印刷回路基板及びその製造方法
JP2008147308A (ja) * 2006-12-07 2008-06-26 Hitachi Metals Ltd 回路基板およびこれを用いた半導体モジュール
WO2011155379A1 (ja) * 2010-06-08 2011-12-15 株式会社Neomaxマテリアル アルミニウム銅クラッド材

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0786703A (ja) * 1993-09-10 1995-03-31 Toshiba Corp セラミックス回路基板
JP2006019494A (ja) * 2004-07-01 2006-01-19 Hitachi Metals Ltd 窒化珪素配線基板および半導体モジュール
JP2007027261A (ja) 2005-07-13 2007-02-01 Mitsubishi Electric Corp パワーモジュール
JP4965314B2 (ja) 2007-03-30 2012-07-04 Dowaメタルテック株式会社 金属−セラミックス接合基板の製造装置
JP5734216B2 (ja) 2012-02-01 2015-06-17 三菱電機株式会社 電力用半導体装置および電力用半導体装置の製造方法
JP5403129B2 (ja) * 2012-03-30 2014-01-29 三菱マテリアル株式会社 パワーモジュール用基板、ヒートシンク付パワーモジュール用基板、パワーモジュール、及びパワーモジュール用基板の製造方法
JP2014093365A (ja) * 2012-11-01 2014-05-19 Toyota Industries Corp 半導体装置
KR102130868B1 (ko) * 2013-03-14 2020-07-08 미쓰비시 마테리알 가부시키가이샤 접합체, 파워 모듈용 기판, 및 히트 싱크가 부착된 파워 모듈용 기판
JP6621076B2 (ja) * 2013-03-29 2019-12-18 三菱マテリアル株式会社 パワーモジュール用基板、ヒートシンク付パワーモジュール用基板及びパワーモジュール
JP5648705B2 (ja) * 2013-04-08 2015-01-07 三菱マテリアル株式会社 ヒートシンク付パワーモジュール用基板、ヒートシンク付パワーモジュール及び緩衝層付パワーモジュール用基板

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003078086A (ja) * 2001-09-04 2003-03-14 Kubota Corp 半導体素子モジュール基板の積層構造
JP2007214572A (ja) * 2006-02-09 2007-08-23 Samsung Electro-Mechanics Co Ltd ベアチップ内蔵型印刷回路基板及びその製造方法
JP2008147308A (ja) * 2006-12-07 2008-06-26 Hitachi Metals Ltd 回路基板およびこれを用いた半導体モジュール
WO2011155379A1 (ja) * 2010-06-08 2011-12-15 株式会社Neomaxマテリアル アルミニウム銅クラッド材

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP3166140A4 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109844184A (zh) * 2016-06-14 2019-06-04 克罗米斯有限公司 用于功率应用和射频应用的工程化衬底结构
US11011373B2 (en) 2016-06-14 2021-05-18 QROMIS, Inc. Engineered substrate structures for power and RF applications
CN109844184B (zh) * 2016-06-14 2021-11-30 克罗米斯有限公司 用于功率应用和射频应用的工程化衬底结构
US11387101B2 (en) 2016-06-14 2022-07-12 QROMIS, Inc. Methods of manufacturing engineered substrate structures for power and RF applications
US12009205B2 (en) 2016-06-14 2024-06-11 QROMIS, Inc. Engineered substrate structures for power and RF applications
EP3477695A4 (en) * 2016-06-23 2020-03-04 Mitsubishi Materials Corporation METHOD FOR PRODUCING AN INSULATED CIRCUIT, INSULATED CIRCUIT, AND THERMOELECTRIC CONVERSION MODULE
US10798824B2 (en) 2016-06-23 2020-10-06 Mitsubishi Materials Corporation Method for manufacturing insulated circuit board, insulated circuit board, and thermoelectric conversion module
EP3734654A1 (en) * 2016-06-23 2020-11-04 Mitsubishi Materials Corporation Method for manufacturing insulated circuit board, insulated circuit board, and thermoelectric conversion module
JP2019067951A (ja) * 2017-10-02 2019-04-25 トヨタ自動車株式会社 半導体装置

Also Published As

Publication number Publication date
TWI649840B (zh) 2019-02-01
JP6488917B2 (ja) 2019-03-27
KR102300972B1 (ko) 2021-09-09
JP2016027645A (ja) 2016-02-18
US20170154855A1 (en) 2017-06-01
US9837363B2 (en) 2017-12-05
TW201626513A (zh) 2016-07-16
KR20170026557A (ko) 2017-03-08

Similar Documents

Publication Publication Date Title
JP6488917B2 (ja) 放熱板付パワーモジュール用基板及びパワーモジュール
JP5892281B2 (ja) ヒートシンク付きパワーモジュール用基板及びパワーモジュール
EP3166140B1 (en) Substrate unit for power modules, and power module
JP6435945B2 (ja) ヒートシンク付きパワーモジュール用基板
TWI690041B (zh) 具有散熱片的電源模組用基板及電源模組
JP6601512B2 (ja) ヒートシンク付きパワーモジュール用基板及びパワーモジュール
JP6417834B2 (ja) 冷却器付パワーモジュール用基板及び冷却器付パワーモジュール用基板の製造方法
JP6201827B2 (ja) 放熱板付パワーモジュール用基板の製造方法
JP6435711B2 (ja) 放熱板付パワーモジュール用基板及びパワーモジュール
JP5966512B2 (ja) ヒートシンク付パワーモジュール用基板の製造方法
JP6638284B2 (ja) 放熱板付パワーモジュール用基板及びパワーモジュール
JP2013055237A (ja) パワーモジュール用基板の製造方法
JP6020256B2 (ja) ヒートシンク付パワーモジュール用基板の製造方法
JP6565735B2 (ja) パワーモジュール用基板及びパワーモジュール並びにパワーモジュール用基板の製造方法
JP6561883B2 (ja) 回路基板の製造方法
JP6471465B2 (ja) 冷却器付パワーモジュール用基板
CN111819681A (zh) 带散热器的绝缘电路基板

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 15814706

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 15320798

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

REEP Request for entry into the european phase

Ref document number: 2015814706

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2015814706

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 20177002672

Country of ref document: KR

Kind code of ref document: A