WO2014122999A1 - 積層型固体撮像装置および撮像装置 - Google Patents

積層型固体撮像装置および撮像装置 Download PDF

Info

Publication number
WO2014122999A1
WO2014122999A1 PCT/JP2014/051349 JP2014051349W WO2014122999A1 WO 2014122999 A1 WO2014122999 A1 WO 2014122999A1 JP 2014051349 W JP2014051349 W JP 2014051349W WO 2014122999 A1 WO2014122999 A1 WO 2014122999A1
Authority
WO
WIPO (PCT)
Prior art keywords
substrate
imaging device
state imaging
wiring
solid
Prior art date
Application number
PCT/JP2014/051349
Other languages
English (en)
French (fr)
Inventor
良章 竹本
光宏 月村
直裕 高澤
Original Assignee
オリンパス株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by オリンパス株式会社 filed Critical オリンパス株式会社
Publication of WO2014122999A1 publication Critical patent/WO2014122999A1/ja
Priority to US14/817,539 priority Critical patent/US20150340400A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14634Assemblies, i.e. Hybrid structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14632Wafer-level processed structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1464Back illuminated imager structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05085Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
    • H01L2224/05089Disposition of the additional element
    • H01L2224/05093Disposition of the additional element of a plurality of vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond

Definitions

  • the present invention relates to a stacked solid-state imaging device, and more particularly, to a stacked solid-state imaging device having a structure that receives light from the back side, and an imaging device having the stacked solid-state imaging device.
  • a stacked solid-state imaging device having a structure that receives light from the back side
  • an imaging device having the stacked solid-state imaging device Priority is claimed on Japanese Patent Application No. 2013-021712, filed Feb. 6, 2013, the content of which is incorporated herein by reference.
  • CCD Charge Coupled Device
  • amplification type solid-state imaging device guides the signal charge generated and accumulated by the photoelectric conversion unit of the pixel to which light is incident to the amplification unit provided in the pixel, and outputs the signal amplified by the amplification unit from the pixel.
  • amplification type solid-state imaging device a plurality of such pixels are arranged in a two-dimensional matrix.
  • Examples of the amplification type solid-state imaging device include a CMOS type solid-state imaging device using a complementary metal oxide semiconductor (CMOS) transistor, and the like.
  • CMOS complementary metal oxide semiconductor
  • a general CMOS-type solid-state imaging device adopts a method of sequentially reading out signal charges generated by photoelectric conversion units of respective pixels arranged in a two-dimensional matrix for each row.
  • the timing of exposure in the photoelectric conversion unit of each pixel is determined by the start and end of readout of the signal charge, so the timing of exposure differs for each row. For this reason, when an object with a fast movement is imaged using such a CMOS type solid-state imaging device, the object is distorted in the imaged image.
  • CMOS solid-state imaging devices having a global shutter function In order to eliminate the distortion of the subject, a simultaneous imaging function (global shutter function) has been proposed which realizes the coincidence of accumulation of signal charges.
  • applications of CMOS solid-state imaging devices having a global shutter function are increasing.
  • a storage capacitor portion having a light shielding property In such a conventional CMOS solid-state imaging device, after exposing all pixels simultaneously, the signal charge generated by each photoelectric conversion unit is simultaneously transferred to each storage capacitor unit simultaneously in all pixels and temporarily stored. The charges are sequentially converted into pixel signals at a predetermined read timing and read out.
  • a stack-type solid-state imaging device described in Patent Document 1 has been considered.
  • the first substrate and the second substrate are electrically connected by the connection layer (connection portion) including the micropad and the microbump.
  • connection layer connection portion
  • the connection layer including the micropad and the microbump.
  • On the first substrate a pixel array in which pixels are arranged in a two-dimensional matrix is arranged, and on the same plane, bonding pads (electrode parts) are formed in which electrodes for inputting and outputting signals from the outside are exposed. ing.
  • the bonding pad is disposed in the pad portion, and is exposed to the outside by forming an opening in the pad portion.
  • the laminated solid-state imaging device of Patent Document 1 has a structure in which a force is directly applied to the connection layer when performing wire bonding to connect metal wiring to the bonding pad using heat and ultrasonic waves. Therefore, when wire bonding is performed, the vicinity of the connection layer becomes a starting point of the crack or peeling, and there is a problem in reliability.
  • the present invention has been made in view of such problems, and has a highly reliable laminated solid-state imaging device that suppresses the occurrence of cracks and peeling near the connection when performing wire bonding, and
  • An object of the present invention is to provide an imaging device including the stacked solid-state imaging device.
  • a stacked solid-state imaging device includes a first substrate and a second substrate stacked together, a photoelectric conversion unit that converts incident light into an electrical signal, and the first substrate.
  • An electrode unit provided on the first substrate, the first contact unit provided on the first substrate, and an electrode unit having an exposed surface exposed to the outside for passing an electrical signal to the outside
  • a wiring portion provided on the first substrate and electrically connecting the electrode portion and the first contact portion.
  • the wiring portion may be disposed so as not to overlap the exposed surface when viewed from the stacking direction.
  • the whole of the electrode section may be formed on a reference plane parallel to the first substrate.
  • the wiring portion is formed to intersect the parallel wiring portion formed in parallel with the first substrate and the first substrate.
  • the cross wiring portion may be included.
  • An imaging device includes the stacked solid-state imaging device according to any one of the first to fourth aspects.
  • the stacked solid-state imaging device and the imaging device of each of the above aspects it is possible to suppress the occurrence of cracking or peeling around the connection portion when performing wire bonding. As a result, it is possible to provide a highly reliable stacked solid-state imaging device and imaging device.
  • FIG. 1 is a perspective view of a stacked solid-state imaging device according to a first embodiment of the present invention. It is sectional drawing of the side in the principal part of the laminated type solid-state imaging device of 1st Embodiment of this invention. It is sectional drawing of the principal part in the modification of 1st Embodiment of this invention. It is sectional drawing of the principal part of the lamination-type solid-state imaging device of 2nd Embodiment of this invention. It is a block diagram of an imaging device of a 3rd embodiment of the present invention.
  • the stacked solid-state imaging device 1 includes a photoelectric conversion unit 110 for converting incident light into an electrical signal, and a reading circuit (not shown) for reading out the converted electrical signal.
  • a first substrate 100, a second substrate 200 having a drive circuit (not shown), and a connection layer 300 connecting the first substrate 100 and the second substrate 200 are provided.
  • the first substrate 100 and the second substrate 200 are stacked in the stacking direction D.
  • the first substrate 100 is, as shown in FIG. 2, a base 120 formed in a plate shape of silicon or the like, a light incident portion 130 provided on the first surface 120 a of the base 120, and the base 120 And the first wiring structure 140 provided on the second surface 120 b of the In the base material 120, a through hole 120c penetrating in the laminating direction D is formed.
  • a plurality of photodiode sections 121 each having a photodiode and the above-described readout circuit are built in along the first surface 120a.
  • the plurality of photodiode units 121 constitute a pixel array.
  • the photoelectric conversion unit 110 is configured by the light entrance unit 130 and the photodiode unit 121.
  • the light entrance unit 130 includes a plurality of microlenses 131 and a plurality of color filters 132.
  • Each of the microlenses 131 is disposed to correspond to the photodiode unit 121, and guides light incident on the light receiving unit 130 to the photodiode unit 121.
  • the color filter 132 is a known one, and a filter of one color selected from a plurality of colors is allocated to each photodiode section 121 and arranged.
  • a well-known protective film 124 is provided on a portion of the first surface 120 a of the base material 120 where the light incident portion 130 is not provided and the inner surface of the through hole 120 c.
  • the first wiring structure 140 is composed of an interlayer insulating film, a wiring layer, a via, and the like formed by a known semiconductor process.
  • the first wiring structure 140 includes a bonding pad (electrode portion) 141, a first bump (first contact portion) 142, and a wiring portion 143.
  • the bonding pad 141 is formed on the base 120 side of the first wiring structure 140 in parallel to the second surface 120 b. In other words, the entire bonding pad 141 is formed on the reference plane S parallel to the second surface 120 b of the substrate 120. A part of the surface on the side of the base material 120 in the bonding pad 141 is an exposed surface 141 a that is exposed to the outside without being covered by the base material 120 or the protective film 124.
  • the exposed surface 141 a is formed to be orthogonal to the stacking direction D.
  • the bonding pad 141 is a pad for transferring an electrical signal with the outside, that is, for inputting and outputting the electrical signal.
  • the first bumps 142 are formed on the surface of the first wiring structure 140 opposite to the substrate 120.
  • the wiring section 143 is configured as a multilayer wiring in which a plurality of wirings (parallel wiring sections) 143a are arranged in multiple layers via the interlayer insulating film 144, and the wirings 143a are electrically connected by vias (cross wiring sections) 143b. ing.
  • the wiring 143a is formed in parallel to the second surface 120b of the base material 120, and the via 143b is formed to be orthogonal to the second surface 120b.
  • the wire 143 a closest to the base material 120 among the plurality of wires 143 a is integrally formed with the bonding pad 141.
  • the wiring portion 143 electrically connects the bonding pad 141 and the first bump 142.
  • the wiring portion 143 is disposed outside the region R overlapping the exposed surface 141 a of the bonding pad 141 when viewed in the stacking direction D.
  • the first substrate 100 configured in this manner is bonded to the second substrate 200 such that the light incident side is the base material 120, that is, the silicon layer.
  • the first substrate 100 has the same configuration as a so-called back-illuminated solid-state imaging device.
  • the second substrate 200 has a base 210 formed in a plate shape of silicon or the like, and a second wiring structure 220 provided on the base 210.
  • a semiconductor element (not shown) is provided on at least one surface of the base 210.
  • the second wiring structure 220 can be configured in the same manner as the first wiring structure 140 described above.
  • the second wiring structure 220 includes a second bump (second contact portion) 221 and a second wiring portion 222.
  • the second bumps 221 are formed on the surface of the second wiring structure 220 opposite to the base 210.
  • the second wiring portion 222 is configured as a multilayer wiring in which a plurality of wirings 222a are arranged in multiple layers via an interlayer insulating film 223, and the wirings 222a are electrically connected to each other by vias 222b.
  • the above-described drive circuit included in the second substrate 200 is a circuit for driving an electric circuit (not shown) in the first substrate 100 and the second substrate 200, a photodiode portion 121, and the like.
  • connection layer 300 is provided between a plurality of connection portions 301 for electrically connecting the first bumps 142 of the first substrate 100 and the second bumps 221 of the second substrate 200 and between the adjacent connection portions 301. And the like.
  • the connection portion 301 can be formed of solder, gold or the like.
  • an insulating resin can be suitably used.
  • the bumps 142 and 221 are bump-bonded by solder.
  • Each connection portion 301 is disposed outside the region R overlapping the exposed surface 141 a of the bonding pad 141 when viewed in the stacking direction D.
  • the metal wire W is sent forward from the cylindrical hole of the head (not shown) formed in a cylindrical shape.
  • the head is equipped with an ultrasound device.
  • the distal end portion of the metal wire W is pressed against the exposed surface 141 a of the bonding pad 141 while melting the distal end portion of the metal wire W by ultrasonic vibration generated by the ultrasonic device, whereby the exposed surface 141 a is exposed to the exposed surface 141 a.
  • a load acts as shown by the arrow F orthogonal to.
  • the first substrate 100 and the second substrate 200 are harder than the connection layer 300 because they are formed by a known semiconductor process.
  • the load by the metal wire W mainly acts on the region R. When the melted portion in the metal wire W cools and solidifies, the metal wire W is connected to the exposed surface 141a.
  • the light that has entered the light entrance 130 passes through the microlens 131 and the color filter 132 and enters each photodiode 121.
  • the light incident on the photodiode portion 121 is photoelectrically converted into an electric signal.
  • the electrical signal is output to the metal wire W through the wiring 143 a and the via 143 b of the first wiring structure 140 and the exposed surface 141 a of the bonding pad 141.
  • the electrical signal input to the exposed surface 141 a of the bonding pad 141 via the metal wire W is input to the semiconductor element of the second substrate 200 through the wiring portion 143 and the connection portion 301. Also, conversely, the signal output from this semiconductor element is output to the metal wire W through the exposed surface 141a.
  • the connection portion 301 when viewed in the stacking direction D, the connection portion 301 is disposed in the region R not overlapping the exposed surface 141 a of the bonding pad 141. .
  • the load by the metal wire W mainly acts on the region R, so the load acting on the connection portion 301 disposed outside the region R can be reduced. Therefore, when wire bonding is performed on the exposed surface 141a, it is possible to suppress the occurrence of cracking or peeling around the connection portion 301. As a result, the reliability of the stacked solid-state imaging device 1 can be enhanced.
  • the wiring portion 143 is disposed outside the region R overlapping the exposed surface 141 a of the bonding pad 141 when viewed in the stacking direction D.
  • the load acting on the vicinity of the wiring portion 143 can be reduced, and generation of a crack or peeling in the wiring portion 143 can be suppressed.
  • the entire bonding pad 141 is formed on the reference surface S. Therefore, the entire bonding pad 141 can be formed at one time by a semiconductor process such as photolithography, and the bonding pad 141 can be easily manufactured.
  • the wiring portion 143 includes the wiring 143a and the via 143b, the wiring portion 143 can be three-dimensionally configured as a multilayer wiring, and the degree of freedom of the configuration of the wiring portion 143 can be increased.
  • part of the wiring 143 a of the wiring portion 143 and the via 143 b are exposed surfaces of the bonding pad 141.
  • the first substrate 100 is harder than the connection layer 300, it is difficult to cause cracking or peeling in the vicinity of the wiring 143a or the via 143b arranged in the region R, even with this configuration. .
  • the stacked solid-state imaging device 3 of the present embodiment has a configuration in which the connection layer 300 is not provided in the stacked solid-state imaging device 1 of the first embodiment.
  • the first bumps 142 of the first substrate 100 and the second bumps 221 of the second substrate 200 are directly bonded. That is, for example, the bonding surfaces of the bumps 142 and 221 are exposed by pre-processing the bumps 142 and 221.
  • the exposed bonding surface is made of the same material as the base material of the bumps 142 and 221. Then, for example, in a vacuum environment, the bumps 142 and 221 are directly bonded to each other using a method such as surface activation bonding which presses the bonding surfaces.
  • the stacked solid-state imaging device 3 configured as above, it is possible to suppress the occurrence of cracks and peeling in the vicinity of the connection portion when performing wire bonding. As a result, a highly reliable stacked solid-state imaging device 3 can be provided.
  • first embodiment and the second embodiment of the present invention have been described in detail with reference to the drawings, but the specific configuration is not limited to this embodiment, and modifications of the configuration without departing from the scope of the present invention, Combinations are also included. Furthermore, it goes without saying that each of the configurations shown in each embodiment can be used in combination as appropriate.
  • two stacked substrates 100 and 200 are stacked to constitute a stacked solid-state imaging device.
  • the number of substrates constituting the stacked solid-state imaging device is not limited to this, and three or more substrates may be stacked to constitute the stacked solid-state imaging device. In this case, it is preferable to provide TSVs (through silicon vias) appropriately on the substrate and stack them.
  • the drive circuit is provided on the second substrate 200
  • the drive circuit may be provided on both the first substrate 100 and the second substrate 200.
  • the bonding pad 141 may be configured as a multilayer wiring including a wiring and a via parallel to the base material 120. With this configuration, the bonding pads can be three-dimensionally configured, and the degree of freedom in the configuration of the bonding pads can be increased.
  • the wiring section 143 may be configured of only one wiring 143a.
  • the method of bonding the first substrate 100 and the second substrate 200 may be other than bump bonding and direct bonding.
  • FIG. 5 is a block diagram showing a schematic configuration of an imaging device (for example, a digital single-lens camera, an endoscope, a microscope, etc.) 70 equipped with the stacked solid-state imaging device 1 according to the embodiment of the present invention.
  • an imaging device 70 equipped with the stacked solid-state imaging device 1 according to the first embodiment will be described as an example.
  • the imaging device 70 includes a lens unit unit 20, the stacked solid-state imaging device 1, an image signal processing device 30, a recording device 40, a camera control device 50, and a display device 60.
  • the lens control unit 50 controls the drive of the zoom, focus, aperture, and the like by the camera control device 50, and forms an image of a subject on the stacked solid-state imaging device 1.
  • the stacked solid-state imaging device 1 is driven and controlled by the camera control device 50, converts light from an object incident into the stacked solid-state imaging device 1 through the lens unit 20 into an electrical signal, and responds to the amount of incident light.
  • the obtained image signal is output to the image signal processing device 30.
  • the image signal processing device 30 performs processing such as signal amplification, conversion to image data and various corrections, image data compression, and the like on the image signal output from the stacked solid-state imaging device 1.
  • the image signal processing apparatus 30 uses a memory (not shown) as a temporary storage unit of image data in each process.
  • the recording device 40 is a removable recording medium such as a semiconductor memory, and records or reads image data.
  • the camera control device 50 is a control device that controls the entire imaging device 70.
  • the display device 60 is a display device such as liquid crystal that displays an image based on image data that has been formed on the stacked solid-state imaging device 1 and processed by the image signal processing device 30 or read out from the recording device 40. It is.
  • the imaging device 70 of the present embodiment mounts the stacked solid-state imaging device 1 of the first embodiment.
  • the imaging device 70 of the present embodiment mounts the stacked solid-state imaging device 1 of the first embodiment.
  • the stacked solid-state imaging device and the imaging device of each of the above aspects it is possible to suppress the occurrence of cracking or peeling around the connection portion when performing wire bonding. As a result, it is possible to provide a highly reliable stacked solid-state imaging device and imaging device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

 積層型固体撮像装置は、互いに積層された第一の基板および第二の基板と、入射光を電気信号に変換する光電変換部と、第一の基板に設けられ、外部との間で電気信号を受け渡すために外部に露出した露出面を有する電極部と、第一の基板に設けられた第一の接点部と、第二の基板に設けられた第二の接点部とを電気的に接続する接続部と、第一の基板に設けられ、電極部と第一の接点部とを電気的に接続する配線部とを備え、第一の基板および第二の基板が積層される積層方向から見たときに、接続部は露出面に重ならないように配置されている。

Description

積層型固体撮像装置および撮像装置
 本発明は、積層型固体撮像装置、より詳しくは、裏面側から受光する構造の積層型固体撮像装置、およびこの積層型固体撮像装置を有する撮像装置に関する。
 本願は、2013年02月06日に、日本に出願された特願2013-021712号に基づき優先権を主張し、その内容をここに援用する。
 近年、ビデオカメラや電子スチルカメラなどが、広く一般に普及している。これらのカメラには、CCD(Charge Coupled Device)型や増幅型の固体撮像装置が使用されている。増幅型の固体撮像装置は、光が入射する画素の光電変換部が生成・蓄積した信号電荷を、画素に設けられた増幅部に導き、増幅部が増幅した信号を画素から出力する。増幅型の固体撮像装置では、このような画素が二次元マトリクス状に複数配置されている。増幅型の固体撮像装置には、例えばCMOS(Complementary Metal Oxide Semiconductor)トランジスタを用いたCMOS型固体撮像装置等がある。
 従来、一般的なCMOS型固体撮像装置は、二次元マトリクス状に配列された各画素の光電変換部が生成した信号電荷を行毎に順次読み出す方式を採用している。この方式では、各画素の光電変換部における露光のタイミングは、信号電荷の読み出しの開始と終了によって決まるため、行毎に露光のタイミングが異なる。このため、このようなCMOS型固体撮像装置を用いて動きの速い被写体を撮像すると、撮像した画像内で被写体が歪んでしまう。
 この被写体の歪みを無くすために、信号電荷の蓄積の同時性を実現する同時撮像機能(グローバルシャッタ機能)が提案されている。また、グローバルシャッタ機能を有するCMOS型固体撮像装置の用途が多くなりつつある。グローバルシャッタ機能を有するCMOS型固体撮像装置では、通常、光電変換部が生成した信号電荷を、読出しが行われるまで蓄えておくために、遮光性を持った蓄積容量部を有することが必要となる。
 このような従来のCMOS型固体撮像装置は、全画素を同時に露光した後、各光電変換部が生成した信号電荷を全画素で同時に各蓄積容量部に転送して一旦蓄積しておき、この信号電荷を所定の読み出しタイミングで順次画素信号に変換して読み出している。
 ただし、従来のグローバルシャッタ機能を有するCMOS型固体撮像装置では、光電変換部と蓄積容量部とを同一基板の同一平面上に作る必要があり、チップ面積の増大が避けられない。さらに、蓄積容量部に蓄積された信号電荷を読み出すまでの待機期間中に、光に起因するノイズや、蓄積容量部で発生するリーク電流(暗電流)に起因するノイズにより信号の品質が劣化してしまうという問題がある。
 これらの問題を解決するために、特許文献1に記載された積層型固体撮像装置が検討されている。
 積層型固体撮像装置では、第1の基板と第2の基板とが、マイクロパッドおよびマイクロバンプを含む接続層(接続部)によって電気的に接続されている。第1の基板には2次元の行列状に画素が配列された画素アレイが配列されており、同一平面に外部から信号と入出力する為の電極が露出したボンディングパッド(電極部)が形成されている。
 このボンディングパッドはパッド部に配されていて、パッド部に開口が形成されることで外部に露出している。
日本国特開2012-33878号公報
 しかしながら、前記特許文献1の積層型固体撮像装置は、ボンディングパッドに金属配線を熱と超音波を用いて接続するワイヤボンディングを行うときに、接続層に直接、力が加わる構造である。このため、ワイヤボンディングを行うときに接続層の近傍がクラックや剥がれの起点となり、信頼性に問題がある。
 本発明は、このような問題点に鑑みてなされたものであって、ワイヤボンディングを行うときに接続部付近にクラックや剥がれが生じるのを抑えた、信頼性の高い積層型固体撮像装置、およびこの積層型固体撮像装置を備える撮像装置を提供することを目的とする。
 上記課題を解決するために、この発明は以下の手段を提案している。
 本発明の第1の態様に係る積層型固体撮像装置は、互いに積層された第一の基板および第二の基板と、入射光を電気信号に変換する光電変換部と、前記第一の基板に設けられ、外部との間で電気信号を受け渡すために外部に露出した露出面を有する電極部と、前記第一の基板に設けられた第一の接点部と、前記第二の基板に設けられた第二の接点部とを電気的に接続する接続部と、前記第一の基板に設けられ、前記電極部と前記第一の接点部とを電気的に接続する配線部と、を備え、前記第一の基板および前記第二の基板が積層される積層方向から見たときに、前記接続部は前記露出面に重ならないように配置されている。
 本発明の第2の態様によれば、上記第1の態様において、前記積層方向から見たときに、前記配線部は前記露出面に重ならないように配置されていてもよい。
 本発明の第3の態様によれば、上記第1の態様において、前記電極部の全体は、前記第一の基板に平行な基準面上に形成されていてもよい。
 本発明の第4の態様によれば、上記第1の態様において、前記配線部は、前記第一の基板に平行に形成された平行配線部と、前記第一の基板に交差するように形成された交差配線部と、を有していてもよい。
 本発明の第5の態様に係る撮像装置は、上記第1の態様から上記第4の態様のいずれか一態様に記載の積層型固体撮像装置を備えている。

 上記各態様の積層型固体撮像装置および撮像装置によれば、ワイヤボンディングを行うときに接続部付近にクラックや剥がれが生じるのを抑えることが可能である。この結果、信頼性の高い積層型固体撮像装置および撮像装置を提供することができる。
本発明の第1実施形態の積層型固体撮像装置の斜視図である。 本発明の第1実施形態の積層型固体撮像装置の要部における側面の断面図である。 本発明の第1実施形態の変形例における要部の断面図である。 本発明の第2実施形態の積層型固体撮像装置の要部の断面図である。 本発明の第3実施形態の撮像装置のブロック図である。
(第1実施形態)
 以下、本発明に係る積層型固体撮像装置の第1実施形態を、図1から図3を参照しながら説明する。
 図1および図2に示すように、本積層型固体撮像装置1は、入射光を電気信号に変換するための光電変換部110および変換された電気信号を読出す不図示の読出し回路を有する第一の基板100と、不図示の駆動回路を有する第二の基板200と、第一の基板100と第二の基板200とを接続する接続層300とを備えている。
 第一の基板100および第二の基板200は、積層方向Dに積層されている。
 第一の基板100は、図2に示すように、シリコンなどで板状に形成された基材120と、基材120の第一の面120aに設けられた入光部130と、基材120の第二の面120bに設けられた第一の配線構造140とを有している。
 基材120には、積層方向Dに貫通する貫通孔120cが形成されている。基材120には、フォトダイオードと前述の読出し回路とを有する複数のフォトダイオード部121が、第一の面120aに沿って内蔵されている。
 複数のフォトダイオード部121により、画素アレイを構成する。入光部130およびフォトダイオード部121により、光電変換部110を構成する。
 入光部130は、複数のマイクロレンズ131と、複数のカラーフィルタ132とを備えている。各マイクロレンズ131は、フォトダイオード部121に対応するように配置されていて、入光部130に入射する光をフォトダイオード部121に導く。
 カラーフィルタ132は、公知のものであり、複数種類の色の中から選択された1色のフィルタが各フォトダイオード部121に割当てられて配置されている。
 基材120の第一の面120aにおける入光部130が設けられていない部分、および、貫通孔120cの内面には、公知の保護膜124が設けられている。
 第一の配線構造140は、公知の半導体プロセスで形成された層間絶縁膜、配線層、およびビアなどで構成されている。第一の配線構造140は、ボンディングパッド(電極部)141、第一のバンプ(第一の接点部)142、および配線部143を有している。
 ボンディングパッド141は、第一の配線構造140における基材120側に、第二の面120bに平行に形成されている。言い換えれば、ボンディングパッド141の全体は、基材120の第二の面120bに平行な基準面S上に形成されている。
 ボンディングパッド141における基材120側の面の一部は、基材120や保護膜124に覆われずに外部に露出する露出面141aである。露出面141aは、積層方向Dに直交するように形成されている。この例では、ボンディングパッド141の一方の面の一部を後述する層間絶縁膜144や保護膜124が覆っているため、ボンディングパッド141の一方の面の残部が露出面141aである。
 ボンディングパッド141は、外部との間で電気信号を受け渡す、すなわち電気信号を入出力するためのパッドである。
 第一のバンプ142は、第一の配線構造140における基材120とは反対側の面に形成されている。
 配線部143は、複数の配線(平行配線部)143aを層間絶縁膜144を介して多層に配置し、各配線143a同士をビア(交差配線部)143bによって電気的に接続した多層配線として構成されている。配線143aは、基材120の第二の面120bに平行に形成され、ビア143bは、第二の面120bに直交するように形成されている。
 複数の配線143aのうち最も基材120側の配線143aは、ボンディングパッド141と一体に形成されている。配線部143は、ボンディングパッド141と第一のバンプ142とを電気的に接続している。
 配線部143は、積層方向Dに見たときに、ボンディングパッド141の露出面141aに重なる領域Rの外部に配置されている。
 このように構成された第一の基板100は、光が入射する側が基材120、すなわちシリコン層となるように第二の基板200に接合されている。第一の基板100は、いわゆる、裏面照射型の固体撮像装置と同様の構成である。
 第二の基板200は、図2に示すように、シリコンなどで板状に形成された基材210と、基材210に設けられた第二の配線構造220とを有している。
 基材210の少なくとも一方の面には、不図示の半導体素子が設けられている。
 第二の配線構造220は、前述の第一の配線構造140と同様に構成することができる。第二の配線構造220は、第二のバンプ(第二の接点部)221および第二の配線部222を有している。
 第二のバンプ221は、第二の配線構造220における基材210とは反対側の面に形成されている。
 第二の配線部222は、複数の配線222aを層間絶縁膜223を介して多層に配置し、各配線222a同士をビア222bによって電気的に接続した多層配線として構成されている。
 第二の基板200が有する前述の駆動回路は、第一の基板100および第二の基板200内の図示しない電気回路や、フォトダイオード部121などを駆動するための回路である。
 接続層300は、第一の基板100の第一のバンプ142と第二の基板200の第二のバンプ221とを電気的に接続する複数の接続部301と、隣合う接続部301同士の間などに充填された充填部材302とを有している。
 接続部301は、ハンダや金などで形成することができる。充填部材302としては、絶縁性の樹脂を好適に用いることができる。本実施形態では、接続部301は、バンプ142、221をハンダによりバンプ接合している。
 各接続部301は、積層方向Dに見たときに、ボンディングパッド141の露出面141aに重なる領域Rの外部に配置されている。
 このように構成された積層型固体撮像装置1のボンディングパッド141に金属ワイヤWを接続するときには、例えば、以下の手順で行う。
 すなわち、筒状に形成された不図示のヘッドの筒孔から前方に金属ワイヤWを送出す。
このヘッドには、超音波装置が備えられている。
 超音波装置が発生する超音波振動で金属ワイヤWの先端部を溶かしつつ、金属ワイヤWの先端部をボンディングパッド141の露出面141aに押当てることで、露出面141aに対して、露出面141aに直交する矢印Fで示すような荷重が作用する。
 一般的に、第一の基板100および第二の基板200は、公知の半導体プロセスにより形成されているため、接続層300よりも硬い。金属ワイヤWによる荷重は、主に領域Rに作用する。
 金属ワイヤWにおける溶けた部分が冷えて固化すると、露出面141aに金属ワイヤWが接続される。
 次に、以上のように構成された積層型固体撮像装置1の作用について説明する。
 入光部130に入射した光は、マイクロレンズ131およびカラーフィルタ132を通って各フォトダイオード部121に入射する。フォトダイオード部121に入射した光は光電変換されて電気信号となる。この電気信号は、第一の配線構造140の配線143aおよびビア143b、ボンディングパッド141の露出面141aを通して金属ワイヤWに出力される。
 金属ワイヤWを介してボンディングパッド141の露出面141aに入力された電気信号は、配線部143および接続部301を通して、第二の基板200の半導体素子に入力される。また、逆に、この半導体素子から出力された信号は、露出面141aを通して金属ワイヤWに出力される。
 以上説明したように、本実施形態の積層型固体撮像装置1によれば、積層方向Dに見たときに、接続部301はボンディングパッド141の露出面141aに重ならない領域Rに配置されている。露出面141aに金属ワイヤWを接続するときには、金属ワイヤWによる荷重は主に領域Rに作用するため、領域Rの外部に配置されている接続部301に作用する荷重を低減させることができる。したがって、露出面141aにワイヤボンディングを行うときに接続部301付近にクラックや剥がれが生じるのを抑えることが可能となる。その結果、積層型固体撮像装置1の信頼性を高めることができる。
 配線部143は、積層方向Dに見たときにボンディングパッド141の露出面141aに重なる領域Rの外部に配置されている。これにより、露出面141aにワイヤボンディングを行うときに配線部143付近に作用する荷重を低減させ、配線部143にクラックや剥がれが生じるのを抑制することができる。
 ボンディングパッド141の全体は、基準面S上に形成されている。したがって、ボンディングパッド141の全体をフォトリソグラフィなどの半導体プロセスで一度に形成することができ、ボンディングパッド141を容易に製造することができる。
 配線部143は配線143aおよびビア143bを備えるため、配線部143を多層配線として立体的に構成し、配線部143の構成の自由度を高めることができる。
 なお、本実施形態では、図3に示す積層型固体撮像装置2のように、配線部143の配線143aの一部やビア143bが、積層方向Dに見たときに、ボンディングパッド141の露出面141aに重なる領域Rに配置されるように構成してもよい。
 前述のように、第一の基板100は接続層300に比べて硬いため、このように構成しても、領域Rに配置された配線143aやビア143b付近にクラックや剥がれが生じにくいからである。
(第2実施形態)
 次に、本発明の第2実施形態について図4を参照しながら説明するが、前記実施形態と同一の部位には同一の符号を付してその説明は省略し、異なる点についてのみ説明する。
 図4に示すように、本実施形態の積層型固体撮像装置3は、第1実施形態の積層型固体撮像装置1において接続層300を備えない構成である。
 この例では、第一の基板100の第一のバンプ142と第二の基板200の第二のバンプ221とは、直接接合されている。
 すなわち、例えば、バンプ142、221に前処理をすることで、バンプ142、221の接合面を露出させる。この露出した接合面は、バンプ142、221の母材と同一の材料からなる。そして、例えば、真空環境下において、接合面同士を押圧する表面活性化接合などの手段を用いて、バンプ142、221同士を直接接合する。
 このように構成された積層型固体撮像装置3によっても、ワイヤボンディングを行うときに接続部付近にクラックや剥がれが生じるのを抑えることが可能である。その結果、信頼性の高い積層型固体撮像装置3を提供することができる。
 以上、本発明の第1実施形態および第2実施形態について図面を参照して詳述したが、具体的な構成はこの実施形態に限られず、本発明の要旨を逸脱しない範囲の構成の変更、組み合わせなども含まれる。さらに、各実施形態で示した構成のそれぞれを適宜組み合わせて利用できることは、言うまでもない。
 たとえば、前記第1実施形態および第2実施形態では、2枚の基板100、200を積層して積層型固体撮像装置を構成した。しかし、積層型固体撮像装置を構成する基板の数はこれに限定されず、3枚以上の基板を積層して積層型固体撮像装置を構成してもよい。
この場合、基板にTSV(スルーシリコンビア)を適宜設けて積層することが好ましい。
 駆動回路は第二の基板200が有するとしたが、第一の基板100および第二の基板200の両方に駆動回路を有するように構成してもよい。
 ボンディングパッド141を、基材120に平行な配線およびビアを備える多層配線のように構成してもよい。このように構成することで、ボンディングパッドを立体的に構成し、ボンディングパッドの構成の自由度を高めることができる。
 配線部143は、1つの配線143aのみから構成されていてもよい。
 第一の基板100と第二の基板200とを接合させる方法は、バンプ接合、直接接合以外でもよい。
(第3実施形態)
 次に、第1実施形態または第2実施形態における積層型固体撮像装置1、2、3を搭載した本発明の撮像装置について説明する。図5は、本発明の実施形態による積層型固体撮像装置1を搭載した撮像装置(例えば、デジタル一眼カメラ、内視鏡、顕微鏡等)70の概略構成を示したブロック図である。
 以下では、第1実施形態における積層型固体撮像装置1を搭載した撮像装置70を例に説明する。
 撮像装置70は、レンズユニット部20、積層型固体撮像装置1、画像信号処理装置30、記録装置40、カメラ制御装置50、および表示装置60から構成される。
 レンズユニット部20は、カメラ制御装置50によってズーム、フォーカス、絞りなどが駆動制御され、被写体の像を積層型固体撮像装置1に結像させる。
 積層型固体撮像装置1は、カメラ制御装置50によって駆動・制御され、レンズユニット部20を介して積層型固体撮像装置1内に入射した被写体からの光を電気信号に変換し、入射光量に応じた画像信号を画像信号処理装置30に出力する。
 画像信号処理装置30は、積層型固体撮像装置1から出力された画像信号に対して、信号の増幅、画像データへの変換および各種の補正、画像データの圧縮などの処理を行う。
画像信号処理装置30は、各処理における画像データの一時記憶手段として図示しないメモリを利用する。
 記録装置40は、半導体メモリなどの着脱可能な記録媒体であり、画像データの記録または読み出しを行う。
 カメラ制御装置50は、撮像装置70の全体の制御を行う制御装置である。
 表示装置60は、積層型固体撮像装置1に結像され、画像信号処理装置30によって処理された画像データ、または記録装置40から読み出された画像データに基づく画像を表示する液晶などの表示装置である。
 上記に述べたように、本実施形態の撮像装置70は、第1実施形態の積層型固体撮像装置1を搭載する。これにより、積層型固体撮像装置1にワイヤボンディングを行うときに接続部301付近にクラックや剥がれが生じるのを抑えることができる。その結果、信頼性の高い撮像装置70を提供することができる。
 以上、本発明の実施形態について、図面を参照して説明してきたが、具体的な構成はこの実施形態に限定されるものではなく、本発明の趣旨を逸脱しない範囲においての種々の変更も含まれる。
上記各態様の積層型固体撮像装置および撮像装置によれば、ワイヤボンディングを行うときに接続部付近にクラックや剥がれが生じるのを抑えることが可能である。この結果、信頼性の高い積層型固体撮像装置および撮像装置を提供することができる。
 D 積層方向
 S 基準面
 1、2、3 積層型固体撮像装置
 70 撮像装置
 100 第一の基板
 110 光電変換部
 141 ボンディングパッド(電極部)
 141a 露出面
 142 第一のバンプ(第一の接点部)
 143 配線部
 143a 配線(平行配線部)
 143b ビア(交差配線部)
 200 第二の基板
 301 接続部

Claims (5)

  1.  互いに積層された第一の基板および第二の基板と、
     入射光を電気信号に変換する光電変換部と、
     前記第一の基板に設けられ、外部との間で電気信号を受け渡すために外部に露出した露出面を有する電極部と、
     前記第一の基板に設けられた第一の接点部と、前記第二の基板に設けられた第二の接点部とを電気的に接続する接続部と、
     前記第一の基板に設けられ、前記電極部と前記第一の接点部とを電気的に接続する配線部と、
     を備え、
     前記第一の基板および前記第二の基板が積層される積層方向から見たときに、前記接続部は前記露出面に重ならないように配置されている
    積層型固体撮像装置。
  2.  前記積層方向から見たときに、前記配線部は前記露出面に重ならないように配置されている
    請求項1に記載の積層型固体撮像装置。
  3.  前記電極部の全体は、前記第一の基板に平行な基準面上に形成されている
    請求項1に記載の積層型固体撮像装置。
  4.  前記配線部は、
     前記第一の基板に平行に形成された平行配線部と、
     前記第一の基板に交差するように形成された交差配線部と、
     を有する
    請求項1に記載の積層型固体撮像装置。
  5.  請求項1から4のいずれか一項に記載の積層型固体撮像装置を備える撮像装置。
PCT/JP2014/051349 2013-02-06 2014-01-23 積層型固体撮像装置および撮像装置 WO2014122999A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/817,539 US20150340400A1 (en) 2013-02-06 2015-08-04 Stacked solid-state imaging device and imaging apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2013-021712 2013-02-06
JP2013021712A JP2014154643A (ja) 2013-02-06 2013-02-06 積層型固体撮像装置および撮像装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/817,539 Continuation US20150340400A1 (en) 2013-02-06 2015-08-04 Stacked solid-state imaging device and imaging apparatus

Publications (1)

Publication Number Publication Date
WO2014122999A1 true WO2014122999A1 (ja) 2014-08-14

Family

ID=51299596

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2014/051349 WO2014122999A1 (ja) 2013-02-06 2014-01-23 積層型固体撮像装置および撮像装置

Country Status (3)

Country Link
US (1) US20150340400A1 (ja)
JP (1) JP2014154643A (ja)
WO (1) WO2014122999A1 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102167008B1 (ko) * 2014-09-18 2020-10-19 엘지디스플레이 주식회사 액정 표시 장치
US10109666B2 (en) 2016-04-13 2018-10-23 Taiwan Semiconductor Manufacturing Co., Ltd. Pad structure for backside illuminated (BSI) image sensors
KR102524998B1 (ko) * 2018-09-13 2023-04-24 주식회사 디비하이텍 후면 조사형 이미지 센서 및 그 제조 방법
KR102581170B1 (ko) * 2019-01-22 2023-09-21 주식회사 디비하이텍 후면 조사형 이미지 센서 및 그 제조 방법
KR102578569B1 (ko) * 2019-01-22 2023-09-14 주식회사 디비하이텍 후면 조사형 이미지 센서 및 그 제조 방법
JP7200066B2 (ja) * 2019-08-22 2023-01-06 ルネサスエレクトロニクス株式会社 半導体装置
JP7417393B2 (ja) 2019-09-27 2024-01-18 キヤノン株式会社 半導体装置及び半導体ウエハ
KR20210117702A (ko) * 2020-03-20 2021-09-29 에스케이하이닉스 주식회사 이미지 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012033894A (ja) * 2010-06-30 2012-02-16 Canon Inc 固体撮像装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7659595B2 (en) * 2007-07-16 2010-02-09 Taiwan Semiconductor Manufacturing Company, Ltd. Embedded bonding pad for backside illuminated image sensor
US8957358B2 (en) * 2012-04-27 2015-02-17 Taiwan Semiconductor Manufacturing Company, Ltd. CMOS image sensor chips with stacked scheme and methods for forming the same
US10090349B2 (en) * 2012-08-09 2018-10-02 Taiwan Semiconductor Manufacturing Company, Ltd. CMOS image sensor chips with stacked scheme and methods for forming the same
US8921901B1 (en) * 2013-06-10 2014-12-30 United Microelectronics Corp. Stacked CMOS image sensor and signal processor wafer structure

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012033894A (ja) * 2010-06-30 2012-02-16 Canon Inc 固体撮像装置

Also Published As

Publication number Publication date
US20150340400A1 (en) 2015-11-26
JP2014154643A (ja) 2014-08-25

Similar Documents

Publication Publication Date Title
WO2014122999A1 (ja) 積層型固体撮像装置および撮像装置
JP4941490B2 (ja) 固体撮像装置、及び電子機器
JP6779825B2 (ja) 半導体装置および機器
JP6071315B2 (ja) 固体撮像装置および撮像装置
JP5716347B2 (ja) 固体撮像装置及び電子機器
JP6045250B2 (ja) 固体撮像装置および撮像装置
US9070610B2 (en) Solid-state imaging device and electronic apparatus
US20160254299A1 (en) Solid-state imaging device, imaging device, solid-state imaging device manufacturing method
JP5953087B2 (ja) 固体撮像装置、撮像装置および固体撮像装置の製造方法
JP6413233B2 (ja) 撮像装置および撮像素子
JP2010135700A (ja) 固体撮像装置、及び電子機器
WO2014196255A1 (ja) 半導体装置、固体撮像装置、および撮像装置
WO2017126024A1 (ja) 固体撮像装置および撮像装置
WO2021066069A1 (ja) 撮像素子及び撮像装置
US9954023B2 (en) Solid-state imaging device and imaging apparatus
JPWO2016174758A1 (ja) 固体撮像装置および撮像システム
CN110546765A (zh) 固体摄像装置以及摄像装置
US9865641B2 (en) Solid-state imaging device, manufacturing method therefor, and imaging apparatus
JP7032902B2 (ja) 固体撮像装置、固体撮像装置の製造方法、および電子機器
US20220247950A1 (en) Image capture element and image capture apparatus
WO2014132482A1 (ja) 半導体光検出装置
JP2017022207A (ja) 積層型固体撮像素子
WO2016035184A1 (ja) 固体撮像装置
JP7230946B2 (ja) 撮像素子、及び撮像装置
WO2023027011A1 (ja) 撮像素子及び撮像装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14748940

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14748940

Country of ref document: EP

Kind code of ref document: A1