WO2014042125A1 - 半導体装置およびその製造方法 - Google Patents
半導体装置およびその製造方法 Download PDFInfo
- Publication number
- WO2014042125A1 WO2014042125A1 PCT/JP2013/074250 JP2013074250W WO2014042125A1 WO 2014042125 A1 WO2014042125 A1 WO 2014042125A1 JP 2013074250 W JP2013074250 W JP 2013074250W WO 2014042125 A1 WO2014042125 A1 WO 2014042125A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- layer
- oxide
- oxide semiconductor
- connection
- transparent conductive
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 179
- 238000000034 method Methods 0.000 title claims description 38
- 238000004519 manufacturing process Methods 0.000 title claims description 25
- 239000010410 layer Substances 0.000 claims abstract description 483
- 239000010408 film Substances 0.000 claims abstract description 105
- 229910052751 metal Inorganic materials 0.000 claims abstract description 99
- 239000002184 metal Substances 0.000 claims abstract description 99
- 239000000758 substrate Substances 0.000 claims abstract description 78
- 239000011241 protective layer Substances 0.000 claims abstract description 59
- 239000010409 thin film Substances 0.000 claims abstract description 30
- 238000005260 corrosion Methods 0.000 claims description 22
- 230000007797 corrosion Effects 0.000 claims description 22
- 229910052782 aluminium Inorganic materials 0.000 claims description 14
- 230000004888 barrier function Effects 0.000 claims description 12
- 238000000059 patterning Methods 0.000 claims description 12
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 10
- 238000011946 reduction process Methods 0.000 claims description 10
- 229910007541 Zn O Inorganic materials 0.000 claims description 6
- 229910052733 gallium Inorganic materials 0.000 claims description 3
- 229910052738 indium Inorganic materials 0.000 claims description 3
- 229910052725 zinc Inorganic materials 0.000 claims description 3
- 239000012535 impurity Substances 0.000 description 9
- 239000011159 matrix material Substances 0.000 description 8
- 230000001681 protective effect Effects 0.000 description 7
- 239000010936 titanium Substances 0.000 description 7
- 229910004298 SiO 2 Inorganic materials 0.000 description 6
- 229910021417 amorphous silicon Inorganic materials 0.000 description 6
- 229910052581 Si3N4 Inorganic materials 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 238000005229 chemical vapour deposition Methods 0.000 description 5
- 239000004973 liquid crystal related substance Substances 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 5
- 229910052719 titanium Inorganic materials 0.000 description 5
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 4
- 229910045601 alloy Inorganic materials 0.000 description 4
- 239000000956 alloy Substances 0.000 description 4
- 239000011651 chromium Substances 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 4
- 238000005401 electroluminescence Methods 0.000 description 4
- 229910052750 molybdenum Inorganic materials 0.000 description 4
- 150000004767 nitrides Chemical class 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 239000002356 single layer Substances 0.000 description 4
- 229910052721 tungsten Inorganic materials 0.000 description 4
- 229910000838 Al alloy Inorganic materials 0.000 description 3
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- 229910052804 chromium Inorganic materials 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 239000001257 hydrogen Substances 0.000 description 3
- 229910052739 hydrogen Inorganic materials 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 150000002739 metals Chemical class 0.000 description 3
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- 229910052715 tantalum Inorganic materials 0.000 description 3
- 239000011701 zinc Substances 0.000 description 3
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 2
- 229910052786 argon Inorganic materials 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- CXKCTMHTOKXKQT-UHFFFAOYSA-N cadmium oxide Inorganic materials [Cd]=O CXKCTMHTOKXKQT-UHFFFAOYSA-N 0.000 description 2
- CFEAAQFZALKQPA-UHFFFAOYSA-N cadmium(2+);oxygen(2-) Chemical compound [O-2].[Cd+2] CFEAAQFZALKQPA-UHFFFAOYSA-N 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 239000003365 glass fiber Substances 0.000 description 2
- 239000011777 magnesium Substances 0.000 description 2
- 238000009832 plasma treatment Methods 0.000 description 2
- 239000004033 plastic Substances 0.000 description 2
- 229920003023 plastic Polymers 0.000 description 2
- 229920000139 polyethylene terephthalate Polymers 0.000 description 2
- 239000005020 polyethylene terephthalate Substances 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229920000178 Acrylic resin Polymers 0.000 description 1
- 239000004925 Acrylic resin Substances 0.000 description 1
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- FYYHWMGAXLPEAU-UHFFFAOYSA-N Magnesium Chemical compound [Mg] FYYHWMGAXLPEAU-UHFFFAOYSA-N 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 229920012266 Poly(ether sulfone) PES Polymers 0.000 description 1
- 229910001069 Ti alloy Inorganic materials 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 229910003077 Ti−O Inorganic materials 0.000 description 1
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 229920006015 heat resistant resin Polymers 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 239000012784 inorganic fiber Substances 0.000 description 1
- 229910052749 magnesium Inorganic materials 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 239000004745 nonwoven fabric Substances 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 239000011112 polyethylene naphthalate Substances 0.000 description 1
- -1 polyethylene terephthalate Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000009719 polyimide resin Substances 0.000 description 1
- 238000003672 processing method Methods 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 229920005992 thermoplastic resin Polymers 0.000 description 1
- 229920001187 thermosetting polymer Polymers 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/7869—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02609—Crystal orientation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/34—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/0405, H01L21/0445, H01L21/06, H01L21/16 and H01L21/18 with or without impurities, e.g. doping materials
- H01L21/44—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/38 - H01L21/428
- H01L21/441—Deposition of conductive or insulating materials for electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
- H01L27/1225—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/24—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41733—Source or drain electrodes for field effect devices for thin film transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/45—Ohmic electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66969—Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
- H01L29/78618—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/50—Protective arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53214—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
- H01L23/53223—Additional layers associated with aluminium layers, e.g. adhesion, barrier, cladding layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Definitions
- An active matrix substrate used for a liquid crystal display device or the like includes a switching element such as a thin film transistor (hereinafter, “TFT”) for each pixel.
- TFT thin film transistor
- amorphous silicon TFT amorphous silicon film as an active layer
- polycrystalline silicon TFT amorphous silicon film as an active layer
- oxide semiconductor TFT in place of amorphous silicon or polycrystalline silicon as a material for the active layer of a TFT.
- a TFT is referred to as an “oxide semiconductor TFT”.
- An oxide semiconductor has higher mobility than amorphous silicon. For this reason, the oxide semiconductor TFT can operate at a higher speed than the amorphous silicon TFT.
- the oxide semiconductor film can be formed by a simpler process than the polycrystalline silicon film.
- TFT substrate An active matrix substrate having TFTs as switching elements is called a TFT substrate.
- the drain electrode of each TFT is connected to the corresponding pixel electrode.
- a transparent conductive film such as ITO (Indium Tin Oxide) or IZO (Indium Zinc Oxide) is used as the pixel electrode.
- the source electrode and the drain electrode are generally formed from the same conductive film together with the source wiring.
- a highly conductive film such as an aluminum (Al) film is preferably used. However, when the Al film is brought into contact with the semiconductor layer of the TFT, Al diffuses inside the semiconductor layer, and there is a possibility that desired TFT characteristics cannot be obtained.
- Patent Document 1 discloses using a laminated film including an Al film and a barrier metal film as a source electrode and a drain electrode.
- FIG. 9 is a diagram showing a part of the cross-sectional structure of the TFT substrate disclosed in Patent Document 1.
- FIG. 9 is a diagram showing a part of the cross-sectional structure of the TFT substrate disclosed in Patent Document 1.
- the TFT 190 includes a gate electrode 123, a gate insulating film 140, a semiconductor layer 154 made of amorphous silicon, a source electrode 173, and a drain electrode 175.
- the source electrode 173 and the drain electrode 175 are electrically connected to the semiconductor layer 154 through contact portions 163 and 165, respectively.
- the TFT 190 is covered with a protective film 180.
- a pixel electrode 185 made of, for example, ITO or IZO is formed on the protective film 180. The pixel electrode 185 is in contact with the drain electrode 175 in the contact hole formed in the protective film 180.
- the source electrode 173 and the drain electrode 175 have a laminated structure including lower films 173p and 175p made of a barrier metal and upper films 173q and 175q made of aluminum or an aluminum alloy. At both ends of the semiconductor layer 154, the upper films 173q and 175q are removed so as to expose the lower films 173p and 175p.
- the pixel electrode 185 is in contact with the lower film 175p of the drain electrode 175 in the contact hole.
- a semiconductor device includes a substrate, a thin film transistor that is supported by the substrate and includes an oxide semiconductor layer as an active layer, a protective layer that covers the thin film transistor, and a gap between the protective layer and the substrate.
- a metal layer disposed on the protective layer; a transparent conductive layer formed on the protective layer; and a connection part for electrically connecting the metal layer and the transparent conductive layer.
- An oxide connection layer formed of the same oxide film as the oxide semiconductor layer and having an electric resistance lower than that of the oxide semiconductor layer, and the metal layer is transparent to the oxide connection layer. It is electrically connected to the conductive layer.
- the connecting portion is a drain-pixel electrode connecting portion
- the metal layer is a drain electrode of the thin film transistor
- the transparent conductive layer is a pixel electrode
- connection portion is a terminal portion
- metal layer is a source connection layer formed of the same conductive film as the source and drain electrodes of the thin film transistor.
- the metal layer contains a metal capable of causing an electrolytic corrosion reaction with the transparent conductive layer.
- the metal layer includes aluminum.
- the metal layer has a laminated structure having a lower layer containing a barrier metal and an upper layer containing aluminum.
- the oxide semiconductor layer and the oxide connection layer include In, Ga, and Zn.
- the oxide semiconductor layer and the oxide connection layer include a crystalline In—Ga—Zn—O-based oxide.
- the thin film transistor further includes an etch stop layer in contact with a channel region of the oxide semiconductor layer.
- a method for manufacturing a semiconductor device is a method for manufacturing the semiconductor device according to any one of the above, and (A) a step of preparing a substrate on which a gate electrode and a gate insulating layer are formed. And (B) forming an oxide semiconductor film on the gate insulating layer and patterning the oxide semiconductor film, thereby forming a first oxide semiconductor layer serving as an active layer of the thin film transistor; an oxide connection layer; Forming a second oxide semiconductor layer, (C) forming a metal layer so as to cover a part of the second oxide semiconductor layer, and (D) forming a protective layer on the metal layer.
- a method for manufacturing a semiconductor device is a method for manufacturing the semiconductor device having an etch stop layer, wherein (a) a substrate on which a gate electrode and a gate insulating layer are formed is formed. And (b) forming an oxide semiconductor film on the gate insulating layer, and patterning the oxide semiconductor film, thereby forming a first oxide semiconductor layer serving as an active layer of the thin film transistor, and an oxide Forming a second oxide semiconductor layer to be a connection layer; (c) forming an etch stop layer in contact with at least part of the first oxide semiconductor layer; and (d) the second oxide.
- FIG. 6 is a cross-sectional view showing another example of the drain-pixel electrode connecting portion in the TFT substrate 101. 6 is a cross-sectional view showing another example of the thin film transistor 10 on the TFT substrate 101.
- FIG. 5 is an enlarged cross-sectional view for explaining a drain-pixel electrode connection layer 6a.
- (A) is a schematic plan view of a TFT substrate 102 according to an embodiment of the present invention, and (b) is a cross-sectional view taken along line AA ′ of the TFT substrate 102 shown in (a). .
- (A)-(e) is typical process sectional drawing explaining the manufacturing process of TFT substrate 102 in other embodiment by this invention.
- 10 is a cross-sectional view illustrating a configuration of a semiconductor device disclosed in Patent Document 1. FIG.
- the present inventor has studied a structure capable of suppressing metal corrosion caused by a connection between a metal layer containing a metal such as Al and a transparent conductive layer such as ITO in a semiconductor device including an oxide semiconductor TFT.
- a metal layer containing a metal such as Al a metal such as Al
- a transparent conductive layer such as ITO
- oxide connection layer an oxide layer formed from the same oxide film as the oxide semiconductor layer of the TFT
- the manufacturing cost and the number of photomasks are not increased.
- the present inventors have found that the problem of electrolytic corrosion can be reduced and have arrived at the present invention.
- the “metal layer” is a layer containing a metal such as Al that can cause an electrolytic corrosion reaction with the transparent conductive layer, and widely includes electrodes and wirings.
- the “connecting portion” refers to a portion connecting the metal layer and the transparent conductive layer provided above the TFT.
- the connecting portion connecting the drain electrode and the pixel electrode (hereinafter referred to as “drain-pixel electrode connection”).
- a terminal portion In the terminal portion, for example, a source connection layer formed integrally with the source wiring or formed from the same layer as the source wiring is connected to an upper connection portion formed from the same transparent conductive film as the pixel electrode.
- FIG. 1A and 1B are a cross-sectional view and a plan view, respectively, showing a connecting portion 120 in a semiconductor device according to an embodiment of the present invention.
- the semiconductor device of this embodiment is formed of a substrate 1, a TFT (not shown) supported by the substrate 1 and having an oxide semiconductor layer as an active layer, and the same oxide film as the oxide semiconductor layer.
- An oxide connection layer 106, a protective layer 111 covering the TFT, a metal layer 109 formed between the protective layer 111 and the substrate 1, and a transparent conductive layer 113 formed on the protective layer 111 are provided. Yes.
- a connection portion 120 for electrically connecting the metal layer 109 and the transparent conductive layer 113 is provided in the semiconductor device.
- the metal layer 109 is electrically connected to the transparent conductive layer 113 through the oxide connection layer 106.
- Such a configuration can suppress metal electrolytic corrosion caused by contact between the metal layer 109 and the transparent conductive layer 113 without increasing the manufacturing cost and the number of photomasks.
- the oxide connection layer 106 is a layer including a low resistance region having a lower electrical resistance than the oxide semiconductor layer of the TFT.
- the oxide connection layer 106 is formed, for example, by performing a resistance reduction process on the oxide semiconductor film. As will be described later, by patterning the oxide semiconductor film, a first oxide semiconductor layer serving as an active layer of the TFT and a second oxide semiconductor layer serving as an oxide connection layer are formed, and the first oxide semiconductor layer is formed. With the masking, the second oxide semiconductor layer may be subjected to a resistance reduction treatment. Thereby, an oxide connection layer having a lower resistance than the first oxide semiconductor layer can be formed.
- the metal layer 109 may be a drain electrode of a TFT, for example.
- a wiring or connection layer formed from the same conductive film as the source electrode and the drain electrode may be used.
- the connection unit 120 is, for example, a drain-pixel electrode connection unit.
- the metal layer 109 is a drain electrode
- the transparent conductive layer 113 is a pixel electrode.
- the oxide connection layer 106 serves as a connection layer for connecting the drain electrode and the pixel electrode (hereinafter referred to as “drain-pixel electrode connection layer”).
- the connection unit 120 may be a terminal unit.
- the connection part 120 is a source terminal part
- the metal layer 109 is a source connection layer formed integrally with the source wiring
- the transparent conductive layer 113 is an upper part formed of the same transparent conductive film as the pixel electrode. It may be a connection layer.
- the semiconductor device of the present embodiment only needs to include at least one connection portion 120 having the above-described configuration. It can effectively suppress electrolytic corrosion and is advantageous in the process.
- the protective layer 111 has an opening 111 p positioned on the oxide connection layer 106, and the transparent conductive layer 113 has the oxide connection layer 106 in the opening 111 p of the protection layer 111. Is in contact with. In such a configuration, as described later, it is possible to perform a resistance reduction process for obtaining the oxide connection layer 106 using the protective layer 111 as a mask.
- connection part 120 is configured so that the transparent conductive layer 113 and the metal layer 109 are not in direct contact with each other, the metal electrolytic corrosion can be more effectively suppressed.
- the metal layer 109 may have an opening 109p located on the oxide connection layer 106, and the sidewall of the opening 109p may be covered with the protective layer 111.
- the metal film for forming the source electrode and the metal layer 109 contains a metal that can cause an electrolytic corrosion reaction with the transparent conductive layer 113.
- a metal examples include aluminum, an aluminum alloy, and magnesium (Mg). From the viewpoint of high conductivity and workability, the metal film preferably contains aluminum.
- a laminated film having a lower layer 109L containing a barrier metal and an upper layer 109U containing a metal (for example, aluminum) capable of causing an electrolytic corrosion reaction is used as the metal film.
- the semiconductor device of this embodiment includes a thin film transistor (oxide semiconductor TFT) having an active layer made of an oxide semiconductor.
- the semiconductor device of this embodiment should just be provided with the oxide semiconductor TFT, and includes an active matrix substrate, various display apparatuses, an electronic device, etc. widely.
- FIG. 2A is a schematic plan view of the TFT substrate 101 according to the present embodiment
- FIG. 2B is a cross-sectional view taken along the line AA ′ of the TFT substrate 101 shown in FIG. And shows a cross-sectional structure of the TFT
- FIG. 2C is a cross-sectional view taken along line B-B ′ of the TFT substrate 101 shown in FIG. 2A and shows a cross-sectional structure of the terminal portion.
- the TFT substrate 101 has a display area 150 including a plurality of pixels and an area (non-display area) 160 other than the display area.
- a plurality of gate lines G and a plurality of source lines S are formed, and each area surrounded by these lines is a “pixel”.
- the plurality of pixels are arranged in a matrix, for example.
- a pixel electrode 13 is formed on each pixel.
- a thin film transistor (TFT) 10 that is an active element is formed in the vicinity of each intersection of the plurality of source lines S and the plurality of gate lines G.
- the drain electrode 9 d of each thin film transistor 10 is electrically connected to the pixel electrode 13 at the drain-pixel electrode connection portion 20.
- a terminal portion 30 for electrically connecting the gate wiring G or the source wiring S and the external wiring is formed.
- the drain electrode 9d is formed in contact with the drain-pixel electrode connection layer 6a. Further, the drain-pixel electrode connection layer 6 a is in contact with the pixel electrode 13. Therefore, the drain electrode 9d and the pixel electrode 13 are electrically connected via the drain-pixel electrode connection layer 6a. With such a configuration, it is possible to suppress the metal contained in the drain electrode 9d from causing an electrolytic corrosion reaction with the transparent conductive layer (pixel electrode 13).
- the terminal portion 30 is formed of a lower connection layer 6t formed of the same oxide film as that of the oxide semiconductor layer 6 and a conductive film of the same source electrode 9s and drain electrode 9d.
- the source connection layer 9t and the upper connection layer 13t formed of the same transparent conductive film as the pixel electrode 13 are included.
- the upper connection layer 13t is electrically connected to the source connection layer 9t through the lower connection layer 6t. Thereby, it can suppress that the metal contained in the source connection layer 9t produces an electrolytic corrosion reaction with a transparent conductive layer (pixel electrode 13).
- the protective layer 11 has an opening 11p that reaches the upper surface of the drain-pixel electrode connection layer 6a, and the pixel electrode 13 has an opening 11p in the protective layer 11.
- the drain electrode 9d covers a part of the drain-pixel electrode connection layer 6a, and the opening 11p is provided so as to expose a portion of the drain-pixel electrode connection layer 6a that is not covered with the drain electrode 9d. It may be. Furthermore, as described above, it is preferable that the drain electrode 9 d is not in direct contact with the pixel electrode 13.
- the drain electrode 9d may have an opening 9p on the drain-pixel electrode connection layer 6a, and the sidewall of the opening 9p may be covered with the protective layer 11.
- the end of the drain electrode 9d may be located on the upper surface of the drain-pixel electrode connection layer 6a, and the side surface of the end of the drain electrode 9d may be covered with the protective layer 11. .
- the protective layer 11 has an opening 11 q located above the lower connection layer 6 t, and the upper connection layer 13 t is formed in the lower connection layer 6 t within the opening 11 q of the protective layer 11. Is in contact with.
- the source connection layer 9t may cover a part of the lower connection layer 6t, and the opening 11q may be provided so as to expose a portion of the lower connection layer 6t that is not covered with the source connection layer 9t. .
- the source connection layer 9t is preferably not in direct contact with the upper connection layer 13t.
- the source connection layer 9t has an opening 9q on the lower connection layer 6t, and the side wall of the opening 9q may be covered with the protective layer 11.
- the source connection layer 9t may be arranged so that the end thereof is positioned on the upper surface of the lower connection layer 6t, and the side surface of the end of the source connection layer 9t may be covered with the protective layer 11.
- the drain-pixel electrode connection layer 6 a and the lower connection layer 6 t are island-shaped oxide layers formed from the same oxide semiconductor film as the oxide semiconductor layer 6. These oxide layers have lower electrical resistance than the oxide semiconductor layer 6 (for example, 1 ⁇ 10 9 ⁇ cm or less). Depending on the processing method for reducing the resistance, for example, the drain-pixel electrode connection layer 6a and the lower connection layer 6t may contain impurities (for example, argon) at a higher concentration than the oxide semiconductor layer 6.
- impurities for example, argon
- the source electrode 9s, the drain electrode 9d, the source connection layer 9t, and the source wiring S may be formed from the same metal film.
- a layer formed of the same metal film as the source wiring S is referred to as a “source wiring layer”.
- the source wiring layer in the present embodiment is formed of a laminated film including a lower layer including a barrier metal and an upper layer including a metal that can cause an electrolytic corrosion reaction with the transparent conductive layer.
- the source electrode 9s, the drain electrode 9d, and the source connection layer 9t have lower layers 9sL, 9dL, and 9tL including a barrier metal and upper layers (for example, Al layers) 9sU, 9dU, and 9tU, respectively.
- the lower layers 9 sL and 9 dL including the barrier metal are disposed between the Al layer and the oxide semiconductor layer 6, it is possible to suppress the diffusion of Al into the oxide semiconductor layer 6. Further, by interposing the drain-pixel electrode connection layer 6a or the lower connection layer 6t between the Al layer and the transparent conductive layer such as the pixel electrode 13 and the upper connection layer 13t, the Al layer is not partially etched. However, the contact between the Al layer and the transparent conductive layer can be suppressed. As a result, the electrolytic corrosion of Al in the connection portion can be suppressed. Therefore, for example, as in Patent Document 1, it is advantageous because the number of photomasks can be reduced as compared with a configuration in which only the upper layer (Al layer) needs to be partially etched.
- the structure of the thin film transistor 10 is not particularly limited.
- source and drain electrodes 9s and 9d are formed on the oxide semiconductor layer 6, but as shown in FIG. Source and drain electrodes 9s and 9d may be formed on the substrate.
- the thin film transistor 10 may have a top gate structure.
- the substrate 1 is typically a transparent substrate, for example, a glass substrate.
- a plastic substrate can also be used.
- the plastic substrate includes a substrate formed of a thermosetting resin or a thermoplastic resin, and a composite substrate of these resins and inorganic fibers (for example, glass fibers or glass fiber nonwoven fabrics).
- the heat-resistant resin material include polyethylene terephthalate (PET), polyethylene naphthalate (PEN), polyethersulfone (PES), acrylic resin, and polyimide resin.
- PET polyethylene terephthalate
- PEN polyethylene naphthalate
- PES polyethersulfone
- acrylic resin acrylic resin
- polyimide resin polyimide resin
- the gate electrode 3 is electrically connected to the gate wiring G. As shown in FIG. 2A, the gate line G may be formed integrally.
- the gate electrode 3 and the gate wiring G are elements selected from Cu (copper), Al, Cr (chromium), Ta (tantalum), Ti (titanium), Mo (molybdenum), and W (tungsten), or these elements. It may be formed from an alloy or a metal nitride having a component as a component.
- the gate electrode 3 and the gate wiring G may have a laminated structure, or may have a single layer structure, a two-layer structure, or a laminated structure of four or more layers.
- the thickness of the gate electrode 3 is, for example, not less than about 50 nm and not more than 600 nm.
- Examples of the gate insulating layer 5 include SiO 2 (silicon oxide), SiN x (silicon nitride), SiO x N y (silicon oxynitride, x> y), SiN x O y (silicon nitride oxide, x> y), A single layer or a stack formed from Al 2 O 3 (aluminum oxide) or tantalum oxide (Ta 2 O 5 ) can be used.
- the thickness of the gate insulating layer 5 is, for example, not less than about 50 nm and not more than 600 nm.
- the gate insulating layer 5 for example, a lower layer formed from SiN x or SiN x O y, (silicon nitride oxide, x> y), formed of SiO 2 or SiO x N y (silicon oxynitride, x> y) And a laminated structure including an upper layer. Accordingly, diffusion of impurities and the like from the substrate 1 can be effectively prevented by the lower layer, and deterioration of the semiconductor characteristics of the oxide semiconductor layer 6 can be suppressed by the upper layer.
- the oxide semiconductor layer 6, the drain-pixel electrode connection layer 6a, and the lower connection layer 6t contain an oxide such as IGZO.
- IGZO is an oxide containing In (indium), Ga (gallium), and Zn (zinc), and widely contains In—Ga—Zn—O-based oxides.
- IGZO may be amorphous or crystalline.
- As the crystalline IGZO layer a crystalline IGZO layer having a c-axis oriented substantially perpendicular to the layer surface is preferable.
- Such a crystal structure of the IGZO layer is disclosed in, for example, Japanese Patent Application Laid-Open No. 2012-134475. For reference, the entire disclosure of Japanese Patent Application Laid-Open No.
- the oxide semiconductor layer 6, the drain-pixel electrode connection layer 6a, and the lower connection layer 6t are formed of, for example, Zn—O-based (ZnO), In—Zn—O-based (IZO (registered trademark)), instead of IGZO.
- An oxide such as Zn—Ti—O (ZTO), Cd—Ge—O, Cd—Pb—O, CdO (cadmium oxide), or Mg—Zn—O may be included.
- the thicknesses of the oxide semiconductor layer 6, the drain-pixel electrode connection layer 6a, and the lower connection layer 6t are, for example, about 20 nm to 150 nm.
- the source electrode 9s, the drain electrode 9d, the source wiring S, and the source connection layer 9t are elements selected from Al, Cr, Ta, Ti, Mo, and W, or alloys containing these elements as components. It may be formed from a metal nitride or the like.
- the source wiring layer may have a single-layer structure, a two-layer structure, or a stacked structure of four or more layers.
- the thickness of the source wiring layer is, for example, not less than 50 nm and not more than 600 nm (for example, about 350 nm).
- the source wiring layer includes a lower layer including a barrier metal and an upper layer including a metal that can cause an electrolytic corrosion reaction with the transparent conductive layer.
- the barrier metal metals such as Ti, Mo, and W, alloys thereof, or nitrides of these metals can be used.
- the metal contained in the upper layer for example, Al, Al alloy, Ti, Ti alloy or the like can be used.
- FIGS. 5A to 5G are schematic process cross-sectional views for explaining an example of the manufacturing method of the TFT substrate 101. Each sectional view shows a sectional structure of the thin film transistor 10 and the drain-pixel electrode connecting portion.
- the cross-sectional structure of the terminal portion is the same as the cross-sectional structure of the drain electrode in the drain-pixel electrode connecting portion, and is formed by the same method, and thus the drawing is omitted.
- the lower connection layer, the source connection layer, and the upper connection layer in the terminal portion correspond to the oxide connection layer, the drain electrode, and the pixel electrode in the drain-pixel electrode connection portion, respectively.
- a gate electrode 3 is formed on a substrate 1.
- a transparent insulating substrate such as a glass substrate can be used.
- the gate electrode 3 can be formed by forming a conductive film on the substrate 1 by sputtering and then patterning the conductive film by photolithography.
- a single layer film such as Ti, Mo, Ta, W, Cu, Al, or Cr, a laminated film including them, an alloy film, or a metal nitride film thereof may be used.
- a gate insulating layer 5 is formed so as to cover the gate electrode 3 by a CVD (Chemical Vapor deposition) method.
- the gate insulating layer 5 having a laminated structure with the SiN x film as the lower layer and the SiO 2 film as the upper layer is formed.
- an oxide semiconductor film 6 ′ is formed on the gate insulating layer 5.
- the oxide semiconductor film 6 ' is formed by, for example, a sputtering method.
- an IGZO film is used as the oxide semiconductor film 6 ′.
- the thickness of the oxide semiconductor film 6 ' is about 20 to 150 nm.
- the oxide semiconductor film 6 ′ is patterned, and the first oxide semiconductor layer 6 serving as an active layer of the TFT and the second oxide semiconductor layer 6 positioned at the drain-pixel electrode connection portion are formed.
- An oxide semiconductor layer 6a ′ and a third oxide semiconductor layer (not shown) located in the terminal portion are obtained. These have island-like patterns separated from each other.
- a source wiring layer including a source electrode 9s, a drain electrode 9d, and a source connection layer 9t is formed.
- a metal film (not shown) for forming a source wiring layer so as to cover the first oxide semiconductor layer 6, the second oxide semiconductor layer 6a ′, and the third oxide semiconductor layer is formed.
- a laminated film including a lower layer containing a barrier metal (for example, a Ti layer having a thickness of about 50 nm) and an upper layer (for example, an Al layer having a thickness of about 200 nm) is formed as the metal film.
- a source electrode 9s and a drain electrode 9d that are in contact with the first oxide semiconductor layer 6 and a source connection layer (not shown) located at the terminal portion are obtained.
- the drain electrode 9d is disposed so as to be in contact with the upper surface of the second oxide semiconductor layer 6a ′, and has an opening 9p exposing a part of the upper surface of the second oxide semiconductor layer 6a ′.
- the source connection layer is disposed so as to be in contact with the upper surface of the third oxide semiconductor layer located in the terminal portion, and has an opening exposing a part of the upper surface of the third oxide semiconductor layer.
- the protective layer 11 is formed. Specifically, first, a protective film (passivation film) is formed so as to cover the source wiring layer.
- a SiO 2 film thinness: 200 nm, for example
- the protective film is also formed in the openings of the second oxide semiconductor layer 6a ′ and the third oxide semiconductor layer.
- an opening 11p exposing the upper surface of the second oxide semiconductor layer 6a ′ and an opening (not shown) exposing the upper surface of the third oxide semiconductor layer are formed. To do.
- the opening 11p of the protective layer 11 is preferably located inside the opening 9p of the drain electrode 9d.
- the protective layer 11 can be formed also on the side wall of the opening 9p, it can suppress effectively that the metal contained in a source wiring layer contacts the transparent conductive material formed later.
- the second oxide semiconductor layer 6a 'and the third oxide semiconductor layer are subjected to a low resistance treatment L.
- a low resistance treatment L As a result, at least part of the second oxide semiconductor layer 6a 'is reduced in resistance, and the drain-pixel electrode connection layer 6a is obtained.
- the first oxide semiconductor layer 6 is not reduced in resistance.
- at least a part of the third oxide semiconductor layer is reduced in resistance to obtain a lower connection layer.
- Examples of the low resistance treatment L include plasma treatment and doping with p-type impurities or n-type impurities.
- the concentration of the impurity in the drain-pixel electrode connection layer 6a and the lower connection layer is the first oxide semiconductor layer 6 that has not been lowered in resistance. It becomes larger than the impurity concentration.
- FIG. 1 An example of an enlarged cross-sectional view of the drain-pixel electrode connection layer 6a is shown in FIG.
- the resistance is lowered to a low resistance region 61.
- the region that has not been reduced in resistance remains as the semiconductor region 62.
- the portion of the drain-pixel electrode connection layer 6a that contacts the drain electrode 9d is also reduced in resistance, so that the drain-pixel electrode connection layer 6a and the drain electrode 9d can be electrically connected.
- the portion of the lower connection layer 6t that contacts the source connection layer is reduced in resistance, so that the lower connection layer and the source connection layer are electrically connected. Is possible.
- the resistance reduction process L a hydrogen plasma process using a CVD apparatus is performed.
- the power of the CVD apparatus is set to 0.1 kW
- the pressure is 200 Pa
- the hydrogen flow rate is 1000 sccm
- the temperature is 220 ° C.
- the processing time is 300 sec
- the distance between electrodes (E / S distance) is 25 mm, 1 ⁇ 10 before processing.
- the specific resistance of IGZO which is 12 ⁇ cm or more, can be reduced to about 1 ⁇ 10 8 ⁇ cm.
- the processing conditions are not limited to the above, and can be selected as appropriate.
- a treatment method other than the above for example, a method of performing plasma treatment by introducing hydrogen or argon using a dry etching apparatus or a sputtering apparatus may be used.
- a method for forming an oxide layer with low resistance by low resistance treatment is disclosed in, for example, Japanese Patent Application Laid-Open No. 2010-243594.
- the entire disclosure of Japanese Patent Application Laid-Open No. 2010-243594 is incorporated herein by reference.
- Pixel electrode 13 is formed.
- the transparent conductive film for example, ITO, IZO film or the like can be used.
- the pixel electrode 13 is in contact with the drain-pixel electrode connection layer 6a in the opening 11p.
- an upper connection layer of the terminal portion is formed simultaneously with the pixel electrode 13 from the transparent conductive film.
- the upper connection layer is in contact with the lower connection layer in the opening formed in the protective layer 11.
- the electrolytic corrosion of the metal contained in the source wiring layer at the connection portion connecting the source wiring layer (drain electrode or source connection layer) and the transparent conductive layer without increasing the number of manufacturing steps or the number of masks. Can be suppressed. Therefore, it is possible to provide a high-performance and highly reliable semiconductor device by suppressing an increase in resistance of the connection portion caused by electrode corrosion.
- FIG. 7A is a schematic plan view of the TFT substrate 102 according to the present embodiment
- FIG. 7B is a cross-sectional view taken along the line AA ′ of the TFT substrate 102 shown in FIG. And shows a cross-sectional structure of the TFT.
- the same components as those in FIG. 2 are denoted by the same reference numerals, and description of these components is omitted.
- the sectional view of the terminal portion is the same as the structure shown in FIG.
- the TFT substrate 102 is different from the TFT substrate 101 in that it has an etch stop layer 8 that covers at least the channel region of the oxide semiconductor layer 6.
- the etch stop layer 8 can suppress the channel region from being damaged in the etching process for forming the source and drain electrodes 9s and 9d.
- the resistance reduction process L can be performed using the etch stop layer 8 as a mask. As a result, the resistance of the drain-pixel electrode connection layer 6a and the lower connection layer 6t as a whole can be reduced, and the resistance between these connection layers and the source wiring layer can be reduced.
- the etch stop layer 8 may be a silicon oxide film, a silicon nitride film, a silicon oxynitride film, or a laminated film thereof.
- FIGS. 8A to 8E are process cross-sectional views for explaining an example of a manufacturing method of the TFT substrate 102, and show a cross-sectional structure of the TFT and the drain-pixel electrode connecting portion.
- the cross-sectional structure of the terminal portion is the same as the cross-sectional structure of the drain electrode in the drain-pixel electrode connection portion, and is formed by the same method, and thus the drawing is omitted.
- the lower connection layer, the source connection layer, and the upper connection layer in the terminal portion correspond to the oxide connection layer, the drain electrode, and the pixel electrode in the drain-pixel electrode connection portion, respectively.
- the gate electrode 3, the gate insulating layer 5, the first oxide semiconductor layer 6, the first oxide semiconductor layer 6, and the like are formed on the substrate 1 by the same method as described above with reference to FIG. 5.
- a third oxide semiconductor layer (not shown) is formed on the second oxide semiconductor layer 6a ′ and the terminal portion.
- the etch stop layer 8 is formed so as to cover at least the channel region of the first oxide semiconductor layer 6.
- a silicon oxide film (SiO 2 film) having a thickness of, for example, 100 nm is formed as the etch stop layer 8 by the CVD method.
- the first oxide semiconductor layer 6, the second oxide semiconductor layer 6a ', and the third oxide semiconductor layer are subjected to a low resistance treatment L.
- the resistance of the second oxide semiconductor layer 6a ' is reduced to become the drain-pixel electrode connection layer 6a.
- the resistance of the third oxide semiconductor layer is reduced to become a lower connection layer (not shown).
- the portion of the first oxide semiconductor layer 6 that is not covered with the etch stop layer 8 is reduced in resistance to become the source contact region 6s and the drain contact region 6d, respectively.
- a source wiring layer including a source electrode 9s, a drain electrode 9d, and a source connection layer is formed.
- the method of forming the source wiring layer is the same as the method described above with reference to FIG.
- a protective layer 11 covering the source wiring layer is formed.
- the protective layer 11 is provided with an opening 11p that exposes the upper surface of the drain-pixel electrode connection layer 6a and an opening (not shown) that exposes the upper surface of the lower connection layer.
- the method of forming the protective layer 11 is the same as the method described above with reference to FIG.
- the pixel electrode 13 and the upper connection layer (not shown) are formed.
- the formation method of the pixel electrode 13 and the upper connection layer 13t is the same as the method described above with reference to FIG. 5, for example. In this way, the TFT substrate 102 is manufactured.
- the low resistance treatment L is performed after the etch stop layer 8 is formed and before the source wiring layer is formed.
- a low resistance treatment L may be performed after the formation.
- the low resistance treatment L may be performed after the source wiring layer is formed and before the protective layer 11 is formed.
- the source wiring layer and the etch stop layer 8 are used as a mask.
- the present invention relates to a circuit substrate such as an active matrix substrate, a liquid crystal display device, a display device such as an organic electroluminescence (EL) display device and an inorganic electroluminescence display device, an imaging device such as an image sensor device, an image input device, and a fingerprint.
- a circuit substrate such as an active matrix substrate, a liquid crystal display device, a display device such as an organic electroluminescence (EL) display device and an inorganic electroluminescence display device, an imaging device such as an image sensor device, an image input device, and a fingerprint.
- EL organic electroluminescence
- an imaging device such as an image sensor device
- an image input device an image input device
- a fingerprint a fingerprint detection device
- the present invention can be widely applied to an apparatus including a thin film transistor such as an electronic apparatus such as a reading apparatus.
- Gate electrode 5 Gate insulating layer 6
- Oxide semiconductor layer 6a Drain-pixel electrode connection layer (oxide connection layer) 6t Lower connection layer (oxide connection layer) 8 Etch stop layer 9s
- Source electrode 9d Drain electrode (metal layer) 9t source connection layer (metal layer) 10 Thin film transistor 11, 111 Protective layer 13, 113 Pixel electrode (transparent conductive layer) 13t Upper connection layer (transparent conductive layer) 20 Drain-pixel electrode connection part 30 Terminal part 101, 102 Semiconductor device (TFT substrate) 120 connections
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Thin Film Transistor (AREA)
- Liquid Crystal (AREA)
Abstract
半導体装置(101)は、基板(1)と、酸化物半導体層(6)を活性層とする薄膜トランジスタ(10)と、薄膜トランジスタを覆う保護層(11)と、保護層(11)と基板(1)との間に配置された金属層(9d、9t)と、保護層(11)上に形成された透明導電層(13、13t)と、金属層(9d、9t)と透明導電層(13、13t)とを電気的に接続するための接続部(20、30)とを備え、接続部(20、30)は、酸化物半導体層(6)と同一の酸化物膜から形成され、かつ、酸化物半導体層(6)よりも電気抵抗の低い酸化物接続層(6a、6t)を有し、金属層(9d、9t)は、酸化物接続層(6a、6t)を介して、透明導電層(13、13t)と電気的に接続されている。
Description
本発明は、酸化物半導体を用いて形成された半導体装置およびその製造方法に関し、特に、液晶表示装置や有機EL表示装置のアクティブマトリクス基板およびその製造方法に関する。ここで、半導体装置は、アクティブマトリクス基板やそれを備える表示装置を含む。
液晶表示装置等に用いられるアクティブマトリクス基板は、画素毎に薄膜トランジスタ(Thin Film Transistor;以下、「TFT」)などのスイッチング素子を備えている。
TFTとしては、従来から、アモルファスシリコン膜を活性層とするTFT(以下、「アモルファスシリコンTFT」)や多結晶シリコン膜を活性層とするTFT(以下、「多結晶シリコンTFT」)が広く用いられている。
近年、TFTの活性層の材料として、アモルファスシリコンや多結晶シリコンに代わって、酸化物半導体を用いることが提案されている。このようなTFTを「酸化物半導体TFT」と称する。酸化物半導体は、アモルファスシリコンよりも高い移動度を有している。このため、酸化物半導体TFTは、アモルファスシリコンTFTよりも高速で動作することが可能である。また、酸化物半導体膜は、多結晶シリコン膜よりも簡便なプロセスで形成できる。
スイッチング素子としてTFTを備えるアクティブマトリクス基板はTFT基板と呼ばれる。TFT基板では、各TFTのドレイン電極は、対応する画素電極に接続されている。画素電極として、一般に、ITO(Indium Tin Oxide)、IZO(Indium Zinc Oxide)などの透明導電膜が用いられる。ソース電極およびドレイン電極は、一般に、ソース配線とともに、同一の導電膜から形成される。導電膜として、例えば、アルミニウム(Al)膜などの導電性の高い膜が好適に用いられる。しかしながら、Al膜とTFTの半導体層とを接触させると、半導体層内部にAlが拡散し、所望のTFT特性が得られなくなるおそれがある。また、Al膜と、画素電極を構成するITOなどとを接触させた構成では、AlとITOとはイオン化傾向(標準電極電位)の差が大きいため、ITOのウェットエッチング工程においてAlの電食が生じ、接触抵抗が高くなるおそれがある。なお、この問題は、Al膜を用いる場合に限定されず、ITOなどの透明導電材料と電食反応を生じ得る他の金属を電極・配線材料として用いる場合にも生じる。
これに対し、特許文献1には、ソース電極およびドレイン電極としてAl膜とバリアー金属膜とを含む積層膜を用いることが開示されている。
図9は、特許文献1に開示されたTFT基板の断面構造の一部を示す図である。
特許文献1に開示されたTFT基板では、TFT190は、ゲート電極123と、ゲート絶縁膜140と、アモルファスシリコンからなる半導体層154と、ソース電極173およびドレイン電極175とを有している。ソース電極173およびドレイン電極175は、それぞれ、コンタクト部163、165を介して半導体層154と電気的に接続されている。TFT190は保護膜180で覆われている。保護膜180の上には、例えばITO、IZOなどからなる画素電極185が形成されている。画素電極185は、保護膜180に形成されたコンタクトホール内で、ドレイン電極175と接触している。
特許文献1のTFT基板では、ソース電極173およびドレイン電極175は、バリアー金属からなる下部膜173p、175pと、アルミニウムまたはアルミニウム合金からなる上部膜173q、175qとを含む積層構造を有している。半導体層154の両端部において、下部膜173p、175pを露出するように上部膜173q、175qが除去されている。画素電極185は、コンタクトホール内でドレイン電極175の下部膜175pと接触している。
図9の構成によると、Alからなる上部膜173q、175qと半導体層154との間にバリアー金属からなる下部膜173p、175pが存在するので、Alが半導体層154に拡散することを抑制できる。また、画素電極185とドレイン電極175との接続部では、Alからなる上部膜175qが除去されているので、AlとITOとが接触することによるAlの電食を抑制できる。
特許文献1のTFT基板では、ソースおよびドレイン電極を形成する際に、下部膜および上部膜を同時にパターニングした後で、上部膜のみをパターニングして下部膜の一部を露出させる必要がある。このため、フォトマスクの枚数が増加し、製造工程が複雑になるという問題がある。
そこで、本発明は、製造工程を複雑にすることなく、電極や配線に含まれる金属の電食を抑制でき、且つ、高いTFT特性を実現することが可能な半導体装置およびその製造方法を提供することを目的とする。
本発明の実施形態の半導体装置は、基板と、前記基板に支持された、酸化物半導体層を活性層とする薄膜トランジスタと、前記薄膜トランジスタを覆う保護層と、前記保護層と前記基板との間に配置された金属層と、前記保護層上に形成された透明導電層と、前記金属層と前記透明導電層とを電気的に接続するための接続部とを備え、前記接続部は、前記酸化物半導体層と同一の酸化物膜から形成され、かつ、前記酸化物半導体層よりも電気抵抗の低い酸化物接続層を有し、前記金属層は、前記酸化物接続層を介して、前記透明導電層と電気的に接続されている。
ある実施形態において、前記保護層は前記酸化物接続層の上に位置する開口部を有しており、前記透明導電層は、前記保護層の前記開口部内で前記酸化物接続層と接している。ある実施形態において、前記接続部において、前記透明導電層は前記金属層と直接接していない。
ある実施形態において、前記金属層は前記酸化物接続層上に開口を有しており、前記開口の側壁は前記保護層によって覆われている。
ある実施形態において、前記接続部はドレイン-画素電極接続部であり、前記金属層は、前記薄膜トランジスタのドレイン電極であり、前記透明導電層は画素電極である。
ある実施形態において、前記接続部は端子部であり、前記金属層は、前記薄膜トランジスタのソースおよびドレイン電極と同一の導電膜から形成されたソース接続層である。
ある実施形態において、前記金属層は、前記透明導電層と電食反応を生じ得る金属を含んでいる。
ある実施形態において、前記金属層は、アルミニウムを含む。
ある実施形態において、前記金属層は、バリアメタルを含む下層と、アルミニウムを含む上層とを有する積層構造を有している。
ある実施形態において、前記酸化物半導体層および前記酸化物接続層は、In、GaおよびZnを含む。
ある実施形態において、前記酸化物半導体層および前記酸化物接続層は結晶質In-Ga-Zn-O系酸化物を含む。
ある実施形態において、前記薄膜トランジスタは、前記酸化物半導体層のチャネル領域と接するエッチストップ層をさらに備える。
本発明による実施形態の半導体装置の製造方法は、上記のいずれかに記載の半導体装置を製造する方法であって、(A)ゲート電極およびゲート絶縁層が表面に形成された基板を用意する工程と、(B)前記ゲート絶縁層の上に酸化物半導体膜を形成し、前記酸化物半導体膜をパターニングすることにより、薄膜トランジスタの活性層となる第1酸化物半導体層と、酸化物接続層となる第2酸化物半導体層とを形成する工程と、(C)前記第2酸化物半導体層の一部を覆うように金属層を形成する工程と、(D)前記金属層上に保護層を形成し、前記保護層に、前記第2酸化物半導体層のうち前記金属層で覆われていない部分の少なくとも一部を露出する開口部を形成する工程と、(E)前記第2酸化物半導体層のうち前記開口部で露出した部分を低抵抗化させる低抵抗化処理を行うことにより、前記第2酸化物半導体層から酸化物接続層を得る工程と、(F)前記保護層の上および前記開口部内に透明導電膜を形成し、前記透明導電膜をパターニングすることによって、前記開口部内で前記酸化物接続層と接する透明導電層を形成する工程とを包含する。
本発明による他の実施形態の半導体装置の製造方法は、エッチストップ層を備えた上記の半導体装置を製造する方法であって、(a)ゲート電極およびゲート絶縁層が表面に形成された基板を用意する工程と、(b)前記ゲート絶縁層の上に酸化物半導体膜を形成し、前記酸化物半導体膜をパターニングすることにより、薄膜トランジスタの活性層となる第1酸化物半導体層と、酸化物接続層となる第2酸化物半導体層とを形成する工程と、(c)前記第1酸化物半導体層の少なくとも一部と接するエッチストップ層を形成する工程と、(d)前記第2酸化物半導体層を低抵抗化させる低抵抗化処理を行うことにより、前記第2酸化物半導体層から酸化物接続層を得る工程と、(e)前記酸化物接続層の一部を覆うように金属層を形成する工程と、(f)前記金属層の上に保護層を形成し、前記保護層に、前記酸化物接続層のうち前記金属層で覆われていない部分の少なくとも一部を露出する開口部を形成する工程と、(g)前記保護層の上および前記開口部内に透明導電膜を形成し、前記透明導電膜をパターニングすることによって、前記開口部内で前記酸化物接続層と接する透明導電層を形成する工程とを包含する。
本発明の実施形態によると、酸化物半導体層を活性層とするTFTを備える半導体装置において、製造工程を複雑にすることなく、電極や配線に含まれる金属の電食を抑制できる。
本発明者は、酸化物半導体TFTを備えた半導体装置において、Alなどの金属を含む金属層とITOなどの透明導電層との接続部で生じる金属の電食を抑制し得る構造を検討した。この結果、TFTの酸化物半導体層と同一の酸化物膜から形成した酸化物層(以下、「酸化物接続層」と呼ぶ)を利用すると、製造コストやフォトマスク数を増加させることなく、上述した電食の問題を低減できることを見出し、本発明に想到した。
なお、本明細書では、「金属層」とは、透明導電層と電食反応を生じ得るAlなどの金属を含む層であり、電極や配線を広く含む。また、「接続部」とは、金属層と、TFTの上方に設けられる透明導電層とを接続する部分を指し、ドレイン電極と画素電極とを接続する接続部(以下、「ドレイン-画素電極接続部」と称する。)や、端子部などを広く含む。端子部では、例えば、ソース配線と一体的に形成された、あるいはソース配線と同一層から形成されたソース接続層と、画素電極と同一の透明導電膜から形成された上部接続部とが接続される。
以下、図面を参照しながら、本発明の実施形態の半導体装置における接続部の構成を説明する。
図1(a)および(b)は、それぞれ、本発明による実施形態の半導体装置における接続部120を示す断面図および平面図である。本実施形態の半導体装置は、基板1と、基板1に支持された、酸化物半導体層を活性層とするTFT(図示せず)と、酸化物半導体層と同一の酸化物膜から形成された酸化物接続層106と、TFTを覆う保護層111と、保護層111と基板1との間に形成された金属層109と、保護層111の上に形成された透明導電層113とを備えている。半導体装置には、金属層109と透明導電層113とを電気的に接続するための接続部120が設けられている。接続部120では、金属層109は、酸化物接続層106を介して透明導電層113と電気的に接続されている。
このような構成により、製造コストやフォトマスク数を増加させることなく、金属層109と透明導電層113とが接触することによる金属の電食を抑制できる。
酸化物接続層106は、TFTの酸化物半導体層よりも電気抵抗の小さい低抵抗領域を含む層である。酸化物接続層106は、例えば、酸化物半導体膜に低抵抗化処理を行うことによって形成される。後述するように、酸化物半導体膜のパターニングにより、TFTの活性層となる第1酸化物半導体層と、酸化物接続層となる第2酸化物半導体層とを形成し、第1酸化物半導体層をマスクした状態で、第2酸化物半導体層に対して低抵抗化処理を施してもよい。これにより、第1酸化物半導体層よりも抵抗の低い酸化物接続層を形成できる。
金属層109は、例えばTFTのドレイン電極であってもよい。あるいは、ソース電極およびドレイン電極と同一の導電膜から形成された配線や接続層であってもよい。
接続部120は、例えばドレイン-画素電極接続部である。この場合、金属層109はドレイン電極であり、透明導電層113は画素電極である。酸化物接続層106は、ドレイン電極と画素電極とを接続する接続層(以下、「ドレイン-画素電極接続層」と呼ぶ。)となる。あるいは、接続部120は端子部であってもよい。接続部120がソース端子部である場合、金属層109は、ソース配線と一体的に形成されたソース接続層であり、透明導電層113は、画素電極と同一の透明導電膜から形成された上部接続層であってもよい。なお、本実施形態の半導体装置は、上記構成を有する接続部120を少なくとも1つ備えていればよいが、ドレイン-画素電極接続部および端子部の両方が上記構成を有していれば、より効果的に電食を抑制でき、プロセス上でも有利である。
図1に示す例では、保護層111は酸化物接続層106の上に位置する開口部111pを有しており、透明導電層113は、保護層111の開口部111p内で酸化物接続層106と接している。このような構成では、後述するように、保護層111をマスクとして酸化物接続層106を得るための低抵抗化処理を行うことが可能となる。
透明導電層113と金属層109とが直接接しないように接続部120を構成すると、金属の電食をより効果的に抑制できる。例えば、金属層109は酸化物接続層106上に位置する開口109pを有し、この開口109pの側壁が保護層111によって覆われていてもよい。
ソース電極や金属層109を形成するための金属膜は、透明導電層113と電食反応を生じ得る金属を含んでいる。そのような金属として、例えばアルミニウム、アルミニウム合金、マグネシウム(Mg)などが挙げられる。導電性の高さおよび加工性などの観点から、金属膜はアルミニウムを含むことが好ましい。
図示する例では、金属膜として、バリアメタルを含む下層109Lと、電食反応を生じ得る金属(例えばアルミニウム)を含む上層109Uとを有する積層膜を用いている。これにより、TFTの酸化物半導体層とソースおよびドレイン電極との接触抵抗を低く抑えることができ、且つ、アルミニウムなどの金属が酸化物半導体層に拡散するのを抑制できる。
以下、図面を参照しながら、液晶表示装置に用いられるTFT基板を例に、本発明による実施形態の半導体装置を、より具体的に説明する。本実施形態の半導体装置は、酸化物半導体からなる活性層を有する薄膜トランジスタ(酸化物半導体TFT)を備える。なお、本実施形態の半導体装置は、酸化物半導体TFTを備えていればよく、アクティブマトリクス基板、各種表示装置、電子機器などを広く含む。
図2(a)は本実施形態によるTFT基板101の模式的な平面図であり、図2(b)は、図2(a)に示すTFT基板101のA-A’線に沿った断面図であり、TFTの断面構造を示す。図2(c)は、図2(a)に示すTFT基板101のB-B’線に沿った断面図であり、端子部の断面構造を示す。
図2(a)に示すように、TFT基板101は、複数の画素を含む表示領域150と、表示領域以外の領域(非表示領域)160とを有している。表示領域150には、複数のゲート配線Gと複数のソース配線Sとが形成されており、これらの配線で包囲されたそれぞれの領域が「画素」となる。複数の画素は例えばマトリクス状に配置されている。各画素には画素電極13が形成されている。各画素において、複数のソース配線Sと複数のゲート配線Gとの各交点の付近には、能動素子である薄膜トランジスタ(TFT)10が形成されている。各薄膜トランジスタ10のドレイン電極9dは、ドレイン-画素電極接続部20において、画素電極13と電気的に接続されている。
非表示領域160には、ゲート配線Gまたはソース配線Sと外部配線とを電気的に接続するための端子部30が形成されている。
図2(b)に示すように、各画素は、基板1と、基板1に支持された薄膜トランジスタ10と、薄膜トランジスタ10を覆う保護層11と、保護層11の上に形成された画素電極(透明導電層)13と、酸化物半導体層6と同一の酸化物膜から形成されたドレイン-画素電極接続層(酸化物接続層)6aと、ドレイン-画素電極接続部20とを備える。薄膜トランジスタ10は、基板1上に形成されたゲート電極3と、ゲート電極3の上にゲート絶縁層5を介して形成された酸化物半導体層6と、酸化物半導体層6と電気的に接続されたソース電極9sおよびドレイン電極9dとを有している。
ドレイン-画素電極接続部20において、ドレイン電極9dは、ドレイン-画素電極接続層6aと接するように形成されている。また、ドレイン-画素電極接続層6aは画素電極13と接している。したがって、ドレイン電極9dと画素電極13とは、ドレイン-画素電極接続層6aを介して電気的に接続される。このような構成により、ドレイン電極9dに含まれる金属が透明導電層(画素電極13)と電食反応を生じることを抑制できる。
端子部30は、図2(c)に示すように、酸化物半導体層6と同一の酸化物膜から形成された下部接続層6tと、ソース電極9sおよびドレイン電極9dと同一の導電膜から形成されたソース接続層9tと、画素電極13と同一の透明導電膜から形成された上部接続層13tとを含んでいる。上部接続層13tは、下部接続層6tを介してソース接続層9tと電気的に接続されている。これにより、ソース接続層9tに含まれる金属が透明導電層(画素電極13)と電食反応を生じることを抑制できる。
図示する例では、ドレイン-画素電極接続部20において、保護層11はドレイン-画素電極接続層6aの上面に達する開口部11pを有しており、画素電極13は、保護層11の開口部11p内でドレイン-画素電極接続層6aと接している。ドレイン電極9dは、ドレイン-画素電極接続層6aの一部を覆っており、開口部11pは、ドレイン-画素電極接続層6aのうちドレイン電極9dで覆われていない部分を露出するように設けられていてもよい。さらに、上述したように、ドレイン電極9dは画素電極13と直接接していないことが好ましい。例えば、ドレイン電極9dはドレイン-画素電極接続層6a上に開口9pを有しており、開口9pの側壁は保護層11によって覆われていてもよい。あるいは、図3に示すように、ドレイン電極9dの端部がドレイン-画素電極接続層6aの上面に位置しており、ドレイン電極9dの端部の側面が保護層11によって覆われていてもよい。
端子部30においても、同様に、保護層11は下部接続層6tの上に位置する開口部11qを有しており、上部接続層13tは、保護層11の開口部11q内で下部接続層6tと接している。ソース接続層9tは、下部接続層6tの一部を覆っており、開口部11qは、下部接続層6tのうちソース接続層9tで覆われていない部分を露出するように設けられていてもよい。ソース接続層9tは上部接続層13tと直接接していないことが好ましい。図示するように、ソース接続層9tは下部接続層6t上に開口9qを有しており、開口9qの側壁は保護層11によって覆われていてもよい。あるいは、ソース接続層9tは、その端部が下部接続層6tの上面に位置するように配置され、ソース接続層9tの端部の側面が保護層11によって覆われていてもよい。
ドレイン-画素電極接続層6aおよび下部接続層6tは、酸化物半導体層6と同一の酸化物半導体膜から形成された島状の酸化物層である。これらの酸化物層は、酸化物半導体層6よりも低い電気抵抗(例えば1×109Ωcm以下)を有する。低抵抗化させるための処理方法にもよるが、例えばドレイン-画素電極接続層6aおよび下部接続層6tは、酸化物半導体層6よりも高い濃度で不純物(例えばアルゴン)を含んでいてもよい。
ソース電極9s、ドレイン電極9d、ソース接続層9tおよびソース配線Sは、同一の金属膜から形成されていてもよい。本明細書において、ソース配線Sと同一の金属膜から形成された層を「ソース配線層」と称する。本実施形態におけるソース配線層は、バリアメタルを含む下層と、透明導電層と電食反応を生じ得る金属を含む上層とを含む積層膜から形成されている。このため、ソース電極9s、ドレイン電極9dおよびソース接続層9tは、それぞれ、バリアメタルを含む下層9sL、9dL、9tLと、上層(例えばAl層)9sU、9dU、9tUとを有している。このような構成によると、Al層と酸化物半導体層6との間にバリアメタルを含む下層9sL、9dLが配置されているので、Alが酸化物半導体層6に拡散することを抑制できる。さらに、Al層と画素電極13や上部接続層13tなどの透明導電層との間に、ドレイン-画素電極接続層6aまたは下部接続層6tを介在させることにより、Al層を部分的にエッチングしなくても、Al層と透明導電層との接触を抑制できる。この結果、接続部におけるAlの電食を抑制できる。従って、例えば特許文献1のように、上層(Al層)のみを部分的にエッチングする必要のある構成と比べると、フォトマスク数を低減できるので有利である。
薄膜トランジスタ10の構造は特に限定しない。図2(b)に示す薄膜トランジスタ10では、酸化物半導体層6の上にソースおよびドレイン電極9s、9dが形成されているが、図4に示すように、酸化物半導体層6よりも基板1側にソースおよびドレイン電極9s、9dが形成されていてもよい。あるいは、薄膜トランジスタ10はトップゲート構造であってもよい。
次に、TFT基板101の各構成要素を詳細に説明する。
基板1は、典型的には透明基板であり、例えばガラス基板である。ガラス基板の他、プラスチック基板を用いることもできる。プラスチック基板は、熱硬化性樹脂または熱可塑性樹脂で形成された基板、さらには、これらの樹脂と無機繊維(例えば、ガラス繊維、ガラス繊維の不織布)との複合基板を含む。耐熱性を有する樹脂材料としては、ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート(PEN)、ポリエーテルサルフォン(PES)、アクリル樹脂、ポリイミド樹脂を例示することがきる。また、反射型液晶表示装置に用いる場合には、基板1として、シリコン基板を用いることもできる。
ゲート電極3は、ゲート配線Gに電気的に接続されている。図2(a)に示すように、ゲート配線Gと一体的に形成されていてもよい。ゲート電極3およびゲート配線Gは、Cu(銅)、Al、Cr(クロム)、Ta(タンタル)、Ti(チタン)、Mo(モリブデン)およびW(タングステン)から選ばれた元素、またはこれらの元素を成分とする合金もしくは金属窒化物などから形成されてもよい。ゲート電極3およびゲート配線Gは、積層構造を有してもよく、単層構造、2層構造、4層以上の積層構造を有してもよい。ゲート電極3の厚さは例えば約50nm以上600nm以下である。
ゲート絶縁層5としては、例えばSiO2(酸化シリコン)、SiNx(窒化シリコン)、SiOxNy(酸化窒化シリコン、x>y)、SiNxOy(窒化酸化シリコン、x>y)、Al2O3(酸化アルミニウム)または酸化タンタル(Ta2O5)から形成された単層または積層を用いることができる。ゲート絶縁層5の厚さは、例えば約50nm以上600nm以下である。ゲート絶縁層5は、例えばSiNx、またはSiNxOy(窒化酸化シリコン、x>y)から形成される下層と、SiO2またはSiOxNy(酸化窒化シリコン、x>y)から形成される上層とを含む積層構造を有していてもよい。これにより、下層によって基板1からの不純物などの拡散を効果的に防止でき、かつ、上層によって酸化物半導体層6の半導体特性の劣化を抑制できる。
酸化物半導体層6、ドレイン-画素電極接続層6aおよび下部接続層6tは、IGZOなどの酸化物を含んでいる。ここで、IGZOは、In(インジウム)、Ga(ガリウム)およびZn(亜鉛)を含む酸化物であって、In-Ga-Zn-O系酸化物を広く含む。IGZOは、アモルファスでもよいし、結晶質でもよい。結晶質IGZO層としては、c軸が層面に概ね垂直に配向した結晶質IGZO層が好ましい。このようなIGZO層の結晶構造は、例えば、特開2012-134475号公報に開示されている。参考のために、特開2012-134475号公報の開示内容の全てを本明細書に援用する。なお、酸化物半導体層6、ドレイン-画素電極接続層6aおよび下部接続層6tは、IGZOの代わりに、例えばZn-O系(ZnO)、In-Zn-O系(IZO(登録商標))、Zn-Ti-O系(ZTO)、Cd-Ge-O系、Cd-Pb-O系、CdO(酸化カドニウム)、Mg-Zn-O系などの酸化物を含んでもよい。酸化物半導体層6、ドレイン-画素電極接続層6aおよび下部接続層6tの厚さは、例えば約20nm~150nm程度である。
ソース電極9s、ドレイン電極9d、ソース配線Sおよびソース接続層9t(ソース配線層)は、Al、Cr、Ta、Ti、MoおよびWから選ばれた元素、またはこれらの元素を成分とする合金もしくは金属窒化物などから形成されてもよい。また、ソース配線層は、単層構造、2層構造または4層以上の積層構造を有してもよい。ソース配線層の厚さは、例えば50nm以上600nm以下(例えば約350nm)である。本実施形態では、ソース配線層として、バリアメタルを含む下層と、透明導電層と電食反応を生じ得る金属を含む上層とを有している。バリアメタルとしては、Ti、Mo、Wなどの金属、またはこれらの合金、あるいはこれらの金属の窒化物などを用いることができる。上層に含まれる金属としては、例えば、Al、Al合金、Ti、Ti合金などを用いることができる。
次いで、TFT基板101の製造方法を説明する。
図5(a)~図5(g)はTFT基板101の製造方法の一例を説明するための模式的な工程断面図である。各断面図では、薄膜トランジスタ10およびドレイン-画素電極接続部の断面構造を示す。
なお、端子部の断面構造は、ドレイン-画素電極接続部におけるドレイン電極の断面構造と同様の構造であり、同様の方法で形成されるので、図面を省略する。端子部における下部接続層、ソース接続層および上部接続層は、それぞれ、ドレイン-画素電極接続部における酸化物接続層、ドレイン電極および画素電極と対応する。
まず、図5(a)に示すように、基板1上にゲート電極3を形成する。基板1としては、例えばガラス基板などの透明絶縁性の基板を用いることができる。ゲート電極3はスパッタ法で基板1上に導電膜を形成した後、フォトリソグラフィ法により導電膜のパターニングを行うことによって形成できる。導電膜として、例えば、Ti、Mo、Ta、W、Cu、AlまたはCrなどの単層膜、それらを含む積層膜、合金膜またはこれらの窒化金属膜などを用いてもよい。
続いて、図5(b)に示すように、CVD(Chemical Vapor deposition)法により、ゲート電極3を覆うようにゲート絶縁層5を形成する。ゲート絶縁層5は、例えばSiO2、SiNx、SiOxNy(酸化窒化シリコン、x>y)、SiNxOy(窒化酸化シリコン、x>y)、Al2O3またはTa2O5から形成され得る。ここでは、SiNx膜を下層とし、SiO2膜を上層とする積層構造を有するゲート絶縁層5を形成する。
続いて、図5(c)に示すように、ゲート絶縁層5上に酸化物半導体膜6’を形成する。酸化物半導体膜6’は、例えばスパッタ法で形成される。ここでは、酸化物半導体膜6’としてIGZO膜を用いる。酸化物半導体膜6’の厚さは約20~150nmである。
この後、図5(d)に示すように、酸化物半導体膜6’のパターニングを行い、TFTの活性層となる第1酸化物半導体層6と、ドレイン-画素電極接続部に位置する第2酸化物半導体層6a’と、端子部に位置する第3酸化物半導体層(図示せず)とを得る。これらは互いに分離した島状のパターンを有する。
続いて、図5(e)に示すように、ソース電極9s、ドレイン電極9d、ソース接続層9tを含むソース配線層を形成する。具体的には、まず、第1酸化物半導体層6、第2酸化物半導体層6a’および第3酸化物半導体層を覆うようにソース配線層を形成するための金属膜(図示せず)を形成する。ここでは、金属膜として、バリアメタルを含む下層(例えば厚さ:約50nmのTi層)と、上層(例えば厚さ:約200nmのAl層)とからなる積層膜を形成する。次いで、金属膜をパターニングすることにより、第1酸化物半導体層6と接するソース電極9sおよびドレイン電極9dと、端子部に位置するソース接続層(図示せず)とを得る。本実施形態では、ドレイン電極9dは、第2酸化物半導体層6a’の上面と接するように配置され、第2酸化物半導体層6a’の上面の一部を露出する開口9pを有している。また、ソース接続層も同様に、端子部に位置する第3酸化物半導体層の上面と接するように配置され、第3酸化物半導体層の上面の一部を露出する開口を有している。
続いて、図5(f)に示すように、保護層11を形成する。具体的には、まず、ソース配線層を覆うように保護膜(パッシベーション膜)を形成する。ここでは、保護膜として、例えばSiO2膜(厚さ:例えば200nm)を形成する。保護膜は第2酸化物半導体層6a’および第3酸化物半導体層の開口部内にも形成される。続いて、保護膜をパターニングすることにより、第2酸化物半導体層6a’の上面を露出する開口部11pと、第3酸化物半導体層の上面を露出する開口部(図示せず)とを形成する。このとき、基板1の法線方向から見たとき、保護層11の開口部11pは、ドレイン電極9dの開口9pの内部に位置することが好ましい。これにより、保護層11を開口9pの側壁上にも形成できるので、ソース配線層に含まれる金属が、後で形成する透明導電材料と接することを効果的に抑制できる。
次に、保護層11をマスクとして、第2酸化物半導体層6a’および第3酸化物半導体層に低抵抗化処理Lを施す。これにより、第2酸化物半導体層6a’の少なくとも一部が低抵抗化されてドレイン-画素電極接続層6aが得られる。第1酸化物半導体層6は低抵抗化されない。図示しないが、同様に、第3酸化物半導体層の少なくとも一部が低抵抗化されて下部接続層が得られる。
低抵抗化処理Lとして、例えばプラズマ処理や、p型不純物またはn型不純物のドーピングなどが挙げられる。低抵抗化しようとする領域にp型不純物またはn型不純物をドーピングする場合、ドレイン-画素電極接続層6aおよび下部接続層の不純物の濃度は、低抵抗化されなかった第1酸化物半導体層6の不純物の濃度よりも大きくなる。
ドレイン-画素電極接続層6aの拡大断面図の一例を図6に示す。低抵抗化処理では、不純物の拡散などにより、第2酸化物半導体層6a’のうち開口部11pによって露出した部分のみでなく、その周縁部、すなわち保護層11やソース配線層で覆われた部分まで低抵抗化され、低抵抗化領域61となる。低抵抗化されなかった領域は半導体領域62として残る。図示するように、ドレイン-画素電極接続層6aのうちドレイン電極9dと接する部分も低抵抗化されるので、ドレイン-画素電極接続層6aとドレイン電極9dとを電気的に接続することが可能となる。同様に、図示していないが、下部接続層においても、下部接続層6tのうちソース接続層と接する部分も低抵抗化されるので、下部接続層とソース接続層とを電気的に接続することが可能となる。
本実施形態では、低抵抗化処理Lとして、CVD装置を用いた水素プラズマ処理を行う。例えばCVD装置のパワーを0.1kW、圧力を200Pa、水素流量を1000sccm、温度を220℃、処理時間を300sec、電極間距離(E/S距離)を25mmに設定すると、処理前に1×1012Ωcm以上あったIGZOの比抵抗を、1×108Ωcm程度まで低下させることができる。なお、処理条件は上記に限定されず、適宜選択され得る。
低抵抗化処理Lとして、上記以外の処理方法、例えば、ドライエッチング装置やスパッタ装置を用い、水素やアルゴンを導入してプラズマ処理を行う方法を用いてもよい。なお、低抵抗化処理によって抵抗の低い酸化物層を形成する方法は、例えば、特開2010-243594号公報に開示されている。参考のために、特開2010-243594号公報の開示内容の全てを本明細書に援用する。
この後、図5(g)に示すように、保護層11の上、および保護層11の開口部11p内に透明導電膜(厚さ:例えば100nm)を形成し、これをパターニングすることにより、画素電極13を形成する。透明導電膜として、例えばITO、IZO膜等を用いることができる。画素電極13は開口部11p内でドレイン-画素電極接続層6aと接する。図示しないが、この透明導電膜から、画素電極13と同時に、端子部の上部接続層も形成される。上部接続層は、保護層11に形成された開口部内で下部接続層と接する。
上記方法によると、製造工程数やマスク枚数を増加させることなく、ソース配線層(ドレイン電極やソース接続層)と透明導電層とを接続する接続部において、ソース配線層に含まれる金属の電食を抑制することができる。従って、電極の電食に起因する接続部の抵抗の増大などを抑えて、高性能で信頼性の高い半導体装置を提供できる。
以下、図面を参照しながら、本発明による半導体装置の他の実施形態を説明する。
図7(a)は本実施形態によるTFT基板102の模式的な平面図であり、図7(b)は、図7(a)に示すTFT基板102のA-A’線に沿った断面図であり、TFTの断面構造を示す。図7において、図2と同様の構成要素には同じ参照符号を付し、これらの構成要素の説明を省略する。なお、端子部の断面図は、図2(c)に示す構造と同様なので省略する。
TFT基板102は、酸化物半導体層6の少なくともチャネル領域を覆うエッチストップ層8を有している点で、TFT基板101と異なっている。エッチストップ層8により、ソースおよびドレイン電極9s、9dを形成するためのエッチング工程で、チャネル領域がダメージを受けることを抑制できる。また、後述するように、エッチストップ層8をマスクとして利用して低抵抗化処理Lを行うことが可能となる。この結果、ドレイン-画素電極接続層6aや下部接続層6tの全体を低抵抗化することができるので、これらの接続層とソース配線層との抵抗を低減できる。
エッチストップ層8は、酸化シリコン膜、窒化シリコン膜、酸化窒化シリコン膜またはそれらの積層膜であってもよい。
続いて、TFT基板102の製造方法を説明する。
図8(a)~(e)は、TFT基板102の製造方法の一例を説明するための工程断面図であり、TFTおよびドレイン-画素電極接続部の断面構造を示す。ここでも、端子部の断面構造は、ドレイン-画素電極接続部におけるドレイン電極の断面構造と同様の構造であり、同様の方法で形成されるので、図面を省略する。端子部における下部接続層、ソース接続層および上部接続層は、それぞれ、ドレイン-画素電極接続部における酸化物接続層、ドレイン電極および画素電極と対応する。
まず、図8(a)に示すように、図5を参照しながら前述した方法と同様の方法で、基板1上に、ゲート電極3、ゲート絶縁層5、第1酸化物半導体層6、第2酸化物半導体層6a’および端子部に第3酸化物半導体層(図示せず)を形成する。
次いで、図8(b)に示すように、第1酸化物半導体層6の少なくともチャネル領域を覆うようにエッチストップ層8を形成する。ここでは、CVD法により、エッチストップ層8として、厚さが例えば100nmの酸化シリコン膜(SiO2膜)を形成する。
続いて、エッチストップ層8をマスクとして、第1酸化物半導体層6、第2酸化物半導体層6a’および第3酸化物半導体層に低抵抗化処理Lを施す。これにより、第2酸化物半導体層6a’が低抵抗化されてドレイン-画素電極接続層6aとなる。同様に、第3酸化物半導体層が低抵抗化されて下部接続層(図示せず)となる。さらに、第1酸化物半導体層6のうちエッチストップ層8で覆われていない部分(ソースおよびドレイン電極と接する部分)も低抵抗化され、それぞれ、ソースコンタクト領域6s、ドレインコンタクト領域6dとなる。
この後、図8(c)に示すように、ソース電極9s、ドレイン電極9d、ソース接続層(図示せず)を含むソース配線層を形成する。ソース配線層の形成方法は、例えば図5を参照しながら上述した方法と同様である。
続いて、図8(d)に示すように、ソース配線層を覆う保護層11を形成する。保護層11には、ドレイン-画素電極接続層6aの上面を露出する開口部11pと、下部接続層の上面を露出する開口部(図示せず)とを設ける。保護層11の形成方法は、例えば図5を参照しながら上述した方法と同様である。
続いて、図8(e)に示すように、画素電極13および上部接続層(図示せず)を形成する。画素電極13および上部接続層13tの形成方法は、例えば図5を参照しながら上述した方法と同様である。このようにして、TFT基板102が製造される。
上記方法によると、製造工程を複雑にすることなく、ソース配線層に含まれる金属の腐食を抑制できる。また、ソース配線層を形成するためのエッチング工程によって、酸化物半導体層6のチャネル領域がダメージを受けることを抑制できる。さらに、ドレイン-画素電極接続層6aおよび下部接続層の全体を低抵抗化できるので、接続部の抵抗をより小さく抑えることが可能になる。その上、酸化物半導体層6のうちソースおよびドレイン電極9s、9dと接する部分も低抵抗化されるので、TFTのオン抵抗を低減することが可能になる。
なお、上記方法では、エッチストップ層8を形成した後、ソース配線層を形成する前に低抵抗化処理Lを行ったが、図5を参照しながら上述した方法と同様に、保護層11を形成した後で低抵抗化処理Lを行ってもよい。あるいは、低抵抗化処理Lはソース配線層を形成した後、保護層11を形成する前に行ってもよい。この低抵抗化処理Lでは、ソース配線層およびエッチストップ層8をマスクとして用いる。これにより、保護層11を形成した後に、保護層11をマスクとして低抵抗化処理Lを行う場合と比べて、酸化物接続層に占める低抵抗化領域の割合を大きくでき、接続部の抵抗をより小さく抑えることができる。
本発明の実施形態の半導体装置は、酸化物半導体層と同一の酸化物膜を用いた酸化物接続層を利用して金属層と透明導電層とを電気的に接続する接続部を少なくとも1つ有していればよく、上述した実施形態の構成に限定されない。TFT基板101、102では、ドレイン-画素電極接続部20および端子部30の両方において、金属層(ドレイン電極9d、ソース接続層9t)と透明導電層(画素電極13、上部接続層13t)との間に酸化物接続層を介在させているが、ドレイン-画素電極接続部20および端子部30のうち何れか一方のみが酸化物接続層を介在させる構成であってもよい。
本発明は、アクティブマトリクス基板等の回路基板、液晶表示装置、有機エレクトロルミネセンス(EL)表示装置および無機エレクトロルミネセンス表示装置等の表示装置、イメージセンサー装置等の撮像装置、画像入力装置や指紋読み取り装置等の電子装置などの薄膜トランジスタを備えた装置に広く適用できる。
1 基板
3 ゲート電極
5 ゲート絶縁層
6 酸化物半導体層
6a ドレイン-画素電極接続層(酸化物接続層)
6t 下部接続層(酸化物接続層)
8 エッチストップ層
9s ソース電極
9d ドレイン電極(金属層)
9t ソース接続層(金属層)
10 薄膜トランジスタ
11、111 保護層
13、113 画素電極(透明導電層)
13t 上部接続層(透明導電層)
20 ドレイン-画素電極接続部
30 端子部
101、102 半導体装置(TFT基板)
120 接続部
3 ゲート電極
5 ゲート絶縁層
6 酸化物半導体層
6a ドレイン-画素電極接続層(酸化物接続層)
6t 下部接続層(酸化物接続層)
8 エッチストップ層
9s ソース電極
9d ドレイン電極(金属層)
9t ソース接続層(金属層)
10 薄膜トランジスタ
11、111 保護層
13、113 画素電極(透明導電層)
13t 上部接続層(透明導電層)
20 ドレイン-画素電極接続部
30 端子部
101、102 半導体装置(TFT基板)
120 接続部
Claims (14)
- 基板と、
前記基板に支持された、酸化物半導体層を活性層とする薄膜トランジスタと、
前記薄膜トランジスタを覆う保護層と、
前記保護層と前記基板との間に配置された金属層と、
前記保護層上に形成された透明導電層と、
前記金属層と前記透明導電層とを電気的に接続するための接続部と
を備え、
前記接続部は、前記酸化物半導体層と同一の酸化物膜から形成され、かつ、前記酸化物半導体層よりも電気抵抗の低い酸化物接続層を有し、
前記金属層は、前記酸化物接続層を介して、前記透明導電層と電気的に接続されている半導体装置。 - 前記保護層は前記酸化物接続層の上に位置する開口部を有しており、
前記透明導電層は、前記保護層の前記開口部内で前記酸化物接続層と接している請求項1に記載の半導体装置。 - 前記接続部において、前記透明導電層は前記金属層と直接接していない請求項1または2に記載の半導体装置。
- 前記金属層は前記酸化物接続層上に開口を有しており、前記開口の側壁は前記保護層によって覆われている請求項3に記載の半導体装置。
- 前記接続部はドレイン-画素電極接続部であり、
前記金属層は、前記薄膜トランジスタのドレイン電極であり、前記透明導電層は画素電極である請求項1から4のいずれかに記載の半導体装置。 - 前記接続部は端子部であり、
前記金属層は、前記薄膜トランジスタのソースおよびドレイン電極と同一の導電膜から形成されたソース接続層である請求項1から4のいずれかに記載の半導体装置。 - 前記金属層は、前記透明導電層と電食反応を生じ得る金属を含んでいる請求項1から6のいずれかに記載の半導体装置。
- 前記金属層は、アルミニウムを含む請求項7に記載の半導体装置。
- 前記金属層は、バリアメタルを含む下層と、アルミニウムを含む上層とを有する積層構造を有している請求項8に記載の半導体装置。
- 前記酸化物半導体層および前記酸化物接続層は、In、GaおよびZnを含む請求項1から9のいずれかに記載の半導体装置。
- 前記薄膜トランジスタは、前記酸化物半導体層のチャネル領域と接するエッチストップ層をさらに備える請求項1から10のいずれかに記載の半導体装置。
- 請求項1から11のいずれかに記載の半導体装置を製造する方法であって、
(A)ゲート電極およびゲート絶縁層が表面に形成された基板を用意する工程と、
(B)前記ゲート絶縁層の上に酸化物半導体膜を形成し、前記酸化物半導体膜をパターニングすることにより、薄膜トランジスタの活性層となる第1酸化物半導体層と、酸化物接続層となる第2酸化物半導体層とを形成する工程と、
(C)前記第2酸化物半導体層の一部を覆うように金属層を形成する工程と、
(D)前記金属層上に保護層を形成し、前記保護層に、前記第2酸化物半導体層のうち前記金属層で覆われていない部分の少なくとも一部を露出する開口部を形成する工程と、
(E)前記第2酸化物半導体層のうち前記開口部で露出した部分を低抵抗化させる低抵抗化処理を行うことにより、前記第2酸化物半導体層から酸化物接続層を得る工程と、
(F)前記保護層の上および前記開口部内に透明導電膜を形成し、前記透明導電膜をパターニングすることによって、前記開口部内で前記酸化物接続層と接する透明導電層を形成する工程と
を包含する半導体装置の製造方法。 - 請求項11に記載の半導体装置を製造する方法であって、
(a)ゲート電極およびゲート絶縁層が表面に形成された基板を用意する工程と、
(b)前記ゲート絶縁層の上に酸化物半導体膜を形成し、前記酸化物半導体膜をパターニングすることにより、薄膜トランジスタの活性層となる第1酸化物半導体層と、酸化物接続層となる第2酸化物半導体層とを形成する工程と、
(c)前記第1酸化物半導体層の少なくとも一部と接するエッチストップ層を形成する工程と、
(d)前記第2酸化物半導体層を低抵抗化させる低抵抗化処理を行うことにより、前記第2酸化物半導体層から酸化物接続層を得る工程と、
(e)前記酸化物接続層の一部を覆うように金属層を形成する工程と、
(f)前記金属層の上に保護層を形成し、前記保護層に、前記酸化物接続層のうち前記金属層で覆われていない部分の少なくとも一部を露出する開口部を形成する工程と、
(g)前記保護層の上および前記開口部内に透明導電膜を形成し、前記透明導電膜をパターニングすることによって、前記開口部内で前記酸化物接続層と接する透明導電層を形成する工程と
を包含する半導体装置の製造方法。 - 前記酸化物半導体層および前記酸化物接続層は、結晶質In-Ga-Zn-O系酸化物を含む、請求項10に記載の半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/427,401 US9224869B2 (en) | 2012-09-12 | 2013-09-09 | Semiconductor device and method for manufacturing same |
CN201380047510.8A CN104620389B (zh) | 2012-09-12 | 2013-09-09 | 半导体装置及其制造方法 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012-200319 | 2012-09-12 | ||
JP2012200319 | 2012-09-12 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2014042125A1 true WO2014042125A1 (ja) | 2014-03-20 |
Family
ID=50278236
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2013/074250 WO2014042125A1 (ja) | 2012-09-12 | 2013-09-09 | 半導体装置およびその製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9224869B2 (ja) |
CN (1) | CN104620389B (ja) |
WO (1) | WO2014042125A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017195699A1 (ja) * | 2016-05-10 | 2017-11-16 | シャープ株式会社 | アクティブマトリクス基板、その製造方法および表示装置 |
JP2018170319A (ja) * | 2017-03-29 | 2018-11-01 | 株式会社Joled | 半導体装置およびその製造方法、並びに表示装置 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109417037B (zh) * | 2016-06-30 | 2024-03-15 | 株式会社Flosfia | 氧化物半导体膜及其制造方法 |
CN107564922B (zh) * | 2017-09-19 | 2020-03-13 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示装置 |
JP2019091835A (ja) * | 2017-11-16 | 2019-06-13 | シャープ株式会社 | Tft基板、tft基板を備えた走査アンテナ、およびtft基板の製造方法 |
GB2574266A (en) * | 2018-06-01 | 2019-12-04 | Flexnable Ltd | Transistor Arrays |
CN116864510A (zh) * | 2019-03-19 | 2023-10-10 | 群创光电股份有限公司 | 具有晶体管元件的工作模块 |
JP7284613B2 (ja) * | 2019-03-29 | 2023-05-31 | シャープ株式会社 | アクティブマトリクス基板およびその製造方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009099887A (ja) * | 2007-10-19 | 2009-05-07 | Hitachi Displays Ltd | 表示装置 |
WO2011010415A1 (ja) * | 2009-07-24 | 2011-01-27 | シャープ株式会社 | 薄膜トランジスタ基板の製造方法 |
WO2011118515A1 (ja) * | 2010-03-26 | 2011-09-29 | シャープ株式会社 | 表示装置および表示装置用アレイ基板の製造方法 |
WO2012023226A1 (ja) * | 2010-08-18 | 2012-02-23 | シャープ株式会社 | 表示装置用基板及びその製造方法、表示装置 |
JP2012134475A (ja) * | 2010-12-03 | 2012-07-12 | Semiconductor Energy Lab Co Ltd | 酸化物半導体膜および半導体装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6757031B2 (en) * | 2001-02-09 | 2004-06-29 | Prime View International Co., Ltd. | Metal contact structure and method for thin film transistor array in liquid crystal display |
US7205570B2 (en) | 2002-07-19 | 2007-04-17 | Samsung Electronics Co., Ltd. | Thin film transistor array panel |
TWI388014B (zh) * | 2009-03-06 | 2013-03-01 | Chunghwa Picture Tubes Ltd | 薄膜電晶體之製造方法 |
JP2010243594A (ja) | 2009-04-01 | 2010-10-28 | Sharp Corp | 薄膜トランジスタ基板およびその製造方法 |
-
2013
- 2013-09-09 US US14/427,401 patent/US9224869B2/en active Active
- 2013-09-09 CN CN201380047510.8A patent/CN104620389B/zh active Active
- 2013-09-09 WO PCT/JP2013/074250 patent/WO2014042125A1/ja active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009099887A (ja) * | 2007-10-19 | 2009-05-07 | Hitachi Displays Ltd | 表示装置 |
WO2011010415A1 (ja) * | 2009-07-24 | 2011-01-27 | シャープ株式会社 | 薄膜トランジスタ基板の製造方法 |
WO2011118515A1 (ja) * | 2010-03-26 | 2011-09-29 | シャープ株式会社 | 表示装置および表示装置用アレイ基板の製造方法 |
WO2012023226A1 (ja) * | 2010-08-18 | 2012-02-23 | シャープ株式会社 | 表示装置用基板及びその製造方法、表示装置 |
JP2012134475A (ja) * | 2010-12-03 | 2012-07-12 | Semiconductor Energy Lab Co Ltd | 酸化物半導体膜および半導体装置 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2017195699A1 (ja) * | 2016-05-10 | 2017-11-16 | シャープ株式会社 | アクティブマトリクス基板、その製造方法および表示装置 |
CN109075122A (zh) * | 2016-05-10 | 2018-12-21 | 夏普株式会社 | 有源矩阵基板、其制造方法和显示装置 |
JPWO2017195699A1 (ja) * | 2016-05-10 | 2019-02-14 | シャープ株式会社 | アクティブマトリクス基板、その製造方法および表示装置 |
US10670933B2 (en) | 2016-05-10 | 2020-06-02 | Sharp Kabushiki Kaisha | Active matrix substrate, method for producing same, and display device |
CN109075122B (zh) * | 2016-05-10 | 2023-05-12 | 夏普株式会社 | 有源矩阵基板、其制造方法和显示装置 |
JP2018170319A (ja) * | 2017-03-29 | 2018-11-01 | 株式会社Joled | 半導体装置およびその製造方法、並びに表示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN104620389A (zh) | 2015-05-13 |
CN104620389B (zh) | 2017-11-17 |
US9224869B2 (en) | 2015-12-29 |
US20150206979A1 (en) | 2015-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2014042125A1 (ja) | 半導体装置およびその製造方法 | |
US8633481B2 (en) | Semiconductor device and process for production thereof | |
WO2013137045A1 (ja) | 半導体装置およびその製造方法 | |
US9613990B2 (en) | Semiconductor device and method for manufacturing same | |
US20150295092A1 (en) | Semiconductor device | |
US9337213B2 (en) | Semiconductor device and method for manufacturing same | |
US9214533B2 (en) | Semiconductor device having transparent electrodes | |
WO2013172185A1 (ja) | 半導体装置およびその製造方法 | |
US12034010B2 (en) | Active matrix substrate | |
WO2018061851A1 (ja) | アクティブマトリクス基板およびその製造方法 | |
JP2019169606A (ja) | アクティブマトリクス基板およびその製造方法 | |
US9373648B2 (en) | Semiconductor device and method of manufacture thereof | |
US9379250B2 (en) | Semiconductor device and method for producing same | |
TWI546965B (zh) | 半導體裝置及其製造方法 | |
US11502115B2 (en) | Active matrix substrate and method for manufacturing same | |
JP5964967B2 (ja) | 半導体装置およびその製造方法 | |
US9276127B2 (en) | Semiconductor device and method for producing same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 13837679 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 14427401 Country of ref document: US |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 13837679 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |