WO2014041878A1 - 炭化珪素半導体装置の製造方法 - Google Patents

炭化珪素半導体装置の製造方法 Download PDF

Info

Publication number
WO2014041878A1
WO2014041878A1 PCT/JP2013/068399 JP2013068399W WO2014041878A1 WO 2014041878 A1 WO2014041878 A1 WO 2014041878A1 JP 2013068399 W JP2013068399 W JP 2013068399W WO 2014041878 A1 WO2014041878 A1 WO 2014041878A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
silicon carbide
silicon
semiconductor device
silicon film
Prior art date
Application number
PCT/JP2013/068399
Other languages
English (en)
French (fr)
Inventor
林 秀樹
増田 健良
Original Assignee
住友電気工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 住友電気工業株式会社 filed Critical 住友電気工業株式会社
Priority to CN201380042833.8A priority Critical patent/CN104584220B/zh
Priority to EP13836438.5A priority patent/EP2897174A4/en
Publication of WO2014041878A1 publication Critical patent/WO2014041878A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02529Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/049Conductor-insulator-semiconductor electrodes, e.g. MIS contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28255Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor belonging to Group IV and not being elemental silicon, e.g. Ge, SiGe, SiGeC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • H01L29/42368Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/66734Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode

Definitions

  • the present invention relates to a method for manufacturing a silicon carbide semiconductor device, and more particularly to a silicon carbide semiconductor device having a trench and a method for manufacturing the same.
  • Patent Document 1 discloses a silicon carbide semiconductor device having a trench. According to this publication, in the gate thermal oxide film, the film thickness at the bottom surface of the trench is larger than the film thickness at the side surface of the trench. It is described as follows. In addition, the carbon surface of hexagonal single crystal silicon carbide having a high oxidation rate is used as the bottom surface of the trench, and the surface perpendicular to the carbon surface and having a low oxidation rate is used as the side surface of the trench. It is described that thermal oxide films having greatly different thicknesses can be formed on the bottom surface.
  • the present invention has been made to solve the above-described problems, and an object of the present invention is to provide a method for manufacturing a silicon carbide semiconductor device having a large breakdown voltage.
  • the method for manufacturing a silicon carbide semiconductor device of the present invention includes the following steps.
  • a silicon carbide substrate is formed including the third layer having a first conductivity type separated from the layer.
  • a trench having an inner surface having a side wall surface extending through the third layer and the second layer to the first layer and a bottom surface made of the first layer is formed.
  • a silicon film covering the bottom surface is formed.
  • a gate oxide film is formed on the inner surface by oxidation in the trench.
  • the gate oxide film includes a first portion formed by oxidation of the silicon carbide substrate and a second portion formed by oxidation of the silicon film on the bottom surface.
  • a gate electrode is formed on the gate oxide film.
  • the gate oxide film includes a second portion formed by oxidation of the silicon film on the bottom surface of the trench in addition to the first portion formed by oxidation of the silicon carbide substrate.
  • the gate electrode is formed so as to be in direct contact with the first portion on the second layer.
  • the gate insulating film on the channel surface constituted by the second layer can be formed only from the first portion having a higher quality than the second portion.
  • the silicon film may be formed so as to cover the second layer on the side wall surface. Thereafter, a part of the silicon film may be removed so that the second layer is exposed on the side wall surface of the trench while the silicon film remains on the bottom surface of the trench.
  • the gate electrode can be in direct contact with the first portion on the second layer.
  • the silicon film is formed such that the silicon film has a first thickness on the bottom surface and the silicon film has a second thickness on the side wall surface formed of the second layer.
  • the first thickness is larger than the second thickness.
  • the second portion can be formed on the bottom surface with a sufficient thickness.
  • the step of removing a part of the silicon film includes the following steps.
  • the silicon film is oxidized by a thickness that is smaller than the first thickness and larger than the second thickness.
  • a portion oxidized by the step of oxidizing the silicon film is removed.
  • the second portion can be selectively formed on the bottom surface instead of on the side wall surface.
  • the step of forming the trench includes the following steps. A mask having an opening is formed on the third layer. The silicon carbide substrate is etched using the mask. The step of forming the silicon film described above is performed using the mask.
  • the silicon carbide substrate is etched so as to be side-etched from the opening of the mask.
  • the side wall surface of the trench is retreated by side etching, so that the mask remains so as to protrude from the side wall surface. Therefore, when the silicon film is formed using this mask, the side wall surface is positioned in the shadow of the mask, so that the silicon film is hardly formed on the side wall surface.
  • the step of etching the silicon carbide substrate includes a step of thermally etching the silicon carbide substrate.
  • the silicon carbide substrate can be side-etched.
  • the breakdown voltage of the silicon carbide semiconductor device can be increased.
  • FIG. 1 is a partial cross sectional view schematically showing a configuration of a silicon carbide semiconductor device in one embodiment of the present invention.
  • FIG. 2 is a perspective view schematically showing a shape of a silicon carbide substrate included in the silicon carbide semiconductor device of FIG. 1. It is the figure which showed the structure of FIG. 2 in detail. It is an enlarged view of FIG. FIG. 5 is an enlarged view of a broken line CP in FIG. 4.
  • FIG. 8 is a partial cross sectional view schematically showing a first step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a partial cross sectional view schematically showing a second step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 1 is a partial cross sectional view schematically showing a configuration of a silicon carbide semiconductor device in one embodiment of the present invention.
  • FIG. 2 is a perspective view schematically showing a shape of a silicon carbide substrate included in the silicon carbide semiconductor device of FIG. 1. It is the
  • FIG. 8 is a partial cross sectional view schematically showing a third step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a partial cross sectional view schematically showing a fourth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a partial cross sectional view schematically showing a fifth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a partial cross sectional view schematically showing a sixth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 8 is a partial cross sectional view schematically showing a seventh step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 12 is a partial cross sectional view schematically showing an eighth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 12 is a partial cross sectional view schematically showing a ninth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 12 is a partial cross sectional view schematically showing a tenth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 12 is a partial cross sectional view schematically showing an eleventh step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 12 is a partial cross sectional view schematically showing a twelfth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 14 is a partial cross sectional view schematically showing a thirteenth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 14 is a partial cross sectional view schematically showing a fourteenth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1.
  • FIG. 16 is a partial cross sectional view schematically showing a fifteenth step of the method for manufacturing the silicon carbide semiconductor device of FIG. 1. It is a fragmentary sectional view showing roughly the fine structure of the surface of a silicon carbide substrate which a silicon carbide semiconductor device has.
  • FIG. 3 is a diagram showing a crystal structure of a (000-1) plane in polytype 4H hexagonal crystal.
  • FIG. 23 is a view showing a crystal structure of a (11-20) plane along line XXIII-XXIII in FIG.
  • FIG. 22 is a view showing a crystal structure in the vicinity of the surface of the composite surface in FIG. 21 in the (11-20) plane.
  • FIG. 22 is a diagram when the composite surface of FIG. 21 is viewed from the (01-10) plane.
  • FIG. 5 is a graph showing an example of a relationship between a channel surface and a (000-1) plane viewed macroscopically and channel mobility when a thermal etching is performed and when it is not performed. It is. It is a graph which shows an example of the relationship between the angle between a channel direction and the ⁇ 0-11-2> direction, and channel mobility. It is a figure which shows the modification of FIG.
  • vertical MOSFET 500 silicon carbide semiconductor device of the present embodiment includes an epitaxial substrate 100 (silicon carbide substrate), a gate oxide film 201 (gate insulating film), a gate electrode 202, and an interlayer.
  • the insulating film 203, the source electrode 221, the drain electrode 211, the source wiring 222, and the protective electrode 212 are included.
  • Epitaxial substrate 100 has a single crystal substrate 110 and an epitaxial layer provided thereon.
  • the epitaxial layer has an n ⁇ layer 121 (first layer), a p-type body layer 122 (second layer), an n region 123 (third layer), and a contact region 124.
  • Epitaxial substrate 100 is made of silicon carbide. This silicon carbide preferably has a hexagonal crystal structure, more preferably polytype 4H.
  • the single crystal substrate 110 has n-type (first conductivity type).
  • the plane orientation (hklm) of one main surface (upper surface in FIG. 1) of single crystal substrate 110 preferably has a negative m, more preferably approximately (000-1) plane.
  • the n ⁇ layer 121 has an n-type by adding a donor.
  • the donor addition to the n ⁇ layer 121 is preferably performed during the epitaxial growth of the n ⁇ layer 121, not by ion implantation.
  • the donor concentration of n ⁇ layer 121 is preferably lower than the donor concentration of single crystal substrate 110.
  • the donor concentration of the n ⁇ layer 121 is preferably 1 ⁇ 10 15 cm ⁇ 3 or more and 5 ⁇ 10 16 cm ⁇ 3 or less, for example, 8 ⁇ 10 15 cm ⁇ 3 .
  • the p-type body layer 122 is provided on the n ⁇ layer 121 and has p-type (second conductivity type) by adding an acceptor.
  • the acceptor concentration of p-type body layer 122 is, for example, 1 ⁇ 10 18 cm ⁇ 3 .
  • N region 123 has n type. N region 123 is provided on p type body layer 122 and is separated from n ⁇ layer 121 by p type body layer 122. Contact region 124 has a p-type. Contact region 124 is formed on part of p type body layer 122 so as to be connected to p type body layer 122.
  • epitaxial substrate 100 has sidewall surface SW that penetrates n region 123 and p type body layer 122 to n ⁇ layer 121, and bottom surface BT formed of n ⁇ layer 121. It has a trench TR provided with an inner surface.
  • Sidewall surface SW includes channel surface CH (FIG. 3) on p-type body layer 122.
  • sidewall surface SW has a predetermined crystal plane (also referred to as a special plane), particularly on p-type body layer 122. Details of the special surface will be described later.
  • the fact that the epitaxial substrate 100 has the trench TR corresponds to the fact that the epitaxial layer is partially removed on the upper surface of the single crystal substrate 110.
  • a large number of mesa structures are formed on the upper surface of single crystal substrate 110.
  • the top and bottom surfaces of the mesa structure are hexagonal, and the side walls thereof are inclined with respect to the top surface of the single crystal substrate 110.
  • the trench TR expands in a tapered shape toward the opening side.
  • the gate oxide film 201 (FIG. 1) covers the inner surface of the trench TR, that is, the side wall surface SW and the bottom surface BT.
  • Gate oxide film 201 has a thickness TA (FIG. 4) on sidewall surface SW formed of p-type body layer 122.
  • Gate oxide film 201 has a thickness TB (FIG. 4) on bottom surface BT.
  • the thickness TB is larger than the thickness TA.
  • the thickness TB is greater than the thickness TA by 300 nm or more.
  • the gate oxide film 201 has a first portion 201A formed by thermal oxidation of silicon carbide and a second portion 201B formed by thermal oxidation of silicon. At least a part of the second portion 201B is provided on the bottom surface BT of the trench TR via the first portion 201A.
  • the second portion 201B has a lower carbon atom concentration than the carbon atom concentration of the first portion 201A.
  • the carbon atom concentration of the first portion 201A may be greater than 1 ⁇ 10 15 cm ⁇ 3 .
  • the carbon atom concentration of the second portion 201B is preferably smaller than 1 ⁇ 10 15 cm ⁇ 3 . If the carbon atom concentration is not uniform, an average value may be calculated.
  • the portion where the bottom surface BT of the trench TR and the side wall surface SW are connected constitutes a corner portion RS (FIG. 5).
  • the first portion 201A provided on the corner portion RS constitutes a corner portion RA having a radius of curvature that is approximately the same as that of the corner portion RS.
  • the second portion 201B provided on the corner portion RA constitutes a corner portion RB having a radius of curvature larger than the radius of curvature of the corner portion RA.
  • the gate electrode 202 is embedded in the trench TR through the gate oxide film 201.
  • Gate oxide film 201 separates epitaxial substrate 100 and gate electrode 202 in trench TR.
  • Gate electrode 202 faces the surface of p-type body layer 122 with gate oxide film 201 interposed therebetween.
  • the upper surface of the gate electrode 202 is substantially the same height as the upper surface of the portion of the gate oxide film 201 located on the upper surface of the n region 123.
  • An interlayer insulating film 203 is provided so as to cover a portion of gate oxide film 201 that extends to the upper surface of n region 123 and gate electrode 202.
  • the source electrode 221 passes through the interlayer insulating film 203 and is in contact with each of the n region 123 and the contact region 124.
  • the source wiring 222 is provided on the source electrode 221 and the interlayer insulating film 203 so as to be in contact with the source electrode 221.
  • Drain electrode 211 is provided on the surface of epitaxial substrate 100 opposite to the surface on which trench TR is provided.
  • the protective electrode 212 covers the drain electrode 211.
  • n ⁇ layer 121 is formed on single crystal substrate 110 by epitaxial growth.
  • This epitaxial growth is performed by a CVD (Chemical Vapor Deposition) method using, for example, a mixed gas of silane (SiH 4 ) and propane (C 3 H 8 ) as a source gas and using, for example, hydrogen gas (H 2 ) as a carrier gas.
  • CVD Chemical Vapor Deposition
  • H 2 hydrogen gas
  • p type body layer 122 on n ⁇ layer 121 and n region 123 on p type body layer 122 are formed. Specifically, ion implantation is performed on the upper surface of n ⁇ layer 121. In ion implantation for forming p-type body layer 122, for example, an acceptor such as aluminum (Al) is ion-implanted. In ion implantation for forming n region 123, a donor such as phosphorus (P) is ion-implanted. Thereby, epitaxial substrate 100 having n ⁇ layer 121, p type body layer 122, and n region 123 is formed. Instead of ion implantation, epitaxial growth may be used with the addition of impurities.
  • a contact region 124 is formed by ion implantation.
  • activation heat treatment for activating the impurities added by ion implantation is performed.
  • the temperature of this heat treatment is preferably 1500 ° C. or higher and 1900 ° C. or lower, for example, about 1700 ° C.
  • the heat treatment time is, for example, about 30 minutes.
  • the atmosphere of the heat treatment is preferably an inert gas atmosphere, for example, an Ar atmosphere.
  • a mask 247 (FIG. 9) having an opening that partially exposes the n region 123 is formed on the epitaxial substrate 100.
  • the opening is formed corresponding to the position of trench TR (FIG. 1).
  • a silicon oxide film formed by thermal oxidation can be used as mask 247.
  • n region 123, p type body layer 122, and part of n ⁇ layer 121 are removed by etching in the opening of mask 247.
  • etching method for example, reactive ion etching (RIE), particularly inductively coupled plasma (ICP) RIE can be used.
  • ICP-RIE using SF 6 or a mixed gas of SF 6 and O 2 as a reaction gas can be used.
  • recess TQ having an inner surface SV whose side wall is substantially perpendicular to the main surface of single crystal substrate 110 can be formed in a region where trench TR (FIG. 1) is to be formed.
  • epitaxial substrate 100 is etched using mask 247.
  • thermal etching is performed on the epitaxial substrate 100 on the inner surface SV of the recess TQ.
  • the thermal etching can be performed, for example, by heating the epitaxial substrate 100 in an atmosphere containing a reactive gas having at least one kind of halogen atom.
  • the at least one or more types of halogen atom includes at least one of a chlorine (Cl) atom and a fluorine (F) atom.
  • This atmosphere is, for example, Cl 2 , BCL 3 , SF 6 , or CF 4 .
  • thermal etching is performed using a mixed gas of chlorine gas and oxygen gas as a reaction gas and a heat treatment temperature of, for example, 700 ° C. or more and 1000 ° C. or less.
  • trench TR is formed by thermal etching.
  • epitaxial substrate 100 is etched so as to be side-etched from the opening of mask 247 as shown by arrow SE. Further, during this thermal etching, a special surface is self-formed on the side wall surface SW of the trench TR, particularly on the portion made of the p-type body layer 122.
  • the reaction gas may contain a carrier gas in addition to the above-described chlorine gas and oxygen gas.
  • a carrier gas for example, nitrogen (N 2 ) gas, argon gas, helium gas or the like can be used.
  • the SiC etching rate is, for example, about 70 ⁇ m / hour.
  • the mask 247 made of silicon oxide has a very high selectivity with respect to SiC, and thus is not substantially etched during the etching of SiC.
  • a silicon film 90 is formed on the epitaxial substrate 100 provided with the mask 247.
  • the silicon film 90 is formed using the mask 247.
  • Silicon film 90 covers bottom surface BT of trench TR.
  • silicon film 90 covers p type body layer 122 on sidewall surface SW.
  • the silicon film 90 has a first thickness UB on the bottom surface BT.
  • Silicon film 90 has a second thickness UA on sidewall surface SW formed of p-type body layer 122. Although the side wall surface SW formed of the p-type body layer 122 is not directly covered by the mask 247, it is located in the shadow of the mask 247 when the silicon film 90 is formed, so that the second thickness UA is the second thickness UA. It becomes smaller than the thickness UB of 1. In other words, the first thickness UB is larger than the second thickness UA.
  • the silicon film is preferably made substantially only of silicon, but may be made of silicon containing impurities.
  • the mask 247 is removed by an arbitrary method such as etching (FIG. 13). At this time, the portion of the silicon film 90 on the mask 247 is also removed.
  • a part of the silicon film 90 is removed so that the p-type body layer 122 is exposed on the side wall surface SW of the trench TR while the silicon film 90 remains on the bottom surface BT of the trench TR. Specifically, the following steps are performed.
  • the silicon film 90 (FIG. 13) is thermally oxidized so that the oxidation proceeds by a thickness smaller than the first thickness UB (FIG. 12) and larger than the second thickness UA (FIG. 12). .
  • This thermal oxidation is preferably performed at a temperature such that silicon is thermally oxidized and silicon carbide is not substantially thermally oxidized.
  • the silicon film 90 having the second thickness UA is oxidized on the sidewall surface SW.
  • a part of the silicon film 90 having the first thickness UB (FIG. 13) corresponding to the second thickness UA is oxidized to form a silicon oxide film 90A, and the other part is a silicon film. It remains as 90B.
  • a portion of the silicon film 90 located on the side wall surface SW formed of the p-type body layer 122 becomes the silicon oxide film 90A as a whole.
  • a portion of the silicon film 90 located on the bottom surface BT has a part on the surface side to be a silicon oxide film 90A, and the silicon film 90B remains between the silicon oxide film 90A and the bottom surface BT.
  • This thermal oxidation is performed at 800 ° C. or higher and 950 ° C. or lower, for example.
  • the silicon oxide film 90A is removed by etching (FIG. 15). This removal can be performed, for example, by wet etching using hydrofluoric acid.
  • the silicon film 90 (FIG. 13) is formed so that the p-type body layer 122 is exposed on the sidewall surface SW of the trench TR while the silicon film 90 (that is, the silicon film 90B) remains on the bottom surface BT of the trench TR. A part of is removed.
  • a gate oxide film 201 (FIG. 1) is formed on the inner surface of the trench TR by oxidation in the trench TR. Specifically, the following steps are performed.
  • the silicon film 90B (FIG. 15) is thermally oxidized.
  • a second portion 201B that forms part of the gate oxide film 201 (FIG. 1) is formed (FIG. 16).
  • the thermal oxidation of the silicon film 90B is performed, for example, at 800 ° C. or higher and 950 ° C. or lower.
  • the first portion 201 ⁇ / b> A of the gate oxide film 201 is formed by thermally oxidizing the epitaxial substrate 100 made of silicon carbide. Thermal oxidation of epitaxial substrate 100 is preferably performed at a temperature higher than the temperature at which silicon film 90B is thermally oxidized, for example, at 1300 ° C. or higher.
  • gate oxide film 201 is formed.
  • gate electrode 202 is formed on gate oxide film 201.
  • gate electrode 202 is formed such that gate electrode 202 is in direct contact with first portion 201 ⁇ / b> A on p-type body layer 122.
  • the gate electrode 202 can be formed by, for example, film formation of conductor or doped polysilicon and CMP (Chemical Mechanical Polishing).
  • an interlayer insulating film 203 is formed on the gate electrode 202 and the gate oxide film 201 so as to cover the exposed surface of the gate electrode 202.
  • etching is performed so that openings are formed in interlayer insulating film 203 and gate oxide film 201. By this opening, each of n region 123 and contact region 124 is exposed on the upper surface of the mesa structure.
  • source electrode 221 in contact with each of n region 123 and contact region 124 is formed on the upper surface of the mesa structure.
  • MOSFET 500 is obtained.
  • gate oxide film 201 is formed on silicon film 90 on bottom surface BT of trench TR in addition to first portion 201A formed by oxidation of epitaxial substrate 100.
  • a second portion 201B formed by oxidation is included.
  • the thickness of the gate oxide film 201 on the bottom surface BT of the trench TR can be increased by the thickness of the second portion 201B. That is, it is possible to increase the thickness of a portion of the gate oxide film that is particularly susceptible to dielectric breakdown. As a result, the breakdown voltage of the MOSFET 500 can be increased.
  • the epitaxial substrate 100 is etched so as to be side-etched from the opening of the mask 247 (arrow SE in FIG. 11). That is, the side wall surface SW of the trench TR is retracted by side etching. As a result, the mask 247 remains so as to protrude from the sidewall surface SW. Therefore, when the silicon film 90 is formed using the mask 247, the side wall surface SW is located in the shadow of the mask 247, so that the silicon film 90 is hardly formed on the side wall surface SW.
  • the step of forming the silicon film 90 is performed using the mask 247 (FIG. 12). As a result, the silicon film 90 can be prevented from being formed on the portion covered with the mask 247.
  • the silicon film 90 is formed so as to cover the p-type body layer 122 on the side wall surface SW (FIG. 12). A part of the silicon film 90 is removed so that the p-type body layer 122 is exposed on the sidewall surface SW of the trench TR while the silicon film 90 remains on the bottom surface BT of the trench TR (FIGS. 13 to 13). 15). Thereby, the gate electrode 202 can be in direct contact with the first portion 201A on the p-type body layer 122.
  • the silicon film 90 has a first thickness UB on the bottom surface BT, and the silicon film 90 has a second thickness UA on the side wall surface SW formed of the p-type body layer 122. 90 is formed (FIG. 12).
  • the first thickness UB is larger than the second thickness UA. Accordingly, the second portion 201B can be formed on the bottom surface BT with a sufficient thickness.
  • the step of removing a part of the silicon film 90 includes the following steps.
  • the silicon film 90 is oxidized by a thickness smaller than the first thickness UB and larger than the second thickness UA (FIG. 14).
  • the portion oxidized by the step of oxidizing the silicon film 90 is removed (FIG. 15).
  • the second portion 201B can be selectively formed on the bottom surface BT instead of on the side wall surface SW.
  • the gate electrode 202 is formed so as to be in direct contact with the first portion 201A on the p-type body layer 122 (FIG. 18). Thereby, the gate insulating film on the channel surface constituted by the p-type body layer 122 can be formed only from the first portion 201A having higher quality than the second portion 201B.
  • the “first conductivity type” is n-type and the “second conductivity type” is p-type, but these conductivity types may be interchanged. In this case, the donor and acceptor in the above description are also replaced. In order to obtain higher channel mobility, the “first conductivity type” is preferably n-type.
  • the silicon carbide semiconductor device is not limited to a MOSFET, and may be, for example, a trench type IGBT (Insulated Gate Bipolar Transistor).
  • sidewall surface SW (FIG. 1) of trench TR preferably has a predetermined crystal plane (also referred to as a special plane), particularly on p-type body layer 122.
  • a sidewall surface SW includes a surface S1 (first surface) having a surface orientation ⁇ 0-33-8 ⁇ as shown in FIG.
  • the plane S1 preferably has a plane orientation (0-33-8).
  • the side wall surface SW microscopically includes the surface S1, and the side wall surface SW further microscopically includes a surface S2 (second surface) having a surface orientation ⁇ 0-11-1 ⁇ .
  • “microscopic” means that the dimensions are as detailed as at least a dimension of about twice the atomic spacing.
  • TEM Transmission Electron Microscope
  • the plane S2 preferably has a plane orientation (0-11-1).
  • the surface S1 and the surface S2 of the sidewall surface SW constitute a composite surface SR having a surface orientation ⁇ 0-11-2 ⁇ . That is, the composite surface SR is configured by periodically repeating the surfaces S1 and S2. Such a periodic structure can be observed by, for example, TEM or AFM (Atomic Force Microscopy).
  • the composite surface SR has an off angle of 62 ° macroscopically with respect to the ⁇ 000-1 ⁇ plane.
  • “macroscopic” means ignoring a fine structure having a dimension on the order of atomic spacing. As such a macroscopic off-angle measurement, for example, a general method using X-ray diffraction can be used.
  • composite surface SR has a plane orientation (0-11-2). In this case, the composite surface SR has an off angle of 62 ° macroscopically with respect to the (000-1) plane.
  • the channel direction CD which is the direction in which carriers flow on the channel surface, is along the direction in which the above-described periodic repetition is performed.
  • Si atoms are atoms of the A layer (solid line in the figure), B layer atoms (broken line in the figure) located below, C layer atoms (dotted line in the figure) located below, and B layer atoms (not shown) located below this It is provided repeatedly. That is, a periodic laminated structure such as ABCBABCBABCB... Is provided with four layers ABCB as one period.
  • the atoms in each of the four layers ABCB constituting one cycle described above are (0-11-2) It is not arranged to be completely along the plane.
  • the (0-11-2) plane is shown so as to pass through the position of the atoms in the B layer. You can see that it is shifted. For this reason, even if the macroscopic plane orientation of the surface of the silicon carbide single crystal, that is, the plane orientation when ignoring the atomic level structure is limited to (0-11-2), the surface is microscopic. Can take various structures.
  • a surface S1 having a surface orientation (0-33-8) and a surface S2 connected to the surface S1 and having a surface orientation different from the surface orientation of the surface S1 are alternately provided. It is configured by being.
  • the length of each of the surface S1 and the surface S2 is twice the atomic spacing of Si atoms (or C atoms).
  • the surface obtained by averaging the surfaces S1 and S2 corresponds to the (0-11-2) surface (FIG. 23).
  • the single crystal structure periodically includes a structure (part of the surface S1) equivalent to a cubic crystal when viewed partially.
  • a surface S1 having a surface orientation (001) in a structure equivalent to the above-described cubic crystal and a surface S2 connected to the surface S1 and having a surface orientation different from the surface orientation of the surface S1 are alternated. It is comprised by being provided in.
  • polytypes other than 4H may constitute the surface according to S2).
  • the polytype may be 6H or 15R, for example.
  • the horizontal axis indicates the angle D1 formed by the macroscopic surface orientation of the side wall surface SW having the channel surface and the (000-1) plane
  • the vertical axis indicates the mobility MB.
  • the plot group CM corresponds to the case where the side wall surface SW is finished as a special surface by thermal etching
  • the plot group MC corresponds to the case where such thermal etching is not performed.
  • the mobility MB in the plot group MC was maximized when the macroscopic surface orientation of the channel surface was (0-33-8). This is because, when thermal etching is not performed, that is, when the microscopic structure of the channel surface is not particularly controlled, the macroscopic plane orientation is set to (0-33-8). This is probably because the ratio of the formation of the visual plane orientation (0-33-8), that is, the plane orientation (0-33-8) considering the atomic level, stochastically increased.
  • the mobility MB in the plot group CM was maximized when the macroscopic surface orientation of the channel surface was (0-11-2) (arrow EX).
  • the reason for this is that, as shown in FIGS. 24 and 25, a large number of surfaces S1 having a plane orientation (0-33-8) are regularly and densely arranged via the surface S2, so that the surface of the channel surface is fine. This is probably because the proportion of the visual plane orientation (0-33-8) has increased.
  • the mobility MB has an orientation dependency on the composite surface SR.
  • the horizontal axis indicates the angle D2 between the channel direction and the ⁇ 0-11-2> direction
  • the vertical axis indicates the mobility MB (arbitrary unit) of the channel surface.
  • a broken line is added to make the graph easier to see.
  • the angle D2 of the channel direction CD is preferably 0 ° or more and 60 ° or less, and more preferably substantially 0 °. all right.
  • the sidewall surface SW may further include a surface S3 (third surface) in addition to the composite surface SR. More specifically, the sidewall surface SW may include a composite surface SQ configured by periodically repeating the surface S3 and the composite surface SR.
  • the off angle of the side wall surface SW with respect to the ⁇ 000-1 ⁇ plane deviates from 62 ° which is the ideal off angle of the composite surface SR. This deviation is preferably small and preferably within a range of ⁇ 10 °.
  • a surface included in such an angle range for example, there is a surface whose macroscopic plane orientation is a ⁇ 0-33-8 ⁇ plane.
  • the off angle of the side wall surface SW with respect to the (000-1) plane deviates from 62 °, which is the ideal off angle of the composite surface SR.
  • This deviation is preferably small and preferably within a range of ⁇ 10 °.
  • a surface included in such an angle range for example, there is a surface whose macroscopic plane orientation is a (0-33-8) plane.
  • MOSFET silicon carbide semiconductor device

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

 第1の導電型を有する第1の層(121)と、第2の導電型を有する第2の層(122)と、第1の導電型を有する第3の層(123)とを含む炭化珪素基板(100)が形成される。第3の層(123)および第2の層(122)を貫通して第1の層(121)に至る側壁面(SW)と、第1の層(121)からなる底面(BT)とを有する内面が設けられたトレンチ(TR)が形成される。底面(BT)を被覆するシリコン膜が形成される。トレンチ(TR)内における酸化によって内面上にゲート酸化膜(201)が形成される。ゲート酸化膜(201)は、炭化珪素基板の酸化によって形成された第1の部分(201A)と、底面(BT)上におけるシリコン膜の酸化によって形成された第2の部分(201B)とを含む。これにより、大きな耐圧を有する炭化珪素半導体装置(500)の製造方法が提供される。

Description

炭化珪素半導体装置の製造方法
 この発明は、炭化珪素半導体装置の製造方法に関するものであり、特に、トレンチを有する炭化珪素半導体装置およびその製造方法に関するものである。
 特開平7-326755号公報(特許文献1)はトレンチを有する炭化珪素半導体装置を開示している。この公報によれば、ゲート熱酸化膜においてトレンチの側面での膜厚に比べトレンチの底面での膜厚の方が厚くなっているので、しきい電圧が低くかつゲート・ドレイン間の耐圧が高くなる、と記載されている。また、酸化速度が速い六方晶系単結晶炭化珪素のカーボン面をトレンチの底面とし、このカーボン面に垂直で酸化速度が遅い面をトレンチの側面としたので一度の熱酸化工程によりトレンチの側面と底面で厚さが大きく異なる熱酸化膜を形成できる、と記載されている。
特開平7-326755号公報
 しかしながら本発明者らの検討によれば、結晶方位に依存した炭化珪素の酸化速度の差異を用いただけでは、ゲート酸化膜の膜厚をトレンチの底面上で選択的に十分大きくすることは困難であった。
 本発明は、上記のような課題を解決するために成されたものであり、この発明の目的は、大きな耐圧を有する炭化珪素半導体装置の製造方法を提供することである。
 本発明の炭化珪素半導体装置の製造方法は、次の工程を有する。第1の導電型を有する第1の層と、第1の層上に設けられ第2の導電型を有する第2の層と、第2の層上に設けられ第2の層によって第1の層と分離され第1の導電型を有する第3の層とを含む炭化珪素基板が形成される。第3の層および第2の層を貫通して第1の層に至る側壁面と、第1の層からなる底面とを有する内面が設けられたトレンチが形成される。底面を被覆するシリコン膜が形成される。トレンチ内における酸化によって内面上にゲート酸化膜が形成される。ゲート酸化膜は、炭化珪素基板の酸化によって形成された第1の部分と、底面上におけるシリコン膜の酸化によって形成された第2の部分とを含む。ゲート酸化膜上にゲート電極が形成される。
 この製造方法によれば、ゲート酸化膜は、炭化珪素基板の酸化によって形成された第1の部分に加えて、トレンチの底面上において、シリコン膜の酸化によって形成された第2の部分を含む。これにより第2の部分の厚さの分だけトレンチの底面上のゲート酸化膜の厚さを大きくすることができる。よって炭化珪素半導体装置の耐圧を大きくすることができる。
 好ましくは、ゲート電極は第2の層上の第1の部分に直接接するように形成される。
 これにより、第2の層によって構成されるチャネル面の上のゲート絶縁膜を、第2の部分に比して品質の高い第1の部分のみから形成することができる。
 シリコン膜は、側壁面上において第2の層を被覆するように形成されてもよい。この後、トレンチの底面上においてシリコン膜が残留しつつ、トレンチの側壁面上において第2の層が露出するように、シリコン膜の一部が除去されてもよい。
 これにより、シリコン膜を形成する際に第2の層がシリコン膜に被覆されたとしても、第2の層上に第2の部分が形成されない。よってゲート電極が第2の層上の第1の部分に直接接することができる。
 好ましくは、シリコン膜が底面上において第1の厚さを有しかつ、シリコン膜が、第2の層からなる側壁面上において第2の厚さを有するように、シリコン膜が形成される。ここで第1の厚さは第2の厚さよりも大きい。
 これにより、底面上に、より十分な厚さで第2の部分を形成することができる。
 好ましくは、シリコン膜の一部を除去する工程は、次の工程を含む。第1の厚さよりも小さく第2の厚さよりも大きい厚さだけ、シリコン膜が酸化される。シリコン膜のうち、シリコン膜を酸化する工程によって酸化された部分が除去される。
 これにより第2の部分を側壁面上ではなく底面上に選択的に形成することができる。
 好ましくは、トレンチを形成する工程は、次の工程を含む。第3の層上に、開口部を有するマスクが形成される。マスクを用いて炭化珪素基板がエッチングされる。上述した、シリコン膜を形成する工程は、上記マスクを用いて行われる。
 これによりマスクに被覆された部分の上にシリコン膜が形成されないようにすることができる。
 好ましくは、炭化珪素基板は、マスクの開口部からサイドエッチングされるようにエッチングされる。
 これにより、トレンチの側壁面がサイドエッチングによって後退する結果、マスクが側壁面から突き出すように残存する。よって、このマスクを用いてシリコン膜が形成された際に、側壁面がマスクのシャドウ内に位置することで、側壁面上にシリコン膜が形成されにくくなる。
 好ましくは、炭化珪素基板をエッチングする工程は、炭化珪素基板を熱エッチングする工程を含む。
 これにより、炭化珪素基板をサイドエッチングすることができる。
 上記のように本発明によれば、炭化珪素半導体装置の耐圧を大きくすることができる。
本発明の一実施の形態における炭化珪素半導体装置の構成を概略的に示す部分断面図である。 図1の炭化珪素半導体装置が有する炭化珪素基板の形状を概略的に示す斜視図である。 図2の構成をより詳しく示した図である。 図1の拡大図である。 図4の破線CPの拡大図である。 図1の炭化珪素半導体装置の製造方法の第1工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第2工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第3工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第4工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第5工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第6工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第7工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第8工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第9工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第10工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第11工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第12工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第13工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第14工程を概略的に示す部分断面図である。 図1の炭化珪素半導体装置の製造方法の第15工程を概略的に示す部分断面図である。 炭化珪素半導体装置が有する炭化珪素基板の表面の微細構造を概略的に示す部分断面図である。 ポリタイプ4Hの六方晶における(000-1)面の結晶構造を示す図である。 図22の線XXIII-XXIIIに沿う(11-20)面の結晶構造を示す図である。 図21の複合面の表面近傍における結晶構造を(11-20)面内において示す図である。 図21の複合面を(01-10)面から見た図である。 巨視的に見たチャネル面および(000-1)面の間の角度と、チャネル移動度との関係の一例を、熱エッチングが行われた場合と行われなかった場合との各々について示すグラフ図である。 チャネル方向および<0-11-2>方向の間の角度と、チャネル移動度との関係の一例を示すグラフ図である。 図21の変形例を示す図である。
 以下、本発明の実施の形態について図に基づいて説明する。なお、以下の図面において、同一または相当する部分には同一の参照番号を付し、その説明は繰り返さない。また、本明細書中の結晶学的記載においては、個別方位を[]、集合方位を<>、個別面を()、集合面を{}でそれぞれ示している。また結晶学上の指数が負であることは、通常、”-”(バー)を数字の上に付すことによって表現されるが、本明細書中では数字の前に負の符号を付している。
 図1に示すように、本実施の形態の縦型MOSFET500(炭化珪素半導体装置)は、エピタキシャル基板100(炭化珪素基板)と、ゲート酸化膜201(ゲート絶縁膜)と、ゲート電極202と、層間絶縁膜203と、ソース電極221と、ドレイン電極211と、ソース配線222と、保護電極212とを有する。
 エピタキシャル基板100は、単結晶基板110と、その上に設けられたエピタキシャル層とを有する。エピタキシャル層は、n-層121(第1の層)と、p型ボディ層122(第2の層)と、n領域123(第3の層)と、コンタクト領域124とを有する。エピタキシャル基板100は炭化珪素から作られている。この炭化珪素は、好ましくは六方晶の結晶構造を有し、より好ましくはポリタイプ4Hを有する。
 単結晶基板110はn型(第1の導電型)を有する。単結晶基板110の一方主面(図1における上面)の面方位(hklm)は、好ましくは負のmを有し、より好ましくはおおよそ(000-1)面である。
 n-層121は、ドナーが添加されていることでn型を有する。n-層121へのドナーの添加は、好ましくは、イオン注入によってではなく、n-層121のエピタキシャル成長時に行われる。n-層121のドナー濃度は、単結晶基板110のドナー濃度よりも低いことが好ましい。n-層121のドナー濃度は、好ましくは1×1015cm-3以上5×1016cm-3以下であり、たとえば8×1015cm-3である。
 p型ボディ層122は、n-層121上に設けられており、アクセプタが添加されていることでp型(第2の導電型)を有する。p型ボディ層122のアクセプタ濃度は、たとえば1×1018cm-3である。
 n領域123はn型を有する。n領域123は、p型ボディ層122上に設けられており、p型ボディ層122によってn-層121と分離されている。コンタクト領域124はp型を有する。コンタクト領域124は、p型ボディ層122につながるようにp型ボディ層122の一部の上に形成されている。
 さらに図2および図3を参照して、エピタキシャル基板100は、n領域123およびp型ボディ層122を貫通してn-層121に至る側壁面SWと、n-層121からなる底面BTとを有する内面が設けられたトレンチTRを有する。側壁面SWはp型ボディ層122上においてチャネル面CH(図3)を含む。好ましくは側壁面SWは、特にp型ボディ層122上において、所定の結晶面(特殊面とも称する)を有する。特殊面の詳細については後述する。
 エピタキシャル基板100がトレンチTRを有するということは、単結晶基板110の上面上においてエピタキシャル層が部分的に除去されていることに対応している。本実施の形態においては、単結晶基板110の上面上において多数のメサ構造が形成されている。具体的には、メサ構造は上面および底面が六角形状となっており、その側壁は単結晶基板110の上面に対して傾斜している。これによりトレンチTRは開口側に向かってテーパ状に拡がっている。
 ゲート酸化膜201(図1)はトレンチTRの内面、すなわち側壁面SWおよび底面BTを被覆している。ゲート酸化膜201は、p型ボディ層122からなる側壁面SW上において厚さTA(図4)を有する。またゲート酸化膜201は、底面BT上において厚さTB(図4)を有する。厚さTBは厚さTAよりも大きい。好ましくは、厚さTBは厚さTAより300nm以上大きい。
 ゲート酸化膜201は、炭化珪素の熱酸化によって形成された第1の部分201Aと、シリコンの熱酸化によって形成された第2の部分201Bとを有する。第2の部分201Bの少なくとも一部は、第1の部分201Aを介してトレンチTRの底面BT上に設けられている。
 第2の部分201Bは第1の部分201Aの炭素原子濃度に比して低い炭素原子濃度を有する。第1の部分201Aの炭素原子濃度は1×1015cm-3より大きくてもよい。第2の部分201Bの炭素原子濃度は1×1015cm-3より小さいことが好ましい。なお炭素原子濃度が不均一な場合は平均的な値を算出すればよい。
 トレンチTRの底面BTと側壁面SWとがつながる部分は、角部RS(図5)を構成している。角部RS上に設けられた第1の部分201Aは、角部RSとおおよそ同程度の曲率半径を有する角部RAを構成している。角部RA上に設けられた第2の部分201Bは、角部RAの曲率半径よりも大きな曲率半径を有する角部RBを構成している。これにより角部RBでの電界が緩和される。
 ゲート電極202はゲート酸化膜201を介してトレンチTRに埋め込まれている。ゲート酸化膜201はトレンチTR内においてエピタキシャル基板100とゲート電極202とを隔てている。ゲート電極202はゲート酸化膜201を介してp型ボディ層122の表面に対向している。ゲート電極202の上面は、ゲート酸化膜201のうちn領域123の上面上に位置する部分の上面とほぼ同じ高さになっている。ゲート酸化膜201のうちn領域123の上面上にまで延在する部分とゲート電極202とを覆うように、層間絶縁膜203が設けられている。
 ソース電極221は、層間絶縁膜203を貫通してn領域123およびコンタクト領域124の各々に接している。ソース配線222はソース電極221に接するようにソース電極221および層間絶縁膜203上に設けられている。ドレイン電極211は、エピタキシャル基板100の、トレンチTRが設けられた面と反対の面の上に設けられている。保護電極212はドレイン電極211を被覆している。
 次にMOSFET500(図1)の製造方法について説明する。
 図6に示すように、単結晶基板110上にn-層121がエピタキシャル成長により形成される。このエピタキシャル成長は、たとえば原料ガスとしてシラン(SiH4)とプロパン(C38)との混合ガスを用い、キャリアガスとしてたとえば水素ガス(H2)を用いたCVD(Chemical Vapor Deposition)法により行うことができる。また、このときドナーとしてたとえば窒素(N)やリン(P)を導入することが好ましい。
 図7に示すように、n-層121上のp型ボディ層122と、p型ボディ層122上のn領域123とが形成される。具体的には、n-層121の上面にイオン注入が行われる。p型ボディ層122を形成するためのイオン注入においては、たとえばアルミニウム(Al)などのアクセプタがイオン注入される。またn領域123を形成するためのイオン注入においては、たとえばリン(P)などのドナーがイオン注入される。これにより、n-層121と、p型ボディ層122と、n領域123とを有するエピタキシャル基板100が形成される。なおイオン注入に代わり、不純物の添加をともなうにエピタキシャル成長が用いられてもよい。
 図8に示すように、イオン注入によって、コンタクト領域124が形成される。次に、イオン注入により添加された不純物を活性化するための活性化熱処理が行われる。この熱処理の温度は、好ましくは1500℃以上1900℃以下であり、たとえば1700℃程度である。熱処理の時間は、たとえば30分程度である。熱処理の雰囲気は、好ましくは不活性ガス雰囲気であり、たとえばAr雰囲気である。
 次にエピタキシャル基板100上に、n領域123を部分的に露出する開口部を有するマスク247(図9)が形成される。開口部はトレンチTR(図1)の位置に対応して形成される。マスク247としては、たとえば、熱酸化によって形成されたシリコン酸化膜を用いることができる。
 図10に示すように、マスク247の開口部において、n領域123と、p型ボディ層122と、n-層121の一部とがエッチングにより除去される。エッチングの方法としては、たとえば反応性イオンエッチング(RIE)、特に誘導結合プラズマ(ICP)RIEを用いることができる。具体的には、たとえば反応ガスとしてSF6またはSF6とO2との混合ガスを用いたICP-RIEを用いることができる。このようなエッチングにより、トレンチTR(図1)が形成されるべき領域に、側壁が単結晶基板110の主表面に対してほぼ垂直な内面SVを有する凹部TQを形成することができる。
 次に、マスク247を用いてエピタキシャル基板100がエッチングされる。具体的には、エピタキシャル基板100に対して、凹部TQの内面SVにおいて、熱エッチングが行われる。熱エッチングは、たとえば、少なくとも1種類以上のハロゲン原子を有する反応性ガスを含む雰囲気中で、エピタキシャル基板100を加熱することによって行い得る。少なくとも1種類以上のハロゲン原子は、塩素(Cl)原子およびフッ素(F)原子の少なくともいずれかを含む。この雰囲気は、たとえば、Cl2、BCL3、SF6、またはCF4である。たとえば、塩素ガスと酸素ガスとの混合ガスを反応ガスとして用い、熱処理温度を、たとえば700℃以上1000℃以下として、熱エッチングが行われる。
 図11に示すように、熱エッチングによりトレンチTRが形成される。トレンチTRの形成の際、エピタキシャル基板100は、矢印SEで示すようにマスク247の開口部からサイドエッチングされるようにエッチングされる。またこの熱エッチングの際、トレンチTRの側壁面SW上、特にそのp型ボディ層122からなる部分の上に、特殊面が自己形成される。
 なお、反応ガスは、上述した塩素ガスと酸素ガスとに加えて、キャリアガスを含んでいてもよい。キャリアガスとしては、たとえば窒素(N2)ガス、アルゴンガス、ヘリウムガスなどを用いることができる。そして、上述のように熱処理温度を700℃以上1000℃以下とした場合、SiCのエッチング速度はたとえば約70μm/時になる。また、この場合に、酸化珪素から作られたマスク247は、SiCに対する選択比が極めて大きいので、SiCのエッチング中に実質的にエッチングされない。
 図12に示すように、マスク247が設けられたエピタキシャル基板100上にシリコン膜90が形成される。言い換えれば、マスク247を用いつつシリコン膜90が形成される。シリコン膜90は、トレンチTRの底面BTを被覆する。また本実施の形態においては、シリコン膜90が側壁面SW上においてp型ボディ層122を被覆する。
 シリコン膜90は、底面BT上において第1の厚さUBを有する。またシリコン膜90は、p型ボディ層122からなる側壁面SW上において第2の厚さUAを有する。p型ボディ層122からなる側壁面SWは、マスク247によって直接に被覆はされていないものの、シリコン膜90の成膜時にマスク247のシャドウ内に位置することから、第2の厚さUAは第1の厚さUBに比して小さくなる。逆に言えば、第1の厚さUBは第2の厚さUAよりも大きい。なおシリコン膜は、好ましくは実質的にシリコンのみから作られるが、不純物を含むシリコンから作られてもよい。
 次にマスク247がエッチングなど任意の方法により除去される(図13)。この際、シリコン膜90のうちマスク247上の部分も除去される。
 次に、トレンチTRの底面BT上においてシリコン膜90が残留しつつ、トレンチTRの側壁面SW上においてp型ボディ層122が露出するように、シリコン膜90の一部が除去される。具体的には、以下の工程が行われる。
 まず、第1の厚さUB(図12)よりも小さく第2の厚さUA(図12)よりも大きい厚さだけ酸化が進行するように、シリコン膜90(図13)が熱酸化される。この熱酸化は、シリコンが熱酸化されかつ炭化珪素が実質的に熱酸化されないような温度で行われることが好ましい。この結果、図14に示すように、側壁面SW上においては、第2の厚さUAを有するシリコン膜90が酸化される。また底面BT上においては、第1の厚さUBを有するシリコン膜90(図13)のうち第2の厚さUAに対応する一部が酸化されてシリコン酸化膜90Aとなり、他部がシリコン膜90Bとして残存する。シリコン膜90のうち、p型ボディ層122からなる側壁面SW上に位置していた部分は、その全体がシリコン酸化膜90Aとなる。シリコン膜90のうち、底面BT上に位置していた部分は、表面側の一部がシリコン酸化膜90Aとなり、このシリコン酸化膜90Aと底面BTとの間にシリコン膜90Bが残存する。この熱酸化は、たとえば800℃以上950℃以下で行われる。次に、シリコン酸化膜90Aがエッチングにより除去される(図15)。この除去は、たとえばフッ化水素酸を用いたウエットエッチングにより行い得る。
 以上により、トレンチTRの底面BT上においてシリコン膜90(すなわちシリコン膜90B)が残留しつつ、トレンチTRの側壁面SW上においてp型ボディ層122が露出するように、シリコン膜90(図13)の一部が除去される。
 次に、トレンチTR内における酸化によって、トレンチTRの内面上にゲート酸化膜201(図1)が形成される。具体的には、以下の工程が行われる。
 まずシリコン膜90B(図15)が熱酸化される。これにより、ゲート酸化膜201(図1)の一部を構成することになる第2の部分201Bが形成される(図16)。シリコン膜90Bの熱酸化は、たとえば800℃以上950℃以下で行われる。次に、図17に示すように、炭化珪素からなるエピタキシャル基板100が熱酸化されることで、ゲート酸化膜201のうち第1の部分201Aが形成される。エピタキシャル基板100の熱酸化は、好ましくはシリコン膜90Bが熱酸化される際の温度よりも高い温度で行われ、たとえば1300℃以上で行われる。
 以上により、ゲート酸化膜201が形成される。
 図18に示すように、ゲート酸化膜201上にゲート電極202が形成される。本実施の形態においては、ゲート電極202は、ゲート電極202がp型ボディ層122上の第1の部分201Aに直接接するように形成される。ゲート電極202の形成方法は、たとえば、導体またはドープトポリシリコンの成膜とCMP(Chemical Mechanical Polishing)とによって行い得る。
 図19に示すように、ゲート電極202の露出面を覆うようにゲート電極202およびゲート酸化膜201上に層間絶縁膜203が形成される。
 図20を参照して、層間絶縁膜203およびゲート酸化膜201に開口部が形成されるようにエッチングが行われる。この開口部により、メサ構造の上面においてn領域123およびコンタクト領域124の各々が露出される。次に、メサ構造の上面においてn領域123およびコンタクト領域124の各々に接するソース電極221が形成される。
 再び図1を参照して、ソース配線222、ドレイン電極211および保護電極212が形成される。これにより、MOSFET500が得られる。
 本実施の形態のMOSFET500(図1)によれば、ゲート酸化膜201は、エピタキシャル基板100の酸化によって形成された第1の部分201Aに加えて、トレンチTRの底面BT上において、シリコン膜90の酸化によって形成された第2の部分201Bを含む。これにより第2の部分201Bの厚さの分だけトレンチTRの底面BT上のゲート酸化膜201の厚さを大きくすることができる。すなわち、ゲート酸化膜のうち特に絶縁破壊が生じやすい部分の厚さを大きくすることができる。これによりMOSFET500の耐圧を大きくすることができる。
 またエピタキシャル基板100は、マスク247の開口部からサイドエッチングされるようにエッチングされる(図11の矢印SE)。つまり、トレンチTRの側壁面SWがサイドエッチングによって後退する。この結果、マスク247が側壁面SWから突き出すように残存する。よって、このマスク247を用いてシリコン膜90が形成された際に、側壁面SWがマスク247のシャドウ内に位置することで、側壁面SW上にシリコン膜90が形成されにくくなる。
 またシリコン膜90を形成する工程は、マスク247を用いて行われる(図12)。これによりマスク247に被覆された部分の上にシリコン膜90が形成されないようにすることができる。
 また本実施の形態においては、シリコン膜90は側壁面SW上においてp型ボディ層122を被覆するように形成される(図12)。そしてトレンチTRの底面BT上においてシリコン膜90が残留しつつ、トレンチTRの側壁面SW上においてp型ボディ層122が露出するように、シリコン膜90の一部が除去される(図13~図15)。これにより、ゲート電極202がp型ボディ層122上の第1の部分201Aに直接接することができる。
 またシリコン膜90が底面BT上において第1の厚さUBを有しかつ、シリコン膜90が、p型ボディ層122からなる側壁面SW上において第2の厚さUAを有するように、シリコン膜90が形成される(図12)。ここで第1の厚さUBは第2の厚UAさよりも大きい。これにより、底面BT上に、より十分な厚さで第2の部分201Bを形成することができる。
 またシリコン膜90の一部を除去する工程は、次の工程を含む。第1の厚さUBよりも小さく第2の厚さUAよりも大きい厚さだけ、シリコン膜90が酸化される(図14)。シリコン膜90のうち、シリコン膜90を酸化する工程によって酸化された部分が除去される(図15)。これにより第2の部分201Bを側壁面SW上ではなく底面BT上に選択的に形成することができる。
 またゲート電極202は、p型ボディ層122上の第1の部分201Aに直接接するように形成される(図18)。これにより、p型ボディ層122によって構成されるチャネル面の上のゲート絶縁膜を、第2の部分201Bに比して品質の高い第1の部分201Aのみから形成することができる。
 なお本実施の形態においては「第1の導電型」がn型であり「第2の導電型」がp型であるが、これらの導電型が入れ替えられもよい。この場合、上記説明におけるドナーおよびアクセプタも入れ替えられる。なお、より高いチャネル移動度を得るためには、「第1の導電型」がn型であることが好ましい。また炭化珪素半導体装置は、MOSFETに限定されるものではなく、たとえばトレンチ型IGBT(Insulated Gate Bipolar Transistor)であってもよい。
 (特殊面を有する表面)
 上述したように、トレンチTRの側壁面SW(図1)は好ましくは、特にp型ボディ層122上において、所定の結晶面(特殊面とも称する)を有する。このような側壁面SWは、図21に示すように、面方位{0-33-8}を有する面S1(第1の面)を含む。面S1は好ましくは面方位(0-33-8)を有する。
 より好ましくは、側壁面SWは面S1を微視的に含み、側壁面SWはさらに、面方位{0-11-1}を有する面S2(第2の面)を微視的に含む。ここで「微視的」とは、原子間隔の2倍程度の寸法を少なくとも考慮する程度に詳細に、ということを意味する。このように微視的な構造の観察方法としては、たとえばTEM(Transmission Electron Microscope)を用いることができる。面S2は好ましくは面方位(0-11-1)を有する。
 好ましくは、側壁面SWの面S1および面S2は、面方位{0-11-2}を有する複合面SRを構成している。すなわち複合面SRは、面S1およびS2が周期的に繰り返されることによって構成されている。このような周期的構造は、たとえば、TEMまたはAFM(Atomic Force Microscopy)により観察し得る。この場合、複合面SRは{000-1}面に対して巨視的に62°のオフ角を有する。ここで「巨視的」とは、原子間隔程度の寸法を有する微細構造を無視することを意味する。このように巨視的なオフ角の測定としては、たとえば、一般的なX線回折を用いた方法を用い得る。好ましくは複合面SRは面方位(0-11-2)を有する。この場合、複合面SRは(000-1)面に対して巨視的に62°のオフ角を有する。
 好ましくは、チャネル面上においてキャリアが流れる方向であるチャネル方向CDは、上述した周期的繰り返しが行われる方向に沿っている。
 次に、複合面SRの詳細な構造について説明する。
 一般に、ポリタイプ4Hの炭化珪素単結晶を(000-1)面から見ると、図22に示すように、Si原子(またはC原子)は、A層の原子(図中の実線)と、この下に位置するB層の原子(図中の破線)と、この下に位置するC層の原子(図中の一点鎖線)と、この下に位置するB層の原子(図示せず)とが繰り返し設けられている。つまり4つの層ABCBを1周期としてABCBABCBABCB・・・のような周期的な積層構造が設けられている。
 図23に示すように、(11-20)面(図22の線XXIII-XXIIIの断面)において、上述した1周期を構成する4つの層ABCBの各層の原子は、(0-11-2)面に完全に沿うようには配列されていない。図23においてはB層の原子の位置を通るように(0-11-2)面が示されており、この場合、A層およびC層の各々の原子は(0-11-2)面からずれていることがわかる。このため、炭化珪素単結晶の表面の巨視的な面方位、すなわち原子レベルの構造を無視した場合の面方位が(0-11-2)に限定されたとしても、この表面は、微視的には様々な構造をとり得る。
 図24に示すように、複合面SRは、面方位(0-33-8)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。面S1および面S2の各々の長さは、Si原子(またはC原子)の原子間隔の2倍である。なお面S1および面S2が平均化された面は、(0-11-2)面(図23)に対応する。
 図25に示すように、複合面SRを(01-10)面から見て単結晶構造は、部分的に見て立方晶と等価な構造(面S1の部分)を周期的に含んでいる。具体的には複合面SRは、上述した立方晶と等価な構造における面方位(001)を有する面S1と、面S1につながりかつ面S1の面方位と異なる面方位を有する面S2とが交互に設けられることによって構成されている。このように、立方晶と等価な構造における面方位(001)を有する面(図25においては面S1)と、この面につながりかつこの面方位と異なる面方位を有する面(図25においては面S2)とによって表面を構成することは4H以外のポリタイプにおいても可能である。ポリタイプは、たとえば6Hまたは15Rであってもよい。
 次に図26を参照して、側壁面SWの結晶面と、チャネル面の移動度MBとの関係について説明する。図26のグラフにおいて、横軸は、チャネル面を有する側壁面SWの巨視的な面方位と(000-1)面とのなす角度D1を示し、縦軸は移動度MBを示す。プロット群CMは側壁面SWが熱エッチングによる特殊面として仕上げられた場合に対応し、プロット群MCはそのような熱エッチングがなされない場合に対応する。
 プロット群MCにおける移動度MBは、チャネル面の表面の巨視的な面方位が(0-33-8)のときに最大となった。この理由は、熱エッチングが行われない場合、すなわち、チャネル表面の微視的な構造が特に制御されない場合においては、巨視的な面方位が(0-33-8)とされることによって、微視的な面方位(0-33-8)、つまり原子レベルまで考慮した場合の面方位(0-33-8)が形成される割合が確率的に高くなったためと考えられる。
 一方、プロット群CMにおける移動度MBは、チャネル面の表面の巨視的な面方位が(0-11-2)のとき(矢印EX)に最大となった。この理由は、図24および図25に示すように、面方位(0-33-8)を有する多数の面S1が面S2を介して規則正しく稠密に配置されることで、チャネル面の表面において微視的な面方位(0-33-8)が占める割合が高くなったためと考えられる。
 なお移動度MBは複合面SR上において方位依存性を有する。図27に示すグラフにおいて、横軸はチャネル方向と<0-11-2>方向との間の角度D2を示し、縦軸はチャネル面の移動度MB(任意単位)を示す。破線はグラフを見やすくするために補助的に付してある。このグラフから、チャネル移動度MBを大きくするには、チャネル方向CD(図21)が有する角度D2は、0°以上60°以下であることが好ましく、ほぼ0°であることがより好ましいことがわかった。
 図28に示すように、側壁面SWは複合面SRに加えてさらに面S3(第3の面)を含んでもよい。より具体的には、面S3および複合面SRが周期的に繰り返されることによって構成された複合面SQを側壁面SWが含んでもよい。この場合、側壁面SWの{000-1}面に対するオフ角は、理想的な複合面SRのオフ角である62°からずれる。このずれは小さいことが好ましく、±10°の範囲内であることが好ましい。このような角度範囲に含まれる表面としては、たとえば、巨視的な面方位が{0-33-8}面となる表面がある。より好ましくは、側壁面SWの(000-1)面に対するオフ角は、理想的な複合面SRのオフ角である62°からずれる。このずれは小さいことが好ましく、±10°の範囲内であることが好ましい。このような角度範囲に含まれる表面としては、たとえば、巨視的な面方位が(0-33-8)面となる表面がある。
 このような周期的構造は、たとえば、TEMまたはAFMにより観察し得る。
 今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は上記した説明ではなくて請求の範囲によって示され、請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
 90 シリコン膜、90A シリコン酸化膜、90B シリコン膜、 100 エピタキシャル基板(炭化珪素基板)、110 単結晶基板、121 n-層(第1の層)、122 p型ボディ層(第2の層)、123 n領域(第3の層)、124 コンタクト領域、201 ゲート酸化膜、201A 第1の部分、201B 第2の部分、202 ゲート電極、203 層間絶縁膜、211 ドレイン電極、212 保護電極、221 ソース電極、222 ソース配線、247 マスク、500 MOSFET(炭化珪素半導体装置)、BT 底面、SW 側壁面、TR トレンチ。

Claims (8)

  1.  炭化珪素半導体装置の製造方法であって、
     第1の導電型を有する第1の層と、前記第1の層上に設けられ第2の導電型を有する第2の層と、前記第2の層上に設けられ前記第2の層によって前記第1の層と分離され前記第1の導電型を有する第3の層とを含む炭化珪素基板を形成する工程と、
     前記第3の層および前記第2の層を貫通して前記第1の層に至る側壁面と、前記第1の層からなる底面とを有する内面が設けられたトレンチを形成する工程と、
     前記底面を被覆するシリコン膜を形成する工程と、
     前記トレンチ内における酸化によって前記内面上にゲート酸化膜を形成する工程を備え、前記ゲート酸化膜は、前記炭化珪素基板の酸化によって形成された第1の部分と、前記底面上における前記シリコン膜の酸化によって形成された第2の部分とを含み、さらに
     前記ゲート酸化膜上にゲート電極を形成する工程を備える、炭化珪素半導体装置の製造方法。
  2.  前記ゲート電極を形成する工程は、前記ゲート電極が前記第2の層上の前記第1の部分に直接接するように行われる、請求項1に記載の炭化珪素半導体装置の製造方法。
  3.  前記シリコン膜を形成する工程は、前記シリコン膜が前記側壁面上において前記第2の層を被覆するように行われ、
     前記炭化珪素半導体装置の製造方法はさらに、前記底面上において前記シリコン膜が残留しつつ前記側壁面上において前記第2の層が露出するように前記シリコン膜の一部を除去する工程を備える、請求項2に記載の炭化珪素半導体装置の製造方法。
  4.  前記シリコン膜を形成する工程は、前記シリコン膜が前記底面上において第1の厚さを有しかつ、前記シリコン膜が、前記第2の層からなる前記側壁面上において第2の厚さを有するように行われ、前記第1の厚さは前記第2の厚さよりも大きい、請求項3に記載の炭化珪素半導体装置の製造方法。
  5.  前記シリコン膜の一部を除去する工程は、
     前記第1の厚さよりも小さく前記第2の厚さよりも大きい厚さだけ、前記シリコン膜を酸化する工程と、
     前記シリコン膜のうち、前記シリコン膜を酸化する工程によって酸化された部分を除去する工程とを含む、請求項4に記載の炭化珪素半導体装置の製造方法。
  6.  前記トレンチを形成する工程は、前記第3の層上に、開口部を有するマスクを形成する工程と、前記マスクを用いて前記炭化珪素基板をエッチングする工程とを含み、
     前記シリコン膜を形成する工程は前記マスクを用いて行われる、請求項1~5のいずれか1項に記載の炭化珪素半導体装置の製造方法。
  7.  前記炭化珪素基板をエッチングする工程は、前記マスクの前記開口部から前記炭化珪素基板がサイドエッチングされるように行われる、請求項6に記載の炭化珪素半導体装置の製造方法。
  8.  前記炭化珪素基板をエッチングする工程は、前記炭化珪素基板を熱エッチングする工程を含む、請求項6または7に記載の炭化珪素半導体装置の製造方法。
PCT/JP2013/068399 2012-09-12 2013-07-04 炭化珪素半導体装置の製造方法 WO2014041878A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201380042833.8A CN104584220B (zh) 2012-09-12 2013-07-04 用于制造碳化硅半导体器件的方法
EP13836438.5A EP2897174A4 (en) 2012-09-12 2013-07-04 METHOD FOR PRODUCING A SEMICONDUCTOR COMPONENT FROM SILICON CARBIDE

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-200178 2012-09-12
JP2012200178A JP5811973B2 (ja) 2012-09-12 2012-09-12 炭化珪素半導体装置の製造方法

Publications (1)

Publication Number Publication Date
WO2014041878A1 true WO2014041878A1 (ja) 2014-03-20

Family

ID=50233675

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/068399 WO2014041878A1 (ja) 2012-09-12 2013-07-04 炭化珪素半導体装置の製造方法

Country Status (5)

Country Link
US (2) US9087693B2 (ja)
EP (1) EP2897174A4 (ja)
JP (1) JP5811973B2 (ja)
CN (1) CN104584220B (ja)
WO (1) WO2014041878A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9666681B2 (en) * 2013-03-19 2017-05-30 Sumitomo Electric Industries, Ltd. Silicon carbide semiconductor device and method for manufacturing same
DE102014206361A1 (de) * 2014-04-03 2015-10-08 Robert Bosch Gmbh Verfahren zur Herstellung einer dielektrischen Feldplatte in einem Graben eines Substrats, nach dem Verfahren erhältliches Substrat und Leistungstransistor mit einem solchen Substrat
JP6481511B2 (ja) * 2014-07-24 2019-03-13 住友電気工業株式会社 炭化珪素半導体装置
JP6267102B2 (ja) * 2014-12-10 2018-01-24 トヨタ自動車株式会社 半導体装置および半導体装置の製造方法
JP6960119B2 (ja) * 2017-11-28 2021-11-05 株式会社東芝 半導体装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07326755A (ja) 1994-04-06 1995-12-12 Nippondenso Co Ltd 半導体装置及びその製造方法
JP2009224365A (ja) * 2008-03-13 2009-10-01 Rohm Co Ltd 半導体装置およびその製造方法
JP2010263104A (ja) * 2009-05-08 2010-11-18 Elpida Memory Inc 半導体装置及びその製造方法

Family Cites Families (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07122749A (ja) 1993-09-01 1995-05-12 Toshiba Corp 半導体装置及びその製造方法
EP0676814B1 (en) 1994-04-06 2006-03-22 Denso Corporation Process of producing trench semiconductor device
KR100199997B1 (ko) * 1995-09-06 1999-07-01 오카메 히로무 탄화규소 반도체장치
US5637898A (en) 1995-12-22 1997-06-10 North Carolina State University Vertical field effect transistors having improved breakdown voltage capability and low on-state resistance
JP3471509B2 (ja) 1996-01-23 2003-12-02 株式会社デンソー 炭化珪素半導体装置
US5998833A (en) * 1998-10-26 1999-12-07 North Carolina State University Power semiconductor devices having improved high frequency switching and breakdown characteristics
US6291298B1 (en) 1999-05-25 2001-09-18 Advanced Analogic Technologies, Inc. Process of manufacturing Trench gate semiconductor device having gate oxide layer with multiple thicknesses
JP4363736B2 (ja) 2000-03-01 2009-11-11 新電元工業株式会社 トランジスタ及びその製造方法
US7345342B2 (en) 2001-01-30 2008-03-18 Fairchild Semiconductor Corporation Power semiconductor devices and methods of manufacture
JP3664158B2 (ja) * 2002-02-19 2005-06-22 日産自動車株式会社 炭化珪素半導体装置およびその製造方法
TWI248136B (en) * 2002-03-19 2006-01-21 Infineon Technologies Ag Method for fabricating a transistor arrangement having trench transistor cells having a field electrode
US7091573B2 (en) 2002-03-19 2006-08-15 Infineon Technologies Ag Power transistor
US6861701B2 (en) * 2003-03-05 2005-03-01 Advanced Analogic Technologies, Inc. Trench power MOSFET with planarized gate bus
US6809005B2 (en) * 2003-03-12 2004-10-26 Infineon Technologies Ag Method to fill deep trench structures with void-free polysilicon or silicon
JP4867171B2 (ja) 2005-01-21 2012-02-01 富士電機株式会社 半導体装置の製造方法
AT504290A2 (de) 2005-06-10 2008-04-15 Fairchild Semiconductor Feldeffekttransistor mit ladungsgleichgewicht
US7648877B2 (en) * 2005-06-24 2010-01-19 Fairchild Semiconductor Corporation Structure and method for forming laterally extending dielectric layer in a trench-gate FET
TWI400757B (zh) 2005-06-29 2013-07-01 Fairchild Semiconductor 形成遮蔽閘極場效應電晶體之方法
US7385248B2 (en) 2005-08-09 2008-06-10 Fairchild Semiconductor Corporation Shielded gate field effect transistor with improved inter-poly dielectric
JP2007189192A (ja) 2005-12-15 2007-07-26 Toshiba Corp 半導体装置
JP5017865B2 (ja) 2006-01-17 2012-09-05 富士電機株式会社 半導体装置
TWI297182B (en) 2006-02-10 2008-05-21 Nanya Technology Corp Semiconductor device having a trench gate the fabricating method of the same
CA2669581A1 (en) * 2006-11-21 2009-05-29 Sumitomo Electric Industries, Ltd. Silicon carbide semiconductor device and method of manufacturing the same
KR100824205B1 (ko) 2006-12-26 2008-04-21 매그나칩 반도체 유한회사 Dmos 트랜지스터 및 그 제조방법
EP2189788A4 (en) 2007-09-12 2010-10-13 Kao Corp METHOD FOR QUANTIFYING STEROID HORMONE
US8384152B2 (en) 2007-09-20 2013-02-26 Rohm Co., Ltd. Semiconductor device having trench gate VDMOSFET and method of manufacturing the same
KR101535222B1 (ko) 2008-04-17 2015-07-08 삼성전자주식회사 반도체 소자 및 그의 제조 방법
EP4156302A1 (en) 2008-05-20 2023-03-29 Rohm Co., Ltd. Semiconductor device
US7807576B2 (en) * 2008-06-20 2010-10-05 Fairchild Semiconductor Corporation Structure and method for forming a thick bottom dielectric (TBD) for trench-gate devices
US7872305B2 (en) * 2008-06-26 2011-01-18 Fairchild Semiconductor Corporation Shielded gate trench FET with an inter-electrode dielectric having a nitride layer therein
US7936009B2 (en) 2008-07-09 2011-05-03 Fairchild Semiconductor Corporation Shielded gate trench FET with an inter-electrode dielectric having a low-k dielectric therein
US8278702B2 (en) 2008-09-16 2012-10-02 Fairchild Semiconductor Corporation High density trench field effect transistor
JP2010129820A (ja) 2008-11-28 2010-06-10 Toyota Motor Corp 半導体装置
JP5588671B2 (ja) 2008-12-25 2014-09-10 ローム株式会社 半導体装置の製造方法
CN102396070A (zh) 2009-04-13 2012-03-28 罗姆股份有限公司 半导体装置及半导体装置的制造方法
US8021947B2 (en) 2009-12-09 2011-09-20 Semiconductor Components Industries, Llc Method of forming an insulated gate field effect transistor device having a shield electrode structure
US8247296B2 (en) * 2009-12-09 2012-08-21 Semiconductor Components Industries, Llc Method of forming an insulated gate field effect transistor device having a shield electrode structure
JP5680326B2 (ja) 2010-04-01 2015-03-04 トヨタ自動車株式会社 半導体装置の製造方法
US8487370B2 (en) * 2010-07-30 2013-07-16 Infineon Technologies Austria Ag Trench semiconductor device and method of manufacturing
JP5707770B2 (ja) * 2010-08-03 2015-04-30 住友電気工業株式会社 半導体装置およびその製造方法
US8313995B2 (en) 2011-01-13 2012-11-20 Infineon Technologies Austria Ag Method for manufacturing a semiconductor device
WO2012098861A1 (ja) 2011-01-17 2012-07-26 パナソニック株式会社 半導体装置およびその製造方法
WO2012105170A1 (ja) * 2011-02-02 2012-08-09 パナソニック株式会社 半導体装置およびその製造方法
JP2012178389A (ja) 2011-02-25 2012-09-13 Renesas Electronics Corp 半導体装置
US8610205B2 (en) 2011-03-16 2013-12-17 Fairchild Semiconductor Corporation Inter-poly dielectric in a shielded gate MOSFET device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07326755A (ja) 1994-04-06 1995-12-12 Nippondenso Co Ltd 半導体装置及びその製造方法
JP2009224365A (ja) * 2008-03-13 2009-10-01 Rohm Co Ltd 半導体装置およびその製造方法
JP2010263104A (ja) * 2009-05-08 2010-11-18 Elpida Memory Inc 半導体装置及びその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2897174A4 *

Also Published As

Publication number Publication date
CN104584220A (zh) 2015-04-29
US9543412B2 (en) 2017-01-10
US20140073116A1 (en) 2014-03-13
US9087693B2 (en) 2015-07-21
CN104584220B (zh) 2017-07-11
JP5811973B2 (ja) 2015-11-11
EP2897174A1 (en) 2015-07-22
JP2014056912A (ja) 2014-03-27
EP2897174A4 (en) 2016-05-18
US20150279967A1 (en) 2015-10-01

Similar Documents

Publication Publication Date Title
JP6131689B2 (ja) 炭化珪素半導体装置の製造方法
WO2014199748A1 (ja) 炭化珪素半導体装置
JP6171678B2 (ja) 炭化珪素半導体装置およびその製造方法
JP5811973B2 (ja) 炭化珪素半導体装置の製造方法
JP6443531B2 (ja) 炭化珪素半導体装置
JP6056292B2 (ja) 炭化珪素半導体装置の製造方法
JP6098417B2 (ja) 炭化珪素半導体装置およびその製造方法
JP5900243B2 (ja) 炭化珪素半導体装置の製造方法
JP2014056882A (ja) 炭化珪素半導体装置およびその製造方法
WO2014027520A1 (ja) 炭化珪素半導体装置
WO2014002589A1 (ja) 炭化珪素半導体装置の製造方法および炭化珪素半導体装置
US9679986B2 (en) Silicon carbide semiconductor device
US9793365B2 (en) Method for manufacturing silicon carbide semiconductor device having trench
JP6098474B2 (ja) 炭化珪素半導体装置およびその製造方法
JP2013243179A (ja) 炭化珪素半導体装置
WO2013172125A1 (ja) 炭化珪素半導体装置およびその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13836438

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE