WO2013080261A1 - 表示パネル及び表示パネルの製造方法 - Google Patents

表示パネル及び表示パネルの製造方法 Download PDF

Info

Publication number
WO2013080261A1
WO2013080261A1 PCT/JP2011/006727 JP2011006727W WO2013080261A1 WO 2013080261 A1 WO2013080261 A1 WO 2013080261A1 JP 2011006727 W JP2011006727 W JP 2011006727W WO 2013080261 A1 WO2013080261 A1 WO 2013080261A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode
layer
thin film
display panel
substrate
Prior art date
Application number
PCT/JP2011/006727
Other languages
English (en)
French (fr)
Inventor
晋也 小野
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Priority to US14/357,812 priority Critical patent/US9299728B2/en
Priority to PCT/JP2011/006727 priority patent/WO2013080261A1/ja
Publication of WO2013080261A1 publication Critical patent/WO2013080261A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1262Multistep manufacturing methods with a particular formation, treatment or coating of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor
    • H01L33/405Reflective materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0016Processes relating to electrodes

Definitions

  • the present invention relates to a display panel and a manufacturing method thereof, and more particularly to a display panel having a large light emitting area and a manufacturing method thereof.
  • Organic EL displays are current-driven display devices, unlike voltage-driven liquid crystal displays. For this reason, development of a thin film transistor (TFT: Thin Film Transistor) having excellent characteristics as a drive circuit of an active matrix display device has been urgently performed (for example, Patent Document 1).
  • TFT Thin Film Transistor
  • the opening area of the contact hole on the upper surface of the planarizing film increases, and the area that can be used for the light emitting region decreases.
  • the current density to the EL layer is increased, there is a problem that the life of the EL layer is shortened and the voltage consumed in the EL layer is increased.
  • the present invention has been made in view of the above problems, and an object of the present invention is to provide a display panel in which the opening area of a contact hole for connecting a thin film transistor and a pixel electrode is reduced, and a method for manufacturing the display panel. .
  • a display panel is formed over a substrate, the substrate, a bottom-gate thin film transistor including a gate electrode, a first electrode, and a second electrode, and the thin film transistor.
  • An insulating layer having a contact hole penetrating therethrough, a pixel electrode formed on the insulating layer and electrically connected to the second electrode through the contact hole, and selectively formed below the contact hole, A height adjusting layer for raising the bottom surface of the contact hole.
  • the opening area of the contact hole on the upper surface of the insulating layer can be reduced. As a result, a wide light emitting region can be secured.
  • FIG. 1 is a partially cutaway perspective view of the organic EL display device according to the first embodiment.
  • FIG. 2 is a diagram illustrating a circuit configuration of the pixel circuit according to the first embodiment.
  • FIG. 3 is a plan view of the semiconductor device according to the first embodiment.
  • FIG. 4 is a view of the cross section taken along line IV in FIG. 3 as viewed from the direction of the arrow.
  • FIG. 5 is a diagram comparing the configuration of the example and the comparative example in order to explain the effect of the present invention.
  • 6A is a cross-sectional view corresponding to FIG. 4 in the substrate preparation step of the method for manufacturing the thin film semiconductor device according to the first embodiment.
  • 6B is a cross-sectional view corresponding to FIG.
  • FIG. 6C is a cross-sectional view corresponding to FIG. 4 in the gate insulating film forming step of the method for manufacturing the thin film semiconductor device according to the first embodiment.
  • FIG. 6D is a cross-sectional view corresponding to FIG. 4 in the crystalline silicon thin film forming step of the method for manufacturing the thin film semiconductor device according to the first embodiment.
  • 6E is a cross-sectional view corresponding to FIG. 4 in the channel protective layer / height adjustment layer forming step of the method for manufacturing the thin film semiconductor device according to Embodiment 1.
  • FIG. FIG. 6F is a cross-sectional view corresponding to FIG.
  • FIG. 6G is a cross-sectional view corresponding to FIG. 4 in the source electrode / drain electrode formation step of the method for manufacturing the thin film semiconductor device according to the first embodiment.
  • 6H is a cross-sectional view corresponding to FIG. 4 in the planarization film forming step of the method for manufacturing the thin film semiconductor device according to the first embodiment.
  • 6I is a cross-sectional view corresponding to FIG. 4 in the anode forming step of the method for manufacturing the thin film semiconductor device according to the first embodiment.
  • FIG. 7 is a cross-sectional view corresponding to FIG. 4 of the semiconductor device according to the first modification of the first embodiment.
  • FIG. 8 is a cross-sectional view corresponding to FIG. 4 of the semiconductor device according to the second modification of the first embodiment.
  • FIG. 9 is a diagram illustrating a circuit configuration of a pixel circuit of the liquid crystal display device.
  • FIG. 10 is a plan view of the semiconductor device according to the second embodiment.
  • a display panel is formed over a substrate, the substrate, a bottom-gate thin film transistor including a gate electrode, a first electrode, and a second electrode, and the thin film transistor.
  • An insulating layer having a contact hole penetrating therethrough, a pixel electrode formed on the insulating layer and electrically connected to the second electrode through the contact hole, and selectively formed below the contact hole, A height adjusting layer for raising the bottom surface of the contact hole.
  • the opening area of the contact hole on the upper surface of the insulating layer can be reduced.
  • a wide light emitting region can be secured.
  • the “first electrode” refers to one of the source electrode and the drain electrode
  • the “second electrode” refers to the other of the source electrode and the drain electrode. These are determined by the voltage relationship between the type (P-type or N-type) of the thin film transistor and the “first electrode” and “second electrode”.
  • the pixel electrode and the second electrode may be in direct contact.
  • the minimum distance between the upper surface of the second electrode and the substrate is the contact portion and The distance from the substrate may be smaller.
  • the maximum film thickness of the insulating layer may be equal to or greater than the formation height of the thin film transistor.
  • the sum of the maximum film thickness and the minimum film thickness of the insulating layer may be equal to or higher than the formation height of the thin film transistor.
  • the height adjustment layer may be made of an insulating material.
  • the height adjustment layer may be made of a conductive material.
  • the display panel may include a channel etching stopper layer formed above the channel region of the thin film transistor.
  • the height adjusting layer may be made of the same material as the CES layer.
  • the display panel includes a second height adjustment layer formed in the same layer as the gate electrode at a position overlapping the height adjustment layer formed in the same layer as the channel etching stopper layer. Also good.
  • the height adjustment layer may be configured such that a distance between the upper surface of the second electrode and the substrate in the contact portion is a contact between the pixel electrode and the second electrode from a channel end on the second electrode side of the thin film transistor.
  • the layer may be larger than the minimum distance between the upper surface of the second electrode and the substrate up to the center of the part.
  • the pixel electrode may be a reflective electrode.
  • a display panel manufacturing method includes a substrate preparing step of preparing a substrate, a thin film transistor forming step of forming a thin film transistor having a gate electrode, a first electrode, and a second electrode on the substrate, Forming an insulating layer having a contact hole penetrating in a thickness direction on the thin film transistor; and forming a pixel electrode electrically connected to the second electrode through the contact hole on the insulating layer A pixel electrode forming step, and a height adjusting layer forming step of selectively selecting a height adjusting layer for raising the bottom surface of the contact hole below the contact hole before the insulating layer forming step.
  • FIG. 1 is a partially cutaway perspective view of the organic EL display device according to the first embodiment.
  • an organic EL display device (display panel) 10 is connected to an active matrix substrate (TFT array substrate) 11, a plurality of pixels 12 arranged in a matrix on the active matrix substrate 11, and the pixels 12.
  • the organic EL layer 15 is configured by laminating layers such as an electron transport layer, a light emitting layer, and a hole transport layer.
  • the plurality of source lines 17 are arranged so as to correspond to the respective columns of the plurality of pixels 12 arranged in a matrix. That is, the plurality of source lines 17 are arranged in parallel to each other.
  • the plurality of gate lines 18 are arranged so as to correspond to the respective rows of the plurality of pixels arranged in a matrix. That is, the plurality of gate lines 18 are arranged in parallel to each other.
  • the source wiring 17 and the gate wiring 18 are arranged so as to cross each other.
  • the pixel circuit 13 is disposed at each intersection of the source line 17 and the gate line 18.
  • the present invention can be applied to the bottom emission type organic EL display device 10 in which the lower electrode is a transparent electrode and the upper electrode is a reflective electrode.
  • FIG. 2 is a diagram illustrating a circuit configuration of the pixel circuit 13 according to the first embodiment.
  • the pixel circuit 13 includes a drive transistor 21, a switching transistor 22, and a capacitor (capacitance unit) 23.
  • the drive transistor 21 is a transistor that drives the organic EL element
  • the switching transistor 22 is a transistor for selecting a pixel.
  • the source electrode 173 of the switching transistor 22 is connected to the source wiring 17, the gate electrode 121 is connected to the gate wiring 18, and the drain electrode 174 is connected to the capacitor 23 and the gate electrode 121 of the driving transistor 21. Further, the drain electrode 172 of the driving transistor 21 is connected to the power supply wiring 19, and the source electrode 171 is connected to the anode (pixel electrode) of the organic EL element.
  • the source electrode and the drain electrode are arranged as shown in FIG.
  • the source electrode and the drain electrode are determined by the type (P-type or N-type) of the thin film transistor and the relationship between the voltages applied to each electrode, and the above positional relationship is only an example. That is, in the drive transistor 21 of FIG. 2, the reference number “171” side may be the drain electrode, and the reference number “172” side may be the source electrode. Similarly, in the switching transistor 22 of FIG. 2, the reference number “174” side may be a source electrode, and the reference number “173” side may be a drain electrode.
  • FIG. 3 is a plan view of the thin film semiconductor device 100 according to the first embodiment.
  • FIG. 4 is a view of the cross section taken along line IV in FIG. 3 as viewed from the direction of the arrow. 3 and 4 corresponds to the pixel circuit 13 in FIG.
  • the thin film semiconductor device 100 includes a substrate 110, a gate electrode 121, a gate insulating film 130, a semiconductor layer 140, a channel protective layer 151 and a height adjustment layer 153, contact layers 161 and 162, , And a source electrode 171 and a drain electrode 172 are bottom gate type thin film transistors configured by stacking in this order. Further, the planarization film 180, the anode 14, the bank 20, the organic EL layer 15 (not shown in FIG. 4), and the cathode 16 (not shown in FIG. 4) are stacked in this order on the thin film semiconductor device 100. This corresponds to one pixel of the organic EL display device 10 of FIG.
  • the substrate 110 is a glass substrate made of a glass material such as quartz glass, non-alkali glass, and high heat resistant glass. Further, it may be a flexible substrate in which a resin such as PET or a resin is formed on a metal foil film. In order to prevent impurities such as sodium and phosphorus contained in the glass substrate from entering the channel region of the semiconductor layer 140, a silicon nitride film (SiN x ) and silicon oxide (SiO y ) are formed on the substrate 110. Alternatively, an undercoat layer made of a silicon oxynitride film (SiO y N x ) or the like may be formed.
  • the undercoat layer may play a role of reducing the influence of heat on the substrate 110 when the semiconductor layer is subjected to a high-temperature heat treatment process such as laser annealing.
  • the film thickness of the undercoat layer can be, for example, about 100 nm to 2000 nm.
  • the gate electrode 121 is patterned on the substrate 110.
  • the gate electrode 121 can be made of, for example, molybdenum (Mo), aluminum (Al), copper (Cu), tungsten (W), titanium (Ti), chromium (Cr), molybdenum tungsten (MoW), or the like.
  • the film thickness of the gate electrode 121 can be about 100 nm to 300 nm, for example.
  • the gate insulating film 130 is formed over the entire upper surface of the substrate 110 so as to cover the gate electrode 121.
  • the gate insulating film 130 is, for example, a single layer film of silicon oxide (SiO y ), silicon nitride (SiN x ), silicon oxynitride film (SiO y N x ), aluminum oxide (AlO z ), or tantalum oxide (TaO w ). Or it can comprise by these laminated films.
  • the film thickness of the gate insulating film 130 can be set to 100 nm to 300 nm, for example.
  • the semiconductor layer 140 is patterned on the gate insulating film 130.
  • a region overlapping with the gate electrode 121 of the semiconductor layer 140 functions as a channel region of the thin film transistor.
  • the channel region of the semiconductor layer 140 is a region in which carrier movement is controlled by the voltage of the gate electrode 121.
  • the semiconductor layer 140 may be a metal oxide, for example, an oxide including any one or more of In, Zn, Sn, Ge, Al, and the like.
  • the channel protective layer 151 is patterned at a position overlapping the channel region of the semiconductor layer 140.
  • the channel protective layer 151 functions as a channel etching stopper (CES) layer that protects the channel region of the semiconductor layer 140. That is, the channel protective layer 151 has a function of preventing the channel region of the semiconductor layer 140 from being etched when the source electrode 171 and the drain electrode 172 are etched.
  • CES channel etching stopper
  • the channel protective layer 151 for example, an organic material mainly containing an organic material containing silicon, oxygen, and carbon can be used.
  • the channel protective layer 151 in this embodiment can be formed by patterning and solidifying a photosensitive coating type organic material.
  • the organic material constituting the channel protective layer 151 includes, for example, an organic resin material, a surfactant, a solvent, and a photosensitizer.
  • an organic resin material a photosensitive or non-photosensitive organic resin material composed of one or more of polyimide, acrylic, polyamide, polyimide amide, resist, benzocyclobutene, and the like can be used.
  • the surfactant a surfactant made of a silicon compound such as siloxane can be used.
  • the solvent an organic solvent such as propylene glycol monomethyl ether acetate or 1,4-dioxane can be used.
  • a positive photosensitizer such as naphthoquinone diazite can be used. Note that the photosensitive agent contains not only carbon but also sulfur.
  • the above organic material can be formed using a coating method such as a spin coating method.
  • the channel protective layer 151 can be formed not only by a coating method but also by other methods such as a droplet discharge method.
  • an organic material having a predetermined shape can be selectively formed by using a printing method that can form a predetermined pattern such as screen printing or offset printing.
  • the film thickness of the channel protective layer 151 can be set to 100 nm to 1000 nm, for example.
  • the lower limit of the film thickness of the channel protective layer 151 is determined in consideration of a margin due to etching, suppression of the influence of fixed charges in the channel protective layer 151, and the like.
  • the upper limit of the thickness of the channel protective layer 151 is determined in consideration of suppressing a decrease in process reliability associated with an increase in the level difference between the source electrode 171 and the drain electrode 172.
  • the height adjustment layer 153 is patterned at a predetermined position on the semiconductor layer 140. More specifically, the height adjustment layer 153 is formed at a position overlapping with a contact hole 181 of the planarization film 180 described later. In addition, the height adjustment layer 153 according to Embodiment 1 is simultaneously formed in the same layer as the channel protection layer 151 (a layer between the semiconductor layer 140 and the contact layers 161 and 162) using the same material. Usually, the thickness of the height adjusting layer 153 is the same as that of the channel protective layer 151, but is not limited thereto.
  • the height adjusting layer 153 is provided to raise the bottom surface of the contact hole 181 (the contact portion between the anode 14 and the source electrode 171). As a result, the range from the channel end (position indicated by the broken line ⁇ in FIG. 4) of the thin film transistor to the center of the contact portion between the anode 14 and the source electrode 171 (position indicated by the broken line ⁇ in FIG. 4). , The minimum distance X between the upper surface of the source electrode 171 and the upper surface of the substrate 110 is smaller than the distance Y between the upper surface of the source electrode 171 and the upper surface of the substrate 110 in the contact portion.
  • the pair of contact layers 161 and 162 are patterned so as to cover the channel protective layer 151, the height adjustment layer 153, and the semiconductor layer 140.
  • the pair of contact layers 161 and 162 are arranged to face each other with a predetermined interval. More specifically, the contact layer 161 is continuously formed so as to cover a part of the upper surface of the channel protective layer 151 to an end portion on one side (left side in FIG. 4) of the semiconductor layer 140. As a result, the contact layer 161 covers the entire upper surface of the height adjustment layer 153.
  • the contact layer 162 is continuously formed so as to cover a part of the upper surface of the channel protective layer 151 to the end of the other side of the semiconductor layer 140 (the right side in FIG. 4).
  • the contact layers 161 and 162 are amorphous semiconductor films containing impurities at a high concentration, and are n + layers containing impurities at a high concentration of 1 ⁇ 10 19 [atm / cm 3 ] or more. More specifically, the contact layers 161 and 162 can be formed of an n-type semiconductor film obtained by doping amorphous silicon with phosphorus (P) as an impurity.
  • the contact layers 161 and 162 may be composed of two layers, a lower-layer low-concentration electric field relaxation layer (n ⁇ layer) and an upper-layer high-concentration contact layer (n + layer).
  • the low concentration electric field relaxation layer is doped with phosphorus of about 1 ⁇ 10 17 [atm / cm 3 ].
  • the two layers can be formed continuously in a CVD (Chemical Vapor Deposition) apparatus.
  • the contact layers 161 and 162 may be omitted when the semiconductor layer 140 is the metal oxide.
  • the source electrode 171 and the drain electrode 172 are patterned at positions overlapping with the pair of contact layers 161 and 162, respectively. More specifically, the source electrode 171 is formed so as to cover the entire upper surface of the contact layer 161. As a result, the source electrode 171 is also formed at a position overlapping the height adjustment layer 153. The drain electrode 172 is formed so as to cover the entire upper surface of the contact layer 162.
  • the source electrode 171 and the drain electrode 172 can have a single layer structure or a multilayer structure such as a conductive material and an alloy thereof. For example, it is composed of aluminum (Al), molybdenum (Mo), tungsten (W), copper (Cu), titanium (Ti), chromium (Cr), or the like.
  • the source electrode 171 and the drain electrode 172 in the first embodiment are formed by a three-layer structure of MoW / Al / MoW.
  • the film thickness of the source electrode 171 and the drain electrode 172 can be, for example, about 100 nm to 1000 nm.
  • the planarization film 180 is formed so as to cover the source electrode 171 and the drain electrode 172.
  • a contact hole 181 penetrating the planarization film 180 in the thickness direction is formed at a position overlapping the source electrode 171.
  • the thickness of the planarizing film 180 can be set to, for example, 500 nm to 5000 nm.
  • the maximum film thickness B of the planarization film 180 shown in FIG. 4 is the thin film transistor formation height A (the drive transistor 21, the switching transistor 22, the source wiring 17, the gate wiring 18, the power wiring 19, the capacitor 23, etc. are arranged. (The height of the upper surface of the source electrode 171 and the drain electrode 172 of the thin film transistor over the channel protective layer 151) with reference to the upper surface of the gate insulating film 130 in a portion not formed).
  • the anode 14 is formed on the planarization film 180 as an independent pattern for each thin film semiconductor device 100 (for each pixel).
  • the anode 14 is electrically connected to the source electrode 171 through the contact hole 181.
  • the film thickness of the anode 14 can be set to 100 nm to 500 nm, for example.
  • the bank 20 is formed on the anode 14 and the planarization film 180 so as to isolate the anode 14 for each pixel.
  • the film thickness of the bank 20 can be set to, for example, 100 nm to 2000 nm.
  • the organic EL layer 15 is formed for each pixel in the opening of the bank 20 on the anode 14.
  • the organic EL layer 15 is configured by laminating layers such as a hole injection layer, a hole transport layer, a light emitting layer, an electron transport layer, and an electron injection layer.
  • a hole injection layer a hole transport layer
  • a light emitting layer an electron transport layer
  • an electron injection layer a hole injection layer
  • ⁇ -NPD Bis [N- (1-naphthyl) -N-phenyl] benzidine
  • Alq 3 tris (8-hydroxyquinoline)
  • aluminum an oxazole derivative as the electron transport layer
  • Alq 3 as the electron injection layer. Note that these materials are merely examples, and other materials may be used.
  • the cathode 16 is formed on the organic EL layer 15 in common for all pixels.
  • the material constituting the cathode 16 is, for example, ITO, SnO 2 , In 2 O 3 , ZnO, or a combination thereof.
  • FIG. 5 is a diagram comparing a comparative example (upper stage) when the height adjustment layer 153 is not provided and an example (lower stage) when the height adjustment layer 153 is provided.
  • the dimension shown by FIG. 5 is an example, Comprising: It does not limit to this.
  • the total length (depth) of the contact hole 181 when the height adjustment layer 153 is not provided is 4 ⁇ m.
  • the portion of the source electrode 171 that overlaps the height adjustment layer 153 is pushed up by 2 ⁇ m, so that the total length of the contact hole 181 is as shallow as 2 ⁇ m. Become.
  • the opening width (opening area) of the contact hole 181 on the upper surface of the planarizing film 180 can be reduced.
  • the opening width of the contact hole 181 on the upper surface of the planarization film 180 is represented by a distance
  • is defined as the position A on the xy plane having the cross-sectional direction (the direction of the line segment IV in FIG. 3) as the x axis and the stacking direction (the vertical direction in FIG. 4) as the y axis.
  • the distance in the direction parallel to the x-axis with the position B is indicated. The same applies to the distance
  • the opening width of the contact hole 181 on the upper surface of the planarization film 180 when the height adjustment layer 153 is provided is represented by a distance
  • the positions A ′ and B ′ retreat inward by 3.5 ⁇ m, respectively, as compared with the positions A and B.
  • the height adjustment layer 153 by providing the height adjustment layer 153, the width (area) of a non-flat region (region affected by the contact hole 181) on the upper surface of the planarization film 180 can be reduced. As a result, the area covered with the bank 20 of the anode 14 can be reduced, and a wide region for forming the organic EL layer 15 can be secured. As a result, the current density of the organic EL layer 15 can be reduced and the life can be extended, and the organic EL display device 10 can be made high definition.
  • the upper surface of the planarization film 180 is not flat at the position of the channel region of the thin film transistor. In this region, the shape of the upper surface of the planarization film 180 is likely to be non-uniform, and the distance between the anode 14 and the channel region of the semiconductor layer 140 varies from thin film transistor to thin film transistor, so that the characteristics of the thin film transistor vary.
  • the height adjustment layer 153 is provided, the upper surface of the planarization film 180 is flat at the position of the channel region of the thin film transistor. As a result, the characteristics of the thin film transistor are made uniform.
  • 6A to 6I are cross-sectional views schematically showing the configuration of each step in the method for manufacturing the thin film semiconductor device according to the first embodiment of the present invention.
  • a substrate 110 is prepared.
  • an undercoat layer made of a silicon nitride film, a silicon oxide film, a silicon oxynitride film, or the like may be formed on the substrate 110 by plasma CVD or the like before the gate electrode 121 is formed.
  • a gate electrode 121 having a predetermined shape is formed on the substrate 110.
  • a gate metal film made of MoW is formed on the substrate 110 by sputtering, and the gate metal film is patterned using a photolithography method and a wet etching method, whereby the gate electrode 121 having a predetermined shape can be formed.
  • MoW wet etching can be performed using, for example, a chemical solution in which phosphoric acid (HPO 4 ), nitric acid (HNO 3 ), acetic acid (CH 3 COOH), and water are mixed in a predetermined composition.
  • a gate insulating film 130 is formed over the entire upper surface of the substrate 110 so as to cover the gate electrode 121.
  • the gate insulating film 130 made of silicon oxide is formed by plasma CVD or the like.
  • silicon oxide can be formed by introducing silane gas (SiH 4 ) and nitrous oxide gas (N 2 O) at a predetermined concentration ratio.
  • a crystalline silicon thin film 140 ⁇ / b> M that becomes the semiconductor layer 140 is formed over the entire upper surface of the gate insulating film 130.
  • the crystalline silicon thin film 140M for example, an amorphous silicon thin film made of amorphous silicon (amorphous silicon) is formed by plasma CVD or the like, and after dehydrogenation annealing treatment, the amorphous silicon thin film is annealed to be crystallized. Can be formed.
  • the amorphous silicon thin film can be formed, for example, by introducing silane gas (SiH 4 ) and hydrogen gas (H 2 ) at a predetermined concentration ratio.
  • the amorphous silicon thin film is crystallized by laser annealing using an excimer laser.
  • a laser annealing method using a pulse laser having a wavelength of about 370 to 900 nm A laser annealing method using a continuous wave laser having a wavelength of about 370 to 900 nm or an annealing method by rapid thermal processing (RTP) may be used.
  • RTP rapid thermal processing
  • the crystalline silicon thin film 140M may be formed by a method such as direct growth by CVD.
  • a hydrogen plasma process is performed on the crystalline silicon thin film 140M to perform a hydrogenation process on silicon atoms in the crystalline silicon thin film 140M.
  • hydrogen plasma is generated by radio frequency (RF) power using a gas containing hydrogen gas such as H 2 or H 2 / argon (Ar) as a raw material, and the crystalline silicon thin film 140M is irradiated with the hydrogen plasma. Is done.
  • a channel protective layer 151 and a height adjusting layer 153 are patterned on the crystalline silicon thin film 140M.
  • an organic material for forming the channel protective layer 151 and the height adjusting layer 153 is applied by a predetermined coating method, and is insulated so as to cover the crystalline silicon thin film 140M by spin coating or slit coating.
  • a film is formed.
  • the film thickness of the organic material can be controlled by the viscosity of the organic material and the coating conditions (rotation speed, blade speed, etc.).
  • a photosensitive coating type organic material containing silicon, oxygen, and carbon can be used as a material of the insulating film.
  • the insulating film is pre-baked at a temperature of about 110 ° C. for about 60 seconds to pre-fire the insulating film. Thereby, the solvent contained in the insulating film is vaporized. Thereafter, the insulating film is patterned by performing exposure and development using a photomask, thereby forming a channel protective layer 151 and a height adjusting layer 153 having a predetermined shape. Thereafter, post-baking is performed on the patterned channel protection layer 151 and the height adjustment layer 153 at a temperature of 280 ° C. to 300 ° C. for about 1 hour, and the channel protection layer 151 and the height adjustment layer 153 are finally fired. And solidify. Accordingly, a part of the organic components in the channel protective layer 151 and the height adjusting layer 153 are vaporized and decomposed to form the channel protective layer 151 and the height adjusting layer 153 with improved film quality.
  • the contact layer thin film 160M to be the contact layers 161 and 162 is formed so as to cover the channel protective layer 151 and the height adjusting layer 153.
  • a contact layer thin film 160M made of amorphous silicon doped with an impurity of a pentavalent element such as phosphorus is formed by plasma CVD.
  • the contact layer thin film 160M may be composed of two layers of a lower-layer low-concentration electric field relaxation layer and an upper-layer high-concentration contact layer.
  • the low-concentration electric field relaxation layer can be formed by doping about 1 ⁇ 10 17 [atm / cm 3 ] phosphorus.
  • the two layers can be formed continuously in a CVD apparatus, for example.
  • the source electrode 171 and the drain electrode 172 are patterned on the contact layer thin film 160M.
  • a source / drain metal film to be the source electrode 171 and the drain electrode 172 is formed by sputtering, for example.
  • a resist patterned in a predetermined shape is formed on the source / drain metal film, and wet etching is performed to pattern the source / drain metal film.
  • the channel protective layer 151 functions as an etching stopper. After that, by removing the resist, the source electrode 171 and the drain electrode 172 having a predetermined shape can be formed.
  • the channel protective layer 151 is omitted (in the case of a channel etch type thin film transistor)
  • the upper surface of the semiconductor layer 140 is formed in a region between the source electrode 171 and the drain electrode 172. Some may be etched. Therefore, it is desirable to provide the channel protective layer 151 at a position overlapping with the channel region of the semiconductor layer 140 as in the first embodiment.
  • the crystalline silicon thin film 140M and the contact layer thin film 160M are dry-etched using the source electrode 171 and the drain electrode 172 as masks, thereby forming the semiconductor layer 140 and the pair of contact layers 161 and 162.
  • a chlorine-based gas may be used for dry etching.
  • a planarization film 180 is formed so as to cover the source electrode 171 and the drain electrode 172. Thereafter, a contact hole 181 penetrating the planarization film 180 is formed at a position overlapping the source electrode 171 by photolithography and etching. This contact hole 181 connects the anode 14 and the source electrode 171 later.
  • the anode 14 for each pixel is formed on the planarization film 180.
  • the material constituting the anode 14 is filled in the contact hole 181, and the anode 14 and the source electrode 171 are electrically connected through the contact hole 181.
  • the material of the anode 14 is, for example, a conductive metal such as molybdenum, aluminum, gold, silver, or copper, or an alloy thereof, an organic conductive material such as PEDOT: PSS, zinc oxide, or lead-doped indium oxide.
  • PEDOT PEDOT: PSS
  • a film made of these materials is formed by a vacuum evaporation method, an electron beam evaporation method, an RF sputtering method, a printing method, or the like, and an electrode pattern is formed.
  • the bank 20, the organic EL layer 15, and the cathode 16 are sequentially formed on the planarizing film 180. Specifically, first, the bank 20 is formed on the anode 14 and the planarization film 180 so as to isolate the anode 14 for each pixel. Next, the organic EL layer 15 is formed in the opening of the bank 20 on the anode 14. The organic EL layer 15 may be formed in common for all pixels. Next, a cathode 16 common to all pixels is formed on the organic EL layer 15. Thereby, the organic EL display device 10 can be obtained.
  • FIG. 7 is a cross-sectional view corresponding to FIG. 4 of the thin film semiconductor device 100A according to the first modification of the first embodiment.
  • the thin film semiconductor device 100A shown in FIG. 7 is different from the thin film semiconductor device 100 shown in FIG. 4 in that a height adjustment layer 123 is formed in the same layer as the gate electrode 121. More specifically, the height adjustment layer 123 shown in FIG. 7 is formed at a position overlapping the contact hole 181 in the same layer as the gate electrode 121 (a layer between the substrate 110 and the gate insulating film 130). Patterned with the same material as 121.
  • the bottom surface of the contact hole 181 (contact portion between the anode 14 and the source electrode 171) can be raised as in the first embodiment. That is, the same effect as that of the first embodiment can be obtained by the configuration of FIG.
  • the height adjustment layer 123 shown in FIG. 7 may be patterned at the same time as the gate electrode 121 is formed in FIG. 6B, for example.
  • the height adjustment layer 123 which is the same layer as the gate electrode 121, and the height adjustment layer 153, which is the same layer as the channel protective layer 151, are formed at positions that overlap each other (that is, positions that overlap the contact hole 181). As a result, the bottom surface of the contact hole 181 can be further raised.
  • (Modification 2) 8 is a cross-sectional view corresponding to FIG. 4 of the thin film semiconductor device 100B according to the second modification of the first embodiment.
  • the thin film semiconductor device 100B shown in FIG. 8 is different from the thin film semiconductor device 100 shown in FIG. 4 in that the channel protective layer 151 is omitted. That is, the thin film semiconductor device 100B according to Modification 2 is a channel etch type in which a part of the upper surface of the semiconductor layer 140 is also etched between the source electrode 171 and the drain electrode 172 as shown in the enlarged portion of FIG. Thin film transistor.
  • the height adjusting layer 153 in this case is not limited to the material constituting the channel protective layer 151, and can be formed of any insulating material. Further, the height adjustment layer 153 according to the modification 2 may be formed in the process shown in FIG. 6E as in the first embodiment.
  • FIG. 9 is a diagram illustrating a circuit configuration of a pixel circuit of the liquid crystal display device.
  • FIG. 10 is a plan view of a thin film semiconductor device 100C according to the second embodiment.
  • the same reference number is attached
  • the thin film semiconductor device 100 ⁇ / b> C includes a drive transistor 21, a gate wiring 18, and a source wiring 17.
  • a capacitor (not shown) is formed between the source electrode 171 and the pixel electrode.
  • the gate electrode 121 of the driving transistor 21 is connected to the gate line 18, the drain electrode 172 is connected to the source line 17, and the source electrode 171 is connected to the pixel electrode.
  • a view of the cross section taken along line IV ′ in FIG. 10 from the direction of the arrow is common to FIG.
  • the semiconductor device of the present invention can be applied not only to an organic EL display device using an organic EL element but also to other display devices using an active matrix substrate such as a liquid crystal display device.
  • the display device configured as described above can be used as a flat panel display and can be applied to an electronic apparatus having any display panel such as a television set, a personal computer, and a mobile phone.
  • the present invention is advantageously used for a thin film semiconductor device used for a pixel circuit or the like in a display device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Electroluminescent Light Sources (AREA)
  • Thin Film Transistor (AREA)

Abstract

 表示パネルは、基板(110)と、基板(110)上であって、ゲート電極(121)、第1電極(172)及び第2電極(171)を有するボトムゲート型の薄膜トランジスタと、薄膜トランジスタの上に形成され、厚み方向に貫通するコンタクトホール(181)を有する絶縁層(180)と、絶縁層(180)上に形成され、コンタクトホール(181)を通じて第2電極(171)と電気的に接続される画素電極(14)と、コンタクトホール(181)の下方に選択的に形成され、コンタクトホール(181)の底面を底上げする高さ調整層(153)とを備える。

Description

表示パネル及び表示パネルの製造方法
 本発明は、表示パネル及びその製造方法に関し、特に、発光領域を大きくした表示パネル及びその製造方法に関するものである。
 近年、液晶ディスプレイに変わる次世代フラットパネルディスプレイの一つとしての有機材料のEL(Electro Luminescence)を利用した有機ELディスプレイが注目されている。
 有機ELディスプレイは、電圧駆動型の液晶ディスプレイと異なり、電流駆動型のディスプレイデバイスである。このことから、アクティブマトリクス方式の表示装置の駆動回路として優れた特性を有する薄膜トランジスタ(TFT:Thin Film Transistor)の開発が急がれている(例えば、特許文献1)。
特開平07-235490号公報
 ここで、基板上の薄膜トランジスタ上には、平坦化膜(PL=Planarization Layer)が積層され、平坦化膜に開けた開口部(コンタクトホール)を通じてEL層の画素電極に接続されている。
 しかしながら、平坦化膜の膜厚が大きい場合、平坦化膜の上面におけるコンタクトホールの開口面積が大きくなり、発光領域に使用できるエリアが小さくなる。その結果、EL層への電流密度が高くなるので、EL層の寿命が短くなり、EL層で消費される電圧が高くなるという課題がある。
 本発明は、上記の課題に鑑みてなされたものであり、薄膜トランジスタと画素電極とを接続するためのコンタクトホールの開口面積を小さくした表示パネル及び表示パネルの製造方法を提供することを目的とする。
 本発明の一形態に係る表示パネルは、基板と、前記基板上であって、ゲート電極、第1電極及び第2電極を有するボトムゲート型の薄膜トランジスタと、前記薄膜トランジスタの上に形成され、厚み方向に貫通するコンタクトホールを有する絶縁層と、前記絶縁層上に形成され、前記コンタクトホールを通じて前記第2電極と電気的に接続される画素電極と、前記コンタクトホールの下方に選択的に形成され、前記コンタクトホールの底面を底上げする高さ調整層とを備える。
 本発明によれば、コンタクトホールの全長(深さ)が短くなるので、絶縁層の上面におけるコンタクトホールの開口面積を小さくすることができる。その結果、発光領域を広く確保することができる。
図1は、実施の形態1に係る有機EL表示装置の一部切り欠き斜視図である。 図2は、実施の形態1に係る画素回路の回路構成を示す図である。 図3は、実施の形態1に係る半導体装置の平面図である。 図4は、図3の線分IVの断面を矢印の方向から見た図である。 図5は、本発明の効果を説明するために、実施例の構成と比較例とを比較した図である。 図6Aは、実施の形態1に係る薄膜半導体装置の製造方法の基板準備工程における図4に対応する断面図である。 図6Bは、実施の形態1に係る薄膜半導体装置の製造方法のゲート電極形成工程における図4に対応する断面図である。 図6Cは、実施の形態1に係る薄膜半導体装置の製造方法のゲート絶縁膜形成工程における図4に対応する断面図である。 図6Dは、実施の形態1に係る薄膜半導体装置の製造方法の結晶シリコン薄膜形成工程における図4に対応する断面図である。 図6Eは、実施の形態1に係る薄膜半導体装置の製造方法のチャネル保護層/高さ調整層形成工程における図4に対応する断面図である。 図6Fは、実施の形態1に係る薄膜半導体装置の製造方法のコンタクト層用薄膜形成工程における図4に対応する断面図である。 図6Gは、実施の形態1に係る薄膜半導体装置の製造方法のソース電極/ドレイン電極形成工程における図4に対応する断面図である。 図6Hは、実施の形態1に係る薄膜半導体装置の製造方法の平坦化膜形成工程における図4に対応する断面図である。 図6Iは、実施の形態1に係る薄膜半導体装置の製造方法の陽極形成工程における図4に対応する断面図である。 図7は、実施の形態1の変形例1に係る半導体装置の図4に対応する断面図である。 図8は、実施の形態1の変形例2に係る半導体装置の図4に対応する断面図である。 図9は、液晶表示装置の画素回路の回路構成を示す図である。 図10は、実施の形態2に係る半導体装置の平面図である。
 本発明の一形態に係る表示パネルは、基板と、前記基板上であって、ゲート電極、第1電極及び第2電極を有するボトムゲート型の薄膜トランジスタと、前記薄膜トランジスタの上に形成され、厚み方向に貫通するコンタクトホールを有する絶縁層と、前記絶縁層上に形成され、前記コンタクトホールを通じて前記第2電極と電気的に接続される画素電極と、前記コンタクトホールの下方に選択的に形成され、前記コンタクトホールの底面を底上げする高さ調整層とを備える。
 上記構成によれば、コンタクトホールの全長(深さ)が短くなるので、絶縁層の上面におけるコンタクトホールの開口面積を小さくすることができる。その結果、発光領域を広く確保することができる。なお、「第1電極」とはソース電極及びドレイン電極の一方を指し、「第2電極」とはソース電極及びドレイン電極の他方を指す。これらは、薄膜トランジスタのタイプ(P型又はN型)と、「第1電極」と「第2電極」との電圧関係によって決定される。
 また、前記画素電極と前記第2電極とは、直接コンタクトしてもよい。
 また、前記薄膜トランジスタの前記第2電極側のチャネル端から前記画素電極と前記第2電極とのコンタクト部の中心までにおいて、前記第2電極の上面と前記基板との最小距離は、前記コンタクト部と前記基板との距離より小さくてもよい。
 また、前記絶縁層の最大膜厚は、前記薄膜トランジスタの形成高さ以上でもよい。
 また、前記絶縁層の最大膜厚と最小膜厚との和は、前記薄膜トランジスタの形成高さ以上でもよい。
 一例として、前記高さ調整層は、絶縁材料からなってもよい。
 他の例として、前記高さ調整層は、導電材料からなってもよい。
 さらに、該表示パネルは、前記薄膜トランジスタのチャネル領域の上方に形成されるチャネルエッチングストッパ層を備えてもよい。
 また、前記高さ調整層は、前記CES層と同じ材料からなってもよい。
 さらに、前記表示パネルは、前記チャネルエッチングストッパ層と同じ層に形成される前記高さ調整層に重畳する位置に、前記ゲート電極と同じ層に形成される第2の高さ調整層を備えてもよい。
 また、前記高さ調整層は、前記コンタクト部における前記第2電極の上面と前記基板との距離を、前記薄膜トランジスタの前記第2電極側のチャネル端から前記画素電極と前記第2電極とのコンタクト部の中心までにおける前記第2電極の上面と前記基板との最小距離より大きくする層であってもよい。
 また、前記画素電極は、反射電極であってもよい。
 本発明の一形態に係る表示パネルの製造方法は、基板を準備する基板準備工程と、前記基板上に、ゲート電極、第1電極及び第2電極を有する薄膜トランジスタを形成する薄膜トランジスタ形成工程と、前記薄膜トランジスタの上に、厚み方向に貫通するコンタクトホールを有する絶縁層を形成する絶縁層形成工程と、前記絶縁層上に、前記コンタクトホールを通じて前記第2電極と電気的に接続される画素電極を形成する画素電極形成工程と、前記絶縁層形成工程より前に、前記コンタクトホールの底面を底上げする高さ調整層を、前記コンタクトホールの下方に選択的にする高さ調整層形成工程とを含む。
 以下、図面を参照して、本発明に係る半導体装置及びその製造方法を説明する。なお、本発明は、請求の範囲の記載に基づいて特定される。よって、以下の実施の形態における構成要素のうち、請求項に記載されていない構成要素は、本発明の課題を達成するのに必ずしも必要ではない。すなわち、以下の実施の形態は、本発明のより好ましい形態を説明するものである。また、各図は模式図であり、必ずしも厳密に図示したものではない。
 (実施の形態1)
 まず、図1を参照して、本発明の実施の形態1に係る表示パネルの一例である有機EL表示装置を説明する。図1は、実施の形態1に係る有機EL表示装置の一部切り欠き斜視図である。
 図1に示すように、有機EL表示装置(表示パネル)10は、アクティブマトリクス基板(TFTアレイ基板)11と、アクティブマトリクス基板11においてマトリクス状に複数配置された画素12と、画素12に接続され、アクティブマトリクス基板11上にアレイ状に複数配置された画素回路13と、画素12と画素回路13との上に順次積層された陽極14(反射電極)、有機EL層15及び陰極16(透明電極)と、各画素回路13と制御回路(不図示)とを接続する複数本のソース配線17及びゲート配線18とを備える。有機EL層15は、電子輸送層、発光層、正孔輸送層等の各層が積層されて構成されている。
 また、複数のソース配線17は、マトリクス状に配置された複数の画素12の各列に対応するように配置される。すなわち、複数のソース配線17は、互いに平行に配置される。一方、複数のゲート配線18は、マトリクス状に配置された複数の画素の各行に対応するように配置される。すなわち、複数のゲート配線18は、互いに平行に配置される。その結果、ソース配線17とゲート配線18とは、互いに交差するように配置される。そして、画素回路13は、ソース配線17とゲート配線18との交点毎に配置される。
 なお、実施の形態1では、下部電極である陽極14を反射電極とし、上部電極である陰極16を透明電極としたトップエミッション型の有機EL表示装置10の例を説明するが、本発明はこれに限定されず、下部電極を透明電極とし、上部電極を反射電極としたボトムエミッション型の有機EL表示装置10にも適用することができる。
 次に、図2を参照して、上記有機EL表示装置10の画素回路13の構成を説明する。図2は、実施の形態1に係る画素回路13の回路構成を示す図である。図2に示されるように、画素回路13は、駆動トランジスタ21と、スイッチングトランジスタ22と、コンデンサ(容量部)23とを備える。駆動トランジスタ21は、有機EL素子を駆動するトランジスタであり、また、スイッチングトランジスタ22は、画素を選択するためのトランジスタである。
 スイッチングトランジスタ22のソース電極173はソース配線17に接続され、ゲート電極121はゲート配線18に接続され、ドレイン電極174はコンデンサ23及び駆動トランジスタ21のゲート電極121に接続されている。また、駆動トランジスタ21のドレイン電極172は電源配線19に接続され、ソース電極171は有機EL素子のアノード(画素電極)に接続されている。
 この構成において、ゲート配線18にゲート信号が入力され、スイッチングトランジスタ22をオン状態にすると、ソース配線17に供給された信号電圧がスイッチングトランジスタ22を介してコンデンサ23に書き込まれた後、再びゲート配線18にゲート信号が入力され、スイッチングトランジスタ22をオフ状態とする。そして、コンデンサ23に書き込まれた保持電圧は、1フレーム期間を通じて保持される。この保持電圧が、駆動トランジスタ21のゲート電極に印加され、駆動トランジスタ21のコンダクタンスがゲート電圧に応じて変化し、発光階調に対応した駆動電流が、有機EL素子のアノードからカソードへと流れる。これにより、有機EL素子が発光し、所定の画像を表示する。
 なお、本実施の形態1では、駆動トランジスタ21及びスイッチングトランジスタ22をN型トランジスタとして説明しているので、ソース電極及びドレイン電極は図2に示される配置になる。しかしながら、ソース電極及びドレイン電極は、薄膜トランジスタのタイプ(P型又はN型)と、各電極に印加される電圧の関係とによって決定されるものであり、上記の位置関係は一例に過ぎない。すなわち、図2の駆動トランジスタ21において、参照番号“171”の側がドレイン電極で、参照番号“172”の側がソース電極となってもよい。同様に、図2のスイッチングトランジスタ22において、参照番号“174”の側がソース電極で、参照番号“173”の側がドレイン電極となってもよい。
 次に、図3及び図4を参照して、実施の形態1に係る薄膜半導体装置100の構成を説明する。図3は、実施の形態1に係る薄膜半導体装置100の平面図である。図4は、図3の線分IVの断面を矢印の方向から見た図である。なお、図3及び図4に示される薄膜半導体装置100は、図2の画素回路13に相当する。
 実施の形態1に係る薄膜半導体装置100は、基板110と、ゲート電極121と、ゲート絶縁膜130と、半導体層140と、チャネル保護層151及び高さ調整層153と、コンタクト層161、162と、ソース電極171及びドレイン電極172とを、この順に積層して構成されるボトムゲート型の薄膜トランジスタである。また、薄膜半導体装置100上に、平坦化膜180と、陽極14と、バンク20と、有機EL層15(図4では図示省略)と、陰極16(図4では図示省略)とがこの順に積層されることにより、図1の有機EL表示装置10の1画素に相当する。
 基板110は、例えば、石英ガラス、無アルカリガラス、高耐熱性ガラス等のガラス材料からなるガラス基板である。またPETなどの樹脂や金属箔膜上に樹脂を形成したフレキシブル基板でもよい。なお、ガラス基板の中に含まれるナトリウムやリン等の不純物が半導体層140のチャネル領域に侵入することを防止するために、基板110上にシリコン窒化膜(SiN)、酸化シリコン(SiO)又はシリコン酸窒化膜(SiO)等からなるアンダーコート層を形成してもよい。また、アンダーコート層は、半導体層をレーザアニールなどの高温熱処理プロセスを実施する場合には、基板110への熱の影響を緩和させる役割を担うこともある。アンダーコート層の膜厚は、例えば100nm~2000nm程度とすることができる。
 ゲート電極121は、基板110上にパターン形成される。ゲート電極121は、例えば、モリブデン(Mo)、アルミニウム(Al)、銅(Cu)、タングステン(W)、チタン(Ti)、クロム(Cr)、及びモリブデンタングステン(MoW)等によって構成することができる。ゲート電極121の膜厚は、例えば100nm~300nm程度とすることができる。
 ゲート絶縁膜130は、ゲート電極121を覆うように、基板110の上面全域に形成される。ゲート絶縁膜130は、例えば、酸化シリコン(SiO)、窒化シリコン(SiN)、シリコン酸窒化膜(SiO)、酸化アルミニウム(AlO)又は酸化タンタル(TaO)の単層膜又はこれらの積層膜によって構成することができる。なお、ゲート絶縁膜130の膜厚は、例えば100nm~300nmとすることができる。
 半導体層140は、ゲート絶縁膜130上にパターン形成される。そして、半導体層140のゲート電極121に重畳する領域は、薄膜トランジスタのチャネル領域として機能する。半導体層140のチャネル領域は、ゲート電極121の電圧によってキャリアの移動が制御される領域である。また、半導体層140は、金属酸化物、例えばIn、Zn、Sn、Ge、Alなどのうちいずれか1つもしくは複数を含む酸化物であってもよい。
 チャネル保護層151は、半導体層140のチャネル領域に重畳する位置にパターン形成される。チャネル保護層151は、半導体層140のチャネル領域を保護するチャネルエッチングストッパ(CES)層として機能する。すなわち、チャネル保護層151は、ソース電極171及びドレイン電極172のエッチング処理時において、半導体層140のチャネル領域がエッチングされることを防止する機能を有する。
 チャネル保護層151を形成する材料には、例えば、シリコン、酸素及びカーボンを含む有機材料を主として含有する有機材料を用いることができる。本実施の形態におけるチャネル保護層151は、感光性塗布型の有機材料をパターニング及び固化することによって形成することができる。
 また、チャネル保護層151を構成する有機材料には、例えば、有機樹脂材料、界面活性剤、溶媒及び感光剤が含まれる。有機樹脂材料としては、ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジスト又はベンゾシクロブテン等の中の1種又は複数種からなる感光性又は非感光性の有機樹脂材料を用いることができる。界面活性剤としては、シロキサン等のシリコン化合物からなる界面活性剤を用いることができる。溶媒としては、プロピレングリコールモノメチルエーテルアセテート又は1,4-ジオキサン等の有機溶媒を用いることができる。また、感光剤としては、ナフトキノンジアジト等のポジ型感光剤を用いることができる。なお、感光剤には、炭素だけではなく硫黄も含まれている。
 チャネル保護層151を形成する場合、上記の有機材料をスピンコート法等の塗布法を用いて形成することができる。なお、チャネル保護層151の形成には、塗布法だけではなく、滴吐出法等その他の方法を用いることもできる。例えば、スクリーン印刷やオフセット印刷等の所定のパターンを形成することができる印刷法等を用いることにより、所定形状の有機材料を選択的に形成することもできる。
 チャネル保護層151の膜厚は、例えば100nm~1000nmとすることができる。チャネル保護層151の膜厚の下限は、エッチングによるマージン及びチャネル保護層151中の固定電荷の影響を抑制すること等を考慮して決定される。また、チャネル保護層151の膜厚の上限は、ソース電極171及びドレイン電極172の段差の増大に伴うプロセス信頼性の低下を抑制することを考慮して決定される。
 高さ調整層153は、半導体層140上の所定の位置にパターン形成される。より具体的には、高さ調整層153は、後述する平坦化膜180のコンタクトホール181に重畳する位置に形成される。また、実施の形態1に係る高さ調整層153は、チャネル保護層151と同一の層(半導体層140とコンタクト層161、162との間の層)に、同一材料で、同時に形成される。通常、高さ調整層153の膜厚は、チャネル保護層151と同じであるが、これには限定されない。
 この高さ調整層153は、コンタクトホール181の底面(陽極14とソース電極171とのコンタクト部)を底上げするために設けられる。その結果、薄膜トランジスタのソース電極171側のチャネル端(図4の破線αで示される位置)から陽極14とソース電極171とのコンタクト部の中心(図4の破線βで示される位置)までの範囲において、ソース電極171の上面と基板110の上面との間の最小距離Xは、コンタクト部におけるソース電極171の上面と基板110の上面との間の距離Yより小さくなる。
 一対のコンタクト層161、162は、チャネル保護層151、高さ調整層153、及び半導体層140を覆うようにパターン形成される。また、一対のコンタクト層161、162は、互いに所定の間隔をあけて対向配置される。より具体的には、コンタクト層161は、チャネル保護層151の上面の一部から半導体層140の一方側(図4の左側)の端部までを覆うように連続的に形成される。その結果、コンタクト層161は、高さ調整層153の上面全域を覆う。また、コンタクト層162は、チャネル保護層151の上面の一部から半導体層140の他方側(図4の右側)の端部までを覆うように連続的に形成される。
 このコンタクト層161、162は、不純物を高濃度に含む非晶質半導体膜であり、1×1019[atm/cm]以上の高濃度の不純物を含むn層である。より具体的には、コンタクト層161、162は、アモルファスシリコンに不純物としてリン(P)をドーピングしたn型半導体膜によって構成することができる。
 なお、コンタクト層161、162は、下層の低濃度の電界緩和層(n層)と上層の高濃度のコンタクト層(n層)との2層から構成されてもよい。低濃度の電界緩和層には、1×1017[atm/cm]程度のリンがドーピングされている。上記2層は、CVD(Chemical Vapor Deposition)装置において連続的に形成することが可能である。なお、コンタクト層161、162は、半導体層140が前記金属酸化物である場合には、省く場合がある。
 ソース電極171及びドレイン電極172は、一対のコンタクト層161、162それぞれに重畳する位置にパターン形成される。より具体的には、ソース電極171は、コンタクト層161の上面全域を覆うように形成される。その結果、ソース電極171は、高さ調整層153に重畳する位置にも形成される。また、ドレイン電極172は、コンタクト層162の上面全域を覆うように形成される。
 ソース電極171及びドレイン電極172は、導電性材料及びその合金等の単層構造又は多層構造とすることができる。例えば、アルミニウム(Al)、モリブデン(Mo)、タングステン(W)、銅(Cu)、チタン(Ti)及びクロム(Cr)等によって構成される。本実施の形態1におけるソース電極171及びドレイン電極172は、MoW/Al/MoWの三層構造によって形成されている。ソース電極171及びドレイン電極172の膜厚は、例えば100nm~1000nm程度とすることができる。
 平坦化膜180は、ソース電極171及びドレイン電極172を覆うように形成される。また、平坦化膜180には、ソース電極171に重畳する位置に、平坦化膜180を厚み方向に貫通するコンタクトホール181が形成されている。この平坦化膜180の膜厚は、例えば500nm~5000nmとすることができる。なお、図4に示される平坦化膜180の最大膜厚Bは、薄膜トランジスタの形成高さA(駆動トランジスタ21、スイッチングトランジスタ22、ソース配線17、ゲート配線18、電源配線19、コンデンサ23等が配置されていない箇所でのゲート絶縁膜130の上面を基準としたときの、チャネル保護層151上の薄膜トランジスタのソース電極171及びドレイン電極172の上面の高さ)以上となる。
 陽極14は、平坦化膜180上に薄膜半導体装置100毎(画素毎)に独立したパターンとして形成される。そして、陽極14は、コンタクトホール181を通じてソース電極171と電気的に接続される。陽極14の膜厚は、例えば100nm~500nmとすることができる。
 さらに、図示は省略するが、バンク20は、陽極14及び平坦化膜180上に、画素毎の陽極14を隔離するように形成される。バンク20の膜厚は、例えば100nm~2000nmとすることができる。
 また、有機EL層15は、陽極14上のバンク20の開口部内に画素毎に形成される。この有機EL層15は、正孔注入層、正孔輸送層、発光層、電子輸送層、及び電子注入層などの各層が積層されて構成される。例えば、正孔注入層として銅フタロシアニンを、正孔輸送層としてα-NPD(Bis[N-(1-Naphthyl)-N-Phenyl]benzidine)を、発光層としてAlq3(tris(8-hydroxyquinoline)aluminum)を、電子輸送層としてオキサゾール誘導体を、電子注入層としてAlq3を用いることができる。なお、これらの材料は、あくまで一例であって他の材料を用いてもよい。
 さらに、陰極16は、有機EL層15上に全画素共通に形成される。陰極16を構成する材料は、例えば、ITO、SnO2、In23、ZnO又はこれらの組み合わせなどである。
 次に、図5を参照して、高さ調整層153を設けたことによる効果を説明する。図5は、高さ調整層153を設けない場合の比較例(上段)と、高さ調整層153を設けた場合の実施例(下段)とを比較した図である。なお、図5に示される寸法は一例であって、これに限定ない。
 まず、高さ調整層153を設けない場合(比較例)のコンタクトホール181の全長(深さ)は、4μmである。これに対して、高さ調整層153を設けた場合(実施例)には、ソース電極171の高さ調整層153に重畳する部分が2μm押し上げられた結果、コンタクトホール181の全長が2μmと浅くなる。その結果、平坦化膜180の上面におけるコンタクトホール181の開口幅(開口面積)を小さくすることができる。
 具体的には、高さ調整層153を設けない場合において、平坦化膜180の上面におけるコンタクトホール181の開口幅は、図5の距離|A-B|で表される。なお、距離|A-B|は、断面方向(図3の線分IVの方向)をx軸、積層方向(図4の上下方向)をy軸とするx-y平面上において、位置Aと位置Bとのx軸に平行な方向の距離を指す。後述する距離|A’-B’|も同様である。
 この位置Aから位置Bの領域における平坦化膜180の上面は平坦にならないので、陽極14と有機EL層15上の陰極16との短絡を回避するために、発光領域とすることができず、バンク20で覆う必要がある。これに対して、高さ調整層153を設けた場合における平坦化膜180の上面におけるコンタクトホール181の開口幅は、図5の距離|A’-B’|で表される。図5を参照すれば明らかなように、位置A’及び位置B’は、位置A及び位置Bと比較して、それぞれ3.5μmずつ内側に後退している。
 すなわち、高さ調整層153を設けることにより、平坦化膜180の上面の平坦でない領域(コンタクトホール181の影響を受ける領域)の幅(面積)を小さくすることができる。その結果、陽極14のバンク20で覆われる面積を小さくすることができ、有機EL層15を形成する領域を広く確保することができる。これにより、有機EL層15の電流密度を小さくして長寿命化することができ、また有機EL表示装置10を高精細化することも可能となる。
 また、高さ調整層153を設けない場合、薄膜トランジスタのチャネル領域の位置で、平坦化膜180の上面が平坦とならない。この領域において、平坦化膜180の上面の形状が不均一になりやすく、陽極14と半導体層140のチャネル領域との距離が薄膜トランジスタ毎にばらつくので、薄膜トランジスタの特性がばらつく。これに対して、高さ調整層153を設けた場合、薄膜トランジスタのチャネル領域の位置で、平坦化膜180の上面が平坦となる。その結果、薄膜トランジスタの特性が均一化される。
 次に、図6A~図6Iを参照して、本発明の実施の形態1に係る薄膜半導体装置の製造方法を説明する。図6A~図6Iは、本発明の実施の形態1に係る薄膜半導体装置の製造方法における各工程の構成を模式的に示した断面図である。
 まず、図6Aに示されるように、基板110を準備する。なお、ゲート電極121を形成する前に、プラズマCVD等によって基板110上にシリコン窒化膜、シリコン酸化膜、及びシリコン酸窒化膜などからなるアンダーコート層を形成してもよい。
 次に、図6Bに示されるように、基板110上に、所定形状のゲート電極121を形成する。例えば、基板110上にMoWからなるゲート金属膜をスパッタによって成膜し、フォトリソグラフィ法及びウェットエッチング法を用いてゲート金属膜をパターニングすることにより、所定形状のゲート電極121を形成することができる。MoWのウェットエッチングは、例えば、リン酸(HPO)、硝酸(HNO)、酢酸(CHCOOH)及び水を所定の配合で混合した薬液を用いて行うことができる。
 次に、図6Cに示されるように、ゲート電極121を覆うように、基板110の上面全域にゲート絶縁膜130を形成する。例えば、酸化シリコンからなるゲート絶縁膜130をプラズマCVD等によって成膜する。酸化シリコンは、例えば、シランガス(SiH)と亜酸化窒素ガス(NO)とを所定の濃度比で導入することで成膜することができる。
 次に、図6Dに示されるように、ゲート絶縁膜130の上面全域に、半導体層140となる結晶シリコン薄膜140Mを形成する。結晶シリコン薄膜140Mは、例えば、アモルファスシリコン(非晶質シリコン)からなる非結晶シリコン薄膜をプラズマCVD等によって成膜し、脱水素アニール処理を行った後に、非結晶シリコン薄膜をアニールして結晶化させることによって形成することができる。なお、非結晶シリコン薄膜は、例えば、シランガス(SiH)と水素ガス(H)とを所定の濃度比で導入することで成膜することができる。
 なお、本実施の形態1では、エキシマレーザを用いたレーザアニールによって非結晶シリコン薄膜を結晶化させたが、結晶化の方法としては、波長370~900nm程度のパルスレーザを用いたレーザアニール法、波長370~900nm程度の連続発振レーザを用いたレーザアニール法、又は急速熱処理(RTP:Rapid Thermal Process)によるアニール法を用いても構わない。また、非結晶シリコン薄膜を結晶化するのではなく、CVDによる直接成長などの方法によって結晶シリコン薄膜140Mを成膜してもよい。
 その後、結晶シリコン薄膜140Mに対して水素プラズマ処理を行うことにより、結晶シリコン薄膜140Mのシリコン原子に対して水素化処理を行う。水素プラズマ処理は、例えばH、H/アルゴン(Ar)等の水素ガスを含むガスを原料として高周波(RF)電力により水素プラズマを発生させて、当該水素プラズマを結晶シリコン薄膜140Mに照射することにより行われる。この水素プラズマ処理によって、シリコン原子のダングリングボンド(欠陥)が水素終端され、結晶シリコン薄膜140Mの結晶欠陥密度が低減して結晶性が向上する。
 次に、図6Eに示すように、結晶シリコン薄膜140M上に、チャネル保護層151及び高さ調整層153をパターン形成する。この場合、まず、所定の塗布方式によってチャネル保護層151及び高さ調整層153を形成するための有機材料を塗布し、スピンコートやスリットコートを行うことによって、結晶シリコン薄膜140Mを覆うように絶縁膜を成膜する。有機材料の膜厚は、有機材料の粘度やコーティング条件(回転数、ブレードの速度など)で制御することができる。なお、絶縁膜の材料としては、シリコン、酸素及びカーボンを含む感光性塗布型の有機材料を用いることができる。
 その後、絶縁膜に対して約110℃の温度で約60秒間のプリベークを行って絶縁膜を仮焼成する。これにより、絶縁膜に含まれる溶剤が気化する。その後、フォトマスクを用いた露光と現像とを行うことによって絶縁膜をパターニングし、所定形状のチャネル保護層151及び高さ調整層153を形成する。その後、パターン形成されたチャネル保護層151及び高さ調整層153に対して280℃~300℃の温度で約1時間のポストベークを行って、チャネル保護層151及び高さ調整層153を本焼成して固化する。これにより、チャネル保護層151及び高さ調整層153中の有機成分の一部が気化及び分解して膜質が改善されたチャネル保護層151及び高さ調整層153を形成する。
 次に、図6Fに示されるように、チャネル保護層151及び高さ調整層153を覆うように、コンタクト層161、162となるコンタクト層用薄膜160Mを形成する。例えば、プラズマCVDによって、リン等の5価元素の不純物をドープしたアモルファスシリコンからなるコンタクト層用薄膜160Mを成膜する。
 なお、コンタクト層用薄膜160Mは、下層の低濃度の電界緩和層と上層の高濃度のコンタクト層との2層から構成されてもよい。低濃度の電界緩和層は1×1017[atm/cm]程度のリンをドーピングすることによって形成することができる。上記2層は、例えばCVD装置において連続的に形成することが可能である。
 次に、図6Gに示されるように、コンタクト層用薄膜160M上に、ソース電極171及びドレイン電極172をパターン形成する。この場合、まず、ソース電極171及びドレイン電極172となるソースドレイン金属膜を、例えばスパッタによって成膜する。その後、ソースドレイン金属膜上に所定形状にパターニングされたレジストを形成し、ウェットエッチングを施すことによってソースドレイン金属膜をパターニングする。このとき、チャネル保護層151がエッチングストッパとして機能する。その後、レジストを除去することにより、所定形状のソース電極171及びドレイン電極172を形成することができる。
 ここで、後述する図8に示されるように、チャネル保護層151を省略した場合(チャネルエッチ型の薄膜トランジスタの場合)、ソース電極171及びドレイン電極172の間の領域において、半導体層140の上面の一部もエッチングされてしまう可能性がある。そのため、本実施の形態1のように、半導体層140のチャネル領域に重畳する位置にチャネル保護層151を設けるのが望ましい。
 次に、ソース電極171及びドレイン電極172をマスクとして、結晶シリコン薄膜140M及びコンタクト層用薄膜160Mにドライエッチングを施すことにより、半導体層140及び一対のコンタクト層161、162を形成する。なお、ドライエッチングには、塩素系ガスを用いるとよい。
 次に、図6Hに示されるように、ソース電極171及びドレイン電極172を覆うように、平坦化膜180を形成する。その後、フォトリソグラフィ法、エッチング法により、ソース電極171に重畳する位置に平坦化膜180を貫通するコンタクトホール181を形成する。このコンタクトホール181は、後に陽極14とソース電極171とを接続する。
 次に、図6Iに示されるように、平坦化膜180上に画素毎の陽極14を形成する。このとき、陽極14を構成する材料がコンタクトホール181に充填され、陽極14とソース電極171とがコンタクトホール181を通じて電気的に接続される。陽極14の材料は、例えば、モリブデン、アルミニウム、金、銀、銅などの導電性金属若しくはそれらの合金、PEDOT:PSSなどの有機導電性材料、酸化亜鉛、又は、鉛添加酸化インジウムのいずれかの材料である。これらの材料からなる膜を真空蒸着法、電子ビーム蒸着法、RFスパッタ法、又は、印刷法などにより作成し、電極パターンを形成する。
 続いて、図示は省略するが、平坦化膜180上に、バンク20、有機EL層15、及び陰極16を順次形成する。具体的には、まず、陽極14及び平坦化膜180上に、画素毎の陽極14を隔離するようにバンク20を形成する。次に、陽極14上のバンク20の開口部内に有機EL層15を形成する。有機EL層15は全画素共通に形成されてもよい。次に、有機EL層15上に全画素共通の陰極16を形成する。これにより、有機EL表示装置10を得ることができる。
 次に、図7及び図8を参照して、実施の形態1の変形例1、2を説明する。なお、実施の形態1及び他の変形例と共通する構成要素には同一の参照番号を付し、詳しい説明を省略する。
 (変形例1)
 図7は、実施の形態1の変形例1に係る薄膜半導体装置100Aの図4に対応する断面図である。図7に示される薄膜半導体装置100Aは、ゲート電極121と同じ層に高さ調整層123を形成した点で、図4に示される薄膜半導体装置100と相違する。より具体的には、図7に示される高さ調整層123は、ゲート電極121と同じ層(基板110とゲート絶縁膜130との間の層)のコンタクトホール181に重畳する位置に、ゲート電極121と同じ材料でパターン形成される。
 上記構成によっても実施の形態1と同様に、コンタクトホール181の底面(陽極14とソース電極171とのコンタクト部)を底上げすることができる。すなわち、図7の構成によっても、実施の形態1と同様の効果を得ることができる。なお、図7に示される高さ調整層123は、例えば、図6Bでゲート電極121を形成するのと同時にパターン形成すればよい。
 また、高さ調整層123を、図4における高さ調整層153の下方に配置することによって、二つの高さ調整層を設置することができ、実施の形態1の効果をさらに高めることができる。すなわち、ゲート電極121と同じ層の高さ調整層123と、チャネル保護層151と同じ層の高さ調整層153とを、互いに重畳する位置(すなわち、コンタクトホール181に重畳する位置)に形成することにより、さらにコンタクトホール181の底面を底上げすることができる。
 (変形例2)
 図8は、実施の形態1の変形例2に係る薄膜半導体装置100Bの図4に対応する断面図である。図8に示される薄膜半導体装置100Bは、チャネル保護層151を省略した点で、図4に示される薄膜半導体装置100と相違する。すなわち、変形例2に係る薄膜半導体装置100Bは、図8の拡大部分に示されるように、ソース電極171及びドレイン電極172の間において、半導体層140の上面の一部もエッチングされるチャネルエッチ型の薄膜トランジスタである。
 この場合の高さ調整層153は、チャネル保護層151を構成する材料に限定されず、任意の絶縁材料で形成することができる。また、変形例2に係る高さ調整層153は、実施の形態1と同様に、図6Eに示される工程で形成すればよい。
 (実施の形態2)
 次に、図9及び図10を参照して、本発明の実施の形態2に係る薄膜半導体装置を説明する。図9は、液晶表示装置の画素回路の回路構成を示す図である。図10は、実施の形態2に係る薄膜半導体装置100Cの平面図である。なお、実施の形態1と共通する構成要素には同一の参照番号を付し、詳しい説明を省略する。
 薄膜半導体装置100Cは、図9に示されるように、駆動トランジスタ21と、ゲート配線18と、ソース配線17とを備える。また、ソース電極171及び画素電極の間には、コンデンサ(図示省略)が形成される。そして、駆動トランジスタ21のゲート電極121はゲート配線18に接続され、ドレイン電極172はソース配線17に接続され、ソース電極171は画素電極に接続されている。そして、図10の線分IV’の断面を矢印の方向から見た図は、図4と共通する。
 この構成において、ゲート配線18にゲート信号が入力され、駆動トランジスタ21をオン状態にすると、ソース配線17を介して供給された信号電圧がコンデンサ(図示省略)に書き込まれる。そして、コンデンサに書き込まれた保持電圧は、1フレーム期間を通じて保持される。この保持電圧を画素電極に供給して液晶の配向を変化させることにより、画像を表示させることができる。
 このように、本発明の半導体装置は、有機EL素子を用いた有機EL表示装置のみならず、液晶表示装置等、アクティブマトリクス基板が用いられる他の表示装置にも適用することができる。また、このように構成される表示装置については、フラットパネルディスプレイとして利用することができ、テレビジョンセット、パーソナルコンピュータ、携帯電話などのあらゆる表示パネルを有する電子機器に適用することができる。
 以上、図面を参照してこの発明の実施形態を説明したが、この発明は、図示した実施形態のものに限定されない。図示した実施形態に対して、この発明と同一の範囲内において、あるいは均等の範囲内において、種々の修正や変形を加えることが可能である。
 本発明は、表示装置に画素回路等に用いられる薄膜半導体装置に有利に利用される。
 10 有機EL表示装置
 11 アクティブマトリクス基板
 12 画素
 13 画素回路
 14 陽極
 15 有機EL層
 16 陰極
 17 ソース配線
 18 ゲート配線
 19 電源配線
 20 バンク
 21 駆動トランジスタ
 22 スイッチングトランジスタ
 23 コンデンサ
 100,100A,100B,100C 薄膜半導体装置
 110 基板
 121,122 ゲート電極
 123,153 高さ調整層
 130 ゲート絶縁膜
 140 半導体層
 140M 結晶シリコン薄膜
 151,152 チャネル保護層
 160M コンタクト層用薄膜
 161,162 コンタクト層
 171,173 ソース電極
 172,174 ドレイン電極
 180 平坦化膜
 181 コンタクトホール

Claims (13)

  1.  基板と、
     前記基板上であって、ゲート電極、第1電極及び第2電極を有するボトムゲート型の薄膜トランジスタと、
     前記薄膜トランジスタの上に形成され、厚み方向に貫通するコンタクトホールを有する絶縁層と、
     前記絶縁層上に形成され、前記コンタクトホールを通じて前記第2電極と電気的に接続される画素電極と、
     前記コンタクトホールの下方に選択的に形成され、前記コンタクトホールの底面を底上げする高さ調整層と、
     を備える
     表示パネル。
  2.  前記画素電極と前記第2電極とは、直接コンタクトしている
     請求項1に記載の表示パネル。
  3.  前記薄膜トランジスタの前記第2電極側のチャネル端から前記画素電極と前記第2電極とのコンタクト部の中心までにおいて、前記第2電極の上面と前記基板との最小距離は、前記コンタクト部と前記基板との距離より小さい
     請求項1に記載の表示パネル。
  4.  前記絶縁層の最大膜厚は、前記薄膜トランジスタの形成高さ以上である
     請求項1~3のいずれか1項に記載の表示パネル。
  5.  前記絶縁層の最大膜厚と最小膜厚との和は、前記薄膜トランジスタの形成高さ以上である
     請求項1~3のいずれか1項に記載の表示パネル。
  6.  前記高さ調整層は、絶縁材料からなる
     請求項1~5のいずれか1項に記載の表示パネル。
  7.  前記高さ調整層は、導電材料からなる
     請求項1~5のいずれか1項に記載の表示パネル。
  8.  該表示パネルは、さらに、前記薄膜トランジスタのチャネル領域の上方に形成されるチャネルエッチングストッパ層を備える
     請求項1~7のいずれか1項に記載の表示パネル。
  9.  前記高さ調整層は、前記チャネルエッチングストッパ層と同じ材料からなる
     請求項8に記載の表示パネル。
  10.  前記表示パネルは、さらに、前記チャネルエッチングストッパ層と同じ層に形成される前記高さ調整層に重畳する位置に、前記ゲート電極と同じ層に形成される第2の高さ調整層を備える
     請求項9に記載の表示パネル。
  11.  前記高さ調整層は、前記コンタクト部における前記第2電極の上面と前記基板との距離を、前記薄膜トランジスタの前記第2電極側のチャネル端から前記画素電極と前記第2電極とのコンタクト部の中心までにおける前記第2電極の上面と前記基板との最小距離より大きくする層である
     請求項1~10のいずれか1項に記載の表示パネル。
  12.  前記画素電極は、反射電極である
     請求項1~11のいずれか1項に記載の表示パネル。
  13.  基板を準備する基板準備工程と、
     前記基板上に、ゲート電極、第1電極及び第2電極を有する薄膜トランジスタを形成する薄膜トランジスタ形成工程と、
     前記薄膜トランジスタの上に、厚み方向に貫通するコンタクトホールを有する絶縁層を形成する絶縁層形成工程と、
     前記絶縁層上に、前記コンタクトホールを通じて前記第2電極と電気的に接続される画素電極を形成する画素電極形成工程と、
     前記絶縁層形成工程より前に、前記コンタクトホールの底面を底上げする高さ調整層を、前記コンタクトホールの下方に選択的にする高さ調整層形成工程と、
     を含む
     表示パネルの製造方法。
     
     
PCT/JP2011/006727 2011-11-30 2011-11-30 表示パネル及び表示パネルの製造方法 WO2013080261A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US14/357,812 US9299728B2 (en) 2011-11-30 2011-11-30 Display panel and method for producing display panel
PCT/JP2011/006727 WO2013080261A1 (ja) 2011-11-30 2011-11-30 表示パネル及び表示パネルの製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2011/006727 WO2013080261A1 (ja) 2011-11-30 2011-11-30 表示パネル及び表示パネルの製造方法

Publications (1)

Publication Number Publication Date
WO2013080261A1 true WO2013080261A1 (ja) 2013-06-06

Family

ID=48534793

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/006727 WO2013080261A1 (ja) 2011-11-30 2011-11-30 表示パネル及び表示パネルの製造方法

Country Status (2)

Country Link
US (1) US9299728B2 (ja)
WO (1) WO2013080261A1 (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5906132B2 (ja) * 2012-05-09 2016-04-20 株式会社ジャパンディスプレイ 表示装置
CN104867939A (zh) 2015-04-13 2015-08-26 合肥京东方光电科技有限公司 像素单元及其制备方法、阵列基板和显示装置
JP2017162852A (ja) * 2016-03-07 2017-09-14 株式会社ジャパンディスプレイ 半導体装置および表示装置
US10069041B2 (en) 2016-08-05 2018-09-04 Innolux Corporation Display apparatus and manufacturing method thereof
CN107689383B (zh) * 2016-08-05 2021-06-22 群创光电股份有限公司 显示装置及其制造方法
KR102651097B1 (ko) 2016-10-28 2024-03-22 엘지디스플레이 주식회사 발광 다이오드 디스플레이 장치
US10529788B2 (en) * 2017-06-05 2020-01-07 Samsung Display Co., Ltd. Pattern structure for display device and manufacturing method thereof
KR102548296B1 (ko) * 2017-06-05 2023-06-28 삼성디스플레이 주식회사 표시 장치용 패턴 적층 구조 및 적층 방법
CN110112146B (zh) * 2019-05-17 2021-03-16 京东方科技集团股份有限公司 一种阵列基板、其制备方法及显示面板
CN110797380A (zh) * 2019-11-06 2020-02-14 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置
CN112670247B (zh) * 2020-12-23 2024-02-02 武汉天马微电子有限公司 一种显示面板的制备方法、显示面板及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0511281A (ja) * 1991-07-05 1993-01-19 Matsushita Electric Ind Co Ltd 液晶パネルおよびそれを用いた液晶投写型テレビ
JPH1172802A (ja) * 1997-08-29 1999-03-16 Matsushita Electric Ind Co Ltd アクティブ素子アレイ基板の製造方法
JP2004070196A (ja) * 2002-08-09 2004-03-04 Nec Kagoshima Ltd 液晶表示装置用基板及びその製造方法並びに液晶表示装置
JP2007310152A (ja) * 2006-05-18 2007-11-29 Epson Imaging Devices Corp 電気光学装置、電気光学装置の製造方法及び電子機器
JP2009048063A (ja) * 2007-08-22 2009-03-05 Seiko Epson Corp 電気光学装置及びその製造方法、並びに電子機器

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3227980B2 (ja) 1994-02-23 2001-11-12 ソニー株式会社 多結晶シリコン薄膜形成方法およびmosトランジスタのチャネル形成方法
KR100299292B1 (ko) 1993-11-02 2001-12-01 이데이 노부유끼 다결정실리콘박막형성방법및그표면처리장치
JP3791225B2 (ja) 1998-02-09 2006-06-28 セイコーエプソン株式会社 電気光学パネル及び電子機器
TW542932B (en) 1998-02-09 2003-07-21 Seiko Epson Corp Liquid crystal panel and electronic appliances
JP2004126554A (ja) 1998-02-09 2004-04-22 Seiko Epson Corp 電気光学パネル及び電子機器
JP3837951B2 (ja) 1998-02-09 2006-10-25 セイコーエプソン株式会社 電気光学パネル及び電子機器
JP2002072963A (ja) 2000-06-12 2002-03-12 Semiconductor Energy Lab Co Ltd 発光モジュールおよびその駆動方法並びに光センサ
JP2002184998A (ja) 2000-12-14 2002-06-28 Toshiba Corp 表示装置用アレイ基板、この製造方法、及びこれを備える平面表示装置
JP2005322464A (ja) * 2004-05-07 2005-11-17 Canon Inc 有機el素子
CN101032027B (zh) 2004-09-02 2010-10-13 卡西欧计算机株式会社 薄膜晶体管及其制造方法
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
JP4344726B2 (ja) * 2004-12-30 2009-10-14 エルジー ディスプレイ カンパニー リミテッド 液晶表示装置およびその製造方法
US8314909B2 (en) * 2007-11-30 2012-11-20 Sharp Kabushiki Kasiaha Liquid crystal display
JP5414213B2 (ja) * 2008-07-18 2014-02-12 株式会社ジャパンディスプレイ 画像表示装置およびその製造方法
TWI383232B (zh) * 2009-03-19 2013-01-21 Au Optronics Corp 薄膜電晶體陣列基板
JP5577186B2 (ja) * 2009-09-04 2014-08-20 株式会社ジャパンディスプレイ 有機el表示装置
WO2013076771A1 (ja) 2011-11-24 2013-05-30 パナソニック株式会社 表示装置の駆動方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0511281A (ja) * 1991-07-05 1993-01-19 Matsushita Electric Ind Co Ltd 液晶パネルおよびそれを用いた液晶投写型テレビ
JPH1172802A (ja) * 1997-08-29 1999-03-16 Matsushita Electric Ind Co Ltd アクティブ素子アレイ基板の製造方法
JP2004070196A (ja) * 2002-08-09 2004-03-04 Nec Kagoshima Ltd 液晶表示装置用基板及びその製造方法並びに液晶表示装置
JP2007310152A (ja) * 2006-05-18 2007-11-29 Epson Imaging Devices Corp 電気光学装置、電気光学装置の製造方法及び電子機器
JP2009048063A (ja) * 2007-08-22 2009-03-05 Seiko Epson Corp 電気光学装置及びその製造方法、並びに電子機器

Also Published As

Publication number Publication date
US20140306229A1 (en) 2014-10-16
US9299728B2 (en) 2016-03-29

Similar Documents

Publication Publication Date Title
WO2013080261A1 (ja) 表示パネル及び表示パネルの製造方法
JP5792745B2 (ja) 薄膜半導体装置及び薄膜半導体装置の製造方法
US9520455B2 (en) Organic light emitting display and method of fabricating the same
US6762564B2 (en) Display apparatus
JP5909746B2 (ja) 半導体装置及び表示装置
US8274207B2 (en) EL display panel, EL display apparatus, and method of manufacturing EL display panel
US8796692B2 (en) Thin-film semiconductor device and method for fabricating thin-film semiconductor device
KR101671038B1 (ko) 박막 트랜지스터 어레이 장치, 박막 트랜지스터 어레이 장치의 제조 방법
WO2013021416A1 (ja) 薄膜半導体装置及び薄膜半導体装置の製造方法
JP6684769B2 (ja) アクティブマトリクス基板、液晶表示装置、有機el表示装置およびアクティブマトリクス基板の製造方法
WO2013118233A1 (ja) 薄膜半導体装置の製造方法及び薄膜半導体装置
WO2019187139A1 (ja) 表示デバイス
US20180130910A1 (en) Thin-film transistor substrate
US9236254B2 (en) Substrate having thin film and method of thin film formation
WO2013001579A1 (ja) 薄膜トランジスタ装置及び薄膜トランジスタ装置の製造方法
US20110169009A1 (en) Organic light emitting diode display and method for manufacturing the same
WO2013008360A1 (ja) 表示装置、表示装置に用いられる薄膜トランジスタ、及び薄膜トランジスタの製造方法
JPWO2013080261A1 (ja) 表示パネル及び表示パネルの製造方法
WO2018163287A1 (ja) アクティブマトリクス基板の製造方法、有機el表示装置の製造方法およびアクティブマトリクス基板
WO2013001580A1 (ja) 薄膜トランジスタ装置及び薄膜トランジスタ装置の製造方法
JPWO2013001579A1 (ja) 薄膜トランジスタ装置及び薄膜トランジスタ装置の製造方法
KR20080054927A (ko) 유기 발광 표시 장치의 제조 방법
JPWO2013021416A1 (ja) 薄膜半導体装置及び薄膜半導体装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11876559

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14357812

Country of ref document: US

ENP Entry into the national phase

Ref document number: 2013546843

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 11876559

Country of ref document: EP

Kind code of ref document: A1