WO2011058879A1 - 機能素子内蔵基板、機能素子内蔵基板の製造方法、及び、配線基板 - Google Patents

機能素子内蔵基板、機能素子内蔵基板の製造方法、及び、配線基板 Download PDF

Info

Publication number
WO2011058879A1
WO2011058879A1 PCT/JP2010/069031 JP2010069031W WO2011058879A1 WO 2011058879 A1 WO2011058879 A1 WO 2011058879A1 JP 2010069031 W JP2010069031 W JP 2010069031W WO 2011058879 A1 WO2011058879 A1 WO 2011058879A1
Authority
WO
WIPO (PCT)
Prior art keywords
functional element
built
opening
deformed
reinforcing layer
Prior art date
Application number
PCT/JP2010/069031
Other languages
English (en)
French (fr)
Inventor
中島 嘉樹
山道 新太郎
菊池 克
森 健太郎
秀哉 村井
大輔 大島
Original Assignee
日本電気株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電気株式会社 filed Critical 日本電気株式会社
Priority to JP2011540464A priority Critical patent/JP5617846B2/ja
Publication of WO2011058879A1 publication Critical patent/WO2011058879A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/2413Connecting within a semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect not connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the semiconductor or solid-state body being mounted in a cavity or on a protrusion of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01073Tantalum [Ta]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1015Shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1015Shape
    • H01L2924/10155Shape being other than a cuboid
    • H01L2924/10156Shape being other than a cuboid at the periphery
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/10329Gallium arsenide [GaAs]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09609Via grid, i.e. two-dimensional array of vias or holes in a single plane
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09618Via fence, i.e. one-dimensional array of vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4602Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated

Definitions

  • the present invention mainly relates to a functional element-embedded substrate that incorporates a functional element such as a semiconductor chip and a manufacturing method thereof.
  • Patent Document 1 discloses a functional element-embedded substrate that incorporates a functional element such as a semiconductor chip and has wiring layers on both sides.
  • Such a functional element-embedded substrate is required to efficiently fan out wiring from the functional element as the number of terminals of the functional element increases with increasing density.
  • it is required to facilitate connection not only to the terminal side of the functional element but also to the opposite side of the terminal, and to increase the connection density between the wiring layers on both sides.
  • Patent Document 2 discloses a method for controlling the quality of vias by forming vias whose cut surfaces are exposed at the end surface of the insulating layer of the functional element built-in substrate by cutting a cylindrical via formed in advance. ing. It is also disclosed that the via density can be improved by providing vias that expose the cut surface on the end face of the insulating layer.
  • the vias between the wiring layers are generally formed by embedding a conductive paste or a plating process.
  • a plating process in which voids are hardly formed is preferable as a method for forming a via between wiring layers.
  • the via opening is formed with a certain taper angle so that the seed layer is also formed on the wall surface of the via opening. Therefore, a certain degree of via diameter is required.
  • the conventional technique since it is necessary to secure a via land having a diameter larger than the via diameter, the conventional technique has to ensure a certain via pitch.
  • a functional element-embedded substrate having interlayer vias formed in a plurality of stages has been proposed as shown in the vertical and horizontal sectional views of FIGS.
  • the via diameter and the via land diameter can be reduced, so that the via pitch can be reduced.
  • a dotted line A in FIG. 31 is a cross-sectional line in the horizontal cross-sectional view shown in FIG. 32
  • a dotted line B in FIG. 32 is a cross-sectional line in the vertical cross-sectional view shown in FIG.
  • a step of forming a taper angle is mainly selected as a method of manufacturing vias such as reinforcing layer vias and connection vias because of process requirements.
  • vias such as reinforcing layer vias and connection vias because of process requirements.
  • a land diameter of about twice the via diameter is generally required for both vias, a constant via pitch is required for the interlayer vias. Therefore, in the technique of Patent Document 2, since the via pitch can be narrowed and the via density can be improved to some extent, the effect is limited.
  • an object of the present invention is to provide a functional element-embedded substrate and a method for manufacturing the same that can improve the via density, in particular, the via density between wiring layers around the functional element.
  • a functional element A reinforcing layer made of a first insulating material having a plurality of vias and embedding the functional element;
  • a functional element built-in substrate including Provided is a functional element-embedded substrate in which at least one of the vias adjacent to and facing the functional element is a modified via having a removal surface formed by removing a part of the via on a side facing the side surface of the functional element.
  • a method of manufacturing a functional element-embedded substrate including a functional element and a reinforcing layer made of a first insulating material in which the functional element is embedded A step (1) of forming a plurality of vias including an opening forming position in which the functional element is embedded in the reinforcing layer; Forming an opening at the opening forming position of the reinforcing layer, removing a part of the via exposed in the opening, and forming a modified via in which a removal surface is exposed on a wall surface of the opening ( 2) and A step (3) of disposing the functional element in the opening;
  • substrate containing this is provided.
  • the present invention also relates to an electronic device including the functional element built-in substrate.
  • the present invention is a wiring board including a reinforcing layer having an opening for arranging a functional element and a plurality of vias, Provided is a wiring substrate having a modified via having a removed surface formed by removing a part of the via on a side surface of the opening.
  • interlayer vias can be arranged at a high density in a portion close to the functional element, so that the via density around the functional element can be improved. Therefore, the interlayer via density of the entire built-in substrate can be improved.
  • the functional element-embedded substrate with improved via density in particular, the via density around the functional element can be easily manufactured by the method for manufacturing a functional element-embedded substrate according to the present invention.
  • the wiring board according to the present invention can arrange the interlayer vias at a high density, the via density around the functional element can be improved. Therefore, the interlayer via density of the entire wiring board can be improved.
  • FIG. 5 is a partially enlarged vertical sectional view of a functional element built-in substrate 600 according to the present embodiment.
  • FIG. 5 is a partially enlarged vertical sectional view of a functional element built-in substrate 601 according to the present embodiment. It is the partially expanded vertical sectional view in the functional element built-in substrate 100 according to the present embodiment. It is the horizontal sectional view which expanded partially in substrate 100 with a built-in functional element concerning this embodiment.
  • FIG. 6 is a partially enlarged vertical sectional view of a functional element built-in substrate 701 according to the present embodiment.
  • FIG. 5 is a partially enlarged horizontal sectional view of a functional element built-in substrate 701 according to the present embodiment.
  • FIG. 5 is a partially enlarged vertical sectional view of a functional element built-in substrate 702 according to the present embodiment. It is the horizontal sectional view which expanded partially in functional element built-in substrate 702 concerning this embodiment.
  • FIG. 23 is a process diagram for describing a manufacturing example of the functional element embedded substrate 100 according to the present embodiment, following FIG. 22;
  • FIG. 24 is a process drawing for explaining the manufacturing example of the functional element built-in substrate 100 according to the present embodiment, following FIG. 23.
  • FIG. 25 is a process diagram for describing a manufacturing example of the functional element embedded substrate 100 according to the present embodiment, following FIG. 24; It is process drawing for demonstrating the manufacture example of the functional element built-in board
  • FIG. 30 is a process drawing for explaining the manufacturing example of the functional element built-in substrate 202 according to this embodiment, following FIG. 29. It is a vertical sectional view showing a configuration example of a conventional functional element built-in substrate. It is a vertical sectional view showing a configuration example of a conventional functional element built-in substrate. The structural example of the board
  • substrate with a functional element containing a functional element with a horizontal cross-sectional shape is shown.
  • substrate with a functional element containing the functional element which a side surface has a curved shape is shown.
  • (Embodiment 1) 1 and 2 are a vertical sectional view and a horizontal sectional view, respectively, of the functional element-embedded substrate 100 according to the first embodiment of the present invention.
  • 1 is a sectional line of the horizontal sectional view shown in FIG. 2
  • a dotted line B of FIG. 2 is a sectional line of the vertical sectional view shown in FIG.
  • the functional element built-in substrate 100 includes a functional element 1 and a plurality of vias (reinforcing layer vias or interlayer vias) 4 penetrating in the upper and lower surfaces, and a reinforcing layer 3 in which the functional element 1 is embedded. It has an opening to be embedded.
  • the functional element 1 and the reinforcing layer 3 are embedded in a built-in layer 2 made of an insulating material.
  • the functional element 1 has a terminal on the electrode via 5 side.
  • the deformation layer 9 is provided in the reinforcement layer 3 along the wall surface of the opening for arranging the functional element 1.
  • the deformed via 9, the functional element 1, and the reinforcing layer via 4 are connected to the wiring layer 7 by a connection via 10, an electrode via 5, and a connection via 6, respectively.
  • the deformed via 9 is disposed in the vicinity of the functional element 1.
  • the deformed via is formed by removing a part of the via. That is, the functional element built-in substrate of the present invention has the modified via 9 having the removal surface on the side facing the side surface of the functional element 1.
  • the removal surface of the modified via is a flat side surface.
  • the effect of the present invention will be briefly described with reference to FIGS. 1 and 2.
  • the conventional case FIGS. 31 and 32
  • only two vias are provided on one side of the functional element.
  • the via 9 By providing the via 9, it is possible to provide another via in effect. Therefore, the effect of improving the via density of the entire substrate can be obtained.
  • the fact that the distance from the side surface of the functional element 1 to the modified via 9 can be shortened means that the distance from the side surface of the functional element to the next via 4 of the modified via 9 can also be shortened. Therefore, an effect of improving the via density around the functional element is also obtained.
  • efficient wiring design can be performed.
  • the distance between the side surface of the functional element and the removal via removal surface is not particularly limited, but may be, for example, 10 to 100 ⁇ m, and preferably 10 to 50 ⁇ m.
  • the shielding effect of the functional element can be improved.
  • the effect related to another viewpoint of the present invention is that, by providing a modified via, each via can be achieved rather than achieving an equivalent via density without providing a modified via.
  • the diameter and each via pitch can be increased. Therefore, it is possible to select a process that does not require higher accuracy, and thus cost reduction can be expected.
  • the via pitch and via diameter of the reinforcing layer via and the modified via are made constant, the same number of vias can be provided without providing the modified via.
  • the entire substrate can be made smaller. Therefore, it is possible to reduce the size of the functional element built-in substrate.
  • the functional element-embedded substrate according to the present invention can be easily manufactured as described later. Therefore, a functional element-embedded substrate with an improved via density around the functional element can be easily obtained.
  • the built-in layer 2 and the reinforcing layer 3 are described separately, but the present invention is not particularly limited to this.
  • the built-in layer and the reinforcing layer can be collectively grasped as an insulating layer, and the reinforcing layer can be grasped as an insulating layer and an insulating material.
  • this invention is not limited to this.
  • the functional element is an active component such as a semiconductor or a passive component such as a capacitor.
  • the semiconductor include a transistor, an IC, and an LSI.
  • examples of the overhead shape of the functional element include a rectangle, a polygon, and a circle. Of these, rectangular ones are mainly used, but are not particularly limited.
  • examples of the cross-sectional shape of the functional element include a generally rectangular shape, a polygonal shape, or a shape in which a curve is substituted for part or all of the shape. Of these, rectangular ones are mainly used, but are not particularly limited. For reference, FIG. 33 and FIG.
  • FIG. 34 show configuration examples of a functional element built-in substrate including functional elements whose horizontal cross-sectional shapes are hexagonal and circular, respectively.
  • FIG. 35 shows a configuration example of a functional element built-in substrate including a functional element having a curved side surface (for example, a side surface in a vertical cross section of the functional element has an arc shape).
  • the shape of the reinforcing layer via 4 is not particularly limited, and can be, for example, a substantially cylindrical shape or a substantially truncated cone shape.
  • the reinforcing layer via can be formed, for example, by forming a through hole (via hole) with an apparatus such as a laser or a puncher and filling the through hole with a conductive material.
  • the deformed via 9 is formed by removing a part of the reinforcing layer via.
  • the removed surface formed by removing a part of the reinforcing layer via is preferably a flat side surface having a flat surface.
  • the shape of the deformed via 9 is not particularly limited, and can be, for example, a substantially semi-cylindrical shape or a substantially semi-conical truncated cone shape.
  • the deformed via having a substantially semi-cylindrical shape or a substantially semi-conical truncated cone shape can be formed by dividing a reinforcing layer via formed in a substantially cylindrical shape or substantially truncated cone shape in the vertical direction.
  • the material of the reinforcing layer via 4 and the deformed via 9 is not particularly limited as long as it has conductivity, but includes, for example, a solder material, a thermosetting resin, and a conductive metal powder such as copper or silver.
  • a conductive resin paste can be used.
  • the conductive resin paste is preferably a paste material containing nanoparticles as conductive particles.
  • the conductive resin paste is more preferably a material in which the resin component volatilizes or a material in which the resin component sublimes when heated to approach the sintered body.
  • a material having an elastic modulus or thermal expansion coefficient intermediate between the functional element material and the resin material can be used to obtain an effect of reducing warpage.
  • the via can be arranged closer to the functional element, the warpage caused by the difference in the physical property value between the functional element and the resin material as the insulating material, which has been a problem in the past, can be more effectively performed. Can be reduced.
  • the material having an elastic modulus or thermal expansion coefficient intermediate between the functional element material and the resin material include metals such as copper and silver.
  • the heat dissipation of the functional element can be improved by using a material having good thermal conductivity with respect to the resin as the deformed via material.
  • a material having good thermal conductivity with respect to the resin include metals such as copper and silver.
  • the reinforcing layer via can be formed by, for example, vapor deposition, sputtering, CVD (Chemical Vapor Deposition), ALD (Atomic Layer Deposition), electroless plating, electroplating, etc. It may be formed.
  • the material of the reinforcing layer via is preferably a metal material containing at least one of Cu, Ni, Sn, Au, and Ag, for example.
  • the wiring between the circuit surface of the functional element 1 and the wiring layer 8 located on the opposite side is compared with the conventional structure shown in FIGS. 31 and 32. Therefore, the degree of freedom in designing the fan-out wiring from the functional element 1 can be increased.
  • the deformed via can connect the functional element 1 and the wiring layer 8 to a shorter length than the conventional example shown in FIGS. 31 and 32, thereby contributing to a reduction in wiring impedance.
  • the via density of the entire substrate between the wiring layer 7 and the wiring layer 8 is also increased, and the design freedom of the entire substrate is also increased. It is also possible to keep the via pitch and via diameter large while maintaining the via density. From one viewpoint, the substrate can be downsized without reducing the via diameter and the via pitch.
  • a material having an elastic modulus or thermal expansion coefficient intermediate between the functional element and the reinforcing layer as the material of the deformed via 9, an effect of reducing warpage caused by a difference in physical property values thereof can be obtained.
  • the material having an elastic modulus or thermal expansion coefficient intermediate between the functional element and the reinforcing layer include metals containing Cu, Ni, Sn, Au, Ag, and the like, and conductive resin materials containing these metals.
  • the deformed via 9 is provided with a material having an elastic modulus higher than that of the reinforcing layer 3 and the built-in layer 2, for example, a metal material such as Cu, Ni, Sn, Au, Ag, or a conductive resin material containing these metals.
  • a metal material such as Cu, Ni, Sn, Au, Ag, or a conductive resin material containing these metals.
  • the average elastic modulus of the reinforcing layer 3 including the deformed via 9 increases in the vicinity of the functional element 1 and contributes to the improvement of the flatness and rigidity of the substrate, so that improvement in reliability can be expected.
  • the built-in layer 2 is made of an insulating material.
  • an organic material can be used, and examples thereof include an epoxy resin, an epoxy acrylate resin, a urethane acrylate resin, a polyester resin, a phenol resin, a polyimide resin, and a polynorbornene resin.
  • other examples include BCB (Benzocyclobutene), PBO (Polybenzoxazole), and the like.
  • polyimide resin and PBO are excellent in mechanical properties such as film strength, tensile elastic modulus, elongation at break, and the like, so that high reliability can be obtained.
  • the material of the built-in layer may be either photosensitive or non-photosensitive.
  • the built-in layer 2 may include a reinforcing fiber as a reinforcing material.
  • a reinforcing fiber for example, an inorganic material fiber such as glass fiber or an organic material fiber is used.
  • the organic material fiber for example, a polyimide resin, a polyamide resin, a fluorine resin, and the like are preferable from the viewpoint of rigidity and thickness reduction. PBO and liquid crystal polymer are also suitable. Among these, glass fiber is preferable from the viewpoint of cost and thermal expansion coefficient.
  • via openings used for the electrode via 5, the connection via 6, and the connection via 10 can be formed by a photolithography method or the like.
  • the via opening can be formed by, for example, laser, dry etching, blasting, or the like.
  • an organic material can be used for the reinforcing layer 3, and examples thereof include an epoxy resin, an epoxy acrylate resin, a urethane acrylate resin, a polyester resin, a phenol resin, a polyimide resin, and a polynorbornene resin.
  • Other examples include BCB and PBO.
  • polyimide resin and PBO are excellent in mechanical properties such as film strength, tensile elastic modulus, elongation at break, and the like, so that high reliability can be obtained.
  • the reinforcing layer 3 may include reinforcing fibers.
  • the reinforcing fiber include inorganic material fibers such as glass fibers, organic material fibers, and the like.
  • the organic material fiber for example, a polyimide resin, a polyamide resin, a fluorine resin, PBO, a liquid crystal polymer, or the like is preferable from the viewpoint of rigidity and thickness reduction.
  • Glass fiber is preferable from the viewpoint of cost and thermal expansion coefficient.
  • the via diameter of the reinforcing layer via 4 that can be formed tends to be large. Therefore, the presence or absence of reinforcing fibers is also considered in consideration of the number of terminals and the terminal pitch of the built-in functional element 1. It is desirable to select.
  • the reinforcing layer 3 can be composed of a plurality of members, and each member may be composed of different materials or the same material.
  • each member may be composed of different materials or the same material.
  • warpage can be reduced by combining the characteristics of the materials.
  • the adhesiveness between members can be stabilized and insulation reliability can be improved.
  • the cost of obtaining the material can be reduced.
  • the diameter of the reinforcing layer via 4 is preferably larger than that of the connection via 6.
  • connection via 6, the connection via 10, and the electrode via 5 is not particularly limited as long as it has conductivity, and the same material as the reinforcing layer via can be used.
  • the wiring layers 7 and 8 can be made of metal such as Cu, Ni, Sn, Au, and Ag, for example.
  • the wiring layer can be formed by a wiring forming method such as a subtractive method, a semi-additive method, or a full additive method.
  • a subtractive method for example, as disclosed in JP-A-10-51105, a resist in which a copper foil provided on a substrate or resin is formed in a desired pattern is used as an etching mask, and the resist is removed after etching. Thus, a desired wiring pattern is obtained.
  • the semi-additive method for example, as disclosed in Japanese Patent Laid-Open No.
  • a power supply layer is formed by electroless plating, sputtering, CVD, or the like, and then a resist grooved in a desired pattern is formed. Then, electrolytic plating is deposited in the resist groove, and after removing the resist, the power feeding layer is etched to obtain a desired wiring pattern.
  • a pattern is formed with a resist after adsorbing an electroless plating catalyst on the surface of a substrate or resin, and this resist is left as an insulating layer.
  • a desired wiring pattern is obtained by activating the catalyst and depositing metal in the opening of the insulating layer by electroless plating.
  • the wiring layers 7 and 8 may have an adhesion layer having adhesion to the built-in layer 2.
  • the adhesion layer may be a material having adhesion to the material of the built-in layer 2.
  • the material for the adhesion layer include titanium, tungsten, nickel, tantalum, vanadium, chromium, molybdenum, copper, aluminum, and alloys thereof.
  • titanium, tungsten, tantalum, chromium, molybdenum, or an alloy thereof is preferable. Further, titanium or tungsten or an alloy thereof is more preferable.
  • the surface of the built-in layer 2 may be a roughened surface having fine irregularities, and in this case, good adhesion to copper or aluminum is easily obtained.
  • the wiring layer is preferably formed by a sputtering method in order to further increase the adhesion.
  • the thickness of the wiring layers 7 and 8 is, for example, 3 to 25 ⁇ m, and preferably 5 to 20 ⁇ m.
  • the thickness of the wiring layers 7 and 8 is, for example, 3 to 25 ⁇ m, and preferably 5 to 20 ⁇ m.
  • FIG. 3 is a part of a horizontal sectional view of the functional element built-in substrate 100 shown in FIG. 2, and shows an enlarged portion where the deformed via 9 and the functional element 1 face each other.
  • FIG. 4 is a functional element built-in substrate 201 according to the second embodiment and corresponds to FIG. In the present embodiment, as shown in FIG. 4, the deformed via 9 is formed so as to protrude from the wall surface of the opening of the reinforcing layer 3 for arranging the functional elements.
  • the deformed via By projecting the deformed via from the wall surface of the opening, the deformed via can be used more effectively as an alignment mark near the opening when the functional element is disposed in the opening.
  • a material having a high optical reflectance As a material having high optical reflectivity, for example, a metal material containing Cu, Ni, Sn, Au, Ag, or the like, or a conductive resin material containing these metals can be used.
  • the deformed via 9 is connected to the power supply wiring and brought into contact with the functional element 1, the voltage of the functional element 1 can be stabilized, which is preferable.
  • FIG. 5 is a functional element-embedded substrate 202 having another structure of the present embodiment, and corresponds to FIG.
  • the deformation via 9 is retreated from the wall surface of the opening of the reinforcing layer 3.
  • FIG. 6 is a horizontal sectional view of the functional element built-in substrate 300 according to the third embodiment.
  • a vertical sectional view taken along the dotted line B is the same as FIG.
  • the deformed via 9 does not exist in the four corner portions of the opening where the functional element 1 is disposed.
  • the shape of the deformed via 9 becomes almost constant, and the wiring physical properties such as impedance become almost constant for all the deformed vias 9, so that the wiring design and the like are facilitated.
  • FIG. 7 is a horizontal sectional view of a functional element-embedded substrate 301 having another structure of the present embodiment.
  • deformed vias exist only in the four corner portions of the functional element 1.
  • the shape of the deformed via 9 becomes almost constant, and the wiring physical properties such as impedance become almost constant for all the deformed vias, so that the wiring design becomes easy. Further, since the deformed via 9 exists only at the corner of the opening where stress is likely to concentrate, the deformed via 9 has a structural property value such as an elastic modulus or thermal expansion coefficient intermediate between the functional element material and the resin material. As a result, the effect of effectively reducing warpage due to the difference in the physical property values can be obtained.
  • FIG. 8 is a vertical sectional view of the functional element built-in substrate 400 according to the present embodiment.
  • a horizontal sectional view of the functional element built-in substrate 400 taken along the dotted line A is the same as FIG.
  • the reinforcing layer via 4 and the deformed via 9 have no taper angle and the outer peripheral side surface is formed vertically.
  • the impedance of the reinforcing layer via 4 and the deformed via 9 can be reduced. Further, since there is no taper angle and the via is vertical, the degree of freedom in wiring design of the wiring layer 7 and the wiring layer 8 is increased. Further, the via pitch between the reinforcing layer via 4 and the modified via 9 can be reduced, and the wiring density between the wiring layers 7 and 8 can be increased, so that the degree of freedom in wiring design is increased. On the other hand, if the number of vias between the wiring layers 7 and 8 is constant, the functional element-embedded substrate can be expected to be downsized.
  • FIG. 5 is a vertical sectional view and a horizontal sectional view of the functional element-embedded substrate 500 according to this embodiment.
  • 10 is a horizontal sectional view cut along a dotted line A in FIG. 9, and
  • FIG. 9 is a vertical sectional view cut along a dotted line B in FIG.
  • a plurality of functional elements may be incorporated. With such a configuration, the function of the functional element-embedded substrate is enhanced.
  • FIG. 11 and 12 are a vertical sectional view and a horizontal sectional view of a functional element-embedded substrate 501 according to another structure of this embodiment.
  • FIG. 12 is a horizontal sectional view cut along a dotted line A in FIG. 11, and
  • FIG. 11 is a vertical sectional view cut along a dotted line B in FIG.
  • the deformed via 12 having a flat side surface exposed at both of the two openings for housing the functional element 1 exists. That is, in the functional element-embedded substrate of the present embodiment, the two openings for arranging the functional elements are adjacent to each other, and a flat side surface is exposed at the two openings in the reinforcing layer between the two openings. Deformed vias are formed.
  • the wiring density in the vicinity of the functional element 1 can be further improved, and the wiring density between the wiring layers 7 and 8 can also be improved.
  • the deformed via 12 exposed in the two openings also provides a shielding effect between two adjacent functional elements, which increases the reliability of the functional element-embedded substrate.
  • the size of the adjacent functional elements is different from each other.
  • the size of each functional element may be the same as or different from each other. Also good.
  • FIG. 13 is a part of a vertical sectional view of the functional element built-in substrate 100 shown in FIG. 1, and is an enlarged view of a portion where the deformed via 9 and the functional element 1 face each other.
  • FIG. 14 shows a functional element-embedded substrate 600 according to this embodiment, and corresponds to FIG. As shown in FIG. 14, the functional element built-in substrate 600 according to the present embodiment includes the deformed vias 9 in two stages.
  • the deformed via 9 is composed of two stages, but may be composed of three or more stages. The greater the number of steps, the greater the effect of this structure.
  • the reinforcing layer via 4 is also formed in two stages, but is not particularly limited to this.
  • FIG. 15 is a vertical sectional view of a functional element-embedded substrate 601 according to another structure of this embodiment.
  • the deformed via 9 is thinner than that shown in FIG. That is, a sufficient via cross-sectional area can be ensured by forming the deformed vias at a plurality of stages. Therefore, both ends of the via can be easily connected with low impedance.
  • FIGS. 16 and 17 are enlarged views of a part of the functional element-embedded substrate 100 shown in FIGS. 1 and 2, respectively, where the deformed via 9 and the functional element 1 face each other.
  • 18 and 19 show a functional element-embedded substrate 701 according to the present embodiment, and correspond to FIGS. 1 and 2, respectively.
  • the horizontal cross section of the modified via 9 in the present embodiment is smaller than a semicircle.
  • the deformed via can be formed smaller in the horizontal sectional direction, and the connection via 10 is closer to the functional element 1 than the functional element built-in substrate 100 shown in FIGS. 16 and 17. Can be installed.
  • the connection via 6 located outside thereof can also be installed at a position closer to the functional element 1. Therefore, the wiring between the circuit surface of the functional element 1 and the wiring layer 8 can be made shorter.
  • 20 and 21 are functional element-embedded substrates 702 having a second structure according to the present embodiment, and are diagrams corresponding to FIGS. 16 and 17.
  • the reinforcing layer via 4 and the modified via 9 are formed to have a larger overhead area than the reinforcing layer via 4 and the modified via 9 shown in FIGS.
  • the via diameter may be increased. By increasing the via diameter and the overhead area, the impedance of the electrical signal can be reduced.
  • the dividing position is not particularly limited.
  • (Embodiment 8) 22 to 25 are a vertical sectional view and a horizontal sectional view of each manufacturing stage in the first manufacturing method example of the functional element built-in substrate 100 according to the first embodiment of the present invention.
  • the functional element built-in substrate according to the present invention can be easily manufactured by the following embodiment.
  • the reinforcing layer 3 is laminated on the support substrate 13.
  • the support substrate 13 is subjected to processing such as surface wet cleaning, dry cleaning, planarization, and roughening, if necessary.
  • the support substrate 13 preferably has an appropriate rigidity, and when a via is formed by an electroplating method, the support substrate 13 is preferably made of a conductive material or a material having a conductive film formed on the surface. .
  • a conductive material such as silicon or GaAs can be used.
  • metal, quartz, glass, sapphire, diamond, ceramic, and the like can be used.
  • the conductive material can be formed of any one or more of a metal, a semiconductor material, and an organic material having a desired electrical conductivity. In the present embodiment, for example, a copper plate having a thickness of 0.5 mm can be used as the support substrate.
  • the reinforcing layer 3 is formed by applying a spin coat method, a curtain coat method, a die coat method, a spray method, a printing method, or the like to the support substrate 13 and then curing. .
  • the laminating method or the press method etc. can be mentioned, for example.
  • the laminating method or the pressing method it can be performed in a vacuum state.
  • lamination can be performed by a vacuum laminator method, and curing can be performed.
  • the reinforcing layer via 4 is formed with a via opening by a laser method, a dry etching method, a blast method, or the like, and the via opening is filled with a conductive material by an electrolytic plating method, an electroless plating method, a printing method, or the like.
  • a power feeding layer is formed on the via opening and the surface of the reinforcing layer 3 by electroless plating, sputtering, CVD, or the like. Thereafter, a resist opened in a desired pattern is formed, and electrolytic plating is deposited in the resist opening. Thereafter, the resist is removed, and the power feeding layer is etched to obtain a desired wiring pattern.
  • the reinforcing layer via 4 is formed with a taper angle, but is not limited to this.
  • the reinforcing layer via 4 is formed by forming a power feeding layer by Cu sputtering, for example, and then filling the via opening by electrolytic plating in the order of Ni and Cu. It can be formed by a method of removing by Cu etching.
  • the diameter of the upper surface (the wide side) of the reinforcing layer via can be, for example, 10 to 500 ⁇ m, and 30 to 100 ⁇ m. It is preferably 30 to 80 ⁇ m.
  • the support substrate 13 is removed.
  • the method for removing the support substrate 13 include a wet etching method, a dry etching method, and a polishing method. Moreover, you may implement combining these.
  • the support substrate 13 can be removed by peeling.
  • a wet etching method, a dry etching method, a polishing method, or a combination thereof may be performed.
  • the copper plate can be removed by wet etching.
  • Ni can be used as an etching barrier during etching of the copper plate. Ni may be removed by etching.
  • lands are formed on the upper and lower surfaces of the reinforcing layer via 4.
  • the land of the reinforcing layer via 4 can be formed by, for example, a subtractive method, a semi-additive method, a full additive method, or the like.
  • a land having a thickness of 10 ⁇ m can be formed of Cu using a semi-additive method.
  • the reinforcing layer 3 provided with the reinforcing layer via 4 is removed at the cutting line 11 and the functional elements are arranged.
  • An opening is formed.
  • the reinforcing layer via exposed at the opening is also removed so as to be divided, and a deformed via 9 having a flat side surface exposed at the opening is formed. It is also desirable to remove the lands exposed at the openings in the same manner. That is, the flat side surface side of the land deformed via is continuously deformed to the flat side surface.
  • Examples of a method for removing a part of the reinforcing layer 3 include a press die cutting method, a laser processing method, a blast method, and the like.
  • the deformed via 9 may be formed so that the flat side surface is exposed at the opening, and is not particularly limited, but is preferably substantially semi-cylindrical. That is, the flat side surface of the deformed via 9 is formed substantially perpendicular to the surface direction of the reinforcing layer.
  • the deformed via 9 is formed on the cross section of the opening 16 as shown in the cross-sectional view of FIG. 24H and the horizontal cross-sectional view of FIG. Thus, the reinforcing layer 3 is formed.
  • a sheet-like built-in layer lower portion 2a is laminated under the reinforcing layer 3 by using a vacuum laminator method. Subsequently, as shown in FIG. 25 (k), the functional element 1 is disposed in the opening 16.
  • the functional element 1 can be adhered to the surface of the built-in layer lower part 2a.
  • bonding may be performed using the bonding function.
  • the functional element can be bonded using a liquid or sheet-like adhesive.
  • the adhesive include an epoxy resin, an epoxy acrylate resin, a urethane acrylate resin, a polyester resin, a phenol resin, and a polyimide resin.
  • the functional element 1 may be provided with an electrode terminal (not shown). It is desirable that the electrode terminal is provided with a stable and rigid connection portion. Specifically, it is desirable that the connection portion is provided by vapor deposition, sputtering, CVD, ALD, electroless plating, electrolytic plating, or the like. For example, the connection portion is formed by a semi-additive method in which a power supply layer is provided by an evaporation method, a sputtering method, a CVD method, an ALD method, an electroless plating method, etc., and then a desired film thickness is obtained by an electrolytic plating method or an electroless plating method. Can be formed.
  • the functional element 1 is thinly finished from the viewpoint of reducing the thickness of the functional element-embedded substrate.
  • the thickness of the functional element 1 is 300 ⁇ m or less, preferably 150 ⁇ m or less, and more preferably 100 ⁇ m or less.
  • the upper part 2b of the built-in layer is laminated above the reinforcing layer 3 and the functional element 1 with heating using a vacuum laminator method, and then subjected to a curing process. If the built-in layer lower part 2a has already been cured, the built-in layer upper part 2b is cured. When the internal layer lower portion 2a is not cured, the internal layer lower portion 2a and the internal layer upper portion 2b are cured at once. Thereby, the built-in layer lower part 2a and the built-in layer upper part 2b can be regarded as one body. Therefore, the internal layer lower portion 2a and the internal layer upper portion 2b are collectively referred to as the internal layer 2 hereinafter.
  • connection via 6 communicating with the electrode via 5, the reinforcing layer via 4, and the connection via 10 communicating with the modified via 9 are formed. Furthermore, as shown in the vertical sectional view of FIG. 25 (n), the upper wiring layer 7 and the lower wiring layer 8 are formed on the upper surface and the lower surface of the built-in layer 2, respectively.
  • the electrode via 5 is formed so as to be connected to the pad or the electrode terminal when the pad or the electrode terminal (not shown) of the functional element 1 is provided.
  • the connection via 6 is formed so as to be connected to the reinforcing layer via 4.
  • the connection via 10 is formed so as to be connected to the deformation via 9.
  • the upper wiring layer 7 is formed so as to be connected to the electrode via 5, the connection via 6, and the connection via 10.
  • the lower wiring layer 8 is formed so as to be connected to the connection via 6 and the connection via 10.
  • Vias such as the electrode via 5, the connection via 6, and the connection via 10 are formed by, for example, a laser method, a dry etching method, or a blast method, and the opening is formed by an electrolytic plating method, an electroless plating method, a printing method, or the like. It can be formed by filling with a conductive material. Further, after forming the opening, a via may be formed of a conductive material at the same time when the upper wiring layer 7 and the lower wiring layer 8 are formed. In addition, vias can be formed as follows.
  • a metal post is formed on a portion where a via is to be formed by a plating method or a printing method, and after the built-in layer 2 is formed, the built-in layer 2 is formed by buffing, dry etching, CMP, grinding, lapping, or the like. Remove the surface and expose the via.
  • FIG. 25 (m) the electrode via 5, the connection via 6, and the connection via 10 are shown with a taper angle, but the invention is not particularly limited thereto.
  • the upper wiring layer 7 and the lower wiring layer 8 can be formed by a wiring forming method such as a subtractive method, a semi-additive method, or a full additive method.
  • the openings of the electrode via 5, the connection via 6, and the connection via 10 can be formed by a laser. Further, the electrode via 5, the connection via 6, and the connection via 10 can be simultaneously formed in the step of forming the wiring layer 7 and the wiring layer 8.
  • the wiring layer for example, a 10 ⁇ m thick Cu wiring can be formed by using a semi-additive method.
  • FIGS. 1 to 26E are process diagrams for explaining a second example of the method for manufacturing the functional element-embedded substrate 100 according to the first embodiment of the present invention.
  • a support substrate 14 is prepared, and a built-in layer lower portion 2 a is formed on the support substrate 14.
  • the built-in layer lower portion 2a can be formed by a spin coating method, a curtain coating method, a die coating method, a spray method, a printing method, or the like.
  • a film-like organic material it can be formed by a laminating method, a pressing method, or the like, and can be performed in a vacuum state.
  • the reinforcing layer 3 is mounted on the built-in layer lower portion 2a.
  • the reinforcing layer 3 can be formed in the same manner as the process shown in FIGS. 23 and 24, but is not particularly limited to this method. If the built-in layer lower portion 2a has a desired bonding function, the reinforcing layer 3 may be bonded to the built-in layer lower portion 2a using the bonding function. When the built-in layer lower portion 2a does not have an adhesive function or has an adhesive function but is unstable, the reinforcing layer 3 may be disposed using a liquid or sheet-like adhesive.
  • the adhesive for example, an epoxy resin, an epoxy acrylate resin, a urethane acrylate resin, a polyester resin, a phenol resin, a polyimide resin, or the like can be used.
  • the functional element 1 is disposed on the opening 16 of the reinforcing layer 3 and on the built-in layer lower part 2 a.
  • the built-in layer upper part 2 b is formed on the reinforcing layer 3 and the functional element 1.
  • the built-in layer upper portion 2b can be formed by spin coating, curtain coating, die coating, spraying, printing, or the like.
  • it can form by the lamination method or the press method.
  • the built-in layer upper portion 2b is cured. If the built-in layer lower part 2a has already been cured, the built-in layer upper part 2b is cured.
  • the built-in layer lower part 2a and the built-in layer upper part 2b are cured together. Thereby, the built-in layer lower part 2a and the built-in layer upper part 2b can be regarded as one body. Therefore, the internal layer lower portion 2a and the internal layer upper portion 2b are collectively referred to as the internal layer 2 hereinafter.
  • the reinforcing layer provided with the opening is disposed on the film-like first insulator film (built-in layer lower portion 2a), the functional element is disposed in the opening, and the reinforcing layer A functional element can be built in by laminating a second insulator film (built-in layer upper part 2b) on the upper surface using a vacuum laminator method.
  • the subsequent steps may be the same as those shown in FIGS. 25 (m) to 25 (n), but are not particularly limited thereto.
  • FIGS. 10 and FIG. 10 are process diagrams for explaining an example of a method for manufacturing the functional element-embedded substrate 201 according to the first structure of the second embodiment of the present invention.
  • the reinforcing layer 3 provided with the opening 16 is formed.
  • the process until the opening is provided may be the same as the process shown in FIGS. 23 and 24, but is not particularly limited thereto.
  • the reinforcing layer 3 is subjected to desmear treatment or the like to retract the reinforcing layer 3, and the deformed via 9 is opened to the opening of the reinforcing layer 3 as shown in the partially enlarged horizontal sectional view of FIG. It protrudes from the 16 side surfaces.
  • the subsequent processes may be the same as those shown in FIGS. 25 (j) to (n) or FIGS. 26 (a) to (e) and FIGS. 25 (m) to (n), but are not particularly limited thereto.
  • FIGS. 1 to 28C are process diagrams for explaining an example of a method for manufacturing the functional element-embedded substrate 202 according to the second structure of the second embodiment of the present invention.
  • the reinforcing layer 3 provided with the openings 16 is formed.
  • the process may be similar to the steps of FIGS. 23 and 24, but is not particularly limited thereto.
  • the deformed via 9 is retracted by performing an etching process on the reinforcing layer 3 to have a structure as shown in the partially enlarged horizontal sectional view of FIG.
  • the subsequent processes may be the same as those shown in FIGS. 25 (j) to (n) or FIGS. 26 (a) to (e) and FIGS. 25 (m) to (n), but are not particularly limited thereto.
  • Embodiment 12 29 (a) to 29 (e) and FIGS. 30 (f) to 30 (i) are process diagrams for explaining an example of the method for manufacturing the functional element-embedded substrate 600 according to the sixth embodiment of the present invention.
  • the reinforcing layer lower portion 3a is disposed on the support substrate 13.
  • a copper plate having a thickness of 0.25 mm can be used.
  • the same material as described above can be used, and it can be formed by the same method as described above.
  • a glass fiber-containing sheet-like epoxy resin having a thickness of 25 ⁇ m is used to be laminated by a vacuum laminator and cured.
  • the reinforcing layer via lower portion 4a is formed by forming a via opening by a laser method, a dry etching method, a blasting method or the like and filling the via opening with a conductive material by an electrolytic plating method, an electroless plating method, a printing method, or the like. can do.
  • a power supply layer is formed on the surface of the via opening and the reinforcing layer lower portion 3a by an electroless plating method, a sputtering method, a CVD method, or the like, and then a desired pattern is formed.
  • the opened resist is formed, electrolytic plating is deposited in the resist opening, and after removing the resist, the power feeding layer is etched to obtain a desired via.
  • the reinforcing layer via lower portion 4a is shown with a taper angle, but is not particularly limited thereto.
  • the via opening is filled in the order of Ni and Cu by electrolytic plating, and then the power supply layer is removed only by Cu etching on the surface of the reinforcing layer lower portion 3a. By doing so, a reinforcing layer via can be formed.
  • a land is formed on the reinforcing layer via lower portion 4a.
  • the land of the reinforcing layer via lower portion 4a can be formed by, for example, a wiring forming method such as a subtractive method, a semi-additive method, or a full additive method.
  • a reinforcing layer upper part 3b and a reinforcing layer via upper part 4b are formed.
  • the reinforcing layer upper part 3b and the reinforcing layer via upper part 4b may be formed by a method similar to that shown in FIGS. 29A to 29C, but is not particularly limited thereto.
  • the reinforcing layer lower portion 3a and the reinforcing layer upper portion 3b, the reinforcing layer via lower portion 4a, and the reinforcing layer via upper portion 4b are integrated, so that they may be collectively referred to as the reinforcing layer 3 and the reinforcing layer via 4. it can.
  • the support substrate 13 is removed.
  • the support substrate 13 can be removed as described above.
  • the copper plate can be removed by wet etching.
  • Ni can be used as an etching barrier during etching of the copper plate. Thereafter, Ni may be removed by etching.
  • lands are formed on the upper and lower surfaces of the reinforcing layer via 4.
  • the land of the reinforcing layer via 4 can be formed by, for example, a subtractive method, a semi-additive method, a full additive method, or the like.
  • a land having a thickness of 10 ⁇ m can be formed of Cu using a semi-additive method.
  • the subsequent processes may be the same as those shown in FIGS. 25 (j) to (n) or FIGS. 26 (a) to (e) and FIGS. 25 (m) to (n), but are not particularly limited thereto.
  • the deformation via removal surface is mainly a flat side surface
  • the present invention is not limited to this.
  • the removal surface of the modified via may be a curved surface.
  • the opening and the modified via are formed so as to follow the shape of the functional element whose side surface is curved.
  • the wall surface of the opening and the side surface of the deformed via have a curved surface.
  • a laser, a drill or the like can be used as a means for forming the opening and the deformed via in this way.
  • FIG. 37 is a diagram corresponding to FIG. 23 (f) described in the eighth embodiment.
  • An opening can be formed by processing with a laser or a drill along the dotted line 11 ′ shown in FIG. 37.
  • FIG. 38 corresponds to FIG. 24H described in the eighth embodiment.
  • the present invention can also be understood as a wiring board.
  • Another embodiment of the present invention includes a wiring board that does not incorporate a functional element. That is, the present invention is a wiring board including a reinforcing layer having an opening for arranging a functional element and a plurality of vias, and is formed by removing a part of the via on the wall surface of the opening. Further, the wiring board has a deformed via with the removed surface exposed.
  • the functional element-embedded substrate can be obtained by arranging and embedding the functional element in the opening of the wiring board according to the present invention. Since the wiring board according to the present invention can arrange the interlayer vias at a high density, the via density around the functional element can be improved.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

ビア密度、特に機能素子周辺の配線層間のビア密度を向上させることができる機能素子内蔵基板を提供する。 機能素子1と、複数のビア4を有し、前記機能素子を埋設する第1の絶縁材料からなる補強層3と、を含む機能素子内蔵基板であって、 前記機能素子1に近接対向するビアの少なくとも一つが前記機能素子1の側面と対向する側に平側面を有する変形ビア9である機能素子内蔵基板。

Description

[規則37.2に基づきISAが決定した発明の名称] 機能素子内蔵基板、機能素子内蔵基板の製造方法、及び、配線基板
 本発明は、主に、半導体チップ等の機能素子を内蔵する機能素子内蔵基板及びその製造方法に関する。
 近年、半導体装置のさらなる高集積化及び高機能化を目的として、半導体素子を内蔵するパッケージ技術、いわゆる半導体素子内蔵技術が提案されている。
 例えば特許文献1では、半導体チップ等の機能素子を内蔵し、両面に配線層を備えた機能素子内蔵基板が開示されている。
 このような機能素子内蔵基板においては、機能素子の端子数が高密度化して増加するに従い、機能素子から効率よく配線がファンアウトすることが求められている。また、機能素子の端子側だけでなく端子の反対側への接続も容易にすること、更には、両面の配線層間の接続密度も上げることが求められている。
 また、特許文献2では、予め形成された円柱状ビアを切断することにより機能素子内蔵基板の絶縁層端面で切断面が露出したビアを形成することで、ビアの品質を管理する方法が開示されている。また、絶縁層端面に切断面を露出するビアを設けたことで、ビア密度を向上できることも開示されている。
特開2006-261246号公報 特開2009-4584号公報
 ここで、配線層間のビアは、一般的に、導電性ペーストの埋め込みやめっきプロセスなどにより形成される。ボイドが形成されにくいめっきプロセスは配線層間のビア形成方法として好ましい。このめっきプロセスにおいては、スパッタリング法等を用いてシード層を形成する際に、ビア開口の壁面にもシード層が形成されるように、ビア開口は一定のテーパ角で形成される。そのため、ある程度のビア径が必要となる。また、ビア径以上のビアランドも確保する必要があるため、従来の技術では、ビアピッチを一定以上確保する必要があった。
 そこで、ビアピッチを狭くすべく、図31、図32の垂直断面図及び水平断面図に示すように、複数段で形成された層間ビアを有する機能素子内蔵基板が提案されている。層間ビアを複数段で構成することにより、ビア径及びビアランド径を小さくすることができるため、ビアピッチを狭くすることができる。なお、図31の点線Aは図32に示す水平断面図の断面線であり、図32の点線Bは図31に示す垂直断面図の断面線である。
 しかし、この方法においても、補強層ビア及び接続ビア等のビアの作製方法として、プロセス上の要求からテーパ角をつける工程が主に選択される。また、上述のように、両ビアにはビア径の約二倍程度のランド径が一般に求められることから、層間ビアには一定のビアピッチが必要となる。したがって、特許文献2の技術では、ビアピッチを狭くできるためビア密度をある程度向上できるものの、その効果は限られている。
 また、特許文献2に記載の機能素子内蔵基板においては、柱状ビアは基板外周部にしか設けられないため、ファンアウトにおいて最も重要となる機能素子周辺のビア密度の向上を達成できないという課題がある。
 したがって、本発明の目的は、ビア密度、特に機能素子周辺の配線層間のビア密度を向上させることができる機能素子内蔵基板及びその製造方法を提供することである。
発明を解決するための手段
 本発明の一実施形態によれば、
 機能素子と、
 複数のビアを有し、前記機能素子を埋設する第1の絶縁材料からなる補強層と、
を含む機能素子内蔵基板であって、
 前記機能素子に近接対向する前記ビアの少なくとも一つは、前記機能素子の側面と対向する側にその一部を除去して形成された除去面を有する変形ビアである機能素子内蔵基板が提供される。
 また、本発明の別の実施形態によれば、
 機能素子と、該機能素子を埋設する第1の絶縁材料からなる補強層と、を含む機能素子内蔵基板の製造方法であって、
 前記補強層に前記機能素子を埋設する開口部形成位置を含めて複数のビアを形成する工程(1)、
 前記補強層の前記開口部形成位置に開口部を形成するとともに、該開口部に露出するビアの一部も除去して、前記開口部の壁面に除去面が露出する変形ビアを形成する工程(2)と、
 前記開口部に前記機能素子を配置する工程(3)と、
を含む機能素子内蔵基板の製造方法が提供される。
 また、本発明は、前記機能素子内蔵基板を含む電子機器に関する。
 また、本発明は、機能素子を配置するための開口部と複数のビアとを有する補強層を含む配線基板であって、
 前記開口部の側面に、前記ビアの一部を除去して形成した除去面が露出している変形ビアを有する配線基板が提供される。
 本発明に係る機能素子内蔵基板は、機能素子に近接した部分に高密度で層間ビアを配置することができるため、機能素子周辺のビア密度を向上することができる。したがって、内蔵基板全体の層間ビア密度を向上することができる。
 また、本発明に係る機能素子内蔵基板の製造方法により、ビア密度、特に機能素子周辺のビア密度を向上した機能素子内蔵基板を容易に製造することができる。
 また、本発明に係る配線基板は、高密度で層間ビアを配置することができるため、機能素子周辺のビア密度を向上することができる。したがって、配線基板全体の層間ビア密度を向上することができる。
本実施形態に係る機能素子内蔵基板100の垂直断面図である。 本実施形態に係る機能素子内蔵基板100の水平断面図である。 本実施形態に係る機能素子内蔵基板100の水平断面図であって、変形ビアと機能素子の向き合う部分の拡大図である。 本実施形態に係る機能素子内蔵基板201における拡大断面図である。 本実施形態に係る機能素子内蔵基板202における拡大断面図である。 本実施形態に係る機能素子内蔵基板300の水平断面図である。 本実施形態に係る機能素子内蔵基板301の水平断面図である。 本実施形態に係る機能素子内蔵基板400の垂直断面図である。 本実施形態に係る機能素子内蔵基板500の垂直断面図である。 本実施形態に係る機能素子内蔵基板500の水平断面図である。 本実施形態に係る機能素子内蔵基板501の垂直断面図である。 本実施形態に係る機能素子内蔵基板501の水平断面図である。 本実施形態に係る機能素子内蔵基板100における部分的に拡大した垂直断面図である。 本実施形態に係る機能素子内蔵基板600における部分的に拡大した垂直断面図である。 本実施形態に係る機能素子内蔵基板601における部分的に拡大した垂直断面図である。 本実施形態に係る機能素子内蔵基板100における部分的に拡大した垂直断面図である。 本実施形態に係る機能素子内蔵基板100における部分的に拡大した水平断面図である。 本実施形態に係る機能素子内蔵基板701における部分的に拡大した垂直断面図である。 本実施形態に係る機能素子内蔵基板701における部分的に拡大した水平断面図である。 本実施形態に係る機能素子内蔵基板702における部分的に拡大した垂直断面図である。 本実施形態に係る機能素子内蔵基板702における部分的に拡大した水平断面図である。 (a)~(e)本実施形態に係る機能素子内蔵基板100の製造例を説明するための工程図である。 図22に続き、本実施形態に係る機能素子内蔵基板100の製造例を説明するための工程図である。 図23に続き、本実施形態に係る機能素子内蔵基板100の製造例を説明するための工程図である。 図24に続き、本実施形態に係る機能素子内蔵基板100の製造例を説明するための工程図である。 本実施形態に係る機能素子内蔵基板100の製造例を説明するための工程図である。 本実施形態に係る機能素子内蔵基板201の製造例を説明するための工程図である。 本実施形態に係る機能素子内蔵基板202の製造例を説明するための工程図である。 本実施形態に係る機能素子内蔵基板202の製造例を説明するための工程図である。 図29に続き、本実施形態に係る機能素子内蔵基板202の製造例を説明するための工程図である。 従来の機能素子内蔵基板の構成例を示す垂直断面図である。 従来の機能素子内蔵基板の構成例を示す垂直断面図である。 水平断面形状が六角形の機能素子を含む機能素子内蔵基板の構成例を示す。 水平断面形状が円形の機能素子を含む機能素子内蔵基板の構成例を示す。 側面が曲線形状を有する機能素子を含む機能素子内蔵基板の構成例を示す。 本実施形態に係る機能素子内蔵基板800の垂直断面図である。 開口部の壁面及び変形ビアの側面が曲面を有するように除去するための除去位置を示す垂直断面図である。 開口部の壁面及び変形ビアの側面が曲面を有する構成例を示す垂直断面図である。
 以下に、図面を参照し、本発明の実施形態について詳しく説明する。
 (実施形態1)
 図1及び図2は、それぞれ本発明の第1実施形態に係る機能素子内蔵基板100の垂直断面図、水平断面図である。なお、図1の点線Aは図2に示す水平断面図の断面線であり、図2の点線Bは図1に示す垂直断面図の断面線である。
 機能素子内蔵基板100は、機能素子1と、上下面に貫通する複数のビア(補強層ビア又は層間ビア)4を有し、機能素子1を埋設する補強層3とを含み、機能素子1を埋設する開口部を有する。機能素子1と補強層3は、絶縁材料からなる内蔵層2内に埋設されている。機能素子1は電極ビア5側に端子を有する。さらに、補強層3には、機能素子1を配置するための開口部の壁面に沿って変形ビア9が設けられている。変形ビア9、機能素子1、補強層ビア4は、それぞれ接続ビア10、電極ビア5、接続ビア6により配線層7と接続されている。
 本発明の機能素子内蔵基板においては、機能素子1に近接して変形ビア9を配置する。変形ビアは、ビアの一部が除去されて形成される。つまり、本発明の機能素子内蔵基板は、機能素子1の側面に対向する側に除去面を有する変形ビア9を有する。なお、図1に記載の機能素子内蔵基板では、変形ビアの除去面は平側面である。このような構成とすることにより、ビア密度を向上することができる。また、このような構成とすることにより、機能素子1と最内側に位置するビア、すなわち変形ビア9との距離を短くすることができるため、上下層の接続密度を向上することができ、良好に配線設計をすることができる。
 ここで、図1及び図2を用いて本発明の効果を簡単に説明すると、例えば従来(図31及び図32)では機能素子の片方の側面側に2本のビアしか設けられないところ、変形ビア9を設けることで、事実上もう1本のビアを設けることができる。したがって、基板全体のビア密度を向上する効果が得られる。また、機能素子1側面から変形ビア9までの距離を短くすることができるということは、機能素子側面から、変形ビア9の次のビア4までの距離も短くすることができるということである。したがって、機能素子周囲のビア密度を向上するという効果も得られる。機能素子周囲のビア密度の向上により、効率的な配線設計を行うことができる。なお、機能素子の側面と変形ビアの除去面(例えば平側面)との間隔は、特に制限されるものではないが、例えば10~100μmとすることができ、10~50μmとすることが好ましい。
 また、本発明では、機能素子周辺のビア密度を向上することができるため、機能素子のシールド効果を向上することができる。
 本発明の別の視点に関わる効果は、例えば機能素子内蔵基板の大きさを一定とした場合、変形ビアを設けることにより、変形ビアを設けないで同等のビア密度を達成するよりも各ビアの径や各ビアピッチを大きくすることができる。したがって、より精度の要求されないプロセスを選択することが可能となるため、コスト低減が期待できる。
 本発明の別の視点に関わる効果は、例えば補強層ビアおよび変形ビアのビアピッチおよびビア径を一定とした場合、該変形ビアを設けることにより、該変形ビアを設けないで同等のビア数を設けるよりも基板全体を小さくすることができる。したがって、機能素子内蔵基板の小型化を達成できる。
 また、本発明に係る機能素子内蔵基板は、後述のように容易に製造することができる。したがって、機能素子周囲のビア密度が向上した機能素子内蔵基板を容易に得ることができる。
 ここで、本実施形態では、具体的に説明するために、内蔵層2と補強層3とに分けて記載しているが、本発明は特にこれに限定されるものではない。本発明では、例えば、内蔵層及び補強層をまとめて絶縁層と把握することもできるし、補強層を絶縁層や絶縁材料とも把握することもできる。なお、本実施形態では、反り等の低減効果を有する補強層として説明しているが、本発明はこれに限定されるものではない。
 また、機能素子としては、半導体等の能動部品やコンデンサ等の受動部品である。半導体としては、例えばトランジスタ、IC及びLSI等が挙げられる。また、機能素子の俯瞰形状としては、矩形、多角形、あるいは円形等が挙げられる。これらのうち、矩形のものが主に用いられるが、特に限定されるものではない。また、機能素子の断面形状としては、概して矩形、多角形、あるいはその一部または全部に曲線が代替された形状が挙げられる。これらのうち、矩形のものが主に用いられるが、特に限定されるものではない。なお、参考図として、図33及び図34に、水平断面形状がそれぞれ六角形及び円形の機能素子を含む機能素子内蔵基板の構成例を示す。また、参考図として、図35に、側面が曲線状を有する機能素子(例えば機能素子の垂直断面における側面が弧形状)を含む機能素子内蔵基板の構成例を示す。
 補強層ビア4の形状としては、特に制限されるものではないが、例えば、略円柱状、略円錐台状とすることができる。補強層ビアは、例えば、レーザまたはパンチャーなどの装置によって貫通孔(ビアホール)を形成し、貫通孔に導電材料を充填して形成することができる。
 変形ビア9は補強層ビアの一部が除去されて形成される。補強層ビアの一部を除去して形成された除去面は平面を有する平側面であることが好ましい。また、変形ビア9の形状としては、特に制限されるものではないが、例えば、略半円柱状、略半円錐台状とすることができる。略半円柱状や略半円錐台状の変形ビアは、略円柱状又は略円錐台状に形成した補強層ビアを垂直方向に分割することにより形成できる。
 補強層ビア4及び変形ビア9の材料としては、導電性を有するものであれば、特に限定されないが、例えば、ハンダ材料や、熱硬化性樹脂と銅や銀等の導電性金属粉とを含む導電性樹脂ペーストを用いることができる。導電性樹脂ペーストとしては、導電性粒子としてナノ粒子を含むペースト材料であることが好ましい。また、導電性樹脂ペーストとしては、樹脂成分が揮発する材料や、加熱して焼結体に近づける際に樹脂成分が昇華する材料であることがより好ましい。
 補強層ビア4及び変形ビア9の材料として、機能素子の材料と樹脂の材料の中間の弾性率又は熱膨張係数を有する材料を用いることにより、反りを低減する効果が得られる。とくに本発明においては機能素子により近づけてビアを配置することができるため、従来問題となっていた、機能素子と絶縁材料である樹脂材料との物性値の差が原因となる反りをより有効に低減することができる。機能素子材料と樹脂材料の中間の弾性率又は熱膨張係数を有する材料としては、例えば銅や銀などの金属が挙げられる。
 また、変形ビアの材料として、樹脂に対して熱伝導性の良い材料を用いることにより、機能素子の放熱性を向上することができる。とくに本発明においては機能素子により近づけてビアを配置することができるため、より有効に放熱性を向上することができる。樹脂に対して熱伝導性の良い材料としては、たとえば銅や銀等の金属を挙げることができる。
 補強層ビアは、上記の導電性樹脂ペーストの充填以外に、例えば、蒸着法、スパッタ法、CVD(Chemical Vaper Deposition)法、ALD(Atomic Layer Deposition)法、無電解めっき法、電解めっき法などで形成しても良い。補強層ビアがめっき法で設けられる場合、補強層ビアの材料としては、たとえばCu、Ni、Sn、Au及びAgのうち少なくとも1種を含む金属材料が好適である。
 変形ビア9が機能素子1の近傍に存在することにより、図31、図32に示された従来構造に比べて、機能素子1の回路面とその反対側に位置する配線層8との配線を増加させることができ、機能素子1からのファンアウト配線の配線設計自由度が高まる。
 また、変形ビアは、図31、図32に示された従来例に比べて機能素子1と配線層8間を短く接続することができるため、配線インピーダンスの低下に寄与する。
 更に、配線層7および配線層8間の基板全体のビア密度も高まり、基板全体の設計自由度も高まる。また、ビア密度を維持したままビアピッチ、ビア径を大きく保つことが可能となる。また、一方の視点では、ビア径およびビアピッチを小さくすることなく、基板を小型化することも可能となる。
 また、変形ビア9の材料として、機能素子と補強層の中間の弾性率又は熱膨張係数を有する材料を用いることにより、それらの物性値の差が原因となる反りを低減する効果が得られる。機能素子と補強層の中間の弾性率又は熱膨張係数を有する材料としては、たとえば、Cu、Ni、Sn、Au又はAg等を含む金属やこれらの金属を含む導電性樹脂材料等が挙げられる。
 また、変形ビア9が補強層3および内蔵層2の弾性率よりも高い弾性率の材料、たとえばCu、Ni、Sn、Au、Ag等の金属材料やこれらの金属を含む導電性樹脂材料で設けられた場合、機能素子1の近傍で変形ビア9を含む補強層3の平均弾性率が高まり、基板の平坦性、及び剛性の向上に寄与することで、信頼性の向上が期待できる。
 内蔵層2は、絶縁性を有する材料から構成される。内蔵層の材料としては、例えば、有機材料を用いることができ、例えば、エポキシ樹脂、エポキシアクリレート樹脂、ウレタンアクリレート樹脂、ポリエステル樹脂、フェノール樹脂、ポリイミド樹脂、又はポリノルボルネン樹脂等を挙げることができる。また、その他にも、BCB(Benzocyclobutene)、PBO(Polybenzoxazole)等を挙げることができる。これらの中でもポリイミド樹脂及びPBOは、膜強度、引張弾性率及び破断伸び率等の機械的特性に優れているため、高い信頼性を得ることができる。内蔵層の材料は、感光性、非感光性のいずれであっても構わない。
 内蔵層2は、補強材として補強繊維を含んでもよい。補強繊維としては、例えば、ガラス繊維等の無機材料繊維、有機材料繊維が用いられる。有機材料繊維としては、例えば、ポリイミド樹脂、ポリアミド樹脂、フッ素系樹脂などが剛性や薄型化の観点から好適である。また、PBOや液晶ポリマーも好適である。なかでも、コスト面や熱膨張係数の観点からはガラス繊維が好適である。
 内蔵層2に感光性の有機材料を用いた場合、フォトリソグラフィー法などにより、電極ビア5、接続ビア6、接続ビア10に用いられるビア開口部を形成することができる。非感光性や感光性でパターン解像度が低い有機材料を用いた場合、ビア開口部は、例えばレーザ、ドライエッチング法、ブラストなどにより形成することができる。
 補強層3は、例えば有機材料を用いることができ、例えば、エポキシ樹脂、エポキシアクリレート樹脂、ウレタンアクリレート樹脂、ポリエステル樹脂、フェノール樹脂、ポリイミド樹脂、又はポリノルボルネン樹脂等を挙げることができる。また、その他にも、BCB、PBO等を挙げることができる。これらの中でもポリイミド樹脂及びPBOは、膜強度、引張弾性率及び破断伸び率等の機械的特性に優れているため、高い信頼性を得ることができる。
 補強層3に有機材料を用いることで、機能素子内蔵基板に別部品の搭載や別基板への接続の際に、機能素子内蔵基板にかかる応力を緩和することができる。また、機能素子1と補強層との熱膨張係数の差を低減させ、半導体装置全体の反りをより低減させるために、補強層3は補強繊維を含んでいてもよい。補強繊維としては、例えば、ガラス繊維等の無機材料繊維、有機材料繊維等が挙げられる。有機材料繊維としては、例えば、ポリイミド樹脂、ポリアミド樹脂又はフッ素系樹脂やPBO、液晶ポリマーなどが剛性や薄型化の観点から好適である。コスト面や熱膨張係数の観点からはガラス繊維が好適である。ただし、補強層3が補強繊維を含む場合は、形成できる補強層ビア4のビア径が大きくなる傾向があるため、内蔵する機能素子1の端子数や端子ピッチも考慮して、補強繊維の有無を選択することが望ましい。
 また、補強層3は複数の部材から構成することもでき、それぞれの部材は異なる材料で構成されてもよく、同じ材料で構成されてもよい。それぞれの部材に異なる材料を用いる場合は、材料の特性を組み合わせることにより、反りを低減することができる。また、それぞれの部材に同じ材料を用いる場合は、部材間の接着性を安定にすることができ、絶縁信頼性を向上出来る。さらに、材料の入手コストを低減することができる。
 補強層ビア4の径は、接続ビア6よりも大きな径であることが好ましい。これにより、機能素子1の搭載時におけるずれによって生じた補強層ビア4と接続ビア6とのずれを吸収することができ、機能素子1の搭載時の精度にある程度余裕を与えることができる。
 接続ビア6、接続ビア10、電極ビア5の材料としては、導電性を有するものであれば、特に限定されず、補強層ビアと同様の材料を使用することができる。
 配線層7、8は、例えば、Cu、Ni、Sn、Au、Agなどの金属により構成することができる。配線層は、例えばサブトラクティブ法、セミアディティブ法、フルアディティブ法等の配線形成法により形成することができる。サブトラクティブ法は、例えば特開平10-51105号公報に開示されているように、基板又は樹脂上に設けられた銅箔を所望のパターンで形成したレジストをエッチングマスクとし、エッチング後にレジストを除去して所望の配線パターンを得る方法である。セミアディティブ法は、例えば特開平9-64493号公報に開示されているように、無電解めっき、スパッタ法、CVD法等で給電層を形成した後、所望のパターンに開溝されたレジストを形成し、レジスト開溝内に電解めっきを析出させ、レジストを除去後に給電層をエッチングして所望の配線パターンを得る方法である。フルアディティブ法は、例えば特開平6-334334号公報に開示されているように、基板又は樹脂の表面に無電解めっき触媒を吸着させた後にレジストでパターンを形成し、このレジストを絶縁層として残したまま触媒を活性化して無電解めっき法により絶縁層の開口部に金属を析出させることで所望の配線パターンを得る方法である。
 また、配線層7,8は、内蔵層2に対して密着性を有する密着層を有しても構わない。密着層は、内蔵層2の材料に対して密着性を有する材料であればよい。密着層の材料としては、例えば、チタン、タングステン、ニッケル、タンタル、バナジウム、クロム、モリブデン、銅若しくはアルミニウム又はこれらの合金等が挙げられる。これらの中でも、チタン、タングステン、タンタル、クロム若しくはモリブデン又はこれらの合金が好適である。また、チタン若しくはタングステン又はこれらの合金がより好適である。
 さらに、内蔵層2の表面が細かな凹凸を有する粗化面であっても良く、この場合は、銅やアルミニウムに対しても良好な密着力が得られやすくなる。また、配線層は、より密着力を高めるために、スパッタ法にて形成されることが好適である。
 配線層7,8の厚さは、例えば3~25μmであり、5~20μmであることが好ましい。厚さを3μm以上とすることにより、配線抵抗が高くなりすぎないため、半導体装置の電源回路における電気特性を良好にし易い。厚さを25μm以下とすることにより、配線層に凹凸を生じ難くすることができる。そのため、積層数を増やし易く、内蔵基板全体の厚みを小さくし易い。
 (実施形態2)
 図3は、図2で示された機能素子内蔵基板100の水平断面図の一部分であって、変形ビア9および機能素子1の向き合う部分を拡大して示している。また、図4は、実施形態2に係る機能素子内蔵基板201であって、図3に相当する図である。本実施形態では、図4に示すように、変形ビア9は機能素子を配置するための補強層3の開口部の壁面から突出して形成されている。
 開口部の壁面から変形ビアを突出させることにより、機能素子を開口部に配置する際に、変形ビアを開口部近傍のアライメントマークとしてより有効に利用することができる。とくに、変形ビア9として光学的反射率の高い材料を用いることが好ましい。光学的反射率の高い材料としては、たとえばCu、Ni、Sn、Au若しくはAg等を含む金属材料やこれらの金属を含む導電性樹脂材料等を用いることができる。
 さらに、変形ビア9を電源配線と接続させつつ、機能素子1に接触させれば、機能素子1の電圧を安定させることができ、好適である。
 図5は、本実施形態の別の構造である機能素子内蔵基板202であって、図3に相当する図である。機能素子内蔵基板202では、図5に示すように、変形ビア9が補強層3の開口部の壁面から後退している。
 このような構成とすることにより、機能素子1の搭載プロセスにおいて、変形ビア9が機能素子1に接触する虞がなくなり、機能素子1と変形ビア9の短絡を防止することができる。
 (実施形態3)
 本実施形態では、機能素子の周囲に近接配置される複数の変形ビアがほぼ同一のインピーダンスを有するように形成された構成例について説明する。
 図6は、実施形態3に係る機能素子内蔵基板300の水平断面図である。機能素子内蔵基板300において、点線Bで切断した場合の垂直断面図は図1と同様である。機能素子内蔵基板300においては、機能素子1が配置される開口部の四つの角の部分に変形ビア9が存在しない。
 このような構成とすることにより、変形ビア9の形状がほぼ一定となり、インピーダンス等の配線物性も全ての変形ビア9でほぼ一定となるため、配線設計等が容易になる。
 図7は、本実施形態の別の構造である機能素子内蔵基板301の水平断面図である。機能素子内蔵基板301においては、機能素子1の四つの角の部分のみに変形ビアが存在する。
 このような構成とすることにより、変形ビア9の形状がほぼ一定となり、インピーダンス等の配線物性も全ての変形ビアでほぼ一定となるため、配線設計が容易になる。更に、応力の集中しやすい開口部角部にのみ変形ビア9が存在するため、変形ビア9が機能素子の材料と樹脂の材料の中間の弾性率若しくは熱膨張係数等の構造物性値を持つ材料で形成されることで、該物性値の差による反りを効果的に低減する効果が得られる。
 (実施形態4)
 図8は、本実施形態に係る機能素子内蔵基板400の垂直断面図である。機能素子内蔵基板400を点線Aで切断した場合の水平断面図は図2と同様である。機能素子内蔵基板400では、補強層ビア4及び変形ビア9は、テーパ角がなく、外周側面が垂直に形成されている。
 このような構成とすることにより、補強層ビア4及び変形ビア9のインピーダンスを低減することができる。また、テーパ角が無く、ビアが垂直なので、配線層7と配線層8の配線設計自由度が増加する。また、補強層ビア4、変形ビア9のビアピッチが低減でき、更に配線層7、8間の配線密度を増加させることができるので、配線設計自由度が高まる。また一方、配線層7、8間のビア数を一定とするならば、機能素子内蔵基板の小型化が期待できる。
 (実施形態5)
 図9、図10は、本実施形態に係る機能素子内蔵基板500の垂直断面図および水平断面図である。図9の点線Aで切断した水平断面図が図10であり、図10の点線Bで切断した垂直断面図が図9である。このように、本発明においては機能素子を複数内蔵してもよく、このような構成とすることにより機能素子内蔵基板の機能が高まる。
 更に図11、図12は、本実施形態の別の構造に係る機能素子内蔵基板501の垂直断面図及び水平断面図である。図11の点線Aで切断した水平断面図が図12であり、図12の点線Bで切断した垂直断面図が図11である。機能素子内蔵基板501では、機能素子1を収納する二つの開口部の両方に平側面が露出する変形ビア12が存在する。つまり、本実施形態の機能素子内蔵基板において、機能素子を配置する2つの開口部は隣り合っており、該2つの開口部の間の補強層に、前記2つの開口部に平側面が露出する変形ビアが形成されている。
 このような構成とすることにより、機能素子1近傍の配線密度をより向上することができ、配線層7、8間の配線密度も向上することができる。また、二つの開口部に露出する変形ビア12により二つの隣り合う機能素子間のシールド効果も得られ、機能素子内蔵基板の信頼性が高まる。なお、図11および図12において、隣り合う機能素子の大きさが互いに異なっているが、複数の機能素子1を内蔵する場合、各々の機能素子の大きさは互いに同じでも良いし、異なっていても良い。
 (実施形態6)
 図13は、図1で示された機能素子内蔵基板100の垂直断面図の一部分であって、変形ビア9及び機能素子1の向き合う部分の拡大図である。図14は、本実施形態に係る機能素子内蔵基板600を示しており、図13に相当する図である。本実施形態に係る機能素子内蔵基板600は、図14に示すように、変形ビア9が二段で構成されている。
 このような構成とすることにより、変形ビア9にテーパ角がついている場合でも、変形ビア9の下部でも十分なビア断面積を確保でき、インピーダンスを低減することができる。また、図14において変形ビア9は二段で構成されているが、三段以上で構成されていても良い。段数が多いほど、この構造の効果は更に高まる。なお、図14では、補強層ビア4も二段となっているが、特にこれに限定されるわけではない。
 更に、図15は、本実施形態の別の構造に係る機能素子内蔵基板601の垂直断面図である。機能素子内蔵基板601において、変形ビア9は図14に示したものよりも細くなっている。つまり、複数の段で変形ビアを形成することにより、十分なビア断面積を確保できる。したがって、ビア両端を低インピーダンスで容易に接続することができる。
 (実施形態7)
 図16、図17は、図1、図2でそれぞれ示された機能素子内蔵基板100の一部分であって、変形ビア9と機能素子1の向き合う部分の拡大図である。図18及び図19は、本実施形態に係る機能素子内蔵基板701を示しており、それぞれ図1及び図2に相当する図である。図18、図19に示すように、本実施形態における変形ビア9の水平断面が半円よりも小さくなっている。
 このような構成とすることにより、変形ビアを水平断面方向でより小さく形成することができ、図16、図17に示された機能素子内蔵基板100よりも接続ビア10を機能素子1により近い位置に設置することができる。また、その外側に位置する接続ビア6も、機能素子1により近い位置に設置することができる。したがって、機能素子1の回路面と配線層8の間の配線をより短くできる。
 また、図20及び図21は、本実施形態に係る第2の構造である機能素子内蔵基板702であって、図16及び図17に対応する図である。図20及び図21においては、補強層ビア4や変形ビア9が、図16及び図17に示す補強層ビア4や変形ビア9よりも俯瞰面積が大きく形成されている。このように、本発明においてはビア径を大きくしてもよい。ビア径や俯瞰面積を大きくすることで、電気信号のインピーダンスを減少することができる。
 図16、図17、図20及び図21に示すように、補強層ビアを分割して変形ビアを形成する際に、その分割する位置は特に制限されない。
 (実施形態8)
 図22~25は、本発明の第1実施形態に係る機能素子内蔵基板100の第一の製造方法例について、各製造段階の垂直断面図及び水平断面図である。本発明に係る機能素子内蔵基板は以下の実施形態により容易に製造することができる。
 まず、図22(a)の垂直断面図に示すように、支持基板13に対し、補強層3を積層する。支持基板13については、必要であれば表面のウェット洗浄、ドライ洗浄、平坦化、粗化などの処理を施す。
 支持基板13は、適度な剛性を有していることが望ましく、電解めっき法でビアを形成する場合は、導電性の材料、又は表面に導電性の膜が形成された材料からなることが望ましい。支持基板13の材料としては、例えば、シリコン、GaAs等の半導体ウエハ材料を用いることができる。また、その他にも、例えば、金属、石英、ガラス、サファイア、ダイアモンド、セラミック等を用いることができる。導電性の材料としては、金属、半導体材料、および所望の電気伝導度を有する有機材料のいずれかもしくは複数により形成されることができる。本実施形態においては、例えば0.5mm厚みの銅板を支持基板として用いることができる。
 補強層3は、例えば、液状の有機材料を用いる場合、スピンコート法、カーテンコート法、ダイコート法、スプレー法、又は印刷法等で支持基板13上に塗布した後、キュアすることにより形成される。また、フィルム状の有機材料を用いる場合は、例えば、ラミネート法、又はプレス法等を挙げることができる。ラミネート法やプレス法を用いる場合は、真空状態で行うことができる。本実施形態においては、例えば、ガラス繊維を含むシート状のエポキシ樹脂(厚み;50μm)を用いて、真空ラミネータ法により積層し、キュアを施すことができる。
 次に、図22(b)~(c)の垂直断面図に示すように、補強層ビア4を形成する。補強層ビア4は、レーザ法、ドライエッチング法、ブラスト法などによりビア開口部を形成し、該ビア開口部を電解めっき法、無電解めっき法、印刷法等により導電材料で埋める。
 電解めっき法を用いる場合のプロセスについて以下に簡単に説明する。まず、ビア開口部および補強層3の表面に、無電解めっき法、スパッタ法、CVD法等で給電層を形成する。その後、所望のパターンに開口されたレジストを形成し、レジスト開口部内に電解めっきを析出させる。その後、レジストを除去し、給電層をエッチングして所望の配線パターンを得る。
 また、図22(b)~(c)において、補強層ビア4はテーパ角をつけて形成されているが、特にこれに限定されるわけではない。本実施形態では、補強層ビア4は、例えば、Cuスパッタにより給電層を形成した後、Ni、Cuの順に電解めっき法にてビア開口部を埋め、その後、補強層3の表面のみ給電層をCuエッチングにて除去する方法により形成することができる。
 めっきプロセス等の方法によりテーパ角をつけて補強層ビアを形成する際、補強層ビアの上面(面積が広い側)の直径は、例えば、10~500μmとすることができ、30~100μmとすることが好ましく、30~80μmとすることが好ましい。
 次に、図22(d)の垂直断面図に示すように、支持基板13を除去する。支持基板13の除去方法としては、例えば、ウェットエッチング法、ドライエッチング法、又は研磨法などを挙げることができる。また、これらを組み合わせて実施してもよい。
 また、支持基板13に低密着の剥離が容易な部分を設けていれば、支持基板を剥離により除去することもできる。この場合、剥離後にウェットエッチング法、ドライエッチング法、若しくは研磨法などのいずれか又はこれらの組み合わせによる処理を行っても良い。本実施形態では、例えば、ウェットエッチングにより銅板を除去することができる。その際、Niは銅板エッチング時のエッチングバリアとして使用することができる。Niはエッチングにて除去してもよい。
 次に、図22(e)の垂直断面図に示すように、補強層ビア4の上面及び下面にランドを形成する。補強層ビア4のランドは、例えば、サブトラクティブ法、セミアディティブ法、フルアディティブ法等により形成することができる。本実施形態では、例えば、セミアディティブ法を用いてCuにて厚み10μmのランドを形成することができる。
 次に、図23(f)の垂直断面図、図23(g)の水平断面図に示すように、補強層ビア4を設けた補強層3を切断線11で除去し、機能素子を配置する開口部を形成する。補強層3の一部分を除去して開口部を形成する際、同時に開口部に露出する補強層ビアも分割するように除去し、開口部に平側面が露出する変形ビア9を形成する。また、開口部に露出するランドについても同様に除去しておくことが望ましい。すなわち、ランドの変形ビアの平側面側がこの平側面に連続して変形されている。
 補強層3の一部を除去する方法(又は開口部を形成する方法)としては、例えば、プレス型抜き法、レーザ加工法、又はブラスト法などを挙げることができる。
 変形ビア9は、前記開口部に平側面が露出して形成されていればよく、特に限定するものではないが、略半円柱状であることが好ましい。すなわち、補強層の面方向に対して略垂直に変形ビア9の平側面が形成される。
 図23(f)、図23(g)に示された工程について、本実施形態では、例えば、プレス型抜きを使用し、変形ビア9が半円柱状となるように開口部16を形成する。
 切断線11に沿って補強層3および切断線上のビアを切断すると、図24(h)の断面図、図24(i)の水平断面図に示すように、開口部16の断面に変形ビア9が露出した補強層3が形成される。
 次に、図25(j)に示すように、補強層3の下にシート状の内蔵層下部2aを真空ラミネータ法を用いて積層する。続いて、図25(k)に示すように、機能素子1を開口部16に配置する。
 機能素子1は、内蔵層下部2aの表面に接着することができる。接着方法としては、内蔵層下部2aが所望の接着機能を有していれば、その接着機能を用いて接着を実施すれば良い。内蔵層下部2aが接着機能を有しない場合は、液状やシート状の接着剤を用いて機能素子を接着することができる。接着剤としては、例えば、エポキシ樹脂、エポキシアクリレート樹脂、ウレタンアクリレート樹脂、ポリエステル樹脂、フェノール樹脂、ポリイミド樹脂などを挙げることができる。
 また、機能素子1には電極端子(図示せず)が設けられていても良い。電極端子には安定して剛性のある接続部分が設けられることが望ましい。具体的には、蒸着法、スパッタ法、CVD法、ALD法、無電解めっき法、電解めっき法などで接続部分が設けられることが望ましい。接続部分は、例えば、蒸着法、スパッタ法、CVD法、ALD法、無電解めっき法などで給電層を設けた後に、電解めっき法や無電解めっき法により所望の膜厚とするセミアディティブ法により形成することができる。
 また、機能素子1は、機能素子内蔵基板の薄型化の観点から、薄く仕上がっていることが望ましい。具体的には、例えば、機能素子1の厚さが300μm以下であり、150μm以下であることが好ましく、100μm以下であることがより好ましい。
 次に、図25(l)に示すように、内蔵層上部2bを補強層3および機能素子1の上方に真空ラミネータ法を用いて加熱を伴って積層し、その後、キュア処理を施す。既に内蔵層下部2aがキュア処理されている場合は、内蔵層上部2bをキュア処理する。内蔵層下部2aがキュア処理されていない場合は、内蔵層下部2aおよび内蔵層上部2bを一括にキュア処理する。これにより内蔵層下部2a及び内蔵層上部2bは一体とみなすことができる。したがって、以後内蔵層下部2a及び内蔵層上部2bをまとめて内蔵層2と表記する。
 次に、図25(m)の垂直断面図に示すように、電極ビア5、補強層ビア4に連通する接続ビア6、変形ビア9に連通する接続ビア10を形成する。更に、図25(n)の垂直断面図に示すように、内蔵層2の上面及び下面にそれぞれ上部配線層7及び下部配線層8を形成する。
 電極ビア5は、機能素子1のパッドまたは電極端子(図示せず)が設けられている場合には、パッドまたは電極端子に接続するように形成する。接続ビア6は、補強層ビア4に接続するように形成する。接続ビア10は、変形ビア9に接続するように形成する。上部配線層7は、電極ビア5、接続ビア6、接続ビア10に接続するように形成する。下部配線層8は、接続ビア6、接続ビア10に接続するように形成する。
 電極ビア5、接続ビア6、接続ビア10などのビアは、例えば、レーザ法、ドライエッチング法又はブラスト法などにより開口を形成し、該開口を電解めっき法、無電解めっき法又は印刷法等により導電材料で埋めることにより形成することができる。また、開口を形成した後、上部配線層7及び下部配線層8を形成する際に同時に導電材料でビアを形成してもよい。また、他にも以下のようにビアを形成することができる。まず、ビアを形成する部分にめっき法や印刷法により金属ポストを形成しておき、内蔵層2を形成した後に、バフ研磨、ドライエッチング法、CMP法、研削法又はラップ法などにより内蔵層2の表面を除去し、ビアを露出させる。なお、図25(m)においては、電極ビア5、接続ビア6、接続ビア10はテーパ角をつけて示しているが、特にこれに限定されるものではない。
 また、上部配線層7及び下部配線層8は、例えば、サブトラクティブ法、セミアディティブ法、フルアディティブ法等の配線形成法により形成することができる。
 図25(m)~(n)に示した工程について、本実施形態では、電極ビア5、接続ビア6、接続ビア10の開口をレーザにより形成することができる。また、配線層7、配線層8を形成する工程にて電極ビア5、接続ビア6、接続ビア10を同時に形成することができる。配線層としては、例えばセミアディティブ法を用いて厚み10μmのCu配線を形成することができる。
 (実施形態9)
 図26(a)~(e)は、本発明の第1実施形態に係る機能素子内蔵基板100の第二の製造方法例について説明するための工程図である。
 まず、図26(a)に示すように、支持基板14を用意し、支持基板14の上に内蔵層下部2aを形成する。また、内蔵層下部2aの形成方法は、例えば、液状の有機材料を用いる場合は、スピンコート法、カーテンコート法、ダイコート法、スプレー法又は印刷法等により形成することができる。また、フィルム状の有機材料を用いる場合は、ラミネート法やプレス法等により形成することができ、真空状態で行うこともできる。
 次に、図26(b)に示すように、内蔵層下部2a上に補強層3を搭載する。補強層3は図23及び24に示したプロセスと同様に形成することができるが、特にこの方法に限定されない。補強層3は、内蔵層下部2aが所望の接着機能を有していれば、その接着機能を用いて内蔵層下部2aに接着すれば良い。内蔵層下部2aが接着機能を有しない場合や接着機能を有していても不安定である場合は、液状やシート状の接着剤を用いて補強層3を配置しても良い。接着剤としては、例えば、エポキシ樹脂、エポキシアクリレート樹脂、ウレタンアクリレート樹脂、ポリエステル樹脂、フェノール樹脂、ポリイミド樹脂などを用いることができる。
 次に、図26(c)に示すように、機能素子1を補強層3の開口部16であって内蔵層下部2aの上に配置する。
 次に、図26(d)に示すように、内蔵層上部2bを補強層3および機能素子1の上に形成する。内蔵層上部2bの形成方法は、例えば、液状の有機材料を用いる場合は、スピンコート法、カーテンコート法、ダイコート法、スプレー法、印刷法等により形成することができる。また、フィルム状の有機材料を用いる場合は、ラミネート法又はプレス法等により形成することができる。その後、内蔵層上部2bにキュア処理を施す。既に内蔵層下部2aがキュア処理されている場合には内蔵層上部2bをキュア処理する。内蔵層下部2aがキュア処理されていない場合には、内蔵層下部2a及び内蔵層上部2bを一括にキュア処理する。これにより内蔵層下部2a及び内蔵層上部2bは一体とみなすことができる。したがって、以後内蔵層下部2a及び内蔵層上部2bをまとめて内蔵層2と表記する。
 つまり、本発明においては、例えば、開口部が設けられた補強層をフィルム状の第1の絶縁体膜(内蔵層下部2a)の上に配置し、機能素子を開口部に配置し、補強層の上に第2の絶縁体膜(内蔵層上部2b)を真空ラミネータ法を用いて積層することにより、機能素子を内蔵することができる。
 次に、図26(e)に示すように、支持基板14を除去する。
 以降の工程は、図25(m)~(n)と同様であっても良いが、特にこれに限定されない。
 (実施形態10)
 図27(a)~(c)は、本発明の第2実施形態の第一の構造に係る機能素子内蔵基板201を製造する方法例について説明するための工程図である。
 まず、図27(a)の垂直断面図及び図27(b)の水平断面図に示すように、開口部16を設けた補強層3を形成する。開口部を設けるまでのプロセスは、図23及び24に示した工程と同様であってもいいが、特にこれに限定されない。その後、補強層3に対し、デスミア処理等を施して補強層3を後退させ、図27(c)の部分的に拡大した水平断面図に示すように、変形ビア9を補強層3の開口部16の側面から突出させる。
 続くプロセスは、図25(j)~(n)、または、図26(a)~(e)及び図25(m)~(n)と同様であっても良いが、特にこれらに限定されない。
 (実施形態11)
 図28(a)~(c)は、本発明の第2実施形態の第二の構造に係る機能素子内蔵基板202の製造方法例について説明するための工程図である。
 まず、図28(a)の垂直断面図及び図28(b)の水平断面図に示すように、開口部16を設けた補強層3を形成する。プロセスは図23及び24の工程と同様であってもよいが、特にこれに限定されない。補強層3に対してエッチング処理を施することにより変形ビア9を後退させ、図28(c)の部分的に拡大した水平断面図に示すような構造とする。
 続くプロセスは、図25(j)~(n)、または、図26(a)~(e)及び図25(m)~(n)と同様であっても良いが、特にこれらに限定されない。
 (実施形態12)
 図29(a)~(e)、及び図30(f)~(i)は、本発明の第6実施形態に係る機能素子内蔵基板600の製造方法例について説明するための工程図である。
 まず、図29(a)の垂直断面図に示すように、支持基板13の上に補強層下部3aを配置する。支持基板13としては、例えば厚み0.25mmの銅板を用いることができる。補強層下部3aとしては、前記と同様の材料を用いることができ、前記と同様の方法で形成することができる。本実施形態では、例えば、25μm厚みのガラス繊維入りシート状エポキシ樹脂を用いて、真空ラミネータにより積層し、キュアを実施することができる。
 次に、図29(b)~(c)の垂直断面図に示すように、補強層ビアの下部4aを形成する。補強層ビア下部4aは、レーザ法、ドライエッチング法、ブラスト法などによりビア開口部を形成し、該ビア開口部を電解めっき法、無電解めっき法、印刷法等により導電材料で埋めることにより形成することができる。より具体的には、例えば、電解めっき法を用いる場合は、ビア開口部および補強層下部3aの表面に無電解めっき法、スパッタ法、CVD法等で給電層を形成した後、所望のパターンに開講されたレジストを形成し、レジスト開口部内に電解めっきを析出させ、レジストを除去後に給電層をエッチングして所望のビアを得る。
 また、図29(b)~(c)は、補強層ビア下部4aはテーパ角をつけて示しているが、特にこれに限定されるものではない。本実施形態では、例えば、Cuスパッタにより給電層を形成した後、Ni、Cuの順に電解めっき法にてビア開口部を埋め、その後、補強層下部3aの表面のみ給電層をCuエッチングにて除去することにより、補強層ビアを形成することができる。
 次に、図29(d)に示すように、補強層ビア下部4aの上にランドを形成する。補強層ビア下部4aのランドは、例えば、サブトラクティブ法、セミアディティブ法、フルアディティブ法等の配線形成法により形成することができる。
 次に、図29(e)、図30(f)、(g)に示すように、補強層上部3bおよび補強層ビア上部4bを形成する。補強層上部3bおよび補強層ビア上部4bは、図29(a)~(c)と同様の方法で形成してもよいが、特にこれに限定されない。これらの工程の後、補強層下部3aおよび補強層上部3b、補強層ビア下部4aおよび補強層ビア上部4bは一体化するので、これらをまとめて補強層3、補強層ビア4と表記することができる。
 次に、図30(h)に示すように、支持基板13を除去する。支持基板13は、上述のように除去することができる。本実施形態では、例えば、ウェットエッチングにより銅板を除去することができる。その際、Niは銅板エッチング時のエッチングバリアとして使用することができる。その後Niはエッチングにて除去してもよい。
 次に、図30(i)に示すように、補強層ビア4の上面及び下面にランドを形成する。補強層ビア4のランドは、例えば、サブトラクティブ法、セミアディティブ法、フルアディティブ法等により形成することができる。本実施形態では、例えば、セミアディティブ法を用いてCuにて厚み10μmのランドを形成することができる。
 続くプロセスは、図25(j)~(n)、または、図26(a)~(e)及び図25(m)~(n)と同様であっても良いが、特にこれらに限定されない。
 (実施形態13)
 上述の実施形態では、主に変形ビアの除去面が平側面の場合について説明したが、本発明はこれに限定されるものではない。例えば、変形ビアの除去面が曲面であってもよい。
 そこで、本実施形態では、図35に示したような側面が曲面を有する機能素子を内蔵させる場合においてより好ましい形態を示す。
 すなわち、本実施形態の機能素子内蔵基板800では、図36に示すように、側面が曲線状である機能素子の形状に追従するように開口部及び変形ビアが形成される。開口部の壁面及び変形ビアの側面は曲面を有する。垂直断面形状においても機能素子の側面形状に追従するように開口部及び変形ビアを形成することにより、基板全体の剛性を向上することができる。
 開口部及び変形ビアをこのように形成する手段としては、レーザー、ドリル等を用いることができる。
 図37は、実施形態8で説明した図23(f)に相当する図である。図37に示した点線11’に沿うようにレーザーやドリルで加工することで開口部を形成することができる。また、図38は、実施形態8で説明した図24(h)に相当する図である。
 (実施形態14)
 本発明は、配線基板として把握することも可能である。本発明の他の実施形態として、機能素子を内蔵していない配線基板が挙げられる。つまり、本発明は、機能素子を配置するための開口部と複数のビアとを有する補強層を含む配線基板であって、前記開口部の壁面に、前記ビアの一部を除去して形成された除去面が露出している変形ビアを有する配線基板である。
 本発明に係る配線基板の開口部に機能素子を配置し埋設することで、機能素子内蔵基板を得ることができる。本発明に係る配線基板は、高密度で層間ビアを配置することができるため、機能素子周辺のビア密度を向上することができる。
 この出願は、2009年11月12日に出願された日本出願特願2009-258869を基礎とする優先権を主張し、その開示の全てをここに取り込む。
 以上、実施形態及び実施例を参照して本願発明を説明したが、本願発明は上記実施形態及び実施例に限定されるものではない。本願発明の構成や詳細には、本願発明のスコープ内で当業者が理解し得る様々な変更をすることができる。
  1  機能素子
  2  内蔵層
  2a 内蔵層下部
  2b 内蔵層上部
  3  補強層
  3a 補強層下部
  3b 補強層上部
  4  補強層ビア
  4a 補強層ビア下部
  4b 補強層ビア上部
  5  電極ビア
  6  接続ビア
  7  配線層
  8  配線層
  9  変形ビア
 10  接続ビア
 11  補強層3の機能素子1の為の切り抜き線
 11’ 補強層3の機能素子1の為の切り抜き線
 12  両側変形ビア
 13  支持基板
 14  支持基板
 16  開口部
  A  俯瞰断面
  B  側面断面

Claims (31)

  1.  機能素子と、
     複数のビアを有し、前記機能素子を埋設する第1の絶縁材料からなる補強層と、
    を含む機能素子内蔵基板であって、
     前記機能素子に近接対向する前記ビアの少なくとも一つは、前記機能素子の側面と対向する側にその一部を除去して形成された除去面を有する変形ビアである機能素子内蔵基板。
  2.  前記除去面は平面を有する平側面である請求項1に記載の機能素子内蔵基板。
  3.  前記変形ビアの前記機能素子側面と対向する前記除去面は、前記補強層の平面方向に対して略垂直に形成されている請求項1又は2に記載の機能素子内蔵基板。
  4.  前記機能素子がその多角形上面に対して略垂直な側面を有し、該機能素子の角部に対向する位置に該機能素子の角部側面に追従する形状に変形された変形ビアを少なくとも一つ有する請求項1乃至3のいずれかに記載の機能素子内蔵基板。
  5.  前記機能素子の周囲に前記変形ビアの複数を列配置した請求項1乃至4のいずれかに記載の機能素子内蔵基板。
  6.  前記変形ビアは、前記補強層に前記機能素子を埋設するための開口部を形成する際に、前記機能素子に近接対向するビアの一部を除去して形成されたものである請求項1乃至5のいずれかに記載の機能素子内蔵基板。
  7.  前記変形ビアが、前記開口部の壁面から突出している請求項6に記載の機能素子内蔵基板。
  8.  前記変形ビアが、前記開口部の壁面から後退している請求項6に記載の機能素子内蔵基板。
  9.  前記機能素子の周囲に近接配置される複数の変形ビアのインピーダンスがほぼ同一である請求項1乃至8のいずれかに記載の機能素子内蔵基板。
  10.  前記機能素子を少なくとも2つ内蔵し、該機能素子を配置する2つの前記開口部は隣り合っており、前記2つの開口部の両方に露出する変形ビアを少なくとも1つ有する請求項6乃至9のいずれかに記載の機能素子内蔵基板。
  11.  前記変形ビアは、上下両端にランドを有し、該ランドの前記変形ビアの除去面側が該除去面と同一平面に変形されている請求項1乃至10のいずれかに記載の機能素子内蔵基板。
  12.  前記変形ビアは複数の部分ビアを積層して形成されている請求項1乃至11のいずれかに記載の機能素子内蔵基板。
  13.  前記変形ビアの少なくとも1つは、略半円柱状である請求項1乃至12のいずれかに記載の機能素子内蔵基板。
  14.  前記機能素子及び補強層が、第2の絶縁材料からなる内蔵層内に埋設されている請求項1乃至13のいずれかに記載の機能素子内蔵基板。
  15.  前記内蔵層の少なくとも一方の面に配線層が存在する請求項14に記載の機能素子内蔵基板。
  16.  請求項1乃至15のいずれかに記載の機能素子内蔵基板を含む電子機器。
  17.  機能素子と、該機能素子を埋設する第1の絶縁材料からなる補強層と、を含む機能素子内蔵基板の製造方法であって、
     前記補強層に前記機能素子を埋設する開口部形成位置を含めて複数のビアを形成する工程(1)と、
     前記補強層の前記開口部形成位置に開口部を形成するとともに、前記ビアの一部も除去して、前記開口部の壁面に除去面が露出する変形ビアを形成する工程(2)と、
     前記開口部に前記機能素子を配置する工程(3)と、
    を含む機能素子内蔵基板の製造方法。
  18.  前記除去面は平面を有する平側面である請求項17に記載の機能素子内蔵基板の製造方法。
  19.  前記工程(2)において、少なくともプレス型抜き法、レーザ加工法、及びブラスト法のいずれかにより前記補強層の材料と前記ビアの一部を除去する請求項17又は18に記載の機能素子内蔵基板の製造方法。
  20.  前記工程(2)において、さらに前記補強層の開口部壁面をデスミア処理する工程を含む請求項17乃至19のいずれかに記載の機能素子内蔵基板の製造方法。
  21.  前記工程(2)において、さらに前記変形ビアを前記開口部の壁面から後退させる工程を含む請求項17乃至19のいずれかに記載の機能素子内蔵基板の製造方法。
  22.  さらに、前記工程(3)の後、前記機能素子と前記補強層とを第2の絶縁材料で埋設する工程(4)を有する請求項17乃至21のいずれかに記載の機能素子内蔵基板の製造方法。
  23.  前記工程(2)の後、前記開口部を形成した補強層を第1の絶縁体膜の上に配置する工程と、
     前記工程(3)の後に、前記機能素子及び前記補強層の上に第2の絶縁体膜を積層する工程と、
    を含む請求項17乃至21のいずれかに記載の機能素子内蔵基板の製造方法。
  24.  機能素子を配置するための開口部と複数のビアとを有する補強層を含む配線基板であって、
     前記開口部の壁面に、前記ビアの一部を除去して形成された除去面が露出している変形ビアを有する配線基板。
  25.  前記除去面は平面を有する平側面である請求項24に記載の配線基板。
  26.  前記開口部は水平方向の断面図が多角形状であり、該開口部の角部に前記変形ビアを少なくとも一つ有する請求項24又は25に記載の配線基板。
  27.  前記開口部の壁面に沿って、前記変形ビアの複数を列配置した請求項24乃至26のいずれかに記載の配線基板。
  28.  前記変形ビアは、前記開口部を形成する際に、前記ビアの一部を除去して形成されたものである請求項24乃至27のいずれかに記載の配線基板。
  29.  前記変形ビアの除去面が、前記開口部の壁面から突出している請求項24乃至28のいずれかに記載の配線基板。
  30.  前記変形ビアの除去面が、前記開口部の壁面から後退している請求項24乃至28のいずれかに記載の配線基板。
  31.  前記変形ビアの少なくとも1つは、略半円柱状である請求項24乃至30のいずれかに記載の配線基板。
PCT/JP2010/069031 2009-11-12 2010-10-27 機能素子内蔵基板、機能素子内蔵基板の製造方法、及び、配線基板 WO2011058879A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011540464A JP5617846B2 (ja) 2009-11-12 2010-10-27 機能素子内蔵基板、機能素子内蔵基板の製造方法、及び、配線基板

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009258869 2009-11-12
JP2009-258869 2009-11-12

Publications (1)

Publication Number Publication Date
WO2011058879A1 true WO2011058879A1 (ja) 2011-05-19

Family

ID=43991538

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/069031 WO2011058879A1 (ja) 2009-11-12 2010-10-27 機能素子内蔵基板、機能素子内蔵基板の製造方法、及び、配線基板

Country Status (2)

Country Link
JP (1) JP5617846B2 (ja)
WO (1) WO2011058879A1 (ja)

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013131669A (ja) * 2011-12-22 2013-07-04 Shinko Electric Ind Co Ltd 電子装置及びその製造方法
KR20130110052A (ko) * 2012-03-27 2013-10-08 제너럴 일렉트릭 캄파니 극박의 매설식 다이 모듈 및 그 제조 방법
JP5704287B1 (ja) * 2013-05-16 2015-04-22 株式会社村田製作所 樹脂多層基板の製造方法
WO2015076121A1 (ja) * 2013-11-20 2015-05-28 株式会社村田製作所 多層配線基板およびこれを備えるプローブカード
CN105393351A (zh) * 2013-08-21 2016-03-09 英特尔公司 用于无凸起内建层(bbul)的无凸起管芯封装接口
JP2017175112A (ja) * 2016-03-25 2017-09-28 サムソン エレクトロ−メカニックス カンパニーリミテッド. ファン−アウト半導体パッケージ
JP2017228762A (ja) * 2016-06-21 2017-12-28 サムソン エレクトロ−メカニックス カンパニーリミテッド. ファン−アウト半導体パッケージ
JP2017228755A (ja) * 2016-06-20 2017-12-28 サムソン エレクトロ−メカニックス カンパニーリミテッド. ファン−アウト半導体パッケージ
JP2017228763A (ja) * 2016-06-21 2017-12-28 サムソン エレクトロ−メカニックス カンパニーリミテッド. ファン−アウト半導体パッケージ
JP2017228756A (ja) * 2016-06-20 2017-12-28 サムソン エレクトロ−メカニックス カンパニーリミテッド. ファン−アウト半導体パッケージ
JP2018056537A (ja) * 2016-09-29 2018-04-05 サムソン エレクトロ−メカニックス カンパニーリミテッド. ファン‐アウト半導体パッケージ
JP2018078274A (ja) * 2016-11-10 2018-05-17 サムソン エレクトロ−メカニックス カンパニーリミテッド. イメージセンサー装置及びそれを含むイメージセンサーモジュール
EP3444840A3 (en) * 2012-10-19 2019-05-08 Infineon Technologies AG Embedded chip packages and methods for manufacturing an embedded chip package
DE102015121044B4 (de) * 2015-12-03 2020-02-06 Infineon Technologies Ag Anschlussblock mit zwei Arten von Durchkontaktierungen und elektronische Vorrichtung, einen Anschlussblock umfassend
CN110957269A (zh) * 2019-11-08 2020-04-03 广东佛智芯微电子技术研究有限公司 一种改善埋入式扇出型封装结构电镀性能的制作方法
US20210407921A1 (en) * 2020-06-28 2021-12-30 Zhuhai Access Semiconductor Co., Ltd Support frame structure and manufacturing method thereof
EP4246568A4 (en) * 2020-11-30 2024-06-12 Huawei Tech Co Ltd PACKAGING SUBSTRATE AND COMMUNICATION DEVICE

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104270885A (zh) * 2014-05-05 2015-01-07 珠海越亚封装基板技术股份有限公司 具有聚合物基质的插件框架及其制造方法
US10468339B2 (en) * 2018-01-19 2019-11-05 Taiwan Semiconductor Manufacturing Company, Ltd. Heterogeneous fan-out structure and method of manufacture
CN111682003B (zh) 2019-03-11 2024-04-19 奥特斯奥地利科技与系统技术有限公司 包括具有竖向贯通连接件的部件的部件承载件

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0669662A (ja) * 1992-08-13 1994-03-11 Matsushita Electric Works Ltd 多層プリント配線板
JPH0786752A (ja) * 1993-06-30 1995-03-31 Ibiden Co Ltd 電子部品搭載用基板
JP2002246758A (ja) * 2000-12-15 2002-08-30 Ibiden Co Ltd プリント配線板
JP2004265955A (ja) * 2003-02-26 2004-09-24 Ibiden Co Ltd 多層プリント配線板
JP2008034588A (ja) * 2006-07-28 2008-02-14 Dainippon Printing Co Ltd 多層プリント配線板及びその製造方法
JP2008047917A (ja) * 2006-08-17 2008-02-28 Samsung Electro Mech Co Ltd 電子部品内蔵型多層印刷配線基板及びその製造方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8159829B2 (en) * 2006-04-10 2012-04-17 Panasonic Corporation Relay substrate, method for manufacturing the relay substrate and three-dimensional circuit device using the relay substrate

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0669662A (ja) * 1992-08-13 1994-03-11 Matsushita Electric Works Ltd 多層プリント配線板
JPH0786752A (ja) * 1993-06-30 1995-03-31 Ibiden Co Ltd 電子部品搭載用基板
JP2002246758A (ja) * 2000-12-15 2002-08-30 Ibiden Co Ltd プリント配線板
JP2004265955A (ja) * 2003-02-26 2004-09-24 Ibiden Co Ltd 多層プリント配線板
JP2008034588A (ja) * 2006-07-28 2008-02-14 Dainippon Printing Co Ltd 多層プリント配線板及びその製造方法
JP2008047917A (ja) * 2006-08-17 2008-02-28 Samsung Electro Mech Co Ltd 電子部品内蔵型多層印刷配線基板及びその製造方法

Cited By (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013131669A (ja) * 2011-12-22 2013-07-04 Shinko Electric Ind Co Ltd 電子装置及びその製造方法
KR102071522B1 (ko) * 2012-03-27 2020-03-02 제너럴 일렉트릭 캄파니 극박의 매설식 다이 모듈 및 그 제조 방법
JP2013243345A (ja) * 2012-03-27 2013-12-05 General Electric Co <Ge> 超薄埋設ダイモジュール及びその製造方法
CN108109982A (zh) * 2012-03-27 2018-06-01 通用电气公司 超薄包埋模模块及其制造方法
EP2672789A3 (en) * 2012-03-27 2017-11-22 General Electric Company Ultrathin buried die module and method of manufacturing thereof
KR20130110052A (ko) * 2012-03-27 2013-10-08 제너럴 일렉트릭 캄파니 극박의 매설식 다이 모듈 및 그 제조 방법
EP3444840A3 (en) * 2012-10-19 2019-05-08 Infineon Technologies AG Embedded chip packages and methods for manufacturing an embedded chip package
JP5704287B1 (ja) * 2013-05-16 2015-04-22 株式会社村田製作所 樹脂多層基板の製造方法
US9894780B2 (en) 2013-05-16 2018-02-13 Murata Manufacturing Co., Ltd. Method of manufacturing resin multilayer substrate
CN105393351A (zh) * 2013-08-21 2016-03-09 英特尔公司 用于无凸起内建层(bbul)的无凸起管芯封装接口
JP2016531437A (ja) * 2013-08-21 2016-10-06 インテル・コーポレーション バンプレスビルドアップ層(bbul)用のバンプレスダイ−パッケージインターフェース
KR101863462B1 (ko) * 2013-08-21 2018-05-31 인텔 코포레이션 범프리스 빌드업 층을 위한 범프리스 다이 패키지 인터페이스
US10231331B2 (en) 2013-11-20 2019-03-12 Murata Manufacturing Co., Ltd. Multilayer wiring board and probe card having the same
WO2015076121A1 (ja) * 2013-11-20 2015-05-28 株式会社村田製作所 多層配線基板およびこれを備えるプローブカード
DE102015121044B4 (de) * 2015-12-03 2020-02-06 Infineon Technologies Ag Anschlussblock mit zwei Arten von Durchkontaktierungen und elektronische Vorrichtung, einen Anschlussblock umfassend
US10818621B2 (en) 2016-03-25 2020-10-27 Samsung Electronics Co., Ltd. Fan-out semiconductor package
JP2017175112A (ja) * 2016-03-25 2017-09-28 サムソン エレクトロ−メカニックス カンパニーリミテッド. ファン−アウト半導体パッケージ
JP2017228755A (ja) * 2016-06-20 2017-12-28 サムソン エレクトロ−メカニックス カンパニーリミテッド. ファン−アウト半導体パッケージ
US10714437B2 (en) 2016-06-20 2020-07-14 Samsung Electronics Co., Ltd. Fan-out semiconductor package
US11011482B2 (en) 2016-06-20 2021-05-18 Samsung Electronics Co., Ltd. Fan-out semiconductor package
JP2017228756A (ja) * 2016-06-20 2017-12-28 サムソン エレクトロ−メカニックス カンパニーリミテッド. ファン−アウト半導体パッケージ
US10600748B2 (en) 2016-06-20 2020-03-24 Samsung Electronics Co., Ltd. Fan-out semiconductor package
US10332855B2 (en) 2016-06-21 2019-06-25 Samsung Electro-Mechanics Co., Ltd. Fan-out semiconductor package
US10396049B2 (en) 2016-06-21 2019-08-27 Samsung Electronics Co., Ltd. Fan-out semiconductor package
JP2017228762A (ja) * 2016-06-21 2017-12-28 サムソン エレクトロ−メカニックス カンパニーリミテッド. ファン−アウト半導体パッケージ
JP2017228763A (ja) * 2016-06-21 2017-12-28 サムソン エレクトロ−メカニックス カンパニーリミテッド. ファン−アウト半導体パッケージ
US10403588B2 (en) 2016-09-29 2019-09-03 Samsung Electronics Co., Ltd. Fan-out semiconductor package
US10714440B2 (en) 2016-09-29 2020-07-14 Samsung Electronics Co., Ltd. Fan-out semiconductor package
JP2018056537A (ja) * 2016-09-29 2018-04-05 サムソン エレクトロ−メカニックス カンパニーリミテッド. ファン‐アウト半導体パッケージ
JP2018078274A (ja) * 2016-11-10 2018-05-17 サムソン エレクトロ−メカニックス カンパニーリミテッド. イメージセンサー装置及びそれを含むイメージセンサーモジュール
CN110957269A (zh) * 2019-11-08 2020-04-03 广东佛智芯微电子技术研究有限公司 一种改善埋入式扇出型封装结构电镀性能的制作方法
US20210407921A1 (en) * 2020-06-28 2021-12-30 Zhuhai Access Semiconductor Co., Ltd Support frame structure and manufacturing method thereof
US11569177B2 (en) * 2020-06-28 2023-01-31 Zhuhai Access Semiconductor Co., Ltd Support frame structure and manufacturing method thereof
EP4246568A4 (en) * 2020-11-30 2024-06-12 Huawei Tech Co Ltd PACKAGING SUBSTRATE AND COMMUNICATION DEVICE

Also Published As

Publication number Publication date
JP5617846B2 (ja) 2014-11-05
JPWO2011058879A1 (ja) 2013-03-28

Similar Documents

Publication Publication Date Title
JP5617846B2 (ja) 機能素子内蔵基板、機能素子内蔵基板の製造方法、及び、配線基板
US11406025B2 (en) Glass wiring board, method for manufacturing the same, and semiconductor device
WO2011089936A1 (ja) 機能素子内蔵基板及び配線基板
TWI436717B (zh) 可內設功能元件之電路板及其製造方法
US8039756B2 (en) Multilayered wiring board, semiconductor device in which multilayered wiring board is used, and method for manufacturing the same
JP5331958B2 (ja) 配線基板及び半導体パッケージ
JP6298722B2 (ja) 配線基板、半導体装置及び配線基板の製造方法
JP4303282B2 (ja) プリント配線板の配線構造及びその形成方法
US8552570B2 (en) Wiring board, semiconductor device, and method for manufacturing wiring board and semiconductor device
US20100103634A1 (en) Functional-device-embedded circuit board, method for manufacturing the same, and electronic equipment
US9167692B2 (en) Wiring board, semiconductor device, and method of manufacturing wiring board
US8581388B2 (en) Multilayered wiring substrate
JP5367523B2 (ja) 配線基板及び配線基板の製造方法
WO2008001915A1 (fr) Carte de câblage, dispositif à semi-conducteurs l&#39;utilisant et leurs procédés de fabrication
WO2009084301A1 (ja) インターポーザー及びインターポーザーの製造方法
US20150014020A1 (en) Wiring substrate and method for manufacturing the same
WO2012133839A1 (ja) 機能素子内蔵基板、これを備えた電子機器及び機能素子内蔵基板の製造方法
JP4890959B2 (ja) 配線基板及びその製造方法並びに半導体パッケージ
WO2009084300A1 (ja) インターポーザー及びインターポーザーの製造方法
JP6341714B2 (ja) 配線基板及びその製造方法
US10153177B2 (en) Wiring substrate and semiconductor device
JP2024008661A (ja) 配線基板及びその製造方法
JP4780423B2 (ja) プリント配線板の配線構造及びその形成方法
JP2024025484A (ja) 配線基板、半導体装置
JP2023005239A (ja) 配線基板、配線基板の製造方法及び中間生成物

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10829839

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2011540464

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10829839

Country of ref document: EP

Kind code of ref document: A1