WO2011030370A1 - 表示パネル装置及びその制御方法 - Google Patents

表示パネル装置及びその制御方法 Download PDF

Info

Publication number
WO2011030370A1
WO2011030370A1 PCT/JP2009/004431 JP2009004431W WO2011030370A1 WO 2011030370 A1 WO2011030370 A1 WO 2011030370A1 JP 2009004431 W JP2009004431 W JP 2009004431W WO 2011030370 A1 WO2011030370 A1 WO 2011030370A1
Authority
WO
WIPO (PCT)
Prior art keywords
voltage
electrode
light emitting
power supply
switch element
Prior art date
Application number
PCT/JP2009/004431
Other languages
English (en)
French (fr)
Inventor
小野晋也
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Priority to KR1020107007378A priority Critical patent/KR101071443B1/ko
Priority to PCT/JP2009/004431 priority patent/WO2011030370A1/ja
Priority to EP09842026.8A priority patent/EP2477175B1/en
Priority to JP2010513532A priority patent/JP5184625B2/ja
Priority to CN2009801008510A priority patent/CN102150196B/zh
Priority to US12/889,572 priority patent/US8111221B2/en
Publication of WO2011030370A1 publication Critical patent/WO2011030370A1/ja
Priority to US13/329,668 priority patent/US8497826B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current

Definitions

  • the present invention relates to a display panel device and a control method thereof, and more particularly to a display panel device using a current-driven light emitting element and a control method thereof.
  • Image display devices using organic electroluminescence (EL) elements are known as image display devices using current-driven light emitting elements.
  • the organic EL display device using the self-emitting organic EL element does not require a backlight necessary for a liquid crystal display device, and is optimal for thinning the device.
  • the organic EL element used in the organic EL display device is different from the liquid crystal cell being controlled by the voltage applied thereto, in that the luminance of each light emitting element is controlled by the value of current flowing therethrough.
  • organic EL elements constituting pixels are usually arranged in a matrix.
  • An organic EL element is provided at the intersection of a plurality of row electrodes (scanning lines) and a plurality of column electrodes (data lines), and a voltage corresponding to a data signal is applied between the selected row electrodes and the plurality of column electrodes.
  • a device for driving an organic EL element is called a passive matrix type organic EL display.
  • a switching thin film transistor (TFT: Thin Film Transistor) is provided at the intersection of a plurality of scanning lines and a plurality of data lines, and a gate of a driving element is connected to the switching TFT, and the switching TFT is turned on through the selected scanning line.
  • the data signal is input to the drive element from the signal line.
  • a device in which an organic EL element is driven by this drive element is called an active matrix type organic EL display device.
  • An active matrix organic EL display device differs from a passive matrix organic EL display device in which an organic EL element connected thereto emits light only during a period when each row electrode (scanning line) is selected. Since the organic EL element can emit light until the selection), the brightness of the display is not reduced even if the number of scanning of the display device increases. Therefore, the active matrix organic EL display device can be driven at a low voltage and can reduce power consumption.
  • Patent Document 1 discloses a circuit configuration of a pixel portion in an active matrix organic EL display device.
  • FIG. 17 is a circuit configuration diagram of a pixel portion in a conventional organic EL display device described in Patent Document 1.
  • an organic EL element 505 whose cathode is connected to a negative power supply line (voltage value is VEE), a drain is connected to a positive power supply line (voltage value is VDD), and a source is an anode of the organic EL element 505.
  • n-type thin film transistor (n-type TFT) 504 connected to the capacitor, the capacitor element 503 connected between the gate and source of the n-type TFT 504 and holding the gate voltage of the n-type TFT 504, and the both terminals of the organic EL element 505 have substantially the same potential
  • the second switching element 502 is turned on by a scanning signal supplied from the second scanning line 508, and a predetermined voltage VREF supplied from the reference power supply line is applied to the gate of the n-type TFT 504 to The n-type TFT 504 is initialized so that no source-drain current flows (S101).
  • the second switching element 502 is turned off by the scanning signal supplied from the second scanning line 508 (S102).
  • the first switching element 501 is turned on by the scanning signal supplied from the first scanning line 507, and the signal voltage supplied from the signal line 506 is applied to the gate of the n-type TFT 504 (S103).
  • the first scanning line 507 is connected to the gate of the third switching element 509, and the first switching element 501 is turned on simultaneously.
  • electric charges corresponding to the signal voltage are accumulated in the capacitor element 503 without being affected by the voltage between the terminals of the organic EL element 505.
  • the organic EL element 505 since the current does not flow through the organic EL element 505 while the third switching element 509 is conductive, the organic EL element 505 does not emit light.
  • the third switching element 509 is turned off by the scanning signal supplied from the first scanning line 507, and a signal current corresponding to the charge accumulated in the capacitor element 503 is supplied from the n-type TFT 504 to the organic EL element 505. (S104). At this time, the organic EL element 505 emits light.
  • the organic EL element 505 emits light with a luminance corresponding to the signal voltage supplied from the signal line in one frame period.
  • both end electrodes of a capacitive element having a function of holding a gate-source voltage of a driving n-type TFT are connected to each other. It becomes difficult to record an accurate potential. Therefore, since an accurate signal current corresponding to the signal voltage does not flow, the light emitting element does not emit light accurately, and as a result, a highly accurate image display reflecting the video signal is not performed.
  • the present invention is a simple pixel circuit that can record an accurate potential corresponding to a signal voltage on both end electrodes of a capacitance that holds a gate-source voltage of a driving TFT.
  • An object is to provide an image display device having pixels.
  • a display panel device includes a light-emitting element, a capacitor that holds a voltage, and a gate electrode that is connected to the first electrode of the capacitor and is held by the capacitor.
  • a driving element for causing the light emitting element to emit light by causing a drain current corresponding to a voltage to flow through the light emitting element; a first power supply line for determining a potential of a drain electrode of the driving element; and a second electrode of the light emitting element
  • a second power supply line electrically connected to the first electrode, a first switch element for setting a reference voltage to the first electrode of the capacitor, and a data line for supplying a data voltage to the second electrode of the capacitor;
  • One terminal is electrically connected to the data line, the other terminal is electrically connected to the second electrode of the capacitor, and the data line is connected to the second electrode of the capacitor.
  • a second switch element for switching non-conduction, a first electrode of the light emitting element and a second electrode of the capacitor are electrically connected, and the first power line, the first electrode of the light emitting element, and the capacitor
  • a wiring for forming a path connecting the second electrode, the second switch element, and the data line, and the first electrode of the light emitting element and the first power line, and connected in series with the driving element.
  • a third switch element for determining ON / OFF of the drain current of the drive element.
  • the display panel device and the control method thereof of the present invention it is possible to prevent current from flowing through the power supply line and the data line during writing by controlling the current path flowing through the driving TFT. Therefore, an accurate potential can be recorded at both ends of the storage capacitor element due to the resistance components of the switch TFT and the power supply line during the writing period, and high-accuracy image display reflecting the video signal can be performed.
  • FIG. 1 is a block diagram showing an electrical configuration of a display device of the present invention.
  • FIG. 2 is a diagram showing a circuit configuration of the light-emitting pixel included in the display unit according to Embodiment 1 of the present invention and a connection with peripheral circuits thereof.
  • FIG. 3 is an operation timing chart for explaining a control method in the test mode of the display device according to the embodiment of the present invention.
  • FIG. 4 is an operation flowchart for explaining a control method in the test mode of the display device according to the first embodiment of the present invention.
  • FIG. 5A is a circuit diagram showing a data voltage writing state in the test mode of the display device according to Embodiment 1 of the present invention.
  • FIG. 5B is a circuit diagram showing a drain current reading state in the test mode of the display device according to Embodiment 1 of the present invention.
  • FIG. 6 is an operation timing chart illustrating a control method in the normal light emission mode of the display device according to the embodiment of the present invention.
  • FIG. 7 is an operation flowchart illustrating a control method in the normal light emission mode of the display device according to Embodiment 1 of the present invention.
  • FIG. 8A is a circuit diagram showing a data voltage writing state in the normal light emission mode of the display device according to Embodiment 1 of the present invention.
  • FIG. 8B is a circuit diagram showing a light emission state in the normal light emission mode of the display device according to Embodiment 1 of the present invention.
  • FIG. 9 is a diagram showing a circuit configuration of a light emitting pixel included in a display unit according to Embodiment 2 of the present invention and a connection with peripheral circuits thereof.
  • FIG. 10 is an operation flowchart for explaining a control method in the test mode of the display device according to the second embodiment of the present invention.
  • FIG. 11A is a circuit diagram showing a data voltage writing state in the test mode of the display device according to Embodiment 2 of the present invention.
  • FIG. 11B is a circuit diagram showing a drain current reading state in the test mode of the display device according to Embodiment 2 of the present invention.
  • FIG. 12 is an operation flowchart illustrating a control method in the normal light emission mode of the display device according to Embodiment 2 of the present invention.
  • FIG. 11A is a circuit diagram showing a data voltage writing state in the test mode of the display device according to Embodiment 2 of the present invention.
  • FIG. 11B is a circuit diagram showing a drain current reading state in
  • FIG. 13A is a circuit diagram showing a data voltage writing state in the normal light emission mode of the display device according to Embodiment 2 of the present invention.
  • FIG. 13B is a circuit diagram showing a light emission state in the normal light emission mode of the display device according to Embodiment 2 of the present invention.
  • FIG. 14 is a diagram showing a circuit configuration of a light emitting pixel included in a display unit according to Embodiment 3 of the present invention and a connection with peripheral circuits thereof.
  • FIG. 15 is a diagram illustrating a circuit configuration of a light emitting pixel included in a display unit according to Embodiment 4 of the present invention and a connection with peripheral circuits thereof.
  • FIG. 16 is an external view of a thin flat TV incorporating the image display device of the present invention.
  • FIG. 17 is a circuit configuration diagram of a pixel portion in a conventional organic EL display device described in Patent Document 1.
  • a light emitting element a capacitor for holding a voltage, a gate electrode is connected to the first electrode of the capacitor, and a drain current corresponding to the voltage held in the capacitor is
  • a driving element that causes the light emitting element to emit light by flowing through the light emitting element; a first power supply line for determining a potential of the drain electrode of the driving element; and a second electrode electrically connected to the second electrode of the light emitting element.
  • Two power lines a first switching element for setting a reference voltage to the first electrode of the capacitor, a data line for supplying a data voltage to the second electrode of the capacitor, and one terminal of the data line And the other terminal is electrically connected to the second electrode of the capacitor to switch between conduction and non-conduction between the data line and the second electrode of the capacitor.
  • the switch element, the first electrode of the light emitting element and the second electrode of the capacitor are electrically connected, and the first power line, the first electrode of the light emitting element, the second electrode of the capacitor, the second electrode A wiring for forming a path connecting the switch element and the data line, and between the first electrode of the light emitting element and the first power supply line, connected in series with the driving element, and drain of the driving element And a third switch element for determining ON / OFF of the current.
  • the third switch element cuts off the current flow between the first power supply line and the data line via the source electrode of the drive element and the second switch element.
  • the capacitor can hold a voltage having a desired potential difference.
  • the potential difference between the terminals on both sides of the second switch element varies depending on the current flowing between the first power supply line and the data line via the source electrode of the drive element and the second switch element. Can be prevented. Therefore, the potential difference between both ends of the second switch element is stabilized, and a voltage corresponding to a desired potential difference voltage can be accurately held in the capacitor from the data line via the second switch element.
  • the potential difference between the gate and the source of the driving element is stabilized, and the drain current corresponding to the desired potential difference voltage can be accurately supplied to the light emitting element.
  • a display panel device is the display device according to the first aspect, further comprising a control unit that controls the first switch element, the second switch element, and the third switch element, The control unit turns off the third switch element and cuts off the drain current flow between the first power line and the data line via the wiring and the second switch element.
  • the first switch element and the second switch element are turned on to set the reference voltage to the first electrode of the capacitor, and the data voltage is set to the second electrode of the capacitor to set a desired potential difference in the capacitor.
  • the desired switch held in the capacitor by holding the voltage, turning on the third switch element with the first switch element and the second switch element turned off It is intended to flow the drain current corresponding to the potential difference between the voltage to the light emitting element.
  • the control unit controls the operation of the first switch element to the third switch element.
  • the current flow between the first power supply line and the data line via the source electrode of the driving element and the second switch element is interrupted, and a voltage having a desired potential difference is accumulated in the capacitor. .
  • the potential difference between the terminals on both sides of the second switch element varies depending on the current flowing between the first power supply line and the data line via the source electrode of the drive element and the second switch element. Can be prevented. Therefore, the potential difference between both ends of the second switch element is stabilized, and a voltage corresponding to a desired potential difference voltage can be accurately held in the capacitor from the data line via the second switch element.
  • the potential difference between the gate and the source of the driving element is stabilized, and the drain current corresponding to the desired potential difference voltage can be accurately supplied to the light emitting element.
  • the display panel device is the display device according to the second aspect, wherein the control unit turns off the third switch element to thereby turn the third switch element through the wiring and the second switch element. A current flow between one power line and the data line is cut off, and a current flow between the first power line and the second power line is cut off.
  • the drain current flow between the first power supply line and the second power supply line is interrupted, and a voltage having a desired potential difference is held in the capacitor.
  • current does not flow through the element (here, the light emitting element or the switching transistor) to which the second electrode of the capacitor is connected before the voltage held in the capacitor becomes a voltage having a desired potential difference.
  • it is possible to prevent a current corresponding to the voltage held in the capacitor from flowing to the light emitting element or the switching transistor before the voltage held in the capacitor becomes a voltage having a desired potential difference. That is, since an accurate voltage corresponding to a desired potential difference voltage can be held in the capacitor, an accurate drain current corresponding to the desired potential difference voltage can be supplied to the light emitting element.
  • a third switch element is provided between the light-emitting element and the power supply line in series with the drive element and allows a drain current to flow between the first power supply line and the second power supply line. .
  • the potential difference between both ends of the second switch element can be stabilized to stabilize the potential difference between the gate and the source of the driving element, and the inrush current is suppressed. be able to.
  • a voltage corresponding to a desired potential difference voltage can be accurately held in the capacitor, and a drain current corresponding to the desired potential difference voltage can be accurately caused to flow through the light emitting element.
  • the display panel device is the display device according to claim 1, wherein, for example, the third switch element is connected in series between the first power supply line and the drain of the drive element, The wiring connects the first electrode of the light emitting element connected to the source of the driving element and the second electrode of the capacitor.
  • the display panel device is the display device according to claim 1, for example, wherein the third switch element is connected in series between a first electrode of the light emitting element and a source of the driving element.
  • the wiring connects the first electrode of the light emitting element connected to the third switch element and the second electrode of the capacitor.
  • the display panel device is the display device according to claim 2 or 3, wherein the first electrode of the light emitting element is an anode electrode, and the second electrode of the light emitting element is a cathode electrode, The voltage of the first power supply line is higher than the voltage of the second power supply line, and a current flows from the first power supply line toward the second power supply line.
  • the driving element can be constituted by an n-type transistor.
  • the display panel device is the display device according to the sixth aspect, wherein the control unit turns off the third switch element to supply current from the first power supply line to the light emitting element. Shut off, turn on the first switch element and the second switch element to set the reference voltage to the first electrode of the capacitor and set the data voltage to the second electrode of the capacitor to make the capacitor desired.
  • the first switch element is turned off, the second switch element and the third switch element are turned on, and the drain current corresponding to the desired potential difference voltage is supplied to the wiring and the It is made to flow through the data line through the second switch element.
  • the path from the first power line to the light emitting element Since the conditions for current flow are the same in the path from the first power supply line to the data line, the amount of current supplied to the light emitting element via the first power supply line can be accurately measured.
  • the display panel device is the display device according to claim 7, wherein a light emission start voltage of the light emitting element is set to the second power supply line from a set voltage of a power supply unit connected to the first power supply line.
  • a setting unit configured to set a first voltage greater than a voltage obtained by subtracting the voltage or a second voltage lower than the first voltage, the data voltage is a voltage lower than the first voltage, and the control unit includes the light emitting element.
  • the second voltage is set to the second power line, the second switch element is turned off, the drain current is caused to flow from the first power line to the light emitting element, and the drain current is In the measurement, the first voltage is set in the second power supply line, the second switch element is turned on, and the drain current flows from the first power supply line to the data line.
  • the voltage of the second electrode of the light emitting element is set to the power supply unit connected to the first power supply line.
  • the potential difference is set small as a voltage larger than a voltage obtained by subtracting the light emission start voltage of the light emitting element from the voltage. Therefore, when the third switch element is turned on, no current flows through the light emitting element, and a current flows from the first power supply line to the data line due to a potential difference between the set voltage and the data voltage.
  • the display panel device is the display device according to claim 2 or 3, wherein the first electrode of the light emitting element is a cathode electrode, and the second electrode of the light emitting element is an anode electrode, The voltage of the second power supply line is higher than the voltage of the first power supply line, and a current flows from the second power supply line toward the first power supply line.
  • the drive element can be constituted by a p-type transistor.
  • the display panel device is the display device according to the ninth aspect, wherein the control unit turns off the third switch element to supply current from the first power supply line to the light emitting element. Shut off, turn on the first switch element and the second switch element to set the reference voltage to the first electrode of the capacitor and set the data voltage to the second electrode of the capacitor to make the capacitor desired.
  • the first switch element is turned off, the second switch element and the third switch element are turned on, and the drain current corresponding to the desired potential difference voltage is supplied to the wiring and the It flows from the data line through the second switch element.
  • the amount of current supplied to the light emitting element via the second power supply line is read and measured via the data line, a path from the light emitting element to the first power supply line, Since the conditions for the drain current to flow in the path from the data line to the first power supply line are the same, the amount of current supplied to the first power supply line via the light emitting element can be accurately measured.
  • the display panel device is the display device according to claim 10, wherein a light emission start voltage of the light emitting element is set to a set voltage of a power supply unit connected to the second power supply line and to the first power supply line.
  • a setting unit configured to set a third voltage lower than a voltage obtained by adding or a fourth voltage higher than the third voltage, the data voltage is a voltage higher than the first voltage, and the control unit includes the light emitting element.
  • the fourth voltage is set to the second power supply line, the second switch element is turned off, a current flows from the light emitting element to the first power supply line, and the drain current is measured.
  • the third voltage is set in the second power supply line, the second switch element is turned on, and the drain current is passed from the data line to the first power supply line.
  • the voltage of the second electrode of the light emitting element is set to the power supply unit connected to the first power supply line.
  • the potential difference is set small as a voltage smaller than the voltage obtained by adding the light emission start voltage of the light emitting element to the voltage. Therefore, when the third switch element is turned on, no current flows through the light emitting element, and a current flows from the data line to the first power supply line due to a potential difference between the set voltage and the data voltage.
  • a display device includes the display panel device according to any one of the first to eleventh aspects, and a power source that supplies power to the first and second power lines, and the light emission.
  • the element includes a first electrode, a second electrode, and a light emitting layer sandwiched between the first electrode and the second electrode, and at least a plurality of the light emitting elements are arranged in a matrix. .
  • a display device includes the display panel device according to any one of the first to eleventh aspects, and a power source that supplies power to the first and second power lines, and the light emission.
  • the element includes a first electrode, a second electrode, and a light emitting layer sandwiched between the first electrode and the second electrode, and at least the light emitting element and the third switch element include a pixel circuit of a unit pixel. A plurality of the pixel circuits are arranged in a matrix.
  • a display device includes the display panel device according to any one of the first to eleventh aspects, and a power source that supplies power to the first and second power lines, and the light emission.
  • the element includes a first electrode, a second electrode, and a light emitting layer sandwiched between the first electrode and the second electrode, and the light emitting element, the capacitor, the driving element, the first switch element,
  • the second switch element and the third switch element constitute a pixel circuit of a unit pixel, and a plurality of the pixel circuits are arranged in a matrix.
  • the light emitting element is an organic electroluminescence light emitting element.
  • the display device control method includes: a light emitting element; a capacitor that holds a voltage; a gate electrode connected to the first electrode of the capacitor; and a drain current corresponding to the voltage held in the capacitor. Is electrically connected to a driving element that causes the light emitting element to emit light, a first power line for determining a potential of a drain electrode of the driving element, and a second electrode of the light emitting element.
  • a second power supply line a first switch element for setting a reference voltage to the first electrode of the capacitor, a data line for supplying a data voltage to the second electrode of the capacitor, and one terminal of the first power supply line Electrically connected to the data line, and the other terminal is electrically connected to the second electrode of the capacitor to switch between conduction and non-conduction between the data line and the second electrode of the capacitor.
  • the second switch element, the first electrode of the light emitting element and the second electrode of the capacitor are electrically connected, the first power line, the first electrode of the light emitting element, the second electrode of the capacitor, Between the wiring for forming a path connecting the second switch element and the data line, the first electrode of the light emitting element and the first power supply line, and connected in series with the driving element, the driving And a third switch element for determining ON / OFF of the drain current of the element, wherein the third switch element is turned OFF, and the third switch element is turned on via the wiring and the second switch element. While the drain current flow between one power line and the data line is cut off, and the drain current flow is cut off, the first switch element and the second switch element are turned on to turn on the control circuit.
  • the first switch element and the second switch element are turned off to turn on the third switch element, and the drain current corresponding to the voltage of the desired potential difference held in the capacitor is caused to flow to the light emitting element. It is.
  • FIG. 1 is a block diagram showing the electrical configuration of the display device of the present invention.
  • the display device 1 in FIG. 1 includes a control circuit 2, a memory 3, a scanning line driving circuit 4, a data line driving circuit 5, a power line driving circuit 6, and a display unit 7.
  • FIG. 2 is a diagram showing a circuit configuration of a light emitting pixel included in the display unit according to Embodiment 1 of the present invention and a connection with peripheral circuits thereof.
  • the light-emitting pixel 10 in the figure includes a selection transistor 11, switching transistors 12 and 16, a storage capacitor element 13, a drive transistor 14, an organic EL element 15, a first scanning line 17, and a second scanning line 18.
  • the third scanning line 19, the data line 20, the first power supply line 21, the second power supply line 22, and the reference power supply line 23 are provided.
  • the peripheral circuit includes a scanning line driving circuit 4 and a data line driving circuit 5.
  • the control circuit 2 has a function of controlling the scanning line driving circuit 4, the data line driving circuit 5, the power line driving circuit 6 and the memory 3.
  • the memory 3 stores correction data for each light-emitting pixel, and the control circuit 2 reads the correction data written in the memory 3 and corrects an externally input video signal based on the correction data. Then, the data is output to the data line driving circuit 5.
  • the control circuit 2 controls the selection transistor 11 and the switching transistors 12 and 16 through the scanning line driving circuit 4.
  • the scanning line driving circuit 4 is connected to the first scanning line 17, the second scanning line 18 and the third scanning line 19, and the scanning signal is supplied to the first scanning line 17, the second scanning line 18 and the third scanning line 19. Is output, and the selection transistor 11 and the switching transistors 12 and 16 of the light emitting pixel 10 have a function of executing conduction / non-conduction according to an instruction from the control circuit 2.
  • the data line driving circuit 5 is connected to the data line 20 and has a function of outputting a data voltage based on the video signal to the light emitting pixels 10.
  • the power supply line driving circuit 6 is connected to the first power supply line 21, the second power supply line 22, and the reference power supply line 23, and the first power supply voltage VDD, the second power supply voltage VEE, and the reference common to all the light emitting pixels, respectively.
  • the voltage VR is set according to an instruction from the control circuit 2.
  • the display unit 7 includes a plurality of light emitting pixels 10 and displays an image based on a video signal input to the display device 1 from the outside.
  • the selection transistor 11 has a gate connected to the first scanning line 17, one of the source and the drain connected to the data line 20, and the other of the source and the drain connected to the electrode 132 that is the second electrode of the storage capacitor 13.
  • the selection transistor 11 has a function of determining the timing at which the data voltage of the data line 20 is applied to the electrode 132 of the storage capacitor element 13.
  • the switching transistor 12 has a gate connected to the second scanning line 18, one of the source and the drain connected to the reference power supply line 23, and the other of the source and the drain connected to the electrode 131 that is the first electrode of the storage capacitor 13.
  • the switching transistor 12 has a function of determining the timing at which the reference voltage VR of the reference power supply line 23 is applied to the electrode 131 of the storage capacitor element 13.
  • the selection transistor 11 and the switching transistor 12 are configured by, for example, an n-type thin film transistor (n-type TFT).
  • the storage capacitor element 13 is a capacitor in which the electrode 131 is connected to the gate of the driving transistor 14 and the electrode 132 is connected to the other of the source and drain of the selection transistor 11 and the source of the driving transistor 14.
  • the storage capacitor 13 is applied with the reference voltage VR to the electrode 131 and the data voltage Vdata to the electrode 132, which is the potential difference between both electrodes (VR ⁇ Vdata). Is retained.
  • the drive transistor 14 has a gate connected to the electrode 131 of the storage capacitor element 13, a drain connected to one of the source and drain of the switching transistor 16, and a source connected to the anode that is the first electrode of the organic EL element 15. It is a drive element.
  • the drive transistor 14 converts a voltage corresponding to the data voltage applied between the gate and the source into a drain current corresponding to the data voltage. Then, this drain current is supplied to the organic EL element 15 as a signal current.
  • the drive transistor 14 has a voltage corresponding to the data voltage Vdata supplied from the data line 20, that is, a storage capacitor element. 13 has a function of supplying a drain current corresponding to the holding voltage (VR ⁇ Vdata) of 13 to the organic EL element 15.
  • the drive transistor 14 is composed of, for example, an n-type thin film transistor (n-type TFT).
  • the organic EL element 15 is a light emitting element having an anode connected to the source of the driving transistor 14 and a cathode connected to the second power supply line 22, and emits light when a drain current that is a signal current flows from the driving transistor 14.
  • the switching transistor 16 has a gate connected to the third scanning line 19, one of the source and the drain connected to the drain of the driving transistor 14, and the other of the source and the drain connected to the first power supply line 21. It is.
  • the switching transistor 16 is connected between the anode of the organic EL element 15 and the first power supply line 21 in series with the drive transistor 14 and has a function of determining ON / OFF of the drain current of the drive transistor 14.
  • the switching transistor 16 is composed of, for example, an n-type thin film transistor (n-type TFT).
  • the first scanning line 17 is connected to the scanning line driving circuit 4 and is connected to each light emitting pixel belonging to the pixel row including the light emitting pixels 10. Accordingly, the first scanning line 17 has a function of supplying a timing for writing a data voltage to each light emitting pixel belonging to the pixel row including the light emitting pixels 10.
  • the second scanning line 18 is connected to the scanning line driving circuit 4 and is connected to each light emitting pixel belonging to the pixel row including the light emitting pixels 10. Accordingly, the second scanning line 18 has a function of supplying a timing for applying the reference voltage VR to the electrode 131 of the storage capacitor element 13 included in each light emitting pixel belonging to the pixel row including the light emitting pixel 10.
  • the third scanning line 19 is connected to the scanning line driving circuit 4 and connected to each light emitting pixel belonging to the pixel row including the light emitting pixels 10. Accordingly, the third scanning line 19 has a function of supplying a timing for electrically connecting the drain of the driving transistor 14 included in each light emitting pixel belonging to the pixel row including the light emitting pixel 10 and the first power supply voltage VDD.
  • the display device 1 includes the first scanning lines 17, the second scanning lines 18, and the third scanning lines 19 corresponding to the number of pixel rows.
  • the data line 20 is connected to the data line driving circuit 5 and connected to each light emitting pixel belonging to the pixel column including the light emitting pixels 10 and has a function of supplying a data voltage for determining the light emission intensity.
  • the display device 1 includes data lines 20 corresponding to the number of pixel columns.
  • the first power supply line 21, the second power supply line 22, and the reference power supply line 23 are commonly connected to all the light emitting pixels, and the power supply line driving circuit 6. It is connected to the. Further, when the voltage obtained by adding the light emission start voltage of the organic EL element 15 to the threshold voltage of the driving transistor 14 is larger than 0 V, the reference power supply line 23 may be the same voltage as the second power supply line 22. As a result, the types of output voltages of the power supply line driving circuit 6 are reduced, and the circuit becomes simpler.
  • the switching transistor 16 blocks the current flow between the first power supply line 21 and the data line 20 via the source of the driving transistor 14 and the selection transistor 11, and A voltage having a desired potential difference can be held.
  • the potential difference between the terminals on both sides of the selection transistor 11 from being fluctuated due to the current flowing between the first power supply line 21 and the data line 20 via the source of the drive transistor 14 and the selection transistor 11. Therefore, the potential difference between both ends of the selection transistor 11 is stabilized, and a voltage corresponding to a desired potential difference voltage can be accurately held in the storage capacitor element 13 from the data line 20 via the selection transistor 11.
  • the potential difference between the two electrodes of the storage capacitor element 13, that is, the potential difference between the gate and the source of the driving transistor 14 is stabilized, and the drain current corresponding to the voltage of the desired potential difference can be accurately supplied to the organic EL element 15. it can.
  • FIGS. 6 to 8B illustrate the control method in the normal light emission mode.
  • the test mode is a mode for accurately measuring the drain current of the driving transistor 14 generated by writing a data voltage to the storage capacitor element 13 and then generating a voltage corresponding to the written data voltage. It becomes possible to grasp the state of the driving transistor 14 from the measured drain current and generate correction data.
  • FIG. 3 is an operation timing chart for explaining a control method in the test mode of the display device according to the first embodiment of the present invention.
  • the horizontal axis represents time.
  • the first scanning line 17, the second scanning line 18, the third scanning line 19, the first power supply line 21, the second power supply line 22, the reference power supply line 23, and the data line 20 are generated in order from the top.
  • a voltage waveform diagram is shown.
  • FIG. 4 is an operation flowchart for explaining a control method in the test mode of the display device according to the first embodiment of the present invention.
  • the scanning line driving circuit 4 changes the voltage level of the third scanning line 19 from HIGH to LOW to turn off the switching transistor 16. As a result, the drain of the drive transistor 14 and the first power supply line 21 become non-conductive (S01 in FIG. 4).
  • the scanning line driving circuit 4 changes the voltage level of the second scanning line 18 from LOW to HIGH to turn on the switching transistor 12.
  • the electrode 131 of the storage capacitor 13 and the reference power line 23 are brought into conduction, and the reference voltage VR is applied to the electrode 131 of the storage capacitor 13 (S02 in FIG. 4).
  • the scanning line driving circuit 4 changes the voltage level of the first scanning line 17 from LOW to HIGH to turn on the selection transistor 11. Thereby, the electrode 132 of the storage capacitor 13 and the data line 20 are conducted, and the data voltage Vdata is applied to the electrode 132 of the storage capacitor 13 (S03 in FIG. 4).
  • the data voltage Vdata and the reference voltage VR are continuously applied to the electrode 131 and the electrode 132 of the light emitting pixel 10, respectively. Applied. Similarly, a data voltage is supplied to each light emitting pixel belonging to the pixel row including the light emitting pixel 10.
  • FIG. 5A is a circuit diagram showing a data voltage writing state in the test mode of the display device according to Embodiment 1 of the present invention.
  • the reference voltage VR of the reference power supply line 23 is applied to the electrode 131 of the storage capacitor element 13, and the data voltage Vdata is applied to the electrode 132 from the data line 20. That is, in steps S02 and S03, a voltage (VR ⁇ Vdata) corresponding to the data voltage to be applied to the light emitting pixel 10 is held in the holding capacitor element 13.
  • the drain current of the driving transistor 14 is not generated because the switching transistor 16 is non-conductive.
  • the potential difference between the maximum value of the data voltage Vdata and the second power supply voltage VEE is set to be equal to or less than the threshold voltage of the organic EL element 15 (hereinafter referred to as Vth (EL)). Therefore, the organic EL element 15 does not emit light.
  • the threshold voltage Vth of the driving TFT is set to 1V
  • VEE is set to 15V
  • VDD is set to 15V
  • VR is set to 10V
  • Vdata is set to 0V to 10V.
  • the scanning line driving circuit 4 changes the voltage level of the first scanning line 17 from HIGH to LOW to turn off the selection transistor 11.
  • the electrode 132 of the storage capacitor 13 and the data line 20 become non-conductive (S04 in FIG. 4).
  • the scanning line driving circuit 4 changes the voltage level of the second scanning line 18 from HIGH to LOW to turn off the switching transistor 12.
  • the electrode 131 of the storage capacitor 13 and the reference power supply line 23 become non-conductive (S05 in FIG. 4).
  • the scanning line driving circuit 4 changes the voltage level of the third scanning line 19 from LOW to HIGH, and turns on the switching transistor 16. As a result, the drain of the drive transistor 14 and the first power supply line 21 become conductive (S06 in FIG. 4).
  • each power supply voltage is set such that the first power supply voltage VDD ⁇ the second power supply voltage VEE ⁇ Vth (EL).
  • the drain current of the drive transistor 14 does not flow into the organic EL element 15 but flows into the data line 20 via the source of the drive transistor 14 and the electrode 132 of the storage capacitor element 13.
  • FIG. 5B is a circuit diagram showing a drain current reading state in the test mode of the display device according to Embodiment 1 of the present invention.
  • the data line driving circuit 5 includes a switch element 51, a reading resistor 52, and an operational amplifier 53.
  • Vread is, for example, 5V.
  • Ipix can be accurately calculated. That is, it is possible to accurately grasp the variation in Ipix for each light emitting pixel.
  • the first power line 21 to the organic EL element 15 is measured. Since the current flowing condition is the same in the route from the first power line 21 to the data line 20, the amount of current supplied to the organic EL element 15 through the first power line 21 is accurately determined. It can be measured.
  • the voltage held in the holding capacitor element 13 is that when the switching transistor 12 is off. Therefore, it is maintained regardless of the route of Ipix, and as a result, the value of Ipix does not depend on the route. That is, the amount of current supplied to the organic EL element 15 can be accurately measured.
  • the voltage of the second power supply line 22 is set to a voltage higher than the voltage obtained by subtracting Vth (EL) from the set voltage of the power supply unit connected to the first power supply line 21. Therefore, if the switching transistor 16 is turned on, no drain current flows through the organic EL element 15, and a drain current flows from the first power supply line 21 to the data line 20 due to a potential difference between the first power supply line 21 and the data line 20.
  • the normal light emission mode is a mode in which a data voltage is written into the storage capacitor element 13 and then the drain current of the driving transistor 14 generated by a voltage corresponding to the written data voltage is caused to flow through the organic EL element 15 to emit light. .
  • FIG. 6 is an operation timing chart illustrating a control method in the normal light emission mode of the display device according to Embodiment 1 of the present invention.
  • the horizontal axis represents time.
  • the first scanning line 17, the second scanning line 18, the third scanning line 19, the first power supply line 21, the second power supply line 22, the reference power supply line 23, and the data line 20 are generated in order from the top.
  • a voltage waveform diagram is shown.
  • FIG. 7 is an operation flowchart for explaining a control method in the normal light emission mode of the display device according to Embodiment 1 of the present invention.
  • the scanning line driving circuit 4 changes the voltage level of the third scanning line 19 from HIGH to LOW to turn off the switching transistor 16.
  • the drain of the drive transistor 14 and the first power supply line 21 become non-conductive, and the organic EL element 15 is extinguished (S11 in FIG. 7).
  • the scanning line driving circuit 4 changes the voltage level of the second scanning line 18 from LOW to HIGH to turn on the switching transistor 12.
  • the electrode 131 of the storage capacitor element 13 and the reference power line 23 are brought into conduction, and the reference voltage VR is applied to the electrode 131 of the storage capacitor element 13 (S12 in FIG. 7).
  • the scanning line driving circuit 4 changes the voltage level of the first scanning line 17 from LOW to HIGH, and turns on the selection transistor 11.
  • the electrode 132 of the storage capacitor element 13 and the data line 20 become conductive, and the data voltage Vdata is applied to the electrode 132 of the storage capacitor element 13 (S13 in FIG. 7).
  • the data voltage Vdata and the reference voltage VR are continuously applied to the electrode 131 and the electrode 132 of the light emitting pixel 10, respectively. Applied. Similarly, a data voltage is supplied to each light emitting pixel belonging to the pixel row including the light emitting pixel 10.
  • FIG. 8A is a circuit diagram showing a data voltage writing state in the normal light emission mode of the display device according to Embodiment 1 of the present invention.
  • the reference voltage VR of the reference power supply line 23 is applied to the electrode 131 of the storage capacitor element 13, and the data voltage Vdata is applied to the electrode 132 from the data line 20. That is, in steps S 12 and S 13, a voltage (VR ⁇ Vdata) corresponding to the data voltage to be applied to the light emitting pixel 10 is held in the holding capacitor element 13.
  • the drain current of the driving transistor 14 is not generated because the switching transistor 16 is non-conductive. Further, the potential difference between the maximum value (Vdata_max) of the data voltage Vdata and the second power supply voltage VEE is set to be equal to or less than Vth (EL) of the organic EL element 15. Therefore, the organic EL element 15 does not emit light.
  • the threshold voltage Vth of the driving TFT is set to 1V
  • VEE is set to 0V
  • VDD is set to 15V
  • VR is set to 10V
  • Vdata is set to 0V to 10V.
  • the scanning line driving circuit 4 changes the voltage level of the first scanning line 17 from HIGH to LOW to turn off the selection transistor 11. Thereby, the electrode 132 of the storage capacitor element 13 and the data line 20 become non-conductive (S14 in FIG. 7).
  • the scanning line driving circuit 4 changes the voltage level of the second scanning line 18 from HIGH to LOW to turn off the switching transistor 12.
  • the electrode 131 of the storage capacitor 13 and the reference power supply line 23 become non-conductive (S15 in FIG. 7).
  • the scanning line driving circuit 4 changes the voltage level of the third scanning line 19 from LOW to HIGH, and turns on the switching transistor 16.
  • the drain of the driving transistor 14 and the first power supply line 21 are brought into conduction, and a drain current flows through the organic EL element 15, whereby the organic EL element 15 emits light (S16 in FIG. 7).
  • FIG. 8B is a circuit diagram showing a light emission state in the normal light emission mode of the display device according to Embodiment 1 of the present invention.
  • each power supply voltage is set so that the first power supply voltage VDD ⁇ the second power supply voltage VEE> Vth (EL).
  • VDD the first power supply voltage
  • VEE the second power supply voltage
  • EL Vth
  • the scanning line driving circuit 4 changes the voltage level of the third scanning line 19 from HIGH to LOW, turns off the switching transistor 16, and extinguishes the organic EL element 15.
  • the above-described times t10 to t16 correspond to one frame period of the display panel, and the same operation as t10 to t15 is executed also from t16 to t21.
  • the switching transistor 16 blocks the current flow between the first power supply line 21 and the data line 20 via the source of the drive transistor 14 and the selection transistor 11, and then the storage capacitor element 13. It is possible to hold a voltage having a desired potential difference. Thereby, it is possible to prevent the potential difference between the terminals on both sides of the selection transistor 11 from being fluctuated due to the current flowing between the first power supply line 21 and the data line 20 via the source of the drive transistor 14 and the selection transistor 11. Therefore, the potential difference between both ends of the selection transistor 11 is stabilized, and a voltage corresponding to a desired potential difference voltage can be accurately held in the storage capacitor element 13 from the data line 20 via the selection transistor 11.
  • the potential difference between the gate and the source of the driving transistor 14 is not easily affected by the fluctuation of the source potential of the driving transistor 14 due to the voltage fluctuation of the second power supply line 22 and the increase in resistance due to the deterioration of the organic EL element 15 over time. It has become. That is, this circuit operation is equivalent to the circuit operation of the source ground, and the drain current corresponding to the voltage of the desired potential difference can be accurately supplied to the organic EL element 15.
  • FIG. 1 is a block diagram showing the electrical configuration of the display device of the present invention.
  • the display device 1 in FIG. 1 includes a control circuit 2, a memory 3, a scanning line driving circuit 4, a data line driving circuit 5, a power line driving circuit 6, and a display unit 7.
  • FIG. 9 is a diagram showing a circuit configuration of a light-emitting pixel included in the display unit according to Embodiment 2 of the present invention and a connection with peripheral circuits thereof.
  • the light emitting pixel 10 in the figure includes a selection transistor 11, switching transistors 12 and 26, a storage capacitor element 13, a drive transistor 14, an organic EL element 15, a first scanning line 17, and a second scanning line 18.
  • the third scanning line 19, the data line 20, the first power supply line 21, the second power supply line 22, and the reference power supply line 23 are provided.
  • the peripheral circuit includes a scanning line driving circuit 4 and a data line driving circuit 5.
  • the display device according to the present embodiment is different from the display device according to the first embodiment only in the circuit configuration of the light emitting pixels.
  • description of the same points as those of the display device according to the first embodiment will be omitted, and only different points will be described.
  • the control circuit 2 has a function of controlling the scanning line driving circuit 4, the data line driving circuit 5, the power line driving circuit 6 and the memory 3.
  • the memory 3 stores correction data for each light-emitting pixel, and the control circuit 2 reads the correction data written in the memory 3 and corrects an externally input video signal based on the correction data. Then, the data is output to the data line driving circuit 5.
  • the control circuit 2 controls the selection transistor 11 and the switching transistors 12 and 26 via the scanning line driving circuit 4.
  • the scanning line driving circuit 4 is connected to the first scanning line 17, the second scanning line 18 and the third scanning line 19, and the scanning signal is supplied to the first scanning line 17, the second scanning line 18 and the third scanning line 19. Is output, and the selection transistor 11 and the switching transistors 12 and 26 of the light emitting pixel 10 have a function of executing conduction / non-conduction according to an instruction from the control circuit 2.
  • the drive transistor 14 is a drive element having a gate connected to the electrode 131 of the storage capacitor 13, a drain connected to the first power supply line 21, and a source connected to one of the source and drain of the switching transistor 26.
  • the drive transistor 14 converts a voltage corresponding to the data voltage applied between the gate and the other of the source and drain of the switching transistor 26 into a drain current corresponding to the data voltage. Then, this drain current is supplied to the organic EL element 15 as a signal current.
  • the drive transistor 14 has a voltage corresponding to the data voltage Vdata supplied from the data line 20, that is, a storage capacitor element. 13 has a function of supplying a drain current corresponding to the holding voltage (VR ⁇ Vdata) of 13 to the organic EL element 15.
  • the drive transistor 14 is composed of, for example, an n-type thin film transistor (n-type TFT).
  • the organic EL element 15 is a light emitting element whose anode is connected to the other of the source and drain of the switching transistor 26 and whose cathode is connected to the second power supply line 22, and a drain current as a signal current flows from the driving transistor 14. Emits light.
  • the switching transistor 26 has a gate connected to the third scanning line 19, one of the source and the drain connected to the source of the driving transistor 14, and the other of the source and the drain connected to the anode of the organic EL element 15. It is an element.
  • the switching transistor 26 is connected between the anode of the organic EL element 15 and the first power supply line 21 and is connected in series with the driving transistor 14 and has a function of determining ON / OFF of the drain current of the driving transistor 14.
  • the switching transistor 26 is composed of, for example, an n-type thin film transistor (n-type TFT).
  • the third scanning line 19 is connected to the scanning line driving circuit 4 and connected to each light emitting pixel belonging to the pixel row including the light emitting pixels 10. Accordingly, the third scanning line 19 has a function of electrically connecting the source of the driving transistor 14 included in each light emitting pixel belonging to the pixel row including the light emitting pixel 10 and the anode of the organic EL element 15.
  • the switching transistor 26 blocks the current flow between the first power supply line 21 and the data line 20 via the source of the driving transistor 14 and the selection transistor 11, and A voltage having a desired potential difference can be held.
  • the potential difference between the terminals on both sides of the selection transistor 11 is stabilized, and a voltage corresponding to a desired potential difference voltage can be accurately held in the storage capacitor element 13 from the data line 20 via the selection transistor 11.
  • the potential difference between the gate and the source of the driving transistor 14 is stabilized, and the drain current corresponding to the voltage of the desired potential difference can be accurately supplied to the organic EL element 15.
  • FIGS. 6, 12 and 13B illustrate the control method in the normal light emission mode.
  • FIG. 3 is an operation timing chart for explaining a control method in the test mode of the display device according to the first embodiment of the present invention.
  • the scanning line driving circuit 4 changes the voltage level of the third scanning line 19 from HIGH to LOW to turn off the switching transistor 26.
  • the anode of the organic EL element 15 and the source of the drive transistor 14 become non-conductive (S21 in FIG. 10).
  • the scanning line driving circuit 4 changes the voltage level of the second scanning line 18 from LOW to HIGH to turn on the switching transistor 12.
  • the electrode 131 of the storage capacitor element 13 and the reference power supply line 23 become conductive, and the reference voltage VR is applied to the electrode 131 of the storage capacitor element 13 (S22 in FIG. 10).
  • the scanning line driving circuit 4 changes the voltage level of the first scanning line 17 from LOW to HIGH to turn on the selection transistor 11.
  • the electrode 132 of the storage capacitor element 13 and the data line 20 are conducted, and the data voltage Vdata is applied to the electrode 132 of the storage capacitor element 13 (S23 in FIG. 10).
  • the data voltage Vdata and the reference voltage VR are continuously applied to the electrode 131 and the electrode 132 of the light emitting pixel 10, respectively. Applied. Similarly, a data voltage is supplied to each light emitting pixel belonging to the pixel row including the light emitting pixel 10.
  • FIG. 11A is a circuit diagram showing a data voltage writing state in the test mode of the display device according to Embodiment 2 of the present invention.
  • the reference voltage VR of the reference power supply line 23 is applied to the electrode 131 of the storage capacitor element 13, and the data voltage Vdata is applied to the electrode 132 from the data line 20. That is, in steps S22 and S23, the storage capacitor element 13 holds a voltage (VR-Vdata) corresponding to the data voltage to be applied to the light emitting pixel 10.
  • the drain current of the driving transistor 14 is not generated because the switching transistor 26 is non-conductive.
  • the potential difference between the maximum value of the data voltage Vdata and the second power supply voltage VEE is set to be equal to or less than the threshold voltage of the organic EL element 15 (hereinafter referred to as Vth (EL)). Therefore, the organic EL element 15 does not emit light.
  • the threshold voltage Vth of the driving TFT is set to 1V
  • VEE is set to 15V
  • VDD is set to 15V
  • VR is set to 10V
  • Vdata is set to 0V to 10V.
  • the scanning line driving circuit 4 changes the voltage level of the first scanning line 17 from HIGH to LOW to turn off the selection transistor 11.
  • the electrode 132 of the storage capacitor 13 and the data line 20 become non-conductive (S24 in FIG. 10).
  • the scanning line driving circuit 4 changes the voltage level of the second scanning line 18 from HIGH to LOW to turn off the switching transistor 12.
  • the electrode 131 of the storage capacitor 13 and the reference power supply line 23 become non-conductive (S25 in FIG. 10).
  • the scanning line driving circuit 4 changes the voltage level of the third scanning line 19 from LOW to HIGH, and turns on the switching transistor 26. Thereby, the anode of the organic EL element 15 and the source of the drive transistor 14 are conducted (S26 in FIG. 10).
  • each power supply voltage is set such that the first power supply voltage VDD ⁇ the second power supply voltage VEE ⁇ Vth (EL).
  • the drain current of the drive transistor 14 does not flow into the organic EL element 15 but flows into the data line 20 via the source of the drive transistor 14 and the electrode 132 of the storage capacitor element 13.
  • FIG. 11B is a circuit diagram showing a drain current reading state in the test mode of the display device according to Embodiment 2 of the present invention.
  • the data line driving circuit 5 includes a switch element 51, a reading resistor 52, and an operational amplifier 53.
  • Vread is, for example, 5V.
  • Ipix can be accurately calculated. That is, it is possible to accurately grasp the variation in Ipix for each light emitting pixel.
  • the first power line 21 to the organic EL element 15 is measured. Since the current flowing condition is the same in the route from the first power line 21 to the data line 20, the amount of current supplied to the organic EL element 15 through the first power line 21 is accurately determined. It can be measured.
  • the voltage held in the holding capacitor element 13 is that when the switching transistor 12 is off. Therefore, it is maintained regardless of the route of Ipix, and as a result, the value of Ipix does not depend on the route. That is, the amount of current supplied to the organic EL element 15 can be accurately measured.
  • the voltage of the second power supply line 22 is set to a voltage higher than the voltage obtained by subtracting Vth (EL) from the set voltage of the power supply unit connected to the first power supply line 21. Therefore, if the switching transistor 26 is turned on, no drain current flows through the organic EL element 15, and a drain current flows from the first power supply line 21 to the data line 20 due to a potential difference between the first power supply line 21 and the data line 20.
  • FIG. 6 is an operation timing chart illustrating a control method in the normal light emission mode of the display device according to Embodiment 2 of the present invention.
  • the scanning line driving circuit 4 changes the voltage level of the third scanning line 19 from HIGH to LOW to turn off the switching transistor 26.
  • the anode of the organic EL element 15 and the source of the drive transistor 14 become non-conductive, and the organic EL element 15 is extinguished (S31 in FIG. 12).
  • the scanning line driving circuit 4 changes the voltage level of the second scanning line 18 from LOW to HIGH to turn on the switching transistor 12. Thereby, the electrode 131 of the storage capacitor element 13 and the reference power supply line 23 are brought into conduction, and the reference voltage VR is applied to the electrode 131 of the storage capacitor element 13 (S32 in FIG. 12).
  • the scanning line driving circuit 4 changes the voltage level of the first scanning line 17 from LOW to HIGH, and turns on the selection transistor 11. Thereby, the electrode 132 of the storage capacitor 13 and the data line 20 are conducted, and the data voltage Vdata is applied to the electrode 132 of the storage capacitor 13 (S33 in FIG. 12).
  • the data voltage Vdata and the reference voltage VR are continuously applied to the electrode 131 and the electrode 132 of the light emitting pixel 10, respectively. Applied. Similarly, a data voltage is supplied to each light emitting pixel belonging to the pixel row including the light emitting pixel 10.
  • FIG. 13A is a circuit diagram showing a data voltage writing state in the normal light emission mode of the display device according to Embodiment 2 of the present invention.
  • the reference voltage VR of the reference power supply line 23 is applied to the electrode 131 of the storage capacitor element 13, and the data voltage Vdata is applied to the electrode 132 from the data line 20. That is, in steps S32 and S33, a voltage (VR ⁇ Vdata) corresponding to the data voltage to be applied to the light emitting pixel 10 is held in the holding capacitor element 13.
  • the drain current of the driving transistor 14 is not generated because the switching transistor 26 is non-conductive. Further, the potential difference between the maximum value (Vdata_max) of the data voltage Vdata and the second power supply voltage VEE is set to be equal to or less than Vth (EL) of the organic EL element 15. Therefore, the organic EL element 15 does not emit light.
  • the threshold voltage Vth of the driving TFT is set to 1V
  • VEE is set to 0V
  • VDD is set to 15V
  • VR is set to 10V
  • Vdata is set to 0V to 10V.
  • the scanning line driving circuit 4 changes the voltage level of the first scanning line 17 from HIGH to LOW to turn off the selection transistor 11.
  • the electrode 132 of the storage capacitor 13 and the data line 20 are rendered non-conductive (S34 in FIG. 12).
  • the scanning line driving circuit 4 changes the voltage level of the second scanning line 18 from HIGH to LOW to turn off the switching transistor 12.
  • the electrode 131 of the storage capacitor 13 and the reference power supply line 23 become non-conductive (S35 in FIG. 12).
  • the scanning line driving circuit 4 changes the voltage level of the third scanning line 19 from LOW to HIGH, and turns on the switching transistor 26.
  • the anode of the organic EL element 15 and the source of the drive transistor 14 become conductive, and a drain current flows through the organic EL element 15, whereby the organic EL element 15 emits light (S36 in FIG. 12).
  • FIG. 13B is a circuit diagram showing a light emission state in the normal light emission mode of the display device according to Embodiment 2 of the present invention.
  • each power supply voltage is set so that the first power supply voltage VDD ⁇ the second power supply voltage VEE> Vth (EL).
  • VDD the first power supply voltage
  • VEE the second power supply voltage
  • EL Vth
  • the scanning line driving circuit 4 changes the voltage level of the third scanning line 19 from HIGH to LOW, turns off the switching transistor 26, and extinguishes the organic EL element 15.
  • the switching transistor 26 cuts off the current flow between the first power supply line 21 and the data line 20 via the source of the drive transistor 14 and the selection transistor 11, and then the storage capacitor element 13. It is possible to hold a voltage having a desired potential difference. Thereby, it is possible to prevent the potential difference between the terminals on both sides of the selection transistor 11 from being fluctuated due to the current flowing between the first power supply line 21 and the data line 20 via the source of the drive transistor 14 and the selection transistor 11. Therefore, the potential difference between both ends of the selection transistor 11 is stabilized, and a voltage corresponding to a desired potential difference voltage can be accurately held in the storage capacitor element 13 from the data line 20 via the selection transistor 11.
  • the potential difference between the gate and the source of the driving transistor 14 is not easily affected by the fluctuation of the source potential of the driving transistor 14 due to the voltage fluctuation of the second power supply line 22 and the increase in resistance due to the deterioration of the organic EL element 15 over time. It has become.
  • this circuit operation is equivalent to the circuit operation of the source ground, and the drain current corresponding to the voltage of the desired potential difference can be accurately supplied to the organic EL element 15.
  • FIG. 14 is a diagram showing a circuit configuration of a light emitting pixel included in a display unit according to Embodiment 3 of the present invention and a connection with peripheral circuits thereof.
  • the light emitting pixel 10 in the figure includes a selection transistor 11, switching transistors 12 and 16, a storage capacitor element 13, a drive transistor 24, an organic EL element 25, a first scanning line 17, and a second scanning line 18.
  • the third scanning line 19, the data line 20, the first power supply line 31, the second power supply line 32, and the reference power supply line 23 are provided.
  • the peripheral circuit includes a scanning line driving circuit 4 and a data line driving circuit 5.
  • the display device according to the present embodiment is different from the display device according to the first embodiment only in the circuit configuration of the light emitting pixels. That is, the drive transistor is p-type, and the source of the drive transistor and the cathode of the organic EL element are connected.
  • the same points as those of the display device according to the first embodiment will be omitted, and only different points will be described.
  • the drive transistor 24 has a gate connected to the electrode 131 of the storage capacitor 13, a drain connected to one of the source and drain of the switching transistor 16, and a source connected to the cathode that is the first electrode of the organic EL element 15. It is a drive element.
  • the drive transistor 24 converts a voltage corresponding to the data voltage applied between the gate and the source into a drain current corresponding to the data voltage. Then, this drain current is supplied to the organic EL element 25 as a signal current.
  • the drive transistor 24 has a voltage corresponding to the data voltage Vdata supplied from the data line 20, that is, a storage capacitor element. 13 has a function of supplying a drain current corresponding to a holding voltage (Vdata ⁇ VR) of 13 to the organic EL element 25.
  • the drive transistor 24 is composed of a p-type thin film transistor (p-type TFT).
  • the organic EL element 25 is a light emitting element having a cathode connected to the source of the driving transistor 24 and an anode connected to the second power supply line 32, and emits light when a drain current of the driving transistor 24 flows.
  • the switching transistor 16 has a gate connected to the third scanning line 19, one of the source and the drain connected to the drain of the driving transistor 24, and the third switch element having the other of the source and the drain connected to the first power supply line 31. It is.
  • the switching transistor 16 is connected between the cathode of the organic EL element 25 and the first power supply line 31 and is connected in series with the drive transistor 24, and has a function of determining ON / OFF of the drain current of the drive transistor 24.
  • the switching transistor 16 is composed of, for example, an n-type thin film transistor (n-type TFT).
  • the switching transistor 16 blocks the current flow between the first power supply line 31 and the data line 20 via the source of the driving transistor 24 and the selection transistor 11, and A voltage having a desired potential difference can be held.
  • the potential difference between the terminals on both sides of the selection transistor 11 from fluctuating due to the current flowing between the first power supply line 31 and the data line 20 via the source of the drive transistor 24 and the selection transistor 11. Therefore, the potential difference between both ends of the selection transistor 11 is stabilized, and a voltage corresponding to a desired potential difference voltage can be accurately held in the storage capacitor element 13 from the data line 20 via the selection transistor 11.
  • the control method of the display device according to the present embodiment is the same as that of the display device according to the first embodiment, and has the same effect.
  • the potential difference between the second power supply voltage VEE and the maximum value of the data voltage Vdata is equal to or less than the threshold voltage of the organic EL element 15 (hereinafter referred to as Vth (EL)).
  • each power supply voltage is set so that the second power supply voltage VEE ⁇ the first power supply voltage VDD ⁇ Vth (EL).
  • the drain current of the driving transistor 24 does not flow into the organic EL element 25 but flows into the data line 20 via the source of the driving transistor 24 and the electrode 132 of the storage capacitor element 13.
  • the current Ipix flows from the data line 20 to the first power supply line 31 via the source of the selection transistor 11 and the drive transistor 24.
  • the potential difference between the second power supply voltage VEE and the minimum value (Vdata_min) of the data voltage Vdata is set to be equal to or less than Vth (EL) of the organic EL element 15.
  • each power supply voltage is set so that the second power supply voltage VEE ⁇ the first power supply voltage VDD> Vth (EL).
  • VEE the second power supply voltage
  • Vth the drain current of the driving transistor 24 corresponding to the voltage held at both electrodes of the holding capacitor element 13 flows through the organic EL element 25.
  • the switching transistor 16 blocks the current flow between the first power supply line 31 and the data line 20 via the source of the drive transistor 24 and the selection transistor 11, and then the storage capacitor element 13 has a desired value. It is possible to hold the voltage of the potential difference. Thereby, it is possible to prevent the potential difference between the terminals on both sides of the selection transistor 11 from fluctuating due to the current flowing between the first power supply line 31 and the data line 20 via the source of the drive transistor 24 and the selection transistor 11. Therefore, the potential difference between both ends of the selection transistor 11 is stabilized, and a voltage corresponding to a desired potential difference voltage can be accurately held in the storage capacitor element 13 from the data line 20 via the selection transistor 11.
  • the potential difference between the gate and the source of the driving transistor 24 is less affected by the fluctuation of the voltage of the second power supply line 32 and the fluctuation of the source potential of the driving transistor 24 due to the increase in resistance due to the deterioration of the organic EL element 25 over time.
  • the operation is equivalent to a ground circuit operation, and a drain current corresponding to a voltage having a desired potential difference can be accurately supplied to the organic EL element 25.
  • FIG. 15 is a diagram showing a circuit configuration of a light-emitting pixel included in the display unit according to Embodiment 4 of the present invention and a connection with peripheral circuits thereof.
  • the light emitting pixel 10 in the figure includes a selection transistor 11, switching transistors 12 and 26, a storage capacitor element 13, a driving transistor 24, an organic EL element 25, a first scanning line 17, and a second scanning line 18.
  • the third scanning line 19, the data line 20, the first power supply line 31, the second power supply line 32, and the reference power supply line 23 are provided.
  • the peripheral circuit includes a scanning line driving circuit 4 and a data line driving circuit 5.
  • the display device according to the present embodiment is different from the display device according to the second embodiment only in the circuit configuration of the light emitting pixels. That is, the drive transistor is p-type, and the source of the drive transistor and the cathode of the organic EL element are connected.
  • the same points as those of the display device according to the second embodiment will be omitted, and only different points will be described.
  • the drive transistor 24 is a drive element having a gate connected to the electrode 131 of the storage capacitor 13, a drain connected to the first power supply line 31, and a source connected to one of the source and drain of the switching transistor 26.
  • the drive transistor 24 converts a voltage corresponding to the data voltage applied between the gate and the other of the source and drain of the switching transistor 26 into a drain current corresponding to the data voltage. Then, this drain current is supplied to the organic EL element 25 as a signal current.
  • the drive transistor 24 has a voltage corresponding to the data voltage Vdata supplied from the data line 20, that is, a storage capacitor element. 13 has a function of supplying a drain current corresponding to a holding voltage (Vdata ⁇ VR) of 13 to the organic EL element 25.
  • the drive transistor 24 is configured by, for example, a p-type thin film transistor (p-type TFT).
  • the organic EL element 25 is a light emitting element whose cathode is connected to the other of the source and drain of the switching transistor 26 and whose anode is connected to the second power supply line 32, and emits light when the drain current of the driving transistor 24 flows.
  • the switching transistor 26 has a gate connected to the third scanning line 19, one of the source and the drain connected to the source of the driving transistor 24, and the other of the source and the drain connected to the cathode of the organic EL element 25. It is an element.
  • the switching transistor 26 is connected between the cathode of the organic EL element 25 and the first power supply line 31 and is connected in series with the drive transistor 24, and has a function of determining ON / OFF of the drain current of the drive transistor 24.
  • the switching transistor 26 is composed of, for example, an n-type thin film transistor (n-type TFT).
  • the switching transistor 26 cuts off the current flow between the first power supply line 31 and the data line 20 via the source of the drive transistor 24 and the selection transistor 11, and then the storage capacitor 13 A voltage having a desired potential difference can be held.
  • the potential difference between the terminals on both sides of the selection transistor 11 from fluctuating due to the current flowing between the first power supply line 31 and the data line 20 via the source of the drive transistor 24 and the selection transistor 11. Therefore, the potential difference between both ends of the selection transistor 11 is stabilized, and a voltage corresponding to a desired potential difference voltage can be accurately held in the storage capacitor element 13 from the data line 20 via the selection transistor 11.
  • the control method of the display device according to the present embodiment is the same as that of the display device according to the second embodiment, and has the same effect.
  • the potential difference between the second power supply voltage VEE and the maximum value of the data voltage Vdata is equal to or less than the threshold voltage of the organic EL element 15 (hereinafter referred to as Vth (EL)).
  • each power supply voltage is set so that the second power supply voltage VEE ⁇ the first power supply voltage VDD ⁇ Vth (EL).
  • the drain current of the driving transistor 24 does not flow into the organic EL element 25 but flows into the data line 20 via the source of the driving transistor 24 and the electrode 132 of the storage capacitor element 13.
  • the current Ipix flows from the data line 20 to the first power supply line 31 via the source of the selection transistor 11 and the drive transistor 24.
  • the potential difference between the second power supply voltage VEE and the minimum value (Vdata_min) of the data voltage Vdata is set to be equal to or less than Vth (EL) of the organic EL element 15.
  • each power supply voltage is set so that the second power supply voltage VEE ⁇ the first power supply voltage VDD> Vth (EL).
  • VEE the second power supply voltage
  • Vth the drain current of the driving transistor 24 corresponding to the voltage held at both electrodes of the holding capacitor element 13 flows through the organic EL element 25.
  • the switching transistor 26 blocks the current flow between the first power supply line 31 and the data line 20 via the source of the driving transistor 24 and the selection transistor 11, and then the storage capacitor 13 has a desired capacity. It is possible to hold the voltage of the potential difference. Thereby, it is possible to prevent the potential difference between the terminals on both sides of the selection transistor 11 from fluctuating due to the current flowing between the first power supply line 31 and the data line 20 via the source of the drive transistor 24 and the selection transistor 11. Therefore, the potential difference between both ends of the selection transistor 11 is stabilized, and a voltage corresponding to a desired potential difference voltage can be accurately held in the storage capacitor element 13 from the data line 20 via the selection transistor 11.
  • the potential difference between the gate and the source of the driving transistor 24 is less affected by the fluctuation of the voltage of the second power supply line 32 and the fluctuation of the source potential of the driving transistor 24 due to the increase in resistance due to the deterioration of the organic EL element 25 over time.
  • the operation is equivalent to a ground circuit operation, and a drain current corresponding to a voltage having a desired potential difference can be accurately supplied to the organic EL element 25.
  • the both end electrodes of the storage capacitor element that holds the voltage to be applied between the gate and the source of the drive transistor that performs the source grounding operation are provided. It is possible to record an accurate potential corresponding to the data voltage. Therefore, it is possible to display a highly accurate image reflecting the video signal. Further, when the amount of current supplied to the organic EL element via the power line is read and measured via the data line, the amount of current supplied from the power line to the organic EL element can be accurately measured.
  • the display device according to the present invention is not limited to the above-described embodiment. It does not depart from the gist of the present invention with respect to other embodiments realized by combining arbitrary constituent elements in Embodiments 1 to 4 and the modifications thereof, and Embodiments 1 to 4 and the modifications thereof. Modifications obtained by making various modifications conceivable by those skilled in the art within the scope, and various devices incorporating the display device according to the present invention are also included in the present invention.
  • the n-type transistor that is turned on when the voltage level of the gates of the selection transistor and the switching transistor is HIGH is described. Even in the image display device in which the polarity of the above is reversed, the same effects as those of the above-described embodiments can be obtained.
  • the display device according to the present invention is built in a thin flat TV as shown in FIG.
  • a thin flat TV capable of displaying an image with high accuracy reflecting a video signal is realized.
  • the present invention is particularly useful for an active organic EL flat panel display in which the luminance is varied by controlling the light emission intensity of the pixel by the pixel signal current.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

 有機EL素子(15)と、保持容量素子(13)と、ゲートが電極(131)に接続されソースが有機EL素子(15)のアノード及び電極(132)に接続され保持容量素子(13)の電圧に応じたドレイン電流を有機EL素子(15)に流す駆動トランジスタ(14)と、駆動トランジスタ(14)のドレイン電位を決定するための第1電源線(21)と、有機EL素子(15)のカソードに接続された第2電源線(22)と、電極(131)に基準電圧を設定するためのスイッチングトランジスタ(12)と、電極(132)にデータ電圧を供給するためのデータ線(20)と、データ線(20)と電極(132)との間に接続された選択トランジスタ(11)と、電極(131)と第1電源線(21)との間であって、駆動トランジスタ(14)と直列接続され、駆動トランジスタ(14)のドレイン電流のON/OFFを決定するスイッチングトランジスタ(16)とを備える。

Description

表示パネル装置及びその制御方法
 本発明は、表示パネル装置およびその制御方法に関し、特に電流駆動型の発光素子を用いた表示パネル装置およびその制御方法に関する。
 電流駆動型の発光素子を用いた画像表示装置として、有機エレクトロルミネッセンス(EL)素子を用いた画像表示装置が知られている。この自発光する有機EL素子を用いた有機EL表示装置は、液晶表示装置に必要なバックライトが不要で装置の薄型化に最適である。また、視野角にも制限がないため、次世代の表示装置として実用化が期待されている。また、有機EL表示装置に用いられる有機EL素子は、各発光素子の輝度がそこに流れる電流値により制御される点で、液晶セルがそこに印加される電圧により制御されるのとは異なる。
 有機EL表示装置では、通常、画素を構成する有機EL素子がマトリクス状に配置される。複数の行電極(走査線)と複数の列電極(データ線)との交点に有機EL素子を設け、選択した行電極と複数の列電極との間にデータ信号に相当する電圧を印加するようにして有機EL素子を駆動するものをパッシブマトリクス型の有機ELディスプレイと呼ぶ。
 一方、複数の走査線と複数のデータ線との交点にスイッチング薄膜トランジスタ(TFT:Thin Film Transistor)を設け、このスイッチングTFTに駆動素子のゲートを接続し、選択した走査線を通じてこのスイッチングTFTをオンさせて信号線からデータ信号を駆動素子に入力する。この駆動素子によって有機EL素子を駆動するものをアクティブマトリクス型の有機EL表示装置と呼ぶ。
 アクティブマトリクス型の有機EL表示装置は、各行電極(走査線)を選択している期間のみ、それに接続された有機EL素子が発光するパッシブマトリクス型の有機EL表示装置とは異なり、次の走査(選択)まで有機EL素子を発光させることが可能であるため、表示装置の走査本数が上がってもディスプレイの輝度減少を招くようなことはない。従って、アクティブマトリクス型の有機EL表示装置は、低電圧で駆動でき、低消費電力化が可能となる。
 特許文献1には、アクティブマトリクス型の有機EL表示装置における画素部の回路構成が開示されている。
 図17は、特許文献1に記載された従来の有機EL表示装置における画素部の回路構成図である。同図における画素部500は、カソードが負電源線(電圧値はVEE)に接続された有機EL素子505、ドレインが正電源線(電圧値はVDD)に接続されソースが有機EL素子505のアノードに接続されたn型薄膜トランジスタ(n型TFT)504、n型TFT504のゲート-ソース間に接続されn型TFT504のゲート電圧を保持する容量素子503、有機EL素子505の両端子間を略同電位とする第3スイッチング素子509、信号線506から映像信号を選択的にn型TFT504のゲートに印加する第1スイッチング素子501、及びn型TFT504のゲート電位を所定電位に初期化する第2スイッチング素子502という簡単な回路素子により構成される。以下、画素部500の発光動作を説明する。
 まず、第2スイッチング素子502を、第2走査線508から供給される走査信号によりオン状態とし、参照電源線から供給される所定の電圧VREFをn型TFT504のゲートに印加してn型TFT504のソース-ドレイン間電流が流れないようn型TFT504を初期化する(S101)。
 次に、第2スイッチング素子502を、第2走査線508から供給される走査信号によりオフ状態とする(S102)。
 次に、第1スイッチング素子501を、第1走査線507から供給される走査信号によりオン状態とし、信号線506から供給される信号電圧をn型TFT504のゲートに印加する(S103)。このとき、第3スイッチング素子509のゲートには、第1走査線507が接続されており、第1スイッチング素子501の導通と同時に導通する。これによって有機EL素子505の端子間電圧に影響されずに、容量素子503には信号電圧に対応した電荷が蓄積される。また、第3スイッチング素子509が導通している間は有機EL素子505に電流が流れないので、有機EL素子505は発光しない。
 次に、第3スイッチング素子509を、第1走査線507から供給される走査信号によりオフ状態とし、容量素子503に蓄積された電荷に対応する信号電流をn型TFT504から有機EL素子505へ供給する(S104)。このとき、有機EL素子505が発光する。
 上述した一連の動作により、1フレーム期間において、信号線から供給される信号電圧に対応した輝度で有機EL素子505が発光することになる。
特開2005-4173号公報
 しかしながら、特許文献1に記載された従来の有機EL表示装置は、信号電圧をn型TFT504のゲートに記録した際(S103)に、n型TFT504がオン状態となり、第3スイッチング素子509を介して負電源線に電流が流れ込んでしまう。この電流が、第3スイッチング素子509及び負電源線の抵抗成分に流れることにより、n型TFT504のソース電位が変動してしまう。つまり、容量素子503に保持すべき電圧が変動してしまう。
 上述したように、アモルファスSiに代表されるn型TFTによってソース接地動作する画素回路を構成する場合、駆動n型TFTのゲート-ソース間の電圧を保持する機能を有する容量素子の両端電極に、正確な電位を記録することが困難となる。よって、信号電圧に対応した正確な信号電流が流れないため発光素子が正確に発光せず、結果的には映像信号を反映した高精度な画像表示がなされない。
 上記課題に鑑み、本発明は、簡単な画素回路で、駆動TFTのゲート-ソース間の電圧を保持する静電容量の両端電極に、信号電圧に対応した正確な電位を記録することができる発光画素を有する画像表示装置を提供することを目的とする。
 上記目的を達成するために、本発明の一態様に係る表示パネル装置は、発光素子と、電圧を保持するコンデンサと、ゲート電極が前記コンデンサの第1電極に接続され、前記コンデンサに保持された電圧に応じたドレイン電流を前記発光素子に流すことにより前記発光素子を発光させる駆動素子と、前記駆動素子のドレイン電極の電位を決定するための第1電源線と、前記発光素子の第2電極に電気的に接続された第2電源線と、前記コンデンサの第1電極に基準電圧を設定するための第1スイッチ素子と、前記コンデンサの第2電極にデータ電圧を供給するためのデータ線と、一方の端子が前記データ線に電気的に接続され、他方の端子が前記コンデンサの第2電極に電気的に接続され、前記データ線と前記コンデンサの第2電極との導通及び非導通を切り換える第2スイッチ素子と、前記発光素子の第1電極と前記コンデンサの第2電極とを電気的に接続し、前記第1電源線、前記発光素子の第1電極、前記コンデンサの第2電極、前記第2スイッチ素子及び前記データ線を接続するパスを形成するための配線と、前記発光素子の第1電極と前記第1電源線との間にあって、前記駆動素子と直列に接続され、前記駆動素子のドレイン電流のON/OFFを決定する第3スイッチ素子とを備えることを特徴とする。
 本発明の表示パネル装置およびその制御方法によれば、駆動TFTに流れる電流経路を制御することで書き込み時に電源線及びデータ線に電流が流れないようにすることができる。よって、書き込み期間中にスイッチTFTおよび電源線の抵抗成分による、保持容量素子の両端に正確な電位を記録することができ、映像信号を反映した高精度な画像表示をすることが可能となる。
図1は、本発明の表示装置の電気的な構成を示すブロック図である。 図2は、本発明の実施の形態1に係る表示部の有する発光画素の回路構成及びその周辺回路との接続を示す図である。 図3は、本発明の実施の形態に係る表示装置のテストモードにおける制御方法を説明する動作タイミングチャートである。 図4は、本発明の実施の形態1に係る表示装置のテストモードにおける制御方法を説明する動作フローチャートである。 図5Aは、本発明の実施の形態1に係る表示装置のテストモードにおけるデータ電圧書き込み状態を表す回路図である。 図5Bは、本発明の実施の形態1に係る表示装置のテストモードにおけるドレイン電流読み取り状態を表す回路図である。 図6は、本発明の実施の形態に係る表示装置の通常発光モードにおける制御方法を説明する動作タイミングチャートである。 図7は、本発明の実施の形態1に係る表示装置の通常発光モードにおける制御方法を説明する動作フローチャートである。 図8Aは、本発明の実施の形態1に係る表示装置の通常発光モードにおけるデータ電圧書き込み状態を表す回路図である。 図8Bは、本発明の実施の形態1に係る表示装置の通常発光モードにおける発光状態を表す回路図である。 図9は、本発明の実施の形態2に係る表示部の有する発光画素の回路構成及びその周辺回路との接続を示す図である。 図10は、本発明の実施の形態2に係る表示装置のテストモードにおける制御方法を説明する動作フローチャートである。 図11Aは、本発明の実施の形態2に係る表示装置のテストモードにおけるデータ電圧書き込み状態を表す回路図である。 図11Bは、本発明の実施の形態2に係る表示装置のテストモードにおけるドレイン電流読み取り状態を表す回路図である。 図12は、本発明の実施の形態2に係る表示装置の通常発光モードにおける制御方法を説明する動作フローチャートである。 図13Aは、本発明の実施の形態2に係る表示装置の通常発光モードにおけるデータ電圧書き込み状態を表す回路図である。 図13Bは、本発明の実施の形態2に係る表示装置の通常発光モードにおける発光状態を表す回路図である。 図14は、本発明の実施の形態3に係る表示部の有する発光画素の回路構成及びその周辺回路との接続を示す図である。 図15は、本発明の実施の形態4に係る表示部の有する発光画素の回路構成及びその周辺回路との接続を示す図である。 図16は、本発明の画像表示装置を内蔵した薄型フラットTVの外観図である。 図17は、特許文献1に記載された従来の有機EL表示装置における画素部の回路構成図である。
 請求項1記載の態様の表示パネル装置は、発光素子と、電圧を保持するコンデンサと、ゲート電極が前記コンデンサの第1電極に接続され、前記コンデンサに保持された電圧に応じたドレイン電流を前記発光素子に流すことにより前記発光素子を発光させる駆動素子と、前記駆動素子のドレイン電極の電位を決定するための第1電源線と、前記発光素子の第2電極に電気的に接続された第2電源線と、前記コンデンサの第1電極に基準電圧を設定するための第1スイッチ素子と、前記コンデンサの第2電極にデータ電圧を供給するためのデータ線と、一方の端子が前記データ線に電気的に接続され、他方の端子が前記コンデンサの第2電極に電気的に接続され、前記データ線と前記コンデンサの第2電極との導通及び非導通を切り換える第2スイッチ素子と、前記発光素子の第1電極と前記コンデンサの第2電極とを電気的に接続し、前記第1電源線、前記発光素子の第1電極、前記コンデンサの第2電極、前記第2スイッチ素子及び前記データ線を接続するパスを形成するための配線と、前記発光素子の第1電極と前記第1電源線との間にあって、前記駆動素子と直列に接続され、前記駆動素子のドレイン電流のON/OFFを決定する第3スイッチ素子とを備えるものである。
 本態様の回路構成によると、前記第3スイッチ素子によって、前記駆動素子のソース電極及び前記第2スイッチ素子を介した前記第1電源線と前記データ線との間の電流の流れを遮断した上で、前記コンデンサに所望の電位差の電圧を保持させることが可能となる。これにより、前記第2スイッチ素子の両側の端子の電位差が、前記駆動素子のソース電極及び前記第2スイッチ素子を介して前記第1電源線と前記データ線との間で流れる電流によって変動するのを防止できる。そのため、前記第2スイッチ素子の両端の電位差が安定し、前記第2スイッチ素子を介して前記データ線から所望の電位差の電圧に対応する電圧を正確に前記コンデンサに保持できる。その結果、前記駆動素子のゲート-ソース間の電位差が安定し、前記所望の電位差の電圧に対応するドレイン電流を正確に前記発光素子に流すことができる。
 請求項2記載の態様の表示パネル装置は、請求項1記載の表示装置において、さらに、前記第1スイッチ素子、前記第2スイッチ素子及び前記第3スイッチ素子を制御する制御部とを備え、前記制御部は、前記第3スイッチ素子をOFFして前記配線及び前記第2スイッチ素子を介した前記第1電源線と前記データ線との間の前記ドレイン電流の流れを遮断している間に、前記第1スイッチ素子及び前記第2スイッチ素子をONして前記コンデンサの第1電極に前記基準電圧を設定すると共に前記コンデンサの第2電極に前記データ電圧を設定して前記コンデンサに所望の電位差の電圧を保持させ、前記第1スイッチ素子及び前記第2スイッチ素子をOFFした状態で前記第3スイッチ素子をONし、前記コンデンサに保持された前記所望の電位差の電圧に応じた前記ドレイン電流を前記発光素子に流させるものである。
 本態様によれば、前記第1スイッチ素子から第3スイッチ素子の動作を、制御部が制御する。つまり、前記駆動素子のソース電極及び前記第2スイッチ素子を介した前記第1電源線と前記データ線との間の電流の流れを遮断した上で、前記コンデンサに所望の電位差の電圧を蓄積する。これにより、前記第2スイッチ素子の両側の端子の電位差が、前記駆動素子のソース電極及び前記第2スイッチ素子を介して前記第1電源線と前記データ線との間で流れる電流によって変動するのを防止できる。そのため、前記第2スイッチ素子の両端の電位差が安定し、前記第2スイッチ素子を介して前記データ線から所望の電位差の電圧に対応する電圧を正確に前記コンデンサに保持できる。その結果、前記駆動素子のゲート-ソース間の電位差が安定し、前記所望の電位差の電圧に対応するドレイン電流を正確に前記発光素子に流すことができる。
 請求項3記載の態様の表示パネル装置は、請求項2記載の表示装置において、前記制御部は、前記第3スイッチ素子をOFFすることにより、前記配線及び前記第2スイッチ素子を介した前記第1電源線と前記データ線との間の電流の流れを遮断すると共に、前記第1電源線と前記第2電源線との間の電流の流れを遮断するものである。
 本態様によると、前記第1電源線と前記第2電源線との間のドレイン電流の流れを遮断した上で、前記コンデンサに所望の電位差の電圧が保持される。これにより、前記コンデンサに保持された電圧が所望の電位差の電圧になる前に、前記コンデンサの第2電極が接続された素子(ここでは発光素子もしくはスイッチングトランジスタ)に電流が流れることはない。よって、前記コンデンサに保持された電圧が所望の電位差の電圧になる前に、前記コンデンサに保持された電圧に応じた電流が前記発光素子もしくはスイッチングトランジスタに流れるのを防止できる。即ち、前記コンデンサに所望の電位差の電圧に対応する正確な電圧を保持できるので、所望の電位差の電圧に対応する正確なドレイン電流を前記発光素子に流すことができる。
 さらに、前記発光素子と前記電源線との間に、前記駆動素子と直列に設けられ、前記第1電源線と前記第2電源線との間にドレイン電流を流す第3スイッチ素子を設けている。これにより、突入電流の発生を抑え、前記発光素子への供給電量を正確に制御できる。その結果、画像のコントラストを向上させることができる。
 即ち、前記第3スイッチ素子のOFFという一つの制御によって、前記第2スイッチ素子の両端の電位差を安定させて前記駆動素子のゲート-ソース間の電位差を安定させることができると共に、突入電流を抑えることができる。その結果、所望の電位差の電圧に対応する電圧を正確に前記コンデンサに保持して、前記所望の電位差の電圧に対応するドレイン電流を正確に前記発光素子に流すことができる。
 請求項4記載の態様の表示パネル装置は、請求項1の表示装置において、例えば、前記第3スイッチ素子は、前記第1電源線と前記駆動素子のドレインとの間に直列に接続され、前記配線は、前記駆動素子のソースに接続された前記発光素子の第1電極と、前記コンデンサの第2電極とを接続するものである。
 請求項5記載の態様の表示パネル装置は、請求項1の表示装置において、例えば、前記第3スイッチ素子は、前記発光素子の第1電極と前記駆動素子のソースとの間に直列に接続され、前記配線は、前記第3スイッチ素子に接続された前記発光素子の第1電極と、前記コンデンサの第2電極とを接続するものである。
 請求項6記載の態様の表示パネル装置は、請求項2または3に記載の表示装置において、前記発光素子の第1電極はアノード電極であり、前記発光素子の第2電極はカソード電極であり、前記第1電源線の電圧は、前記第2電源線の電圧より高く、前記第1電源線から前記第2電源線に向かって電流が流れるものである。
 本態様によると、前記駆動素子をn型トランジスタで構成できる。
 請求項7記載の態様の表示パネル装置は、請求項6記載の表示装置において、前記制御部は、前記第3スイッチ素子をOFFして前記第1電源線から前記発光素子への電流の供給を遮断し、前記第1スイッチ素子及び前記第2スイッチ素子をONして前記コンデンサの第1電極に前記基準電圧を設定すると共に前記コンデンサの第2電極に前記データ電圧を設定して前記コンデンサを所望の電位差の電圧を保持させ、前記第1スイッチ素子をOFFして前記第2スイッチ素子及び前記第3スイッチ素子をONし、前記所望の電位差の電圧に応じた前記ドレイン電流を、前記配線及び前記第2スイッチ素子を介して前記データ線に流すものである。
 本態様によると、前記第1電源線を介して前記発光素子に供給される電流量を、前記データ線を介して読み込んで測定する場合、前記第1電源線から前記発光素子へ至る経路と、前記第1電源線から前記データ線に至る経路とで、電流が流れる条件は同一であるため、前記第1電源線を介して前記発光素子に供給される電流量を正確に測定できる。
 また、前記第1電源線を介して前記発光素子に供給される電流量を、前記データ線を介して読み込んで測定する場合、前記コンデンサに保持された電圧が所望の電位差の電圧になる前に、前記電源線から供給される電流を測定することはない。よって、前記コンデンサに保持された電圧が所望の電位差の電圧になる前に、前記コンデンサに保持された電圧に応じた電流が前記電源線を介して供給され、それを測定するのを防止できる。即ち、前記コンデンサに所望の電位差の電圧に対応する正確な電圧を保持できるので、所望の電位差の電圧に対応する正確な電流量を測定できる。
 請求項8記載の態様の表示パネル装置は、請求項7記載の表示装置において、前記第2電源線に、前記第1電源線に接続される電源部の設定電圧から前記発光素子の発光開始電圧を減じた電圧よりも大きい第1電圧または前記第1電圧より低い第2電圧を設定する設定部を備え、前記データ電圧は前記第1電圧より低い電圧であり、前記制御部は、前記発光素子を発光させる場合には、前記第2電源線に前記第2電圧を設定し、前記第2スイッチ素子をOFFして前記第1電源線から前記発光素子に前記ドレイン電流を流し、前記ドレイン電流を測定する場合には、前記第2電源線に前記第1電圧を設定し、前記第2スイッチ素子をONして、前記ドレイン電流を前記第1電源線から前記データ線に流すものである。
 本態様によると、前記第1電源線から流れるドレイン電流を、前記データ線を介して測定する場合、前記発光素子の第2電極の電圧を、前記第1電源線に接続される電源部の設定電圧より前記発光素子の発光開始電圧を減じた電圧よりも大きい電圧として電位差を小さく設定する。このため、前記第3スイッチ素子をONすれば、前記発光素子に電流は流れず、前記設定電圧と前記データ電圧の電位差により前記第1電源線から前記データ線に電流が流れる。
 請求項9記載の態様の表示パネル装置は、請求項2または3に記載の表示装置において、前記発光素子の第1電極はカソード電極であり、前記発光素子の第2電極はアノード電極であり、前記第2電源線の電圧は、前記第1電源線の電圧より高く、前記第2電源線から前記第1電源線に向かって電流が流れるものである。
 本態様によると、前記駆動素子をp型トランジスタで構成できる。
 請求項10記載の態様の表示パネル装置は、請求項9記載の表示装置において、前記制御部は、前記第3スイッチ素子をOFFして前記第1電源線から前記発光素子への電流の供給を遮断し、前記第1スイッチ素子及び前記第2スイッチ素子をONして前記コンデンサの第1電極に前記基準電圧を設定すると共に前記コンデンサの第2電極に前記データ電圧を設定して前記コンデンサを所望の電位差の電圧を保持させ、前記第1スイッチ素子をOFFして前記第2スイッチ素子及び前記第3スイッチ素子をONし、前記所望の電位差の電圧に応じた前記ドレイン電流を、前記配線及び前記第2スイッチ素子を介して前記データ線から流すものである。
 本態様によると、前記第2電源線を介して前記発光素子に供給される電流量を、前記データ線を介して読み込んで測定する場合、前記発光素子から前記第1電源線へ至る経路と、前記データ線から前記第1電源線に至る経路とで、ドレイン電流が流れる条件は同一であるため、前記発光素子を介して前記第1電源線に供給される電流量を正確に測定できる。
 また、前記発光素子を介して前記第1電源線に供給される電流量を、前記データ線を介して読み込んで測定する場合、前記コンデンサに保持された電圧が所望の電位差の電圧になる前に、前記第2電源線から供給される電流を測定することはない。よって、前記コンデンサに保持された電圧が所望の電位差の電圧になる前に、前記コンデンサに保持された電圧に応じた電流が前記第2電源線を介して供給され、それを測定するのを防止できる。即ち、前記コンデンサに所望の電位差の電圧に対応する正確な電圧を保持できるので、所望の電位差の電圧に対応する正確な電流量を測定できる。
 請求項11記載の態様の表示パネル装置は、請求項10記載の表示装置において、前記第2電源線に、前記第1電源線に接続される電源部の設定電圧に前記発光素子の発光開始電圧を加えた電圧よりも小さい第3電圧または前記第3電圧より高い第4電圧を設定する設定部を備え、前記データ電圧は前記第1電圧より高い電圧であり、前記制御部は、前記発光素子を発光させる場合には、前記第2電源線に前記第4電圧を設定し、前記第2スイッチ素子をOFFして前記発光素子から前記第1電源線へ電流を流し、前記ドレイン電流を測定する場合には、前記第2電源線に前記第3電圧を設定し、前記第2スイッチ素子をONして、前記ドレイン電流を前記データ線から前記第1電源線に流すものである。
 本態様によると、前記第1電源線へ流れるドレイン電流を、前記データ線を介して測定する場合、前記発光素子の第2電極の電圧を、前記第1電源線に接続される電源部の設定電圧に前記発光素子の発光開始電圧を加えた電圧よりも小さい電圧として電位差を小さく設定する。このため、前記第3スイッチ素子をONすれば、前記発光素子に電流は流れず、前記設定電圧と前記データ電圧の電位差により前記データ線から前記第1電源線に電流が流れる。
 請求項12記載の態様の表示装置は、請求項1乃至請求項11のいずれかに記載の表示パネル装置と、前記第1及び前記第2電源線に電源を供給する電源とを備え、前記発光素子は、第1電極と、第2電極と、前記第1電極及び前記第2電極に挟まれた発光層とを含み、前記発光素子は、少なくとも複数個マトリクス状に配置されているものである。
 請求項13記載の態様の表示装置は、請求項1乃至請求項11のいずれかに記載の表示パネル装置と、前記第1及び前記第2電源線に電源を供給する電源とを備え、前記発光素子は、第1電極と、第2電極と、前記第1電極及び前記第2電極に挟まれた発光層とを含み、少なくとも前記発光素子及び前記第3スイッチ素子は、単位画素の画素回路を構成し、前記画素回路は、複数個マトリクス状に配置されているものである。
 請求項14記載の態様の表示装置は、請求項1乃至請求項11のいずれかに記載の表示パネル装置と、前記第1及び前記第2電源線に電源を供給する電源とを備え、前記発光素子は、第1電極と、第2電極と、前記第1電極及び前記第2電極に挟まれた発光層とを含み、前記発光素子、前記コンデンサ、前記駆動素子、前記第1スイッチ素子、前記第2スイッチ素子及び前記第3スイッチ素子は、単位画素の画素回路を構成し、前記画素回路は、複数個マトリクス状に配置されているものである。
 請求項15記載の態様の表示装置は、前記発光素子は、有機エレクトロルミネッセンス発光素子である。
 請求項16記載の態様の表示装置の制御方法は、発光素子と、電圧を保持するコンデンサと、ゲート電極が前記コンデンサの第1電極に接続され、前記コンデンサに保持された電圧に応じたドレイン電流を前記発光素子に流すことにより前記発光素子を発光させる駆動素子と、前記駆動素子のドレイン電極の電位を決定するための第1電源線と、前記発光素子の第2電極に電気的に接続された第2電源線と、前記コンデンサの第1電極に基準電圧を設定するための第1スイッチ素子と、前記コンデンサの第2電極にデータ電圧を供給するためのデータ線と、一方の端子が前記データ線に電気的に接続され、他方の端子が前記コンデンサの第2電極に電気的に接続され、前記データ線と前記コンデンサの第2電極との導通及び非導通を切り換える第2スイッチ素子と、前記発光素子の第1電極と前記コンデンサの第2電極とを電気的に接続し、前記第1電源線、前記発光素子の第1電極、前記コンデンサの第2電極、前記第2スイッチ素子及び前記データ線を接続するパスを形成するための配線と、前記発光素子の第1電極と前記第1電源線との間にあって、前記駆動素子と直列に接続され、前記駆動素子のドレイン電流のON/OFFを決定する第3スイッチ素子とを具備する表示装置の制御方法であって、前記第3スイッチ素子をOFFして前記配線及び前記第2スイッチ素子を介した前記第1電源線と前記データ線との間の前記ドレイン電流の流れを遮断し、前記ドレイン電流の流れを遮断している間に、前記第1スイッチ素子及び前記第2スイッチ素子をONして前記コンデンサの第1電極に前記基準電圧を設定すると共に前記コンデンサの第2電極に前記データ電圧を設定して前記コンデンサを所望の電位差の電圧を保持させ、前記所望の電位差の電圧を保持させた後、前記第1スイッチ素子及び前記第2スイッチ素子をOFFして前記第3スイッチ素子をONし、前記コンデンサに保持された前記所望の電位差の電圧に応じた前記ドレイン電流を前記発光素子に流すものである。
 以下、本発明の好ましい実施の形態を図に基づき説明する。なお、以下では、全ての図を通じて同一又は相当する要素には同じ符号を付して、その重複する説明を省略する。
 (実施の形態1)
 以下、本発明の実施の形態1について、図を用いて具体的に説明する。
 図1は、本発明の表示装置の電気的な構成を示すブロック図である。同図における表示装置1は、制御回路2と、メモリ3と、走査線駆動回路4と、データ線駆動回路5と、電源線駆動回路6と、表示部7とを備える。
 また、図2は、本発明の実施の形態1に係る表示部の有する発光画素の回路構成及びその周辺回路との接続を示す図である。同図における発光画素10は、選択トランジスタ11と、スイッチングトランジスタ12及び16と、保持容量素子13と、駆動トランジスタ14と、有機EL素子15と、第1走査線17と、第2走査線18と、第3走査線19と、データ線20と、第1電源線21と、第2電源線22と、参照電源線23とを備える。また、周辺回路は、走査線駆動回路4と、データ線駆動回路5とを備える。
 図1及び図2に記載された構成要素について、以下、その接続関係および機能を説明する。
 制御回路2は、走査線駆動回路4、データ線駆動回路5、電源線駆動回路6及びメモリ3の制御を行う機能を有する。メモリ3には、各発光画素の補正データなどが記憶されており、制御回路2は、メモリ3に書き込まれた補正データを読み出し、外部から入力された映像信号を、その補正データに基づいて補正して、データ線駆動回路5へと出力する。
 また制御回路2は、走査線駆動回路4を介して、選択トランジスタ11、スイッチングトランジスタ12及び16を制御する。
 走査線駆動回路4は、第1走査線17、第2走査線18及び第3走査線19に接続されており、第1走査線17、第2走査線18及び第3走査線19に走査信号を出力することにより、それぞれ、発光画素10の有する選択トランジスタ11、スイッチングトランジスタ12及び16の導通・非導通を制御回路2の指示により実行する機能を有する。
 データ線駆動回路5は、データ線20に接続されており、映像信号に基づいたデータ電圧を発光画素10へ出力する機能を有する。
 電源線駆動回路6は、第1電源線21、第2電源線22及び参照電源線23に接続されており、それぞれ、全発光画素に共通の第1電源電圧VDD、第2電源電圧VEE及び基準電圧VRを、制御回路2の指示により設定する機能を有する。
 表示部7は、複数の発光画素10を備え、外部から表示装置1へ入力された映像信号に基づいて画像を表示する。
 選択トランジスタ11は、ゲートが第1走査線17に接続され、ソース及びドレインの一方がデータ線20に接続され、ソース及びドレインの他方が保持容量素子13の第2電極である電極132に接続された第2スイッチ素子である。選択トランジスタ11は、データ線20のデータ電圧を保持容量素子13の電極132に印加するタイミングを決定する機能を有する。
 スイッチングトランジスタ12は、ゲートが第2走査線18に接続され、ソース及びドレインの一方が参照電源線23に接続され、ソース及びドレインの他方が保持容量素子13の第1電極である電極131に接続された第1スイッチ素子である。スイッチングトランジスタ12は、参照電源線23の基準電圧VRを保持容量素子13の電極131に印加するタイミングを決定する機能を有する。選択トランジスタ11及びスイッチングトランジスタ12は、例えば、n型の薄膜トランジスタ(n型TFT)で構成される。
 保持容量素子13は、電極131が駆動トランジスタ14のゲートに接続され、電極132が選択トランジスタ11のソース及びドレインの他方及び駆動トランジスタ14のソースに接続されたコンデンサである。保持容量素子13には、選択トランジスタ11及びスイッチングトランジスタ12がオン状態のときに、電極131に基準電圧VRが、電極132にデータ電圧Vdataが印加され、両電極の電位差である(VR-Vdata)が保持される。
 駆動トランジスタ14は、ゲートが保持容量素子13の電極131に接続され、ドレインがスイッチングトランジスタ16のソース及びドレインの一方に接続され、ソースが有機EL素子15の第1電極であるアノードに接続された駆動素子である。駆動トランジスタ14は、ゲート-ソース間に印加されたデータ電圧に対応した電圧を、当該データ電圧に対応したドレイン電流に変換する。そして、このドレイン電流を信号電流として有機EL素子15に供給する。例えば、選択トランジスタ11及びスイッチングトランジスタ12がオフ状態であって、スイッチングトランジスタ16がオン状態のときに、駆動トランジスタ14は、データ線20から供給されたデータ電圧Vdataに対応した電圧、つまり保持容量素子13の保持電圧(VR-Vdata)に対応したドレイン電流を、有機EL素子15へ供給する機能を有する。駆動トランジスタ14は、例えば、n型の薄膜トランジスタ(n型TFT)で構成される。
 有機EL素子15は、アノードが駆動トランジスタ14のソースに接続され、カソードが第2電源線22に接続された発光素子であり、駆動トランジスタ14から信号電流であるドレイン電流が流れることにより発光する。
 スイッチングトランジスタ16は、ゲートが第3走査線19に接続され、ソース及びドレインの一方が駆動トランジスタ14のドレインに接続され、ソース及びドレインの他方が第1電源線21に接続された第3スイッチ素子である。スイッチングトランジスタ16は、有機EL素子15のアノードと第1電源線21との間であって、駆動トランジスタ14と直列に接続され、駆動トランジスタ14のドレイン電流のON/OFFを決定する機能を有する。スイッチングトランジスタ16は、例えば、n型の薄膜トランジスタ(n型TFT)で構成される。
 第1走査線17は、走査線駆動回路4に接続され、発光画素10を含む画素行に属する各発光画素に接続されている。これにより、第1走査線17は、発光画素10を含む画素行に属する各発光画素へデータ電圧を書き込むタイミングを供給する機能を有する。
 第2走査線18は、走査線駆動回路4に接続され、発光画素10を含む画素行に属する各発光画素に接続されている。これにより、第2走査線18は、発光画素10を含む画素行に属する各発光画素の有する保持容量素子13の電極131に基準電圧VRを印加するタイミングを供給する機能を有する。
 第3走査線19は、走査線駆動回路4に接続され、発光画素10を含む画素行に属する各発光画素に接続されている。これにより、第3走査線19は、発光画素10を含む画素行に属する各発光画素の有する駆動トランジスタ14のドレインと第1電源電圧VDDとを電気的に接続するタイミングを供給する機能を有する。
 また、表示装置1は、画素行数分の第1走査線17、第2走査線18及び第3走査線19を備える。
 データ線20は、データ線駆動回路5に接続され、発光画素10を含む画素列に属する各発光画素へ接続され、発光強度を決定するデータ電圧を供給する機能を有する。
 また、表示装置1は、画素列数分のデータ線20を備える。
 なお、図1、図2には記載されていないが、第1電源線21、第2電源線22及び参照電源線23は、それぞれ、全発光画素に共通接続されており、電源線駆動回路6に接続されている。また、駆動トランジスタ14の閾値電圧に有機EL素子15の発光開始電圧を加えた電圧が0Vよりも大きい場合は、参照電源線23は第2電源線22と同一電圧としてもよい。これにより電源線駆動回路6の出力電圧の種類が減り、回路がより簡易になる。
 上記回路構成によると、スイッチングトランジスタ16によって、駆動トランジスタ14のソース及び選択トランジスタ11を経由した第1電源線21とデータ線20との間の電流の流れを遮断した上で、保持容量素子13に所望の電位差の電圧を保持させることが可能となる。これにより、選択トランジスタ11の両側の端子の電位差が、駆動トランジスタ14のソース及び選択トランジスタ11を介して第1電源線21とデータ線20との間で流れる電流によって変動するのを防止できる。そのため、選択トランジスタ11の両端の電位差が安定し、選択トランジスタ11を介してデータ線20から所望の電位差の電圧に対応する電圧を正確に保持容量素子13に保持できる。その結果、保持容量素子13の両電極の電位差、すなわち、駆動トランジスタ14のゲート-ソース間の電位差が安定し、所望の電位差の電圧に対応するドレイン電流を正確に有機EL素子15に流すことができる。
 次に、本実施の形態に係る表示装置1の制御方法について図3~図8Bを用いて説明する。
 図3~図5Bは、テストモードでの制御方法を、また、図6~図8Bは、通常発光モードでの制御方法を説明している。
 まず、テストモードでの制御方法を説明する。テストモードとは、データ電圧を保持容量素子13に書き込み、その後、書き込まれたデータ電圧に対応した電圧により発生する駆動トランジスタ14のドレイン電流を正確に測定するためのモードである。この測定されたドレイン電流から駆動トランジスタ14の状態を把握し、補正データを生成することが可能となる。
 図3は、本発明の実施の形態1に係る表示装置のテストモードにおける制御方法を説明する動作タイミングチャートである。同図において、横軸は時間を表している。また縦方向には、上から順に、第1走査線17、第2走査線18、第3走査線19、第1電源線21、第2電源線22、参照電源線23及びデータ線20に発生する電圧の波形図が示されている。また、図4は、本発明の実施の形態1に係る表示装置のテストモードにおける制御方法を説明する動作フローチャートである。
 まず、時刻t0において、走査線駆動回路4は、第3走査線19の電圧レベルをHIGHからLOWに変化させ、スイッチングトランジスタ16をオフ状態とする。これにより、駆動トランジスタ14のドレインと第1電源線21とは非導通となる(図4のS01)。
 次に、時刻t1において、走査線駆動回路4は、第2走査線18の電圧レベルをLOWからHIGHに変化させ、スイッチングトランジスタ12をオン状態とする。これにより、保持容量素子13の電極131と参照電源線23とが導通し、保持容量素子13の電極131に基準電圧VRが印加される(図4のS02)。
 次に、時刻t2において、走査線駆動回路4は、第1走査線17の電圧レベルをLOWからHIGHに変化させ、選択トランジスタ11をオン状態とする。これにより、保持容量素子13の電極132とデータ線20とが導通し、保持容量素子13の電極132にデータ電圧Vdataが印加される(図4のS03)。
 次に、時刻t2~時刻t3の期間、第1走査線17の電圧レベルがHIGHであるので、発光画素10の電極131及び電極132には、それぞれ、データ電圧Vdata及び基準電圧VRが継続して印加されている。同様に、発光画素10を含む画素行に属する各発光画素に対しデータ電圧が供給されている。
 図5Aは、本発明の実施の形態1に係る表示装置のテストモードにおけるデータ電圧書き込み状態を表す回路図である。同図に記載されているように、保持容量素子13の電極131には参照電源線23の基準電圧VRが印加され、電極132にはデータ線20よりデータ電圧Vdataが印加される。つまり、ステップS02及びS03では、発光画素10に印加すべきデータ電圧に対応した電圧(VR-Vdata)を保持容量素子13に保持させている。
 また、このとき、スイッチングトランジスタ16が非導通となっていることにより、駆動トランジスタ14のドレイン電流は発生していない。また、データ電圧Vdataの最大値と第2電源電圧VEEとの電位差は、有機EL素子15の閾値電圧(以下、Vth(EL)と記す)以下とする。よって、有機EL素子15は発光しない。
 これより、各電源線には容量性負荷のみが接続され、書き込み時の定常状態において、定常電流による電圧降下は発生しない。よって保持容量素子13には正確な電位が書き込まれる。なお、本実施の形態において、例えば、駆動TFTの閾値電圧Vthを1Vとして、VEEは15Vに、VDDは15Vに、VRは10Vに、Vdataは0V~10Vに設定されている。
 次に、時刻t3において、走査線駆動回路4は、第1走査線17の電圧レベルをHIGHからLOWに変化させ、選択トランジスタ11をオフ状態とする。これにより、保持容量素子13の電極132とデータ線20とは非導通となる(図4のS04)。
 次に、時刻t4において、走査線駆動回路4は、第2走査線18の電圧レベルをHIGHからLOWに変化させ、スイッチングトランジスタ12をオフ状態とする。これにより、保持容量素子13の電極131と参照電源線23とは非導通となる(図4のS05)。
 以上の動作により、保持容量素子13には正確な電圧が書き込まれる。以降の動作では、保持容量素子13に正確に書き込まれた電圧を利用して、駆動トランジスタ14のドレイン電流を正確に測定する。
 次に、時刻t5において、走査線駆動回路4は、第3走査線19の電圧レベルをLOWからHIGHに変化させ、スイッチングトランジスタ16をオン状態とする。これにより、駆動トランジスタ14のドレインと第1電源線21とが導通する(図4のS06)。
 次に、時刻t6において、第1走査線17の電圧レベルをLOWからHIGHに変化させ、選択トランジスタ11をオン状態とする。これにより、保持容量素子13の電極132とデータ線20とが導通する(図4のS07)。テストモードでは、第1電源電圧VDD-第2電源電圧VEE<Vth(EL)となるように、各電源電圧が設定されている。これにより、駆動トランジスタ14のドレイン電流は、有機EL素子15に流れず、駆動トランジスタ14のソース及び保持容量素子13の電極132を経由してデータ線20に流れ込む。
 図5Bは、本発明の実施の形態1に係る表示装置のテストモードにおけるドレイン電流読み取り状態を表す回路図である。同図に記載されているように、データ線駆動回路5は、スイッチ素子51と読み取り抵抗52とオペアンプ53とを備えている。
 オペアンプ53は正入力端子と負入力端子の電位を等しく保つように動作している。すなわち、発光画素10から流れてきた駆動トランジスタ14のドレイン電流である画素電流Ipixは読み取り抵抗52(R)に流れるが、読み取り抵抗52とオペアンプ53の負入力側とが接続されたノードと、読み取り電圧Vreadが等しくなるように、オペアンプ53は動作する。よって、オペアンプ53の出力電位Vout、電流Ipix、読み取り抵抗R及び読み取り電圧Vreadとの間には、
  Ipix×R=Vread-Vout
の関係が成立している。ここでVreadは、例えば、5Vである。
 以上からVoutを読むことで、Ipixを正確に算出することが可能となる。つまり、発光画素ごとのIpixのばらつきを正確に把握することが可能となる。
 上記構成および動作によると、第1電源線21を介して有機EL素子15に供給される電流量を、データ線20を介して読み込んで測定する場合、第1電源線21から有機EL素子15へ至る経路と、第1電源線21からデータ線20に至る経路とで、電流が流れる条件は同一であるため、第1電源線21を介して有機EL素子15に供給される電流量を正確に測定できる。
 また、第1電源線21を介して有機EL素子15に供給される電流量をデータ線20を介して読み込んで測定する場合、保持容量素子13に保持された電圧は、スイッチングトランジスタ12がオフとなっているのでIpixの経路によらず保持され、結果としてIpixの値も経路によらない。すなわち、有機EL素子15に供給される電流量を正確に測定できる。
 また、第2電源線22の電圧を、第1電源線21に接続される電源部の設定電圧からVth(EL)を減じた電圧よりも大きい電圧に設定している。このため、スイッチングトランジスタ16をONすれば、有機EL素子15にドレイン電流は流れず、第1電源線21とデータ線20との電位差により第1電源線21からデータ線20にドレイン電流が流れる。
 最後に、時刻t7において、第1走査線17の電圧レベルをHIGHからLOWに変化させ、選択トランジスタ11をオフ状態とする。これにより、駆動トランジスタ14のドレイン電流の測定を終了させる。
 次に、通常発光モードでの制御方法を説明する。通常発光モードとは、データ電圧を保持容量素子13に書き込み、その後、書き込まれたデータ電圧に対応した電圧により発生する駆動トランジスタ14のドレイン電流を、有機EL素子15に流して発光させるモードである。
 図6は、本発明の実施の形態1に係る表示装置の通常発光モードにおける制御方法を説明する動作タイミングチャートである。同図において、横軸は時間を表している。また縦方向には、上から順に、第1走査線17、第2走査線18、第3走査線19、第1電源線21、第2電源線22、参照電源線23及びデータ線20に発生する電圧の波形図が示されている。また、図7は、本発明の実施の形態1に係る表示装置の通常発光モードにおける制御方法を説明する動作フローチャートである。
 まず、時刻t10において、走査線駆動回路4は、第3走査線19の電圧レベルをHIGHからLOWに変化させ、スイッチングトランジスタ16をオフ状態とする。これにより、駆動トランジスタ14のドレインと第1電源線21とは非導通となり、有機EL素子15は消光する(図7のS11)。
 次に、時刻t11において、走査線駆動回路4は、第2走査線18の電圧レベルをLOWからHIGHに変化させ、スイッチングトランジスタ12をオン状態とする。これにより、保持容量素子13の電極131と参照電源線23とが導通し、保持容量素子13の電極131に基準電圧VRが印加される(図7のS12)。
 次に、時刻t12において、走査線駆動回路4は、第1走査線17の電圧レベルをLOWからHIGHに変化させ、選択トランジスタ11をオン状態とする。これにより、保持容量素子13の電極132とデータ線20とが導通し、保持容量素子13の電極132にデータ電圧Vdataが印加される(図7のS13)。
 次に、時刻t12~時刻t13の期間、第1走査線17の電圧レベルがHIGHであるので、発光画素10の電極131及び電極132には、それぞれ、データ電圧Vdata及び基準電圧VRが継続して印加されている。同様に、発光画素10を含む画素行に属する各発光画素に対しデータ電圧が供給されている。
 図8Aは、本発明の実施の形態1に係る表示装置の通常発光モードにおけるデータ電圧書き込み状態を表す回路図である。同図に記載されているように、保持容量素子13の電極131には参照電源線23の基準電圧VRが印加され、電極132にはデータ線20よりデータ電圧Vdataが印加される。つまり、ステップS12及びS13では、発光画素10に印加すべきデータ電圧に対応した電圧(VR-Vdata)を保持容量素子13に保持させている。
 また、このとき、スイッチングトランジスタ16が非導通となっていることにより、駆動トランジスタ14のドレイン電流は発生していない。さらに、データ電圧Vdataの最大値(Vdata_max)と第2電源電圧VEEとの電位差は、有機EL素子15のVth(EL)以下とする。よって、有機EL素子15は発光しない。
 これより、各電源線には容量性負荷のみが接続され、書き込み時の定常状態において、定常電流による電圧降下は発生しない。よって保持容量素子13には正確な電位が書き込まれる。なお、本実施の形態において、例えば、駆動TFTの閾値電圧Vthを1Vとして、VEEは0Vに、VDDは15Vに、VRは10Vに、Vdataは0V~10Vに設定されている。
 次に、時刻t13において、走査線駆動回路4は、第1走査線17の電圧レベルをHIGHからLOWに変化させ、選択トランジスタ11をオフ状態とする。これにより、保持容量素子13の電極132とデータ線20とは非導通となる(図7のS14)。
 次に、時刻t14において、走査線駆動回路4は、第2走査線18の電圧レベルをHIGHからLOWに変化させ、スイッチングトランジスタ12をオフ状態とする。これにより、保持容量素子13の電極131と参照電源線23とは非導通となる(図7のS15)。
 以上の動作により、保持容量素子13には正確な電圧が書き込まれる。以降の動作では、保持容量素子13に正確に書き込まれた電圧に対応した駆動トランジスタ14のドレイン電流を発生させ、有機EL素子15を発光させる。
 次に、時刻t15において、走査線駆動回路4は、第3走査線19の電圧レベルをLOWからHIGHに変化させ、スイッチングトランジスタ16をオン状態とする。これにより、駆動トランジスタ14のドレインと第1電源線21とが導通し、有機EL素子15にドレイン電流が流れることにより、有機EL素子15が発光する(図7のS16)。
 図8Bは、本発明の実施の形態1に係る表示装置の通常発光モードにおける発光状態を表す回路図である。通常発光モードでは、第1電源電圧VDD-第2電源電圧VEE>Vth(EL)となるように、各電源電圧が設定されている。これにより、保持容量素子13の両電極に保持された電圧に対応した駆動トランジスタ14のドレイン電流が、有機EL素子15を流れる。
 次に、時刻t16において、走査線駆動回路4は、第3走査線19の電圧レベルをHIGHからLOWに変化させ、スイッチングトランジスタ16をオフ状態とし、有機EL素子15を消光させる。
 上述した時刻t10~t16は、表示パネルの1フレーム期間に相当し、t16~t21においてもt10~t15と同様の動作が実行される。
 上記構成及び動作によると、スイッチングトランジスタ16によって、駆動トランジスタ14のソース及び選択トランジスタ11を介した第1電源線21とデータ線20との間の電流の流れを遮断した上で、保持容量素子13に所望の電位差の電圧を保持させることが可能となる。これにより、選択トランジスタ11の両側の端子の電位差が、駆動トランジスタ14のソース及び選択トランジスタ11を介して第1電源線21とデータ線20との間で流れる電流によって変動するのを防止できる。そのため、選択トランジスタ11の両端の電位差が安定し、選択トランジスタ11を介してデータ線20から所望の電位差の電圧に対応する電圧を正確に保持容量素子13に保持できる。その結果、駆動トランジスタ14のゲート-ソース間の電位差は、第2電源線22の電圧変動および有機EL素子15の経時劣化に伴う高抵抗化による駆動トランジスタ14のソース電位の変動の影響を受けにくくなっている。つまり、本回路動作はソース接地の回路動作と同等の動作となり、所望の電位差の電圧に対応するドレイン電流を正確に有機EL素子15に流すことができる。
 (実施の形態2)
 以下、本発明の実施の形態2について、図を用いて具体的に説明する。
 図1は、本発明の表示装置の電気的な構成を示すブロック図である。同図における表示装置1は、制御回路2と、メモリ3と、走査線駆動回路4と、データ線駆動回路5と、電源線駆動回路6と、表示部7とを備える。
 また、図9は、本発明の実施の形態2に係る表示部の有する発光画素の回路構成及びその周辺回路との接続を示す図である。同図における発光画素10は、選択トランジスタ11と、スイッチングトランジスタ12及び26と、保持容量素子13と、駆動トランジスタ14と、有機EL素子15と、第1走査線17と、第2走査線18と、第3走査線19と、データ線20と、第1電源線21と、第2電源線22と、参照電源線23とを備える。また、周辺回路は、走査線駆動回路4と、データ線駆動回路5とを備える。
 本実施の形態に係る表示装置は、実施の形態1に係る表示装置と比較して、発光画素の回路構成のみが異なる。以下、実施の形態1に係る表示装置と同じ点は説明を省略し、異なる点のみ説明する。
 制御回路2は、走査線駆動回路4、データ線駆動回路5、電源線駆動回路6及びメモリ3の制御を行う機能を有する。メモリ3には、各発光画素の補正データなどが記憶されており、制御回路2は、メモリ3に書き込まれた補正データを読み出し、外部から入力された映像信号を、その補正データに基づいて補正して、データ線駆動回路5へと出力する。
 また制御回路2は、走査線駆動回路4を介して、選択トランジスタ11、スイッチングトランジスタ12及び26を制御する。
 走査線駆動回路4は、第1走査線17、第2走査線18及び第3走査線19に接続されており、第1走査線17、第2走査線18及び第3走査線19に走査信号を出力することにより、それぞれ、発光画素10の有する選択トランジスタ11、スイッチングトランジスタ12及び26の導通・非導通を制御回路2の指示により実行する機能を有する。
 駆動トランジスタ14は、ゲートが保持容量素子13の電極131に接続され、ドレインが第1電源線21に接続され、ソースがスイッチングトランジスタ26のソース及びドレインの一方に接続された駆動素子である。駆動トランジスタ14は、ゲートとスイッチングトランジスタ26のソース及びドレインの他方との間に印加されたデータ電圧に対応した電圧を、当該データ電圧に対応したドレイン電流に変換する。そして、このドレイン電流を信号電流として有機EL素子15に供給する。例えば、選択トランジスタ11及びスイッチングトランジスタ12がオフ状態であって、スイッチングトランジスタ26がオン状態のときに、駆動トランジスタ14は、データ線20から供給されたデータ電圧Vdataに対応した電圧、つまり保持容量素子13の保持電圧(VR-Vdata)に対応したドレイン電流を、有機EL素子15へ供給する機能を有する。駆動トランジスタ14は、例えば、n型の薄膜トランジスタ(n型TFT)で構成される。
 有機EL素子15は、アノードがスイッチングトランジスタ26のソース及びドレインの他方に接続され、カソードが第2電源線22に接続された発光素子であり、駆動トランジスタ14から信号電流であるドレイン電流が流れることにより発光する。
 スイッチングトランジスタ26は、ゲートが第3走査線19に接続され、ソース及びドレインの一方が駆動トランジスタ14のソースに接続され、ソース及びドレインの他方が有機EL素子15のアノードに接続された第3スイッチ素子である。スイッチングトランジスタ26は、有機EL素子15のアノードと第1電源線21との間であって、駆動トランジスタ14と直列に接続され、駆動トランジスタ14のドレイン電流のON/OFFを決定する機能を有する。スイッチングトランジスタ26は、例えば、n型の薄膜トランジスタ(n型TFT)で構成される。
 第3走査線19は、走査線駆動回路4に接続され、発光画素10を含む画素行に属する各発光画素に接続されている。これにより、第3走査線19は、発光画素10を含む画素行に属する各発光画素の有する駆動トランジスタ14のソースと有機EL素子15のアノードとを電気的に接続する機能を有する。
 上記回路構成によると、スイッチングトランジスタ26によって、駆動トランジスタ14のソース及び選択トランジスタ11を経由した第1電源線21とデータ線20との間の電流の流れを遮断した上で、保持容量素子13に所望の電位差の電圧を保持させることが可能となる。これにより、選択トランジスタ11の両側の端子の電位差が、駆動トランジスタ14のソース及び選択トランジスタ11を介して第1電源線21とデータ線20との間で流れる電流によって変動するのを防止できる。そのため、選択トランジスタ11の両端の電位差が安定し、選択トランジスタ11を介してデータ線20から所望の電位差の電圧に対応する電圧を正確に保持容量素子13に保持できる。その結果、駆動トランジスタ14のゲート-ソース間の電位差が安定し、所望の電位差の電圧に対応するドレイン電流を正確に有機EL素子15に流すことができる。
 次に、本実施の形態に係る表示装置の制御方法について図3、図6、図10~図13Bを用いて説明する。
 図3、図10及び図11Bは、テストモードでの制御方法を、また、図6、図12及び図13Bは、通常発光モードでの制御方法を説明している。
 まず、テストモードでの制御方法を説明する。
 図3は、本発明の実施の形態1に係る表示装置のテストモードにおける制御方法を説明する動作タイミングチャートである。
 まず、時刻t0において、走査線駆動回路4は、第3走査線19の電圧レベルをHIGHからLOWに変化させ、スイッチングトランジスタ26をオフ状態とする。これにより、有機EL素子15のアノードと駆動トランジスタ14のソースとは非導通となる(図10のS21)。
 次に、時刻t1において、走査線駆動回路4は、第2走査線18の電圧レベルをLOWからHIGHに変化させ、スイッチングトランジスタ12をオン状態とする。これにより、保持容量素子13の電極131と参照電源線23とが導通し、保持容量素子13の電極131に基準電圧VRが印加される(図10のS22)。
 次に、時刻t2において、走査線駆動回路4は、第1走査線17の電圧レベルをLOWからHIGHに変化させ、選択トランジスタ11をオン状態とする。これにより、保持容量素子13の電極132とデータ線20とが導通し、保持容量素子13の電極132にデータ電圧Vdataが印加される(図10のS23)。
 次に、時刻t2~時刻t3の期間、第1走査線17の電圧レベルがHIGHであるので、発光画素10の電極131及び電極132には、それぞれ、データ電圧Vdata及び基準電圧VRが継続して印加されている。同様に、発光画素10を含む画素行に属する各発光画素に対しデータ電圧が供給されている。
 図11Aは、本発明の実施の形態2に係る表示装置のテストモードにおけるデータ電圧書き込み状態を表す回路図である。同図に記載されているように、保持容量素子13の電極131には参照電源線23の基準電圧VRが印加され、電極132にはデータ線20よりデータ電圧Vdataが印加される。つまり、ステップS22及びS23では、発光画素10に印加すべきデータ電圧に対応した電圧(VR-Vdata)を保持容量素子13に保持させている。
 また、このとき、スイッチングトランジスタ26が非導通となっていることにより、駆動トランジスタ14のドレイン電流は発生していない。また、データ電圧Vdataの最大値と第2電源電圧VEEとの電位差は、有機EL素子15の閾値電圧(以下、Vth(EL)と記す)以下とする。よって、有機EL素子15は発光しない。
 これより、各電源線には容量性負荷のみが接続され、書き込み時の定常状態において、定常電流による電圧降下は発生しない。よって保持容量素子13には正確な電位が書き込まれる。なお、本実施の形態において、例えば、駆動TFTの閾値電圧Vthを1Vとして、VEEは15Vに、VDDは15Vに、VRは10Vに、Vdataは0V~10Vに設定されている。
 次に、時刻t3において、走査線駆動回路4は、第1走査線17の電圧レベルをHIGHからLOWに変化させ、選択トランジスタ11をオフ状態とする。これにより、保持容量素子13の電極132とデータ線20とは非導通となる(図10のS24)。
 次に、時刻t4において、走査線駆動回路4は、第2走査線18の電圧レベルをHIGHからLOWに変化させ、スイッチングトランジスタ12をオフ状態とする。これにより、保持容量素子13の電極131と参照電源線23とは非導通となる(図10のS25)。
 以上の動作により、保持容量素子13には正確な電圧が書き込まれる。以降の動作では、保持容量素子13に正確に書き込まれた電圧を利用して、駆動トランジスタ14のドレイン電流を正確に測定する。
 次に、時刻t5において、走査線駆動回路4は、第3走査線19の電圧レベルをLOWからHIGHに変化させ、スイッチングトランジスタ26をオン状態とする。これにより、有機EL素子15のアノードと駆動トランジスタ14のソースとが導通する(図10のS26)。
 次に、時刻t6において、第1走査線17の電圧レベルをLOWからHIGHに変化させ、選択トランジスタ11をオン状態とする。これにより、保持容量素子13の電極132とデータ線20とが導通する(図10のS27)。テストモードでは、第1電源電圧VDD-第2電源電圧VEE<Vth(EL)となるように、各電源電圧が設定されている。これにより、駆動トランジスタ14のドレイン電流は、有機EL素子15に流れず、駆動トランジスタ14のソース及び保持容量素子13の電極132を経由してデータ線20に流れ込む。
 図11Bは、本発明の実施の形態2に係る表示装置のテストモードにおけるドレイン電流読み取り状態を表す回路図である。同図に記載されているように、データ線駆動回路5は、スイッチ素子51と読み取り抵抗52とオペアンプ53とを備えている。
 オペアンプ53は正入力端子と負入力端子の電位を等しく保つように動作している。すなわち、発光画素10から流れてきた駆動トランジスタ14のドレイン電流である画素電流Ipixは読み取り抵抗52(R)に流れるが、読み取り抵抗52とオペアンプ53の負入力側とが接続されたノードと、読み取り電圧Vreadが等しくなるように、オペアンプ53は動作する。よって、オペアンプ53の出力電位Vout、電流Ipix、読み取り抵抗R及び読み取り電圧Vreadとの間には、
  Ipix×R=Vread-Vout
の関係が成立している。ここで、Vreadは例えば5Vである。
 以上からVoutを読むことで、Ipixを正確に算出することが可能となる。つまり、発光画素ごとのIpixのばらつきを正確に把握することが可能となる。
 上記構成および動作によると、第1電源線21を介して有機EL素子15に供給される電流量を、データ線20を介して読み込んで測定する場合、第1電源線21から有機EL素子15へ至る経路と、第1電源線21からデータ線20に至る経路とで、電流が流れる条件は同一であるため、第1電源線21を介して有機EL素子15に供給される電流量を正確に測定できる。
 また、第1電源線21を介して有機EL素子15に供給される電流量をデータ線20を介して読み込んで測定する場合、保持容量素子13に保持された電圧は、スイッチングトランジスタ12がオフとなっているのでIpixの経路によらず保持され、結果としてIpixの値も経路によらない。すなわち、有機EL素子15に供給される電流量を正確に測定できる。
 また、第2電源線22の電圧を、第1電源線21に接続される電源部の設定電圧からVth(EL)を減じた電圧よりも大きい電圧に設定している。このため、スイッチングトランジスタ26をONすれば、有機EL素子15にドレイン電流は流れず、第1電源線21とデータ線20との電位差により第1電源線21からデータ線20にドレイン電流が流れる。
 最後に、時刻t7において、第1走査線17の電圧レベルをHIGHからLOWに変化させ、選択トランジスタ11をオフ状態とする。これにより、駆動トランジスタ14のドレイン電流の測定を終了させる。
 次に、通常発光モードでの制御方法を説明する。
 図6は、本発明の実施の形態2に係る表示装置の通常発光モードにおける制御方法を説明する動作タイミングチャートである。
 まず、時刻t10において、走査線駆動回路4は、第3走査線19の電圧レベルをHIGHからLOWに変化させ、スイッチングトランジスタ26をオフ状態とする。これにより、有機EL素子15のアノードと駆動トランジスタ14のソースとは非導通となり、有機EL素子15は消光する(図12のS31)。
 次に、時刻t11において、走査線駆動回路4は、第2走査線18の電圧レベルをLOWからHIGHに変化させ、スイッチングトランジスタ12をオン状態とする。これにより、保持容量素子13の電極131と参照電源線23とが導通し、保持容量素子13の電極131に基準電圧VRが印加される(図12のS32)。
 次に、時刻t12において、走査線駆動回路4は、第1走査線17の電圧レベルをLOWからHIGHに変化させ、選択トランジスタ11をオン状態とする。これにより、保持容量素子13の電極132とデータ線20とが導通し、保持容量素子13の電極132にデータ電圧Vdataが印加される(図12のS33)。
 次に、時刻t12~時刻t13の期間、第1走査線17の電圧レベルがHIGHであるので、発光画素10の電極131及び電極132には、それぞれ、データ電圧Vdata及び基準電圧VRが継続して印加されている。同様に、発光画素10を含む画素行に属する各発光画素に対しデータ電圧が供給されている。
 図13Aは、本発明の実施の形態2に係る表示装置の通常発光モードにおけるデータ電圧書き込み状態を表す回路図である。同図に記載されているように、保持容量素子13の電極131には参照電源線23の基準電圧VRが印加され、電極132にはデータ線20よりデータ電圧Vdataが印加される。つまり、ステップS32及びS33では、発光画素10に印加すべきデータ電圧に対応した電圧(VR-Vdata)を保持容量素子13に保持させている。
 また、このとき、スイッチングトランジスタ26が非導通となっていることにより、駆動トランジスタ14のドレイン電流は発生していない。さらに、データ電圧Vdataの最大値(Vdata_max)と第2電源電圧VEEとの電位差は、有機EL素子15のVth(EL)以下とする。よって、有機EL素子15は発光しない。
 これより、各電源線には容量性負荷のみが接続され、書き込み時の定常状態において、定常電流による電圧降下は発生しない。よって保持容量素子13には正確な電位が書き込まれる。なお、本実施の形態において、例えば、駆動TFTの閾値電圧Vthを1Vとして、VEEは0Vに、VDDは15Vに、VRは10Vに、Vdataは0V~10Vに設定されている。
 次に、時刻t13において、走査線駆動回路4は、第1走査線17の電圧レベルをHIGHからLOWに変化させ、選択トランジスタ11をオフ状態とする。これにより、保持容量素子13の電極132とデータ線20とは非導通となる(図12のS34)。
 次に、時刻t14において、走査線駆動回路4は、第2走査線18の電圧レベルをHIGHからLOWに変化させ、スイッチングトランジスタ12をオフ状態とする。これにより、保持容量素子13の電極131と参照電源線23とは非導通となる(図12のS35)。
 以上の動作により、保持容量素子13には正確な電圧が書き込まれる。以降の動作では、保持容量素子13に正確に書き込まれた電圧に対応した駆動トランジスタ14のドレイン電流を発生させ、有機EL素子15を発光させる。
 次に、時刻t15において、走査線駆動回路4は、第3走査線19の電圧レベルをLOWからHIGHに変化させ、スイッチングトランジスタ26をオン状態とする。これにより、有機EL素子15のアノードと駆動トランジスタ14のソースとが導通し、有機EL素子15にドレイン電流が流れることにより、有機EL素子15が発光する(図12のS36)。
 図13Bは、本発明の実施の形態2に係る表示装置の通常発光モードにおける発光状態を表す回路図である。通常発光モードでは、第1電源電圧VDD-第2電源電圧VEE>Vth(EL)となるように、各電源電圧が設定されている。これにより、保持容量素子13の両電極に保持された電圧に対応した駆動トランジスタ14のドレイン電流が、有機EL素子15を流れる。
 次に、時刻t16において、走査線駆動回路4は、第3走査線19の電圧レベルをHIGHからLOWに変化させ、スイッチングトランジスタ26をオフ状態とし、有機EL素子15を消光させる。
 上記構成及び動作によると、スイッチングトランジスタ26によって、駆動トランジスタ14のソース及び選択トランジスタ11を介した第1電源線21とデータ線20との間の電流の流れを遮断した上で、保持容量素子13に所望の電位差の電圧を保持させることが可能となる。これにより、選択トランジスタ11の両側の端子の電位差が、駆動トランジスタ14のソース及び選択トランジスタ11を介して第1電源線21とデータ線20との間で流れる電流によって変動するのを防止できる。そのため、選択トランジスタ11の両端の電位差が安定し、選択トランジスタ11を介してデータ線20から所望の電位差の電圧に対応する電圧を正確に保持容量素子13に保持できる。その結果、駆動トランジスタ14のゲート-ソース間の電位差は、第2電源線22の電圧変動および有機EL素子15の経時劣化に伴う高抵抗化による駆動トランジスタ14のソース電位の変動の影響を受けにくくなっている。つまり、本回路動作は、ソース接地の回路動作と同等の動作となり、所望の電位差の電圧に対応するドレイン電流を正確に有機EL素子15に流すことができる。
 (実施の形態3)
 以下、本発明の実施の形態3について、図を用いて具体的に説明する。
 図14は、本発明の実施の形態3に係る表示部の有する発光画素の回路構成及びその周辺回路との接続を示す図である。同図における発光画素10は、選択トランジスタ11と、スイッチングトランジスタ12及び16と、保持容量素子13と、駆動トランジスタ24と、有機EL素子25と、第1走査線17と、第2走査線18と、第3走査線19と、データ線20と、第1電源線31と、第2電源線32と、参照電源線23とを備える。また、周辺回路は、走査線駆動回路4と、データ線駆動回路5とを備える。
 本実施の形態に係る表示装置は、実施の形態1に係る表示装置と比較して、発光画素の回路構成のみが異なる。つまり、駆動トランジスタはp型であり、当該駆動トランジスタのソースと有機EL素子のカソードとが接続されている。以下、実施の形態1に係る表示装置と同じ点は説明を省略し、異なる点のみ説明する。
 駆動トランジスタ24は、ゲートが保持容量素子13の電極131に接続され、ドレインがスイッチングトランジスタ16のソース及びドレインの一方に接続され、ソースが有機EL素子15の第1電極であるカソードに接続された駆動素子である。駆動トランジスタ24は、ゲート-ソース間に印加されたデータ電圧に対応した電圧を、当該データ電圧に対応したドレイン電流に変換する。そして、このドレイン電流を信号電流として有機EL素子25に供給する。例えば、選択トランジスタ11及びスイッチングトランジスタ12がオフ状態であって、スイッチングトランジスタ16がオン状態のときに、駆動トランジスタ24は、データ線20から供給されたデータ電圧Vdataに対応した電圧、つまり保持容量素子13の保持電圧(Vdata-VR)に対応したドレイン電流を、有機EL素子25へ供給する機能を有する。駆動トランジスタ24は、p型の薄膜トランジスタ(p型TFT)で構成される。
 有機EL素子25は、カソードが駆動トランジスタ24のソースに接続され、アノードが第2電源線32に接続された発光素子であり、駆動トランジスタ24のドレイン電流が流れることにより発光する。
 スイッチングトランジスタ16は、ゲートが第3走査線19に接続され、ソース及びドレインの一方が駆動トランジスタ24のドレインに接続され、ソース及びドレインの他方が第1電源線31に接続された第3スイッチ素子である。スイッチングトランジスタ16は、有機EL素子25のカソードと第1電源線31との間であって、駆動トランジスタ24と直列に接続され、駆動トランジスタ24のドレイン電流のON/OFFを決定する機能を有する。スイッチングトランジスタ16は、例えば、n型の薄膜トランジスタ(n型TFT)で構成される。
 上記回路構成によると、スイッチングトランジスタ16によって、駆動トランジスタ24のソース及び選択トランジスタ11を経由した第1電源線31とデータ線20との間の電流の流れを遮断した上で、保持容量素子13に所望の電位差の電圧を保持させることが可能となる。これにより、選択トランジスタ11の両側の端子の電位差が、駆動トランジスタ24のソース及び選択トランジスタ11を介して第1電源線31とデータ線20との間で流れる電流によって変動するのを防止できる。そのため、選択トランジスタ11の両端の電位差が安定し、選択トランジスタ11を介してデータ線20から所望の電位差の電圧に対応する電圧を正確に保持容量素子13に保持できる。その結果、保持容量素子13の両電極の電位差、すなわち駆動トランジスタ24のゲート-ソース間の電位差が安定し、所望の電位差の電圧に対応するドレイン電流を正確に有機EL素子25に流すことができる。
 本実施の形態に係る表示装置の制御方法については、実施の形態1に係る表示装置と同様であり、同様の効果を奏する。
 但し、テストモードにおいて、第2電源電圧VEEとデータ電圧Vdataの最大値との電位差は、有機EL素子15の閾値電圧(以下、Vth(EL)と記す)以下としている。
 また、テストモードでは、第2電源電圧VEE-第1電源電圧VDD<Vth(EL)となるように、各電源電圧が設定されている。これにより、駆動トランジスタ24のドレイン電流は、有機EL素子25に流れず、駆動トランジスタ24のソース及び保持容量素子13の電極132を経由してデータ線20に流れ込む。
 また、テストモードにおけるドレイン電流読み取り時において、電流Ipixは、データ線20から、選択トランジスタ11及び駆動トランジスタ24のソースを経由して第1電源線31へと流れる。
 また、通常発光モードにおいて、第2電源電圧VEEとデータ電圧Vdataの最小値(Vdata_min)との電位差は、有機EL素子15のVth(EL)以下としている。
 また、通常発光モードでは、第2電源電圧VEE-第1電源電圧VDD>Vth(EL)となるように、各電源電圧が設定されている。これにより、保持容量素子13の両電極に保持された電圧に対応した駆動トランジスタ24のドレイン電流が、有機EL素子25を流れる。
 上記構成によると、スイッチングトランジスタ16によって、駆動トランジスタ24のソース及び選択トランジスタ11を介した第1電源線31とデータ線20との間の電流の流れを遮断した上で、保持容量素子13に所望の電位差の電圧を保持させることが可能となる。これにより、選択トランジスタ11の両側の端子の電位差が、駆動トランジスタ24のソース及び選択トランジスタ11を介して第1電源線31とデータ線20との間で流れる電流によって変動するのを防止できる。そのため、選択トランジスタ11の両端の電位差が安定し、選択トランジスタ11を介してデータ線20から所望の電位差の電圧に対応する電圧を正確に保持容量素子13に保持できる。その結果、駆動トランジスタ24のゲート-ソース間の電位差は第2電源線32の電圧変動および有機EL素子25の経時劣化に伴う高抵抗化による駆動トランジスタ24のソース電位の変動の影響を受けにくいソース接地の回路動作と同等の動作となり、所望の電位差の電圧に対応するドレイン電流を正確に有機EL素子25に流すことができる。
 (実施の形態4)
 以下、本発明の実施の形態について、図を用いて具体的に説明する。
 図15は、本発明の実施の形態4に係る表示部の有する発光画素の回路構成及びその周辺回路との接続を示す図である。同図における発光画素10は、選択トランジスタ11と、スイッチングトランジスタ12及び26と、保持容量素子13と、駆動トランジスタ24と、有機EL素子25と、第1走査線17と、第2走査線18と、第3走査線19と、データ線20と、第1電源線31と、第2電源線32と、参照電源線23とを備える。また、周辺回路は、走査線駆動回路4と、データ線駆動回路5とを備える。
 本実施の形態に係る表示装置は、実施の形態2に係る表示装置と比較して、発光画素の回路構成のみが異なる。つまり、駆動トランジスタはp型であり、当該駆動トランジスタのソースと有機EL素子のカソードとが接続されている。以下、実施の形態2に係る表示装置と同じ点は説明を省略し、異なる点のみ説明する。
 駆動トランジスタ24は、ゲートが保持容量素子13の電極131に接続され、ドレインが第1電源線31に接続され、ソースがスイッチングトランジスタ26のソース及びドレインの一方に接続された駆動素子である。駆動トランジスタ24は、ゲートとスイッチングトランジスタ26のソース及びドレインの他方との間に印加されたデータ電圧に対応した電圧を、当該データ電圧に対応したドレイン電流に変換する。そして、このドレイン電流を信号電流として有機EL素子25に供給する。例えば、選択トランジスタ11及びスイッチングトランジスタ12がオフ状態であって、スイッチングトランジスタ26がオン状態のときに、駆動トランジスタ24は、データ線20から供給されたデータ電圧Vdataに対応した電圧、つまり保持容量素子13の保持電圧(Vdata-VR)に対応したドレイン電流を、有機EL素子25へ供給する機能を有する。駆動トランジスタ24は、例えば、p型の薄膜トランジスタ(p型TFT)で構成される。
 有機EL素子25は、カソードがスイッチングトランジスタ26のソース及びドレインの他方に接続され、アノードが第2電源線32に接続された発光素子であり、駆動トランジスタ24のドレイン電流が流れることにより発光する。
 スイッチングトランジスタ26は、ゲートが第3走査線19に接続され、ソース及びドレインの一方が駆動トランジスタ24のソースに接続され、ソース及びドレインの他方が有機EL素子25のカソードに接続された第3スイッチ素子である。スイッチングトランジスタ26は、有機EL素子25のカソードと第1電源線31との間であって、駆動トランジスタ24と直列に接続され、駆動トランジスタ24のドレイン電流のON/OFFを決定する機能を有する。スイッチングトランジスタ26は、例えば、n型の薄膜トランジスタ(n型TFT)で構成される。
 上記回路構成によると、スイッチングトランジスタ26によって、駆動トランジスタ24のソース及び選択トランジスタ11を経由した第1電源線31とデータ線20との間の電流の流れを遮断した上で、保持容量素子13に所望の電位差の電圧を保持させることが可能となる。これにより、選択トランジスタ11の両側の端子の電位差が、駆動トランジスタ24のソース及び選択トランジスタ11を介して第1電源線31とデータ線20との間で流れる電流によって変動するのを防止できる。そのため、選択トランジスタ11の両端の電位差が安定し、選択トランジスタ11を介してデータ線20から所望の電位差の電圧に対応する電圧を正確に保持容量素子13に保持できる。その結果、保持容量素子13の両電極の電位差、すなわち駆動トランジスタ24のゲート-ソース間の電位差が安定し、所望の電位差の電圧に対応するドレイン電流を正確に有機EL素子25に流すことができる。
 本実施の形態に係る表示装置の制御方法については、実施の形態2に係る表示装置と同様であり、同様の効果を奏する。
 但し、テストモードにおいて、第2電源電圧VEEとデータ電圧Vdataの最大値との電位差は、有機EL素子15の閾値電圧(以下、Vth(EL)と記す)以下としている。
 また、テストモードでは、第2電源電圧VEE-第1電源電圧VDD<Vth(EL)となるように、各電源電圧が設定されている。これにより、駆動トランジスタ24のドレイン電流は、有機EL素子25に流れず、駆動トランジスタ24のソース及び保持容量素子13の電極132を経由してデータ線20に流れ込む。
 また、テストモードにおけるドレイン電流読み取り時において、電流Ipixは、データ線20から、選択トランジスタ11及び駆動トランジスタ24のソースを経由して第1電源線31へと流れる。
 また、通常発光モードにおいて、第2電源電圧VEEとデータ電圧Vdataの最小値(Vdata_min)との電位差は、有機EL素子15のVth(EL)以下としている。
 また、通常発光モードでは、第2電源電圧VEE-第1電源電圧VDD>Vth(EL)となるように、各電源電圧が設定されている。これにより、保持容量素子13の両電極に保持された電圧に対応した駆動トランジスタ24のドレイン電流が、有機EL素子25を流れる。
 上記構成によると、スイッチングトランジスタ26によって、駆動トランジスタ24のソース及び選択トランジスタ11を介した第1電源線31とデータ線20との間の電流の流れを遮断した上で、保持容量素子13に所望の電位差の電圧を保持させることが可能となる。これにより、選択トランジスタ11の両側の端子の電位差が、駆動トランジスタ24のソース及び選択トランジスタ11を介して第1電源線31とデータ線20との間で流れる電流によって変動するのを防止できる。そのため、選択トランジスタ11の両端の電位差が安定し、選択トランジスタ11を介してデータ線20から所望の電位差の電圧に対応する電圧を正確に保持容量素子13に保持できる。その結果、駆動トランジスタ24のゲート-ソース間の電位差は第2電源線32の電圧変動および有機EL素子25の経時劣化に伴う高抵抗化による駆動トランジスタ24のソース電位の変動の影響を受けにくいソース接地の回路動作と同等の動作となり、所望の電位差の電圧に対応するドレイン電流を正確に有機EL素子25に流すことができる。
 以上のように、実施の形態1~4で述べた簡単な画素回路を構成することにより、ソース接地動作する駆動トランジスタのゲート-ソース間に印加すべき電圧を保持する保持容量素子の両端電極に、データ電圧に対応した正確な電位を記録することが可能となる。よって、映像信号を反映した高精度な画像表示をすることが可能となる。さらに、電源線を介して有機EL素子に供給される電流量を、データ線を介して読み込んで測定する場合、電源線から有機EL素子に供給される電流量を正確に測定できる。
 なお、本発明に係る表示装置は、上述した実施の形態に限定されるものではない。実施の形態1~4ならびにそれらの変形例における任意の構成要素を組み合わせて実現される別の実施の形態や、実施の形態1~4ならびにそれらの変形例に対して本発明の主旨を逸脱しない範囲で当業者が思いつく各種変形を施して得られる変形例や、本発明に係る表示装置を内蔵した各種機器も本発明に含まれる。
 なお、以上述べた実施の形態では、選択トランジスタ及びスイッチングトランジスタのゲートの電圧レベルがHIGHの場合にオン状態になるn型トランジスタとして記述しているが、これらをp型トランジスタで形成し、走査線の極性を反転させた画像表示装置でも、上述した各実施の形態と同様の効果を奏する。
 また、例えば、本発明に係る表示装置は、図16に記載されたような薄型フラットTVに内蔵される。本発明に係る画像表示装置が内蔵されることにより、映像信号を反映した高精度な画像表示が可能な薄型フラットTVが実現される。
 本発明は、特に、画素信号電流により画素の発光強度を制御することで輝度を変動させるアクティブ型の有機ELフラットパネルディスプレイに有用である。
 1  表示装置
 2  制御回路
 3  メモリ
 4  走査線駆動回路
 5  データ線駆動回路
 6  電源線駆動回路
 7  表示部
 10  発光画素
 11  選択トランジスタ
 12、16、26  スイッチングトランジスタ
 13  保持容量素子
 14、24  駆動トランジスタ
 15、25、505  有機EL素子
 17、507  第1走査線
 18、508  第2走査線
 19  第3走査線
 20  データ線
 21、31  第1電源線
 22、32  第2電源線
 23  参照電源線
 51 スイッチ素子
 52 読み取り抵抗
 53 オペアンプ
 131、132  電極
 500  画素部
 501  第1スイッチング素子
 502  第2スイッチング素子
 503  容量素子
 504  n型薄膜トランジスタ(n型TFT)
 506  信号線
 509  第3スイッチング素子

Claims (16)

  1.  発光素子と、
     電圧を保持するコンデンサと、
     ゲート電極が前記コンデンサの第1電極に接続され、前記コンデンサに保持された電圧に応じたドレイン電流を前記発光素子に流すことにより前記発光素子を発光させる駆動素子と、
     前記駆動素子のドレイン電極の電位を決定するための第1電源線と、
     前記発光素子の第2電極に電気的に接続された第2電源線と、
     前記コンデンサの第1電極に基準電圧を設定するための第1スイッチ素子と、
     前記コンデンサの第2電極にデータ電圧を供給するためのデータ線と、
     一方の端子が前記データ線に電気的に接続され、他方の端子が前記コンデンサの第2電極に電気的に接続され、前記データ線と前記コンデンサの第2電極との導通及び非導通を切り換える第2スイッチ素子と、
     前記発光素子の第1電極と前記コンデンサの第2電極とを電気的に接続し、前記第1電源線、前記発光素子の第1電極、前記コンデンサの第2電極、前記第2スイッチ素子及び前記データ線を接続するパスを形成するための配線と、
     前記発光素子の第1電極と前記第1電源線との間にあって、前記駆動素子と直列に接続され、前記駆動素子のドレイン電流のON/OFFを決定する第3スイッチ素子とを備える
     表示パネル装置。
  2.  さらに、
     前記第1スイッチ素子、前記第2スイッチ素子及び前記第3スイッチ素子を制御する制御部とを備え、
     前記制御部は、
     前記第3スイッチ素子をOFFして前記配線及び前記第2スイッチ素子を介した前記第1電源線と前記データ線との間の前記ドレイン電流の流れを遮断している間に、
     前記第1スイッチ素子及び前記第2スイッチ素子をONして前記コンデンサの第1電極に前記基準電圧を設定すると共に前記コンデンサの第2電極に前記データ電圧を設定して前記コンデンサに所望の電位差の電圧を保持させ、
     前記第1スイッチ素子及び前記第2スイッチ素子をOFFした状態で前記第3スイッチ素子をONし、前記コンデンサに保持された前記所望の電位差の電圧に応じた前記ドレイン電流を前記発光素子に流させる
     請求項1記載の表示パネル装置。
  3.  前記制御部は、
     前記第3スイッチ素子をOFFすることにより、前記配線及び前記第2スイッチ素子を介した前記第1電源線と前記データ線との間の電流の流れを遮断すると共に、前記第1電源線と前記第2電源線との間の電流の流れを遮断する
     請求項2記載の表示パネル装置。
  4.  前記第3スイッチ素子は、前記第1電源線と前記駆動素子のドレインとの間に直列に接続され、
     前記配線は、前記駆動素子のソースに接続された前記発光素子の第1電極と、前記コンデンサの第2電極とを接続する
     請求項1記載の表示パネル装置。
  5.  前記第3スイッチ素子は、前記発光素子の第1電極と前記駆動素子のソースとの間に直列に接続され、
     前記配線は、前記第3スイッチ素子に接続された前記発光素子の第1電極と、前記コンデンサの第2電極とを接続する
     請求項1記載の表示パネル装置。
  6.  前記発光素子の第1電極はアノード電極であり、前記発光素子の第2電極はカソード電極であり、
     前記第1電源線の電圧は、前記第2電源線の電圧より高く、前記第1電源線から前記第2電源線に向かって電流が流れる
     請求項2又は請求項3に記載の表示パネル装置。
  7.  前記制御部は、
     前記第3スイッチ素子をOFFして前記第1電源線から前記発光素子への電流の供給を遮断し、
     前記第1スイッチ素子及び前記第2スイッチ素子をONして前記コンデンサの第1電極に前記基準電圧を設定すると共に前記コンデンサの第2電極に前記データ電圧を設定して前記コンデンサを所望の電位差の電圧を保持させ、
     前記第1スイッチ素子をOFFして前記第2スイッチ素子及び前記第3スイッチ素子をONし、前記所望の電位差の電圧に応じた前記ドレイン電流を、前記配線及び前記第2スイッチ素子を介して前記データ線に流す
     請求項4記載の表示パネル装置。
  8.  前記第2電源線に、前記第1電源線に接続される電源部の設定電圧から前記発光素子の発光開始電圧を減じた電圧よりも大きい第1電圧または前記第1電圧より低い第2電圧を設定する設定部を備え、
     前記データ電圧は前記第1電圧より低い電圧であり、
     前記制御部は、
     前記発光素子を発光させる場合には、前記第2電源線に前記第2電圧を設定し、前記第2スイッチ素子をOFFして前記第1電源線から前記発光素子に前記ドレイン電流を流し、
     前記ドレイン電流を測定する場合には、前記第2電源線に前記第1電圧を設定し、前記第2スイッチ素子をONして、前記ドレイン電流を前記第1電源線から前記データ線に流す
     請求項5記載の表示パネル装置。
  9.  前記発光素子の第1電極はカソード電極であり、前記発光素子の第2電極はアノード電極であり、
     前記第2電源線の電圧は、前記第1電源線の電圧より高く、前記第2電源線から前記第1電源線に向かって電流が流れる
     請求項2又は請求項3に記載の表示パネル装置。
  10.  前記制御部は、
     前記第3スイッチ素子をOFFして前記第1電源線から前記発光素子への電流の供給を遮断し、
     前記第1スイッチ素子及び前記第2スイッチ素子をONして前記コンデンサの第1電極に前記基準電圧を設定すると共に前記コンデンサの第2電極に前記データ電圧を設定して前記コンデンサを所望の電位差の電圧を保持させ、
     前記第1スイッチ素子をOFFして前記第2スイッチ素子及び前記第3スイッチ素子をONし、前記所望の電位差の電圧に応じた前記ドレイン電流を、前記配線及び前記第2スイッチ素子を介して前記データ線から流す
     請求項9記載の表示パネル装置。
  11.  前記第2電源線に、前記第1電源線に接続される電源部の設定電圧に前記発光素子の発光開始電圧を加えた電圧よりも小さい第3電圧または前記第3電圧より高い第4電圧を設定する設定部を備え、
     前記データ電圧は前記第1電圧より高い電圧であり、
     前記制御部は、
     前記発光素子を発光させる場合には、前記第2電源線に前記第4電圧を設定し、前記第2スイッチ素子をOFFして前記発光素子から前記第1電源線へ電流を流し、
     前記ドレイン電流を測定する場合には、前記第2電源線に前記第3電圧を設定し、前記第2スイッチ素子をONして、前記ドレイン電流を前記データ線から前記第1電源線に流す
     請求項10記載の表示パネル装置。
  12.  請求項1乃至請求項11のいずれかに記載の表示パネル装置と、
     前記第1及び前記第2電源線に電源を供給する電源とを備え、
     前記発光素子は、第1電極と、第2電極と、前記第1電極及び前記第2電極に挟まれた発光層とを含み、
     前記発光素子は、少なくとも複数個マトリクス状に配置されている
     表示装置。
  13.  請求項1乃至請求項11のいずれかに記載の表示パネル装置と、
     前記第1及び前記第2電源線に電源を供給する電源とを備え、
     前記発光素子は、第1電極と、第2電極と、前記第1電極及び前記第2電極に挟まれた発光層とを含み、
     少なくとも前記発光素子及び前記第3スイッチ素子は、単位画素の画素回路を構成し、
     前記画素回路は、複数個マトリクス状に配置されている
     表示装置。
  14.  請求項1乃至請求項11のいずれかに記載の表示パネル装置と、
     前記第1及び前記第2電源線に電源を供給する電源とを備え、
     前記発光素子は、第1電極と、第2電極と、前記第1電極及び前記第2電極に挟まれた発光層とを含み、
     前記発光素子、前記コンデンサ、前記駆動素子、前記第1スイッチ素子、前記第2スイッチ素子及び前記第3スイッチ素子は、単位画素の画素回路を構成し、
     前記画素回路は、複数個マトリクス状に配置されている
     表示装置。
  15.  前記発光素子は、有機エレクトロルミネッセンス発光素子である
     請求項12から請求項14のうちいずれかに1項に記載の表示装置。
  16.  発光素子と、
     電圧を保持するコンデンサと、
     ゲート電極が前記コンデンサの第1電極に接続され、前記コンデンサに保持された電圧に応じたドレイン電流を前記発光素子に流すことにより前記発光素子を発光させる駆動素子と、
     前記駆動素子のドレイン電極の電位を決定するための第1電源線と、
     前記発光素子の第2電極に電気的に接続された第2電源線と、
     前記コンデンサの第1電極に基準電圧を設定するための第1スイッチ素子と、
     前記コンデンサの第2電極にデータ電圧を供給するためのデータ線と、
     一方の端子が前記データ線に電気的に接続され、他方の端子が前記コンデンサの第2電極に電気的に接続され、前記データ線と前記コンデンサの第2電極との導通及び非導通を切り換える第2スイッチ素子と、
     前記発光素子の第1電極と前記コンデンサの第2電極とを電気的に接続し、前記第1電源線、前記発光素子の第1電極、前記コンデンサの第2電極、前記第2スイッチ素子及び前記データ線を接続するパスを形成するための配線と、
     前記発光素子の第1電極と前記第1電源線との間にあって、前記駆動素子と直列に接続され、前記駆動素子のドレイン電流のON/OFFを決定する第3スイッチ素子とを具備する表示装置の制御方法であって、
     前記第3スイッチ素子をOFFして前記配線及び前記第2スイッチ素子を介した前記第1電源線と前記データ線との間の前記ドレイン電流の流れを遮断し、
     前記ドレイン電流の流れを遮断している間に、前記第1スイッチ素子及び前記第2スイッチ素子をONして前記コンデンサの第1電極に前記基準電圧を設定すると共に前記コンデンサの第2電極に前記データ電圧を設定して前記コンデンサを所望の電位差の電圧を保持させ、
     前記所望の電位差の電圧を保持させた後、前記第1スイッチ素子及び前記第2スイッチ素子をOFFして前記第3スイッチ素子をONし、前記コンデンサに保持された前記所望の電位差の電圧に応じた前記ドレイン電流を前記発光素子に流す
     表示装置の制御方法。
PCT/JP2009/004431 2009-09-08 2009-09-08 表示パネル装置及びその制御方法 WO2011030370A1 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
KR1020107007378A KR101071443B1 (ko) 2009-09-08 2009-09-08 표시 패널 장치 및 그 제어 방법
PCT/JP2009/004431 WO2011030370A1 (ja) 2009-09-08 2009-09-08 表示パネル装置及びその制御方法
EP09842026.8A EP2477175B1 (en) 2009-09-08 2009-09-08 Display panel device and control method thereof
JP2010513532A JP5184625B2 (ja) 2009-09-08 2009-09-08 表示パネル装置及びその制御方法
CN2009801008510A CN102150196B (zh) 2009-09-08 2009-09-08 显示面板装置以及其控制方法
US12/889,572 US8111221B2 (en) 2009-09-08 2010-09-24 Display panel device and control method thereof
US13/329,668 US8497826B2 (en) 2009-09-08 2011-12-19 Display panel device and control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2009/004431 WO2011030370A1 (ja) 2009-09-08 2009-09-08 表示パネル装置及びその制御方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/889,572 Continuation US8111221B2 (en) 2009-09-08 2010-09-24 Display panel device and control method thereof

Publications (1)

Publication Number Publication Date
WO2011030370A1 true WO2011030370A1 (ja) 2011-03-17

Family

ID=43647416

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/004431 WO2011030370A1 (ja) 2009-09-08 2009-09-08 表示パネル装置及びその制御方法

Country Status (6)

Country Link
US (2) US8111221B2 (ja)
EP (1) EP2477175B1 (ja)
JP (1) JP5184625B2 (ja)
KR (1) KR101071443B1 (ja)
CN (1) CN102150196B (ja)
WO (1) WO2011030370A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101071443B1 (ko) 2009-09-08 2011-10-10 파나소닉 주식회사 표시 패널 장치 및 그 제어 방법
JP2013104909A (ja) * 2011-11-10 2013-05-30 Panasonic Corp 表示装置及びその制御方法
WO2013076772A1 (ja) * 2011-11-24 2013-05-30 パナソニック株式会社 表示装置及びその制御方法
US8501195B2 (en) 2010-03-30 2013-08-06 Allergan, Inc. Injection paradigm for administration of botulinum toxins
WO2023248643A1 (ja) * 2022-06-23 2023-12-28 ソニーグループ株式会社 表示装置及び電子機器

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011061799A1 (ja) * 2009-11-19 2011-05-26 パナソニック株式会社 表示パネル装置、表示装置及びその制御方法
JP5192042B2 (ja) * 2009-11-19 2013-05-08 パナソニック株式会社 表示パネル装置、表示装置及びその制御方法
KR101091256B1 (ko) * 2009-11-19 2011-12-07 파나소닉 주식회사 표시 패널 장치, 표시 장치 및 그 제어 방법
KR101434366B1 (ko) 2012-08-24 2014-08-26 삼성디스플레이 주식회사 박막 트랜지스터 어레이 기판, 이를 포함하는 표시 장치
KR102204815B1 (ko) 2012-11-06 2021-01-19 한국전자통신연구원 무선신호 방향탐지 장치 및 방법
KR20140066830A (ko) * 2012-11-22 2014-06-02 엘지디스플레이 주식회사 유기 발광 표시 장치
US10429889B2 (en) * 2013-08-08 2019-10-01 Dell Products L.P. Information handling system docking with coordinated power and data communication
KR102050268B1 (ko) * 2013-08-30 2019-12-02 엘지디스플레이 주식회사 유기 발광 표시 장치
JP6464368B2 (ja) 2014-11-28 2019-02-06 株式会社Joled 薄膜トランジスタ基板
JP2017181574A (ja) * 2016-03-28 2017-10-05 株式会社ジャパンディスプレイ 表示装置
JP6733361B2 (ja) * 2016-06-28 2020-07-29 セイコーエプソン株式会社 表示装置及び電子機器
KR102617966B1 (ko) * 2016-12-28 2023-12-28 엘지디스플레이 주식회사 전계 발광 표시 장치와 그 구동 방법
KR20220045511A (ko) * 2020-10-05 2022-04-12 삼성전자주식회사 디스플레이 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003186438A (ja) * 2001-12-19 2003-07-04 Hitachi Ltd 画像表示装置
JP2005004173A (ja) 2003-05-19 2005-01-06 Seiko Epson Corp 電気光学装置およびその駆動装置
JP2005346073A (ja) * 2004-06-02 2005-12-15 Au Optronics Corp 電子発光ディスプレイ装置およびその駆動方法
JP2006072303A (ja) * 2004-09-01 2006-03-16 Au Optronics Corp 有機発光表示装置およびその表示ユニット
JP2006113586A (ja) * 2004-10-08 2006-04-27 Samsung Sdi Co Ltd 発光表示装置,及び画素回路

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003195810A (ja) 2001-12-28 2003-07-09 Casio Comput Co Ltd 駆動回路、駆動装置及び光学要素の駆動方法
KR100453634B1 (ko) * 2001-12-29 2004-10-20 엘지.필립스 엘시디 주식회사 능동행렬 유기전기발광소자
WO2003091977A1 (en) * 2002-04-26 2003-11-06 Toshiba Matsushita Display Technology Co., Ltd. Driver circuit of el display panel
KR100489272B1 (ko) * 2002-07-08 2005-05-17 엘지.필립스 엘시디 주식회사 유기 전계발광소자 및 그의 구동방법
JP2004145300A (ja) 2002-10-03 2004-05-20 Seiko Epson Corp 電子回路、電子回路の駆動方法、電子装置、電気光学装置、電気光学装置の駆動方法及び電子機器
JP2006072385A (ja) 2002-10-03 2006-03-16 Seiko Epson Corp 電子装置及び電子機器
TW589603B (en) * 2003-02-11 2004-06-01 Toppoly Optoelectronics Corp Pixel actuating circuit and method for use in active matrix electron luminescent display
JP4360121B2 (ja) 2003-05-23 2009-11-11 ソニー株式会社 画素回路、表示装置、および画素回路の駆動方法
JP2004361753A (ja) 2003-06-05 2004-12-24 Chi Mei Electronics Corp 画像表示装置
TWI273541B (en) * 2003-09-08 2007-02-11 Tpo Displays Corp Circuit and method for driving active matrix OLED pixel with threshold voltage compensation
KR100515305B1 (ko) * 2003-10-29 2005-09-15 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
JP4747552B2 (ja) * 2004-10-19 2011-08-17 セイコーエプソン株式会社 電気光学装置、電子機器および方法
JP4956031B2 (ja) * 2006-03-31 2012-06-20 キヤノン株式会社 有機el表示装置の駆動方法及び駆動回路
US7616179B2 (en) 2006-03-31 2009-11-10 Canon Kabushiki Kaisha Organic EL display apparatus and driving method therefor
CN101192378A (zh) 2006-11-22 2008-06-04 硕颉科技股份有限公司 可调整输出级的驱动能力的系统
JP2008152221A (ja) * 2006-12-19 2008-07-03 Samsung Sdi Co Ltd 画素及びこれを利用した有機電界発光表示装置
JP5665256B2 (ja) * 2006-12-20 2015-02-04 キヤノン株式会社 発光表示デバイス
KR100938101B1 (ko) * 2007-01-16 2010-01-21 삼성모바일디스플레이주식회사 유기 전계 발광 표시 장치
JP4281018B2 (ja) 2007-02-19 2009-06-17 ソニー株式会社 ディスプレイ装置
WO2009087746A1 (ja) * 2008-01-07 2009-07-16 Panasonic Corporation 表示装置、電子装置及び駆動方法
KR100939211B1 (ko) * 2008-02-22 2010-01-28 엘지디스플레이 주식회사 유기발광다이오드 표시장치와 그 구동방법
KR101537828B1 (ko) * 2008-06-30 2015-07-17 가부시키가이샤 제이올레드 표시 장치 및 표시 장치의 제어 방법
CN101960509B (zh) * 2008-07-04 2015-04-15 松下电器产业株式会社 显示装置及其控制方法
CN101809643B (zh) * 2008-07-04 2013-06-05 松下电器产业株式会社 显示装置及其控制方法
KR101091439B1 (ko) * 2008-10-07 2011-12-07 파나소닉 주식회사 화상 표시 장치 및 그 제어 방법
CN102150196B (zh) 2009-09-08 2013-12-18 松下电器产业株式会社 显示面板装置以及其控制方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003186438A (ja) * 2001-12-19 2003-07-04 Hitachi Ltd 画像表示装置
JP2005004173A (ja) 2003-05-19 2005-01-06 Seiko Epson Corp 電気光学装置およびその駆動装置
JP2005346073A (ja) * 2004-06-02 2005-12-15 Au Optronics Corp 電子発光ディスプレイ装置およびその駆動方法
JP2006072303A (ja) * 2004-09-01 2006-03-16 Au Optronics Corp 有機発光表示装置およびその表示ユニット
JP2006113586A (ja) * 2004-10-08 2006-04-27 Samsung Sdi Co Ltd 発光表示装置,及び画素回路

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101071443B1 (ko) 2009-09-08 2011-10-10 파나소닉 주식회사 표시 패널 장치 및 그 제어 방법
US8501195B2 (en) 2010-03-30 2013-08-06 Allergan, Inc. Injection paradigm for administration of botulinum toxins
US10406213B2 (en) 2010-03-30 2019-09-10 Allergan, Inc. Injection paradigm for administration of botulinum toxins
US11819541B2 (en) 2010-03-30 2023-11-21 Allergan, Inc. Injection paradigm for administration of botulinum toxins
JP2013104909A (ja) * 2011-11-10 2013-05-30 Panasonic Corp 表示装置及びその制御方法
WO2013076772A1 (ja) * 2011-11-24 2013-05-30 パナソニック株式会社 表示装置及びその制御方法
US9454932B2 (en) 2011-11-24 2016-09-27 Joled Inc. Display device and method of controlling the same
WO2023248643A1 (ja) * 2022-06-23 2023-12-28 ソニーグループ株式会社 表示装置及び電子機器

Also Published As

Publication number Publication date
KR20110040742A (ko) 2011-04-20
JPWO2011030370A1 (ja) 2013-02-04
US20110057966A1 (en) 2011-03-10
US8111221B2 (en) 2012-02-07
CN102150196B (zh) 2013-12-18
EP2477175B1 (en) 2015-11-04
CN102150196A (zh) 2011-08-10
US8497826B2 (en) 2013-07-30
US20120086699A1 (en) 2012-04-12
KR101071443B1 (ko) 2011-10-10
EP2477175A4 (en) 2013-04-24
JP5184625B2 (ja) 2013-04-17
EP2477175A1 (en) 2012-07-18

Similar Documents

Publication Publication Date Title
JP5184625B2 (ja) 表示パネル装置及びその制御方法
JP4719821B2 (ja) 画像表示装置およびその制御方法
JP6142178B2 (ja) 表示装置および駆動方法
JP5501364B2 (ja) 表示装置及びその制御方法
JP5163646B2 (ja) 画像表示装置
JP5192042B2 (ja) 表示パネル装置、表示装置及びその制御方法
JP5738270B2 (ja) 表示装置
JPWO2013171938A1 (ja) 表示装置
JP5414808B2 (ja) 表示装置およびその駆動方法
WO2012032562A1 (ja) 表示装置およびその駆動方法
JP6142148B2 (ja) 表示装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200980100851.0

Country of ref document: CN

ENP Entry into the national phase

Ref document number: 20107007378

Country of ref document: KR

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2010513532

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 2009842026

Country of ref document: EP

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09842026

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE