WO2008029918A1 - Substrat à semi-conducteurs pour dispositif de formation d'image à semi-conducteurs, dispositif de formation d'image à semi-conducteurs et procédé pour les fabriquer - Google Patents

Substrat à semi-conducteurs pour dispositif de formation d'image à semi-conducteurs, dispositif de formation d'image à semi-conducteurs et procédé pour les fabriquer Download PDF

Info

Publication number
WO2008029918A1
WO2008029918A1 PCT/JP2007/067518 JP2007067518W WO2008029918A1 WO 2008029918 A1 WO2008029918 A1 WO 2008029918A1 JP 2007067518 W JP2007067518 W JP 2007067518W WO 2008029918 A1 WO2008029918 A1 WO 2008029918A1
Authority
WO
WIPO (PCT)
Prior art keywords
solid
state imaging
carbon
imaging device
oxygen
Prior art date
Application number
PCT/JP2007/067518
Other languages
English (en)
French (fr)
Inventor
Kazunari Kurita
Original Assignee
Sumco Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumco Corporation filed Critical Sumco Corporation
Priority to EP07806950.7A priority Critical patent/EP2061082B1/en
Priority to US11/996,925 priority patent/US8063466B2/en
Priority to JP2007551507A priority patent/JP4650493B2/ja
Publication of WO2008029918A1 publication Critical patent/WO2008029918A1/ja
Priority to US13/252,991 priority patent/US8492193B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • H01L31/186Particular post-treatment for the devices, e.g. annealing, impurity gettering, short-circuit elimination, recrystallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B15/00Single-crystal growth by pulling from a melt, e.g. Czochralski method
    • C30B15/02Single-crystal growth by pulling from a melt, e.g. Czochralski method adding crystallising materials or reactants forming it in situ to the melt
    • C30B15/04Single-crystal growth by pulling from a melt, e.g. Czochralski method adding crystallising materials or reactants forming it in situ to the melt adding doping materials, e.g. for n-p-junction
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/02Elements
    • C30B29/06Silicon
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B33/00After-treatment of single crystals or homogeneous polycrystalline material with defined structure
    • C30B33/02Heat treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/322Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections
    • H01L21/3221Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections of silicon bodies, e.g. for gettering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/8258Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using a combination of technologies covered by H01L21/8206, H01L21/8213, H01L21/822, H01L21/8252, H01L21/8254 or H01L21/8256
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Definitions

  • the present invention relates to a semiconductor substrate for a solid-state image sensor, a solid-state image sensor, and a method for manufacturing the same.
  • a solid-state imaging device is manufactured by forming a circuit on a semiconductor substrate made of a silicon single crystal. At that time, when heavy metal is mixed with impurities in the semiconductor substrate, the electrical characteristics of the solid-state imaging device are significantly deteriorated.
  • factors that cause heavy metals to be mixed into the semiconductor substrate as impurities include firstly metal contamination in the semiconductor substrate manufacturing process and secondly heavy metal contamination in the solid-state imaging device manufacturing process.
  • the exotic trick gettering method has disadvantages such as formation of backside damage, etc. on the back surface, and particles are generated from the back surface during the device process, thereby forming a cause of device failure. is there.
  • Patent Document 1 describes, for example, one surface of a silicon substrate, with the aim of reducing white scratch defects caused by dredging currents that affect the electrical characteristics of a solid-state imaging device.
  • a technique has been proposed in which carbon is ion-implanted at a predetermined dose and a silicon epitaxial layer is formed on the surface. According to this method, the white defect of the solid-state imaging device is greatly reduced as compared with the conventional epitaxial substrate using the gettering method.
  • the gettering sink formed by carbon ion implantation described in Patent Document 2 is used, for example, in a device process after the epitaxial layer is formed.
  • the gettering effect of the gettering sink decreases when the processing temperature of the gettering temperature becomes too high, the gettering sink formed by carbon ion implantation here has no gettering effect.
  • the technique described in Patent Document 2 in order to sufficiently bring out the effect of the embedded getter sink layer by introducing carbon, a device for setting an upper limit on the subsequent processing temperature is devised.
  • Patent Document 1 JP-A-6-338507
  • Patent Document 2 Japanese Patent Laid-Open No. 2002-353434
  • the gettering sink by carbon ion implantation has a limit of the gettering effect, for example, as described above, the device processing temperature after the epitaxial layer formation is set. On the other hand, this device is constrained in the device fabrication process.
  • the gettering effect due to the gettering sink due to carbon ion implantation tends to decrease after the formation of the epitaxial layer, and it is difficult to avoid generation of particles in the device process described above, Enhancing the gettering effect in the device process is also an important issue.
  • the present invention eliminates problems such as a reduction in manufacturing cost and generation of particles in the device process as compared with a conventional gettering method, particularly a gettering method by carbon ion implantation. It is an object of the present invention to provide a semiconductor substrate for a solid-state imaging device together with an advantageous manufacturing method thereof.
  • the present invention is to provide a high-performance solid-state imaging device having excellent electrical characteristics by forming a circuit on the semiconductor substrate, together with its advantageous manufacturing method. To do.
  • the inventors diligently studied a means for avoiding heavy metal contamination of the semiconductor substrate without increasing the manufacturing cost.
  • the gettering effect by carbon ion implantation is mainly attributed to the oxide deposited from the origin of the silicon lattice disorder (strain) due to ion implantation through high energy.
  • strain silicon lattice disorder
  • the disturbance of the lattice, such as force is concentrated in a narrow region into which ions have been implanted, and, for example, the strain around the oxide is easily released during high-temperature heat treatment in the device process. It turned out to be ineffective.
  • a semiconductor substrate for a solid-state imaging device comprising:
  • the size in this case means the diagonal length of the precipitate in the TEM observation image of the cross section in the thickness direction of the silicon substrate, and is indicated by the average value of the precipitate in the observation field.
  • the semiconductor substrate for a solid-state imaging device uses a heat treatment process in a manufacturing process in which a device is mounted on the semiconductor substrate by including solute carbon in the CZ crystal and MCZ crystal. Carbon / oxygen-based precipitates with high gettering ability can be formed.
  • FIG. 1 is a diagram showing a manufacturing procedure of a semiconductor substrate for a solid-state imaging device according to the present invention, and further a solid-state imaging device.
  • FIG. 2 is a graph showing the relationship between the concentration of dissolved carbon in a silicon substrate and the number of carbon / oxygen-based precipitates.
  • FIG. 4 is a graph showing the relationship between the solid solution carbon concentration and solid solution oxygen concentration in a silicon substrate and the size of carbon / oxygen-based precipitates.
  • FIG. 5 is a diagram showing a manufacturing procedure of a solid-state imaging device.
  • FIG. 1 is a diagram for explaining a method of manufacturing a semiconductor substrate for a solid-state imaging device according to the present invention.
  • polysilicon which is a raw material for silicon crystals
  • quartz crucible a quartz crucible.
  • Appropriate amount of graphite powder is applied on the silicon surface, and CZ crystal with carbon added is prepared, for example, according to the Chiyokuranoski method (CZ method).
  • the CZ crystal is the name of a crystal manufactured by the Tjoklarski method, including the CZ crystal applied with a magnetic field.
  • a silicon substrate 1 containing carbon in a solid solution state is obtained (see FIG. 1 (a)).
  • the silicon substrate 1 obtained by way is solute carbon Contact and concentration power of concentration 1 X 10 16 ⁇ 1 X 10 17 atoms / cm 3 S 1.4 X 10 18 ⁇ 1 ⁇ 6 ⁇ 10 18 atoms / It is important to contain solid solution oxygen of cm 3
  • the reason why carbon is contained in the form of a solid solution is to introduce carbon into the silicon lattice in the form of replacing silicon as described above.
  • the atomic radius of carbon is shorter than that of silicon atoms, when carbon is coordinated at the substitution position, the stress field of the crystal becomes a compressive stress field, and interstitial oxygen and impurities are easily trapped in the compressive stress field.
  • this substitutional carbon for example, in a device process, precipitates with oxygen accompanying dislocations are easily expressed at high density, and a high gettering effect can be imparted to the silicon substrate 1.
  • the addition concentration of such solute carbon needs to be regulated in the range of 1 X 10 16 to 1 X 10 17 atoms / cm 3 . This is because when the concentration of solute carbon is less than 1 X 10 16 atom S / cm 3 , the formation of high-density carbon / oxygen-based precipitates cannot be realized because the formation of carbon-oxygen-based precipitates does not become active. .
  • Fig. 2 shows the results of measuring the number of carbon-oxygen-based precipitates by changing the solute carbon concentration in the silicon substrate.
  • the concentration of solute carbon was measured by Friese conversion infrared absorption spectroscopy (FT-IR).
  • the number of carbon / oxygen-based precipitates was measured by observing a TEM image of the cross section in the thickness direction of the silicon substrate.
  • solute carbon When the concentration is less than 1 X 10 16 atom S / cm 3 , the formation of carbon and oxygen precipitates is extremely reduced.
  • FIG. 3 shows the result of measuring the size of the carbon / oxygen-based precipitate by changing the solid solution carbon concentration in the silicon substrate.
  • the size of the carbon'-oxygen-based precipitate was measured by observing a TEM image of the cross section in the thickness direction of the silicon substrate, measuring the diagonal of the precipitate, and taking the average as the size.
  • the photodiode junction is proportional to the number of white flaw defects.
  • the leakage current the relationship between the solute carbon concentration and the solute oxygen concentration in the silicon substrate 1 was investigated. The results are shown in Fig. 4.
  • this wafer was wet oxidized at 1100 ° C. for 1 10 minutes to form a 600 nm thick field oxide film on the wafer surface. After that, this oxide film is patterned
  • the condition of phosphorus diffusion was that after the PSG (phosphorus silicate glass) film was removed by etching at 900 ° C. for 20 minutes, thermal diffusion was performed at 1000 ° C. for 60 minutes.
  • the diffusion depth of the n layer is about 2 ⁇ m, and its concentration is l X 10 19 / cm 3 .
  • A1 containing 1.5mass% Si was deposited there at 500 nm by sputtering.
  • annealing was performed at 450 ° C under N atmosphere, and finally the back oxide film was removed.
  • a pattern with a shape of 1/8 mm was used.
  • HP4141B current voltage source
  • 20V was used as the negative guard ring bias.
  • 20 silicon substrates (Ueno,) were measured at 20 locations! /, And then the average value was taken as the leakage current.
  • the pn junction leakage current decreases in the range of the solid solution carbon concentration of 1 ⁇ 10 16 to 1 ⁇ 10 17 atoms / cm 3 . Furthermore, when focusing on the solute oxygen concentration, when the solute oxygen concentration becomes 1.3 X 10 18 atoms / cm 3 , which is less than 1.4 X 10 18 atoms / cm 3 , the pn junction leakage current is in any solute carbon concentration region. It can be seen that there is a significant decrease. This tendency for the dissolved oxygen concentration is also observed in Figs. 2 and 3.
  • dissolved oxygen exceeds the concentration force S1.6 X 10 18 atoms / cm 3 , as shown in FIG. 3 above, 1.7 X 10 18 atoms of more than 1.6 X 10 18 atoms / cm 3 / At cm 3 , the size of carbon / oxygen precipitates decreases. This reduction in size leads to relaxation of the strain effect at the interface between the base silicon atom and the precipitate, and there is a concern that the gettering effect due to strain will be reduced.
  • the thickness of the epitaxial layer 2 is preferably in the range of 29 m in order to improve the spectral sensitivity characteristics of the solid-state imaging device.
  • the semiconductor substrate 3 on which the above-described epitaxial layer 2 is formed is subjected to a device process described later after forming an oxide film 4 and further a nitride film 5 on the epitaxial layer 2 as necessary.
  • a solid-state imaging device 6 is obtained by forming a buried photodiode in the epitaxial layer 2.
  • the thicknesses of the oxide film 4 and the nitride film 5 are 50 100 nm for the oxide film 4 and the nitride film 5, specifically in the solid-state imaging device, due to restrictions in designing the drive voltage of the transfer transistor.
  • the polysilicon gate film 5 is preferably 1 ⁇ 0 2 ⁇ 0 m.
  • the silicon substrate 1 of the semiconductor substrate 3 used for the device process is a CZ crystal containing solute carbon.
  • Oxygen precipitation nuclei formed during the crystal growth or oxygen precipitates are epitaxy. Because of the heat treatment during the growth, there are no obvious oxide precipitates on the silicon substrate 1 in the three stages of the semiconductor substrate! /.
  • the initial stage includes a heat treatment process of about 600 ° C and 700 ° C! Therefore, by using the semiconductor substrate 3 containing solute carbon as the substrate of the solid-state imaging device, it is possible to grow and form the carbon / oxygen-based precipitate 7 using a device process.
  • the carbon / oxygen-based precipitate is a carbon / oxygen composite containing carbon.
  • the semiconductor substrate 3 containing solute carbon is used as a starting material, the carbon 'oxygen-based precipitate 7 is spontaneously deposited over the entire silicon substrate 1 in the process of passing through the initial stage of the device process. Therefore, it is possible to form a gettering sink having a high gettering ability with respect to metal contamination in the device process over the entire thickness of the silicon substrate 1 immediately below the epitaxial layer. Therefore, gettering in the proximity region of the epitaxial layer is realized. Is done.
  • the carbon'-oxygen-based precipitate 7 has a size of 10 nm or more and exists in the silicon substrate at a density of 1 X 10 6 1 X 10 8 pieces / cm 2 It is important to do
  • the size of the carbon-oxygen-based precipitates 7 is set to 10 nm or more because interstitial impurities (for example, heavy metals) are removed by using the strain effect generated at the interface between the base silicon atoms and the oxygen precipitates. This is to increase the probability of capture (gettering).
  • the density of carbon-oxygen-based precipitates having a diameter of 10 or more in the silicon substrate is that the capture (gettering) of heavy metals in the silicon crystal occurs at the interface between the base silicon atoms and the oxygen precipitates.
  • the range is 1 ⁇ 10 6 1 ⁇ 10 8 pieces / cm 2 .
  • a semiconductor substrate 3 in which an n-type epitaxial layer 2 is formed on the silicon substrate 1 shown in FIG. 5 (b) is prepared.
  • a first p-type well region 11 is formed at a predetermined position of the epitaxial layer 2.
  • a gate insulating film 12 is formed on the surface, and n-type and p-type impurities are selectively implanted into the first p-type well region 11 by ion implantation.
  • an n-type transfer channel region 13 p-type channel stop region 14 and a second p-type well region 15 constituting the vertical transfer register are formed.
  • the transfer electrode 16 is formed at a predetermined position on the surface of the gate insulating film 12. Thereafter, as shown in FIG. 5 (e), by selectively implanting n-type and p-type impurities between the n-type transfer channel region 13 and the second p-type well region 15, the p-type The photodiode 19 is formed by laminating the positive charge accumulation region 17 and the n-type impurity diffusion region 18.
  • a light shielding film 21 is formed on the surface of the interlayer insulating film 20 except just above the photodiode 19. ,solid
  • the image sensor 10 can be manufactured.
  • a heat treatment of about 600 ° C to about 1000 ° C is performed.
  • this heat treatment it is possible to precipitate the carbon / oxygen-based precipitate 7 described above, and it can be used as a gettering sink in the subsequent steps.
  • Polysilicon which is a silicon crystal raw material, is stacked in a quartz crucible, and an appropriate amount of graphite powder is applied on the surface of the polysilicon, and carbon is added according to the Tyoklalsky method (CZ method). Crystals were prepared. Table 1 shows the solute carbon concentration and solute oxygen concentration in the silicon substrate cut out from the CZ crystal. Next, surface contamination (contaminant: Fe Cu Ni and contamination concentration: 1 X 10 13 atoms / cm 2 ) by spin coating is performed on the silicon substrate obtained by force, and then a solid-state imaging device is manufactured. Heat treatment was performed under the temperature conditions corresponding to the heat treatment at the time.
  • CZ method Tyoklalsky method
  • the gettering ability was measured by measuring the metal contamination concentration on the surface of each silicon substrate by atomic absorption analysis, and obtaining the gettering efficiency according to the following formula.
  • the surface of the silicon substrate 1 is mirror-finished, and then RCA cleaning combining SC1 and SC2 is performed. Thereafter, the silicon substrate 1 is loaded into the Epitax Chanore growth reactor.
  • An epitaxial layer 2 having a thickness of 4.5 m was formed by a CVD method. The CVD method was performed using SiHCl (trichlorosilane) and SiH (monosilane) as source gases.
  • CMOS device was manufactured as shown in Fig. 5 to manufacture a solid-state imaging device.
  • Fig. 5 (c) the gate oxide film formation process of this device process, the number and size of carbon / oxygen-based precipitates in the silicon substrate 1 that had been heat-treated at 700 ° C were investigated. The results are shown in Tables 2-6.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Electromagnetism (AREA)
  • Thermal Sciences (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Description

明 細 書
固体撮像素子用半導体基板および固体撮像素子ならびにそれらの製造 方法
技術分野
[0001] 本発明は、固体撮像素子用半導体基板および固体撮像素子ならびにそれらの製 造方法に関するものである。
背景技術
[0002] 固体撮像素子は、シリコン単結晶からなる半導体基板上に回路を形成することによ り製造される。その際、半導体基板に重金属が不純物混入した場合、固体撮像素子 の電気特性が著しく劣化することになる。
ここで、半導体基板に重金属が不純物として混入する要因としては、第一に、半導 体基板の製造工程における金属汚染、第二に、固体撮像素子の製造工程における 重金属汚染が挙げられる。
[0003] 前者は、シリコン単結晶基板にェピタキシャル層を成長させる際に、ェピタキシャノレ 成長炉の構成材からの重金属パーティクルあるいは、塩素系ガスを用いるために、そ の配管材料が金属腐食して発生する重金属パーティクル、の汚染が考えられる。近 年、これらェピタキシャル成長工程における金属汚染は、ェピタキシャル成長炉の構 成材を耐腐食性のある材料に交換するなどの努力により改善されてきている力 ェピ タキシャル成長工程における金属汚染を完全に回避することは困難である。
[0004] そのため、従来は、半導体基板の内部にゲッタリング層を形成する力、、あるいは高 濃度ボロン基板などの重金属のゲッタリング能力が高い基板を用いて、ェピタキシャ ル工程での金属汚染を回避して!/、た。
[0005] 一方、後者の固体撮像素子の製造工程では、デバイス製造工程のうち、イオン注 入、拡散および酸化熱処理の各工程において、半導体基板への重金属汚染が懸念 される。
[0006] ここで、従来、デバイス活性層近傍における重金属汚染を回避するためには、半導 体基板に酸素析出物を形成するイントリンシックゲッタリング法又は、半導体基板の 裏面にバックサイドダメージなどのゲッタリングサイトを形成するエキシントリックゲッタ リング法を、利用するのが通例である。 法の場合は、半導体基板に予め酸素析出物を形成するための、多段階の熱処理ェ 程が必要であることから、製造コストの増加が懸念される。さらに、高温かつ長時間の 熱処理が必要であることから、新たに半導体基板への金属汚染も懸念される。
[0008] 一方、エキシントリックゲッタリング法の場合は、裏面にバックサイドダメージなどを形 成することからデバイス工程中に裏面からパーティクルが発生し、デバイスの不良要 因を形成するなどの短所がある。
[0009] 以上の問題点を踏まえ、特許文献 1には、固体撮像素子の電気特性に影響を与え る、喑電流により発生する白傷欠陥の低減を目指して、シリコン基板の一表面に例え ば炭素を所定のドーズ量でイオン注入し、その表面にシリコンのェピタキシャル層を 形成する技術が提案されている。この方法によれば、それまでのゲッタリング法を用 いたェピタキシャル基板に比較して、固体撮像装置の白傷欠陥が大幅に低減される
[0010] ところ力 特許文献 2の段落 [0018]に、特許文献 1に記載された炭素イオン注入に て形成されたゲッタリングシンクは、ェピタキシャル層が形成された後の、例えばデバ イス工程での処理温度が余り高くなると、このゲッタリングシンクによるゲッタリング効 果が却って低下すること、が指摘されているように、ここに炭素イオン注入にて形成さ れたゲッタリングシンクには、ゲッタリング効果の限界があった。このことから、特許文 献 2に記載の技術では、炭素導入による埋込ゲッターシンク層の効果を十分に引き 出すために、その後の処理温度に上限を設ける工夫がなされている。
特許文献 1 :特開平 6— 338507号公報
特許文献 2:特開 2002— 353434号公報
発明の開示
発明が解決しょうとする課題
[0011] かように、炭素イオン注入によるゲッタリングシンクには、ゲッタリング効果の限界が あることから、例えば、上記のようにェピタキシャル層形成後のデバイス処理温度に 上限を設ける工夫がなされている力 一方で、この工夫はデバイス作製工程での制 約になる。
[0012] また、炭素イオン注入によるゲッタリングシンクによるゲッタリング効果力 ェピタキシ ャル層形成後に低下する傾向にあることは、上述したデバイス工程におけるパーティ クルの発生を回避することが難しいことでもあり、デバイス工程におけるゲッタリング効 果の充実も重要な課題となる。
[0013] そこで、本発明は、従来のゲッタリング法、特に炭素イオン注入によるゲッタリング法 と比較して、製造コストが低ぐし力、もデバイス工程におけるパーティクルの発生など の問題点を解消した、固体撮像素子用の半導体基板を、その有利な製造方法に併 せて提供することを目的とする。
さらに、本発明は、上記の半導体基板上に回路を形成することによって、優れた電 気特性を与えた高性能の固体撮像素子を、その有利な製造方法に併せて提供する ことを目白勺とする。
課題を解決するための手段
[0014] 発明者らは、半導体基板への重金属汚染を、製造コストの上昇なしに回避する手 段について、鋭意検討を行った。まず、炭素イオン注入によるゲッタリング法について 検討したところ、炭素イオン注入によるゲッタリング作用は、主に高エネルギーを介し たイオン注入によるシリコン格子の乱れ (歪み)を起点として析出する酸化物に負うも のであり、力、ような格子の乱れはイオン注入した狭い領域に集中している上、例えば デバイス工程の高温熱処理において酸化物回りの歪みが開放され易いことから、特 にデバイス熱処理工程におけるゲッタリング効果に乏しいことが判明した。
[0015] そこで、シリコン基板中においてゲッタリングシンクの形成に携わる炭素の作用を詳 細に検討した結果、イオン注入によって炭素を強制的に導入するのでなぐシリコン 格子中に炭素をシリコンと置換する形で固溶させることによって、この置換位置炭素 を起点に、例えばデバイス工程において、転位を伴う炭素 ·酸素系析出物(炭素 '酸 素複合体)が高密度で発現し、この炭素 ·酸素系析出物が高いゲッタリング効果をも たらすことを知見した。さらに、力、ような置換炭素は、シリコン単結晶中に固溶状態で 含有させることで初めて導入されることを見出し、本発明を完成するに到った。 [0016] すなわち、本発明の要旨は、次のとおりである。
(1)シリコン基板中に、濃度が 1 X 1016 1 X 1017atomS/cm3の固溶炭素および濃度 力 S 1.4 X 1018 1·6 Χ 1018 atoms/cm3の固溶酸素を有することを特徴とする固体撮像 素子用半導体基板。
[0017] (2)前記シリコン基板上に、シリコンのェピタキシャル層を有する前記(1)に記載の固 体撮像素子用半導体基板。
[0018] (3)前記ェピタキシャル層の上に、酸化膜を有する前記(2)に記載の固体撮像素子 用半導体基板。
[0019] (4)前記酸化膜の上に、窒化膜を有する前記(3)に記載の固体撮像素子用半導体 基板。
[0020] (5)単結晶シリコン基板を製造するに際し、シリコン結晶中に、予め炭素を固溶濃度 で 1 X 1016 1 X 1017atoms/cm3及び酸素を固溶濃度で 1.4 X 1018 1·6 Χ 1018 atoms /cm3含有させることを特徴とする固体撮像素子用半導体基板の製造方法。
[0021] (6)前記単結晶シリコン基板は、 CZ (チヨクラルスキー)法または MCZ (磁場印加)法 を用いて製造する前記(5)に記載の固体撮像素子用半導体基板の製造方法。
[0022] (7)シリコン基板上に埋め込み型フォトダイオードを形成した固体撮像素子であって 、前記シリコン基板中に、サイズが 10 以上の炭素 ·酸素系析出物が 1 X 106 1 X 1 08個 /cm2の密度で存在することを特徴とする固体撮像素子。
なお、この場合のサイズとは、シリコン基板の厚み方向断面の TEM観察像における 析出物の対角線長を意味し、該観察視野内の析出物の平均値で示すこととする。
[0023] (7)シリコン単結晶中に、固溶炭素を 1 X 1016 1 X 1017atomS/cm3及び固溶酸素を 1 • 4 X 1018 1·6 Χ 1018 atoms/cm3で含有するシリコン基板の上に、デバイス形成に必 要な層を形成したのち、熱処理を行って酸素析出反応を促進させることにより、前記 シリコン基板中に炭素 ·酸素系析出物によるゲッタリングシンクを形成することを特徴 とする固体撮像素子の製造方法。
[0024] (8)前記熱処理が、デバイスの製造プロセスにおける熱処理である前記(7)に記載 の固体撮像素子の製造方法。
[0025] (9)前記熱処理工程にて、径カ S lOnm以上の炭素.酸素系析出物を 1 X l( l X 108 個 /cm2の密度で析出させる前記(7)または(8)に記載の固体撮像素子の製造方法 発明の効果
[0026] 本発明の固体撮像素子用半導体基板は、 CZ結晶、 MCZ結晶中に固溶炭素を含 有させることによって、この半導体基板上にデバイスを載せる製造工程の熱処理ェ 程を利用して、ゲッタリング能力の高い炭素 ·酸素系析出物を形成することができる。
[0027] 従って、埋め込みフォトダイオードの直下からシリコン基板の全厚にわたって拡がる ゲッタリングシンクを形成できるから、特にデバイス工程における重金属拡散が抑制さ れてデバイスでの欠陥が回避される結果、電気特性の良好な高品質の固体撮像素 子を低コストで提供することが可能になる。
図面の簡単な説明
[0028] [図 1]本発明の固体撮像素子用半導体基板、さらには固体撮像素子の製造手順を 示す図である。
[図 2]シリコン基板における固溶炭素濃度と炭素 ·酸素系析出物の個数との関係を示 すグラフである。
[図 3]シリコン基板における固溶炭素濃度と炭素 ·酸素系析出物のサイズとの関係を
[図 4]シリコン基板における固溶炭素濃度および固溶酸素濃度と炭素 ·酸素系析出 物のサイズとの関係を示すグラフである。
[図 5]固体撮像素子の製造手順を示す図である。
符号の説明
[0029] 1 シリコン基板
2 ェピタキシャル層
3 半導体基板
4 酸化膜
5 窒化膜
6 固体撮像素子 発明を実施するための最良の形態
[0030] 以下、本発明の半導体基板について、図面を参照して詳しく説明する。
図 1は、本発明の固体撮像素子用半導体基板の製造方法を説明する図であり、図 示例では、まず、例えば石英坩堝内にシリコン結晶の原料であるポリシリコンを積層 配置し、さらにこのポリシリコン表面上にグラフアイト粉を適量塗布し、例えばチヨクラ ノレスキー法(CZ法)に従って、炭素を添加した CZ結晶を作製する。
なお、 CZ結晶とは、磁場印加 CZ結晶も含めたチヨクラルスキー法で製造された結 晶の呼称である。
[0031] ここで、原料段階で炭素を添加し、炭素添加原料からシリコン単結晶を作製するこ とによって、固溶状態で炭素を含むシリコン基板 1が得られる(図 1 (a)参照)。力、よう にして得られたシリコン基板 1は、濃度が 1 X 1016〜1 X 1017atoms/cm3の固溶炭素お よび濃度力 S1.4 X 1018〜1·6 Χ 1018 atoms/cm3の固溶酸素を含有することが肝要であ
[0032] まず、炭素を固溶形態で含有させるのは、上述したように、シリコン格子中に炭素を シリコンと置換する形で導入するためである。すなわち、炭素の原子半径はシリコン 原子と比較して短いため置換位置に炭素が配位した場合、結晶の応力場は圧縮応 力場となり格子間の酸素および不純物が圧縮応力場に捕獲されやすくなる。この置 換位置炭素を起点に、例えばデバイス工程において、転位を伴う酸素との析出物が 高密度で発現しやすくなり、シリコン基板 1に高いゲッタリング効果を付与することが できる。
[0033] このような固溶炭素の添加濃度は、 1 X 1016〜1 X 1017atoms/cm3の範囲に規制す る必要がある。なぜなら、固溶炭素濃度が 1 X 1016atomS/cm3未満では、炭素 '酸素 系析出物の形成促進が活発にならないため、上記した高密度な炭素 ·酸素系析出 物の形成を実現できない。
[0034] ここで、シリコン基板における固溶炭素濃度を変化させて炭素 ·酸素系析出物の個 数を測定した結果について、図 2に示す。なお、固溶炭素濃度の測定は、フリーェ変 換赤外吸収分光法 (FT-IR)にて行った。また、炭素 ·酸素系析出物個数の測定は、シ リコン基板の厚み方向断面の TEM像を観察して行った。図 2に示すように、固溶炭素 濃度が 1 X 1016atomS/cm3未満になると、炭素 ·酸素系析出物の生成が極端に減少 する。
[0035] 一方、 1 X 1017atomS/cm3を超えると、炭素 .酸素系析出物の形成が促進され高密 度な炭素 ·酸素系析出物を得られる力 析出物のサイズが抑制される結果、析出物 周りの歪みが弱くなる傾向が強くなる。従って、歪みの効果が弱いことから不純物を 捕獲するための効果が減少する。
[0036] ここで、シリコン基板における固溶炭素濃度を変化させて炭素 ·酸素系析出物のサ ィズを測定した結果について、図 3に示す。なお、炭素'酸素系析出物のサイズの測 定は、シリコン基板の厚み方向断面の TEM像を観察して析出物の対角線を測定し、 その平均をサイズとした。
図 3に示すように、固溶炭素濃度が l X 1017atomS/cm3を超えると、炭素 ·酸素系析 出物のサイズが極端に小さくなる。
[0037] さらに、シリコン基板 1中の固溶酸素濃度を、 1·4 Χ 1018〜1·6 Χ 1018 atoms/cm3の 範囲に規制する必要がある。なぜなら、固溶酸素濃度が 1.4 X 1018atomS/cm3未満で は、炭素 ·酸素系析出物の形成が促進されないために、上記した高密度な炭素 '酸 素系析出物が得られない。
一方、 1.6 X 1018 atoms/cm3を超えると、酸素析出物のサイズが減少し母体シリコン 原子と析出物界面における歪みの効果が緩和され歪みによるゲッタリング効果が低 下することが懸念されるからである。
[0038] ここで、上記した炭素'酸素系析出物の密度は、固体撮像素子における白傷欠陥 の発生に関与するものであることから、この白傷欠陥数と比例関係にあるフォトダイォ ード接合リーク電流について、シリコン基板 1における固溶炭素濃度および固溶酸素 濃度との関係を調査した。その結果を、図 4に示す。
なお、フォトダイオード接合リーク電流の測定は、以下のように行った。まず、上記の シリコン基板を SC— 1洗浄液(NH OH : H O: H 0 = 1: 1: 5)で洗浄し、次いで SC 2洗浄液(HCl : H O: H 0 = 1 : 1 : 5)で洗浄した。次に、このゥエーハを; 1100°C で 1 10分間、ウエット酸化することにより、ゥエーハ表面に厚さ 600nmのフィールド酸 化膜を形成した。その後、この酸化膜をフォトリソグラフィ技術によりパターユングして 拡散窓を作り、そこにォキシ塩化リン (POC1 )を用いた固層拡散で n層を形成した。 その際、リン拡散の条件は、 900°Cで 20分間、 PSG (リンシリケートガラス)膜をエッチ ングにより除去した後、 1000°C、 60分の条件で熱拡散した。 n層の拡散深さは約 2 〃mでその濃度は l X 1019/cm3である。コンタクトホールをあけた後、そこに 1. 5ma ss%Siを含む A1をスパッタリングで 500nmで堆積した。電極パターユングの後、 N 雰囲気下、 450°Cでァニール処理を行い、最後に裏面酸化膜を除去した。接合面積 は 1 · 8mm口の形状のパターンを用いた。
力、くして得られたシリコン基板の pn接合部に電圧を印加し、 HP4140 (pA)メータで 、接合のリーク電流を測定した。このとき HP4141B (カレントボルテージソース)でガ ードリングにバイアスを印加することによって、 p型の表面反転を抑える工夫を行った 。負のガードリングバイアスとして、 20Vを用いた。この測定は、シリコン基板(ゥェ 一ノ、) 20箇所につ!/、て行!/、、その平均値をリーク電流とした。
[0039] 図 4に示すように、固溶炭素濃度が 1 X 1016〜1 X 1017atoms/cm3の範囲において p n接合リーク電流が減少している。さらに、固溶酸素濃度に着目すると、固溶酸素濃 度が 1.4 X 1018atoms/cm3未満の 1.3 X 1018atoms/cm3になると、 pn接合リーク電流が どの固溶炭素濃度領域においても大幅に減少していることがわかる。この固溶酸素 濃度に関する傾向は、図 2や図 3にお!/、ても同様に認められる。
[0040] 一方、固溶酸素濃度力 S1.6 X 1018 atoms/cm3を超えると、先に図 3に示したように、 1.6 X 1018 atoms/cm3を超える 1.7 X 1018 atoms/cm3になると、炭素 ·酸素系析出物 のサイズが減少する。このサイズの減少は、母体シリコン原子と析出物界面における 歪みの効果の緩和に繋がるため、歪みによるゲッタリング効果が低下することが懸念 される。
[0041] 次に、炭素添加 CZ結晶である上記シリコン基板 1の表面を鏡面加工してから、ェピ タキシャル層を成長するために、例えば SC1および SC2を組み合わせた RCA洗浄を 行う。その後、ェピタキシャル成長炉に装入し、所定の膜厚のェピタキシャル層 2を成 長させる(図 1 (b)参照)。
なお、ェピタキシャル層 2の成長には、各種 CVD法(化学気相成長法)を用いること ができる。 [0042] ここで、ェピタキシャル層 2の厚さは、固体撮像素子の分光感度特性を向上させる 理由から、 2 9 mの範囲とすることが好ましい。
[0043] 以上のェピタキシャル層 2を形成した半導体基板 3は、該ェピタキシャル層 2上に、 必要に応じて酸化膜 4、さらに窒化膜 5を形成してから、後述するデバイス工程に供 され、この工程においてェピタキシャル層 2に埋め込み型フォトダイオードを形成する ことによって、固体撮像素子 6となる。
[0044] なお、酸化膜 4および窒化膜 5の厚みは、転送トランジスタの駆動電圧を設計する 際の制約から、それぞれ酸化膜 4を 50 100nmおよび窒化膜 5、具体的には固体撮 像素子におけるポリシリコンゲート膜 5を 1·0 2·0 mとすることが好ましい。
[0045] ここで、デバイス工程に供される半導体基板 3のシリコン基板 1は、固溶炭素を含む CZ結晶である力 該結晶成長中に形成された酸素析出核、あるいは酸素析出物が ェピタキシャル成長時の熱処理によりシュリンクするため、半導体基板 3段階のシリコ ン基板 1には、顕在化された酸化析出物は存在しな!/、。
[0046] そのため、重金属をゲッタリングするためのゲッタリングシンクを確保するためには、 ェピタキシャル層成長後に、好ましくは 600°C 700°C程度の低温熱処理を施し、置 換位置炭素を起点にして炭素 ·酸素系析出物 7を析出させる必要がある(図 1 (c)参 昭)
[0047] ここで、デバイス工程、すなわち固体撮像素子の一般的な製造工程では、その初 期段階にお!/、て 600°C 700°C程度の熱処理工程が含まれて!/、るのが通例であるた め、固溶炭素を含有する半導体基板 3を固体撮像素子の基板として用いることにより 、デバイス工程を利用して炭素 ·酸素系析出物 7の成長並びに形成が可能となる。
[0048] なお、本発明において炭素 ·酸素系析出物とは、炭素を含有した炭素 ·酸素複合体
(クラスター)である析出物を意味する。
[0049] この炭素'酸素系析出物 7は、固溶炭素を含有する半導体基板 3を出発材とすれば 、デバイス工程の初期段階を経る過程でシリコン基板 1の全体にわたって自然発生 的に析出するため、デバイス工程での金属汚染に対するゲッタリング能力の高いゲッ タリングシンクを、ェピタキシャル層の直下からシリコン基板 1の全厚にわたって形成 すること力 Sできる。従って、ェピタキシャル層の近接領域におけるゲッタリングが実現 される。
[0050] このゲッタリングを実現するには、炭素'酸素系析出物 7は、サイズが 10nm以上であ り、かつシリコン基板中に 1 X 106 1 X 108個/ cm2の密度で存在することが肝要であ
[0051] そして、この炭素.酸素系析出物 7のサイズを 10nm以上にするのは、母体シリコン原 子と酸素析出物の界面に生じる歪みの効果を用いて格子間不純物(例えば重金属 など)を捕獲(ゲッタリング)する確率を増加するためである。
[0052] また、径が 10 以上の炭素.酸素系析出物のシリコン基板中における密度は、シリ コン結晶中における重金属の捕獲(ゲッタリング)は、母体シリコン原子と酸素析出物 との界面に生じる歪みおよび界面準位密度(体積密度)に依存するために、 1 X 106 1 X 108個/ cm2の範囲とする。
[0053] なお、上記したデバイス工程としては、固体撮像素子の一般的な製造工程を採用 すること力 Sできる。その一例として CCDデバイスについて図 2に示す力 特に図 5のェ 程に限定する必要はない。
すなわち、デバイス工程は、まず、図 5 (a)に示すように、図 5 (b)に示したシリコン基 板 1の上に n型のェピタキシャル層 2を形成した半導体基板 3を用意し、図 5 (b)に示 すように、このェピタキシャル層 2の所定位置に第 1の p型ゥエル領域 11を形成する。 その後、図 5 (c)に示すように、表面にゲート絶縁膜 12を形成するとともに、第 1の p型 ゥエル領域 11の内部にイオン注入によって n型及び p型の不純物を選択的に注入し て、垂直転送レジスタを構成する n型の転送チャネル領域 13 p型のチャネルストップ 領域 14および第 2の p型ゥエル領域 15をそれぞれ形成する。
[0054] 次に、図 5 (d)に示すように、ゲート絶縁膜 12の表面の所定位置に転送電極 16を形 成する。その後、図 5 (e)に示すように、 n型の転送チャネル領域 13と第 2の p型ゥエル 領域 15との間に n型及び p型の不純物を選択的に注入することによって、 p型の正電 荷蓄積領域 17と n型の不純物拡散領域 18とを積層させたフォトダイオード 19を形成す
[0055] さらに、図 5 (f)に示すように、表面に層間絶縁膜 20を形成した後、フォトダイオード 19の直上方を除いた層間絶縁膜 20の表面に遮光膜 21を形成することによって、固体 撮像素子 10を製造することができる。
[0056] 上記のデバイス工程にお!/、ては、例えば、ゲート酸化膜形成工程、素子分離工程 およびポリシリコンゲート電極形成において、 600°C〜; 1000°C程度の熱処理が行わ れるのが通例であり、この熱処理において、上述した炭素 ·酸素系析出物 7の析出を 図ること力 Sでき、以降の工程においてゲッタリングシンクとして作用させることができる 実施例
[0057] 石英坩堝内にシリコン結晶の原料であるポリシリコンを積層配置し、このポリシリコン の表面上にグラフアイト粉を適量塗布し、チヨクラルスキー法(CZ法)に従って、炭素 を添加した CZ結晶を作製した。該 CZ結晶からゥヱ として切り出したシリコン基板 における固溶炭素濃度および固溶酸素濃度は表 1に示す通りであった。次に、力べし て得られたシリコン基板に対して、スピンコート法による表面汚染 (汚染物質: Fe Cu Niおよび汚染濃度: 1 X 1013 atoms/cm2)を行ったのち、固体撮像素子製造時の熱 処理に相当する温度条件の熱処理を施した。
その後、各シリコン基板について、そのゲッタリング能力を、原子吸光分析にて各シ リコン基板表面の金属汚染濃度を測定し、下記式に従ってゲッタリング効率を求めた 記
ゲッタリング効率 = (熱処理後の表面汚染濃度) / (初期表面汚染濃度) X 100 (%)
[0058] その結果を、ゲッタリング効率 90%以上:◎、同 90%未満 80%以上:〇、同 80%未 満 50%以上:△および同 50%未満: Xとして、表 1に併記するように、本発明半導体 基板は、固体撮像素子製造のプロセス工程での重金属汚染に対して十分な耐性が あること力 sわ力、る。
[0059] [表 1] 固溶酸素濃度 (atomsZcm3)
1 X 1013 1 X 1014 1 X 101B IX 1016 IX 1017 固溶 0.5 1016 X X X X X 灰素 1.0 X 1016 X Δ Δ Δ Δ 濃度 2. OX 1016 X Δ Δ Δ Δ vatoms 3.0X 10ie 〇 〇 〇 〇 〇
/ cm3) 5. OX 101G ◎ ◎ ◎ ◎
7.0X 1016 ◎ ◎ ◎ ◎ ◎
10.0 X X △ Δ Δ Δ
10ie
15. OX X X X X X
1016
[0060] 次いで、図 1 (b)に示したところに従って、上記のシリコン基板 1の表面を鏡面加工 してから、 SC1および SC2を組み合わせた RCA洗浄を行い、その後、ェピタキシャノレ 成長炉に装入し、 4.5 mの膜厚のェピタキシャル層 2を CVD法にて形成した。なお、 CVD法は、 SiHCl (トリクロロシラン)および SiH (モノシラン)を原料ガスとして行った。
3 4
[0061] このェピタキシャル層 2を形成した半導体基板 3に対して、図 5に示したところに従つ て CMOSデバイスを作製し、固体撮像素子を製造した。このデバイス工程のゲート酸 化膜形成の工程(図 5(c))において、 700°Cの熱処理を経たシリコン基板 1中の炭素 •酸素系析出物の個数およびサイズを調査した。その結果を表 2から表 6に示す。
[0062] 力、くして得られた固体撮像素子について、 PN接合ダイオードの喑時、逆方向リーク 電流を調査した。その結果を、リーク電流力 0arb.Unit未満:◎、同 80arb.Unit以上 1 30arb.Unit未満:〇、同 130arb.Unit以上 160arb.Unit未満:△および同 160arb.Unit 以上: Xとして、表 2から表 6に併記するように、本発明の半導体基板を用いた固体撮 像素子は、リーク電流が抑制されていることがわかる。
[0063] [表 2] 固溶酸素濃度 : 1 X 1013 (atoms/cm3)
Figure imgf000014_0001
3]
固溶酸素濃度 : 1 X 1014 (atoms/cm^)
Figure imgf000015_0001
4]
固溶酸素濃度 : 1 X 1015 (atoms/cm3)
Figure imgf000016_0001
5]
固溶酸素濃度 : 1 (atoms/cm^)
Figure imgf000017_0001
6]
固溶酸素濃度 : 1 X 1017 ( atoms/cm3)i H No 固溶炭 素濃 炭素 ·酸素系析出 炭素 · 酸素系析 度 ( atoms/ 物数 (個ノ cm2) 出 物 サ イ ズ o
cm" ( nm)
5— 1 0.5 1016 2.0X 107 150 X
5- 2 1.ひ X 1016 2.5X 107 125 厶
5- 3 2.0X 1016 8.0X 107 110 Δ
5- 4 3.0X 1016 1.5 108 80 〇
5- 5 4.0X 1016 2.0X 108 75 ©
5- 6 5.0X 1016 3.0X 108 50 ◎
5- 7 6.0X 1016 5.0 108 47 ◎
5- 8 7.0X 1016 7.0 109 45 ◎
5- 9 8.0X 1016 7.3 109 30 ◎
9.0X 1016 7.8X 109 20 Δ
5- 11 10.0X 1016 8. OX 108 10 Δ
15.0X 1016 6.0X 1010 5 X

Claims

請求の範囲
[1] シリコン基板中に、濃度が 1 X 1016〜1 X 1017atomS/cm3の固溶炭素および濃度が 1 • 4 X 1018〜1·6 Χ 1018 atoms/cm3の固溶酸素を有することを特徴とする固体撮像素 子用半導体基板。
[2] 前記シリコン基板上に、シリコンのェピタキシャル層を有する請求項 1に記載の固体 撮像素子用半導体基板。
[3] 前記ェピタキシャル層の上に、酸化膜を有する請求項 2に記載の固体撮像素子用 半導体基板。
[4] 前記酸化膜の上に、窒化膜を有する請求項 3に記載の固体撮像素子用半導体基 板。
[5] 単結晶シリコン基板を製造するに際し、シリコン結晶中に、予め炭素を固溶濃度で 1 X 1016〜1 X 1017atoms/cm3及び酸素を固溶濃度で 1.4 X 1018〜1·6 Χ 1018 atoms/ cm3含有させることを特徴とする固体撮像素子用半導体基板の製造方法。
[6] 前記単結晶シリコン基板は、 CZ (チヨクラルスキー)法または MCZ (磁場印カロ)法を 用いて製造する請求項 5に記載の固体撮像素子用半導体基板の製造方法。
[7] シリコン基板上に埋め込み型フォトダイオードを形成した固体撮像素子であって、 前記シリコン基板中に、サイズ力 SlOnm以上の炭素.酸素系析出物が 1 X 106〜1 X 108 個 /cm2の密度で存在することを特徴とする固体撮像素子。
[8] シリコン単結晶中に、固溶炭素を 1 X 1016〜1 X 1017atomS/cm3及び固溶酸素を 1.4
X 1018〜1·6 Χ 1018 atoms/cm3で含有するシリコン基板の上に、デバイス形成に必要 な層を形成したのち、熱処理を行って酸素析出反応を促進させることにより、前記シ リコン基板中に炭素 ·酸素系析出物によるゲッタリングシンクを形成することを特徴と する固体撮像素子の製造方法。
[9] 前記熱処理が、デバイスの製造プロセスにおける熱処理である請求項 7に記載の 固体撮像素子の製造方法。
[10] 前記熱処理工程にて、径カ S lOnm以上の炭素 ·酸素系析出物を 1 X l( 〜l X 108個 /cm2の密度で析出させる請求項 7または 8に記載の固体撮像素子の製造方法。
PCT/JP2007/067518 2006-09-07 2007-09-07 Substrat à semi-conducteurs pour dispositif de formation d'image à semi-conducteurs, dispositif de formation d'image à semi-conducteurs et procédé pour les fabriquer WO2008029918A1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP07806950.7A EP2061082B1 (en) 2006-09-07 2007-09-07 Method for manufacturing a semiconductor substrate for solid state imaging device
US11/996,925 US8063466B2 (en) 2006-09-07 2007-09-07 Semiconductor substrate for solid-state image sensing device as well as solid-state image sensing device and method for producing the same
JP2007551507A JP4650493B2 (ja) 2006-09-07 2007-09-07 固体撮像素子用半導体基板およびその製造方法
US13/252,991 US8492193B2 (en) 2006-09-07 2011-10-04 Semiconductor substrate for solid-state imaging sensing device as well as solid-state image sensing device and method for producing the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006243267 2006-09-07
JP2006-243267 2006-09-07

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US11/996,925 A-371-Of-International US8063466B2 (en) 2006-09-07 2007-09-07 Semiconductor substrate for solid-state image sensing device as well as solid-state image sensing device and method for producing the same
US13/252,991 Division US8492193B2 (en) 2006-09-07 2011-10-04 Semiconductor substrate for solid-state imaging sensing device as well as solid-state image sensing device and method for producing the same

Publications (1)

Publication Number Publication Date
WO2008029918A1 true WO2008029918A1 (fr) 2008-03-13

Family

ID=39157341

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/067518 WO2008029918A1 (fr) 2006-09-07 2007-09-07 Substrat à semi-conducteurs pour dispositif de formation d'image à semi-conducteurs, dispositif de formation d'image à semi-conducteurs et procédé pour les fabriquer

Country Status (7)

Country Link
US (2) US8063466B2 (ja)
EP (1) EP2061082B1 (ja)
JP (2) JP4650493B2 (ja)
KR (1) KR101001124B1 (ja)
CN (1) CN101351890A (ja)
TW (1) TW200821417A (ja)
WO (1) WO2008029918A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007273959A (ja) * 2006-03-06 2007-10-18 Matsushita Electric Ind Co Ltd 光検出素子及びその製造方法
EP2105954A1 (en) * 2008-03-25 2009-09-30 Sumco Corporation Wafer for backside illumination type solid imaging device, production method thereof and backside illumination solid imaging device
JP2009231430A (ja) * 2008-03-21 2009-10-08 Covalent Materials Corp シリコンウェーハ
EP2124251A1 (en) * 2008-05-20 2009-11-25 SUMCO Corporation Wafer for backside illumination type solid imaging device, production method thereof and backside illumination solid imaging device
JP2010045247A (ja) * 2008-08-14 2010-02-25 Shin Etsu Handotai Co Ltd シリコンウェーハおよびシリコンウェーハの製造方法
JP2010109382A (ja) * 2006-09-07 2010-05-13 Sumco Corp 固体撮像素子およびその製造方法
WO2012157162A1 (ja) * 2011-05-13 2012-11-22 株式会社Sumco 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法

Families Citing this family (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5343371B2 (ja) * 2008-03-05 2013-11-13 株式会社Sumco シリコン基板とその製造方法
JP2010050249A (ja) * 2008-08-21 2010-03-04 Sumco Corp 裏面照射型固体撮像素子用ウェーハの製造方法
KR101507360B1 (ko) * 2009-03-25 2015-03-31 가부시키가이샤 사무코 실리콘 웨이퍼 및 그 제조방법
US8273617B2 (en) 2009-09-30 2012-09-25 Suvolta, Inc. Electronic devices and systems, and methods for making and using the same
US8421162B2 (en) 2009-09-30 2013-04-16 Suvolta, Inc. Advanced transistors with punch through suppression
US8530286B2 (en) 2010-04-12 2013-09-10 Suvolta, Inc. Low power semiconductor transistor structure and method of fabrication thereof
US8569128B2 (en) 2010-06-21 2013-10-29 Suvolta, Inc. Semiconductor structure and method of fabrication thereof with mixed metal types
US8759872B2 (en) 2010-06-22 2014-06-24 Suvolta, Inc. Transistor with threshold voltage set notch and method of fabrication thereof
CN101880402B (zh) * 2010-06-30 2012-06-27 中国人民解放军第三军医大学第二附属医院 医用硅橡胶的表面改性方法
US8404551B2 (en) 2010-12-03 2013-03-26 Suvolta, Inc. Source/drain extension control for advanced transistors
US8461875B1 (en) 2011-02-18 2013-06-11 Suvolta, Inc. Digital circuits having improved transistors, and methods therefor
US8525271B2 (en) 2011-03-03 2013-09-03 Suvolta, Inc. Semiconductor structure with improved channel stack and method for fabrication thereof
US8748270B1 (en) 2011-03-30 2014-06-10 Suvolta, Inc. Process for manufacturing an improved analog transistor
US8796048B1 (en) 2011-05-11 2014-08-05 Suvolta, Inc. Monitoring and measurement of thin film layers
US8999861B1 (en) 2011-05-11 2015-04-07 Suvolta, Inc. Semiconductor structure with substitutional boron and method for fabrication thereof
US8811068B1 (en) 2011-05-13 2014-08-19 Suvolta, Inc. Integrated circuit devices and methods
US8569156B1 (en) 2011-05-16 2013-10-29 Suvolta, Inc. Reducing or eliminating pre-amorphization in transistor manufacture
US8735987B1 (en) 2011-06-06 2014-05-27 Suvolta, Inc. CMOS gate stack structures and processes
US8995204B2 (en) 2011-06-23 2015-03-31 Suvolta, Inc. Circuit devices and methods having adjustable transistor body bias
US8629016B1 (en) 2011-07-26 2014-01-14 Suvolta, Inc. Multiple transistor types formed in a common epitaxial layer by differential out-diffusion from a doped underlayer
KR101891373B1 (ko) 2011-08-05 2018-08-24 엠아이이 후지쯔 세미컨덕터 리미티드 핀 구조물을 갖는 반도체 디바이스 및 그 제조 방법
US8748986B1 (en) 2011-08-05 2014-06-10 Suvolta, Inc. Electronic device with controlled threshold voltage
US8614128B1 (en) 2011-08-23 2013-12-24 Suvolta, Inc. CMOS structures and processes based on selective thinning
US8645878B1 (en) 2011-08-23 2014-02-04 Suvolta, Inc. Porting a circuit design from a first semiconductor process to a second semiconductor process
US8713511B1 (en) 2011-09-16 2014-04-29 Suvolta, Inc. Tools and methods for yield-aware semiconductor manufacturing process target generation
US9236466B1 (en) 2011-10-07 2016-01-12 Mie Fujitsu Semiconductor Limited Analog circuits having improved insulated gate transistors, and methods therefor
US8895327B1 (en) 2011-12-09 2014-11-25 Suvolta, Inc. Tipless transistors, short-tip transistors, and methods and circuits therefor
US8819603B1 (en) 2011-12-15 2014-08-26 Suvolta, Inc. Memory circuits and methods of making and designing the same
US8883600B1 (en) 2011-12-22 2014-11-11 Suvolta, Inc. Transistor having reduced junction leakage and methods of forming thereof
US8599623B1 (en) 2011-12-23 2013-12-03 Suvolta, Inc. Circuits and methods for measuring circuit elements in an integrated circuit device
US8877619B1 (en) 2012-01-23 2014-11-04 Suvolta, Inc. Process for manufacture of integrated circuits with different channel doping transistor architectures and devices therefrom
US8970289B1 (en) 2012-01-23 2015-03-03 Suvolta, Inc. Circuits and devices for generating bi-directional body bias voltages, and methods therefor
US9093550B1 (en) 2012-01-31 2015-07-28 Mie Fujitsu Semiconductor Limited Integrated circuits having a plurality of high-K metal gate FETs with various combinations of channel foundation structure and gate stack structure and methods of making same
US9406567B1 (en) 2012-02-28 2016-08-02 Mie Fujitsu Semiconductor Limited Method for fabricating multiple transistor devices on a substrate with varying threshold voltages
US8863064B1 (en) 2012-03-23 2014-10-14 Suvolta, Inc. SRAM cell layout structure and devices therefrom
US9299698B2 (en) 2012-06-27 2016-03-29 Mie Fujitsu Semiconductor Limited Semiconductor structure with multiple transistors having various threshold voltages
US8637955B1 (en) 2012-08-31 2014-01-28 Suvolta, Inc. Semiconductor structure with reduced junction leakage and method of fabrication thereof
US9112057B1 (en) 2012-09-18 2015-08-18 Mie Fujitsu Semiconductor Limited Semiconductor devices with dopant migration suppression and method of fabrication thereof
US9041126B2 (en) 2012-09-21 2015-05-26 Mie Fujitsu Semiconductor Limited Deeply depleted MOS transistors having a screening layer and methods thereof
CN104854698A (zh) 2012-10-31 2015-08-19 三重富士通半导体有限责任公司 具有低变化晶体管外围电路的dram型器件以及相关方法
US8816754B1 (en) 2012-11-02 2014-08-26 Suvolta, Inc. Body bias circuits and methods
US9093997B1 (en) 2012-11-15 2015-07-28 Mie Fujitsu Semiconductor Limited Slew based process and bias monitors and related methods
US9070477B1 (en) 2012-12-12 2015-06-30 Mie Fujitsu Semiconductor Limited Bit interleaved low voltage static random access memory (SRAM) and related methods
US9112484B1 (en) 2012-12-20 2015-08-18 Mie Fujitsu Semiconductor Limited Integrated circuit process and bias monitors and related methods
US9268885B1 (en) 2013-02-28 2016-02-23 Mie Fujitsu Semiconductor Limited Integrated circuit device methods and models with predicted device metric variations
US9299801B1 (en) 2013-03-14 2016-03-29 Mie Fujitsu Semiconductor Limited Method for fabricating a transistor device with a tuned dopant profile
JP6020342B2 (ja) * 2013-05-10 2016-11-02 信越半導体株式会社 シリコンエピタキシャルウェーハ及びシリコンエピタキシャルウェーハの製造方法
US9478571B1 (en) 2013-05-24 2016-10-25 Mie Fujitsu Semiconductor Limited Buried channel deeply depleted channel transistor
US9710006B2 (en) 2014-07-25 2017-07-18 Mie Fujitsu Semiconductor Limited Power up body bias circuits and methods
US9319013B2 (en) 2014-08-19 2016-04-19 Mie Fujitsu Semiconductor Limited Operational amplifier input offset correction with transistor threshold voltage adjustment
EP3113224B1 (en) 2015-06-12 2020-07-08 Canon Kabushiki Kaisha Imaging apparatus, method of manufacturing the same, and camera
JP6531729B2 (ja) * 2016-07-19 2019-06-19 株式会社Sumco シリコン試料の炭素濃度評価方法、シリコンウェーハ製造工程の評価方法、シリコンウェーハの製造方法およびシリコン単結晶インゴットの製造方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005038899A1 (ja) * 2003-10-21 2005-04-28 Sumco Corporation 高抵抗シリコンウェーハの製造方法、並びにエピタキシャルウェーハおよびsoiウェーハの製造方法
WO2006025409A1 (ja) * 2004-08-31 2006-03-09 Sumco Corporation シリコンエピタキシャルウェーハ及びその製造方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3384506B2 (ja) * 1993-03-30 2003-03-10 ソニー株式会社 半導体基板の製造方法
JP2002353434A (ja) 2001-05-22 2002-12-06 Sony Corp 固体撮像装置の製造方法
JP2004006615A (ja) * 2002-04-26 2004-01-08 Sumitomo Mitsubishi Silicon Corp 高抵抗シリコンウエーハ及びその製造方法
EP1542269B1 (en) * 2002-07-17 2016-10-05 Sumco Corporation A method of manufacturing a high-resistance silicon wafer
JPWO2006003812A1 (ja) * 2004-06-30 2008-04-17 株式会社Sumco シリコンウェーハの製造方法及びこの方法により製造されたシリコンウェーハ
JP2007273959A (ja) 2006-03-06 2007-10-18 Matsushita Electric Ind Co Ltd 光検出素子及びその製造方法
TW200821417A (en) * 2006-09-07 2008-05-16 Sumco Corp Semiconductor substrate for solid state imaging device, solid state imaging device, and method for manufacturing them
JP2009212354A (ja) * 2008-03-05 2009-09-17 Sumco Corp シリコン基板の製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005038899A1 (ja) * 2003-10-21 2005-04-28 Sumco Corporation 高抵抗シリコンウェーハの製造方法、並びにエピタキシャルウェーハおよびsoiウェーハの製造方法
WO2006025409A1 (ja) * 2004-08-31 2006-03-09 Sumco Corporation シリコンエピタキシャルウェーハ及びその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2061082A4 *

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007273959A (ja) * 2006-03-06 2007-10-18 Matsushita Electric Ind Co Ltd 光検出素子及びその製造方法
JP2010109382A (ja) * 2006-09-07 2010-05-13 Sumco Corp 固体撮像素子およびその製造方法
JP2009231430A (ja) * 2008-03-21 2009-10-08 Covalent Materials Corp シリコンウェーハ
EP2105954A1 (en) * 2008-03-25 2009-09-30 Sumco Corporation Wafer for backside illumination type solid imaging device, production method thereof and backside illumination solid imaging device
EP2124251A1 (en) * 2008-05-20 2009-11-25 SUMCO Corporation Wafer for backside illumination type solid imaging device, production method thereof and backside illumination solid imaging device
KR101176333B1 (ko) 2008-05-20 2012-08-22 가부시키가이샤 사무코 배면조사형 고체 촬상 소자용 웨이퍼, 이의 제조 방법 및 배면조사형 고체 촬상 소자
JP2010045247A (ja) * 2008-08-14 2010-02-25 Shin Etsu Handotai Co Ltd シリコンウェーハおよびシリコンウェーハの製造方法
WO2012157162A1 (ja) * 2011-05-13 2012-11-22 株式会社Sumco 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP5673811B2 (ja) * 2011-05-13 2015-02-18 株式会社Sumco 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
US9496139B2 (en) 2011-05-13 2016-11-15 Sumco Corporation Method of producing semiconductor epitaxial wafer, semiconductor epitaxial wafer, and method of producing solid-state image sensing device
US9847370B2 (en) 2011-05-13 2017-12-19 Sumco Corporation Method of producing semiconductor epitaxial wafer, semiconductor epitaxial wafer, and method of producing solid-state image sensing device

Also Published As

Publication number Publication date
KR101001124B1 (ko) 2010-12-14
JPWO2008029918A1 (ja) 2010-01-21
US20120021558A1 (en) 2012-01-26
EP2061082B1 (en) 2015-07-08
JP2010109382A (ja) 2010-05-13
US8492193B2 (en) 2013-07-23
TW200821417A (en) 2008-05-16
JP4650584B2 (ja) 2011-03-16
EP2061082A4 (en) 2013-04-24
TWI367964B (ja) 2012-07-11
JP4650493B2 (ja) 2011-03-16
KR20080048021A (ko) 2008-05-30
CN101351890A (zh) 2009-01-21
EP2061082A1 (en) 2009-05-20
US20100148297A1 (en) 2010-06-17
US8063466B2 (en) 2011-11-22

Similar Documents

Publication Publication Date Title
JP4650584B2 (ja) 固体撮像素子およびその製造方法
KR100632463B1 (ko) 에피택셜 반도체 기판의 제조 방법과 이를 이용한 이미지센서의 제조 방법, 에피택셜 반도체 기판 및 이를 이용한이미지 센서
KR100654354B1 (ko) 게더링 기능을 가지는 저결함 에피택셜 반도체 기판, 이를이용한 이미지 센서 및 이의 제조 방법
TWI276160B (en) Nitridated gate dielectric layer
JP2010010615A (ja) 固体撮像素子用シリコン基板およびその製造方法
TW201246298A (en) Method for manufacturing semiconductor epitaxial wafer, semiconductor epitaxial wafer and method for manufacturing solid state imaging device
WO2002095830A1 (fr) Procede de production pour dispositif d'imagerie a l'etat solide
TWI688002B (zh) 磊晶矽晶圓的製造方法、磊晶矽晶圓及固體攝像元件的製造方法
TWI442478B (zh) 矽基板及其製造方法
JPWO2009075288A1 (ja) シリコン基板とその製造方法
JPWO2009075257A1 (ja) シリコン基板とその製造方法
US20110049664A1 (en) Epitaxial substrate for back-illuminated image sensor and manufacturing method thereof
JPH11251322A (ja) エピタキシャルシリコン基板及び固体撮像装置並びにこれらの製造方法
WO2014057741A1 (ja) シリコンエピタキシャルウェーハ及びそれを用いた固体撮像素子の製造方法
JP2004165225A (ja) 半導体基板の製造方法、固体撮像装置の製造方法及び固体撮像装置用の選別方法
JP3941075B2 (ja) エピタキシャルシリコン基板及び固体撮像装置並びにこれらの製造方法
JP2002134511A (ja) 半導体基板の製造方法および固体撮像装置の製造方法
JP5401808B2 (ja) シリコン基板とその製造方法
JP2011108860A (ja) 固体撮像素子の製造方法
JP2007335591A (ja) 半導体基板、半導体基板の製造方法、固体撮像素子及び固体撮像素子の製造方法
JP2010161229A (ja) 半導体装置の製造方法
JPH11243093A (ja) シリコンエピタキシャルウェーハの製造方法
JPWO2004086488A1 (ja) 半導体エピタキシャルウェーハ
TWI307959B (ja)
JP2010219249A (ja) 半導体装置の製造方法及び半導体装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200780001051.4

Country of ref document: CN

ENP Entry into the national phase

Ref document number: 2007551507

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 11996925

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2007806950

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020087003992

Country of ref document: KR

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07806950

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE