TWI688002B - 磊晶矽晶圓的製造方法、磊晶矽晶圓及固體攝像元件的製造方法 - Google Patents

磊晶矽晶圓的製造方法、磊晶矽晶圓及固體攝像元件的製造方法 Download PDF

Info

Publication number
TWI688002B
TWI688002B TW106124965A TW106124965A TWI688002B TW I688002 B TWI688002 B TW I688002B TW 106124965 A TW106124965 A TW 106124965A TW 106124965 A TW106124965 A TW 106124965A TW I688002 B TWI688002 B TW I688002B
Authority
TW
Taiwan
Prior art keywords
silicon wafer
silicon
layer
epitaxial layer
epitaxial
Prior art date
Application number
TW106124965A
Other languages
English (en)
Other versions
TW201826396A (zh
Inventor
柾田亜由美
Original Assignee
日商Sumco股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商Sumco股份有限公司 filed Critical 日商Sumco股份有限公司
Publication of TW201826396A publication Critical patent/TW201826396A/zh
Application granted granted Critical
Publication of TWI688002B publication Critical patent/TWI688002B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02293Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process formation of epitaxial layers by a deposition process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02441Group 14 semiconducting materials
    • H01L21/0245Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02658Pretreatments
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02694Controlling the interface between substrate and epitaxial layer, e.g. by ion implantation followed by annealing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26566Bombardment with radiation with high-energy radiation producing ion implantation of a cluster, e.g. using a gas cluster ion beam
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/322Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/322Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections
    • H01L21/3221Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections of silicon bodies, e.g. for gettering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14687Wafer level processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Electromagnetism (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Recrystallisation Techniques (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

本發明提供一種藉由發揮更高的吸除能力而可抑制金屬污染的磊晶矽晶圓及其製造方法。包括矽晶圓10、矽晶圓10上的第1矽磊晶層12、對第1矽磊晶層12的表層部注入碳而成的第1改質層14、以及第1改質層14上的第2矽磊晶層16的磊晶矽晶圓100的製造方法的特徵在於:將第2矽磊晶層16形成後的第1改質層14中的氧濃度分佈的峰值濃度設為2×1017 atoms/cm3 以下,且將第2矽磊晶層16的氧濃度設為SIMS檢測下限值以下。

Description

磊晶矽晶圓的製造方法、磊晶矽晶圓及固體攝像元件的製造方法
本發明是有關於一種磊晶矽晶圓的製造方法、磊晶矽晶圓及固體攝像元件的製造方法。本發明特別是有關於一種發揮更高的吸除(gettering)能力的磊晶矽晶圓的製造方法。
作為使半導體裝置(device)的特性劣化的因素,可列舉金屬污染。例如,在背面照射型固體攝像元件中,混入至作為該元件的基板的磊晶矽晶圓中的金屬成為使固體攝像元件的暗電流增加的因素,從而產生被稱為白點缺陷(white spot defect)的缺陷。背面照射型固體攝像元件藉由將配線層等配置於較感測器(sensor)部更下層的位置,而使來自外部的光直接進入至感測器,從而即便在暗處等亦可拍攝到更鮮明的圖像或動態圖像,因此近年來,被廣泛用於數位攝影機(digital video camera)或智慧型手機(smartphone)等行動電話。因此,期望極力減少白點缺陷。
金屬混入至矽晶圓主要是產生於磊晶矽晶圓的製造步驟及固體攝像元件的製造步驟(裝置製造步驟)中。作為前者的磊晶矽晶圓的製造步驟中的金屬污染,認為有由來自磊晶成長爐的構成材料的重金屬顆粒所引起的金屬污染;或者,由因使用氯系氣體作為磊晶成長時的爐內氣體,而配管材料發生金屬腐蝕所產生的重金屬顆粒所引起的金屬污染等。近年來,該些金屬污染藉由將磊晶成長爐的構成材料更換成耐腐蝕性優異的材料等,而在某種程度上得到改善,但是並不充分。另一方面,在作為後者的固體攝像元件的製造步驟中,在離子注入、擴散及氧化熱處理等各處理中,有可能產生磊晶矽晶圓的重金屬污染。
因此,通常而言是藉由在磊晶矽晶圓上形成用以捕獲金屬的吸除層,來避免對磊晶矽晶圓的金屬污染。
此處,作為形成吸除層的技術,存在對矽磊晶層照射團簇離子的技術。於專利文獻1中記載有如下技術:對矽晶圓、或形成於矽晶圓上的第1矽磊晶層照射包含碳的團簇離子而形成在矽晶圓的表層部或第1矽磊晶層的表層部固溶有碳的改質層,並在所述改質層上形成作為裝置層的第2矽磊晶層,從而製成磊晶矽晶圓。該技術中,改質層作為吸除層發揮功能。而且記載有:越是提高改質層中的碳的峰值濃度則吸除能力越提升,碳峰值濃度較佳為1×1015 atoms/cm3 ~1×1022 atoms/cm3 。 [現有技術文獻] [專利文獻]
[專利文獻1]國際公開第2012/157162號
[發明所欲解決之課題] 專利文獻1中表明:照射團簇離子而形成的改質層可獲得較注入單體離子(單離子(single ion))而得的離子注入區域更高的吸除能力。但是,為了進一步提升半導體裝置的特性,而要求提供具有更高的吸除能力的磊晶矽晶圓。
本發明鑒於所述課題,其目的在於提供一種藉由發揮更高的吸除能力而可抑制金屬污染的磊晶矽晶圓及其製造方法。 [解決課題之手段]
的確,為了提高吸除能力,而使注入包含碳的離子而成的改質層中的碳濃度分佈的峰值濃度增大是有效的。此時,改質層所捕獲的氧的量亦增大,改質層中的氧濃度分佈的峰值濃度亦變高。該改質層所捕獲的氧的濃度分佈如何對吸除能力造成影響尚未明確。
本發明者等人著眼於形成裝置層後的改質層中的氧濃度分佈的峰值濃度,對此進行了努力研究,結果發現在以相同的碳摻雜量加以比較的情況下,令人意外的是,改質層中的氧濃度分佈的峰值濃度越低,則吸除能力變得更高。並且發現,在將改質層中的氧濃度分佈的峰值濃度設為2×1017 atoms/cm3 以下,且將作為裝置層的矽磊晶層的氧濃度設為2×1016 atoms/cm3 以下(以下稱為「SIMS(二次離子質譜法(secondary ion mass spectroscopy))檢測下限值以下」)的情況下,吸除能力飛躍性提升。
本發明基於所述見解而完成,其主旨構成如下。 (1)一種磊晶矽晶圓的製造方法,其特徵在於包括: 第1步驟,在矽晶圓上形成第1矽磊晶; 第2步驟,對所述第1矽磊晶層照射包含碳的第1離子,而形成對所述第1矽磊晶層的表層部注入該碳而成的第1改質層;以及 第3步驟,在所述第1改質層上形成第2矽磊晶層;並且 在所述第3步驟後,獲得所述第1改質層中的氧濃度分佈的峰值濃度為2×1017 atoms/cm3 以下、且所述第2矽磊晶層的氧濃度為2×1016 atoms/cm3 以下的磊晶矽晶圓。
(2)如所述(1)所記載的磊晶矽晶圓的製造方法,其中所述第1離子為包含碳作為構成元素的團簇離子。
(3)如所述(1)或(2)所記載的磊晶矽晶圓的製造方法,其中以所述第2步驟前的所述表層部的氧濃度成為2×1016 atoms/cm3 以下的方式,在所述第1步驟中,根據所述矽晶圓的氧濃度來決定所述第1矽磊晶層的厚度。
(4)如所述(1)或(2)所記載的磊晶矽晶圓的製造方法,其中以所述第2步驟前的所述表層部的氧濃度成為2×1016 atoms/cm3 以下的方式,在所述第1步驟前,對所述矽晶圓照射包含碳的第2離子,而進一步形成對所述矽晶圓的表層部注入該碳而成的第2改質層。
(5)如所述(4)所記載的磊晶矽晶圓的製造方法,其中所述第2離子為包含碳作為構成元素的團簇離子。
(6)如所述(1)~(5)中任一項所記載的磊晶矽晶圓的製造方法,其中所述第1矽磊晶層的摻雜劑濃度為所述第2矽磊晶層的摻雜劑濃度以下。
(7)如所述(6)所記載的磊晶矽晶圓的製造方法,其中所述第1矽磊晶層中未添加摻雜劑。
(8)一種磊晶矽晶圓,其特徵在於包括: 矽晶圓; 第1矽磊晶層,形成於所述矽晶圓上; 第1改質層,形成於所述第1矽磊晶層的表層部,由注入碳而成;以及 第2矽磊晶層,形成於所述第1改質層上;並且 所述第1改質層中的氧濃度分佈的峰值濃度為2×1017 atoms/cm3 以下、且所述第2矽磊晶層的氧濃度為2×1016 atoms/cm3 以下。
(9)如所述(8)所記載的磊晶矽晶圓,其中所述第1矽磊晶層的摻雜劑濃度為所述第2矽磊晶層的摻雜劑濃度以下。
(10)如所述(9)所記載的磊晶矽晶圓,其中所述第1矽磊晶層中未添加摻雜劑。
(11)一種固體攝像元件的製造方法,其特徵在於:在利用如所述(1)~(7)中任一項所記載的製造方法製造的磊晶矽晶圓或如所述(8)~(10)中任一項所記載的磊晶矽晶圓的所述第2矽磊晶層上,形成固體攝像元件。 [發明的效果]
根據本發明,可提供藉由發揮更高的吸除能力而可抑制金屬污染的磊晶矽晶圓及其製造方法。
以下,參照圖式來對本發明的實施形態進行詳細說明。再者,對於相同的構成要素,原則上標附相同的參照編號,並省略說明。而且,在圖1及圖2中,為了便於說明,與實際的厚度的比例不同,相對於矽晶圓10而誇張表示第1矽磊晶層12及第2矽磊晶層16以及第1改質層14及第2改質層22的厚度。
(磊晶矽晶圓的製造方法) 將本發明的磊晶矽晶圓的製造方法的第1實施形態示於圖1中,將第2實施形態示於圖2中。
首先,參照圖1來對本發明的第1實施形態的磊晶矽晶圓100的製造方法進行說明。本實施形態中,首先,在矽晶圓10上形成第1矽磊晶層12(圖1的(A)、(B))。其次,對第1矽磊晶層12照射包含碳作為構成元素的團簇離子18(第1離子),而形成由該碳在第1矽磊晶層12的表層部固溶而成的第1改質層14(圖1的(C)、(D))。其次,在第1改質層14上形成第2矽磊晶層16(圖1的(E))。圖1的(E)是由該製造方法所得的磊晶矽晶圓100的示意剖面圖。
作為矽晶圓10,可列舉表面不具有矽磊晶層的主體的單晶矽晶圓。此處,主體的單晶矽晶圓通常適合於製造背面照射型固體攝像元件。自抑制氧向第1矽磊晶層12及第2矽磊晶層16擴散的觀點而言,矽晶圓10的氧濃度較佳的是設為18×1017 atoms/cm3 以下,更佳的是設為8×1017 atoms/cm3 以下。但是,自抑制磊晶成長時產生滑動(slip)或錯位的觀點而言,矽晶圓10的氧濃度較佳的是設為2×1017 atoms/cm3 以上。該濃度範圍的矽晶圓可對使用通常的CZ法(Czochralski method:丘克拉斯基法)而得的矽單晶錠(ingot),利用線鋸機(wire saw)等進行切片而製作。再者,本發明中,即便不使用氧濃度為1×1017 atoms/cm3 以下的低氧矽晶圓,亦可藉由後述的方法而將裝置層的氧濃度抑制為SIMS檢測下限值以下。
而且,為了獲得更高的吸除能力,亦可在矽晶圓10中添加碳及/或氮。而且,亦可在矽晶圓10中添加任意的摻雜劑,而形成為n型或p型。
第1矽磊晶層12及第2矽磊晶層16可藉由化學氣相沈積(chemical vapor deposition,CVD)法而在通常的條件下形成。例如,可將氫作為載氣(carrier gas),將二氯矽烷、三氯矽烷等來源氣體(source gas)導入至腔室內,以1000℃~1150℃左右藉由CVD法而進行磊晶成長。第2矽磊晶層16是用以製造背面照射型固體攝像元件的裝置層。
第2矽磊晶層16可添加任意的摻雜劑,而形成為n型或p型,摻雜劑的濃度較佳的是設為9×1013 atoms/cm3 以上且1×1015 atoms/cm3 以下。而且,第1矽磊晶層12的摻雜劑濃度較佳的是設為第2矽磊晶層16的摻雜劑濃度以下。進而,第1矽磊晶層12更佳的是設為未添加摻雜劑的矽磊晶層。其原因在於,可抑制形成於第1改質層14的吸除部位(gettering site)被摻雜劑所佔有,因此吸除能力進一步提高。
自確保用以形成背面照射型固體攝像元件的區域的觀點而言,第2矽磊晶層16的厚度較佳的是設為2 μm以上且10 μm以下的範圍內。關於第1矽磊晶層12的厚度的詳細情況將後述。
其次,對本發明中作為吸除層發揮功能的第1改質層進行說明。本實施形態中,如圖1的(C)、(D)所示,第1改質層14是藉由對第1矽磊晶層的表面12A照射包含碳的團簇離子18(第1離子),而由碳在第1矽磊晶層12的表層部固溶而形成。作為另一態樣,所照射的第1離子亦可為單體離子(單離子)。但是,自獲得更高的吸除能力的觀點而言,較佳為照射團簇離子。再者,關於單體離子或團簇離子的發生裝置,可使用任意或公知的裝置。
在作為第1離子而照射包含碳的單體離子的情況下,單體離子被注入至距離第1矽磊晶層的表面規定深度位置的範圍內。注入深度依存於單體離子的構成元素的種類及加速電壓。該情況下,第1矽磊晶層的深度方向上的碳濃度分佈變得比較寬,碳的注入區域(即第1改質層)的厚度大概為0.5 μm~1 μm左右。本說明書中,所謂作為第1改質層的「第1矽磊晶層的表層部」,在照射單體離子的情況下為距離第1矽磊晶層的表面大概0.5 μm~1 μm左右的區域。
而且,亦可多次注入單體離子而注入多種元素。特佳為除碳以外,亦照射選自由硼、磷、砷及銻所組成的群組中的一種或兩種以上的摻質元素。可有效率地捕獲的雜質金屬的種類根據元素的種類而不同,因此藉由注入包含碳在內的兩種以上的元素,可有效率地捕獲更廣泛的雜質金屬。例如,在包含碳的情況下,可有效率地捕獲鎳,在包含硼的情況下,可有效率地捕獲銅、鐵。
單體離子的加速電壓通常設為150 keV/atom~2000 keV/atom,只要以所述範圍進行適當設定即可。而且,單體離子的摻雜量亦無特別限定,例如可設為1×1013 atoms/cm2 ~1×1016 atoms/cm2
參照圖1的(C)、(D),在作為第1離子而照射包含碳的團簇離子18的情況下,形成由團簇離子18的構成元素在第1矽磊晶層12的表層部固溶而成的第1改質層14。該情況下,第1矽磊晶層12的深度方向上的碳濃度分佈較單體離子的情形時更尖銳,碳的存在區域(即,第1改質層14)的厚度為大概500 nm以下(例如50 nm~400 nm左右)。此處,本說明書中,所謂「團簇離子」,是指對多個原子或分子集合而成塊的團簇賦予正電荷或負電荷而經離子化的離子。團簇是多個(通常為2個~2000個左右)原子或分子彼此鍵結而成的塊狀集團。而且,本說明書中,所謂作為第1改質層的「第1矽磊晶層的表層部」,在照射團簇離子的情況下為距離第1矽磊晶層的表面大概500 nm以下的區域。
所照射的團簇離子18包含碳作為構成元素。晶格位置的碳原子的共價鍵半徑較矽單晶更小,從而會形成矽晶體晶格的收縮場(contraction field),因此吸附晶格隙的雜質的吸除能力高。
而且,團簇離子18更佳為含有包含碳在內的兩種以上的元素作為構成元素。特佳為除碳以外,亦照射選自由硼、磷、砷及銻所組成的群組中的一種或兩種以上的摻質元素。其原因在於,可有效率地捕獲的金屬的種類根據析出元素的種類而不同,因此藉由使包含碳在內的兩種以上的元素固溶,可應對更廣泛的金屬污染。例如,在包含碳的情況下,可有效率地捕獲鎳,在包含硼的情況下,可有效率地捕獲銅、鐵。
經離子化的化合物並無特別限定,作為能夠離子化的碳源化合物,可列舉乙烷、甲烷、丙烷、苄基(C7 H7 )、二氧化碳(CO2 )等,作為硼源化合物,可列舉二硼烷(diborane)、癸硼烷(B10 H14 )等。例如,在將混合有苄基及癸硼烷的氣體作為材料氣體的情況下,可生成碳、硼及氫集合而成的氫化合物團簇。而且,若將環己烷(C6 H12 )作為材料氣體,則可生成包含碳及氫的團簇離子。作為碳源化合物,特佳為使用由芘(C16 H10 )、聯苄(C14 H14 )等所生成的團簇Cn Hm (3≦n≦16、3≦m≦10)。目的在於容易控制小尺寸的團簇離子束。
其次,藉由控制團簇離子的加速電壓及團簇尺寸,而可控制第1改質層14中的構成元素的深度方向的濃度分佈的峰值位置。本說明書中,所謂「團簇尺寸」是指構成1個團簇的原子或分子的個數。
自獲得更高的吸除能力的觀點而言,較佳為以第1改質層14中的碳濃度分佈的峰值位於距離第1矽磊晶層的表面12A的深度為150 nm以下的範圍內的方式,照射團簇離子。而且,碳濃度分佈的峰值濃度較佳的是設為3.8×1018 atoms/cm3 以上且1.2×1020 atoms/cm3 以下。
作為用以將峰值位置設定為該深度的範圍的必要條件,將團簇離子的加速電壓設為超過0 keV/Cluster且小於100 keV/Cluster,較佳的是設為80 keV/Cluster以下,進而較佳的是設為60 keV/Cluster以下。而且,團簇尺寸設為2個~100個,較佳為60個以下,更佳為50個以下。
團簇離子的摻雜量可藉由控制照射時間來進行調整,特別是碳的摻雜量較佳的是設為2×1014 atoms/cm2 以上且1×1015 atoms/cm2 以下。其原因在於,藉由設為2×1014 atoms/cm2 以上,而可充分捕獲自矽晶圓10擴散至第1矽磊晶層12的氧,藉由設為1×1015 atoms/cm2 以下,而可抑制對第1矽磊晶層的表面12A的損傷。
此處,本發明的特徵性部分在於:在第3步驟後(圖1的(E)),獲得第1改質層14中的氧濃度分佈的峰值濃度為2×1017 atoms/cm3 以下、且第2矽磊晶層16的氧濃度為2×1016 atoms/cm3 以下的磊晶矽晶圓100。以下,對該技術意義進行說明。再者,本說明書中所謂「濃度分佈」,是指藉由二次離子質量分析法(SIMS:Secondary Ion Mass Spectrometry)的測定而得的深度方向的濃度分佈。而且,所謂「第2矽磊晶層的氧濃度」,是指在藉由SIMS對第2矽磊晶層中的氧濃度進行測定的情況下,第2矽磊晶層的遍及深度方向的氧濃度分佈的平均值。
本發明者等人著眼於第1改質層中的氧濃度分佈的峰值濃度進行了努力研究,結果發現:在將形成第2矽磊晶層後的第1改質層中的氧濃度分佈的峰值濃度設為2×1017 atoms/cm3 以下,且將第2矽磊晶層的氧濃度減少至SIMS檢測下限值以下的情況下,吸除能力顯著提升。關於其理由,如以下所述般進行推測。
在第1改質層中,藉由第1離子的照射而形成有吸除部位。此處,若第1改質層的氧濃度高,則該吸除部位的大部分會被氧原子佔有。並且,若氧原子佔有吸除部位的大部分,則吸除部位無法完全捕獲金屬,吸除能力降低。與此相對,根據本發明,藉由將第1改質層中的氧濃度分佈的峰值濃度設為2×1017 atoms/cm3 以下,而可抑制佔有吸除部位的氧的數量,故而吸除能力顯著提升。伴隨於此,亦可充分抑制來自矽晶圓10的氧的擴散,故而第2矽磊晶層的氧濃度亦可設為SIMS檢測下限值以下。
並且,本發明者等人進行了進一步的研究,結果可知:為了將第1改質層中的氧濃度分佈的峰值濃度設為2×1017 atoms/cm3 以下、且將作為裝置層的第2矽磊晶層的氧濃度設為2×1016 atoms/cm3 以下(SIMS檢測下限值以下),重要的是將照射包含碳的第1離子時的第1矽磊晶層的表層部的氧濃度設為SIMS檢測下限值以下。
以下,參照圖1及圖3來對將第2步驟前的第1矽磊晶層12的表層部的氧濃度設為SIMS檢測下限值(2×1016 atoms/cm3 )以下的方法進行說明。
參照圖1的(A)、(B),本發明的第1實施形態中,以第2步驟前的第1矽磊晶層12的表層部的氧濃度成為SIMS檢測下限值以下的方式,在第1步驟中,根據矽晶圓10的氧濃度來決定第1矽磊晶層12的厚度。以下,參照圖3來對決定第1矽磊晶層12的厚度的方法的一例進行說明。
首先,藉由考慮磊晶成長條件,而可設定適當的氧的擴散係數。其次,可基於該氧的擴散係數,如圖3所示,關於各種矽晶圓10的氧濃度的情況,藉由理論計算而求出第1矽磊晶層12的成長後的氧濃度分佈。磊晶成長中,只要自圖3中表示氧濃度分佈的曲線與表示SIMS檢測下限值的直線相交的深度位置(a、b、c、d)起,在團簇離子的情況下以大概500 nm左右、在單體離子的情況下以大概0.5 μm~1 μm左右的厚度來厚厚地形成第1矽磊晶層12即可。因此可知,矽晶圓10的氧濃度越高,則用以將第1矽磊晶層12的表層部的氧濃度設為SIMS檢測下限值以下而所需的第1矽磊晶層12的厚度越厚。
其次,參照圖2來對本發明的第2實施形態的磊晶矽晶圓200的製造方法進行說明。再者,對於與第1實施形態相同的構成要素,省略說明。
本實施形態中,首先,對矽晶圓10照射包含碳作為構成元素的團簇離子20(第2離子),而形成由該碳在矽晶圓10的表層部固溶而成的第2改質層22(圖2的(A)、(B)、(C))。其次,在第2改質層22上形成第1矽磊晶層12(圖2的(D))。其次,對第1矽磊晶層12照射包含碳作為構成元素的團簇離子18(第1離子),而形成由該碳在第1矽磊晶層12的表層部固溶而成的第1改質層14(圖2的(E)、(F))。其次,在第1改質層14上形成第2矽磊晶層16(圖2的(G))。圖2的(G)是由該製造方法所得的磊晶矽晶圓200的示意剖面圖。
自進一步提高第2改質層22的吸除能力的觀點而言,較佳為將第2離子設為包含碳作為構成元素的團簇離子。再者,關於第2離子的照射條件,可設為與第1離子的照射條件相同的條件。而且,第2實施形態中,第1矽磊晶層12的厚度並無特別限定,較佳為設為1 μm以上且10 μm以下。
如上所述,第2實施形態中,形成於矽晶圓10的表層部的第2改質層22作為捕獲自矽晶圓10擴散的氧的吸除層發揮功能,故而可抑制矽晶圓10中的氧擴散至第1矽磊晶層12。結果,可將第2步驟前的第1矽磊晶層12的表層部的氧濃度設為SIMS檢測下限值以下。
以上,關於第1實施形態及第2實施形態,對將第1矽磊晶層12的表層部的氧濃度設為SIMS檢測下限值以下的方法進行了說明。但是,本發明中,將第1矽磊晶層12的表層部的氧濃度設為SIMS檢測下限值以下的方法並不限於所述方法。例如,亦可在形成第1矽磊晶層的第1步驟之前,對矽晶圓實施氧外方擴散熱處理,而在矽晶圓的表層部形成氧外方擴散層。以下,對氧外方擴散熱處理進行說明。
藉由進行氧外方擴散熱處理,而將矽晶圓的表層部的氧擴散至外方(矽晶圓的外部)。藉此,在矽晶圓的表層部形成相較於矽晶圓中心部的氧濃度而氧濃度降低的氧外方擴散層。氧外方擴散熱處理的條件只要為可將第1矽磊晶層的表層部的氧濃度設為SIMS檢測下限值以下的條件即可,具體而言,設為以1100℃以上且1250℃以下的溫度範圍進行1小時以上且5小時以下。而且,氧外方擴散熱處理可使用任意或公知的熱處理爐來進行。
(磊晶矽晶圓) 其次,參照圖1的(E)及圖2的(G)來對藉由所述製造方法而得的磊晶矽晶圓100、磊晶矽晶圓200進行說明。磊晶矽晶圓100、磊晶矽晶圓200均包括:矽晶圓10、形成於矽晶圓10上的第1矽磊晶層12、對第1矽磊晶層12的表層部注入碳而成的第1改質層14、以及第1改質層14上的第2矽磊晶層16。如圖2的(G)所示,磊晶矽晶圓200進而包括對矽晶圓10的表層部注入碳而成的第2改質層22。並且,磊晶矽晶圓100、磊晶矽晶圓200的任一者的特徵均在於:第1改質層14中的氧濃度分佈的峰值濃度為2×1017 atoms/cm3 以下,且第2矽磊晶層16的氧濃度為2×1016 atoms/cm3 以下。
而且,矽晶圓10的氧濃度較佳為2×1017 atoms/cm3 以上且18×1017 atoms/cm3 以下。而且,第1改質層14中的碳濃度分佈的峰值濃度較佳為3.8×1018 atoms/cm3 以上且1.2×1020 atoms/cm3 以下。進而,較佳為第1矽磊晶層12的摻雜劑濃度為第2矽磊晶層16的摻雜劑濃度以下,更佳為第1矽磊晶層12為未添加摻雜劑的矽磊晶層。關於該些的理由,如上文所述。
如上所述,根據本實施形態的磊晶矽晶圓100、磊晶矽晶圓200,藉由發揮高的吸除能力,而可抑制金屬污染。
(固體攝像元件的製造方法) 本發明的實施形態的固體攝像元件的製造方法的特徵在於:在利用所述製造方法製造的磊晶矽晶圓100、磊晶矽晶圓200或所述磊晶矽晶圓100、磊晶矽晶圓200的第2矽磊晶層16,形成固體攝像元件。藉由該製造方法而得的固體攝像元件與先前相比為高感度,進而可充分抑制白點缺陷的產生。
以上,已說明本發明的代表性實施形態,但本發明並不限定於該些實施形態。 [實施例]
(發明例) 準備自CZ單晶矽錠獲得的氧濃度(美國試驗材料學會(American Society for Testing Material,ASTM)F121-1979)為14×1017 atoms/cm3 的矽晶圓(直徑:300 mm、厚度:725 μm)
其次,將所述矽晶圓搬送至單片式磊晶成長裝置(應用材料(Applied Materials)公司製造)內,在裝置內以1120℃的溫度實施30秒的氫烘焙處理。其後,將氫作為載氣,將三氯矽烷作為來源氣體,以1150℃藉由CVD法而在矽晶圓上成長厚度8 μm的第1矽磊晶層。藉由SIMS來測定距離第1矽磊晶層的表面500 nm以下的區域中的氧濃度,結果氧濃度為SIMS檢測下限值(2×1016 atoms/cm3 )以下。再者,第1矽磊晶層12中未添加摻雜劑。
其次,使用團簇離子產生裝置(日新離子機器公司製造,型號:CLARIS),在碳摻雜量為1.0×1015 atoms/cm2 、加速電壓為80 keV/Clusters的條件下,將藉由環己烷而生成的C3 H5 的團簇離子照射至第1矽磊晶層的表面,將第1矽磊晶層的表層部作為第1改質層。
其次,藉由與第1矽磊晶層的形成相同的方法,在所述第1改質層上形成第2矽磊晶層(厚度:8 μm、摻雜劑種類:磷、摻雜劑濃度9×1013 atoms/cm3 )。
藉由SIMS測定來測定碳濃度分佈。在距離第1矽磊晶層的表面80 nm的範圍確認到陡峭的峰值,因此可確定第1改質層。第1矽磊晶層中的碳濃度分佈的峰值為1×1020 atoms/cm3
(比較例1) 不形成第1矽磊晶層地對矽晶圓的表面照射團簇離子,除此以外,利用與發明例相同的製造方法來獲得磊晶矽晶圓。
(比較例2) 將第1矽磊晶層的厚度設為0.5 μm,除此以外,利用與發明例相同的製造方法來獲得磊晶矽晶圓。再者,在照射團簇離子前,藉由SIMS來測定距離第1矽磊晶層的表面500 nm以下的區域中的氧濃度,結果氧濃度為7×1017 atoms/cm3
(比較例3) 將第1矽磊晶層的厚度設為6.0 μm,除此以外,利用與發明例相同的製造方法來獲得磊晶矽晶圓。再者,在照射團簇離子前,藉由SIMS來測定距離第1矽磊晶層的表面500 nm以下的區域中的氧濃度,結果氧濃度為3×1016 atoms/cm3
(評價方法) 對各發明例及比較例進行以下評價。
<氧的濃度分佈(SIMS測定)> 對各發明例及比較例,藉由二次離子質量分析法(SIMS:Secondary Ion Mass Spectrometry)來測定形成第2矽磊晶層後的氧濃度。將測定結果示於圖4的(A)中。
<吸除能力的評價> 對發明例及比較例1~比較例3中製作的各樣品的磊晶矽晶圓的表面,藉由旋塗污染法且利用Fe污染液(1×1013 atoms/cm2 )進行故意污染,繼而實施1050℃、2小時的熱處理。其後,藉由SIMS來測定Fe的濃度。關於各發明例及比較例,將第1改質層所捕獲的Fe的濃度分佈的峰值濃度示於圖4的(B)中。
(評價結果的說明) 首先,比較例1~比較例3中,如圖4的(A)所示,第1改質層中的氧濃度分佈的峰值濃度超過2×1017 atoms/cm3 。而且,第2矽磊晶層中的氧濃度亦超過2×1016 atoms/cm3 。因此,如圖4的(B)所示,吸除能力均低。另一方面,發明例中,如圖4的(A)所示,第1改質層中的氧濃度分佈的峰值濃度為2×1017 atoms/cm3 以下,且第2矽磊晶層中的氧濃度在深度方向上一定為SIMS檢測下限值以下。此時,如圖4的(B)所示,吸除能力顯著提升。 [產業上之可利用性]
根據本發明,可提供藉由發揮更高的吸除能力而可抑制金屬污染的磊晶矽晶圓及其製造方法。
100、200‧‧‧磊晶矽晶圓10‧‧‧矽晶圓10A‧‧‧矽晶圓的表面12‧‧‧第1矽磊晶層12A‧‧‧第1矽磊晶層的表面14‧‧‧第1改質層16‧‧‧第2矽磊晶層18‧‧‧包含碳的團簇離子(第1離子)20‧‧‧包含碳的團簇離子(第2離子)22‧‧‧第2改質層a、b、c、d‧‧‧表示氧濃度分佈的曲線與表示SIMS檢測下限值的直線相交的深度位置
圖1是說明本發明的第1實施形態的磊晶矽晶圓100的製造方法的示意剖面圖。 圖2是說明本發明的第2實施形態的磊晶矽晶圓200的製造方法的示意剖面圖。 圖3是關於各種矽晶圓的氧濃度的情況,示出第1矽磊晶層12的成長後的氧濃度分佈的由理論計算所得的結果的圖表。 圖4針對發明例及比較例1~比較例3,(A)是示出磊晶矽晶圓的氧濃度分佈的圖表,(B)是示出第1改質層所捕獲的Fe的濃度分佈的峰值濃度的圖表。
10‧‧‧矽晶圓
12‧‧‧第1矽磊晶層
12A‧‧‧第1矽磊晶層的表面
14‧‧‧第1改質層
16‧‧‧第2矽磊晶層
18‧‧‧包含碳的團簇離子(第1離子)
100‧‧‧磊晶矽晶圓

Claims (11)

  1. 一種磊晶矽晶圓的製造方法,其特徵在於包括:第1步驟,在矽晶圓上形成表層部的氧濃度為2×1016atoms/cm3以下的第1矽磊晶;第2步驟,對所述第1矽磊晶層照射包含碳的第1離子,而形成對所述第1矽磊晶層的表層部注入所述碳而成的第1改質層;以及第3步驟,在所述第1改質層上形成第2矽磊晶層;並且在所述第3步驟後,獲得所述第1改質層中的氧濃度分佈的峰值濃度為2×1017atoms/cm3以下、且所述第2矽磊晶層的氧濃度為2×1016atoms/cm3以下的磊晶矽晶圓。
  2. 如申請專利範圍第1項所述的磊晶矽晶圓的製造方法,其中所述第1離子為包含碳作為構成元素的團簇離子。
  3. 如申請專利範圍第1項或第2項所述的磊晶矽晶圓的製造方法,其中以所述第2步驟前的所述表層部的氧濃度成為2×1016atoms/cm3以下的方式,在所述第1步驟中,根據所述矽晶圓的氧濃度來決定所述第1矽磊晶層的厚度。
  4. 如申請專利範圍第1項或第2項所述的磊晶矽晶圓的製造方法,其中以所述第2步驟前的所述表層部的氧濃度成為2×1016atoms/cm3以下的方式,在所述第1步驟前,對所述矽晶圓照射包含碳的第2離子,而進一步形成對所述矽晶圓的表層部注入所述碳而成的第2改質層。
  5. 如申請專利範圍第4項所述的磊晶矽晶圓的製造方法,其中所述第2離子為包含碳作為構成元素的團簇離子。
  6. 如申請專利範圍第1項或第2項所述的磊晶矽晶圓的製造方法,其中所述第1矽磊晶層的摻雜劑濃度為所述第2矽磊晶層的摻雜劑濃度以下。
  7. 如申請專利範圍第6項所述的磊晶矽晶圓的製造方法,其中所述第1矽磊晶層中未添加摻雜劑。
  8. 一種磊晶矽晶圓,其特徵在於包括:矽晶圓;第1矽磊晶層,形成於所述矽晶圓上;第1改質層,形成於所述第1矽磊晶層的表層部,由注入碳而成;以及第2矽磊晶層,形成於所述第1改質層上;並且所述第1改質層中的氧濃度分佈的峰值濃度為2×1017atoms/cm3以下、且所述第2矽磊晶層的氧濃度為2×1016atoms/cm3以下。
  9. 如申請專利範圍第8項所述的磊晶矽晶圓,其中所述第1矽磊晶層的摻雜劑濃度為所述第2矽磊晶層的摻雜劑濃度以下。
  10. 如申請專利範圍第9項所述的磊晶矽晶圓,其中所述第1矽磊晶層中未添加摻雜劑。
  11. 一種固體攝像元件的製造方法,其特徵在於:在利用如申請專利範圍第1項至第7項中任一項所述的磊晶矽晶圓的製 造方法製造的磊晶矽晶圓或如申請專利範圍第8項至第10項中任一項所述的磊晶矽晶圓的所述第2矽磊晶層上,形成固體攝像元件。
TW106124965A 2016-08-22 2017-07-25 磊晶矽晶圓的製造方法、磊晶矽晶圓及固體攝像元件的製造方法 TWI688002B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-162079 2016-08-22
JP2016162079A JP6737066B2 (ja) 2016-08-22 2016-08-22 エピタキシャルシリコンウェーハの製造方法、エピタキシャルシリコンウェーハ、及び固体撮像素子の製造方法

Publications (2)

Publication Number Publication Date
TW201826396A TW201826396A (zh) 2018-07-16
TWI688002B true TWI688002B (zh) 2020-03-11

Family

ID=61245437

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106124965A TWI688002B (zh) 2016-08-22 2017-07-25 磊晶矽晶圓的製造方法、磊晶矽晶圓及固體攝像元件的製造方法

Country Status (7)

Country Link
US (1) US10872768B2 (zh)
JP (1) JP6737066B2 (zh)
KR (1) KR102156727B1 (zh)
CN (1) CN109791890B (zh)
DE (1) DE112017004171T5 (zh)
TW (1) TWI688002B (zh)
WO (1) WO2018037626A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6801682B2 (ja) * 2018-02-27 2020-12-16 株式会社Sumco 半導体エピタキシャルウェーハの製造方法及び半導体デバイスの製造方法
JP6988843B2 (ja) * 2019-02-22 2022-01-05 株式会社Sumco 半導体エピタキシャルウェーハ及びその製造方法
JP7207204B2 (ja) * 2019-07-02 2023-01-18 信越半導体株式会社 炭素ドープシリコン単結晶ウェーハの製造方法
CN113163595A (zh) * 2021-03-30 2021-07-23 荣耀终端有限公司 覆晶薄膜、卷材和显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013153724A1 (ja) * 2012-04-12 2013-10-17 信越半導体株式会社 エピタキシャルウェーハとその製造方法
JP2014099482A (ja) * 2012-11-13 2014-05-29 Sumco Corp 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP2014099481A (ja) * 2012-11-13 2014-05-29 Sumco Corp エピタキシャルシリコンウェーハの製造方法、エピタキシャルシリコンウェーハ、および固体撮像素子の製造方法
JP2015204316A (ja) * 2014-04-11 2015-11-16 信越半導体株式会社 シリコンウェーハ及びその製造方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1423871A2 (en) * 2001-06-22 2004-06-02 MEMC Electronic Materials, Inc. Process for producing silicon on insulator structure having intrinsic gettering by ion implantation
KR100779341B1 (ko) 2003-10-21 2007-11-23 가부시키가이샤 섬코 고저항 실리콘 웨이퍼의 제조 방법, 에피택셜 웨이퍼 및soi 웨이퍼의 제조 방법
WO2007070321A2 (en) * 2005-12-09 2007-06-21 Semequip Inc. System and method for the manufacture of semiconductor devices by the implantation of carbon clusters
US8101501B2 (en) * 2007-10-10 2012-01-24 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor device
JP2012059849A (ja) * 2010-09-08 2012-03-22 Shin Etsu Handotai Co Ltd シリコンエピタキシャルウェーハおよびシリコンエピタキシャルウェーハの製造方法
JP2012157162A (ja) 2011-01-26 2012-08-16 Sumitomo Electric Ind Ltd 電力伝達用絶縁回路および電力変換装置
DE112012002072B4 (de) * 2011-05-13 2023-11-16 Sumco Corp. Verfahren zur Herstellung eines epitaktischen Siliciumwafers, epitaktischer Siliciumwafer und Verfahren zur Herstellung einer Festkörperbildaufnahmevorrichtung
JP5772491B2 (ja) * 2011-10-20 2015-09-02 信越半導体株式会社 エピタキシャルウエーハ及びその製造方法
JP6278591B2 (ja) * 2012-11-13 2018-02-14 株式会社Sumco 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
EP2938762A1 (de) * 2012-12-28 2015-11-04 Merck Patent GmbH Oxidmedien zum gettern von verunreinigungen aus siliziumwafern
JP6065848B2 (ja) 2014-01-07 2017-01-25 株式会社Sumco 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP6539959B2 (ja) 2014-08-28 2019-07-10 株式会社Sumco エピタキシャルシリコンウェーハおよびその製造方法、ならびに、固体撮像素子の製造方法
JP6137165B2 (ja) 2014-12-25 2017-05-31 株式会社Sumco 半導体エピタキシャルウェーハの製造方法および固体撮像素子の製造方法
JP6459948B2 (ja) 2015-12-15 2019-01-30 株式会社Sumco 半導体エピタキシャルウェーハの製造方法および固体撮像素子の製造方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013153724A1 (ja) * 2012-04-12 2013-10-17 信越半導体株式会社 エピタキシャルウェーハとその製造方法
JP2014099482A (ja) * 2012-11-13 2014-05-29 Sumco Corp 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP2014099481A (ja) * 2012-11-13 2014-05-29 Sumco Corp エピタキシャルシリコンウェーハの製造方法、エピタキシャルシリコンウェーハ、および固体撮像素子の製造方法
JP2015204316A (ja) * 2014-04-11 2015-11-16 信越半導体株式会社 シリコンウェーハ及びその製造方法

Also Published As

Publication number Publication date
CN109791890A (zh) 2019-05-21
TW201826396A (zh) 2018-07-16
JP2018032666A (ja) 2018-03-01
US10872768B2 (en) 2020-12-22
US20190189442A1 (en) 2019-06-20
WO2018037626A1 (ja) 2018-03-01
DE112017004171T5 (de) 2019-05-02
CN109791890B (zh) 2023-03-31
KR20190017039A (ko) 2019-02-19
KR102156727B1 (ko) 2020-09-16
JP6737066B2 (ja) 2020-08-05

Similar Documents

Publication Publication Date Title
TWI487007B (zh) 半導體磊晶晶圓的製造方法、半導體磊晶晶圓以及固態攝影元件的製造方法
TWI549188B (zh) 半導體磊晶晶圓的製造方法、半導體磊晶晶圓及固體攝影元件的製造方法
TWI567791B (zh) A semiconductor epitaxial wafer and a method for manufacturing the same, and a method for manufacturing the solid-state photographic element
CN107452603B (zh) 半导体外延晶片的制造方法、半导体外延晶片、以及固体摄像元件的制造方法
TWI688002B (zh) 磊晶矽晶圓的製造方法、磊晶矽晶圓及固體攝像元件的製造方法
TWI652737B (zh) 半導體磊晶晶圓及其製造方法以及固體攝像元件的製造方法
CN104823269B (zh) 半导体外延晶片的制造方法、半导体外延晶片以及固体摄像元件的制造方法
TWI648769B (zh) 半導體磊晶晶圓的製造方法以及固體攝像元件的製造方法
JP2010040864A (ja) エピタキシャルシリコンウェーハ及びその製造方法
TWI611482B (zh) 半導體磊晶晶圓的製造方法及固體攝像元件的製造方法
JP6107068B2 (ja) エピタキシャルシリコンウェーハの製造方法、エピタキシャルシリコンウェーハ、および固体撮像素子の製造方法
JP6427946B2 (ja) エピタキシャルシリコンウェーハの製造方法、エピタキシャルシリコンウェーハ、および固体撮像素子の製造方法
TWI690628B (zh) 半導體磊晶晶圓及其製造方法以及固體攝影元件的製造方法
TWI683350B (zh) 半導體磊晶晶圓之製造方法以及半導體元件的製造方法
JP6278592B2 (ja) 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法
JP2017175143A (ja) 半導体エピタキシャルウェーハの製造方法、半導体エピタキシャルウェーハ、および固体撮像素子の製造方法