WO2007096975A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2007096975A1
WO2007096975A1 PCT/JP2006/303386 JP2006303386W WO2007096975A1 WO 2007096975 A1 WO2007096975 A1 WO 2007096975A1 JP 2006303386 W JP2006303386 W JP 2006303386W WO 2007096975 A1 WO2007096975 A1 WO 2007096975A1
Authority
WO
WIPO (PCT)
Prior art keywords
heat
semiconductor device
adhesion preventing
electronic component
semiconductor element
Prior art date
Application number
PCT/JP2006/303386
Other languages
English (en)
French (fr)
Inventor
Tsuyoshi So
Hideo Kubo
Original Assignee
Fujitsu Limited
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Limited filed Critical Fujitsu Limited
Priority to EP06714525A priority Critical patent/EP1988574A4/en
Priority to KR1020087020241A priority patent/KR101007958B1/ko
Priority to PCT/JP2006/303386 priority patent/WO2007096975A1/ja
Priority to CN200680053103.8A priority patent/CN101379612B/zh
Priority to JP2008501532A priority patent/JP4874325B2/ja
Publication of WO2007096975A1 publication Critical patent/WO2007096975A1/ja
Priority to US12/222,233 priority patent/US7834443B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4871Bases, plates or heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/642Capacitive arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/165Containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate

Definitions

  • the present invention relates to a semiconductor device, and more particularly to a semiconductor device in which a semiconductor element and other electronic components are disposed on a substrate and has a lid that is thermally connected to the semiconductor element.
  • FIG. 1 shows a semiconductor device 1 which is a conventional example.
  • the semiconductor device 1 has a configuration in which a chip component 4 is disposed together with a semiconductor element 2 on the upper surface of a package substrate 3.
  • the chip component 4 is, for example, a surface terminal type capacitor.
  • a lid 5 is disposed on the upper surface of the knock substrate 3 so as to cover the semiconductor element 2 and the chip component 4.
  • the lid 5 is configured to be thermally connected to the semiconductor element 2 via the thermal connection member 7.
  • the heat generated in the semiconductor element 2 is dissipated in the lid 5 through the thermal connection member 7.
  • a plurality of solder balls 6 serving as external connection terminals are provided on the rear surface of the knock board 3!
  • a heat connecting member 7 made of a metal material having better thermal conductivity has been used instead of the insulating resin. Specifically, solder is used as the metal material.
  • the thermal connection member 7 when solder is used as the metal material constituting the thermal connection member 7, the solder balls 6 that are external connection terminals are also made of solder.
  • the heat connecting member 7 is melted together with the ball 6.
  • the heat connecting member 7 flowed out along the inner surface of the lid 5, and a part of the heat connecting member 7 dropped as shown by an arrow in FIG.
  • an electrical short circuit occurs in the chip part 4 and the semiconductor Device 1 will not operate properly.
  • FIG. 2A is an enlarged view showing a state in which the chip component 4 is sealed with the sealing resin 9.
  • Patent Document 1 Japanese Patent Laid-Open No. 60-242647
  • the chip component 4 (for example, a surface terminal type capacitor) is generally provided with a plurality of solder placement portions 8 on the surface thereof.
  • the solder placement portion 8 is a part to be soldered to the package substrate 3, and the chip component 4 is mounted on the package substrate 3 by this soldering. And this solder arrangement
  • positioning part 8 is fuse
  • solder disposition portion 8 If the chip component 4 (solder disposition portion 8) is sealed with the sealing resin 9 while exerting a force, the flow of the solder melted in the solder disposition portion 8 is interrupted. It will be in a lean state. Also, the solder expands and increases its volume when heated.
  • solder melted in the solder placement portion 8 tends to flow between the solder placement portion 8 and the sealing resin 9, and the solder placement portion 8 and the sealing resin 9 In areas where the adhesion is weak, an electrical short occurs between the solder placement parts 8 as shown by arrow A in FIG. 2B. Therefore, when the sealing resin 9 is provided, an electrical short circuit due to the thermal connection member 7 can be prevented, but an electrical short circuit occurs in the sealing resin 9. .
  • a more detailed object of the present invention is to prevent the occurrence of an electrical short circuit inside the apparatus even if the heat connection member is made of a metal material.
  • the present invention provides a substrate, a semiconductor element mounted on the substrate, an electronic component mounted on the substrate together with the semiconductor element, and facing the substrate.
  • a semiconductor device having a heat dissipating member that dissipates heat of the semiconductor element and a heat connecting member that thermally connects the heat dissipating member and the semiconductor element, wherein a metal material is used as the heat connecting member
  • the adhesion prevention means which prevents that the said metal material which melted and flowed out at the time of a heating adheres to the said electronic component is arrange
  • the heat conduction between the heat dissipation member and the semiconductor element can be improved.
  • the heat connection member metal material
  • the adhesion preventing means since the adhesion preventing means is disposed apart from the electronic component, an electrical short circuit may occur on the electronic component due to the joining material (for example, solder) that joins the electronic component and the substrate. Can be prevented.
  • the metal material may be solder.
  • the heat dissipating member and the semiconductor element can be thermally connected by a soldering process, so that the heat dissipating member and the semiconductor element can be easily connected. Thermal connection is possible.
  • the adhesion preventing means may be a sheet-like covering member that covers the electronic component.
  • the covering member may have a configuration in which one end is fixed to the substrate and the other end is a free end.
  • the covering member may have a structure in which both ends are fixed to the substrate. Further, the covering member is made of polyimide.
  • the adhesion preventing means is provided at an outer peripheral position of a position where the heat radiating member is thermally bonded to the heat connecting member and at least a position facing the electronic component, It is also possible to prevent the heat connecting member from flowing on the heat dissipating member when the heat connecting member is melted.
  • the adhesion preventing means is disposed away from the electronic component, an electrical short circuit may occur on the electronic component due to the joining member (for example, solder) that joins the electronic component and the substrate. Can be prevented.
  • a resin sheet can be used as the adhesion preventing means. Further, the surface of the heat radiating member that is thermally bonded to the heat connecting member may be plated with gold.
  • the heat conduction between the heat dissipation member and the semiconductor element can be improved, and the molten and flowing metal material can be prevented from adhering to the electronic component, Furthermore, it is possible to prevent an electrical short from occurring on the electronic component by the joining member that joins the electronic component and the substrate.
  • FIG. 1 is a cross-sectional view of a conventional semiconductor device.
  • FIG. 2A is a diagram showing a configuration in which a chip component is sealed with a sealing grease.
  • FIG. 2B is a diagram for explaining problems that have conventionally occurred.
  • FIG. 3 is a cross-sectional view of the semiconductor device according to the first embodiment of the present invention.
  • FIG. 4 is a cross-sectional view of a semiconductor device which is a first modification of the first embodiment.
  • FIG. 5 is a cross-sectional view of a semiconductor device which is a second modification of the first embodiment.
  • FIG. 6 is a sectional view of a semiconductor device according to a second embodiment of the present invention.
  • FIG. 7 is an enlarged cross-sectional view showing the vicinity of the thermal bonding member in FIG.
  • FIG. 3 shows a semiconductor device 10A that is the first embodiment of the present invention.
  • the semiconductor device 10A is roughly composed of a semiconductor element 12, a knock substrate 13, a chip component 14, lids 15 and 17, an adhesion preventing sheet 20A, and the like.
  • the semiconductor element 12 is a highly densified element and generates a large amount of heat.
  • This semiconductor element 12 is flip-chip mounted on a knock board 13. Specifically, solder bumps 18 are provided on the main surface of the semiconductor element 12, and the solder bumps 18 are joined to bonding pads (not shown) formed on the surface of the knock board 13. As a result, the semiconductor element 12 is mounted on the package substrate 13. An underfill resin 19 is disposed between the semiconductor element 12 and the package substrate 13 to reinforce the solder bumps 18.
  • the substrate / cage substrate 13 is, for example, a multilayer printed wiring board, and the chip component 14, the lid 15, and the anti-adhesion sheet 20A are disposed on the upper surface thereof together with the semiconductor element 12 described above.
  • a solder ball 16 serving as an external connection terminal is disposed on the rear surface of the knock board 13.
  • the semiconductor element 12 and the solder ball 16 are electrically connected by an interlayer wiring or the like provided on the knock board 13.
  • the chip component 14 is an electronic component such as a surface terminal type capacitor, and is disposed at the outer peripheral position of the semiconductor element 12.
  • the chip component 14 has the same configuration as the chip component 4 shown in FIG. 2 (A), and therefore, a solder placement portion is provided for mounting on the semiconductor element 12.
  • the lid 15 is made of a metal material having high thermal conductivity and functions as a heat radiating member.
  • the lid 15 is fixed to the package substrate 13 using, for example, an adhesive.
  • the lid 15 has a cap shape that covers substantially the entire top surface of the knock substrate 13. Therefore, the semiconductor element 12 and the chip component 14 are sealed in the lid 15 while the lid 15 is fixed to the package substrate 13.
  • the heat connection member 17 is disposed between the semiconductor element 12 and the lid 15.
  • the thermal connection member 17 thermally connects the semiconductor element 12 and the lid 15, and a metal material having good thermal conductivity is used.
  • solder is used as the metal material constituting the heat connection member 17.
  • solder is used as the metal material constituting the heat connection member 17.
  • the use of solder as the metal material constituting the thermal connection member 17 allows the semiconductor element 12 and the lid 15 to be thermally connected by soldering processing.
  • the lid 15 can be thermally connected.
  • the thermal connection member 17 As described above, by thermally connecting the semiconductor element 12 and the lid 15 with the heat connection member 17 having high thermal conductivity, the heat generated in the semiconductor element 12 is efficiently conducted to the lid 15. It can dissipate heat. However, when solder is used as the thermal connection member 17, the thermal connection member 17 is melted together with the solder balls 16 due to the heating during mounting, and flows out along the inner surface of the lid 15, and a part of it drops. As described above, there is a risk of adhering to the chip component 14.
  • the semiconductor device 10A is configured to include an adhesion preventing means for preventing the heat connection member 17 (solder) melted and discharged during heating from adhering to the chip component 14.
  • an adhesion preventing sheet 20A is provided as the adhesion preventing means.
  • This anti-adhesion sheet 20A is a sheet made of a resin such as polyimide, and has a shape bent into a substantially inverted L-shaped strip. Further, one end of the adhesion preventing sheet 20A is fixed to the package substrate 13 by adhesion or the like, and the other end is a free end.
  • the position where the adhesion preventing sheet 20A is fixed to the package substrate 13 is set to a position close to the semiconductor element 12 with respect to the position where the chip component 14 is disposed.
  • the adhesion preventing sheet 20A is configured to cover at least the entire upper surface of the chip component 14 while being separated from the chip component 14.
  • the adhesion preventing sheet 20A is disposed apart from the chip component 14. For this reason, the chip component 4 described with reference to FIG. 2 is completely sealed with the sealing resin 9, and the solder placement portion of the chip component 14 is melted and the volume is expanded by heating. However, it is possible to prevent an electrical short from occurring between adjacent solder placement portions.
  • both the electrical short due to the thermal connection member 17 and the electrical short due to the solder placement portion can be effectively prevented.
  • the reliability of the device 10A can be increased.
  • the sheet-like anti-adhesion sheet 20A is thin, even if it is provided, it is possible to prevent the semiconductor device 10A from becoming large (especially high-profile). Furthermore, since only one end of the adhesion preventing sheet 20A is fixed to the force package substrate 13, the amount of adhesive used can be reduced.
  • FIG. 4 shows a first modification of the semiconductor device 10A according to the first embodiment described above
  • FIG. 5 shows a second modification of the semiconductor device 10A. 4 and 5, the same components as those shown in FIG. 3 are denoted by the same reference numerals, and the description thereof is omitted. The same applies to FIGS. 6 and 7 used in the description of the second embodiment to be described later.
  • the semiconductor device 10A according to the first embodiment described above has a configuration in which only one end side of the adhesion preventing sheet 20A is fixed to the package substrate 13.
  • the semiconductor device 10B according to the first modified example shown in FIG. 4 has a configuration in which both ends of the adhesion preventing sheet 20B are fixed to the package substrate 13. With this configuration, the adhesion preventing sheet 20B can be more firmly fixed to the package substrate 13 than in the first embodiment. Therefore, even when the molten heat connection member 17 falls in a large amount, it is possible to prevent an electrical short from occurring.
  • the adhesion preventing sheet 20C is configured to support the adhesion preventing sheet 20C on the support column 21 erected on the package substrate 13 and to dispose the semiconductor element 12. An opening is formed at a site corresponding to the position.
  • the adhesion preventing sheet 20C covers a wider area on the package substrate 13 than the semiconductor devices 10A and 10B described above. For this reason, it is possible to prevent the thermal connection member 17 from adhering to the other electronic components 23 disposed on the package substrate 13 together with the chip component 14 by the single adhesion preventing sheet 20C.
  • FIG. 6 and 7 show a semiconductor device 10C according to the second embodiment.
  • This embodiment is characterized in that an adhesion preventing sheet 20D is provided on the lid 15 as an adhesion preventing means.
  • the adhesion preventing sheet 20D is formed of a sheet-like polyimide resin as in the first embodiment. Further, the adhesion preventing sheet 20D is fixed to the inner surface of the lid 15 by adhesion or the like. As described above, by arranging the adhesion preventing sheet 20D on the inner surface of the lid 15, the adhesion preventing sheet 20D is configured to be separated from the chip component 14 in this embodiment. Furthermore, the position where the anti-adhesion sheet 20D is disposed on the lid 15 is set to an outer peripheral position where the lid 15 is thermally bonded to the thermal connection member 17 and includes at least a position facing the chip component 14. Has been.
  • the thermal connection member 17 may be heated and melted during mounting.
  • the inner surface of the lid 15 is provided with a gold-plated film 22 in order to improve the bondability (so-called wettability) with the thermal connection member 17 made of solder. (See Fig. 7).
  • the formation of the thermal connection member 17 with respect to the lid 15 is improved by providing the gold plating film 22, when the thermal connection member 17 is melted by heating during mounting, the gold plating film has high wettability. By 22, the heat connection member 17 easily flows on the inner surface of the lid 15.
  • the inner surface of the lid 15 of the thermal connection member 17 is provided by providing the adhesion preventing sheet 20D on the inner surface of the lid 15, that is, the upper part of the gold plating film 22. Is prevented by the anti-adhesion sheet 20D. That is, adhesion prevention sheet 20 D functions as a dam member that blocks the flow of the molten heat connection member 17.
  • FIG. 7 shows a state where the flow of the heat connecting member 17 is blocked by the adhesion preventing sheet 20D.
  • the anti-adhesion sheet 20D is fixed to the lid 15 as an anti-adhesion means.
  • a configuration in which a solder resist is applied to the lid 15 is the same. The effect can be realized.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

 本発明は基板上に半導体素子と他の電子部品が配設されており、かつ半導体素子と熱的に接続されるリッドを有した半導体装置に関し、パッケージ基板と、半導体素子と、パッケージ基板に半導体素子と共に搭載されるチップ部品と、パッケージ基板と対向するよう配設され半導体素子の熱を放熱するリッドと、半導体素子とリッドとを熱的に接続する熱接続部材とを有する半導体装置であって、熱接続部材としてはんだを用い、かつ、加熱時に溶融流出した熱接続部材がチップ部品に付着するのを防止する付着防止シートをチップ部品と離間して配設する。

Description

明 細 書
半導体装置
技術分野
[0001] 本発明は半導体装置に係り、特に基板上に半導体素子と他の電子部品が配設さ れており、かつ半導体素子と熱的に接続されるリツドを有した半導体装置に関する。 背景技術
[0002] 図 1は、従来の一例である半導体装置 1を示している。この半導体装置 1は、パッケ ージ基板 3の上面に半導体素子 2と共にチップ部品 4を配設した構成とされている。 このチップ部品 4は、例えば表面端子型キャパシタである。
[0003] また、ノ ッケージ基板 3の上面には、半導体素子 2及びチップ部品 4を覆うようにリツ ド 5が配設されている。このリツド 5は、熱接続部材 7を介して半導体素子 2と熱的に接 続された構成とされている。半導体素子 2で発生した熱は、熱接続部材 7を介してリツ ド 5において放熱される。また、ノ ッケージ基板 3の背面には、外部接続端子となる複 数のはんだボール 6が設けられて!/、る。
[0004] ここで熱接続部材 7に注目すると、従来では熱接続部材 7として絶縁性を有した榭 脂が一般に用いられていた。し力しながら、近年の半導体素子 2の高密度化に伴い 半導体素子 2で発生する熱が増大し、榭脂よりなる熱接続部材 7では熱伝導性が十 分でなぐ半導体素子 2を有効に放熱できないという問題点が生じた。
[0005] そこで、絶縁性榭脂に代えて、これよりも熱伝導性が良好な金属材料によりなる熱 接続部材 7が用いられるようになってきている。この金属材料としては、具体的にはは んだが用いられている。
[0006] し力しながら、熱接続部材 7を構成する金属材料としてはんだを用いた場合、外部 接続端子であるはんだボール 6もはんだよりなるため、半導体装置 1を実装する際に 加熱すると、はんだボール 6と共に熱接続部材 7も溶融してしまう。熱接続部材 7が溶 融すると、熱接続部材 7はリツド 5の内面に沿って流れ出し、その一部は図 1に矢印の ように落下してチップ部品 4に付着する現象が発生した。このように、チップ部品 4に 熱接続部材 7が付着すると、チップ部品 4において電気的なショートが発生し半導体 装置 1が適正に動作しなくなってしまう。
[0007] そこで、熱接続部材 7が溶融流動してリツド 5から落下しても、チップ部品 4に影響を 与えな 、方法として、チップ部品 4を封止榭脂 9で封止する方法 (特許文献 1に開示 されている方法)が考えられる。図 2Aは、チップ部品 4を封止榭脂 9により封止した状 態を拡大して示す図である。
[0008] この方法によれば、熱接続部材 7が落下しても、チップ部品 4は封止榭脂 9により保 護されているため、熱接続部材 7によりチップ部品 4に電気的なショートが発生するこ とを防止することがでさる。
特許文献 1:特開昭 60— 242647号公報
発明の開示
発明が解決しょうとする課題
[0009] ところで、チップ部品 4 (例えば、表面端子型キャパシタ)は、その表面に一般に複 数のはんだ配設部 8が設けられている。このはんだ配設部 8はパッケージ基板 3には んだ付けされる部位であり、このはんだ付けによりチップ部品 4はパッケージ基板 3に 実装される。そして、このはんだ配設部 8も、前記した半導体装置 1の実装時に加熱 が行われた際に、はんだボール 6及び熱接続部材 7と共に溶融するものである。
[0010] し力しながら、チップ部品 4 (はんだ配設部 8)が封止榭脂 9により封止された構成で あると、はんだ配設部 8において溶融したはんだは、その流路が断たれた状態となる 。また、はんだは加熱されることにより膨張して体積が大きくなる。
[0011] このため、はんだ配設部 8で溶融したはんだは、はんだ配設部 8と封止榭脂 9との界 面を流れようとし、はんだ配設部 8と封止榭脂 9との密着性が弱い部分においては、 図 2Bに矢印 Aで示すようにはんだ配設部 8間で電気的なショートが発生してしまう。 よって、封止榭脂 9を設けた場合には、熱接続部材 7による電気的なショートは防止 できるものの、封止榭脂 9内において電気的なショートが発生してしまうという問題点 かあつた。
課題を解決するための手段
[0012] 本発明は、上述した従来技術の問題を解決する、改良された有用な半導体装置を 提供することを総括的な目的とする。 [0013] 本発明のより詳細な目的は、熱接続部材を金属材料としても装置内部で電気的な ショートの発生を防止することにある。
[0014] この目的を達成するために、本発明は、基板と、該基板に搭載される半導体素子と 、前記基板に前記半導体素子と共に搭載される電子部品と、前記基板と対向するよ ぅ配設され前記半導体素子の熱を放熱する放熱部材と、該放熱部材と前記半導体 素子とを熱的に接続する熱接続部材とを有する半導体装置であって、前記熱接続部 材として金属材料を用い、かつ、加熱時に溶融流出した前記金属材料が前記電子 部品に付着するのを防止する付着防止手段を、前記電子部品と離間するよう配置し たことを特徴とする。
[0015] 上記発明によれば、熱接続部材として金属材料を用いることにより、放熱部材と半 導体素子間の熱伝導を良好なものとすることができる。また、半導体装置の実装時等 の加熱により熱接続部材 (金属材料)が溶融したとしても、付着防止手段により溶融し 流出した金属材料が電子部品に付着するのを防止できる。また、付着防止手段が電 子部品と離間して配置されているため、上記の電子部品と基板とを接合する接合部 材 (例えば、はんだ)により電子部品上で電気的なショートが発生することを防止でき る。
[0016] また、上記発明にお 、て、前記金属材料としてはんだを用いる構成としてもょ 、。
[0017] この構成とすることにより、金属材料としてはんだを用いたことにより、放熱部材と半 導体素子とをはんだ付け処理により熱的に接続できるため、簡単な処理で放熱部材 と半導体素子とを熱的に接続することが可能となる。
[0018] また、上記発明において、前記付着防止手段を前記電子部品を覆うシート状の被 覆部材とした構成としてもょ ヽ。
[0019] この構成とすることにより、簡単な構成で電子部品に金属部材 (熱接続部材)が到 達することを防止できると共に、シート状の被覆部材は薄いためこれを設けても半導 体装置の大型化 (特に高背化)を防止することができる。
[0020] また、前記被覆部材は、一端が前記基板に固定され他端が自由端とされた構成と してもよい。また、前記被覆部材は、両端が前記基板に固定された構成としてもよい。 更に、前記被覆部材をポリイミドよりなる構成としてもょ 、。 [0021] また、上記発明にお 、て、前記付着防止手段は、前記放熱部材の前記熱接続部 材と熱接合する位置の外周位置で、かつ少なくとも前記電子部品と対向する位置に 設けられ、前記熱接続部材の溶融時において、該熱接続部材の前記放熱部材上の 流動を阻止する構成としてもょ ヽ。
[0022] この構成とすることにより、半導体装置の実装時等の加熱により金属材料が溶融し たとしても、この金属材料の流れは付着防止手段により阻止され、電子部品と対向す る位置まで流れることはない。このため、熱接続部材が溶融したとしても、これが電子 部品に付着することを防止できる。また、付着防止手段が電子部品と離間して配置さ れているため、上記の電子部品と基板とを接合する接合部材 (例えば、はんだ)により 電子部品上で電気的なショートが発生することを防止できる。
[0023] また、上記発明において、前記付着防止手段として榭脂シートを用いることができる 。また、前記放熱部材の前記熱接続部材と熱接合する面に金メッキを行ってもよい。 発明の効果
[0024] 上述の如く本発明によれば、放熱部材と半導体素子間の熱伝導を良好なものとす ることができ、また溶融し流出した金属材料が電子部品に付着するのを防止でき、更 に電子部品と基板とを接合する接合部材により電子部品上で電気的なショートが発 生することを防止できる。
図面の簡単な説明
[0025] [図 1]図 1は、従来の一例である半導体装置の断面図である。
[図 2A]図 2Aは、チップ部品を封止榭脂で封止した構成を示す図である。
[図 2B]図 2Bは、従来発生した問題点を説明するための図である。
[図 3]図 3は、本発明の第 1実施例である半導体装置の断面図である。
[図 4]図 4は、第 1実施例の第 1変形例である半導体装置の断面図である。
[図 5]図 5は、第 1実施例の第 2変形例である半導体装置の断面図である。
[図 6]図 6は、本発明の第 2実施例である半導体装置の断面図である。
[図 7]図 7は、図 6における熱接合部材近傍を拡大して示す断面図である。
符号の説明
[0026] 10A〜10D 半導体装置 12 半導体素子
13 パッケージ基板
14 チップ部品
15 リツド、
17 熱接続部材
20A〜20D 付着防止シート
22 金メッキ膜
発明を実施するための最良の形態
[0027] 次に、本発明を実施するための最良の形態について図面と共に説明する。
[0028] 図 3は、本発明の第 1実施例である半導体装置 10Aを示している。半導体装置 10 Aは、大略すると半導体素子 12、 ノ ッケージ基板 13、チップ部品 14、リツド 15、 17、 及び付着防止シート 20A等により構成されている。
[0029] 半導体素子 12は高密度化された素子であり、発熱量も大きいものである。この半導 体素子 12は、ノ ッケージ基板 13にフリップチップ実装されている。具体的には、半 導体素子 12の主面にははんだバンプ 18が設けられており、このはんだバンプ 18を ノ ッケージ基板 13の表面に形成されているボンディングパッド(図示せず)に接合す ることにより、半導体素子 12はパッケージ基板 13に実装される。また、半導体素子 1 2とパッケージ基板 13との間には、はんだバンプ 18を補強するためにアンダーフィル レジン 19が配設される。
[0030] ノ¾ /ケージ基板 13は例えば多層プリント配線基板であり、その上面には前記した半 導体素子 12と共に、チップ部品 14、リツド 15、及び付着防止シート 20Aが配設され ている。また、ノ ッケージ基板 13の背面には、外部接続端子となるはんだボール 16 が配設されている。半導体素子 12とはんだボール 16は、ノ ッケージ基板 13に設けら れた層間配線等により電気的に接続される。
[0031] チップ部品 14は例えば表面端子型キャパシタ等の電子部品であり、半導体素子 1 2の外周位置に配設されている。このチップ部品 14は、図 2 (A)に示したチップ部品 4と同様の構成であり、よって半導体素子 12に実装するためにはんだ配設部が設け られている。 [0032] リツド 15は熱伝導性が高い金属材料により形成されており、放熱部材として機能す るものである。このリツド 15は、例えば接着剤を用いてパッケージ基板 13に固定され る。また、リツド 15は、ノ ッケージ基板 13の上面の略全体を覆うキャップ状形状とされ ている。よって、リツド 15がパッケージ基板 13に固定された状態で、半導体素子 12及 びチップ部品 14はリツド 15内に封止された状態となる。
[0033] 熱接続部材 17は、半導体素子 12とリツド 15との間に配設されている。この熱接続 部材 17は半導体素子 12とリツド 15とを熱的に接続するものであり、熱伝導性の良好 な金属材料が用いられている。本実施例では、熱接続部材 17を構成する金属材料 としてはんだを用いている。このように、熱接続部材 17を構成する金属材料としては んだを用いたことにより、半導体素子 12とリツド 15とをはんだ付け処理により熱的に 接続できるため、簡単な処理で半導体素子 12とリツド 15とを熱的に接続することがで きる。
[0034] 上記のように、半導体素子 12とリツド 15を熱伝導性の高い熱接続部材 17で熱的に 接続することにより、半導体素子 12で発生する熱を効率よくリツド 15に熱伝導させて 放熱することができる。し力しながら、熱接続部材 17としてはんだを用いた場合、実 装時の加熱によりはんだボール 16と共に熱接続部材 17も溶融し、リツド 15の内面に 沿って流れ出し、その一部は落下してチップ部品 14に付着するおそれがあることは 前述したとおりである。
[0035] そこで半導体装置 10Aは、加熱時に溶融流出した熱接続部材 17 (はんだ)がチッ プ部品 14に付着するのを防止する付着防止手段を設けた構成としている。本実施 例では、この付着防止手段として付着防止シート 20Aを設けた構成としている。この 付着防止シート 20Aはポリイミド等の榭脂製シートであり、略逆 L字条に折り曲がった 形状とされている。また、付着防止シート 20Aの一端は接着等によりパッケージ基板 13に固定されており、他端は自由端とされた構成とされている。また、付着防止シー ト 20Aがパッケージ基板 13に固定される位置は、チップ部品 14の配設位置に対して 半導体素子 12に近い位置に設定されている。この付着防止シート 20Aは、チップ部 品 14と離間しつつ、かつ少なくともチップ部品 14の上面全面を覆うよう構成されてい る。 [0036] 上記構成の付着防止シート 20Aを設けることにより、熱接続部材 17としてはんだを 用いても、実装時等の加熱時により熱接続部材 17が溶融しリツド 15からチップ部品 1 4上に落下しても、落下した熱接続部材 17は付着防止シート 20Aにより受けられ、チ ップ部品 14に付着することを防止できる。
[0037] また、付着防止シート 20Aは、チップ部品 14と離間して配置されている。このため、 図 2を用いて説明したチップ部品 4を封止榭脂 9で完全に封止する構成とことなり、加 熱によりチップ部品 14のはんだ配設部が溶融すると共に体積が膨張したとしても、隣 接するはんだ配設部間で電気的なショートが発生することを防止できる。
[0038] よって、本実施例に係る半導体装置 10Aによれば、熱接続部材 17に起因した電気 的なショート及びはんだ配設部に起因した電気的なショートのいずれも有効に防止 できるため、半導体装置 10Aの信頼性を高めることができる。また、付着防止手段と してシート状の付着防止シート 20Aを用いることにより、簡単な構成でチップ部品 14 に熱接続部材 17が付着することを防止できる。
[0039] また、シート状の付着防止シート 20Aは薄いためこれを設けても半導体装置 10A の大型化 (特に高背化)を防止することができる。更に、付着防止シート 20Aは、一端 のみ力パッケージ基板 13に固定されているため、接着剤の使用量を少なくすること ができる。
[0040] 図 4は上記した第 1実施例に係る半導体装置 10Aの第 1変形例を示しており、また 図 5は半導体装置 10Aの第 2変形例を示している。なお、図 4及び図 5において、図 3に示した構成同一構成については同一符号を付してその説明を省略する。また、 後述する第 2実施例の説明に用いる図 6及び図 7においても同様とする。
[0041] 前記した第 1実施例に係る半導体装置 10Aは、付着防止シート 20Aの一端側のみ をパッケージ基板 13に固定した構成とした。これに対し、図 4に示す第 1変形例に係 る半導体装置 10Bは、付着防止シート 20Bの両端をパッケージ基板 13に固定した 構成としたものである。この構成とすることにより、第 1実施例に比べて付着防止シー ト 20Bをパッケージ基板 13により強固に固定することができる。よって、溶融した熱接 続部材 17が多量に落下した場合においても、電気的なショートが発生することを防 止することができる。 [0042] また、図 5に示す第 2変形例に係る半導体装置 IOCは、付着防止シート 20Cをパッ ケージ基板 13に立設された支柱 21に支持する構成とすると共に、半導体素子 12の 配設位置と対応する部位に開口を形成したことを特徴とするものである。この構成と することにより、付着防止シート 20Cは前記した半導体装置 10A, 10Bに比べ、パッ ケージ基板 13上の広い範囲を覆うこととなる。このため、 1枚の付着防止シート 20C により、チップ部品 14と共にパッケージ基板 13に配設されている他の電子部品 23に 対しても熱接続部材 17の付着を防止することが可能となる。
[0043] 次に、本発明の第 2実施例に係る半導体装置 10Dについて説明する。
[0044] 図 6及び図 7は、第 2実施例である半導体装置 10Cを示している。本実施例では、 付着防止手段としてリツド 15に付着防止シート 20Dを設けたことを特徴とするもので ある。
[0045] この付着防止シート 20Dは、第 1実施例と同様にシート状のポリイミド榭脂により形 成されている。また、付着防止シート 20Dは、リツド 15の内面に接着等により固定され る。このように、付着防止シート 20Dをリツド 15の内面に配設することにより、本実施 例においても付着防止シート 20Dはチップ部品 14と離間した構成となる。更に、付 着防止シート 20Dのリツド 15への配設位置は、リツド 15が熱接続部材 17と熱接合す る領域の外周位置で、かつ、少なくともチップ部品 14と対向する位置を含む領域に 設定されている。
[0046] 前記したように、熱接続部材 17は実装時に加熱されて溶融する可能性がある。ま た、熱接続部材 17はリツド 15の内面にはんだ付けにより装着されるため、リツド 15の 内面にははんだよりなる熱接続部材 17との接合性 (いわゆる、濡れ性)を高めるため 金メッキ膜 22が形成されている(図 7参照)。この金メッキ膜 22を設けることにより、リツ ド 15に対する熱接続部材 17の形成性は良好となるものの、実装時における加熱によ り熱接続部材 17が溶融した場合には、濡れ性の高い金メッキ膜 22により熱接続部材 17はリツド 15の内面を容易に流れてしまう。
[0047] し力しながら、本実施例に係る半導体装置 10Bは、リツド 15の内面、即ち金メッキ膜 22の上部に付着防止シート 20Dを設けたことにより、熱接続部材 17のリツド 15の内 面における流れは、付着防止シート 20Dにより阻止される。即ち、付着防止シート 20 Dは、溶融した熱接続部材 17の流れを阻止するダム部材として機能する。図 7は、熱 接続部材 17の流れが付着防止シート 20Dにより阻止された状態を示している。
[0048] このように、本実施例においても熱接続部材 17がチップ部品 14に落下することを 防止することができる。また、付着防止シート 20Dは、チップ部品 14の上部まで広く 配設されているため、多く熱接続部材 17が溶融し一部付着防止シート 20Dの上部ま で進行しても、これがチップ部品 14の上部まで流れることを防止できる。
[0049] なお、第 2実施例では付着防止手段としてリツド 15に付着防止シート 20Dを固定し た構成としたが、この構成に変えて、ソルダーレジストをリツド 15に塗布する構成して も同様の効果を実現することができる。

Claims

請求の範囲
[1] 基板と、
該基板に搭載される半導体素子と、
前記基板に前記半導体素子と共に搭載される電子部品と、
前記基板と対向するよう配設され前記半導体素子の熱を放熱する放熱部材と、 該放熱部材と前記半導体素子とを熱的に接続する熱接続部材とを有する半導体 装置であって、
前記熱接続部材として金属材料を用い、
かつ、加熱時に溶融流出した前記金属材料が前記電子部品に付着するのを防止 する付着防止手段を、前記電子部品と離間するよう配置したことを特徴とする半導体 装置。
[2] 前記金属材料としてはんだを用いたことを特徴とする請求項 1記載の半導体装置。
[3] 前記付着防止手段は、前記電子部品を覆うシート状の被覆部材であることを特徴と する請求項 1記載の半導体装置。
[4] 前記付着防止手段は、前記電子部品を覆うシート状の被覆部材であり、
かつ、該被覆部材は、一端が前記基板に固定され、他端が自由端とされていること を特徴とする請求項 1記載の半導体装置。
[5] 前記付着防止手段は、前記電子部品を覆うシート状の被覆部材であり、
かつ、前記被覆部材は、両端が前記基板に固定されていることを特徴とする請求 項 1記載の半導体装置。
[6] 前記付着防止手段は、前記電子部品を覆うシート状の被覆部材であり、
かつ、前記被覆部材は、ポリイミドよりなることを特徴とする請求項 1記載の半導体 装置。
[7] 前記付着防止手段は、前記放熱部材の前記熱接続部材と熱接合する位置の外周 位置で、かつ少なくとも前記電子部品と対向する位置に設けられ、前記熱接続部材 の溶融時にぉ 、て、該熱接続部材の前記放熱部材上の流動を阻止する構成である ことを特徴とする請求項 1記載の半導体装置。
[8] 前記付着防止手段は、前記放熱部材の前記熱接続部材と熱接合する位置の外周 位置で、かつ少なくとも前記電子部品と対向する位置に設けられ、前記熱接続部材 の溶融時にぉ 、て、該熱接続部材の前記放熱部材上の流動を阻止する構成であり かつ、該付着防止手段は、榭脂シートであることを特徴とする請求項 1記載の半導 体装置。
前記付着防止手段は、前記放熱部材の前記熱接続部材と熱接合する位置の外周 位置で、かつ少なくとも前記電子部品と対向する位置に設けられ、前記熱接続部材 の溶融時にぉ 、て、該熱接続部材の前記放熱部材上の流動を阻止する構成であり かつ、該放熱部材の前記熱接続部材と熱接合する面には、金メッキがされているこ とを特徴とする請求項 1記載の半導体装置。
PCT/JP2006/303386 2006-02-24 2006-02-24 半導体装置 WO2007096975A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
EP06714525A EP1988574A4 (en) 2006-02-24 2006-02-24 SEMICONDUCTOR COMPONENT
KR1020087020241A KR101007958B1 (ko) 2006-02-24 2006-02-24 반도체 장치
PCT/JP2006/303386 WO2007096975A1 (ja) 2006-02-24 2006-02-24 半導体装置
CN200680053103.8A CN101379612B (zh) 2006-02-24 2006-02-24 半导体装置
JP2008501532A JP4874325B2 (ja) 2006-02-24 2006-02-24 半導体装置
US12/222,233 US7834443B2 (en) 2006-02-24 2008-08-05 Semiconductor device with molten metal preventing member

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2006/303386 WO2007096975A1 (ja) 2006-02-24 2006-02-24 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US12/222,233 Continuation US7834443B2 (en) 2006-02-24 2008-08-05 Semiconductor device with molten metal preventing member

Publications (1)

Publication Number Publication Date
WO2007096975A1 true WO2007096975A1 (ja) 2007-08-30

Family

ID=38437037

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/303386 WO2007096975A1 (ja) 2006-02-24 2006-02-24 半導体装置

Country Status (6)

Country Link
US (1) US7834443B2 (ja)
EP (1) EP1988574A4 (ja)
JP (1) JP4874325B2 (ja)
KR (1) KR101007958B1 (ja)
CN (1) CN101379612B (ja)
WO (1) WO2007096975A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009152494A (ja) * 2007-12-21 2009-07-09 Shinko Electric Ind Co Ltd 半導体パッケージ用放熱板およびそのめっき方法
JP2012129355A (ja) * 2010-12-15 2012-07-05 Fujitsu Semiconductor Ltd 半導体装置及び半導体装置の製造方法
JP2014017371A (ja) * 2012-07-09 2014-01-30 Fujitsu Semiconductor Ltd 半導体装置及び半導体装置製造方法
JP2020120063A (ja) * 2019-01-28 2020-08-06 株式会社デンソー 電子制御装置
JP7242824B1 (ja) 2021-12-16 2023-03-20 レノボ・シンガポール・プライベート・リミテッド 放熱構造および電子機器

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2512758B1 (en) * 2009-12-14 2017-09-13 HDT Expeditionary Systems, Inc. One motor finger mechanism
JP2013115083A (ja) * 2011-11-25 2013-06-10 Fujitsu Semiconductor Ltd 半導体装置及びその製造方法
CN103117275B (zh) * 2013-01-31 2015-08-19 华为技术有限公司 一种芯片封装结构及芯片封装方法
CN109755197A (zh) * 2019-01-14 2019-05-14 苏州通富超威半导体有限公司 封装结构及其形成方法
WO2020162417A1 (ja) * 2019-02-04 2020-08-13 株式会社ソニー・インタラクティブエンタテインメント 電子機器、半導体装置、絶縁シート、及び半導体装置の製造方法
CN110416097B (zh) * 2019-06-12 2021-05-11 苏州通富超威半导体有限公司 防止铟金属溢出的封装结构及封装方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60242647A (ja) 1984-05-16 1985-12-02 Mitsubishi Electric Corp 混成集積回路の実装方法
JPS63310139A (ja) * 1987-06-12 1988-12-19 Hitachi Ltd 半導体装置
JPH0279451A (ja) * 1988-09-14 1990-03-20 Hitachi Ltd 半導体装置およびその製造方法
JP2001267473A (ja) * 2000-03-17 2001-09-28 Hitachi Ltd 半導体装置およびその製造方法
JP2004071977A (ja) 2002-08-08 2004-03-04 Mitsubishi Electric Corp 半導体装置
US6773963B2 (en) 2002-01-16 2004-08-10 Intel Corporation Apparatus and method for containing excess thermal interface material
US20040196634A1 (en) 2003-04-02 2004-10-07 Debendra Mallik Metal ball attachment of heat dissipation devices

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6313521B1 (en) * 1998-11-04 2001-11-06 Nec Corporation Semiconductor device and method of manufacturing the same
JP2001308215A (ja) * 2000-04-24 2001-11-02 Ngk Spark Plug Co Ltd 半導体装置
JP2005228811A (ja) * 2004-02-10 2005-08-25 Renesas Technology Corp 半導体装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60242647A (ja) 1984-05-16 1985-12-02 Mitsubishi Electric Corp 混成集積回路の実装方法
JPS63310139A (ja) * 1987-06-12 1988-12-19 Hitachi Ltd 半導体装置
JPH0279451A (ja) * 1988-09-14 1990-03-20 Hitachi Ltd 半導体装置およびその製造方法
JP2001267473A (ja) * 2000-03-17 2001-09-28 Hitachi Ltd 半導体装置およびその製造方法
US6773963B2 (en) 2002-01-16 2004-08-10 Intel Corporation Apparatus and method for containing excess thermal interface material
JP2004071977A (ja) 2002-08-08 2004-03-04 Mitsubishi Electric Corp 半導体装置
US20040196634A1 (en) 2003-04-02 2004-10-07 Debendra Mallik Metal ball attachment of heat dissipation devices

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1988574A4

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009152494A (ja) * 2007-12-21 2009-07-09 Shinko Electric Ind Co Ltd 半導体パッケージ用放熱板およびそのめっき方法
JP2012129355A (ja) * 2010-12-15 2012-07-05 Fujitsu Semiconductor Ltd 半導体装置及び半導体装置の製造方法
US9425088B2 (en) 2010-12-15 2016-08-23 Socionext Inc. Manufacturing method of semiconductor device
JP2014017371A (ja) * 2012-07-09 2014-01-30 Fujitsu Semiconductor Ltd 半導体装置及び半導体装置製造方法
JP2020120063A (ja) * 2019-01-28 2020-08-06 株式会社デンソー 電子制御装置
JP7342367B2 (ja) 2019-01-28 2023-09-12 株式会社デンソー 電子制御装置
JP7242824B1 (ja) 2021-12-16 2023-03-20 レノボ・シンガポール・プライベート・リミテッド 放熱構造および電子機器
JP2023089648A (ja) * 2021-12-16 2023-06-28 レノボ・シンガポール・プライベート・リミテッド 放熱構造および電子機器

Also Published As

Publication number Publication date
KR20080092967A (ko) 2008-10-16
EP1988574A4 (en) 2011-10-05
CN101379612A (zh) 2009-03-04
JPWO2007096975A1 (ja) 2009-07-09
EP1988574A1 (en) 2008-11-05
CN101379612B (zh) 2014-07-09
KR101007958B1 (ko) 2011-01-14
JP4874325B2 (ja) 2012-02-15
US7834443B2 (en) 2010-11-16
US20080296755A1 (en) 2008-12-04

Similar Documents

Publication Publication Date Title
JP4874325B2 (ja) 半導体装置
JP4691455B2 (ja) 半導体装置
US6998532B2 (en) Electronic component-built-in module
KR101140518B1 (ko) 배선 기판 및 반도체 장치
JP4973878B2 (ja) 電子部品及び半導体装置並びにこれらの製造方法
US6317326B1 (en) Integrated circuit device package and heat dissipation device
KR20070083470A (ko) 반도체 장치
JP2004103998A (ja) 回路部品内蔵モジュール
JP2004207352A (ja) 電子部品内蔵モジュール
WO2000059033A1 (en) Wiring board, connection board, semiconductor device, method of manufacture thereof, circuit board, and electronic device
JP2007066960A (ja) 半導体パッケージ及び回路基板並びに半導体パッケージの製造方法
US7928559B2 (en) Semiconductor device, electronic component module, and method for manufacturing semiconductor device
JP2000082722A (ja) 半導体装置及びその製造方法、回路基板並びに電子機器
JP4051570B2 (ja) 半導体装置の製造方法
JP2010283404A (ja) 半導体装置
JPH11345900A (ja) 半導体装置
JP5709326B2 (ja) 半導体装置
JP2004119882A (ja) 半導体装置
WO2022172673A1 (ja) 半導体装置および電子機器
JP4189681B2 (ja) 電子部品及び半導体装置並びにこれらの製造方法
JP2024140933A (ja) 樹脂パッケージモジュール及び樹脂パッケージモジュールの製造方法
JP4114083B2 (ja) 電子部品及び半導体装置
JPH08255853A (ja) 電子部品搭載装置
JPH02294056A (ja) 半導体装置
JPH11340386A (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application
ENP Entry into the national phase

Ref document number: 2008501532

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2006714525

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020087020241

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 200680053103.8

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE