WO2005124378A1 - 試験装置及び試験方法 - Google Patents

試験装置及び試験方法 Download PDF

Info

Publication number
WO2005124378A1
WO2005124378A1 PCT/JP2005/010829 JP2005010829W WO2005124378A1 WO 2005124378 A1 WO2005124378 A1 WO 2005124378A1 JP 2005010829 W JP2005010829 W JP 2005010829W WO 2005124378 A1 WO2005124378 A1 WO 2005124378A1
Authority
WO
WIPO (PCT)
Prior art keywords
output
pattern sequence
pattern
header
sequence
Prior art date
Application number
PCT/JP2005/010829
Other languages
English (en)
French (fr)
Inventor
Satoshi Ozora
Tetsuro Nakagawa
Makoto Tsunoda
Nobumasa Takaiwa
Original Assignee
Advantest Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2004179857A external-priority patent/JP4511880B2/ja
Priority claimed from JP2004183067A external-priority patent/JP4511882B2/ja
Priority claimed from JP2004192195A external-priority patent/JP4340595B2/ja
Priority claimed from JP2004212234A external-priority patent/JP4511889B2/ja
Application filed by Advantest Corporation filed Critical Advantest Corporation
Priority to EP05751483A priority Critical patent/EP1757947A4/en
Priority to US11/179,330 priority patent/US7286950B2/en
Publication of WO2005124378A1 publication Critical patent/WO2005124378A1/ja

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/30Marginal testing, e.g. by varying supply voltage
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31922Timing generation or clock distribution
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/3193Tester hardware, i.e. output processing circuits with comparison between actual response and known fault free response
    • G01R31/31932Comparators
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/3193Tester hardware, i.e. output processing circuits with comparison between actual response and known fault free response
    • G01R31/31937Timing aspects, e.g. measuring propagation delay

Definitions

  • the present invention relates to a test apparatus and a test method for comparing the output turn of a signal from which an electronic device force is also output with a predetermined expected value pattern to determine the quality of the electronic device.
  • Patent application 2004 179857 Filing date June 17, 2004
  • a test apparatus performs a test of a device under test (DUT: Device Under Test) to be tested based on a test program.
  • the test program is executed by the test equipment at each instruction cycle.
  • the test apparatus sequentially reads out the instructions of the test program from the memory and executes them.
  • the test equipment reads out the test pattern associated with each instruction from the memory and outputs it to each terminal of the device under test.
  • the output pattern output as a result is compared with a predetermined expected value pattern to be output by the device under test.
  • Test In such a test, for example, the output signal of the device under test is tested. Parameters such as the timing at which the test equipment captures and the threshold voltage used to capture the output signal.
  • the device under test is operated while changing the parameters, and the test path or
  • the number of cycles from the input of a test pattern to the output of an output pattern corresponding to the test pattern may not be specified, or may be indefinite.
  • the test apparatus detects that the device under test has output a predetermined header pattern, and the header pattern force is also determined in a specific cycle. It is desirable to have a function (hunt function) for comparing the output pattern to be compared later and the expected value pattern.
  • the timing at which the output pattern sequence is output from the device under test may be different from the timing at which the output pattern sequence is read from the expected value pattern memory to be compared with the output pattern sequence. Therefore, in order to properly compare patterns, it is necessary to synchronize the expected value pattern sequence and the output pattern sequence with different timings.
  • the timing at which the output of the output pattern sequence is started may be delayed. May not be fixed. For this reason, a method of outputting a predetermined header pattern sequence indicating the head of the output pattern sequence to the device under test can be considered. That is, according to this method, when the header pattern sequence is detected, the test apparatus compares the output pattern sequence output following the header pattern with the expected value pattern sequence. However, detection of an output pattern sequence that matches the header pattern sequence may fail due to a failure of the device under test or the like. In this case, conventionally, it was difficult to analyze the cause of the failure in detecting the header pattern sequence.
  • a compare window which is a range of an output pattern and an expected value pattern to be compared for supporting failure analysis of a device under test.
  • the output pattern and the expected value pattern do not match outside the range of the comparator window, no failure is detected and the test is continued.
  • the detection of the header pattern sequence fails outside the scope of the Comparator window, if information to that effect is recorded in an error log, etc., or notified to the user, unnecessary data outside the test target range will be lost. May be mixed with the comparison result of the test object, making the failure analysis difficult.
  • an object of the present invention is to provide a test apparatus that can solve the above-described problems. This object is achieved by a combination of features described in the independent claims.
  • the dependent claims define further advantageous embodiments of the present invention.
  • a test apparatus for testing a margin of an output signal output from a device under test, wherein the output terminal output of the device under test is For each of the included output patterns, a predetermined
  • the output terminal force was output.
  • a second predetermined signal is output. Based on the result of comparing the voltage of the output signal at the strobe timing with the second predetermined threshold voltage, the output The second signal comparator that obtains the output second output pattern sequence by obtaining the output terminal force, and the header pattern sequence whose first output pattern sequence is determined in advance.
  • a test apparatus comprising: an expected value comparison unit that outputs a comparison result of the second output pattern sequence with the expected value pattern sequence.
  • a comparison result storage unit that stores a comparison result between the second output pattern sequence and the expected value pattern sequence in association with the second strobe timing and the second threshold voltage may be further provided. Good.
  • a test control unit that executes a test for causing the device under test to output the same output pattern sequence as the header pattern sequence and the same output pattern sequence as the expected value pattern sequence a plurality of times;
  • a parameter changing unit for changing at least one parameter of the first strobe timing and the second threshold voltage to a value different from that of the first test.
  • the test control unit based on the comparison result output by the expected value comparison unit for each of the plurality of tests, determines the second strobe timing at which the second output pattern sequence matches the expected value pattern sequence and the second strobe timing. 2, the value voltage range may be output!
  • At least one of the first strobe timing and the second strobe timing, and the first threshold voltage and the second threshold value may be set to values different from each other !.
  • the expected value comparison unit When the first output pattern sequence matches the header pattern sequence, the expected value comparison unit outputs the second output pattern acquired after a predetermined offset time from the acquisition of the first output pattern sequence. A comparison result between the pattern sequence and the expected value pattern sequence may be output.
  • the first output pattern sequence to be matched with the header pattern sequence and the second output pattern sequence to be compared with the expected value pattern sequence are output at the same timing as the output terminal power of the device under test.
  • the same pattern row may be used.
  • a test apparatus for testing a margin of an output signal output from a device under test, comprising a predetermined header pattern sequence Output test pattern sequence to output device under test For each of the output patterns included in the test pattern output unit and the output pattern sequence from which the device under test is output, the voltage of the output signal at the predetermined strobe timing is compared with the threshold voltage. By obtaining the value of the output pattern in question, the signal comparator that obtains the output pattern sequence output from the output terminal and the first output pattern sequence that is obtained by the first signal comparator become the header pattern.
  • Header pattern string detector that detects that the pattern matches the header pattern string, and a delay that acquires the delay time from the start of test pattern output to the detection of the first output pattern string that matches the header pattern string
  • a time acquisition unit for changing at least one of strobe timing and threshold voltage parameters when the delay time is acquired;
  • a parameter change unit a test control unit that causes the test pattern output unit to output the test pattern sequence again when the parameters are changed by the parameter change unit, and a force delay time that starts outputting the test pattern sequence again.
  • Expected value comparing section that outputs a comparison result between the second output kanoturn sequence obtained by the signal comparator and the expected value pattern sequence of the second output kanoturn sequence after a predetermined offset time from the time when the time has elapsed.
  • a test method for testing a margin of an output signal output from a device under test by a test apparatus wherein an output pattern sequence output from an output terminal of the device under test is provided. For each of the output patterns included in, the value of the output pattern is determined based on the result of comparing the voltage of the output signal at the predetermined first strobe timing with the predetermined first threshold voltage.
  • the first signal comparison step of acquiring the output first output pattern sequence and the output pattern of the output pattern of the device under test Of the output signal at the second predetermined strobe timing and the second predetermined threshold voltage, By obtaining the value of the output turn based on the second output pattern sequence, a second signal comparison step of obtaining the second output pattern sequence output from the output terminal and the first output pattern sequence are determined in advance.
  • a header pattern string detecting step of detecting that the header pattern string matches the header pattern string; and a second signal when a match between the first output pattern string and the header pattern string is detected.
  • a test method comprising: a second output pattern sequence acquired in a comparing step; and an expected value comparing step of outputting a result of comparison with an expected value pattern sequence of the second output pattern sequence.
  • a test method for testing a margin of an output signal output from a device under test by a test apparatus wherein the test terminal is configured to determine a margin from an output terminal of the device under test in advance.
  • the test pattern output step of outputting a test pattern sequence to output the header pattern sequence output to the device under test, and the output pattern included in the output pattern sequence in which the device under test is output to the output terminal, are performed in advance.
  • a signal that obtains an output pattern train in which the output terminal power is also output by obtaining the value of the output turn based on the result of comparing the output signal voltage and the threshold voltage at a predetermined strobe timing.
  • the test pattern sequence is output again in the test pattern outputting step.
  • a test apparatus for judging pass / fail of a test device, sequentially executing a plurality of instructions included in a test program of a device under test, and reading an expected value pattern associated with each executed instruction from a memory.
  • a sequence control unit and a detection start instruction instructing to start detection of an output pattern string that matches a predetermined header pattern string are executed, the output pattern string that matches the header pattern string is output to the device under test.
  • a header pattern detector that detects whether or not a force is output from the source, an expected value comparator that compares the output pattern sequence and the expected value pattern sequence, and an output pattern sequence that matches the header pattern sequence were detected.
  • a test apparatus including: a timing adjustment unit that synchronizes each expected value pattern with an output turn to be compared with the expected value pattern and inputs the same to the expected value comparison unit in the same cycle.
  • the sequence control unit executes each instruction by an instruction execution pipeline having a plurality of stages having a comparison stage of comparing the output pattern with the expected value pattern. At the timing when the value pattern is input, an adjustment may be made so that an output pattern to be compared with the expected value pattern is input to the comparison stage.
  • the timing adjustment unit determines the expected value pattern associated with the one instruction and the execution timing of the one instruction.
  • the acquired output pattern may be input to the expected value comparison unit in the same cycle.
  • the apparatus further includes a header pattern storage unit that stores a plurality of header pattern sequences, and the sequence control unit executes, as a detection start command, an instruction including an instruction to select a header pattern sequence to be detected from the header pattern storage unit. Then, the header pattern detecting unit outputs, based on the detection start instruction, an output pattern sequence that matches the header pattern sequence selected from the header pattern sequence selected by the device under test. Whether or not it may be detected.
  • a unit may be further provided.
  • a test method for judging the quality of a device under test in which a plurality of instructions included in a test program of the device under test are sequentially executed, and an expected value pattern associated with each executed instruction is stored in a memory.
  • the output pattern sequence and the expected value pattern sequence are compared with the header pattern detection step of detecting whether an output pattern sequence that matches the header pattern sequence is output from the device under test.
  • each expected value pattern and the output pattern to be compared with the expected value pattern are synchronized in the same cycle. And a timing adjusting step of performing a comparison in the value comparing step.
  • a test apparatus for judging pass / fail of a device under test, a header pattern detecting section for detecting whether or not an output pattern sequence corresponding to a predetermined header pattern sequence is output from the device under test; If an output pattern sequence that matches the sequence is detected, the output pattern sequence output from the device under test following the output pattern sequence that matches the header pattern sequence is compared with the expected value pattern sequence.
  • the comparison result of the expected value comparison unit is stored in the fail memory, and the header pattern sequence
  • a test apparatus comprising: a selective writing unit that stores an output pattern sequence of a device under test in a fail memory when a coincident output pattern sequence is not detected.
  • the apparatus further includes an instruction execution unit for sequentially executing a plurality of instructions including a detection start instruction for instructing the start of detection of the header pattern sequence in each instruction cycle, and the selective writing unit executes the detection start instruction.
  • an output pattern writing process for sequentially writing output patterns output from the device under test to the fail memory is started, and when an output pattern sequence matching the header pattern sequence is detected, the output pattern writing process is started. It is also possible to stop and start processing for sequentially storing the comparison results by the expected value comparison unit in the fail memory.
  • the selective writing unit executes the detection start instruction and outputs from the device under test until a predetermined number of instruction cycles elapses.
  • the output pattern sequence output after a predetermined number of instruction cycles may be stored in the fail memory so as to store the output pattern sequence in the fail memory.
  • a test method for judging pass / fail of a test device comprising: a header pattern detecting step of detecting whether or not an output pattern sequence corresponding to a predetermined header pattern sequence is output from the device under test; and a header pattern sequence.
  • the comparison result in the expected value comparison stage is stored in the fail memory, and the header pattern If the output pattern sequence that matches the over down column was Chikaratsu such is detected, providing a test method and a selective writing step of storing the output pattern sequence of the device under test to the fail memory.
  • a test apparatus for judging pass / fail of a test device, sequentially executing a plurality of instructions included in a test program of a device under test, and reading an expected value pattern associated with each executed instruction from a memory.
  • a sequence control unit and a detection start instruction for starting detection of an output pattern string that matches a predetermined header pattern string are executed, an output pattern string that matches the header pattern string is output from the device under test.
  • Header pattern detector that detects whether the force is applied or not, and matches the header pattern sequence when an output pattern sequence that matches the header pattern sequence is detected.
  • An expected value comparison unit that compares an output pattern sequence in which the output of the device under test is also output following the output pattern pattern with the expected value pattern sequence, and an output pattern sequence that matches the header pattern sequence among a plurality of instructions.
  • a header detection range setting unit that sets an effective range for validating the detection of the header pattern, and a header pattern sequence from when the detection start command is executed to when a detection end command that ends the detection of the header pattern sequence is executed.
  • the header detection range setting unit further includes a header detection range setting register for storing a start address which is an address of an instruction at which the effective range starts, and an end address which is an address of an instruction at which the effective range ends.
  • the effective range is set by storing the value in the header detection range setting register, and the error determination notifying unit sets the start address stored in the header detection range setting register and the end address stored in the header detection range setting register. Between the addresses, an error indicating that the detection of the header pattern sequence has failed may be notified on condition that the detection start instruction or the detection end instruction is executed.
  • a comparison effective range setting unit that sets a comparator window indicating that comparison between an expected value pattern corresponding to the one instruction and an output pattern is enabled.
  • the header detection range setting unit may further include, when a compare window is set in at least one instruction between the detection start instruction and the detection end instruction, the header detection range setting unit may perform the detection from the detection start instruction to the detection end instruction. The detection of the header pattern string may be enabled.
  • a test method for judging the quality of a test device in which a plurality of instructions included in a test program of a device under test are sequentially executed, and a sequence control for reading an expected value pattern corresponding to each executed instruction from a memory.
  • a detection start instruction is issued to instruct a stage and a start-out sequence that matches a predetermined header pattern sequence
  • an output pattern sequence that matches the header pattern sequence is output from the device under test.
  • An expected value comparison step of comparing an output pattern sequence in which the device under test force is also output following the matching output pattern sequence with an expected value pattern sequence; and an output pattern sequence matching a header pattern sequence among a plurality of instructions.
  • Header detection range that sets an effective range for validating the detection of the header pattern between the stage of setting the detection of the header pattern and the end of the detection of the header pattern sequence after the detection start instruction is executed and before the detection end instruction is executed If the output pattern string that matches the command is not detected, the detection start command and the commands up to the detection end command are valid.
  • An error determination notification step of notifying an error indicating that the detection of the header pattern sequence has failed, provided that the error is within the range.
  • the present invention it is possible to appropriately test a margin of an output signal output from a device under test. Further, even when the output timing of the output pattern sequence is undefined, the output of the output pattern sequence can be compared in synchronization with the reading of the expected value pattern sequence, and the header pattern indicating the start of the test can be compared. If a force is not detected, the cause can be easily investigated. Also, the range in which the detection of the header pattern sequence is valid can be set appropriately.
  • FIG. 1 shows a configuration of a test apparatus 10 according to a first embodiment.
  • FIG. 2 shows a configuration of a comparator 180 and a note 'compare unit 148 according to the first embodiment.
  • FIG. 3 shows a test operation by the test apparatus 10 according to the first embodiment.
  • FIG. 4 shows a configuration of a test apparatus 10 according to a modification of the first embodiment.
  • FIG. 5 shows a configuration of a comparator 180 and a note 'compare unit 148 according to a modification of the first embodiment.
  • FIG. 6 shows a test operation by a test apparatus 10 according to a modification of the first embodiment.
  • FIG. 7 shows a configuration of a test apparatus 10 according to a second embodiment.
  • FIG. 8 shows a configuration of a hunt 'comparator 148 according to the second embodiment.
  • FIG. 9 shows a timing of a process of detecting a header pattern sequence by a hunt 'comparator 148 according to the second embodiment.
  • FIG. 10 shows a configuration of a test apparatus 10 according to a third embodiment.
  • FIG. 11 shows a configuration of a hunt / compare unit 148 according to a third embodiment.
  • FIG. 12 shows a timing of a process of comparing an expected value pattern sequence and an output pattern sequence according to the third embodiment.
  • FIG. 13 shows a configuration of a test apparatus 10 according to a fourth embodiment.
  • FIG. 14 illustrates a configuration of a hunt's comparator section 148 according to the fourth embodiment.
  • FIG. 15 illustrates a configuration of a tester control device 195 according to the fourth embodiment.
  • FIG. 16 shows an example of a hunt window according to the fourth embodiment.
  • FIG. 17 shows an example of a compare window according to the fourth embodiment. Explanation of symbols
  • FIG. 1 shows a configuration of a test apparatus 10 according to the first embodiment.
  • the test apparatus 10 is a test apparatus for testing the DUT 100 having one or more terminals, and has a margin test function for testing a margin of an output signal output from an output terminal of a device under test.
  • the test apparatus 10 includes a main memory 102, a central pattern control unit 112, a plurality of channel blocks 130, and a tester control device 190.
  • the main memory 102 stores a test program of the DUT 100 and records an output pattern output by the DUT 100 as a result of executing the test program.
  • the main memory 102 includes an instruction memory 104, a plurality of test pattern memories 106, a plurality of expected value pattern memories 108, and a digital capture memory 110.
  • the instruction memory 104 stores each instruction included in the test program.
  • Each of the plurality of test pattern memories 106 is provided corresponding to each terminal of the DUT 100, and stores, for each terminal, a test pattern sequence used during an instruction cycle for executing the instruction in association with each instruction. I do.
  • the test pattern sequence includes a plurality of test patterns to be sequentially output to the terminals of the DUT 100 during the instruction cycle.
  • the test pattern memory 106 associates each instruction with a 32-bit signal output during one instruction cycle. Stores a test pattern sequence of 32 test patterns corresponding to the signals of the test pattern.
  • Each of the plurality of expected value pattern memories 108 is provided corresponding to each terminal of the DUT 100, and in association with each instruction, an expected value pattern sequence used during an instruction cycle period for executing the instruction.
  • the expected value pattern sequence includes a plurality of expected value patterns to be sequentially compared with a plurality of output patterns sequentially output by the terminal power of the DUT 100 during the instruction cycle.
  • the digital capture memory 110 records an output pattern output by the DUT 100 as a result of executing the test program.
  • the instruction memory 104, the plurality of test pattern memories 106, the plurality of expected value pattern memories 108, and / or the digital capture memory 110 are divided into separate memory modules constituting the main memory 102. It may be provided as a different storage area in the same memory module.
  • the central pattern control unit 112 is connected to the main memory 102 and the plurality of channel blocks 130, and performs common processing for each terminal of the DUT 100.
  • the central pattern control unit 112 includes a pattern list memory 114, a vector generation control unit 116, a central capture control unit 120, and a pattern result memory 122.
  • the pattern list memory 114 stores the start Z end address of the routine in the instruction memory 104, the start address of the test pattern in the test pattern memory 106, the expected value pattern for each of the main routine and each subroutine of the test program.
  • the start address of the expected value pattern in the memory 108 is stored.
  • the vector generation control unit 116 functions as a sequential control unit according to the present invention together with the sequential pattern generating unit 146, or functions as an instruction execution unit according to the present invention. And the vector generation system
  • the control unit 116 sequentially executes the instructions included in the test program of the DUT 100 for each instruction cycle. More specifically, the vector generation control unit 116 sequentially reads out each instruction from the start address to the end address from the pattern list memory 114 for each routine, and sequentially executes the instructions.
  • the central capture control unit 120 receives the pass / fail judgment result for each terminal of the DUT 100 from each channel block 130 and totals the pass / fail judgment result of the DUT 100 for each routine.
  • the pattern result memory 122 stores the result of the pass / fail judgment of the DUT 100 for each routine.
  • Each of the plurality of channel blocks 130 is provided corresponding to each terminal of the DUT 100.
  • the channel block 130a is provided corresponding to a certain terminal of the DUT 100
  • the channel block 130b is provided corresponding to another terminal of the DUT 100.
  • Each of the channel blocks 130a, 130a,... Adopts substantially the same configuration, and hence will be generically referred to as a "channel block 130" except for differences.
  • Each channel block 130 includes a channel pattern generation unit 140, a timing generation unit 160, a driver 170, and a comparator 180. That is, for example, the channel block 130a includes a channel pattern generation section 140a, a timing generation section 160a, a dry loop 170a, and a comparator 180a.
  • Channel pattern generation section 140 generates a test pattern sequence or an expected value pattern sequence used for testing the terminal, and compares the output pattern sequence and expected value pattern sequence of DUT 100.
  • the channel pattern generation unit 140 includes a default pattern memory 118, a sequential pattern generation unit 142, a format control unit 144, a sequential pattern generation unit 146, a hunt 'compare unit 148, a fail capture control unit 150, and a fail And a capture memory 152. That is, for example, the channel pattern generator 140a includes a default pattern memory 118a, a sequential pattern generator 142a, a format controller 144a, a sequential pattern generator 146a, a hunt 'comparator 148a, and a fail capture controller 150a. And a fail-capture memory 152a.
  • the default pattern memory 118 stores a predetermined pattern pattern among a test pattern sequence and a Z or expected value pattern sequence (hereinafter collectively referred to as a “pattern sequence”) into a default pattern sequence for identifying the predetermined pattern sequence. It is stored in association with the pattern identification information. Where the test putter The pattern memory 106 and / or expected value pattern memory 108 store default pattern identification information of the predetermined pattern sequence instead of the pattern sequence itself for the same pattern sequence as the default pattern sequence.
  • the sequential pattern generation unit 142 receives from the vector generation control unit 116 the start address of the test pattern sequence to be output corresponding to the routine to be executed. Then, the sequential pattern generation unit 142 reads a test pattern sequence from the test pattern memory 106 sequentially from the start address corresponding to each instruction cycle, and sequentially outputs the test pattern sequence to the format control unit 144.
  • the format control unit 144 functions as a test pattern output unit according to the present invention together with the driver 170, and converts a test pattern sequence into a format for controlling the driver 170.
  • the sequential pattern generation unit 146 functions as a sequence control unit according to the present invention together with the vector generation control unit 116. Then, the sequential pattern generation unit 146 receives the start address of the expected value pattern sequence from the vector generation control unit 116 corresponding to the routine to be executed. Then, the sequential pattern generation unit 146 sequentially reads the expected value pattern from the expected value pattern memory 108 in accordance with each instruction cycle, and sequentially reads the expected value pattern from the expected value pattern memory 108, Output.
  • Hunt's comparator section 148 inputs the output pattern sequence output from DUT 100 via comparator 180, and compares the output pattern sequence with the expected value pattern sequence.
  • the hunt 'compare section 148 starts comparing the output pattern sequence output from the DUT 100 with an undefined timing with the expected value pattern sequence on the condition that a specific header pattern sequence is output from the DUT 100. It may have a hunt function. In this case, the hunt 'compare section 148 may start detecting the header pattern sequence on condition that a detection start instruction to start detecting the output pattern sequence matching the header pattern sequence is executed. With the hunt function, the hunt 'comparing unit 148 compares the output pattern sequence with the expected value pattern sequence based on, for example, the time required from the start of detecting the header pattern sequence to the detection of the header pattern sequence. Adjust the timing.
  • Fail capture control section 150 includes an output pattern sequence of DUT 100 and an expected value pattern. It receives the information of the match between the Z-match and the Z-mismatch from the comment 'compare section 148, and generates a pass / fail judgment result of the DUT 100 for the terminal.
  • the fail capture memory 152 is an example of a comparison result storage unit according to the present invention, and stores fail information including a result of a hunt process performed by the hunt 'compare unit 148 and an output pattern value that does not match an expected value. I do.
  • the timing generator 160 generates a timing at which the driver 170 outputs each test pattern in the test pattern sequence, and a timing at which the comparator 180 captures the output pattern of the DUT 100.
  • the driver 170 functions as a test pattern output unit according to the present invention together with the format control unit 144, and is output by the format control unit 144 in the channel pattern generation unit 140 at the timing specified by the timing generation unit 160. Output each test pattern to DUT100.
  • the comparator 180 acquires the output pattern output from the terminal of the DUT 100 at the timing designated by the timing generation section 160 and supplies the output pattern to the hunt'comparing section 148 and the digital capture memory 110 in the channel block 130.
  • channel pattern generation unit 140 is different from the configuration in which the sequential pattern generation unit 142 and the sequential pattern generation unit 146 described above are separately provided, instead of the sequential pattern generation unit 142 and the sequential pattern generation unit 146.
  • a configuration including a common sequential pattern generation unit having a function may be adopted.
  • the tester control device 190 has a test control unit 192 and a parameter changing unit 194, and controls the test device 10.
  • the test control unit 192 controls the solid generation control unit 116 to execute a test for causing the DUT 100 to output the header pattern and the output pattern to be compared a plurality of times. Then, the test control unit 192 acquires the test results of the plurality of times from the file capture memory 152 and outputs the results to the user of the test apparatus 10 as the margin measurement result of the output signal of the DUT 100.
  • the parameter change unit 194 changes parameters such as an output signal fetch timing, a threshold, and a value voltage in each test executed by the test control unit 192.
  • FIG. 2 shows a configuration of the comparator 180 and the hunt 'compare unit 148 according to the first embodiment.
  • a first device having a comparator 180a and a hunt '
  • the second channel block 130b having the comparator 180b and the hand compare unit 148b is used for detecting the coincidence between the output pattern and the expected value pattern.
  • Comparator 180a includes a voltage comparator 200a, a delay element 210a, and an FF 220a (flip flop 220a).
  • the voltage comparator 200a compares the voltage of the output signal with a predetermined first threshold voltage VT1 for each of the output patterns included in the output pattern sequence output from the output terminal of the DUT 100. More specifically, the voltage comparator 200a outputs a logical value ⁇ 1 ⁇ when the voltage of the output signal exceeds VT1, and outputs a logical value ⁇ 0 ⁇ when the voltage does not exceed VT1, as the value of the output pattern.
  • the element 210a delays the timing specified by the timing generation section 160a in the first channel block 130 by the delay amount specified by the parameter change section 194, so that the element 210a can be used during the cycle period of the output signal.
  • the FF 220a generates a strobe signal at a predetermined first strobe timing
  • the FF 220a captures the output signal of the voltage comparator 200a at the first strobe timing, whereby the FF 220a outputs the output pattern included in the output pattern sequence. For each of the output patterns based on the result of comparing the output signal voltage at the first strobe timing with the first threshold voltage. With the above configuration, the comparator 180a acquires the first output pattern sequence output from the output terminal.
  • the comparator 180b includes a voltage comparator 200b, a delay element 210b, and an FF 220b.
  • the voltage comparator 200b has substantially the same function and configuration as the voltage comparator 200a.
  • the voltage comparator 200b is connected to the same output terminal as the output terminal of the DUT 100 connected to the voltage comparator 200a, and outputs the voltage of the output signal for each of the output patterns included in the output pattern sequence output from the output terminal.
  • the delay element 210b has substantially the same function and configuration as the delay element 210a, and generates a strobe signal having a predetermined second strobe timing during a cycle period of an output signal.
  • the FF 220b has substantially the same function and configuration as the FF 220a, and takes in the output signal of the voltage comparator 200b at the second strobe timing.
  • the FF 220b compares the output signal voltage at the second strobe timing with the second threshold voltage for each of the output patterns included in the output pattern sequence. Then, the value of the output pattern is acquired. With the above configuration, the comparator 180b acquires the second output pattern sequence from which the output terminal force is also output.
  • Hunt's compare section 148a includes a note section 230a, an alignment section 240a, and a compare section 250a.
  • the hunt unit 230a detects that the first output pattern sequence acquired by the comparator 180a matches a header pattern sequence that is a predetermined pattern sequence.
  • the hunt unit 230a may use a pattern sequence composed of one or more header patterns as a header pattern sequence and compare it with the first output pattern sequence that also has one or more output pattern forces.
  • the alignment section 240a and the comparator section 250a are not used in a force margin test that has the same function and configuration as the alignment section 24 Ob and the comparator section 250b, respectively.
  • Hunt's compare section 148b includes a note section 230b, an alignment section 240b, a compare section 250b, a switch 260, and a switch 270.
  • Node 230b is not used in a force margin test that has the same function and configuration as node 230a.
  • the alignment unit 240b synchronizes the second output pattern sequence output from the FF 220b with the expected value pattern sequence supplied from the sequential pattern generation unit 146b in the second channel block 130 to the comparator unit 250b. More specifically, the alignment unit 240b synchronizes the second output pattern sequence with the expected value pattern sequence by delaying the second output pattern sequence by the number of cycles specified by the hunt unit 230 connected to the alignment unit 240. .
  • the comparator unit 250b when a match between the first output pattern sequence and the header pattern sequence is detected, the second output pattern sequence acquired by the comparator 180b and the second pattern supplied from the sequential pattern generation unit 146. Compare the output pattern sequence of 2 with the expected value pattern sequence and output the comparison result.
  • Switch 260 connects one of hunt section 230a and hunt section 230b to alignment section 240b.
  • the switch 270 connects one of the hunt section 230a and the hunt section 230b to the comparator section 25 Ob.
  • the switch 260 and the switch 270 connect the hunt section 230b, the alignment section 240b, and the comparison section 250b, respectively.
  • the margin test is performed with the first channel block 130 and the second channel block 130 as a set
  • the switch 260 connects the hunt section 230a with the alignment section 240b and the comparator section 250b.
  • FIG. 3 shows a test operation by the test apparatus 10 according to the first embodiment.
  • the test control unit 192 executes a plurality of tests for causing the DUT 100 to output the same output pattern sequence as the header pattern sequence and the same output pattern sequence as the expected value pattern sequence. More specifically, the test control unit 192 causes the vector generation control unit 116 to repeatedly execute the test program of the test.
  • the parameter changing unit 194 sequentially changes the second strobe timing and the second threshold voltage set in the comparator 180b for each of the tests performed a plurality of times. That is, when the second test is performed after the first test, the parameter change unit 194 determines at least one parameter of the second strobe timing and the second threshold voltage in the second test. Change to a different value from the first test. On the other hand, in each test, the parameter changing unit 194 maintains the first strobe timing and the first threshold voltage set in the comparator 180a at values that can accurately capture the output signal of the DUT 100. That is, the parameter changing unit 194 sets the first strobe timing and the first threshold voltage to ideal values defined by the specifications of the DUT 100.
  • the vector generation control unit 116, the sequential pattern generation unit 142, the format control unit 144, and the driver 170 output the same output pattern sequence as the header pattern sequence and the same output pattern sequence as the expected value pattern sequence.
  • a test pattern sequence that outputs a pattern sequence is output to the DUT100.
  • the DUT 100 outputs a header pattern sequence 300 and a comparison target pattern sequence 305 to be compared with the expected value pattern sequence.
  • the comparator 180a sequentially obtains the output patterns DO, Dl, and "'DIO” output by the DUT 100 using the first strobe timing and the first threshold voltage set to the ideal value.
  • the comparator 180b sequentially outputs the output patterns DO, Dl, and "'DIO output from the DUT 100 using the second strobe timing and the second threshold voltage. Obtain and output as a second output pattern sequence.
  • at least one of the first strobe timing and the second strobe timing and the first threshold voltage and the second threshold voltage are used for measuring a margin. Are set to different values. Therefore, depending on the setting of the second strobe timing and the second threshold voltage, the comparator 180b may erroneously acquire the output pattern output by the DUT 100. Therefore, the output patterns obtained by the comparator 180b are indicated as DO ', D1', and "'010" to indicate that there is a possibility of an error.
  • header section D1, D2, and D3 are set in node section 230a. Therefore, node section 230a is configured such that comparator 180a sets first output pattern series D1, D2, and D3. Is output, it is detected that the first output pattern sequence matches the header pattern sequence. Then, the alignment unit 240b synchronizes the sequence of the second output pattern output from the comparator 180b with the expected value pattern sequence 320 supplied by the sequential pattern generation unit 146.
  • the comparator unit 250b compares the second output data sequence D5, D6, D7 acquired by the comparator 180b corresponding to the comparison target pattern sequence 305 with the expected value pattern of the second output data sequence.
  • ED5, ED6, and ED7 which are the same as each other, and outputs a comparison result 330 including a match (T: True) or mismatch (F: False) for each pattern.
  • the offset time from the acquisition of the first output pattern sequence corresponding to the header pattern sequence 300 to the acquisition of the second output pattern sequence corresponding to the pattern pattern sequence 305 to be compared is determined in advance by the test program. Is determined.
  • the comparator unit 250b When the first output pattern sequence matches the header pattern sequence 300, the comparator unit 250b outputs the second output pattern acquired after a predetermined offset time after acquiring the first output pattern sequence. A comparison result between the pattern sequence 310 to be compared, which is a pattern sequence, and the expected value pattern sequence 320 is output.
  • the comparison result by the comparator 250b is supplied to the fail-capable memory 152 in the second channel block 130 via the fail-capture controller 150b in the second channel block 130. Then, failcapture memory 152 stores a comparison result between the second output pattern sequence and the expected value pattern sequence in association with the second strobe timing and the second threshold voltage.
  • the second strobe is stored in the fail-capture memory 152b.
  • the timing and the second threshold, the comparison result corresponding to each set value of the value voltage is accumulated.
  • the test control unit 192 obtains the comparison results output by the comparison unit 250b for each of the plurality of tests from the fail-capture memory 152b, and, based on these comparison results, converts the second output pattern sequence into the expected value pattern.
  • the second strobe timing and the second threshold voltage range that match the column are output to the user of the test apparatus 10.
  • the test control unit 192 may display to the user a Shmoo plot in which the path Z fail for each of the second strobe timing and the second threshold voltage is plotted.
  • the header pattern sequence 300, the comparison target pattern sequence 305, the comparison target pattern sequence 310, and the expected value pattern sequence 320 include a single pattern instead of a plurality of patterns. It may be composed only of.
  • the first output pattern string to be matched with the header pattern string 300 and the comparison target pattern string 305 which is the second output pattern string to be compared with the comparison result 3 30 are output from the DUT 100
  • the same pattern string output from the terminals at the same timing may be used.
  • the detection of the header pattern sequence by the hunt unit 230a and the comparison with the expected value pattern sequence by the comparator unit 250b are performed in parallel.
  • the comparator unit 250b stores the comparison result at the time when the header pattern sequence is detected in the fail capture memory 152b.
  • FIG. 4 shows a configuration of a test apparatus 10 according to a modification of the first embodiment.
  • members denoted by the same reference numerals as those in FIG. 1 have substantially the same functions or configurations as those in FIG.
  • the channel blocks 130a, b,... Shown in FIG. 1 have substantially the same function as each other in this example, and hence are collectively referred to as channel blocks 130.
  • the test apparatus 10 uses one channel block 130 to perform a margin test of an output signal corresponding to one output terminal of the DUT 100.
  • Hunt's Comparator 148 starts outputting test patterns based on the test program.
  • the obtained timing is received from the sequential pattern generation unit 142, and the delay time from when the output of the test pattern is started to when the force header pattern sequence is obtained is acquired in advance.
  • the hunt 'compare section 148 uses this delay time to specify the timing at which the pattern sequence to be compared is output.
  • FIG. 5 shows a configuration of the comparator 180 and the note 'compare unit 148 according to a modification of the first embodiment.
  • the members denoted by the same reference numerals as those in FIG. 2 have substantially the same functions and configurations as those in FIG.
  • the comparator 180 has the same function and configuration as the comparator 180aZb shown in FIG.
  • the hunt 'compare section 148 includes a note section 230, an alignment section 240, a compare section 250, and a delay time obtaining section 196.
  • the hunt section 230, the alignment section 240, and the compare section 250 have the same functions and configurations as the note section 230aZb, the alignment section 240a / b, and the compare section 250aZb shown in FIG.
  • the delay time obtaining unit 196 When executing the test program to measure the delay time, the delay time obtaining unit 196 sends a test pattern output start notification indicating that the output of the test pattern based on the test program has been started to the sequential pattern generation unit. Receive from 142. In addition, the delay time obtaining unit 196 receives a header pattern detection notification from the notifying unit 230 indicating that it has detected that the output pattern sequence obtained by the comparator 180 matches the header pattern sequence. Then, based on the timing at which the test pattern output start notification is received and the timing at which the header pattern detection notification is received, the delay time acquisition unit 196 starts outputting the test pattern, and then outputs the output pattern matching the header pattern sequence. retrieve and store the delay before the column is detected.
  • the delay time acquiring section 196 causes the comparator section 250 to generate a test pattern output start notification indicating that the output of the test pattern has been started. Receive again from part 142. Then, the delay time acquisition unit 196 specifies the timing at which the test pattern output start notification is received and the timing at which the comparison target pattern sequence is output based on the delay time, and compares the comparison target pattern sequence with the expected value pattern sequence. The comparison is instructed to the comparing section 250.
  • FIG. 6 shows a test operation by the test apparatus 10 according to a modification of the first embodiment.
  • the test apparatus 10 executes a test program used for a margin test based on an instruction from the test control unit 192 to calculate the delay time.
  • the parameter changing unit 194 sets in the comparator 180 a strobe timing and a threshold voltage at which the output signal of the DUT 100 can be appropriately acquired.
  • the format control unit 144 and the driver 170 When the test program is executed by the vector generation control unit 116 and the sequential pattern generation unit 142, the format control unit 144 and the driver 170 output the test pattern sequence 510a from the output terminal of the DUT 100 to output the predetermined pattern sequence 510a. Output 500a to DUT100.
  • the delay time acquisition unit 196 receives the timing at which the output of the test pattern sequence 500a has started from the sequential pattern generation unit 142 by a test pattern output start notification.
  • the hunt unit 230 When detecting a match between the output pattern sequence obtained by the comparator 180 and the predetermined pattern sequence 510a, the hunt unit 230 notifies the delay time obtaining unit 196 of the header pattern detection notification.
  • the delay time acquisition unit 196 starts outputting the test pattern sequence 500a from the timing at which the output of the test pattern sequence 500a is started and the timing at which the default pattern sequence 510a is detected, and then outputs the output pattern sequence matching the default pattern sequence 510a. Obtain the delay time TD until is detected.
  • the parameter changing unit 194 changes at least one parameter of the strobe timing and the threshold voltage. That is, for example, the parameter changing unit 194 may change these parameters after the execution of the test program that outputs the test pattern sequence 500a.
  • the test control unit 192 instructs the vector generation control unit 116 to execute the test program again. Accordingly, the test control unit 192 causes the format control unit 144 and the driver 170 to output the test pattern sequence again.
  • the delay time acquisition unit 196 receives the test pattern output start notification from the sequential pattern generation unit 142 again, starts timekeeping, and waits for the acquisition of the comparison target pattern sequence 520b from the DUT 100. More specifically, the delay time acquisition unit 196 waits for a timing after a predetermined offset time TO from the time when the output of the test pattern sequence 500b is restarted and the delay time TD has elapsed. .
  • This offset time TO is determined by the output of the default pattern sequence 510a or b and the force This is the time until the turn train 520a or b is output. Then, the delay time acquisition unit 196 compares the comparison target pattern sequence 520b and the expected value pattern sequence 5 30b after the offset time TO when the output of the test pattern sequence 500b is restarted and the force and the delay time TD have elapsed. Instruct. In response to this instruction, the comparator unit 250 restarts the output of the test pattern sequence 500b and, after the offset time TO from the time when the force delay time TD has elapsed, the comparison target pattern sequence 520b obtained by the comparator 180, The comparison result of the comparison target pattern sequence 5 20b with the expected value pattern sequence 530b is output.
  • the test apparatus 10 first, using an appropriate strobe timing and threshold voltage, the output of the test pattern sequence 500a is started and the force is obtained until the predetermined pattern sequence 510a is acquired. Measure the time TD. As a result, even when the predetermined pattern sequence 510b cannot be detected during the margin test, the timing for acquiring the comparison target pattern sequence 520b is specified based on the measured delay time TD and the predetermined offset time TO. can do.
  • FIG. 7 illustrates a configuration of the test apparatus 10 according to the second embodiment.
  • the test apparatus 10 according to the present embodiment may not include the default pattern memory 118 in the test apparatus 10 shown in FIG.
  • members denoted by the same reference numerals as those in FIG. 1 have substantially the same functions or configurations as those in FIG.
  • FIG. 8 shows a configuration of the hunt 'comparator 148 according to the second embodiment.
  • the hunt 'comparator section 148 includes a header pattern storage section 600, a header pattern detection section 610, an alignment section 620, an expected value comparison section 630, a timing adjustment section 640, a selector 650, and an error notification section 66 0
  • Header pattern storage section 600 stores a plurality of header pattern strings.
  • the header pattern detection unit 610 determines whether or not a detection start command for instructing to start detection of an output pattern sequence that matches the header pattern sequence has been executed based on the signal received from the vector generation control unit 116.
  • the detection start instruction includes an instruction to select a header pattern sequence to be detected from the header pattern storage unit 600.
  • the header pattern detection unit 610 selects a header pattern sequence to be detected from the header pattern storage unit 600 based on the detection start instruction! Then, the header pattern detection unit 610 detects whether or not an output pattern sequence corresponding to the header pattern sequence selected based on the detection start command is output from the device under test 100. Specifically, the header pattern detector 610 detects an output pattern sequence that matches the header pattern sequence from the output signal of the comparator 180.
  • the timing adjustment unit 640 starts detecting the header pattern sequence, and based on the time that elapses until the header pattern sequence is detected. Then, a parameter for adjusting the output timing of the output pattern sequence is set in the alignment unit 620. For example, the timing adjustment unit 640 may set a delay amount for delaying the output pattern sequence in the alignment unit 620. By appropriately setting this delay amount, the output pattern sequence and the expected value pattern sequence can be synchronized.
  • the alignment unit 620 inputs the output pattern sequence output from the device under test 100 from the comparator 180. Then, the alignment unit 620 delays the input output pattern sequence by the delay amount set by the timing adjustment unit 640, and sends it to the expected value comparison unit 630 and the selector 650. Note that, when the header pattern sequence is not detected, the alignment unit 620 may directly output the output pattern sequence without delay.
  • alignment section 620 includes a plurality of cascade-connected flip-flops and a selector that selects and outputs one of the outputs of the plurality of flip-flops. Then, the first stage flip-flop sequentially inputs the output pattern sequence. The selector selects and outputs the output of any one of the flip-flops based on the delay amount set by the timing adjustment unit 640. Thereby, alignment section 620 can make the number of flip-flops through which the output pattern passes variable, and can match the timing of the output pattern sequence and the expected value pattern sequence.
  • the expected value comparison unit 630 determines whether the alignment pattern 620 outputs the output pattern sequence that also receives the input, and the period that the input is received from the sequential pattern generation unit 146. The sequence is compared with the wait pattern sequence, and the comparison result is sequentially sent to the selector 650. When the header pattern sequence is detected, the selector 650 inputs the comparison result by the expected value comparison unit 630 and sends it to the fail capture control unit 150. On the other hand, if the header pattern sequence is not detected, selector 650 sends the output pattern sequence input from alignment unit 620 to feature capture control unit 150.
  • the error notification unit 660 when the output pattern sequence that matches the header pattern sequence is not detected within a predetermined period after starting the detection of the header pattern sequence, The user of the test apparatus 10 is notified that the detection has failed. This allows the user to appropriately know the occurrence of an error that cannot detect the header pattern sequence, and to check the output pattern sequence stored in the fail-capture memory 152 up to the occurrence of the error. Thus, the cause of the error can be easily investigated.
  • FIG. 9 shows the timing of the process of comparing the expected value pattern sequence and the output pattern sequence according to the second embodiment.
  • the vector generation control unit 116 executes each instruction by a multi-step instruction execution pipeline having an instruction execution step of executing an instruction and a comparison step of comparing an output pattern with an expected value pattern. More specifically, in the instruction execution stage, the vector generation control unit 116 includes a PKT T instruction for instructing the start of the detection of the header pattern sequence and a PKTEND instruction for instructing the end of the detection of the header pattern sequence. Are sequentially executed in each instruction cycle.
  • the PKTST instruction is an example of the detection start instruction according to the present invention
  • the PKTEND instruction is an example of the detection end instruction according to the present invention.
  • the sequential pattern generation unit 146 sequentially reads the expected value pattern corresponding to the instruction from the expected value pattern memory 108. For example, the sequential pattern generation unit 146 reads an ED that is an expected value pattern corresponding to the PKTST instruction. In addition, the sequential pattern generation unit 146 reads ED, which is an expected value pattern corresponding to the NOP instruction next to the PKTST instruction. Where the comparison stage is
  • the comparator 180 acquires the output pattern output from the terminal of the DUT 100 and supplies it to the hunt 'comparator 148. For example, the comparator 180 sequentially obtains the output pattern sequence D, D, D,.
  • Alignment section 620 delays this output pattern sequence by the amount of delay set by timing adjustment section 640, and outputs it to expected value comparison section 630.
  • the timing adjustment unit 640 sets the appropriate delay amount in the alignment unit 620, so that the expected value pattern sequence ED, ED, and ED are input in the comparison stage.
  • the timing adjustment unit 640 includes a comparator
  • ED, ED, and an output pattern sequence D, D, D to be compared with ED are input in comparison n n + 1 n + 2 n n + 1 n + 2 stages.
  • the timing adjustment unit 640 can input the expected value pattern and the output pattern to be compared with the expected value pattern to the expected value comparing unit 630 in the same cycle.
  • the test apparatus 10 of the present embodiment even when the timing at which the output of the output pattern is started from the device under test 100 is uncertain, the expected value pattern and the output pattern can be changed. Can be properly synchronized.
  • the timing adjustment unit 640 sets the expected value comparison unit 630 so as not to delay the output pattern.
  • the expected value comparing section 630 outputs the input output pattern sequence to the expected value comparing section 630 without delay. More specifically, after executing the PKTEND instruction, the sequential pattern generation unit 146 reads the expected value pattern strings ED, ED, and ED and outputs them as m m + 1 m + 2.
  • the comparison stage is executed after the instruction execution stage, the timing at which the expected value pattern sequence is input to the comparison stage is later than the timing at which the corresponding instruction is executed in the instruction execution stage.
  • the comparator 180 sequentially obtains the output pattern sequences D 1, D 2, and D 3, m m + 1 m + 2, and supplies them to the hunt 'comparator 148.
  • Alignment section 620 outputs the output pattern to expected value comparison section 630 without delay.
  • the expected value ratio The comparing unit 630 compares the output pattern D and the expected value pattern ED, and writes the comparison result R in the m + 1 mm fine memory.
  • the timing adjustment unit 640 when the PKTEND instruction is executed, the timing adjustment unit 640 returns the delay amount set in the alignment unit 620 to the state before the header pattern was detected. As a result, the timing adjustment unit 640 compares the expected value pattern associated with a certain instruction with the output pattern acquired from the device under test 100 at the time of executing the instruction in the same cycle. 630 can be entered. This makes it possible to control whether or not to synchronize the expected value pattern and the output pattern only for a part of the test of the device under test 100.
  • FIG. 10 shows a configuration of the test apparatus 10 according to the third embodiment.
  • the test apparatus 10 according to the present example may not include the default pattern memory 118 in the test apparatus 10 shown in FIG.
  • members denoted by the same reference numerals as those in FIG. 1 have substantially the same functions or configurations as those in FIG.
  • FIG. 11 shows a configuration of the hunt's comparator 148 according to the third embodiment.
  • the hunt 'comparing section 148 includes a header pattern detecting section 700, an alignment section 710, an expected value comparing section 720, and a selective writing section 730.
  • the header pattern detection unit 700 inputs the output pattern sequence output from the device under test 100 from the comparator 180. Then, based on the signal received from vector generation control section 116, header pattern detection section 700 determines whether or not a detection start instruction instructing the start of detection of an outgoing turn sequence matching the header pattern sequence has been executed. When the detection start command is executed, the header pattern detection unit 700 detects whether or not an output pattern sequence that matches a predetermined header pattern sequence is output from the device under test 100.
  • the header pattern detection unit 700 When detecting the header pattern sequence, the header pattern detection unit 700 starts the detection of the header pattern sequence and outputs the output pattern sequence based on the time elapsed until the header pattern sequence is detected.
  • the header pattern detection unit 700 may set the delay amount for delaying the output pattern sequence in the alignment unit 710. By appropriately setting the delay amount, the output pattern sequence and the expected value pattern sequence can be synchronized.
  • Alignment section 710 inputs the output pattern sequence output from device under test 100 from comparator 180. Then, alignment section 710 delays the input output pattern sequence by the amount of delay set by header pattern detection section 700 and sends it to expected value comparison section 720 and selective writing section 730.
  • the expected value comparing unit 720 converts the output pattern sequence output from the device under test 100 following the output pattern sequence matching the header pattern sequence. , The expected value is compared with the pattern sequence.
  • the output pattern sequence following the output pattern sequence that matches the header pattern sequence is not only the output pattern that is output continuously to the output pattern sequence that matches the header pattern sequence, but also matches the header pattern sequence. After the output of the output pattern sequence, the output pattern is output after other patterns are output.
  • the selective writing unit 730 sends the comparison result input from the expected value comparison unit 720 to the fail capture control unit 150.
  • the selective writing unit 730 can store the comparison result by the expected value comparison unit 720 in the fail-capture memory 152.
  • the selective writing unit 730 sends the output pattern input from the alignment unit 710 to the fail capture control unit 150. This allows the selective writing unit 730 to store the output pattern sequence of the device under test 100 in the fail-capture memory 152 when an output pattern sequence that matches the header pattern sequence is not detected. .
  • FIG. 12 shows the timing of the process of detecting the header pattern sequence by the hunt 'compare section 148 according to the third embodiment.
  • the vector generation control unit 116 executes each of the plurality of instructions by a plurality of stages of pipeline including an instruction execution stage and a comparison stage. More specifically, in the instruction execution stage, the vector generation control unit 116 sequentially executes a plurality of instructions including a detection start instruction for instructing to start detection of a header pattern sequence in each instruction cycle. The For example, the vector generation control unit 116 sequentially executes a detection start instruction, an instruction 2, and an instruction 3 in this order, and finally executes a detection end instruction.
  • the sequential pattern generation unit 146 sequentially reads the expected value pattern corresponding to the instruction from the expected value pattern memory 108. For example, the sequential pattern generation unit 146 sequentially reads the expected value pattern 1 corresponding to the detection start instruction, the expected value pattern 2 corresponding to the instruction 2, and the expected value pattern 3 corresponding to the instruction 3.
  • the timing at which the expected value pattern sequence is referenced in the comparison stage is the timing at which the corresponding instruction is executed in the instruction execution stage. More late.
  • the comparator 180 obtains the output pattern output from the terminal of the DUT 100 and supplies the output pattern to the hunt 'comparator 148.
  • the hunt 'comparator 148 acquires the output pattern 1, omits a part thereof, and sequentially acquires the header pattern sequence, the output pattern N, and the output pattern N + 1.
  • the selective writing unit 730 instructs the fail capture control unit 150 to write the output pattern sequence to the fail capture memory 152.
  • the selective writing unit 730 starts the output pattern writing process of sequentially writing the output patterns output from the device under test 100 to the fail-capture memory 152. .
  • the selective writing unit 730 executes the detection start instruction and sets a predetermined number of instruction cycles. Only the output pattern sequence output from the device under test 100 until the time elapses is stored in the fail-capture memory 152. That is, the selective writing unit 730 does not store the output pattern sequence output after the elapse of the instruction cycle in the fail-capture memory 152. As a result, only patterns that are useful for investigating the cause of the header pattern sequence not being detected can be efficiently saved. Alternatively, if an output pattern sequence that matches the header pattern sequence is not detected, the selective writing unit 730 executes the detection start instruction and ends the force detection. All output pattern strings output during the period until the instruction is executed may be stored in the fail-capture memory 152!
  • the header pattern detection unit 700 sets a predetermined delay amount that matches the read timing of the expected value pattern and the output pattern with the alignment unit 710. Set to.
  • the alignment unit 710 delays the output pattern sequence output from the device under test 100 following the header pattern sequence to match the output timing of the expected value pattern sequence.
  • expected value comparing section 720 compares the output pattern sequence output from the device under test following the output pattern sequence matching the header pattern sequence with the expected value pattern sequence.
  • the selective writing unit 730 instructs the fail capture control unit 150 to store the comparison result by the expected value comparing unit 720 in the fail capture memory 152.
  • the selective writing unit 730 stops the output pattern writing process and compares the comparison result by the expected value comparison unit 720 with a file capture. The processing of sequentially storing the data in the memory 152 is started.
  • the fail capture memory 152 may continue to hold the output pattern sequence output before the detection without erasing, or may output the output pattern sequence before the detection.
  • the output pattern sequence that has been set may be overwritten by the comparison result.
  • the test apparatus 10 writes the output pattern sequence into the fail-capture memory 152 and detects the header pattern sequence until the header pattern sequence is detected. In this case, the result of comparison between the output pattern sequence and the expected value pattern sequence is written into the file capture memory 152. This makes it easier to analyze the cause when a header pattern is not detected. In addition, when the header pattern sequence is detected, the storage capacity of the fail-capture memory 152 can be effectively used.
  • FIG. 13 shows a configuration of the test apparatus 10 according to the fourth embodiment.
  • the test apparatus 10 according to the present example includes a tester control apparatus 195 instead of the tester control apparatus 190 in the test apparatus 10 shown in FIG. Further, the test apparatus 10 may not include the default pattern memory 118.
  • members denoted by the same reference numerals as those in FIG. 1 have substantially the same functions or configurations as those in FIG. In order to provide, description will be omitted below except for differences.
  • the channel blocks 130a, b,... Shown in FIG. 1 have substantially the same function as each other in this example, and therefore are collectively referred to as a channel block 130.
  • FIG. 14 shows the configuration of the hunt's comparator 148 according to the fourth embodiment.
  • the hunt 'comparator 148 includes a header pattern detector 800, an expected value comparator 810, a header detection range setting register 820, a comparison effective range setting register 830, an error determination notification unit 840, and a selector 850.
  • the header pattern detection unit 800 determines that the instruction executed by the vector generation control unit 116 is within the effective range that is set in the header detection range setting register 820 and that enables the detection of the output pattern sequence that matches the header pattern sequence. In some cases, it is determined whether the detection start command has been executed. Then, when the detection start instruction is executed, the header pattern detection unit 800 acquires the output pattern sequence output from the device under test 100 from the comparator 180, and outputs the output pattern sequence that matches the header pattern sequence. Detects whether power is output from test device 100.
  • the expected value comparison unit 810 acquires the output pattern sequence output from the device under test 100 from the comparator 180, and acquires the expected value pattern sequence from the sequential pattern generation unit 146. Then, when an output pattern sequence that matches the header pattern sequence is detected, the expected value comparison unit 810 converts the output pattern sequence output from the device under test 100 following the output pattern sequence that matches the header pattern sequence. , And compare with the expected value pattern sequence. In this case, the expected value comparison unit 810 determines that the expected value pattern to be compared is one of the valid ranges set in the comparison effective range setting register 830 and in which the comparison between the expected value pattern sequence and the output pattern sequence is valid. You can compare the expected value pattern with the output pattern provided that it corresponds to the instruction of! /,.
  • the header detection range setting register 820 stores, in a plurality of instructions executed by the vector generation control unit 116, an address of an instruction at which an effective range for validating detection of an output pattern sequence matching a header pattern sequence is started. And the end address which is the address of the instruction whose effective range ends. This effective range is called the hunt window. For example, the header detection range setting register 820 may receive the setting of these addresses by the tester controller 195! [0116]
  • the comparison effective range setting register 830 stores a start address of an instruction corresponding to an expected value pattern whose comparison with an output pattern is valid among a plurality of instructions executed by the vector generation control unit 116, and Stores the end address of the instruction corresponding to the expected value pattern whose comparison with the pattern is valid. The range from the start address to the end address is called a compare window. For example, the comparison effective range setting register 830 may receive the setting of these addresses by the tester control device 195.
  • the comparison effective range setting register 830 compares any expected value pattern.
  • a parameter indicating whether to set the start point of the key window may be further stored.
  • the comparison effective range setting register 830 may further store a parameter indicating which expected value pattern is to be the end point of the compare window. This allows you to specify the range of the pattern to be used as the compare window.
  • the comparison effective range setting register 830 also sets the test start force, the number of instruction cycles that elapse before the start of the compare window, and the test start force as parameters indicating the compare window at the end of the compare window. The number of instruction cycles that elapse before may be stored. As described above, since various methods can be used to specify the comparator window, quick and appropriate failure analysis can be performed for various types of failures.
  • the error determination notifying unit 840 determines that the output pattern sequence that matches the header pattern sequence is between the execution of the detection start instruction and the execution of the detection end instruction to end detection of the header pattern sequence. If the power is not detected, the user is notified of an error indicating that the detection of the header pattern sequence has failed, provided that the detection start instruction power and the instructions up to the detection end instruction are within the hunt window.
  • the selector 850 selects the comparison result by the expected value comparison unit 810 and sends it to the fail capture control unit 150, and the fail capture control unit 150 Is stored in the fail-capture memory 152.
  • the selector 850 selects the output pattern sequence acquired from the comparator 180 and sends it to the fail capture control unit 150, and the fail capture control unit 150 Failcapture memory by Store it in 152.
  • FIG. 15 shows a configuration of a tester control device 195 according to the fourth embodiment.
  • the tester control device 195 includes a header detection range setting unit 900 and a comparison effective range setting unit 910.
  • the header detection range setting unit 900 sets an effective range in which detection of an output pattern sequence that matches the header pattern sequence among a plurality of instructions stored in the instruction memory 104 is valid, that is, a hunt window.
  • the header detection range setting unit 900 stores values indicating the start address and the end address of the hunt window in the header detection range setting register 820 in response to an instruction from the user or the like.
  • the header detection range setting unit 900 when the comparison window is set by the comparison effective range setting unit 910 to at least one instruction between the detection start instruction power and the detection end instruction, the header detection range setting unit 900 Between the detection start instruction and the detection end instruction, the detection of the header pattern sequence may be set to be valid.
  • the header detection range setting unit 900 may perform the following processing every time a new compare window is set. First, the header detection range setting unit 900 stores the instruction memory 10
  • the header detection range setting unit 900 determines, for each detection start command, the power at which a compare window is newly set for at least one command up to the detection start command corresponding to the detection start command. Then, the header detection range setting unit 900 validates the detection of the header pattern sequence until the detection start instruction and the corresponding detection end instruction for which a new comparison window is set.
  • FIG. 16 shows an example of a hunt window according to the fourth embodiment.
  • This figure shows, in association with each of a plurality of instructions that are read out and sequentially executed by the vector generation control unit 116, an output pattern output from the device under test 100 at the timing at which the instructions are executed. For example, this indicates that the output data D is output at the timing when the PKTST instruction, which is an example of the detection start instruction, is executed. Also, the NOP instruction executed next to the PKTST instruction is executed.
  • the NOP instruction is further executed.
  • a PKTEND instruction which is an example of a detection end instruction, is executed.
  • no hunt window is set in any of the instructions from the PKTST instruction to the PKTEND instruction. Therefore, the header pattern detecting section 800 does not detect a header pattern sequence when each of the instructions from this PKTST instruction to this PKTEND instruction is executed. Further, when each of the instructions from the PKTST instruction to the PKTEND instruction is executed, the error determination notification unit 840 does not detect the header pattern sequence even if the header pattern sequence is not detected. Don't notify me of an error to indicate!
  • the vector generation control unit 116 sequentially executes other instructions, and executes the PKTST instruction again.
  • Output data D is output from the device under test 100 at the timing when the PKTST instruction is executed.
  • a NOP instruction is executed, and this NOP instruction m
  • NOP instruction is further executed.
  • Output data D is output when the NOP instruction is executed.
  • PKTEND instruction is executed,
  • Output data D is output at the timing when the PKTEND instruction is executed.
  • HUNT_ST which is a parameter indicating the start address of the hunt window
  • HUNT_END which is a parameter indicating the end address of the window
  • the header pattern detection unit 800 detects an output pattern sequence that matches the header pattern sequence when the PKTST instruction also executes each instruction up to the PKTEND instruction. Further, when the PKTST instruction is executed and the respective instructions up to the PKTEND instruction are executed, and the header pattern sequence is not detected, the error determination notifying unit 840 sets V, Notify an error indicating this.
  • the vector generation control unit 116 executes a plurality of pairs of the PKTST instruction and the PKTEND instruction, by storing an appropriate value in the header detection range setting register 820, the PKTST instruction And a PKTEND instruction for each set of header pattern strings. Force can be independently set. Thus, failure analysis of the device under test 100 can be easily realized without rewriting the test program.
  • FIG. 17 shows an example of a compare window according to the fourth embodiment.
  • This figure shows, in association with each of a plurality of instructions read out and sequentially executed by the vector generation control unit 116, an output pattern output from the device under test 100 at the timing at which the instructions are executed. For example, this indicates that the output data D is output at the timing when the PKTST instruction, which is an example of the detection start instruction, is executed. Also, the NOP instruction executed next to the PKTST instruction is executed.
  • the compare window is not set in any of the instructions from the first executed PKTST instruction to the corresponding PKTEND instruction. Therefore, the header detection range setting unit 900 invalidates the detection of the header pattern sequence from the PKTST instruction to the PKTEND instruction.
  • the instructions between the next executed PKTST instruction and the corresponding PKTEND instruction have a compare window.
  • CPEW_ST is a parameter indicating the start address of the compare window, and indicates the address of an instruction executed after this PKTST.
  • CPEW_END is a parameter indicating the end address of the compare window, and indicates the address of an instruction executed prior to the PKTEND instruction.
  • the header pattern detection unit 800 detects an output pattern sequence that matches the header pattern sequence. Then, when an output pattern sequence that matches the header pattern sequence is not detected, the error determination notification unit 840 notifies an error indicating that the detection of the header pattern sequence has failed. As a result, the failure in detecting the header pattern sequence is notified only for the instruction portion set as the comparison target, so that information unnecessary for failure analysis of the device under test 100 can be excluded to improve the efficiency of failure analysis. .
  • the present invention it is possible to appropriately test the margin of the output signal output from the device under test. Also, even when the output timing of the output pattern sequence is undefined, the output of the output pattern sequence can be synchronized with the reading of the expected value pattern sequence and compared, and further, the header pattern indicating the start of the test can be obtained. If is not detected, the cause can be easily investigated. Also, the range in which the detection of the header pattern sequence is valid can be set appropriately.

Abstract

 第1のストローブタイミングにおける出力信号の電圧と第1のしきい値電圧とを比較した結果に基づいて当該出力パターンの値を取得していくことにより、第1の出力パターン列を取得する第1の信号比較器と、第2のストローブタイミングにおける出力信号の電圧と第2のしきい値電圧とを比較した結果に基づいて当該出力パターンの値を取得していくことにより、第2の出力パターン列を取得する第2の信号比較器と、第1の出力パターン列がヘッダパターン列と一致したことを検出するヘッダパターン列検出部と、第1の出力パターン列とヘッダパターン列との一致が検出された場合に、第2の信号比較器により取得された第2の出力パターン列と期待値パターン列との比較結果を出力する期待値比較部とを備える。

Description

試験装置及び試験方法
技術分野
[0001] 本発明は、電子デバイス力も出力される信号の出カノターンと、予め定められた期 待値パターンとを比較することにより、その電子デバイスの良否を判定する試験装置 及び試験方法に関する。文献の参照による組み込みが認められる指定国にっ 、て は、下記の出願に記載された内容を参照により本出願に組み込み、本出願の記載の 一部とする。
特願 2004— 179857 出願日 平成 16年 6月 17日
特願 2004— 192195 出願日 平成 16年 6月 29曰
特願 2004— 183067 出願日 平成 16年 6月 21日
特願 2004— 212234 出願日 平成 16年 7月 20日
背景技術
[0002] 試験装置は、試験対象となる被試験デバイス (DUT: Device Under Test)の試験を 、試験プログラムに基づいて行う。試験プログラムは、各命令サイクル毎に、試験装置 が実行
すべき命令と、被試験デバイスの各端子に対して出力する試験パターン又は被試験 デバイ
スの各端子力 出力された出力パターンと比較する期待値パターンとを含む。そして 、試験装置は、試験プログラムの命令をメモリから順次読み出して実行する。試験装 置は、各命令に対応付けられた試験パターンをメモリから読み出して、被試験デバイ スの各端子に出力する。その結果出力された出力パターンは、被試験デバイスが出 力すべき予め定められた期待値パターンと比較される。
[0003] 被試験デバイスの試験の一形態として、被試験デバイスの出力信号のマージンを 検査す
る試験が挙げられる。このような試験においては、例えば被試験デバイスの出力信号 を試 験装置が取り込むタイミングや、出力信号の取り込みに用いるしきい値電圧等のパラ メー
タを変化させながら被試験デバイスを動作させ、各パラメータ値を用いた試験のパス 又は
フェイルを記録していく。そして、各パラメータを座標軸とし、各パラメータ値に対応す る座標に当該パラメータ値を用いた試験のパス又はフェイルをプロットした図を作成 する
。このような図は、 Shmooプロットと呼ばれる。
[0004] 現在、関連する特許文献等は認識して!/ヽな!ヽため、その記載を省略する。
発明の開示
発明が解決しょうとする課題
[0005] 被試験デバイスによっては、試験パターンを入力してから当該試験パターンに対応 して出力パターンを出力するまでのサイクル数が特定されていない場合や、不定で ある場合が有り得る。このような被試験デバイスが出力する出力パターンを期待値パ ターンと比較する場合、試験装置は、被試験デバイスが予め定められたヘッダパター ンを出力したことを検出し、ヘッダパターン力も特定サイクルの後に出力される比較 対象の出力パターンと期待値パターンとを比較する機能 (ハント機能)を備えることが 望ましい。
[0006] ここで、上記のハント機能を備える試験装置を用いて Shmooプロットを作成すること を検討すると、比較対象の出力パターンを試験装置が取り込む際に、取り込みタイミ ングやしきい値電圧等のパラメータを変化させる必要が生じる。しかし、これらのパラ メータを変化させると、ヘッダパターン自体を正しく取り込めなくなり、出力パターンと 期待値パターンとの一致又は不一致が検出できなくなってしまう。
[0007] また、ハント機能によると、被試験デバイスから出力パターン列が出力されるタイミン グと、その出力パターン列と比較されるべき期待値パターンカ モリから読み出される タイミングとが異なる場合がある。従って、パターンを適切に比較するためには、タイミ ングの異なる期待値パターン列及び出力パターン列を同期させなければならない。
[0008] また、被試験デバイスによっては、出力パターン列の出力が開始されるタイミングが 定まっていない場合がある。このため、出力パターン列の先頭を示す予め定められた ヘッダパターン列を、被試験デバイスに出力させる方法が考えられる。即ちこの方法 によると、試験装置は、ヘッダパターン列が検出された場合に、そのヘッダパターン に続いて出力される出力パターン列を、期待値パターン列と比較する。しかしながら 、被試験デバイスの障害等の理由により、ヘッダパターン列と一致する出力パターン 列の検出に失敗する場合がある。この場合、従来は、ヘッダパターン列の検出に失 敗した原因を解析するのは困難であった。
[0009] また、従来の試験装置においては、被試験デバイスの障害解析を支援するべぐ比 較対象とする出力パターン及び期待値パターンの範囲であるコンペァウィンドウを指 定することができる。即ちコンペァウィンドウの範囲外においては、出力パターン及び 期待値パターンが一致しない場合であっても、障害が検出されたこととはならず、試 験が継続される。しかしながら、コンペァウィンドウの範囲外においてヘッダパターン 列の検出に失敗した場合において、その旨の情報がエラーログ等に記録されたり利 用者に通知されてしまうと、試験対象範囲外の不要なデータが試験対象の比較結果 と混在し、障害解析を難しくしてしまう場合がある。
[0010] そこで本発明は、上記の課題を解決することができる試験装置を提供することを目 的とする。この目的は請求の範囲における独立項に記載の特徴の組み合わせにより 達成される。また従属項は本発明の更なる有利な具体例を規定する。
課題を解決するための手段
[0011] 本発明の第 1の形態によると、被試験デバイスの出力端子力 出力される出力信号 のマージンを試験する試験装置であって、被試験デバイスの出力端子力 出力され る出力パターン列に含まれる出力パターンのそれぞれにつ 、て、予め定められた第
1のストローブタイミングにおける出力信号の電圧と予め定められた第 1のしきぃ値電 圧とを比較した結果に基づいて当該出力パターンの値を取得していくことにより、出 力端子力 出力された第 1の出力パターン列を取得する第 1の信号比較器と、被試 験デバイスの出力端子力も出力される出力パターン列に含まれる出カノターンのそ れぞれについて、予め定められた第 2のストローブタイミングにおける出力信号の電 圧と予め定められた第 2のしきい値電圧とを比較した結果に基づいて当該出力バタ 一ンの値を取得していくことにより、出力端子力 出力された第 2の出力パターン列を 取得する第 2の信号比較器と、第 1の出力パターン列が予め定められたヘッダパター ン列と一致したことを検出するヘッダパターン列検出部と、第 1の出力パターン列とへ ッダパターン列との一致が検出された場合に、第 2の信号比較器により取得された第 2の出力パターン列と、第 2の出力パターン列の期待値パターン列との比較結果を出 力する期待値比較部とを備える試験装置を提供する。
[0012] 第 2のストローブタイミング及び第 2のしきい値電圧に対応付けて、第 2の出力パタ ーン列と期待値パターン列との比較結果を記憶する比較結果記憶部を更に備えても よい。
[0013] 被試験デバイスにヘッダパターン列と同一の出力パターン列及び期待値パターン 列と同一の出力パターン列を出力させる試験を複数回を実行する試験制御部と、第 2の試験において、第 2のストローブタイミング及び第 2のしきい値電圧の少なくとも一 方のパラメータを第 1の試験と異なる値に変更するパラメータ変更部とを更に備えて ちょい。
[0014] 試験制御部は、複数の試験のそれぞれについて期待値比較部が出力した比較結 果に基づいて、第 2の出力パターン列が期待値パターン列と一致する第 2のストロー ブタイミング及び第 2のしき 、値電圧の範囲を出力してもよ!/、。
[0015] 第 1のストローブタイミング及び第 2のストローブタイミングと、第 1のしきい値電圧及 び第 2のしき 、値電圧の少なくとも一方は、互いに異なる値に設定されてもよ!、。
[0016] 期待値比較部は、第 1の出力パターン列がヘッダパターン列と一致した場合に、第 1の出力パターン列を取得してから予め定められたオフセット時間の後に取得した第 2の出力パターン列と期待値パターン列との比較結果を出力してもよい。
[0017] ヘッダパターン列と一致されるべき第 1の出力パターン列及び期待値パターン列と 比較されるべき第 2の出力パターン列は、被試験デバイスの出力端子力も同一のタイ ミングで出力される同一のパターン列であってもよい。
[0018] 本発明の第 2の形態によると、被試験デバイスの出力端子力 出力される出力信号 のマージンを試験する試験装置であって、被試験デバイスの出力端子力 予め定め られたヘッダパターン列を出力させる試験パターン列を被試験デバイスへ出力する 試験パターン出力部と、被試験デバイスが出力端子力 出力される出力パターン列 に含まれる出力パターンのそれぞれについて、予め定められたストローブタイミング における出力信号の電圧としきい値電圧とを比較した結果に基づいて当該出力パタ 一ンの値を取得していくことにより、出力端子から出力された出力パターン列を取得 する信号比較器と、第 1の信号比較器が取得した第 1の出力パターン列がヘッダバタ ーン列と一致したことを検出するヘッダパターン列検出部と、試験パターンの出力を 開始した後、ヘッダパターン列と一致する第 1の出力パターン列が検出されるまでの 遅延時間を取得する遅延時間取得部と、遅延時間が取得された場合に、ストローブ タイミング及びしきい値電圧の少なくとも一方のパラメータを変更するパラメータ変更 部と、パラメータ変更部によりパラメータが変更された状態において、試験パターン出 力部により試験パターン列の出力を再度行わせる試験制御部と、試験パターン列の 出力を再度開始して力 遅延時間が経過した時点から予め指定されたオフセット時 間の後に信号比較器が取得した第 2の出カノターン列と、第 2の出カノターン列の 期待値パターン列との比較結果を出力する期待値比較部とを備える試験装置を提 供する。
本発明の第 3の形態によると、被試験デバイスの出力端子力 出力される出力信号 のマージンを試験装置により試験する試験方法であって、被試験デバイスの出力端 子から出力される出力パターン列に含まれる出力パターンのそれぞれについて、予 め定められた第 1のストローブタイミングにおける出力信号の電圧と予め定められた 第 1のしきい値電圧とを比較した結果に基づいて当該出力パターンの値を取得して いくことにより、出力端子力 出力された第 1の出力パターン列を取得する第 1の信号 比較段階と、被試験デバイスの出力端子力 出力される出力パターン列に含まれる 出力パターンのそれぞれについて、予め定められた第 2のストローブタイミングにおけ る出力信号の電圧と予め定められた第 2のしきい値電圧とを比較した結果に基づい て当該出カノターンの値を取得していくことにより、出力端子から出力された第 2の 出力パターン列を取得する第 2の信号比較段階と、第 1の出力パターン列が予め定 められたヘッダパターン列と一致したことを検出するヘッダパターン列検出段階と、 第 1の出力パターン列とヘッダパターン列との一致が検出された場合に、第 2の信号 比較段階により取得された第 2の出力パターン列と、第 2の出力パターン列の期待値 パターン列との比較結果を出力する期待値比較段階とを備える試験方法を提供する
[0020] 本発明の第 4の形態によると、被試験デバイスの出力端子力 出力される出力信号 のマージンを試験装置により試験する試験方法であって、被試験デバイスの出力端 子から予め定められたヘッダパターン列を出力させる試験パターン列を被試験デバ イスへ出力する試験パターン出力段階と、被試験デバイスが出力端子力 出力され る出力パターン列に含まれる出力パターンのそれぞれにつ 、て、予め定められたスト ローブタイミングにおける出力信号の電圧としきい値電圧とを比較した結果に基づい て当該出カノターンの値を取得していくことにより、出力端子力も出力された出力パ ターン列を取得する信号比較段階と、信号比較段階により取得した第 1の出力バタ ーン列がヘッダパターン列と一致したことを検出するヘッダパターン列検出段階と、 試験パターンの出力を開始した後、ヘッダパターン列と一致する第 1の出力パターン 列が検出されるまでの遅延時間を取得する遅延時間取得段階と、遅延時間が取得さ れた場合に、ストローブタイミング及びしきい値電圧の少なくとも一方のパラメータを 変更するパラメータ変更段階と、ノ メータ変更段階によりパラメータが変更された状 態において、試験パターン出力段階により試験パターン列の出力を再度行わせる試 験制御段階と、試験パターン列の出力を再度開始して力 遅延時間が経過した時点 から予め指定されたオフセット時間の後に信号比較段階により取得した第 2の出力パ ターン列と、第 2の出力パターン列の期待値パターン列との比較結果を出力する期 待値比較段階とを備える試験方法を提供する。
[0021] 本発明の第 5の形態においては、被試験デバイスの端子力も順次出力される出力 ノターン列と、出力パターン列と比較されるべき期待値パターン列との比較結果に基 づいて、被試験デバイスの良否を判定する試験装置であって、被試験デバイスの試 験プログラムに含まれる複数の命令を順次実行し、実行された各々の命令に対応付 けられた期待値パターンをメモリから読み出すシーケンス制御部と、予め定められた ヘッダパターン列に一致する出力パターン列の検出開始を指示する検出開始命令 が実行された場合に、ヘッダパターン列と一致する出力パターン列が被試験デバィ スから出力される力否かを検出するヘッダパターン検出部と、出力パターン列及び期 待値パターン列を比較する期待値比較部と、ヘッダパターン列と一致する出力バタ ーン列が検出された場合に、各々の期待値パターンと、当該期待値パターンと比較 されるべき出カノターンとを同期して同一サイクルにおいて期待値比較部に入力さ せるタイミング調整部とを備える試験装置を提供する。
[0022] シーケンス制御部は、出力パターンを期待値パターンと比較する比較段階を有す る複数の段階力もなる命令実行パイプラインにより、各々の命令を実行し、タイミング 調整部は、比較段階に期待値パターンが入力されるタイミングにおいて、当該期待 値パターンと比較されるべき出力パターンを比較段階に入力させる調整を行ってもよ い。
シーケンス制御部により、ヘッダパターン列の検出終了を指示する検出終了命令 が実行された場合に、タイミング調整部は、一の命令に対応付けられた期待値バタ ーンと、一の命令の実行時に取得された出力パターンとを、同一サイクルにおいて期 待値比較部に入力させてもよい。
[0023] 複数のヘッダパターン列を格納するヘッダパターン格納部を更に備え、シーケンス 制御部は、検出開始命令として、検出対象のヘッダパターン列をヘッダパターン格 納部から選択する指示を含む命令を実行し、ヘッダパターン検出部は、検出開始命 令に基づ 、て選択したヘッダパターン列につ 、て、当該ヘッダパターン列と一致す る出力パターン列が被試験デバイスカゝら出力されるカゝ否かを検出してもよい。
ヘッダパターン列の検出を開始してから予め定められた期間内に、ヘッダパターン 列と一致する出力パターン列が検出されな力つた場合に、ヘッダパターン列の検出 に失敗した旨を通知するエラー通知部を更に備えてもよい。
[0024] 本発明の第 6の形態においては、被試験デバイスの端子力も順次出力される出力 ノ ターン列と、出力パターン列と比較されるべき期待値パターン列との比較結果に基 づいて、被試験デバイスの良否を判定する試験方法であって、被試験デバイスの試 験プログラムに含まれる複数の命令を順次実行し、実行された各々の命令に対応付 けられた期待値パターンをメモリから読み出すシーケンス制御段階と、予め定められ たヘッダパターン列に一致する出力パターン列の検出開始を指示する検出開始命 令が実行された場合に、ヘッダパターン列と一致する出力パターン列が被試験デバ イスから出力されるか否かを検出するヘッダパターン検出段階と、出力パターン列及 び期待値パターン列を比較する期待値比較段階と、ヘッダパターン列と一致する出 力パターン列が検出された場合に、各々の期待値パターンと、当該期待値パターン と比較されるべき出力パターンとを同期して同一サイクルにおいて期待値比較段階 において比較させるタイミング調整段階とを備える試験装置を提供する。
[0025] 本発明の第 7の形態においては、被試験デバイスの端子力も順次出力される出力 ノ ターン列と、出力パターン列と比較されるべき期待値パターン列との比較結果に基 づいて、被試験デバイスの良否を判定する試験装置であって、予め定められたへッ ダパターン列と一致する出力パターン列が被試験デバイスから出力される力否かを 検出するヘッダパターン検出部と、ヘッダパターン列と一致する出力パターン列が検 出された場合に、ヘッダパターン列と一致する当該出力パターン列に続いて被試験 デバイス力 出力される出力パターン列を、期待値パターン列と比較する期待値比 較部と、ヘッダパターン列と一致する出力パターン列が検出された場合に、期待値比 較部による比較結果をフェイルメモリに格納し、ヘッダパターン列と一致する出力パタ ーン列が検出されなカゝつた場合に、被試験デバイスの出力パターン列をフェイルメモ リに格納する選択書込部とを備える試験装置を提供する。
[0026] また、ヘッダパターン列の検出開始を指示する検出開始命令を含む複数の命令を 、命令サイクル毎に順次実行する命令実行部を更に備え、選択書込部は、検出開始 命令が実行された場合に、被試験デバイスから出力される出力パターンをフェイルメ モリに順次書き込む出力パターン書込処理を開始し、ヘッダパターン列と一致する 出力パターン列が検出された場合に、出力パターン書込処理を停止して期待値比 較部による比較結果をフェイルメモリに順次格納する処理を開始してもよ 、。
また、選択書込部は、ヘッダパターン列と一致する出力パターン列が検出されない 場合に、検出開始命令が実行されてカゝら予め定められた命令サイクル数が経過する までに被試験デバイスから出力された出力パターン列を、フェイルメモリに格納しても よぐ予め定められた命令サイクル数経過後に出力された出力パターン列をフェイル メモリに格納しなくてもよい。 [0027] 本発明の第 8の形態においては、被試験デバイスの端子力も順次出力される出力 ノターン列と、出力パターン列と比較されるべき期待値パターン列との比較結果に基 づいて、被試験デバイスの良否を判定する試験方法であって、予め定められたへッ ダパターン列と一致する出力パターン列が被試験デバイスから出力される力否かを 検出するヘッダパターン検出段階と、ヘッダパターン列と一致する出力パターン列が 検出された場合に、ヘッダパターン列と一致する当該出力パターン列に続いて被試 験デバイス力も出力される出力パターン列を、期待値パターン列と比較する期待値 比較段階と、ヘッダパターン列と一致する出力パターン列が検出された場合に、期待 値比較段階における比較結果をフェイルメモリに格納し、ヘッダパターン列と一致す る出力パターン列が検出されな力つた場合に、被試験デバイスの出力パターン列を フェイルメモリに格納する選択書込段階とを備える試験方法を提供する。
[0028] 本発明の第 9の形態においては、被試験デバイスの端子力も順次出力される出力 ノターン列と、出力パターン列と比較されるべき期待値パターン列との比較結果に基 づいて、被試験デバイスの良否を判定する試験装置であって、被試験デバイスの試 験プログラムに含まれる複数の命令を順次実行し、実行された各々の命令に対応付 けられた期待値パターンをメモリから読み出すシーケンス制御部と、予め定められた ヘッダパターン列に一致する出力パターン列の検出開始を指示する検出開始命令 が実行された場合に、ヘッダパターン列と一致する出力パターン列が被試験デバィ スから出力される力否かを検出するヘッダパターン検出部と、ヘッダパターン列と一 致する出力パターン列が検出された場合に、ヘッダパターン列と一致する当該出力 ノターン列に続いて被試験デバイス力も出力される出力パターン列を、期待値バタ ーン列と比較する期待値比較部と、複数の命令のうち、ヘッダパターン列と一致する 出力パターン列の検出を有効とする有効範囲を設定するヘッダ検出範囲設定部と、 検出開始命令が実行されてから、ヘッダパターン列の検出を終了する検出終了命令 が実行されるまでの間に、ヘッダパターン列と一致する出力パターン列が検出されな 力つた場合に、検出開始命令力も検出終了命令までの命令が有効範囲内であること を条件として、ヘッダパターン列の検出に失敗したことを示すエラーを通知するエラ 一判断通知部とを備える試験装置を提供する。 [0029] また、有効範囲が開始される命令のアドレスである開始アドレス、及び有効範囲が 終了する命令のアドレスである終了アドレスを格納するヘッダ検出範囲設定レジスタ を更に備え、ヘッダ検出範囲設定部は、ヘッダ検出範囲設定レジスタに値を格納す ることにより有効範囲を設定し、エラー判断通知部は、ヘッダ検出範囲設定レジスタ に格納された開始アドレス、及び、ヘッダ検出範囲設定レジスタに格納された終了ァ ドレスの間において、検出開始命令又は検出終了命令が実行されることを条件として 、ヘッダパターン列の検出に失敗したことを示すエラーを通知してもよい。
[0030] また、少なくとも一の命令に対応付けて、当該一の命令に対応する期待値パターン と、出力パターンとの比較を有効とする旨を示すコンペァウィンドウを設定する比較有 効範囲設定部を更に備え、ヘッダ検出範囲設定部は、検出開始命令から検出終了 命令までの間の少なくとも 1つの命令にコンペァウィンドウが設定されている場合に、 当該検出開始命令から当該検出終了命令までの間にお!/、てヘッダパターン列の検 出を有効としてもよい。
[0031] 本発明の第 10の形態においては、被試験デバイスの端子力も順次出力される出 力パターン列と、出力パターン列と比較されるべき期待値パターン列との比較結果に 基づいて、被試験デバイスの良否を判定する試験方法であって、被試験デバイスの 試験プログラムに含まれる複数の命令を順次実行し、実行された各々の命令に対応 付けられた期待値パターンをメモリから読み出すシーケンス制御段階と、予め定めら れたヘッダパターン列に一致する出カノターン列の検出開始を指示する検出開始 命令が実行された場合に、ヘッダパターン列と一致する出力パターン列が被試験デ バイスから出力されるか否かを検出するヘッダパターン検出段階と、ヘッダパターン 列と一致する出力パターン列が検出された場合に、ヘッダパターン列と一致する当 該出力パターン列に続いて被試験デバイス力も出力される出力パターン列を、期待 値パターン列と比較する期待値比較段階と、複数の命令のうち、ヘッダパターン列と 一致する出力パターン列の検出を有効とする有効範囲を設定するヘッダ検出範囲 設定段階と、検出開始命令が実行されてから、ヘッダパターン列の検出を終了する 検出終了命令が実行されるまでの間に、ヘッダパターン列と一致する出力パターン 列が検出されな力つた場合に、検出開始命令力も検出終了命令までの命令が有効 範囲内であることを条件として、ヘッダパターン列の検出に失敗したことを示すエラー を通知するエラー判断通知段階とを備える試験方法を提供する。
[0032] なお上記の発明の概要は、本発明の必要な特徴の全てを列挙したものではなぐこ れらの特徴群のサブコンビネーションも又発明となりうる。
発明の効果
[0033] 本発明によれば、被試験デバイスから出力される出力信号のマージンを適切に試 験することができる。また、出力パターン列の出力タイミングが不定の場合であっても 、出力パターン列の出力を、期待値パターン列の読出しに同期させて比較することが でき、更に、試験の開始を示すヘッダパターンが検出されな力つた場合に、その原因 を追究しやすくすることができる。また、ヘッダパターン列の検出を有効とする範囲を 適切に設定できる。
図面の簡単な説明
[0034] [図 1]実施例 1に係る試験装置 10の構成を示す。
[図 2]実施例 1に係るコンパレータ 180及びノヽント'コンペァ部 148の構成を示す。
[図 3]実施例 1に係る試験装置 10による試験動作を示す。
[図 4]実施例 1の変形例に係る試験装置 10の構成を示す。
[図 5]実施例 1の変形例に係るコンパレータ 180及びノヽント 'コンペァ部 148の構成を 示す。
[図 6]実施例 1の変形例に係る試験装置 10による試験動作を示す。
[図 7]実施例 2に係る試験装置 10の構成を示す。
[図 8]実施例 2に係るハント'コンペァ部 148の構成を示す。
[図 9]実施例 2に係るハント'コンペァ部 148によりヘッダパターン列が検出される処 理のタイミングを示す。
[図 10]実施例 3に係る試験装置 10の構成を示す。
[図 11]実施例 3に係るハント ·コンペア部 148の構成を示す。
[図 12]実施例 3に係る期待値パターン列及び出力パターン列が比較される処理のタ イミングを示す。
[図 13]実施例 4に係る試験装置 10の構成を示す。 [図 14]実施例 4に係るハント'コンペァ部 148の構成を示す, [図 15]実施例 4に係るテスタ制御装置 195の構成を示す。
[図 16]実施例 4に係るハントウィンドウの一例を示す。
[図 17]実施例 4に係るコンペァウィンドウの一例を示す。 符号の説明
10 試験装置
100 DUT
102 メインメモリ
104 命令メモリ
106 試験パターンメモリ
108 期待値パターンメモリ
110 デジタルキヤプチヤメモリ
112 セントラルパターン制御部
114 パターンリストメモリ
116 ベクタ生成制御部
118 既定パターンメモリ
120 セントラルキヤプチャ制御部
122 パターンリザノレトメモリ
130 チヤネノレブロック
140 チャネルパターン生成部
142 シーケンシャルパターン生成部
144 フォーマット制御部
146 シーケンシャルパターン生成部
148 ハント.コンペァ部
150 フェイルキヤプチャ制御部
152 フェイルキヤプチヤメモリ
160 タイミング生成部
170 ドライノ 180 コンノ レータ
190 テスタ制御装置
192 試験制御部
194 パラメータ変更部 195 テスタ制御装置
196 遅延時間取得部 200a〜b 電圧比較器 210a〜b 遅延素子
220a〜b FF
230a〜b ノヽン卜部
240a〜b アラインメント部 250a〜b コンペァ咅
260 スィッチ
270 スィッチ
300 ヘッダパターン列 305 比較対象パターン列 310 比較対象パターン列 320 期待値パターン列 330 比較結果
500a〜b 試験パターン列 510a〜b 既定パターン列 520a〜b 比較対象パターン列 530a〜b 期待値パターン列 600 ヘッダパターン格納部 610 ヘッダパターン検出部 620 アラインメント咅
630 期待値比較部
640 タイミング調整部 650 セレクタ
660 エラー通知部
700 ヘッダパターン検出部
710 アラインメント咅
720 期待値比較部
730 選択書込部
800 ヘッダパターン検出部
810 期待値比較部
820 ヘッダ検出範囲設定レジスタ
830 比較有効範囲設定レジスタ
840 エラー判断通知部
850 セレクタ
900 ヘッダ検出範囲設定部
910 比較有効範囲設定部
発明を実施するための最良の形態
[0036] 以下、発明の実施形態を通じて本発明を説明するが、以下の実施形態は特許請 求の範隨こ係る発明を限定するものではなぐまた実施形態の中で説明されている 特徴の組み合わせの全てが発明の解決手段に必須であるとは限らない。
[0037] (実施例 1)
図 1は、実施例 1に係る試験装置 10の構成を示す。試験装置 10は、 1又は複数の 端子を備える DUT100を試験する試験装置であり、被試験デバイスの出力端子から 出力される出力信号のマージンを試験するマージン試験機能を有する。試験装置 1 0は、メインメモリ 102と、セントラルパターン制御部 112と、複数のチャネルブロック 1 30と、テスタ制御装置 190とを備える。
メインメモリ 102は、 DUT100の試験プログラムを格納し、試験プログラムを実行し た結果 DUT100が出力する出力パターンを記録する。メインメモリ 102は、命令メモ リ 104と、複数の試験パターンメモリ 106と、複数の期待値パターンメモリ 108と、デジ タルキヤプチヤメモリ 110とを有する。 [0038] 命令メモリ 104は、試験プログラムに含まれる各命令を格納する。複数の試験パタ ーンメモリ 106のそれぞれは、 DUT100の各端子に対応して設けられ、各命令に対 応付けて、当該命令を実行する命令サイクル期間中に用いる試験パターン列を各端 子毎に格納する。ここで試験パターン列は、命令サイクル期間中に DUT100の端子 に対して順次出力するべき複数の試験パターンを含む。例えば、試験装置 10が 1命 令サイクル当たり 32ビットの信号を発生し DUT100に対して出力する場合、試験パ ターンメモリ 106は、各命令に対応付けて、 1命令サイクル期間中に出力する 32ビッ トの信号に対応する 32個の試験パターン力 なる試験パターン列を格納する。
[0039] 複数の期待値パターンメモリ 108のそれぞれは、 DUT100の各端子に対応して設 けられ、各命令に対応付けて、当該命令を実行する命令サイクル期間中に用いる期 待値パターン列を各端子毎に格納する。ここで、期待値パターン列は、命令サイクル 期間中に DUT100の端子力 順次出力される複数の出力パターンと順次比較され るべき複数の期待値パターンを含む。デジタルキヤプチヤメモリ 110は、試験プロダラ ムを実行した結果 DUT100が出力する出力パターンを記録する。
[0040] 以上において、命令メモリ 104、複数の試験パターンメモリ 106、複数の期待値パタ ーンメモリ 108、及び/又はデジタルキヤプチヤメモリ 110は、メインメモリ 102を構成 する別個のメモリモジュールに分割して設けられてもよぐ同一のメモリモジュール内 の異なる記憶領域として設けられてもよ 、。
[0041] セントラルパターン制御部 112は、メインメモリ 102及び複数のチャネルブロック 13 0に接続され、 DUT100の各端子に共通の処理を行う。セントラルパターン制御部 1 12は、パターンリストメモリ 114と、ベクタ生成制御部 116と、セントラルキヤプチャ制 御部 120と、パターンリザルトメモリ 122とを有する。
[0042] パターンリストメモリ 114は、試験プログラムのメインルーチンや各サブルーチンのそ れぞれについて、命令メモリ 104における当該ルーチンの開始 Z終了アドレス、試験 パターンメモリ 106における試験パターンの開始アドレス、期待値パターンメモリ 108 における期待値パターンの開始アドレス等を格納する。ベクタ生成制御部 116は、シ ーケンシャルパターン生成部 146と共に本発明に係るシーケンシャル制御部として 機能し、または、本発明にかかる命令実行部として機能する。そして、ベクタ生成制 御部 116は、命令サイクル毎に、 DUT100の試験プログラムに含まれる命令を順次 実行する。より具体的には、ベクタ生成制御部 116は、各ルーチン毎に、開始アドレ スから終了アドレスまでの各命令をパターンリストメモリ 114から順次読み出して、順 次実行する。
[0043] セントラルキヤプチャ制御部 120は、 DUT100の各端子毎の良否判定結果を各チ ャネルブロック 130から受けて、各ルーチン毎の DUT100の良否判定結果を集計す る。パターンリザルトメモリ 122は、各ルーチン毎の DUT100の良否判定結果を格納 する。
[0044] 複数のチャネルブロック 130のそれぞれは、 DUT100の各端子に対応して設けら れる。例えば、チャネルブロック 130aは、 DUT100のある端子に対応して設けられ、 チャネルブロック 130bは、 DUT100の他の端子に対応して設けられる。チャネルブ ロック 130a, b,…の各々は、互いに略同一の構成を採るので、以降相違点を除き「 チャネルブロック 130」と総称する。各チャネルブロック 130は、チャネルパターン生 成部 140と、タイミング生成部 160と、ドライバ 170と、コンパレータ 180とを有する。即 ち例えば、チャネルブロック 130aは、チャネルパターン生成部 140aと、タイミング生 成部 160aと、ドライノく 170aと、コンパレータ 180aとを有する。
[0045] チャネルパターン生成部 140は、当該端子の試験に用いる試験パターン列又は期 待値パターン列を生成し、 DUT100の出力パターン列及び期待値パターン列の比 較を行う。チャネルパターン生成部 140は、既定パターンメモリ 118と、シーケンシャ ルパターン生成部 142と、フォーマット制御部 144と、シーケンシャルパターン生成部 146と、ハント'コンペァ部 148と、フェイルキヤプチャ制御部 150と、フェイルキヤプチ ヤメモリ 152とを含む。即ち例えば、チャネルパターン生成部 140aは、既定パターン メモリ 118aと、シーケンシャルパターン生成部 142aと、フォーマット制御部 144aと、 シーケンシャルパターン生成部 146aと、ハント'コンペァ部 148aと、フェイルキヤプチ ャ制御部 150aと、フェイルキヤプチヤメモリ 152aとを含む。
[0046] 既定パターンメモリ 118は、試験パターン列及び Z又は期待値パターン列(以下「 パターン列」と総称する。)のうち予め設定された既定パターン列を、当該既定パター ン列を識別する既定パターン識別情報に対応付けて格納する。ここで、試験パター ンメモリ 106及び/又は期待値パターンメモリ 108は、既定パターン列と同一のパタ ーン列については、当該パターン列自体に代えて、当該既定パターン列の既定パタ ーン識別情報を格納する。
[0047] シーケンシャルパターン生成部 142は、実行するルーチンに対応して出力すべき 試験パターン列の開始アドレスを、ベクタ生成制御部 116から受信する。そして、シ ーケンシャルパターン生成部 142は、各命令サイクルに対応して当該開始アドレスか ら順に試験パターンメモリ 106から試験パターン列を読み出して、順次フォーマット制 御部 144へ出力する。フォーマット制御部 144は、ドライバ 170と共に本発明に係る 試験パターン出力部として機能し、試験パターン列を、ドライバ 170を制御するため のフォーマットに変換する。
[0048] シーケンシャルパターン生成部 146は、ベクタ生成制御部 116と共に本発明に係る シーケンス制御部として機能する。そして、シーケンシャルパターン生成部 146は、 実行するルーチンに対応して、期待値パターン列の開始アドレスをべクタ生成制御 部 116から受信する。そして、シーケンシャルパターン生成部 146は、各命令サイク ルに対応して当該開始アドレス力も順に期待値パターンメモリ 108から期待値パター ンを読み出して、順次ハント ·コンペア部 148及びフェイルキヤプチャ制御部 150へ 出力する。
[0049] ハント'コンペァ部 148は、コンパレータ 180を介して DUT100が出力した出力パ ターン列を入力し、期待値パターン列と比較する。ここでハント'コンペァ部 148は、 D UT100から出力されるタイミングが不定の出力パターン列については、 DUT100か ら特定のヘッダパターン列が出力されたことを条件として期待値パターン列との比較 を開始するハント機能を有してよい。この場合、ハント'コンペァ部 148は、ヘッダパタ ーン列に一致する出力パターン列の検出を開始する検出開始命令が実行されたこと を条件として、ヘッダパターン列の検出を開始してもよい。ハント機能によって、ハント 'コンペァ部 148は、例えば、ヘッダパターン列の検出を開始してからヘッダパターン 列が検出されるまでに要した時間に基づいて、出力パターン列を期待値パターン列 と比較するタイミングを調整する。
[0050] フェイルキヤプチャ制御部 150は、 DUT100の出力パターン列及び期待値パター ン列の一致 Z不一致の情報をノヽント 'コンペァ部 148から受けて、当該端子について の DUT100の良否判定結果を生成する。フェイルキヤプチヤメモリ 152は、本発明に 係る比較結果記憶部の一例であり、ハント'コンペア部 148によるハント処理の結果 や期待値と不一致となった出力パターンの値等を含むフェイル情報を格納する。
[0051] タイミング生成部 160は、ドライバ 170が試験パターン列内の各試験パターンを出 力するタイミング、及び、コンパレータ 180が DUT100の出力パターンを取り込むタ イミングを生成する。ドライバ 170は、フォーマット制御部 144と共に本発明に係る試 験パターン出力部として機能し、タイミング生成部 160により指定されたタイミングに おいて、チャネルパターン生成部 140内のフォーマット制御部 144により出力される 各試験パターンを DUT100へ出力する。コンパレータ 180は、タイミング生成部 160 により指定されたタイミングにおいて、 DUT100の端子から出力された出力パターン を取得し、チャネルブロック 130内のハント 'コンペァ部 148及びデジタルキヤプチャ メモリ 110へ供給する。
[0052] なお、チャネルパターン生成部 140は、以上に示したシーケンシャルパターン生成 部 142及びシーケンシャルパターン生成部 146を別個に設ける構成に代えて、シー ケンシャルパターン生成部 142及びシーケンシャルパターン生成部 146の機能を有 する共通のシーケンシャルパターン生成部を備える構成を採ってもよい。
[0053] テスタ制御装置 190は、試験制御部 192と、パラメータ変更部 194とを有し、試験装 置 10を制御する。マージン試験において、試験制御部 192は、 DUT100にヘッダ パターン及び比較対象の出力パターンを出力させる試験を複数回実行するようベタ タ生成制御部 116を制御する。そして、試験制御部 192は、複数回の試験結果をフ エイルキヤプチヤメモリ 152から取得し、 DUT100の出力信号のマージン測定結果と して試験装置 10の使用者へ出力する。パラメータ変更部 194は、試験制御部 192に より実行される各試験において、当該試験における出力信号の取り込みタイミングや しき 、値電圧等のパラメータを変更する。
[0054] 図 2は、実施例 1に係るコンパレータ 180及びハント'コンペァ部 148の構成を示す 。本実施形態においては、 DUT100の 1つの出力端子に対応する出力信号のマー ジン試験を行うために、コンパレータ 180a及びハント'コンペァ部 148aを有する第 1 のチャネルブロック 130aをヘッダパターンの検出に用い、コンパレータ 180b及びハ ント ·コンペア部 148bを有する第 2のチャネルブロック 130bを出力パターン及び期待 値パターンの一致検出に用いる。
[0055] コンパレータ 180aは、電圧比較器 200aと、遅延素子 210aと、 FF220a (フリップフ ロップ 220a)とを含む。電圧比較器 200aは、 DUT100の出力端子から出力される 出力パターン列に含まれる出力パターンのそれぞれについて、出力信号の電圧と予 め定められた第 1のしきい値電圧 VT1とを比較する。より具体的には、電圧比較器 20 0aは、出力信号の電圧が VT1を超える場合に論理値〃 1〃、超えない場合に論理値〃 0 "を、当該出力パターンの値として出力する。遅延素子 210aは、第 1のチャネルプロ ック 130内のタイミング生成部 160aにより指定されたタイミングをパラメータ変更部 19 4により指定された遅延量だけ遅延させることにより、出力信号のサイクル期間中にお ける予め定められた第 1のストローブタイミングのストローブ信号を生成する。 FF220 aは、電圧比較器 200aの出力信号を第 1のストローブタイミングにおいて取り込む。こ れにより FF220aは、出力パターン列に含まれる出力パターンのそれぞれについて、 第 1のストローブタイミングにおける出力信号の電圧と第 1のしきい値電圧とを比較し た結果に基づいて当該出力パターンの値を取得していく。以上の構成により、コンパ レータ 180aは、出力端子から出力された第 1の出力パターン列を取得する。
[0056] コンパレータ 180bは、電圧比較器 200bと、遅延素子 210bと、 FF220bとを含む。
電圧比較器 200bは、電圧比較器 200aと略同一の機能及び構成を採る。電圧比較 器 200bは、電圧比較器 200aに接続された DUT100の出力端子と同一の出力端子 に接続され、当該出力端子力 出力される出力パターン列に含まれる出力パターン のそれぞれについて、出力信号の電圧と予め定められた第 2のしきい値電圧 VT2とを 比較する。遅延素子 210bは、遅延素子 210aと略同一の機能及び構成を採り、出力 信号のサイクル期間中における予め定められた第 2のストローブタイミングのストロー ブ信号を生成する。 FF220bは、 FF220aと略同一の機能及び構成を採り、電圧比 較器 200bの出力信号を第 2のストローブタイミングにお 、て取り込む。これにより FF 220bは、出力パターン列に含まれる出力パターンのそれぞれについて、第 2のスト口 ーブタイミングにおける出力信号の電圧と第 2のしきい値電圧とを比較した結果に基 づいて当該出力パターンの値を取得していく。以上の構成により、コンパレータ 180b は、出力端子力も出力された第 2の出力パターン列を取得する。
[0057] ハント'コンペァ部 148aは、ノヽント部 230aと、アラインメント部 240aと、コンペァ部 2 50aとを含む。ハント部 230aは、コンパレータ 180aにより取得された第 1の出力パタ ーン列が、予め定められたパターン列であるヘッダパターン列と一致したことを検出 する。ここで、ハント部 230aは、 1又は複数のヘッダパターンからなるパターン列をへ ッダパターン列として用い、 1又は複数の出力パターン力もなる第 1の出力パターン 列と比較してよい。アラインメント部 240a及びコンペァ部 250aは、アラインメント部 24 Ob及びコンペァ部 250bとそれぞれ同一の機能及び構成を採る力 マージン試験に おいては使用されない。
[0058] ハント'コンペァ部 148bは、ノヽント部 230bと、アラインメント部 240bと、コンペァ部 2 50bと、スィッチ 260と、スィッチ 270とを含む。ノヽン卜咅 230bは、ノヽン卜咅 230aと同 一の機能及び構成を採る力 マージン試験においては使用されない。アラインメント 部 240bは、 FF220bから出力された第 2の出力パターン列を、第 2のチャネルブロッ ク 130内のシーケンシャルパターン生成部 146bからコンペァ部 250bに供給される 期待値パターン列と同期させる。より具体的には、アラインメント部 240bは、第 2の出 力パターン列を、当該アラインメント部 240に接続されたハント部 230により指定され たサイクル数だけ遅延させることにより、期待値パターン列と同期させる。コンペァ部 250bは、第 1の出力パターン列とヘッダパターン列との一致が検出された場合に、コ ンパレータ 180bにより取得された第 2の出力パターン列と、シーケンシャルパターン 生成部 146から供給される第 2の出力パターン列の期待値パターン列とを比較し、比 較結果を出力する。
[0059] スィッチ 260は、ハント部 230a及びハント部 230bの一方をアラインメント部 240bに 接続する。スィッチ 270は、ハント部 230a及びハント部 230bの一方をコンペァ部 25 Obに接続する。ここで、ハント'コンペァ部 148bを有する第 2のチャネルブロック 130 を独立して用いる場合、スィッチ 260及びスィッチ 270は、ハント部 230bとァラインメ ント部 240b及びコンペァ部 250bとをそれぞれ接続する。一方、第 1のチャネルブロ ック 130及び第 2のチャネルブロック 130を組としてマージン試験を行う場合、スイツ チ 260は、ハント部 230aとアラインメント部 240b及びコンペァ部 250bとをそれぞれ 接続する。
[0060] 図 3は、実施例 1に係る試験装置 10による試験動作を示す。
Shmooプロットを得るマージン試験において、試験制御部 192は、 DUT100にへ ッダパターン列と同一の出力パターン列と、期待値パターン列と同一の出力パターン 列とを出力させる試験を複数回を実行する。より具体的には、試験制御部 192は、当 該試験の試験プログラムをべクタ生成制御部 116により繰返し実行させる。
[0061] パラメータ変更部 194は、複数回実行される当該試験のそれぞれについて、コンパ レータ 180bに設定する第 2のストローブタイミング及び第 2のしきい値電圧を順次変 更する。すなわち、第 1の試験の後に第 2の試験が実行される場合、パラメータ変更 部 194は、第 2の試験において、第 2のストローブタイミング及び第 2のしきい値電圧 の少なくとも一方のパラメータを、第 1の試験と異なる値に変更する。一方、パラメータ 変更部 194は、各試験において、コンパレータ 180aに設定する第 1のストローブタイ ミング及び第 1のしきい値電圧を、 DUT100の出力信号を正確に取り込むことができ る値に維持する。すなわち、パラメータ変更部 194は、第 1のストローブタイミング及び 第 1のしきい値電圧を、 DUT100の仕様により定められた理想値に設定する。
[0062] 各試験において、ベクタ生成制御部 116、シーケンシャルパターン生成部 142、フ ォーマット制御部 144、及びドライバ 170は、ヘッダパターン列と同一の出力パターン 列、及び、期待値パターン列と同一の出力パターン列とを出力させる試験パターン列 を DUT100に対して出力する。これを受けて、 DUT100は、ヘッダパターン列 300 と、期待値パターン列と比較されるべき比較対象パターン列 305とを出力する。
[0063] コンパレータ 180aは、理想値に設定された第 1のストローブタイミング及び第 1のし きい値電圧を用いて、 DUT100が出力する出力パターン DO, Dl, "'DIOを順次取得 し、第 1の出力パターンの系列として出力する。また、コンパレータ 180bは、第 2のス トローブタイミング及び第 2のしきい値電圧を用いて、 DUT100が出力する出力パタ ーン DO, Dl, "'DIOを順次取得し、第 2の出力パターンの系列として出力する。ここで 、第 1のストローブタイミング及び第 2のストローブタイミングと、第 1のしきい値電圧及 び第 2のしきい値電圧の少なくとも一方は、マージンを測定することを目的として、互 いに異なる値に設定される。このため、第 2のストローブタイミング及び第 2のしきい値 電圧の設定によっては、コンパレータ 180bは、 DUT100が出力する出力パターンを 誤って取得する可能性がある。そこで、誤りが有り得ることを示すために、コンパレー タ 180bが取得した出力パターンを、 DO', D1', "'010'と示す。
[0064] 本例において、ノヽント部 230aには、ヘッダパターン列 D1,D2,D3が設定されている このため、ノヽント部 230aは、コンパレータ 180aが第 1の出力パターン列 D1,D2,D3を 出力すると、当該第 1の出力パターン列が当該ヘッダパターン列と一致したことを検 出する。そして、アラインメント部 240bは、コンパレータ 180bが出力する第 2の出力 パターンの系列を、シーケンシャルパターン生成部 146により供給される期待値パタ ーン列 320と同期させる。
[0065] 次に、コンペァ部 250bは、コンパレータ 180bが比較対象パターン列 305に対応し て取得した第 2の出力データ列 D5,D6,D7と、当該第 2の出力データ列の期待値パタ ーン列 320である ED5, ED6, ED7とを比較し、各パターン毎の一致(T:True)又は不 一致 (F:False)を含む比較結果 330を出力する。ここで、ヘッダパターン列 300に対 応する第 1の出カノターン列を取得して力も比較対象パターン列 305に対応する第 2の出力パターン列を取得するまでのオフセット時間は、試験プログラムにより予め指 定される。そして、コンペァ部 250bは、第 1の出力パターン列がヘッダパターン列 30 0と一致した場合に、第 1の出力パターン列を取得してから予め定められたオフセット 時間の後に取得した第 2の出力パターン列である比較対象パターン列 310と、期待 値パターン列 320との比較結果を出力する。
[0066] コンペァ部 250bによる比較結果は、第 2のチャネルブロック 130内のフェイルキヤ プチヤ制御部 150bを介して、第 2のチャネルブロック 130内のフェイルキヤプチヤメ モリ 152に供給される。そして、フェイルキヤプチヤメモリ 152は、第 2のストローブタイ ミング及び第 2のしきい値電圧に対応付けて、第 2の出力パターン列と期待値パター ン列との比較結果を記憶する。
[0067] 以上に示した試験を第 2のストローブタイミング及び/又は第 2のしき 、値電圧を変 えながら複数回実行した結果、フェイルキヤプチヤメモリ 152bには、第 2のストローブ タイミング及び第 2のしき 、値電圧の各設定値に対応する比較結果が蓄積される。試 験制御部 192は、複数の試験のそれぞれについてコンペァ部 250bが出力した比較 結果をフェイルキヤプチヤメモリ 152bから取得し、これらの比較結果に基づいて、第 2の出力パターン列が期待値パターン列と一致する第 2のストローブタイミング及び第 2のしきい値電圧の範囲を試験装置 10の利用者に対し出力する。この際、試験制御 部 192は、第 2のストローブタイミング及び第 2のしきい値電圧のそれぞれについての パス Zフェイルをプロットした Shmooプロットを利用者に対し表示してもよい。
[0068] 以上に示した試験装置 10によれば、適切なストローブタイミング及びしきい値電圧 を用いてヘッダパターンを検出しつつ、ストローブタイミング及びしきい値電圧を変化 させながら出力信号を正しく取り込める力否かを試験することができる。
[0069] なお、以上において、ヘッダパターン列 300、比較対象パターン列 305、比較対象 パターン列 310、及び期待値パターン列 320は、複数のパターンを含んでもよぐこ れに代えて、単一のパターンのみから構成されてもよい。
[0070] また、ヘッダパターン列 300と一致されるべき第 1の出力パターン列と、比較結果 3 30と比較されるべき第 2の出力パターン列である比較対象パターン列 305は、 DUT 100の出力端子から同一のタイミングで出力される同一のパターン列であってもよい 。この場合、ハント部 230aによるヘッダパターン列の検出と、コンペァ部 250bによる 期待値パターン列との比較は並行して行われる。そしてコンペァ部 250bは、ヘッダ パターン列が検出された時点における比較結果をフェイルキヤプチヤメモリ 152bに 格納させる。
[0071] 図 4は、実施例 1の変形例に係る試験装置 10の構成を示す。図 4において図 1と同 一の符号を付した部材は、図 1と略同一の機能又は構成を備えるため、以下相違点 を除き説明を省略する。また、図 1に示したチャネルブロック 130a, b,…は、本例に おいては互いに略同一の機能を有するので、これらをチャネルブロック 130と総称す る。
[0072] 本変形例に係る試験装置 10は、 DUT100の 1つの出力端子に対応する出力信号 のマージン試験を行うために、 1つのチャネルブロック 130を用いる。これを実現する ため、ハント'コンペァ部 148は、試験プログラムに基づく試験パターンの出力を開始 したタイミングをシーケンシャルパターン生成部 142から受け取り、当該試験パターン の出力を開始して力 ヘッダパターン列が取得されるまでの遅延時間を予め取得す る。そして、マージン試験においては、ハント'コンペァ部 148は、この遅延時間を用 いて比較対象パターン列が出力されるタイミングを特定する。
[0073] 図 5は、実施例 1の変形例に係るコンパレータ 180及びノヽント 'コンペァ部 148の構 成を示す。図 5において、図 2と同一の符号を付した部材は、図 2と略同一の機能及 び構成を有するため、以下相違点を除き説明を省略する。
[0074] コンパレータ 180は、図 2に示したコンパレータ 180aZbと同一の機能及び構成を 採る。ハント'コンペァ部 148は、ノヽント部 230と、アラインメント部 240と、コンペァ部 2 50と、遅延時間取得部 196とを含む。ハント部 230、アラインメント部 240、及びコン ペア部 250は、図 2に示したノヽント部 230aZb、アラインメント部 240a/b、及びコン ペア部 250aZbとそれぞれ同一の機能及び構成を採る。
[0075] 遅延時間取得部 196は、遅延時間を測定するために試験プログラムを実行する場 合において、当該試験プログラムに基づく試験パターンの出力を開始した旨の試験 パターン出力開始通知をシーケンシャルパターン生成部 142から受ける。また、遅延 時間取得部 196は、コンパレータ 180が取得した出力パターン列がヘッダパターン 列と一致したことを検出した旨のヘッダパターン検出通知をノヽント部 230から受ける。 そして、遅延時間取得部 196は、試験パターン出力開始通知を受けたタイミング及 びヘッダパターン検出通知を受けたタイミングに基づいて、試験パターンの出力を開 始した後、ヘッダパターン列と一致する出力パターン列が検出されるまでの遅延時間 を取得し記憶する。
[0076] また、遅延時間取得部 196は、マージン試験のために試験パターンの出力が開始 されると、コンペァ部 250は、試験パターンの出力を開始した旨の試験パターン出力 開始通知をシーケンシャルパターン生成部 142から再度受ける。そして、遅延時間 取得部 196は、試験パターン出力開始通知を受けたタイミング及び遅延時間に基づ いて比較対象パターン列が出力されるタイミングを特定し、当該比較対象パターン列 と期待値パターン列との比較をコンペァ部 250に指示する。
[0077] 図 6は、実施例 1の変形例に係る試験装置 10による試験動作を示す。 まず試験装置 10は、上記の遅延時間を算出するために、試験制御部 192による指 示に基づきマージン試験に用いる試験プログラムを実行する。この際、パラメータ変 更部 194は、 DUT100の出力信号を適切に取得できるストローブタイミング及びしき い値電圧をコンパレータ 180に設定しておく。
[0078] 当該試験プログラムがベクタ生成制御部 116及びシーケンシャルパターン生成部 1 42により実行されると、フォーマット制御部 144及びドライバ 170は、 DUT100の出 力端子から既定パターン列 510aを出力させる試験パターン列 500aを DUT100へ 出力する。遅延時間取得部 196は、試験パターン列 500aの出力を開始したタイミン グを、試験パターン出力開始通知によりシーケンシャルパターン生成部 142から受け る。ハント部 230は、コンパレータ 180が取得した出力パターン列と既定パターン列 5 10aとの一致を検出すると、ヘッダパターン検出通知により遅延時間取得部 196へ通 知する。遅延時間取得部 196は、試験パターン列 500aの出力を開始したタイミング 及び既定パターン列 510aが検出されたタイミングから、試験パターン列 500aの出力 を開始した後、既定パターン列 510aと一致する出力パターン列が検出されるまでの 遅延時間 TDを取得する。
[0079] パラメータ変更部 194は、遅延時間 TDが取得された場合に、ストローブタイミング及 びしき 、値電圧の少なくとも一方のパラメータを変更する。すなわち例えばパラメータ 変更部 194は、試験パターン列 500aを出力する試験プログラムの実行を終えた後に 、これらのパラメータを変更してよい。
[0080] 次に、試験制御部 192は、パラメータ変更部 194によりパラメータが変更された状 態にお 、て、ベクタ生成制御部 116に対し試験プログラムを再度実行するよう指示す る。これにより試験制御部 192は、フォーマット制御部 144及びドライバ 170により試 験パターン列の出力を再度行わせる。遅延時間取得部 196は、シーケンシャルパタ ーン生成部 142から試験パターン出力開始通知を再び受けて計時を開始し、 DUT 100から比較対象パターン列 520bが取得されるのを待つ。より具体的には、遅延時 間取得部 196は、試験パターン列 500bの出力を再度開始して力も遅延時間 TDが 経過した時点から、予め指定されたオフセット時間 TO後のタイミングがくるのを待つ。 このオフセット時間 TOは、既定パターン列 510a又は bが出力されて力も比較対象パ ターン列 520a又は bが出力されるまでの間の時間である。そして、遅延時間取得部 1 96は、試験パターン列 500bの出力を再度開始して力も遅延時間 TDが経過した時 点力もオフセット時間 TOの後に比較対象パターン列 520b及び期待値パターン列 5 30bの比較を指示する。この指示を受けて、コンペァ部 250は、試験パターン列 500 bの出力を再度開始して力 遅延時間 TDが経過した時点からオフセット時間 TOの後 にコンパレータ 180が取得した比較対象パターン列 520bと、比較対象パターン列 5 20bの期待値パターン列 530bとの比較結果を出力する。
[0081] 本変形例に係る試験装置 10によれば、まず適切なストローブタイミング及びしきい 値電圧を用いて、試験パターン列 500aの出力を開始して力も既定パターン列 510a を取得するまでの遅延時間 TDを計測する。これにより、マージン試験中において既 定パターン列 510bを検出できなくても、計測した遅延時間 TD及び予め定められた オフセット時間 TOに基づ 、て、比較対象パターン列 520bを取得するタイミングを特 定することができる。
[0082] (実施例 2)
図 7は、実施例 2に係る試験装置 10の構成を示す。本例に係る試験装置 10は、図 1等に示す試験装置 10における既定パターンメモリ 118を備えなくてもよい。その他 の構成について、図 1と同一の符号を付した部材は、図 1と略同一の機能又は構成を 備えるため、以下相違点を除き説明を省略する。また、図 1に示したチャネルブロック 130a, b,…は、本例においては互いに略同一の機能を有するので、これらをチヤネ ルブロック 130と総称する。
[0083] 図 8は、実施例 2に係るハント'コンペァ部 148の構成を示す。ハント'コンペァ部 14 8は、ヘッダパターン格納部 600と、ヘッダパターン検出部 610と、アラインメント部 62 0と、期待値比較部 630と、タイミング調整部 640と、セレクタ 650と、エラー通知部 66 0とを有する。ヘッダパターン格納部 600は、複数のヘッダパターン列を格納する。へ ッダパターン検出部 610は、ベクタ生成制御部 116から受けた信号に基づいて、へッ ダパターン列に一致する出力パターン列の検出開始を指示する検出開始命令が実 行されたか否かを判断する。ここで、検出開始命令は、検出対象のヘッダパターン列 をヘッダパターン格納部 600から選択する指示を含む。 [0084] ヘッダパターン検出部 610は、検出開始命令が実行された場合に、検出開始命令 に基づ!/、て、検出対象のヘッダパターン列をヘッダパターン格納部 600から選択す る。そして、ヘッダパターン検出部 610は、検出開始命令に基づいて選択したヘッダ パターン列について、そのヘッダパターン列と一致する出力パターン列が被試験デ バイス 100から出力されるか否かを検出する。具体的には、ヘッダパターン検出部 6 10は、コンパレータ 180の出力信号の中から、ヘッダパターン列と一致する出力パタ 一ン列を検出する。
[0085] タイミング調整部 640は、ヘッダパターン列と一致する出力パターン列が検出され た場合に、ヘッダパターン列の検出を開始して力もヘッダパターン列が検出されるま でに経過した時間に基づいて、出力パターン列の出力タイミングを調節するパラメ一 タをアラインメント部 620に設定する。例えば、タイミング調整部 640は、出力パターン 列を遅延させる遅延量をアラインメント部 620に設定してもよい。この遅延量を適切に 設定することにより、出力パターン列及び期待値パターン列を同期させることができる
[0086] アラインメント部 620は、被試験デバイス 100から出力された出力パターン列をコン パレータ 180から入力する。そして、アラインメント部 620は、入力した出力パターン 列を、タイミング調整部 640により設定された遅延量だけ遅延させて、期待値比較部 630及びセレクタ 650に送る。なお、アラインメント部 620は、ヘッダパターン列が未 検出の場合には、出力パターン列を遅延させることなくそのまま出力してもよい。
[0087] より具体的には、アラインメント部 620は、縦続接続された複数のフリップフロップと 、複数のフリップフロップの何れかの出力を選択して出力するセレクタとを有する。そ して、初段のフリップフロップは、出力パターン列を順次入力する。セレクタは、タイミ ング調整部 640により設定された遅延量に基づいて、何れかのフリップフロップの出 力を選択して出力する。これにより、アラインメント部 620は、出力パターンが通過す るフリップフロップの数を可変とすることができ、出力パターン列及び期待値パターン 列のタイミングを合わせることができる。
[0088] 期待値比較部 630は、ヘッダパターン列が検出された場合に、アラインメント部 620 力も入力した出力パターン列と、シーケンシャルパターン生成部 146から入力した期 待値パターン列とを比較し、比較結果を順次セレクタ 650に送る。セレクタ 650は、へ ッダパターン列が検出された場合には、期待値比較部 630による比較結果を入力し てフェイルキヤプチャ制御部 150に送る。一方、セレクタ 650は、ヘッダパターン列が 検出されていない場合には、アラインメント部 620から入力した出力パターン列をフエ ィルキヤプチャ制御部 150に送る。
[0089] エラー通知部 660は、ヘッダパターン列の検出を開始してから予め定められた期間 内に、そのヘッダパターン列と一致する出力パターン列が検出されな力つた場合に、 ヘッダパターン列の検出に失敗した旨を試験装置 10の利用者に通知する。これによ り、利用者は、ヘッダパターン列を検出できないエラーの発生を適切に知ることがで きると共に、フェイルキヤプチヤメモリ 152に格納された、エラー発生までの出力パタ 一ン列を調べることによりそのエラーの発生原因を容易に追究できる。
[0090] 図 9は、実施例 2に係る期待値パターン列及び出力パターン列が比較される処理の タイミングを示す。ベクタ生成制御部 116は、命令を実行する命令実行段階と、出力 ノ ターンを期待値パターンと比較する比較段階とを有する複数の段階力もなる命令 実行パイプラインにより、各々の命令を実行する。より具体的には、命令実行段階に おいて、ベクタ生成制御部 116は、ヘッダパターン列の検出開始を指示する PKTS T命令と、そのヘッダパターン列の検出終了を指示する PKTEND命令とを含む複数 の命令を、命令サイクル毎に順次実行する。ここで、 PKTST命令は、本発明に係る 検出開始命令の一例であり、 PKTEND命令は、本発明に係る検出終了命令の一 例である。
[0091] シーケンシャルパターン生成部 146は、複数の命令の各々について、当該命令に 対応する期待値パターンを期待値パターンメモリ 108から順次読み出す。例えば、シ ーケンシャルパターン生成部 146は、 PKTST命令に対応する期待値パターンであ る EDを読み出す。また、シーケンシャルパターン生成部 146は、 PKTST命令の次 の NOP命令に対応する期待値パターンである EDを読み出す。ここで、比較段階は
2
命令実行段階より後に実行されるので、比較段階に期待値パターン列が入力される タイミングは、命令実行段階にぉ 、て対応する命令が実行されるタイミングより遅れる [0092] 比較段階において、コンパレータ 180は、 DUT100の端子から出力された出力パ ターンを取得し、ハント'コンペァ部 148へ供給する。例えば、コンパレータ 180は、 出力パターン列 D、D、D、 . ' 'D、D 、及び D を順次取得してハント'コンペ
1 2 3 n n+ 1 n+ 2
ァ部 148へ供給する。アラインメント部 620は、この出力パターン列を、タイミング調整 部 640により設定された遅延量だけ遅延させて、期待値比較部 630に出力する。
[0093] より具体的には、タイミング調整部 640は、アラインメント部 620に適切な遅延量を 設定することにより、比較段階に期待値パターン列 ED、 ED、及び EDが入力され
1 2 3
るタイミングにおいて、 ED、 ED、及び EDと比較されるべき出力パターン列 D、 D
1 2 3 1 2
、 Dを比較段階に入力させる調整を行う。同様に、タイミング調整部 640は、比較段
3
階に期待値パターン列 ED、 ED 、及び ED が入力されるタイミングにおいて、 n n+ 1 n+2
ED、 ED 、及び ED と比較されるべき出力パターン列 D、 D 、 D を比較 n n+ 1 n+2 n n+ 1 n+2 段階に入力させる。これにより、タイミング調整部 640は、各々の期待値パターンと、 その期待値パターンと比較されるべき出力パターンとを同期して同一サイクルにおい て期待値比較部 630に入力させることができる。
[0094] このように、本実施例における試験装置 10によれば、被試験デバイス 100から出力 ノ ターンの出力が開始されるタイミングが不定な場合であっても、期待値パターン及 び出力パターンを適切に同期させることができる。
[0095] ベクタ生成制御部 116が PKTEND命令を実行した場合にぉ 、て、タイミング調整 部 640は、期待値比較部 630により出力パターンを遅延させない設定を行う。これに より、期待値比較部 630は、入力した出力パターン列を遅延させることなくそのまま期 待値比較部 630に出力する。より具体的には、 PKTEND命令実行後に、シーケン シャルパターン生成部 146は、期待値パターン列 ED 、ED 、及び ED を読み m m+ 1 m+2 出す。ここで、比較段階は命令実行段階より後に実行されるので、比較段階に期待 値パターン列が入力されるタイミングは、命令実行段階において対応する命令が実 行されるタイミングより遅れる。
[0096] 比較段階において、コンパレータ 180は、出力パターン列 D 、 D 、及び D を m m+ 1 m+ 2 順次取得してハント'コンペァ部 148へ供給する。アラインメント部 620は、この出力 ノ ターン列を遅延させることなく期待値比較部 630に出力する。この結果、期待値比 較部 630は、出力パターン D 及び期待値パターン EDを比較して比較結果 Rを m+ 1 m m フェイノレメモリに書き込む。
[0097] 以上のように、 PKTEND命令が実行された場合には、タイミング調整部 640は、ァ ラインメント部 620に設定した遅延量をヘッダパターン検出前の状態に戻す。この結 果、タイミング調整部 640は、ある命令に対応付けられた期待値パターンと、その命 令の実行時に被試験デバイス 100から取得された出力パターンとを、同一サイクルに おいて期待値比較部 630に入力させることができる。これにより、被試験デバイス 10 0の試験の一部のみに対して、期待値パターン及び出力パターンを同期させる力否 かを制御できる。
[0098] (実施例 3)
図 10は、実施例 3に係る試験装置 10の構成を示す。本例に係る試験装置 10は、 図 1等に示す試験装置 10における既定パターンメモリ 118を備えなくてもよい。その 他の構成について、図 1と同一の符号を付した部材は、図 1と略同一の機能又は構 成を備えるため、以下相違点を除き説明を省略する。また、図 1に示したチャネルブ ロック 130a, b,…は、本例においては互いに略同一の機能を有するので、これらを チャネルブロック 130と総称する。
[0099] 図 11は、実施例 3に係るハント'コンペァ部 148の構成を示す。ハント'コンペァ部 1 48は、ヘッダパターン検出部 700と、アラインメント部 710と、期待値比較部 720と、 選択書込部 730とを有する。ヘッダパターン検出部 700は、被試験デバイス 100から 出力された出力パターン列をコンパレータ 180から入力する。そして、ヘッダパターン 検出部 700は、ベクタ生成制御部 116から受けた信号に基づいて、ヘッダパターン 列に一致する出カノターン列の検出開始を指示する検出開始命令が実行されたか 否かを判断する。検出開始命令が実行された場合に、ヘッダパターン検出部 700は 、予め定められたヘッダパターン列と一致する出力パターン列が被試験デバイス 10 0から出力されるか否かを検出する。
[0100] ヘッダパターン検出部 700は、ヘッダパターン列を検出した場合に、ヘッダパター ン列の検出を開始して力 ヘッダパターン列が検出されるまでに経過した時間に基 づいて、出力パターン列の出力タイミングを調節するパラメータをアラインメント部 71 0に設定する。例えば、ヘッダパターン検出部 700は、出力パターン列を遅延させる 遅延量をアラインメント部 710に設定してもよい。この遅延量を適切に設定することに より、出力パターン列及び期待値パターン列を同期させることができる。
[0101] アラインメント部 710は、被試験デバイス 100から出力された出力パターン列をコン パレータ 180から入力する。そして、アラインメント部 710は、入力した出力パターン 列を、ヘッダパターン検出部 700により設定された遅延量だけ遅延させて、期待値比 較部 720及び選択書込部 730に送る。期待値比較部 720は、ヘッダパターン列と一 致する出力パターン列が検出された場合に、ヘッダパターン列と一致するその出力 ノ ターン列に続いて被試験デバイス 100から出力される出力パターン列を、期待値 パターン列と比較する。ここで、ヘッダパターン列と一致する出力パターン列に続く出 力パターン列とは、ヘッダパターン列と一致するその出力パターン列に連続して出力 される出力パターンのみならず、ヘッダパターン列と一致するその出力パターン列の 出力後に他のパターンが出力された後に出力される出力パターンを含む。
[0102] 選択書込部 730は、ヘッダパターン列と一致する出力パターン列が検出された場 合に、期待値比較部 720から入力した比較結果をフェイルキヤプチャ制御部 150に 送る。これにより、選択書込部 730は、ヘッダパターン列と一致する出力パターン列 が検出された場合に、期待値比較部 720による比較結果をフェイルキヤプチヤメモリ 152に格納することができる。
[0103] 一方、選択書込部 730は、ヘッダパターン列と一致する出力パターンが検出されて いない場合に、アラインメント部 710から入力した出力パターンをフェイルキヤプチャ 制御部 150に送る。これにより、選択書込部 730は、ヘッダパターン列と一致する出 力パターン列が検出されな力つた場合に、被試験デバイス 100の出力パターン列を フェイルキヤプチヤメモリ 152に格納することができる。
[0104] 図 12は、実施例 3に係るハント'コンペァ部 148によりヘッダパターン列が検出され る処理のタイミングを示す。ベクタ生成制御部 116は、複数の命令の各々を、命令実 行段階と、比較段階とを含む複数の段階のノ ィプラインにより実行する。より具体的 には、命令実行段階において、ベクタ生成制御部 116は、ヘッダパターン列の検出 開始を指示する検出開始命令を含む複数の命令を、命令サイクル毎に順次実行す る。例えば、ベクタ生成制御部 116は、検出開始命令、命令 2、及び、命令 3をこの順 に順次実行し、最後に検出終了命令を実行する。
[0105] そして、シーケンシャルパターン生成部 146は、複数の命令の各々について、当該 命令に対応する期待値パターンを期待値パターンメモリ 108から順次読み出す。例 えば、シーケンシャルパターン生成部 146は、検出開始命令に対応する期待値パタ ーン 1と、命令 2に対応する期待値パターン 2と、命令 3に対応する期待値パターン 3 とを順次読み出す。ここで、比較段階は命令実行段階より後に実行されるので、比較 段階にお 1、て期待値パターン列が参照されるタイミングは、命令実行段階にお!、て 対応する命令が実行されるタイミングより遅れる。
[0106] 比較段階において、コンパレータ 180は、 DUT100の端子から出力された出力パ ターンを取得し、ハント'コンペァ部 148へ供給する。例えば、ハント'コンペァ部 148 は、出力パターン 1を取得し、途中を一部省略して、ヘッダパターン列、出力パターン N、及び、出力パターン N+ 1を順次取得する。
[0107] 検出開始命令が実行されて力 ヘッダパターン列が検出されるまでの間には、ァラ インメント部 710は、出力パターン列を遅延させる遅延量の設定を受けていないので 、取得した出力パターン列を、遅延させることなく選択書込部 730に出力する。これを 受けて、選択書込部 730は、フェイルキヤプチャ制御部 150に指示して、出力パター ン列をフェイルキヤプチヤメモリ 152に書き込む。このように、選択書込部 730は、検 出開始命令が実行された場合に、被試験デバイス 100から出力される出力パターン をフェイルキヤプチヤメモリ 152に順次書き込む出力パターン書込処理を開始する。
[0108] ここで、好ましくは、選択書込部 730は、ヘッダパターン列と一致する出力パターン 列が検出されない場合に、検出開始命令が実行されてカゝら予め定められた命令サイ クル数が経過するまでに被試験デバイス 100から出力された出力パターン列のみを フェイルキヤプチヤメモリ 152に格納する。即ち、選択書込部 730は、当該命令サイク ル数経過後に出力された出力パターン列をフェイルキヤプチヤメモリ 152に格納しな い。これにより、ヘッダパターン列が検出されない原因追究に役立つパターンのみを 効率的に保存できる。これに代えて、選択書込部 730は、ヘッダパターン列と一致す る出力パターン列が検出されない場合に、検出開始命令が実行されて力も検出終了 命令が実行されるまでの期間中に出力される、全ての出力パターン列をフェイルキヤ プチヤメモリ 152に格納し続けてもよ!、。
[0109] 一方、ヘッダパターン検出部 700は、ヘッダパターン列と一致する出力パターン列 を検出した場合に、期待値パターン及び出力パターンの読み出しのタイミングを一致 させるベぐ所定の遅延量をアラインメント部 710に設定する。この結果、ァラインメン ト部 710は、ヘッダパターン列に続いて被試験デバイス 100から出力される出力パタ 一ン列を遅延させて、期待値パターン列の出力のタイミングと一致させる。
[0110] これを受けて、期待値比較部 720は、ヘッダパターン列と一致する出力パターン列 に続いて被試験デバイスから出力される出力パターン列を、期待値パターン列と比 較する。この場合、選択書込部 730は、フェイルキヤプチャ制御部 150に指示して、 期待値比較部 720による比較結果をフェイルキヤプチヤメモリ 152に格納する。この ように、選択書込部 730は、ヘッダパターン列と一致する出力パターン列が検出され た場合に、出力パターン書込処理を停止して期待値比較部 720による比較結果をフ エイルキヤプチヤメモリ 152に順次格納する処理を開始する。
なお、フェイルキヤプチヤメモリ 152は、ヘッダパターン列が検出された場合であつ ても、検出以前に出力された出力パターン列を消去せずに保持し続けてもよいし、検 出以前に出力された出力パターン列を比較結果により上書きしてもよい。
[0111] 以上、図 12によれば、試験装置 10は、ヘッダパターン列が検出されるまでの間に は、出力パターン列をフェイルキヤプチヤメモリ 152に書き込むと共に、ヘッダパター ン列が検出された場合には、出力パターン列及び期待値パターン列の比較結果をフ エイルキヤプチヤメモリ 152に書き込む。これにより、ヘッダパターンが検出されない 場合に、その原因を解析しやすくすることができる。また、ヘッダパターン列が検出さ れた場合には、フェイルキヤプチヤメモリ 152の記憶容量を有効に活用できる。
[0112] (実施例 4)
図 13は、実施例 4に係る試験装置 10の構成を示す。本例に係る試験装置 10は、 図 1等に示す試験装置 10におけるテスタ制御装置 190に代えてテスタ制御装置 195 を備える。また、試験装置 10は、既定パターンメモリ 118を備えなくてもよい。その他 の構成について、図 1と同一の符号を付した部材は、図 1と略同一の機能又は構成を 備えるため、以下相違点を除き説明を省略する。また、図 1に示したチャネルブロック 130a, b,…は、本例においては互いに略同一の機能を有するので、これらをチヤネ ルブロック 130と総称する。
[0113] 図 14は、実施例 4に係るハント'コンペァ部 148の構成を示す。ハント'コンペァ部 1 48は、ヘッダパターン検出部 800と、期待値比較部 810と、ヘッダ検出範囲設定レ ジスタ 820と、比較有効範囲設定レジスタ 830と、エラー判断通知部 840と、セレクタ 850とを有する。ヘッダパターン検出部 800は、ベクタ生成制御部 116により実行さ れる命令が、ヘッダ検出範囲設定レジスタ 820に設定された、ヘッダパターン列と一 致する出力パターン列の検出を有効とする有効範囲内である場合に、検出開始命令 が実行されたカゝ否かを判断する。そして、ヘッダパターン検出部 800は、検出開始命 令が実行された場合に、被試験デバイス 100から出力される出力パターン列をコン パレータ 180から取得し、ヘッダパターン列と一致する出力パターン列が被試験デバ イス 100から出力されるカゝ否かを検出する。
[0114] 期待値比較部 810は、被試験デバイス 100から出力される出力パターン列をコンパ レータ 180から取得し、期待値パターン列をシーケンシャルパターン生成部 146から 取得する。そして、期待値比較部 810は、ヘッダパターン列と一致する出力パターン 列が検出された場合に、ヘッダパターン列と一致するその出力パターン列に続いて 被試験デバイス 100から出力される出力パターン列を、期待値パターン列と比較する 。この場合、期待値比較部 810は、比較対象の期待値パターンが、比較有効範囲設 定レジスタ 830に設定された、期待値パターン列及び出力パターン列の比較を有効 とする有効範囲内の何れかの命令に対応することを条件として、その期待値パターン を出力パターンと比較してもよ!/、。
[0115] ヘッダ検出範囲設定レジスタ 820は、ベクタ生成制御部 116により実行される複数 の命令のうち、ヘッダパターン列と一致する出力パターン列の検出を有効とする有効 範囲が開始される命令のアドレスである開始アドレス、及び、その有効範囲が終了す る命令のアドレスである終了アドレスを格納する。この有効範囲をハントウィンドウと呼 ぶ。例えば、ヘッダ検出範囲設定レジスタ 820は、テスタ制御装置 195によりこれらの アドレスの設定を受けてもよ!、。 [0116] 比較有効範囲設定レジスタ 830は、ベクタ生成制御部 116により実行される複数の 命令のうち、出力パターンとの比較が有効とされる期待値パターンに対応する命令の 開始アドレス、及び、出力パターンとの比較が有効とされる期待値パターンに対応す る命令の終了アドレスを格納する。この開始アドレスから終了アドレスまでの範囲をコ ンペアウィンドウと呼ぶ。例えば、比較有効範囲設定レジスタ 830は、テスタ制御装置 195によりこれらのアドレスの設定を受けてもよい。
[0117] なお、期待値パターンメモリ 108において同一の命令に対し端子毎に複数の期待 値パターンが対応付けられている場合には、比較有効範囲設定レジスタ 830は、何 れの期待値パターンをコンペァウィンドウの開始点とするかを示すパラメータを更に 格納してもよい。同様に、比較有効範囲設定レジスタ 830は、何れの期待値パターン をコンペァウィンドウの終了点とするかを示すパラメータを、更に格納してもよい。これ によりコンペァウィンドウとするパターンの範囲をより細力べ指定できる。また、これに 代えて、比較有効範囲設定レジスタ 830は、コンペァウィンドウを示すパラメータとし て、試験開始力 コンペァウィンドウの開始までに経過する命令サイクル数、及び試 験開始力もコンペァウィンドウの終了までに経過する命令サイクル数を格納してもよ い。このように、コンペァウィンドウの指定方法には、様々な方法を用いることができる ので、各種の障害に対して迅速かつ適切な障害解析を行うことができる。
[0118] エラー判断通知部 840は、検出開始命令が実行されてから、ヘッダパターン列の 検出を終了する検出終了命令が実行されるまでの間に、ヘッダパターン列と一致す る出力パターン列が検出されな力つた場合に、検出開始命令力も検出終了命令まで の命令がハントウィンドウ内であることを条件として、ヘッダパターン列の検出に失敗 したことを示すエラーを利用者等に通知する。
[0119] セレクタ 850は、ヘッダパターン列と一致する出力パターン列が検出された場合に 、期待値比較部 810による比較結果を選択してフェイルキヤプチャ制御部 150に送り 、フェイルキヤプチャ制御部 150によりフェイルキヤプチヤメモリ 152に格納させる。一 方、セレクタ 850は、ヘッダパターン列と一致する出力パターン列が検出されなかつ た場合に、コンパレータ 180から取得した出力パターン列を選択してフェイルキヤプ チヤ制御部 150に送り、フェイルキヤプチャ制御部 150によりフェイルキヤプチヤメモリ 152に格納させる。これにより、ヘッダパターン列が検出されない障害の発生時にお いて、障害の原因追究を容易にすることができる。
[0120] 図 15は、実施例 4に係るテスタ制御装置 195の構成を示す。テスタ制御装置 195 は、ヘッダ検出範囲設定部 900と、比較有効範囲設定部 910とを有する。ヘッダ検 出範囲設定部 900は、命令メモリ 104に格納された複数の命令のうち、ヘッダパター ン列と一致する出力パターン列の検出を有効とする有効範囲、即ちハントウィンドウ を設定する。具体的には、ヘッダ検出範囲設定部 900は、利用者等の指示に応じて 、ハントウィンドウの開始アドレス及び終了アドレスを示す値を、ヘッダ検出範囲設定 レジスタ 820に格納する。
[0121] また、ヘッダ検出範囲設定部 900は、検出開始命令力も検出終了命令までの間の 少なくとも 1つの命令に、比較有効範囲設定部 910によりコンペァウィンドウが設定さ れて 、る場合に、当該検出開始命令から当該検出終了命令までの間にお 、てへッ ダパターン列の検出を有効に設定してもよい。
[0122] 具体的には、ヘッダ検出範囲設定部 900は、コンペァウィンドウが新たに設定され る毎に次の処理を行ってもよい。まず、ヘッダ検出範囲設定部 900は、命令メモリ 10
4を走査することにより検出開始命令及び検出終了命令の全ての組を検出する。次 に、ヘッダ検出範囲設定部 900は、各々の検出開始命令について、その検出開始 命令力 対応する検出終了命令までの少なくとも 1つの命令に新たにコンペァウィン ドウが設定された力判断する。そして、ヘッダ検出範囲設定部 900は、新たにコンペ ァウィンドウが設定された検出開始命令及び対応する検出終了命令までの間におい てヘッダパターン列の検出を有効とする。
[0123] 図 16は、実施例 4に係るハントウィンドウの一例を示す。本図は、ベクタ生成制御部 116により読み出されて順次実行される複数の命令の各々に、当該命令が実行され るタイミングで被試験デバイス 100から出力される出力パターンを対応付けて示す。 例えば、検出開始命令の一例である PKTST命令が実行されるタイミングで、出力デ ータ Dが出力されることを示す。また、 PKTST命令の次に実行される NOP命令が実
0
行されるタイミングで、出力データ Dが出力されることを示す。
1
[0124] NOP命令に続いて順次複数の命令が実行された後に、更に NOP命令が実行され る。この NOP命令が実行されるタイミングで、出力データ Dnが出力される。次に、検出 終了命令の一例である PKTEND命令が実行される。ここで、この PKTST命令からこの PKTEND命令に至る何れの命令にも、ハントウィンドウが設定されていない。このため 、ヘッダパターン検出部 800は、この PKTST命令からこの PKTEND命令までの各々 の命令が実行される場合においては、ヘッダパターン列を検出しない。更に、エラー 判断通知部 840は、この PKTST命令からこの PKTEND命令までの各々の命令が実 行される場合においては、ヘッダパターン列が検出されない場合であっても、ヘッダ ノ ターン列が検出されな ヽ旨を示すエラーを通知しな!、。
[0125] 続いて、ベクタ生成制御部 116は、 PKTEND命令実行後に他の命令を順次実行し 、再び PKTST命令を実行する。この PKTST命令が実行されるタイミングで、出力デー タ Dが被試験デバイス 100から出力される。次に、 NOP命令が実行され、この NOP命 m
令が実行されるタイミングで、出力データ D が出力される。この NOP命令に続いて m+1
順次複数の命令が実行された後に、更に NOP命令が実行される。この NOP命令が実 行されるタイミングで、出力データ Dが出力される。次に、 PKTEND命令が実行され、
1
PKTEND命令が実行されるタイミングで出力データ D が出力される。
1+1
[0126] ここで、ハントウィンドウの開始アドレスを示すパラメータである HUNT_STは、この PK TST命令に先立って実行される命令のアドレスを示している。そして、ノ、ントウィンドウ の終了アドレスを示すパラメータである HUNT_ENDは、この PKTEND命令より後に実 行される命令のアドレスを示している。即ち、この PKTST命令及び PKTEND命令の双 方は、ハントウィンドウの範囲内である。従って、ヘッダパターン検出部 800は、この P KTST命令力もこの PKTEND命令までの各々の命令が実行される場合において、へ ッダパターン列に一致する出力パターン列を検出する。更に、エラー判断通知部 84 0は、この PKTST命令力もこの PKTEND命令までの各々の命令が実行される場合に おいて、ヘッダパターン列が検出されない場合には、ヘッダパターン列が検出されな V、旨を示すエラーを通知する。
[0127] このように、ベクタ生成制御部 116が PKTST命令及び PKTEND命令の複数の組を 実行する場合であっても、ヘッダ検出範囲設定レジスタ 820に適切な値を格納するこ とにより、 PKTST命令及び PKTEND命令の各組ごとに、ヘッダパターン列を検出させ る力否かを独立して設定することができる。これにより、試験プログラムを書き換えるこ となく被試験デバイス 100の障害解析を容易に実現できる。
[0128] 図 17は、実施例 4に係るコンペァウィンドウの一例を示す。本図は、ベクタ生成制御 部 116により読み出されて順次実行される複数の命令の各々に、当該命令が実行さ れるタイミングで被試験デバイス 100から出力される出力パターンを対応付けて示す 。例えば、検出開始命令の一例である PKTST命令が実行されるタイミングで、出力デ ータ Dが出力されることを示す。また、 PKTST命令の次に実行される NOP命令が実
0
行されるタイミングで、出力データ Dが出力されることを示す。その他の命令及び出
1
力データの対応付けは、図 16と略同一であるので説明を省略する。
[0129] ここで、初めに実行される PKTST命令から、対応する PKTEND命令までの何れの命 令にも、コンペァウィンドウが設定されていない。従って、ヘッダ検出範囲設定部 900 は、この PKTST命令からこの PKTEND命令までの間においてヘッダパターン列の検 出を無効とする。一方、次に実行される PKTST命令から、対応する PKTEND命令まで の間の命令には、コンペァウィンドウが設定されている。具体的には、 CPEW_STは、 コンペァウィンドウの開始アドレスを示すパラメータであり、この PKTSTより後に実行さ れる命令のアドレスを示している。また、 CPEW_ENDは、コンペァウィンドウの終了アド レスを示すパラメータであり、この PKTEND命令に先立って実行される命令のアドレス を示している。
[0130] 従って、ヘッダパターン検出部 800は、この PKTST命令から PKTEND命令までの各 々の命令が実行される場合に、ヘッダパターン列と一致する出力パターン列を検出 する。そして、エラー判断通知部 840は、ヘッダパターン列と一致する出力パターン 列が検出されな力つた場合に、ヘッダパターン列の検出に失敗したことを示すエラー を通知する。この結果、比較対象に設定した命令部分についてのみ、ヘッダパター ン列の検出失敗が通知されるので、被試験デバイス 100の障害解析に不要な情報を 除外して障害解析の効率を高めることができる。
[0131] 以上、実施形態を用いて本発明を説明したが、本発明の技術的範囲は上記実施 形態に記載の範囲には限定されない。上記実施形態に、多様な変更又は改良をカロ えることができる。そのような変更又は改良を加えた形態も本発明の技術的範囲に含 まれ得ることが、特許請求の範囲の記載から明らかである。
産業上の利用可能性
以上力も明らかなように、本発明によれば被試験デバイスから出力される出力信号 のマージンを適切に試験することができる。また、出力パターン列の出力タイミングが 不定の場合であっても、出力パターン列の出力を、期待値パターン列の読出しに同 期させて比較することができ、更に、試験の開始を示すヘッダパターンが検出されな かった場合に、その原因を追究しやすくすることができる。また、ヘッダパターン列の 検出を有効とする範囲を適切に設定できる。

Claims

請求の範囲
[1] 被試験デバイスの出力端子力 出力される出力信号のマージンを試験する試験装 置であって、
前記被試験デバイスの前記出力端子から出力される出力パターン列に含まれる出 力パターンのそれぞれについて、予め定められた第 1のストローブタイミングにおける 前記出力信号の電圧と予め定められた第 1のしきい値電圧とを比較した結果に基づ いて当該出力パターンの値を取得していくことにより、前記出力端子から出力された 第 1の出力パターン列を取得する第 1の信号比較器と、
前記被試験デバイスの前記出力端子から出力される出力パターン列に含まれる出 力パターンのそれぞれについて、予め定められた第 2のストローブタイミングにおける 前記出力信号の電圧と予め定められた第 2のしきい値電圧とを比較した結果に基づ いて当該出力パターンの値を取得していくことにより、前記出力端子から出力された 第 2の出力パターン列を取得する第 2の信号比較器と、
前記第 1の出力パターン列が予め定められたヘッダパターン列と一致したことを検 出するヘッダパターン列検出部と、
前記第 1の出力パターン列と前記ヘッダパターン列との一致が検出された場合に、 前記第 2の信号比較器により取得された前記第 2の出力パターン列と、前記第 2の出 力パターン列の期待値パターン列との比較結果を出力する期待値比較部と を備える試験装置。
[2] 前記第 2のストローブタイミング及び前記第 2のしきい値電圧に対応付けて、前記第
2の出力パターン列と前記期待値パターン列との比較結果を記憶する比較結果記憶 部を更に備える請求項 1記載の試験装置。
[3] 前記被試験デバイスに前記ヘッダパターン列と同一の出力パターン列及び前記期 待値パターン列と同一の出力パターン列を出力させる試験を複数回を実行する試験 制御部と、
第 2の前記試験において、前記第 2のストローブタイミング及び前記第 2のしきい値 電圧の少なくとも一方のパラメータを第 1の前記試験と異なる値に変更するパラメータ 変更部と を更に備える請求項 1記載の試験装置。
[4] 前記試験制御部は、複数の前記試験のそれぞれについて前記期待値比較部が出 力した前記比較結果に基づいて、前記第 2の出力パターン列が前記期待値パターン 列と一致する前記第 2のストローブタイミング及び前記第 2のしきい値電圧の範囲を 出力する請求項 3記載の試験装置。
[5] 前記第 1のストローブタイミング及び前記第 2のストローブタイミングと、前記第 1のし き 、値電圧及び前記第 2のしき 、値電圧の少なくとも一方は、互いに異なる値に設 定される請求項 1記載の試験装置。
[6] 前記期待値比較部は、前記第 1の出力パターン列が前記ヘッダパターン列と一致 した場合に、前記第 1の出力パターン列を取得して力 予め定められたオフセット時 間の後に取得した前記第 2の出力パターン列と前記期待値パターン列との比較結果 を出力する請求項 1記載の試験装置。
[7] 前記ヘッダパターン列と一致されるべき第 1の出力パターン列及び前記期待値バタ ーン列と比較されるべき第 2の出力パターン列は、前記被試験デバイスの前記出力 端子から同一のタイミングで出力される同一のパターン列である請求項 1記載の試験 装置。
[8] 被試験デバイスの出力端子力 出力される出力信号のマージンを試験する試験装 置であって、
前記被試験デバイスの前記出力端子力 予め定められたヘッダパターン列を出力 させる試験パターン列を前記被試験デバイスへ出力する試験パターン出力部と、 前記被試験デバイスが前記出力端子力 出力される出力パターン列に含まれる出 力パターンのそれぞれについて、予め定められたストローブタイミングにおける前記 出力信号の電圧としきい値電圧とを比較した結果に基づいて当該出力パターンの値 を取得していくことにより、前記出力端子力 出力された出力パターン列を取得する 信号比較器と、
前記第 1の信号比較器が取得した第 1の前記出力パターン列が前記ヘッダパター ン列と一致したことを検出するヘッダパターン列検出部と、
前記試験パターンの出力を開始した後、前記ヘッダパターン列と一致する前記第 1 の出力パターン列が検出されるまでの遅延時間を取得する遅延時間取得部と、 前記遅延時間が取得された場合に、前記ストローブタイミング及び前記しき 、値電 圧の少なくとも一方のパラメータを変更するパラメータ変更部と、
前記パラメータ変更部によりパラメータが変更された状態において、前記試験バタ ーン出力部により前記試験パターン列の出力を再度行わせる試験制御部と、 前記試験パターン列の出力を再度開始して力 前記遅延時間が経過した時点から 予め指定されたオフセット時間の後に前記信号比較器が取得した第 2の出力パター ン列と、前記第 2の出力パターン列の期待値パターン列との比較結果を出力する期 待値比較部と
を備える試験装置。
被試験デバイスの出力端子力 出力される出力信号のマージンを試験装置により 試験する試験方法であって、
前記被試験デバイスの前記出力端子から出力される出力パターン列に含まれる出 力パターンのそれぞれについて、予め定められた第 1のストローブタイミングにおける 前記出力信号の電圧と予め定められた第 1のしきい値電圧とを比較した結果に基づ いて当該出力パターンの値を取得していくことにより、前記出力端子から出力された 第 1の出力パターン列を取得する第 1の信号比較段階と、
前記被試験デバイスの前記出力端子から出力される出力パターン列に含まれる出 力パターンのそれぞれについて、予め定められた第 2のストローブタイミングにおける 前記出力信号の電圧と予め定められた第 2のしきい値電圧とを比較した結果に基づ いて当該出力パターンの値を取得していくことにより、前記出力端子から出力された 第 2の出力パターン列を取得する第 2の信号比較段階と、
前記第 1の出力パターン列が予め定められたヘッダパターン列と一致したことを検 出するヘッダパターン列検出段階と、
前記第 1の出力パターン列と前記ヘッダパターン列との一致が検出された場合に、 前記第 2の信号比較段階により取得された前記第 2の出力パターン列と、前記第 2の 出力パターン列の期待値パターン列との比較結果を出力する期待値比較段階と を備える試験方法。 [10] 被試験デバイスの出力端子力 出力される出力信号のマージンを試験装置により 試験する試験方法であって、
前記被試験デバイスの前記出力端子力 予め定められたヘッダパターン列を出力 させる試験パターン列を前記被試験デバイスへ出力する試験パターン出力段階と、 前記被試験デバイスが前記出力端子力 出力される出力パターン列に含まれる出 力パターンのそれぞれについて、予め定められたストローブタイミングにおける前記 出力信号の電圧としきい値電圧とを比較した結果に基づいて当該出力パターンの値 を取得していくことにより、前記出力端子力 出力された出力パターン列を取得する 信号比較段階と、
前記信号比較段階により取得した第 1の前記出力パターン列が前記ヘッダパター ン列と
一致したことを検出するヘッダパターン列検出段階と、
前記試験パターンの出力を開始した後、前記ヘッダパターン列と一致する前記第 1 の出力パターン列が検出されるまでの遅延時間を取得する遅延時間取得段階と、 前記遅延時間が取得された場合に、前記ストローブタイミング及び前記しき 、値電 圧の少なくとも一方のパラメータを変更するパラメータ変更段階と、
前記パラメータ変更段階によりパラメータが変更された状態において、前記試験パ ターン出力段階により前記試験パターン列の出力を再度行わせる試験制御段階と、 前記試験パターン列の出力を再度開始して力 前記遅延時間が経過した時点から 予め指定されたオフセット時間の後に前記信号比較段階により取得した第 2の出力 パターン列と、前記第 2の出力パターン列の期待値パターン列との比較結果を出力 する期待値比較段階と
を備える試験方法。
[11] 被試験デバイスの端子力 順次出力される出力パターン列と、前記出力パターン 列と比較されるべき期待値パターン列との比較結果に基づ 、て、前記被試験デバィ スの良否を判定する試験装置であって、
前記被試験デバイスの試験プログラムに含まれる複数の命令を順次実行し、実行 された各々の命令に対応付けられた期待値パターンをメモリから読み出すシーケン ス制御部と、
予め定められたヘッダパターン列に一致する出力パターン列の検出開始を指示す る検出開始命令が実行された場合に、前記ヘッダパターン列と一致する出力パター ン列が前記被試験デバイスカゝら出力されるカゝ否かを検出するヘッダパターン検出部 と、
前記出力パターン列及び前記期待値パターン列を比較する期待値比較部と、 前記ヘッダパターン列と一致する出力パターン列が検出された場合に、各々の期 待値パターンと、当該期待値パターンと比較されるべき出力パターンとを同期して同 一サイクルにおいて前記期待値比較部に入力させるタイミング調整部と
を備える試験装置。
[12] 前記シーケンス制御部は、前記出力パターンを前記期待値パターンと比較する比 較段階を有する複数の段階力もなる命令実行パイプラインにより、各々の前記命令を 実行し、
前記タイミング調整部は、前記比較段階に前記期待値パターンが入力されるタイミ ングにおいて、当該期待値パターンと比較されるべき出力パターンを前記比較段階 に入力させる調整を行う
請求項 11記載の試験装置。
[13] 前記シーケンス制御部により、前記ヘッダパターン列の検出終了を指示する検出 終了命令が実行された場合に、前記タイミング調整部は、一の命令に対応付けられ た期待値パターンと、前記一の命令の実行時に取得された出力パターンとを、同一 サイクルにおいて前記期待値比較部に入力させる
請求項 11記載の試験装置。
[14] 複数の前記ヘッダパターン列を格納するヘッダパターン格納部を更に備え、
前記シーケンス制御部は、前記検出開始命令として、検出対象のヘッダパターン 列を前記ヘッダパターン格納部カゝら選択する指示を含む命令を実行し、
前記ヘッダパターン検出部は、前記検出開始命令に基づ 、て選択したヘッダバタ ーン列について、当該ヘッダパターン列と一致する出力パターン列が前記被試験デ バイスから出力されるか否かを検出する 請求項 11記載の試験装置。
[15] 前記ヘッダパターン列の検出を開始してから予め定められた期間内に、前記ヘッダ ノターン列と一致する出力パターン列が検出されな力つた場合に、前記ヘッダバタ ーン列の検出に失敗した旨を通知するエラー通知部
を更に備える請求項 11記載の試験装置。
[16] 被試験デバイスの端子力 順次出力される出力パターン列と、前記出力パターン 列と比較されるべき期待値パターン列との比較結果に基づ 、て、前記被試験デバィ スの良否を判定する試験方法であって、
前記被試験デバイスの試験プログラムに含まれる複数の命令を順次実行し、実行 された各々の命令に対応付けられた期待値パターンをメモリから読み出すシーケン ス制御段階と 予め定められたヘッダパターン列に一致する出力パターン列の検出開始を指示す る検出開始命令が実行された場合に、前記ヘッダパターン列と一致する出力パター ン列が前記被試験デバイスカゝら出力されるカゝ否かを検出するヘッダパターン検出段 階と、
前記出力パターン列及び前記期待値パターン列を比較する期待値比較段階と、 前記ヘッダパターン列と一致する出力パターン列が検出された場合に、各々の期 待値パターンと、当該期待値パターンと比較されるべき出力パターンとを同期して同 一サイクルにお 、て前記期待値比較段階にぉ 、て比較させるタイミング調整段階と を備える試験方法。
[17] 被試験デバイスの端子力 順次出力される出力パターン列と、前記出力パターン 列と比較されるべき期待値パターン列との比較結果に基づ 、て、前記被試験デバィ スの良否を判定する試験装置であって、
予め定められたヘッダパターン列と一致する出力パターン列が前記被試験デバィ スから出力される力否かを検出するヘッダパターン検出部と、
前記ヘッダパターン列と一致する出力パターン列が検出された場合に、前記ヘッダ ノターン列と一致する当該出力パターン列に続いて前記被試験デバイス力 出力さ れる出力パターン列を、前記期待値パターン列と比較する期待値比較部と、 前記ヘッダパターン列と一致する出力パターン列が検出された場合に、前記期待 値比較部による比較結果をフェイルメモリに格納し、前記ヘッダパターン列と一致す る出力パターン列が検出されな力つた場合に、前記被試験デバイスの出力パターン 列を前記フェイルメモリに格納する選択書込部と
を備える試験装置。
[18] 前記ヘッダパターン列の検出開始を指示する検出開始命令を含む複数の命令を、 命令サイクル毎に順次実行する命令実行部を更に備え、
前記選択書込部は、前記検出開始命令が実行された場合に、前記被試験デバィ スから出力される出力パターンを前記フェイルメモリに順次書き込む出力パターン書 込処理を開始し、前記ヘッダパターン列と一致する出力パターン列が検出された場 合に、前記出力パターン書込処理を停止して前記期待値比較部による比較結果を 前記フェイルメモリに順次格納する処理を開始する
請求項 17記載の試験装置。
[19] 前記選択書込部は、前記ヘッダパターン列と一致する出力パターン列が検出され ない場合に、前記検出開始命令が実行されてから予め定められた命令サイクル数が 経過するまでに前記被試験デバイスから出力された出力パターン列を、前記フェイ ルメモリに格納し、前記予め定められた命令サイクル数経過後に出力された出力パ ターン列を前記フェイルメモリに格納しな ヽ
請求項 18記載の試験装置。
[20] 被試験デバイスの端子力 順次出力される出力パターン列と、前記出力パターン 列と比較されるべき期待値パターン列との比較結果に基づ 、て、前記被試験デバィ スの良否を判定する試験方法であって、
予め定められたヘッダパターン列と一致する出力パターン列が前記被試験デバィ スから出力される力否かを検出するヘッダパターン検出段階と、
前記ヘッダパターン列と一致する出力パターン列が検出された場合に、前記ヘッダ ノターン列と一致する当該出力パターン列に続いて前記被試験デバイス力 出力さ れる出力パターン列を、前記期待値パターン列と比較する期待値比較段階と、 前記ヘッダパターン列と一致する出力パターン列が検出された場合に、前記期待 値比較段階における比較結果をフェイルメモリに格納し、前記ヘッダパターン列と一 致する出力パターン列が検出されな力つた場合に、前記被試験デバイスの出力バタ 一ン列を前記フェイルメモリに格納する選択書込段階と
を備える試験方法。
[21] 被試験デバイスの端子力 順次出力される出力パターン列と、前記出力パターン 列と比較されるべき期待値パターン列との比較結果に基づ 、て、前記被試験デバィ スの良否を判定する試験装置であって、
前記被試験デバイスの試験プログラムに含まれる複数の命令を順次実行し、実行 された各々の命令に対応付けられた期待値パターンをメモリから読み出すシーケン ス制御部と、
予め定められたヘッダパターン列に一致する出力パターン列の検出開始を指示す る検出開始命令が実行された場合に、前記ヘッダパターン列と一致する出力パター ン列が前記被試験デバイスカゝら出力されるカゝ否かを検出するヘッダパターン検出部 と、
前記ヘッダパターン列と一致する出力パターン列が検出された場合に、前記ヘッダ ノターン列と一致する当該出力パターン列に続いて前記被試験デバイス力 出力さ れる出力パターン列を、前記期待値パターン列と比較する期待値比較部と、 前記複数の命令のうち、前記ヘッダパターン列と一致する出力パターン列の検出を 有効とする有効範囲を設定するヘッダ検出範囲設定部と、
前記検出開始命令が実行されてから、前記ヘッダパターン列の検出を終了する検 出終了命令が実行されるまでの間に、前記ヘッダパターン列と一致する出力パター ン列が検出されな力つた場合に、前記検出開始命令力も前記検出終了命令までの 命令が前記有効範囲内であることを条件として、ヘッダパターン列の検出に失敗した ことを示すエラーを通知するエラー判断通知部と
を備える試験装置。
[22] 前記有効範囲が開始される命令のアドレスである開始アドレス、及び前記有効範囲 が終了する命令のアドレスである終了アドレスを格納するヘッダ検出範囲設定レジス タを更に備え、
前記ヘッダ検出範囲設定部は、前記ヘッダ検出範囲設定レジスタに値を格納する ことにより前記有効範囲を設定し、
前記エラー判断通知部は、前記ヘッダ検出範囲設定レジスタに格納された前記開 始アドレス、及び、前記ヘッダ検出範囲設定レジスタに格納された前記終了アドレス の間において、前記検出開始命令又は前記検出終了命令が実行されることを条件と して、ヘッダパターン列の検出に失敗したことを示すエラーを通知する
請求項 21記載の試験装置。
[23] 少なくとも一の命令に対応付けて、当該一の命令に対応する期待値パターンと、出 力パターンとの比較を有効とする旨を示すコンペァウィンドウを設定する比較有効範 囲設定部を更に備え、
前記ヘッダ検出範囲設定部は、前記検出開始命令から前記検出終了命令までの 間の少なくとも 1つの命令に前記コンペァウィンドウが設定されている場合に、当該検 出開始命令から当該検出終了命令までの間においてヘッダパターン列の検出を有 効とする
請求項 21記載の試験装置。
[24] 被試験デバイスの端子力 順次出力される出力パターン列と、前記出力パターン 列と比較されるべき期待値パターン列との比較結果に基づ 、て、前記被試験デバィ スの良否を判定する試験方法であって、
前記被試験デバイスの試験プログラムに含まれる複数の命令を順次実行し、実行 された各々の命令に対応付けられた期待値パターンをメモリから読み出すシーケン ス制御段階と、
予め定められたヘッダパターン列に一致する出力パターン列の検出開始を指示す る検出開始命令が実行された場合に、前記ヘッダパターン列と一致する出力パター ン列が前記被試験デバイスカゝら出力されるカゝ否かを検出するヘッダパターン検出段 階と、
前記ヘッダパターン列と一致する出力パターン列が検出された場合に、前記ヘッダ ノターン列と一致する当該出力パターン列に続いて前記被試験デバイス力 出力さ れる出力パターン列を、前記期待値パターン列と比較する期待値比較段階と、 前記複数の命令のうち、前記ヘッダパターン列と一致する出力パターン列の検出を 有効とする有効範囲を設定するヘッダ検出範囲設定段階と、
前記検出開始命令が実行されてから、前記ヘッダパターン列の検出を終了する検 出終了命令が実行されるまでの間に、前記ヘッダパターン列と一致する出力パター ン列が検出されな力つた場合に、前記検出開始命令力も前記検出終了命令までの 命令が前記有効範囲内であることを条件として、ヘッダパターン列の検出に失敗した ことを示すエラーを通知するエラー判断通知段階と
を備える試験方法。
PCT/JP2005/010829 2004-06-17 2005-06-14 試験装置及び試験方法 WO2005124378A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
EP05751483A EP1757947A4 (en) 2004-06-17 2005-06-14 TEST DEVICE AND TEST METHOD
US11/179,330 US7286950B2 (en) 2004-06-17 2005-07-12 Test apparatus and test method

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
JP2004-179857 2004-06-17
JP2004179857A JP4511880B2 (ja) 2004-06-17 2004-06-17 試験装置及び試験方法
JP2004183067A JP4511882B2 (ja) 2004-06-21 2004-06-21 試験装置及び試験方法
JP2004-183067 2004-06-21
JP2004-192195 2004-06-29
JP2004192195A JP4340595B2 (ja) 2004-06-29 2004-06-29 試験装置及び試験方法
JP2004-212234 2004-07-20
JP2004212234A JP4511889B2 (ja) 2004-07-20 2004-07-20 試験装置及び試験方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US11/179,330 Continuation US7286950B2 (en) 2004-06-17 2005-07-12 Test apparatus and test method

Publications (1)

Publication Number Publication Date
WO2005124378A1 true WO2005124378A1 (ja) 2005-12-29

Family

ID=35509821

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/010829 WO2005124378A1 (ja) 2004-06-17 2005-06-14 試験装置及び試験方法

Country Status (5)

Country Link
US (1) US7286950B2 (ja)
EP (1) EP1757947A4 (ja)
KR (1) KR100856608B1 (ja)
TW (1) TWI317429B (ja)
WO (1) WO2005124378A1 (ja)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007172778A (ja) * 2005-12-26 2007-07-05 Nec Electronics Corp メモリテスト回路及びメモリテスト方法
JP4750730B2 (ja) * 2006-02-28 2011-08-17 パナソニック株式会社 データ解析装置、及びデータ解析方法
CN101427144B (zh) * 2006-03-06 2011-12-21 安立股份有限公司 测试信号发生装置
US7725782B2 (en) * 2007-01-04 2010-05-25 Gm Global Technology Operations, Inc. Linked random access memory (RAM) interleaved pattern persistence strategy
JP5113624B2 (ja) * 2007-05-24 2013-01-09 株式会社アドバンテスト 試験装置
US7890288B1 (en) * 2007-11-05 2011-02-15 Anadigics, Inc. Timing functions to optimize code-execution time
US7797593B2 (en) * 2007-12-18 2010-09-14 Faraday Technology Corp. Method and apparatus for memory AC timing measurement
CN102057288B (zh) * 2008-06-10 2014-02-12 爱德万测试株式会社 测试模块、测试装置及测试方法
KR101213164B1 (ko) * 2008-09-04 2012-12-24 가부시키가이샤 어드밴티스트 시험 장치 및 시험 방법
JP2014109453A (ja) * 2012-11-30 2014-06-12 Renesas Electronics Corp 半導体装置
US9600385B2 (en) * 2014-02-25 2017-03-21 Arrow Devices Pvt Ltd Analyzing behavior of a device under test
CN104637544B (zh) * 2015-01-31 2017-11-24 上海华虹宏力半导体制造有限公司 存储器的测试电路及测试方法
JP6688665B2 (ja) * 2016-04-11 2020-04-28 横河電機株式会社 機器保全装置、機器保全方法、機器保全プログラム及び記録媒体
US9760477B1 (en) * 2016-04-12 2017-09-12 Linkedin Corporation Self-healing job executor pool
KR102039112B1 (ko) * 2017-06-20 2019-10-31 포스필 주식회사 피시험 디바이스를 테스트하기 위한 프로세서 기반의 계측 방법 및 이를 이용한 계측 장치
CN113450866B (zh) * 2020-03-27 2022-04-12 长鑫存储技术有限公司 存储器测试方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11248804A (ja) * 1998-02-27 1999-09-17 Hewlett Packard Japan Ltd Icテスト用データ処理装置
JP2002139557A (ja) * 2000-11-02 2002-05-17 Mitsubishi Electric Corp 半導体装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1266515A (en) * 1986-09-04 1990-03-06 Nec Corporation Start pattern detecting apparatus
JPH09288153A (ja) 1996-04-19 1997-11-04 Advantest Corp 半導体試験装置
JPH11101850A (ja) 1997-09-26 1999-04-13 Ando Electric Co Ltd Ic試験装置
JP3937034B2 (ja) * 2000-12-13 2007-06-27 株式会社日立製作所 半導体集積回路のテスト方法及びテストパターン発生回路
US6658363B2 (en) * 2001-01-18 2003-12-02 Hewlett-Packard Development Company, L.P. Digital data pattern detection methods and arrangements

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11248804A (ja) * 1998-02-27 1999-09-17 Hewlett Packard Japan Ltd Icテスト用データ処理装置
JP2002139557A (ja) * 2000-11-02 2002-05-17 Mitsubishi Electric Corp 半導体装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1757947A4 *

Also Published As

Publication number Publication date
TW200602653A (en) 2006-01-16
TWI317429B (en) 2009-11-21
US20060036389A1 (en) 2006-02-16
KR20070020161A (ko) 2007-02-20
US7286950B2 (en) 2007-10-23
KR100856608B1 (ko) 2008-09-03
EP1757947A1 (en) 2007-02-28
EP1757947A4 (en) 2010-07-14

Similar Documents

Publication Publication Date Title
WO2005124378A1 (ja) 試験装置及び試験方法
US8032803B2 (en) Semiconductor integrated circuit and test system thereof
US7206984B2 (en) Built-in self test circuit and test method for storage device
US7235995B2 (en) Test apparatus and testing method
US20120331346A1 (en) Test apparatus and test method
JP4511880B2 (ja) 試験装置及び試験方法
KR101355140B1 (ko) 시험 장치 및 시험 방법
US20080052584A1 (en) Test apparatus and test method
JP2012247318A (ja) 試験装置および試験方法
JP2012247316A (ja) 試験装置および試験方法
JP4511889B2 (ja) 試験装置及び試験方法
KR101375759B1 (ko) 시험 장치 및 시험 방법
US8949062B2 (en) Test module, test apparatus, and test method
JP4511882B2 (ja) 試験装置及び試験方法
JP4340595B2 (ja) 試験装置及び試験方法
US6198700B1 (en) Method and apparatus for retiming test signals
JP3934384B2 (ja) 半導体デバイス試験装置
US8055467B2 (en) Method of generating a restricted inline resistive fault pattern and a test pattern generator
JP2004361098A (ja) 半導体集積回路、及び半導体集積回路装置
CN117912533A (zh) 一种存储器故障注入与诊断电路及诊断方法
JP2003045199A (ja) メモリ内蔵半導体集積回路
JP2001208805A (ja) 半導体測定装置
JP2013156153A (ja) テストシステムおよび半導体装置のテスト方法
JP2002022800A (ja) Lsiのテスト装置及びその方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 11179330

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2005751483

Country of ref document: EP

Ref document number: 20058002843

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 1020057022862

Country of ref document: KR

AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KM KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NG NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

WWP Wipo information: published in national office

Ref document number: 11179330

Country of ref document: US

121 Ep: the epo has been informed by wipo that ep was designated in this application
NENP Non-entry into the national phase

Ref country code: DE

WWW Wipo information: withdrawn in national office

Ref document number: DE

WWP Wipo information: published in national office

Ref document number: 1020057022862

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 2005751483

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: JP

WWW Wipo information: withdrawn in national office

Ref document number: JP