WO2004010497A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2004010497A1
WO2004010497A1 PCT/JP2002/007513 JP0207513W WO2004010497A1 WO 2004010497 A1 WO2004010497 A1 WO 2004010497A1 JP 0207513 W JP0207513 W JP 0207513W WO 2004010497 A1 WO2004010497 A1 WO 2004010497A1
Authority
WO
WIPO (PCT)
Prior art keywords
terminal
semiconductor device
signal
ground
ground terminal
Prior art date
Application number
PCT/JP2002/007513
Other languages
English (en)
French (fr)
Inventor
Keiji Ninomiya
Kenji Itoh
Hiroyuki Joba
Original Assignee
Mitsubishi Denki Kabushiki Kaisha
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Denki Kabushiki Kaisha filed Critical Mitsubishi Denki Kabushiki Kaisha
Priority to US10/509,689 priority Critical patent/US20050161798A1/en
Priority to PCT/JP2002/007513 priority patent/WO2004010497A1/ja
Priority to CNA028293673A priority patent/CN1639862A/zh
Priority to EP02755645A priority patent/EP1524689A1/en
Priority to JP2004522709A priority patent/JP4004500B2/ja
Publication of WO2004010497A1 publication Critical patent/WO2004010497A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48253Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a potential ring of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48257Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a die pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Definitions

  • the present invention relates to a semiconductor device, and more particularly, to a semiconductor device including a ground terminal and a plurality of signal terminals disposed around the ground terminal.
  • FIG. 11 is a plan view showing the structure of a conventional semiconductor device 101, and a fine view from the bottom thereof is shown.
  • FIG. 12 is a block diagram showing the configuration of the conventional semiconductor device 101. For simplicity, the illustration of the power supply terminal 107 and the signal terminal 104 shown in FIG. 11 is omitted. I have.
  • a conventional semiconductor device 101 includes a semiconductor integrated circuit 110 composed of a plurality of functional blocks, and a package 110 that houses the semiconductor integrated circuit 110. And one ground terminal 105, a plurality of signal terminals 104, and a power supply terminal 107 exposed from the package 102.
  • the semiconductor integrated circuit 110 includes a functional block 111 that is a digital circuit, for example, and a functional block 112 that is an analog circuit, for example.
  • the function block 1 1 1 is provided with an electrode (hereinafter referred to as “electrode 1 1 a”) to which a ground potential serving as an operation reference is provided, and the function block 1 1 2
  • An electrode hereinafter referred to as “electrode 1 1 a”) to which a ground potential is applied is provided.
  • the package 102 is made of a mold resin 103 that forms the outer shape 106 of the semiconductor device 101.
  • the molding resin 103 exposes the ground terminal 105, the power supply terminal 107, and the signal terminal 104, and the ground terminal 105, the power supply terminal 107, and the signal terminal 104. Is sealed.
  • the ground terminal 105, the power supply terminal 1 ⁇ 7, and the signal terminal 104 are provided on the bottom surface of the package 102, and the power supply terminal 107 and each signal terminal 104 are connected to the ground terminal 100. Located around 5. As shown in FIG. 12, the ground terminal 105 is electrically connected to the above-mentioned electrodes 111a and 112a inside the package 102. The ground potential 120 is applied to the ground terminal 105 from outside the semiconductor device 1. As a result, the ground terminal 105 is electrically connected to each of the functional blocks 111, 112, and the functional blocks 111, 112 are connected to the functional blocks 111, 112 via the ground terminal 105. Is applied.
  • the signal terminal 104 is electrically connected to the functional block 111 or the functional block 112 inside the package 102.
  • a certain signal terminal 104 connected to the functional block 111 is supplied with a clock signal and other input signals serving as a reference for operation of a digital circuit from outside the semiconductor device 101, for example.
  • an external input signal is supplied to the function block 111.
  • an output signal from the function block 111 is supplied to another signal terminal 104 connected to the function block 111.
  • a device external to the semiconductor device 101 can receive an output signal from the function block 111.
  • a certain signal terminal 104 connected to the functional block 112 is supplied with a high-frequency signal received from outside the semiconductor device 101 by, for example, an antenna (not shown).
  • the high-frequency signal is supplied to the function blocks 112.
  • An output signal from the function block 112 is supplied to another signal terminal 104 connected to the function block 112.
  • the signal terminal 104 to which a signal is supplied from the outside of the semiconductor device 101 is referred to as an “input signal terminal 104”, and the signal terminal 110 to which an output signal from the functional block 111, 112 is supplied. 4 is sometimes called “output signal terminal 104”.
  • the power supply terminal 107 is electrically connected to the function block 111 and the function block 112 inside the package 102, and A power supply required for the operation of the semiconductor integrated circuit 110, for example, a positive potential, is applied from outside the device 1.
  • a power supply required for the operation of the semiconductor integrated circuit 110 for example, a positive potential, is applied from outside the device 1.
  • power is supplied to each of the function blocks 1 1 1 and 1 1 2 through the power supply terminal 1 07, and each function block 1 1 1 and 1 2 is connected to the ground potential supplied through the ground terminal 1 05. 1 1 and 1 1 2 operate.
  • the impedance of the ground terminal 105 such as resistance and inductance is changed from outside the semiconductor device 101 by impedance 115 such as resistance and inductance.
  • a potential difference occurs between the ground potential 120 applied to the ground terminal 105 and the ground potential actually applied to the electrodes 111a and 112a. Since both the currents I111 and I112 flow through the ground terminal 105, this potential difference varies depending on the magnitude of each of the currents I111 and I112.
  • the ground potential applied to one of the functional blocks 111 and 112 depends not only on the magnitude of the current flowing through itself but also on the magnitude of the current flowing through the other functional block. Even fluctuates. Therefore, the performance of one functional block may be degraded by the magnitude of the current flowing to the other functional block, which may degrade the performance of the semiconductor device 101 as a whole.
  • the present invention has been made to solve the above problems, and has as its object to provide a technique for improving the performance of a semiconductor device.
  • a first aspect of a semiconductor device includes a semiconductor integrated circuit having a first functional block, a second functional block, a package accommodating the semiconductor integrated circuit, and a package exposed from the package.
  • a ground terminal and a signal terminal wherein the ground terminal includes first and second ground terminals separated from each other, and the signal terminal includes a plurality of first terminals disposed around the ground terminal.
  • the second ground terminal surrounds the first ground terminal.
  • the signal terminal further includes a second signal terminal, and the second ground terminal also surrounds the second signal terminal.
  • the semiconductor device is connected to the first function block. Since the first ground terminal is separated from the second ground terminal connected to the second function block, the ground potential given to one function block via the ground terminal is It does not fluctuate depending on the magnitude of the current flowing through the function block. As a result, the performance of each of the first and second functional blocks is improved, and the performance of the semiconductor device is improved.
  • the potential of the first ground terminal is lower than the potential of the first signal terminal. Less susceptible to change.
  • the second ground terminal since the second ground terminal also surrounds the second signal terminal, not only the potential of the first ground terminal but also the potential of the second signal terminal is reduced. However, the first signal terminal is less affected by a change in potential.
  • FIG. 1 is a plan view showing the structure of the semiconductor device according to Embodiment 1 of the present invention.
  • FIG. 2 is a block diagram showing a configuration of the semiconductor device according to the first embodiment of the present invention.
  • FIG. 3 is a plan view showing the structure of the semiconductor device according to the first embodiment of the present invention.
  • FIG. 4 is a sectional view showing the structure of the semiconductor device according to the first embodiment of the present invention.
  • FIG. 5 is a plan view showing the structure of the semiconductor device according to Embodiment 2 of the present invention.
  • FIG. 6 is a plan view showing the structure of the semiconductor device according to Embodiment 2 of the present invention.
  • FIG. 7 is a cross-sectional view illustrating a structure of a semiconductor device according to Embodiment 2 of the present invention.
  • FIG. 8 is a plan view showing the structure of the semiconductor device according to Embodiment 3 of the present invention.
  • FIG. 9 is a plan view showing the structure of the semiconductor device according to Embodiment 3 of the present invention.
  • FIG. 10 is a sectional view showing the structure of the semiconductor device according to the third embodiment of the present invention.
  • FIG. 11 is a plan view showing the structure of a conventional semiconductor device.
  • FIG. 12 is a block diagram showing a configuration of a conventional semiconductor device.
  • Embodiment 1 1 and 3 are plan views showing the structure of the semiconductor device 1 according to the first embodiment of the present invention
  • FIG. 4 is a cross-sectional view taken along the line III-III shown in FIG. Figure 1 shows the appearance when viewed from the bottom, and Figure 3 shows the interior when viewed from the top.
  • FIG. 3 in order to show the internal structure of the semiconductor device 1, the illustration of the mold resin 3 shown in FIG. 1 is omitted, and the outer shape 7 of the semiconductor device 1 is indicated by a broken line.
  • FIG. 2 is a block diagram showing the configuration of the semiconductor device 1 according to the first embodiment.
  • the semiconductor device 1 according to the first embodiment includes a semiconductor integrated circuit 10 having a plurality of function blocks, a package 2 for housing the semiconductor integrated circuit 10, and It has a ground terminal 66, a plurality of signal terminals 4, and one power supply terminal 8 exposed from the package 2.
  • the semiconductor integrated circuit 10 is formed on a semiconductor chip 21 and has, for example, two functional blocks 11 and 12.
  • the function block 11 is made up of, for example, a digital circuit
  • the function block 12 is made up of, for example, an analog circuit.
  • the functional block 12 includes a filter circuit for extracting a desired signal from the received signal, It consists of an analog circuit that includes an amplifier circuit that amplifies the output of the filter circuit, and the functional block 11 is a digital circuit that includes a composite device that performs error correction and the like on the demodulated digital signal. It is configured.
  • an area (not shown) in which the functional block 11 is formed on the upper surface of the semiconductor chip 21 has an electrode to which a ground potential serving as an operation reference of the functional block 11 is applied.
  • An electrode 26 to which a ground potential serving as an operation reference of the function block 12 is provided is provided in a region (not shown) where the function block 12 is formed.
  • the semiconductor chip 21 is joined to the insulating substrate 22 on its lower surface.
  • the insulating substrate 22 is, for example, a glass epoxy substrate or a Teflon substrate.
  • the package 2 of the semiconductor device 1 is made of a mold resin 3 that forms the outer shape 7 of the semiconductor device 1.
  • the ground terminals 16 are composed of ground terminals 5 and 6 which are separated from each other, and the ground terminals 5 and 6 are adjacent to each other. Are arranged.
  • the ground terminal 16, the power terminal 8 and the signal terminal 4 are provided on the bottom surface of the package 2, and the power terminal 8 and the signal terminal 4 are arranged around the ground terminal 16.
  • an insulating substrate 22 to which the semiconductor chip 21 is bonded is bonded to each of the ground terminals 5 and 6 on the side opposite to the semiconductor chip 21. That is, the insulating terminals 22 and the semiconductor chip 21 are mounted on the ground terminals 5 and 6 in this order.
  • Each of the ground terminals 5 and 6 is, for example, a rectangular thin plate made of metal. As shown in FIGS. 2 to 4, the ground terminals 5 and 6 are joined to the electrodes 25 and 26 of the semiconductor chip 21 by aluminum wires 23 inside the package 2. As a result, the ground terminal 5 and the functional block 11 are electrically connected, and the ground terminal 6 and the functional block 12 are electrically connected.
  • a ground potential is applied to the ground terminals 5 and 6 from outside the semiconductor device 1, and as a result, the functional blocks 11 and 12 provide a ground potential as a reference for their operation. Is given.
  • the signal terminal 4 is, for example, a rectangular thin plate made of metal. Although not shown in FIGS. 2 to 4, electrodes around the upper surface of the semiconductor chip 21 to which output signals from the functional blocks 11 and 12 are applied or signals from outside the semiconductor device 1 are provided. Electrodes are provided for application to the function blocks 11 and 12. The signal terminal 4 is electrically connected to the electrode by an aluminum wire. As a result, the signal terminal 4 is electrically connected to the function block 11 or the function block 12 inside the package 2.
  • a certain signal terminal 4 connected to the functional block 11 is supplied with a clock signal or other input signal from the outside of the semiconductor device 1, for example, as a reference for the operation of a digital circuit. Is supplied to the function block 11.
  • the other signal terminal 4 connected to the function block 11 is supplied with an output signal from the function block 11.
  • a device external to the semiconductor device 1 can receive an output signal from the function block 1.
  • One signal terminal 4 connected to the function block 1 2 A high-frequency signal received from, for example, an antenna (not shown) is provided, and as a result, the high-frequency signal is supplied to the functional block 12. An output signal from the function block 12 is given to another signal terminal 4 connected to the function block 12.
  • the signal terminal 4 to which a signal is supplied from the outside of the semiconductor device 1 is referred to as an “input signal terminal 4”
  • the signal terminal 4 to which the output signals from the functional blocks 1 1 1 and 1 12 are supplied is referred to as an “output signal It may be called.
  • the power supply terminal 8 is, for example, a rectangular thin plate made of metal. Although not shown in FIGS. 2 to 4, electrodes for supplying power to the functional circuits 11 and 12 from outside the semiconductor device 1 are provided on the upper surface of the semiconductor chip 21. The power supply terminal 8 is electrically connected to the electrode by an aluminum wire. As a result, the power supply terminal 8 is electrically connected to the functional works 11 and 12 inside the package 2.
  • the power supply terminal 8 is supplied with a power supply required for the operation of the semiconductor integrated circuit 10, for example, a positive potential, from outside the semiconductor device 1.
  • a power supply required for the operation of the semiconductor integrated circuit 10 for example, a positive potential
  • power is supplied to each of the functional blocks 11 and 12 via the power supply terminal 7.
  • the function block 11 operates based on the ground voltage provided via the ground terminal 5
  • the function block 12 operates based on the ground voltage provided via the ground terminal 6.
  • the mold resin 3 exposes the ground terminals 5 and 6, the power supply terminal 8 and the signal terminal 4, and exposes the semiconductor chip 21, the insulating substrate 22 and the ground terminals 5 and 6 and the power supply. Terminal 8, signal terminal 4, and aluminum wire 23 are sealed.
  • the ground terminal 5 Since the ground terminal 5 is separated from the ground terminal 6, the current I 11 does not flow to the ground terminal 6 and the current I 12 does not flow to the ground terminal 5. Therefore, a current flows through the ground terminal 5, and the impedance 5a of the ground terminal 5 causes When a potential difference is generated between the ground potential 20 applied to the ground terminal 5 from the outside of the semiconductor device 1 and the ground potential actually applied to the electrode 25, the potential difference is determined by the current I 12 Does not vary with the size of. Similarly, a current flows through the ground terminal 6, and the ground potential 20 applied to the ground terminal 6 from the outside of the semiconductor device 1 and the electrode 26 are actually applied by the impedance 6a of the ground terminal 6. When a potential difference is generated with respect to the ground potential, the potential difference does not fluctuate according to the magnitude of the current I11.
  • the ground potential applied to one of the functional blocks 11 and 12 varies only with the magnitude of the current flowing through itself, and is not affected by the magnitude of the current flowing through the other functional block.
  • the semiconductor device 1 according to the first embodiment since the ground terminal is separated for each functional block of the semiconductor integrated circuit 10, it is different from the above-described conventional semiconductor device 101.
  • the ground potential applied to a certain functional block via the ground terminal does not vary depending on the magnitude of the current flowing to the other functional blocks.
  • the performance of each functional block is improved. Therefore, the performance of the semiconductor device 1 according to the first embodiment is improved as compared with the conventional semiconductor device 101.
  • FIG. 5 and 6 are plan views showing the structure of the semiconductor device 31 according to the second embodiment of the present invention
  • FIG. 7 is a cross-sectional view taken along the line VI-VI shown in FIG. Fig. 5 shows the appearance when viewed from the bottom
  • Fig. 6 shows the interior when viewed from the top.
  • FIG. 6 in order to show the internal structure of the semiconductor device 31, the illustration of the mold resin 33 shown in FIG. 5 is omitted, and the outer shape 37 of the semiconductor device 31 is indicated by a broken line.
  • the semiconductor device 31 according to the second embodiment is basically the same as the semiconductor device 1 according to the first embodiment except that the shapes of the ground terminals 5 and 6 are modified.
  • the semiconductor device 31 according to the second embodiment includes the semiconductor integrated circuit 10 described above, a package 32 that houses the semiconductor integrated circuit 10, a ground terminal 66 exposed from the package 32, and a signal. Terminal 4 and power supply terminal 8 are provided.
  • the package 32 of the semiconductor device 31 is made of a molding resin 33 forming an outer shape 37 of the semiconductor device 31, and the ground terminals 66 are separated from each other.
  • Ground terminals 35 and 36 are provided.
  • the ground terminal 66, the power supply terminal 8 and the signal terminal 4 are provided on the bottom of the package 32.
  • the ground terminal 35 is a modification of the shape of the ground terminal 5 according to the first embodiment, and is, for example, a substantially square thin plate.
  • the ground terminal 36 is obtained by modifying the shape of the ground terminal 6 according to the first embodiment, and is, for example, a rectangular frame-shaped thin plate.
  • the ground terminal 36 surrounds the ground terminal 35, and the power supply terminal 8 and the signal terminal 4 are arranged around the ground terminal 66.
  • an insulating substrate 42 to which the semiconductor chip 21 is bonded is bonded to the ground terminal 35 on the side opposite to the semiconductor chip 21. That is, the insulating substrate 42 and the semiconductor chip 21 are mounted on the ground terminal 35 in this order.
  • the insulating substrate 42 is, for example, a glass epoxy substrate or a Teflon substrate.
  • the ground terminals 35 and 36 are joined to the electrodes 25 and 26 of the semiconductor chip 21 by aluminum wires 43 inside the package 2.
  • the ground terminal 35 and the functional block 11 are electrically connected, and the ground terminal 36 and the functional block 12 are electrically connected. Since the size of the insulating substrate 42 is smaller than the size of the ground terminal 35, the electrode 26 formed on the upper surface of the semiconductor chip 21 and the ground terminal 35 must be connected with the aluminum wire 43. Becomes possible.
  • the mold resin 33 exposes the ground terminal 66, the power supply terminal 8 and the signal terminal 4, while exposing the semiconductor chip 21, the insulating substrate 42, the ground terminal 66, and the power supply terminal. 8.
  • the signal terminal 4 and the aluminum wire 43 are sealed.
  • Other structures of the semiconductor device 31 according to the second embodiment are the same as those of the semiconductor device 1 according to the above-described first embodiment, and a description thereof will be omitted.
  • the ground terminal 36 surrounds the ground terminal 35. Therefore, the potential of the ground terminal 35 is less affected by the change in the potential of the signal terminal 4.
  • the ground terminals 5 and 6 are both rectangular, and are merely arranged adjacent to each other. Therefore, when a clock signal of, for example, several tens of MHz is input to the signal terminal 4, the potential change at the signal terminal 4 is performed. As a result, the potential of one or both of the ground terminals 5 and 6 may fluctuate. As a result, the performance of the functional block connected to the ground terminal whose potential fluctuates sometimes deteriorated.
  • the second embodiment since one ground terminal surrounds the other ground terminal, it is possible to reduce at least a change in the potential of the other ground terminal due to a change in the potential of the signal terminal 4. it can. As a result, the performance of the semiconductor device 32 is further improved as compared with the semiconductor device 1 according to the above-described first embodiment.
  • FIG. 8 and 9 are plan views showing the structure of a semiconductor device 51 according to Embodiment 3 of the present invention.
  • FIG. 10 is a cross-sectional view taken along the line IX-IX shown in FIG. Fig. 8 shows the appearance when viewed from the bottom, and Fig. 9 shows the interior when viewed from the top.
  • FIG. 9 to show the internal structure of the semiconductor device 51, the illustration of the mold resin 53 shown in FIG. 8 is omitted, and the outer shape 57 of the semiconductor device 51 is indicated by a broken line.
  • the semiconductor device 51 according to the third embodiment is the same as the semiconductor device 31 according to the second embodiment except that a signal terminal is further provided, and a ground terminal 36 also surrounds the signal terminal. It is.
  • the semiconductor device 51 includes the semiconductor integrated circuit 10 described above, a package 52 that houses the semiconductor integrated circuit 10, a ground terminal 66 exposed from the package 52, and a signal terminal 4. , 54 and a power supply terminal 8. As shown in FIG. 8, the package 52 is composed of a mold resin 53 that forms the outer shape 57 of the semiconductor device 51.
  • a plurality of signal terminals 54 are provided, for example, a rectangular thin plate made of metal. Then, similarly to the signal terminal 4, inside the package 2, it is electrically connected to the functional block 11 or the functional block 12. Specifically, as described in the first embodiment, electrodes (not shown) to which output signals from the functional blocks 11 and 12 are provided around the upper surface of the semiconductor chip 21 or a semiconductor device An electrode (not shown) for inputting a signal to the function blocks 11 and 12 from outside of the device 1 is provided.
  • the signal terminals 54 of the package 52 are electrically connected to some of these electrodes by aluminum wires.
  • the signal terminals 54 connected to the functional blocks 11 and 12 receive an input signal from outside the semiconductor device 51 or output signals from the functional blocks 11 and 12. As a result, a signal from an external device can be supplied to the functional blocks 11 and 12, and the external device can receive an output signal from the functional blocks 11 and 12.
  • the ground terminal 66, the power supply terminal 8, and the signal terminals 4 and 54 are provided on the bottom surface of the package 52, and the ground terminal 36 surrounds the ground terminal 35 and the signal terminal 54.
  • the molding resin 53 exposes the ground terminal 66, the power supply terminal 8, and the signal terminals 4, 54 while exposing the semiconductor chip 21, the insulating substrate 42, and the ground terminal 6. 6, the power supply terminal 8, the signal terminals 4, 5 4 and the aluminum wire 43 are sealed.
  • Other structures of the semiconductor device 51 according to the third embodiment are the same as those of the semiconductor device 31 according to the above-described second embodiment, and a description thereof will be omitted.
  • the ground terminal 36 since the ground terminal 36 also surrounds the signal terminal 54, not only the potential of the ground terminal 35 but also the potential of the signal terminal 54 is reduced. It is less susceptible to a change in potential at the signal terminal 4.
  • a clock signal of several tens of MHz is provided to one of the signal terminals 4 adjacent to each other, and an analog signal having a very small signal level is provided to the other, for example, an antenna.
  • the weak radio signal received at step (1) is input, the potential at the signal terminal (4) to which the radio signal is input may fluctuate due to a change in the potential at the signal terminal (4) to which the clock signal is input. Therefore, the function block 12 to which the wireless signal is input may not be able to properly process the wireless signal.
  • the semiconductor device 51 since the signal terminal 54 surrounded by the ground terminal 36 is provided, by assigning a weak signal to the noise as described above to the signal terminal 54, the semiconductor device 51 The problem that the signal is not properly processed inside or outside due to a potential change at the signal terminal 4 can be improved. As a result, the performance is further improved as compared with the semiconductor device 31 according to the second embodiment.
  • power is supplied to the semiconductor integrated circuit 10. Although one power supply terminal 8 is provided, a plurality of power supply terminals 8 may be provided around the ground terminal. Also, the case has been described where the digital circuit and the analog circuit are employed for the functional blocks 11 and 12 included in the semiconductor integrated circuit 10, but functional blocks that perform other functions may be employed.
  • a circuit for processing an RF (Radio Frequency) signal is used as the function block 11 and the function A circuit for processing an IF (Intermediate Frequency) signal may be employed as the block 12.
  • RF Radio Frequency
  • IF Intermediate Frequency
  • the circuit that processes the RF signal include a filter circuit that extracts a desired signal from the RF signal input to the signal terminal 4 or 54, an amplifier circuit that amplifies the output of the filter circuit, It includes a frequency conversion circuit that converts RF signals into IF signals.
  • Specific examples of a circuit that processes an IF signal include a filter circuit that filters an IF signal output from a circuit that processes an RF signal, an amplifier circuit that amplifies the output of the filter circuit, an IF circuit It includes a demodulator that demodulates the signal to extract audio signals and the like.
  • a circuit in which a relatively large current of several tens of mA to several hundreds of mA flows is employed in the function block 11
  • a circuit in which a relatively small current of several ⁇ A to several tens / A flows is employed in the function block 12. May be.
  • a circuit through which a relatively large current flows includes, for example, a speaker amplifier circuit, and a circuit through which a relatively small current flows includes a circuit for processing the above-described RF signal.
  • the semiconductor integrated circuit 10 includes the two function blocks 11 and 12.
  • the semiconductor integrated circuit 10 may include three or more function blocks.
  • two functional blocks composed of analog circuits and one functional block composed of digital circuits may be provided. In this case, by separating the ground terminal of the package for each functional block, the performance of each functional block is improved, and as a result, the performance of the semiconductor device is improved.

Abstract

本発明は半導体装置に関し、特に、グランド端子と、その周辺に配置された複数の信号端子とを備える半導体装置において、その性能を向上させる技術を提供することを目的とする。そして、上記目的を達成するために、機能ブロック(11)に接続されているグランド端子(5,35)を、機能ブロック(12)に接続されているグランド端子(6,36)から分離させている。そのため、一方の機能ブロックにグランド端子を介して与えられる接地電位が、他方の機能ブロックに流れる電流の大きさによって変動することが無い。その結果、機能ブロックのそれぞれの性能が向上し、半導体装置の性能が向上する。

Description

半導体装置
技術分野
本発明は半導体装置に関し、 特に、 グランド端子と、 その周辺に配置された複 数の信号端子とを備える半導体装置に関する。
背景技術
図 1 1は従来の半導体装置 1 0 1の構造を示す平面図であって、 その底面から 細
見た際の外観を示している。 また、 図 1 2は従来の半導体装置 1 0 1の構成を示 すプロック図であって、 簡単のために図 1 1に示す電源端子 1 0 7及び信号端子 1 0 4の記載は省略している。
図 1 1 , 1 2に示すように、 従来の半導体装置 1 0 1は、 複数の機能ブロック から構成される半導体集積回路 1 1 0と、 その半導体集積回路 1 1 0を収納する パッケージ 1 0 2と、 パッケージ 1 0 2から露呈している、 一つのグランド端子 1 0 5、 複数の信号端子 1 0 4及び電源端子 1 0 7とを備えている。
半導体集積回路 1 1 0は、 例えばデジタル回路である機能ブロック 1 1 1と、 例えばアナログ回路である機能ブロック 1 1 2とを備えている。 機能ブロック 1 1 1には、 その動作基準となる接地電位が与えられる電極 (以後、 「電極 1 1 1 a」 と呼ぶ) が設けられており、 機能ブロック 1 1 2には、 その動作基準となる 接地電位が与えられる電極(以後、 「電極 1 1 2 a」 と呼ぶ) が設けられている。 パッケージ 1 0 2は、 半導体装置 1 0 1の外形 1 0 6を形成するモールド樹脂 1 0 3から成る。 そのモールド樹脂 1 0 3は、 グランド端子 1 0 5、 電源端子 1 0 7及び信号端子 1 0 4を露出させつつ、 グランド端子 1 0 5と、 電源端子 1 0 7と、 信号端子 1 0 4とを封止している。
グランド端子 1 0 5、 電源端子 1◦ 7及び信号端子 1 0 4は、 パッケージ 1 0 2の底面に設けられており、 電源端子 1 0 7と各信号端子 1 0 4とはグランド端 子 1 0 5の周辺に配置されている。グランド端子 1 0 5は、図 1 2に示すように、 パヅケージ 1 0 2の内部で、 上述の電極 1 1 1 a及び電極 1 1 2 aに電気的に接 続されており、 半導体装置 1◦ 1の外部からグランド端子 1 0 5に接地電位 1 2 0が与えられる。 これにより、 グランド端子 1 0 5と各機能ブロック 1 1 1 , 1 1 2とが電気的に接続され、 各機能プロック 1 1 1 , 1 1 2には、 グランド端子 1 0 5を介して、 それらの動作の基準となる接地電位が与えられる。
信号端子 1 0 4は、図 1 2には図示していないが、パッケージ 1 0 2の内部で、 機能ブロック 1 1 1または機能ブロック 1 1 2に電気的に接続されている。 機能 ブロック 1 1 1に接続されている、 ある信号端子 1 0 4には、 半導体装置 1 0 1 の外部から、 例えばデジタル回路の動作の基準となるクロック信号やその他の入 力信号が与えられ、 その結果、 外部からの入力信号が機能ブロック 1 1 1に供給 される。 また、 機能ブロック 1 1 1に接続されている他の信号端子 1 0 4には、 機能プロック 1 1 1からの出力信号が供給される。 これにより、 半導体装置 1 0 1の外部の装置が、機能プロック 1 1 1からの出力信号を受け取ることができる。 機能ブロック 1 1 2に接続されている、 ある信号端子 1 0 4には、 半導体装置 1 0 1の外部から、 例えばアンテナ (図示せず) で受信された高周波信号が与え られ、 その結果、 その高周波信号が機能ブロック 1 1 2に供給される。 また、 機 能プロック 1 1 2に接続されている他の信号端子 1 0 4には、 機能プロヅク 1 1 2からの出力信号が与えられる。 なお以後、 半導体装置 1 0 1の外部から信号が 与えられる信号端子 1 0 4を 「入力信号端子 1 0 4」、 機能プロック 1 1 1, 1 1 2からの出力信号が与えられる信号端子 1 0 4を 「出力信号端子 1 0 4」 と呼 ぶ場合がある。
電源端子 1 0 7は、図 1 2には図示していないが、パッケージ 1 0 2の内部で、 機能ブロック 1 1 1及び機能プロック 1 1 2に電気的に接続されており、 半導体 装置 1 0 1の外部から、 半導体集積回路 1 1 0が動作するために必要な電源、 例 えばプラス電位が与えられる。これにより、各機能プロヅク 1 1 1 , 1 1 2には、 電源端子 1 0 7を介して電源が与えられ、 グランド端子 1 0 5を介して与えられ た接地電位を基準に、 各機能プロック 1 1 1 , 1 1 2は動作する。
半導体集積回路 1 1 0が動作すると、 機能プロック 1 1 1, 1 1 2には、 それ それ電流 I 1 1 1 , 1 1 1 2が流れる。 これらの電流 I 1 1 1 , I 1 1 2は、 電 源端子 1 0 7、 入力信号端子 1 0 4あるいは出力信号端子 1 0 4から、 グランド 端子 1 0 5に流れる。
グランド端子 1 0 5に電流 I 1 1 1 , 1 1 1 2が流れると、 グランド端子 1 0 5の、 抵抗やインダク夕ンスなどのインピ一ダンス 1 1 5によって、 半導体装置 1 0 1の外部からグランド端子 1 0 5に与えられた接地電位 1 2 0と、 電極 1 1 1 a , 1 1 2 aに実際に与えられている接地電位との間に電位差を生じる。 グラ ンド端子 1 0 5には、 電流 I 1 1 1, I 1 1 2の両方が流れるため、 この電位差 は、 各電流 I 1 1 1 , 1 1 1 2の大きさによって変化する。 つまり、 機能プロヅ ク 1 1 1, 1 1 2の一方の機能ブロックに与えられる接地電位は、 自分自身に流 れる電流の大きさのみならず、 他方の機能プロックに流れる電流の大きさによつ ても変動する。 従って、 一方の機能プロックの性能が、 他方の機能ブロックに流 れる電流の大きさによって劣化し、 これにより半導体装置 1 0 1全体としての性 能が劣化することがあった。
発明の開示
本発明は、 上記のような問題を解決するために成されたものであり、 半導体装 置の性能を向上させる技術を提供することを目的とする。
本発明に係る半導体装置の第 1の態様は、 第 1の機能ブロックと、 第 2の機能 ブロックとを有する半導体集積回路と、 前記半導体集積回路を収納するパッケ一 ジと、 前記パッケージから露呈したグランド端子及び信号端子とを備え、 前記グ ランド端子は、 互いに分離されている第 1 , 2のグランド端子を含み、 前記信号 端子は、前記グランド端子の周囲に配置されている複数の第 1の信号端子を含み、 前記第 1のグランド端子は、 前記第 1の機能ブロックと電気的に接続され、 前記 第 2のグランド端子は、 前記第 2の機能プロックと電気的に接続されているもの である。
本発明に係る半導体装置の第 2の態様は、 前記第 2のグランド端子は、 前記第 1のグランド端子を取り囲んでいるものである。
本発明に係る半導体装置の第 3の態様は、 前記信号端子は第 2の信号端子を更 に含み、 前記第 2のグランド端子は、 前記第 2の信号端子をも取り囲んでいるも のである。
本発明に係る半導体装置の第 1の態様によれば、 第 1の機能プロックに接続さ れている第 1のグランド端子が、 第 2の機能プロックに接続されている第 2のグ ランド端子から分離しているため、 一方の機能ブロックにグランド端子を介して 与えられる接地電位が、 他方の機能プロックに流れる電流の大きさによって変動 することが無い。その結果、第 1 , 2の機能プロヅクのそれぞれの性能が向上し、 半導体装置の性能が向上する。
本発明に係る半導体装置の第 2の態様によれば、 第 2のグランド端子が第 1の グランド端子を取り囲んでいるため、 第 1のグランド端子の電位が、 第 1の信号 端子での電位の変化の影響を受けにくくなる。
本発明に係る半導体装置の第 3の態様によれば、 第 2のグランド端子が第 2の 信号端子をも取り囲んでいるため、 第 1のグランド端子のみならず、 第 2の信号 端子の電位も、 第 1の信号端子での電位の変化の影響を受けにくくなる。
この発明の目的、 特徴、 局面、 および利点は、 以下の詳細な説明と添付図面と によって、 より明白となる。
図面の簡単な説明
図 1は、 本発明の実施の形態 1に係る半導体装置の構造を示す平面図である。 図 2は、 本発明の実施の形態 1に係る半導体装置の構成を示すプロック図であ る。
図 3は、 本発明の実施の形態 1に係る半導体装置の構造を示す平面図である。 図 4は、 本発明の実施の形態 1に係る半導体装置の構造を示す断面図である。 図 5は、 本発明の実施の形態 2に係る半導体装置の構造を示す平面図である。 図 6は、 本発明の実施の形態 2に係る半導体装置の構造を示す平面図である。 図 7は、 本発明の実施の形態 2に係る半導体装置の構造を示す断面図である。 図 8は、 本発明の実施の形態 3に係る半導体装置の構造を示す平面図である。 図 9は、 本発明の実施の形態 3に係る半導体装置の構造を示す平面図である。 図 1 0は、本発明の実施の形態 3に係る半導体装置の構造を示す断面図である。 図 1 1は、 従来の半導体装置の構造を示す平面図である。
図 1 2は、 従来の半導体装置の構成を示すブロック図である。
発明を実施するための最良の形態
1 . 実施の形態 1 図 1 , 3は本発明の実施の形態 1に係る半導体装置 1の構造を示す平面図であ つて、 図 4は図 3に示す矢視 I I I— II Iにおける断面図である。 図 1は底面から見 た際の外観を示しており、 図 3は上面から見た際の内部を示している。 なお図 3 では、 半導体装置 1の内部の構造を示すために、 図 1に示すモールド樹脂 3の記 載を省略し、 半導体装置 1の外形 7を破線で示している。
また、 図 2は本実施の形態 1に係る半導体装置 1の構成を示すプロック図であ つて、簡単のために図 1に示す電源端子 8及び信号端子 4の記載を省略している。 図 1 ~ 4に示すように、 実施の形態 1に係る半導体装置 1は、 複数の機能プロ ックを有する半導体集積回路 1 0と、 その半導体集積回路 1 0を収納するパツケ —ジ 2と、 パッケージ 2から露呈しているグランド端子 6 6、 複数の信号端子 4 及び一つの電源端子 8を備えている。
半導体集積回路 1 0は半導体チップ 2 1上に形成されており、 例えば二つの機 能ブロック 1 1 , 1 2を備えてる。 機能ブロック 1 1は例えばデジタル回路で構 成されており、 機能プロック 1 2は例えばアナログ回路で構成されている。 具体 的には、 例えば、 実施の形態 1に係る半導体装置 1をデジタル変調信号の受信機 に採用する場合には、 機能ブロック 1 2は、 受信信号から希望信号を取り出すフ ィル夕回路や、 そのフィルタ回路の出力を増幅するアンプ回路などを含むアナ口 グ回路で構成されており、 機能ブロック 1 1は、 復調されたデジタル信号に対し て誤り訂正などを行う複合器などを含むデジタル回路で構成されている。
図 3に示すように、 半導体チップ 2 1の上面において、 機能ブロック 1 1が形 成されている領域 (図示せず) には、 機能ブロック 1 1の動作基準となる接地電 位が与えられる電極 2 5が設けられており、 機能プロック 1 2が形成されている 領域 (図示せず) には、 機能ブロック 1 2の動作基準となる接地電位が与えられ る電極 2 6が設けられている。そして、図 4に示すように、半導体チヅプ 2 1は、 その下面で絶縁基板 2 2に接合されている。 絶縁基板 2 2は、 例えば、 ガラスェ ポキシ基板や、 テフロン基板である。
半導体装置 1のパッケージ 2は、 図 1に示すように、 半導体装置 1の外形 7を 形成するモールド樹脂 3から成る。 グランド端子 1 6は、 互いに分離されている グランド端子 5 , 6で構成されており、 そのグランド端子 5, 6は互いに隣り合 つて配置されている。そして、 グランド端子 1 6、電源端子 8及び信号端子 4は、 パッケージ 2の底面に設けられており、 電源端子 8及び信号端子 4は、 グランド 端子 1 6の周辺に配置されている。
図 3 , 4に示すように、 各グランド端子 5, 6には、 半導体チップ 2 1が接合 された絶縁基板 2 2が、半導体チップ 2 1とは反対側で接合されている。つまり、 グランド端子 5, 6には、 絶縁基板 2 2及び半導体チップ 2 1がこの順で搭載さ れている。
各グランド端子 5 , 6は、 例えば、 金属から成る四角形の薄板である。 図 2〜 4に示すように、 グランド端子 5 , 6は、 パッケージ 2の内部で、 それそれ半導 体チップ 2 1の電極 2 5 , 2 6に、 アルミワイヤ 2 3で接合されている。 これに より、 グランド端子 5と機能ブロック 1 1とが電気的に接続され、 グランド端子 6と機能ブロック 1 2とが電気的に接続される。
図 2に示すように、 各グランド端子 5 , 6には、 半導体装置 1の外部から接地 電位が与えられ、 その結果、 各機能ブロック 1 1 , 1 2に、 それらの動作の基準 となる接地電位が与えられる。
信号端子 4は、 例えば、 金属から成る四角形の薄板である。 図 2〜4には図示 していないが、 半導体チップ 2 1の上面の周辺には、 機能プロック 1 1, 1 2か らの出力信号が与えられる電極、 あるいは半導体装置 1の外部からの信号を機能 ブロック 1 1 , 1 2に与えるための電極が設けられている。 そして、 信号端子 4 は、 その電極にアルミワイヤで電気的に接続されている。 これにより、 信号端子 4は、 パッケージ 2の内部で、 機能プロック 1 1または機能ブロック 1 2に電気 的に接続される。
機能ブロック 1 1に接続されている、 ある信号端子 4には、 半導体装置 1の外 部から、 例えばデジタル回路の動作の基準となるクロック信号やその他の入力信 号が与えられ、その結果、外部からの入力信号が機能プロック 1 1に供給される。 また、 機能ブロック 1 1に接続されている他の信号端子 4には、 機能プロック 1 1からの出力信号が与えられる。 これにより、 半導体装置 1の外部の装置が、 機 能プロック 1からの出力信号を受け取ることができる。
機能ブロック 1 2に接続されている、 ある信号端子 4には、 半導体装置 1の外 部から、 例えばアンテナ (図示せず) で受信された高周波信号が与えられ、 その 結果、 その高周波信号が機能プロック 1 2に供給される。 また、 機能ブロック 1 2に接続されている他の信号端子 4には、 機能ブロック 1 2からの出力信号が与 えられる。なお以後、半導体装置 1の外部から信号が与えられる信号端子 4を「入 力信号端子 4」、 機能ブロック 1 1 1 , 1 1 2からの出力信号が与えられる信号 端子 4を 「出力信号端子 4」 と呼ぶ場合がある。
電源端子 8は、 例えば、 金属から成る四角形の薄板である。 図 2〜4には図示 していないが、 半導体チップ 2 1の上面には、 半導体装置 1の外部から機能プロ ヅク 1 1 , 1 2に電源を供給するための電極が設けられている。 そして、 電源端 子 8は、 その電極にアルミワイヤで電気的に接続されている。 これにより電源端 子 8は、 パヅケージ 2の内部で、 機能プロヅク 1 1及び機能プロヅク 1 2に電気 的に接続される。
電源端子 8には、 半導体装置 1の外部から、 半導体集積回路 1 0が動作するた めに必要な電源、 例えばプラス電位が与えられる。 その結果、 各機能ブロック 1 1, 1 2には、 電源端子 7を介して電源が与えられる。 これにより、 機能プロッ ク 1 1は、 グランド端子 5を介して与えられた接地電圧を基準に動作し、 機能ブ ロック 1 2は、 グランド端子 6を介して与えられた接地電圧を基準に動作する。 モールド樹脂 3は、 図 1, 4に示すように、 グランド端子 5 , 6、 電源端子 8 及び信号端子 4を露出させつつ、 半導体チップ 2 1、 絶縁基板 2 2、 グランド端 子 5 , 6、 電源端子 8、 信号端子 4及びアルミワイヤ 2 3を封止している。 上述のように、 半導体装置 1の外部から、 半導体集積回路 1◦に電源が与えら れ動作を開始すると、 機能ブロック 1 1, 1 2には、 それそれ電流 1 1 1 , I I 2が流れる。 機能ブロック 1 1に流れる電流 I 1 1は、 電源端子 8、 入力信号端 子 4あるいは出力信号端子 4から、 グランド端子 5に流れる。 一方、 機能ブロヅ ク 1 2に流れる電流 I 1 2は、 電源端子 8、 入力信号端子 4あるいは出力信号端 子 4から、 グランド端子 6に流れる。
グランド端子 5はグランド端子 6と分離しているため、 電流 I 1 1はグランド 端子 6には流れないし、 電流 I 1 2はグランド端子 5には流れない。 そのため、 グランド端子 5に電流が流れ、 グランド端子 5のインピーダンス 5 aによって、 半導体装置 1の外部からグランド端子 5に与えられた接地電位 2 0と、 電極 2 5 に実際に与えられている接地電位との間に電位差を生じた際、 この電位差が、 電 流 I 1 2の大きさによって変動することはない。 同様に、 グランド端子 6に電流 が流れ、 グランド端子 6のインピーダンス 6 aによって、 半導体装置 1の外部か らグランド端子 6に与えられた接地電位 2 0と、 電極 2 6に実際に与えられてい る接地電位との間に電位差を生じた際、 この電位差が、 電流 I 1 1の大きさによ つて変動することはない。
従って、 機能ブロック 1 1 , 1 2の一方の機能ブロックに与えられる接地電位 は、 自分自身に流れる電流の大きさのみで変動し、 他方の機能ブロックに流れる 電流の大きさの影響を受けない。
このように、 本実施の形態 1に係る半導体装置 1によれば、 半導体集積回路 1 0の機能プロックごとにグランド端子が分離されているため、 上述の従来の半導 体装置 1 0 1とは異なり、 ある機能ブロックにグランド端子を介して与えられる 接地電位が、 それ以外の機能プロヅクに流れる電流の大きさによって変動するこ とが無い。 その結果、 各機能ブロックの性能が向上する。 従って、 本実施の形態 1に係る半導体装置 1の性能が、 従来の半導体装置 1 0 1よりも向上する。
2 . 実施の形態 2
図 5, 6は本発明の実施の形態 2に係る半導体装置 3 1の構造を示す平面図で あって、 図 7は図 6に示す矢視 VI— VIにおける断面図である。 図 5は底面から見 た際の外観を示しており、 図 6は上面から見た際の内部を示している。 なお図 6 では、 半導体装置 3 1の内部の構造を示すために、 図 5に示すモールド樹脂 3 3 の記載を省略し、 半導体装置 3 1の外形 3 7を破線で示している。
本実施の形態 2に係る半導体装置 3 1は、 上述の実施の形態 1に係る半導体装 置 1において、 基本的には、 グランド端子 5, 6の形状を変形したものである。 本実施の形態 2に係る半導体装置 3 1は、 上述の半導体集積回路 1 0と、 その 半導体集積回路 1 0を収納するパッケージ 3 2と、 パッケージ 3 2から露呈して いるグランド端子 6 6、 信号端子 4及び電源端子 8とを備えている。
半導体装置 3 1のパッケージ 3 2は、 図 5に示すように、 半導体装置 3 1の外 形 3 7を形成するモールド樹脂 3 3から成り、 グランド端子 6 6は、 互いに分離 されているグランド端子 3 5, 3 6から構成されている。 そして、 グランド端子 6 6、 電源端子 8及び信号端子 4は、 パッケージ 3 2の底面に設けられている。 グランド端子 3 5は、 実施の形態 1に係るグランド端子 5の形状を変形したも のであって、 例えば略正方形の薄板である。 グランド端子 3 6は、 実施の形態 1 に係るグランド端子 6の形状を変形したものであって、 例えば方形枠状の薄板で ある。 そして、 グランド端子 3 6はグランド端子 3 5を取り囲んでおり、 電源端 子 8及び信号端子 4はグランド端子 6 6の周辺に配置されている。
図 6, 7に示すように、 グランド端子 3 5には、 半導体チップ 2 1が接合され た絶縁基板 4 2が、 半導体チップ 2 1とは反対側で接合されている。 つまり、 グ ランド端子 3 5には、 絶縁基板 4 2及び半導体チップ 2 1がこの順で搭載されて いる。なお絶縁基板 4 2は、例えばガラスエポキシ基板や、テフロン基板である。 図 6 , 7に示すように、 グランド端子 3 5 , 3 6は、 パヅケージ 2の内部で、 それそれ半導体チップ 2 1の電極 2 5, 2 6に、 アルミワイヤ 4 3で接合されて いる。これにより、グランド端子 3 5と機能プロック 1 1とが電気的に接続され、 グランド端子 3 6と機能ブロック 1 2とが電気的に接続される。 なお絶縁基板 4 2の大きさは、 グランド端子 3 5の大きさよりも小さいため、 半導体チップ 2 1 の上面に形成された電極 2 6と、 グランド端子 3 5とをアルミワイヤ 4 3で接続 することが可能となる。
モールド樹脂 3 3は、 図 5, 7に示すように、 グランド端子 6 6、 電源端子 8 及び信号端子 4を露出させつつ、 半導体チップ 2 1、 絶縁基板 4 2、 グランド端 子 6 6、 電源端子 8、 信号端子 4及びアルミワイヤ 4 3を封止している。 本実施 の形態 2に係る半導体装置 3 1のその他の構造は、 上述の実施の形態 1に係る半 導体装置 1と同じであるため、 その説明は省略する。
このように、 本実施の形態 2に係る半導体装置 3 1では、 グランド端子 3 6が グランド端子 3 5を取り囲んでいる。 従ってグランド端子 3 5の電位が、 信号端 子 4での電位の変化の影響を受けにく くなる。
実施の形態 1に係る半導体装置 1では、 グランド端子 5, 6は共に四角形であ り、 単に互いに隣り合って配置されているだけであった。 そのため、 信号端子 4 に例えば数十 M H zのクロック信号が入力されると、 その信号端子 4での電位変 化によって、 グランド端子 5 , 6の一方あるいは両方の電位が変動することがあ つた。 そのため、 電位が変動するグランド端子に接続されている機能ブロックの 性能が劣化することがあった。
本実施の形態 2では、 一方のグランド端子が、 他方のグランド端子を取り囲ん でいるため、 少なくとも、 信号端子 4における電位変化によって、 その他方のグ ランド端子の電位が変動することを低減することができる。 その結果、 上述の実 施の形態 1に係る半導体装置 1よりも、 更に半導体装置 3 2の性能が向上する。
3 . 実施の形態 3
図 8 , 9は本発明の実施の形態 3に係る半導体装置 5 1の構造を示す平面図で あって、 図 1 0は図 9に示す矢視 IX— IXおける断面図である。 図 8は底面から見 た際の外観を示しており、 図 9は上面から見た際の内部を示している。 なお図 9 では、 半導体装置 5 1の内部の構造を示すために、 図 8に示すモールド樹脂 5 3 の記載を省略し、 半導体装置 5 1の外形 5 7を破線で示している。
本実施の形態 3に係る半導体装置 5 1は、 上述の実施の形態 2に係る半導体装 置 3 1において、 信号端子を更に設け、 グランド端子 3 6がその信号端子をも取 り囲んでいるものである。
本実施の形態 3に係る半導体装置 5 1は、 上述の半導体集積回路 1 0と、 その 半導体集積回路 1 0を収納するパッケージ 5 2と、 パッケージ 5 2から露呈した グランド端子 6 6、 信号端子 4, 5 4及び電源端子 8とを備えている。 パッケ一 ジ 5 2は、 図 8に示すように、 半導体装置 5 1の外形 5 7を形成するモールド樹 脂 5 3から成る。
信号端子 5 4は複数設けられており、 例えば、 金属から成る四角形の薄板であ る。 そして、 信号端子 4と同様に、 パッケージ 2の内部で、 機能プロヅク 1 1ま たは機能ブロック 1 2に電気的に接続される。 具体的には、 実施の形態 1で述べ たように、 半導体チップ 2 1の上面の周辺には、 機能ブロック 1 1, 1 2からの 出力信号が与えられる電極 (図示せず)、 あるいは半導体装置 1の外部から機能 ブロック 1 1 , 1 2に信号を入力するための電極(図示せず)が設けられている。 パッケージ 5 2の信号端子 5 4は、 これらの電極の一部にアルミワイヤで電気的 に接続されている。 機能ブロック 1 1 , 1 2に接続されている信号端子 5 4には、 半導体装置 5 1 の外部から入力信号が与えられたり、 機能ブロック 1 1 , 1 2からの出力信号が 与えられる。 これにより、 外部の装置からの信号が機能ブロック 1 1 , 1 2に供 給されたり、 外部の装置が機能ブロック 1 1 , 1 2からの出力信号を受け取るこ とができる。
グランド端子 6 6、 電源端子 8及び信号端子 4 , 5 4は、 パッケージ 5 2の底 面に設けられており、 グランド端子 3 6はグランド端子 3 5及び信号端子 5 4を 取り囲んでいる。
モールド樹脂 5 3は、 図 8, 1 0に示すように、 グランド端子 6 6、 電源端子 8及び信号端子 4、 5 4を露出させつつ、 半導体チップ 2 1、 絶縁基板 4 2、 グ ランド端子 6 6、 電源端子 8、 信号端子 4 , 5 4及びアルミワイヤ 4 3を封止し ている。 本実施の形態 3に係る半導体装置 5 1のその他の構造は、 上述の実施の 形態 2に係る半導体装置 3 1と同じであるため、 その説明は省略する。
このように、 本実施の形態 3に係る半導体装置 5 1によれば、 グランド端子 3 6が信号端子 5 4をも取り囲んでいるため、 グランド端子 3 5のみならず、 信号 端子 5 4の電位も、 信号端子 4での電位の変化の影響を受けにくくなる。
上述の実施の形態 2に係る半導体装置 3 1において、 例えば、 互いに隣り合う 信号端子 4の一方に、 数十 M H zのクロック信号が与えられ、 他方に信号レベル の非常に小さいアナログ信号、 例えばアンテナで受信された微弱の無線信号が入 力された場合、 クロック信号が入力される信号端子 4での電位変化によって、 無 線信号が入力される信号端子 4の電位が変動することがあった。 そのため、 無線 信号が入力される機能ブロック 1 2が、 その無線信号を適切に処理できないこと があった。
本実施の形態 3では、 グランド端子 3 6に取り囲まれた信号端子 5 4が設けら れているため、 この信号端子 5 4に上述のようなノィズに弱い信号を割り当てる ことによって、 半導体装置 5 1の内部あるいは外部で、 その信号が、 信号端子 4 での電位変化によって適切に処理されない不具合を改善することができる。 その 結果、 上述の実施の形態 2に係る半導体装置 3 1よりも更に性能が向上する。 なお、 上述の実施の形態 1 ~ 3では、 半導体集積回路 1 0に電源を供給するた めの電源端子 8は一つであつたが、 グランド端子の周辺に複数設けても良い。 また、 半導体集積回路 1 0が備える機能ブロック 1 1 , 1 2に、 デジタル回路 及びアナログ回路を採用した場合について説明したが、 他の機能を果たす機能ブ 口ヅクを採用しても良い。 例えば、 上述の半導体装置 1 , 3 1 , 5 1を、 スーパ 一へテロダイン方式の受信機に採用する場合、機能プロック 1 1として、 R F (R adio Frequency) 信号を処理する回路を採用し、 機能プロック 1 2として、 I F ( Intermediate Frequency) 信号を処理する回路を採用しても良い。
R F信号を処理する回路の具体例としては、 信号端子 4あるいは信号端子 5 4 に入力された R F信号から希望信号を取り出すフィル夕回路や、 そのフィル夕回 路の出力を増幅するアンプ回路や、 R F信号を I F信号へ変換する周波数変換回 路などを含んでいる。 また、 I F信号を処理する回路の具体例としては、 R F信 号を処理する回路から出力された I F信号をフィルタリングするフィル夕回路 や、 そのフィル夕回路の出力を増幅するアンプ回路や、 I F信号を復調して音声 信号などを取り出す復調器などを含んでいる。
また、 数十 mAから数百 mAの比較的大電流が流れる回路を機能ブロック 1 1 に採用し、 数〃 A〜数十 / Aの比較的小電流が流れる回路を機能ブロック 1 2に 採用しても良い。 比較的大電流が流れる回路としては、 例えばスピーカアンプ回 路などがあり、 比較的小電流が流れる回路としては、 上述の R F信号を処理する 回路などがある。
また上述の実施の形態 1〜 3では、 半導体集積回路 1 0は 2つの機能プロック 1 1, 1 2を備えていたが、 3つ以上の機能ブロックを備えていても良い。 例え ば、 アナログ回路で構成されている機能ブロックを 2つと、 デジタル回路で構成 されている機能ブロックを 1つ備えていても良い。 この場合には、 機能ブロック ごとにパッケージのグランド端子を分離することによって、 各機能プロヅクの性 能が向上し、 その結果、 半導体装置の性能が向上する。
この発明は詳細に説明されたが、 上記した説明は、 すべての局面において、 例 示であって、 この発明がそれに限定されるものではない。 例示されていない無数 の変形例が、 この発明の範囲から外れることなく想定され得るものと解される。 .

Claims

請求の範囲
1 . 第 1の機能ブロックと、 第 2の機能ブロックとを有する半導体集積回路 と、
前記半導体集積回路を収納するパッケージと、
前記パッケージから露呈したグランド端子及び信号端子とを備え、
前記グランド端子は、 互いに分離されている第 1 , 2のグランド端子を含み、 前記信号端子は、 前記グランド端子の周囲に配置されている複数の第 1の信号 端子を含み、
前記第 1のグランド端子は、 前記第 1の機能プロックと電気的に接続され、 前記第 2のグランド端子は、 前記第 2の機能プロックと電気的に接続されてい る、 半導体装置。
2 . 前記第 2のグランド端子は、前記第 1のグランド端子を取り囲んでいる、 請求の範囲 1記載の半導体装置。
3 . 前記信号端子は第 2の信号端子を更に含み、
前記第 2のグランド端子は、 前記第 2の信号端子をも取り囲んでいる、 請求の 範囲 2記載の半導体装置。
PCT/JP2002/007513 2002-07-24 2002-07-24 半導体装置 WO2004010497A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
US10/509,689 US20050161798A1 (en) 2002-07-24 2002-07-24 Semiconductor device
PCT/JP2002/007513 WO2004010497A1 (ja) 2002-07-24 2002-07-24 半導体装置
CNA028293673A CN1639862A (zh) 2002-07-24 2002-07-24 半导体器件
EP02755645A EP1524689A1 (en) 2002-07-24 2002-07-24 Semiconductor device
JP2004522709A JP4004500B2 (ja) 2002-07-24 2002-07-24 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2002/007513 WO2004010497A1 (ja) 2002-07-24 2002-07-24 半導体装置

Publications (1)

Publication Number Publication Date
WO2004010497A1 true WO2004010497A1 (ja) 2004-01-29

Family

ID=30490775

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2002/007513 WO2004010497A1 (ja) 2002-07-24 2002-07-24 半導体装置

Country Status (5)

Country Link
US (1) US20050161798A1 (ja)
EP (1) EP1524689A1 (ja)
JP (1) JP4004500B2 (ja)
CN (1) CN1639862A (ja)
WO (1) WO2004010497A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005340741A (ja) * 2004-05-31 2005-12-08 Renesas Technology Corp 半導体装置
JP2009212211A (ja) * 2008-03-03 2009-09-17 Rohm Co Ltd 半導体装置
JP2011009776A (ja) * 2010-09-07 2011-01-13 Renesas Electronics Corp 半導体装置
WO2013140886A1 (ja) * 2012-03-22 2013-09-26 株式会社 村田製作所 半導体装置および半導体モジュール

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9070700B2 (en) * 2011-11-04 2015-06-30 Broadcom Corporation Apparatus for electrostatic discharge protection and noise suppression in circuits

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07312404A (ja) * 1994-05-18 1995-11-28 Hitachi Ltd 樹脂封止型半導体装置
JPH09223705A (ja) * 1996-02-15 1997-08-26 Hitachi Ltd 半導体装置
US6025640A (en) * 1997-07-16 2000-02-15 Dai Nippon Insatsu Kabushiki Kaisha Resin-sealed semiconductor device, circuit member for use therein and method of manufacturing resin-sealed semiconductor device
JP2002313980A (ja) * 2001-04-16 2002-10-25 Niigata Seimitsu Kk 半導体装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5545923A (en) * 1993-10-22 1996-08-13 Lsi Logic Corporation Semiconductor device assembly with minimized bond finger connections
JP3947292B2 (ja) * 1998-02-10 2007-07-18 大日本印刷株式会社 樹脂封止型半導体装置の製造方法
EP0895287A3 (en) * 1997-07-31 2006-04-05 Matsushita Electric Industrial Co., Ltd. Semiconductor device and lead frame for the same
US5903050A (en) * 1998-04-30 1999-05-11 Lsi Logic Corporation Semiconductor package having capacitive extension spokes and method for making the same
US6539531B2 (en) * 1999-02-25 2003-03-25 Formfactor, Inc. Method of designing, fabricating, testing and interconnecting an IC to external circuit nodes
US6208190B1 (en) * 1999-05-27 2001-03-27 Lucent Technologies Inc. Minimizing effects of switching noise in mixed signal chips
JP2002076228A (ja) * 2000-09-04 2002-03-15 Dainippon Printing Co Ltd 樹脂封止型半導体装置
US6867493B2 (en) * 2000-11-15 2005-03-15 Skyworks Solutions, Inc. Structure and method for fabrication of a leadless multi-die carrier
JP2003324151A (ja) * 2002-04-26 2003-11-14 Toshiba Microelectronics Corp 半導体集積回路装置、実装基板装置、及び実装基板装置の配線切断方法
US6818973B1 (en) * 2002-09-09 2004-11-16 Amkor Technology, Inc. Exposed lead QFP package fabricated through the use of a partial saw process
US6927483B1 (en) * 2003-03-07 2005-08-09 Amkor Technology, Inc. Semiconductor package exhibiting efficient lead placement

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07312404A (ja) * 1994-05-18 1995-11-28 Hitachi Ltd 樹脂封止型半導体装置
JPH09223705A (ja) * 1996-02-15 1997-08-26 Hitachi Ltd 半導体装置
US6025640A (en) * 1997-07-16 2000-02-15 Dai Nippon Insatsu Kabushiki Kaisha Resin-sealed semiconductor device, circuit member for use therein and method of manufacturing resin-sealed semiconductor device
JP2002313980A (ja) * 2001-04-16 2002-10-25 Niigata Seimitsu Kk 半導体装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005340741A (ja) * 2004-05-31 2005-12-08 Renesas Technology Corp 半導体装置
US8471379B2 (en) 2004-05-31 2013-06-25 Renesas Electronics Corporation Semiconductor device
JP2009212211A (ja) * 2008-03-03 2009-09-17 Rohm Co Ltd 半導体装置
JP2011009776A (ja) * 2010-09-07 2011-01-13 Renesas Electronics Corp 半導体装置
WO2013140886A1 (ja) * 2012-03-22 2013-09-26 株式会社 村田製作所 半導体装置および半導体モジュール
US9252132B2 (en) 2012-03-22 2016-02-02 Murata Manufacturing Co., Ltd. Semiconductor device and semiconductor module

Also Published As

Publication number Publication date
EP1524689A1 (en) 2005-04-20
JP4004500B2 (ja) 2007-11-07
US20050161798A1 (en) 2005-07-28
JPWO2004010497A1 (ja) 2005-11-17
CN1639862A (zh) 2005-07-13

Similar Documents

Publication Publication Date Title
US6998926B2 (en) Piezoelectric oscillator, portable phone employing piezoelectric oscillator, and electronic apparatus employing piezoelectric oscillator
US7518228B2 (en) Hybrid integrated circuit device, and method for fabricating the same, and electronic device
US7095161B2 (en) Piezoelectric resonator
US6980066B2 (en) High-frequency module
JP3949695B2 (ja) 受信装置
CN102545828B (zh) 石英振荡器及其制造方法
US20060049896A1 (en) Surface acoustic wave device and method for manufacturing the same
US6169461B1 (en) High-frequency oscillating circuit
US20040222487A1 (en) Semiconductor device having a shielding layer
JP2010135959A (ja) 弾性表面波デバイス
KR100631214B1 (ko) 밸룬이 장착된 밸런스 필터 패키징 칩 및 그 제조방법
WO2004010497A1 (ja) 半導体装置
US5886587A (en) Flipped lumped element circulator
JPS5948949A (ja) 混成集積回路部品
JP2002134639A (ja) 高周波電子部品用パッケージおよびそれを用いた高周波電子部品
JP2006024744A (ja) 半導体装置および半導体装置の製造方法
WO2003032385A1 (fr) Boitier de microcircuit haute frequence, unite haute frequence l'utilisant et procede de fabrication
JPH04261206A (ja) 増幅器
JPH06188665A (ja) ノイズ・フィルタ
JP2002299787A (ja) 高周波回路構造およびその製造方法
JPH11127030A (ja) 発振回路ic用共振回路及び発振回路
JPS6221271B2 (ja)
KR20060038749A (ko) 필터 패키지 및 그 제조방법
JP2005064257A (ja) 高周波回路及びその製造方法
JP2004032556A (ja) 水晶発振子

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 2004522709

Country of ref document: JP

AK Designated states

Kind code of ref document: A1

Designated state(s): CN JP US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR IE IT LU MC NL PT SE SK TR

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 10509689

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2002755645

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 20028293673

Country of ref document: CN

WWP Wipo information: published in national office

Ref document number: 2002755645

Country of ref document: EP

WWW Wipo information: withdrawn in national office

Ref document number: 2002755645

Country of ref document: EP