WO2004001716A1 - ディスプレイ装置および節電制御装置 - Google Patents

ディスプレイ装置および節電制御装置 Download PDF

Info

Publication number
WO2004001716A1
WO2004001716A1 PCT/JP2002/006360 JP0206360W WO2004001716A1 WO 2004001716 A1 WO2004001716 A1 WO 2004001716A1 JP 0206360 W JP0206360 W JP 0206360W WO 2004001716 A1 WO2004001716 A1 WO 2004001716A1
Authority
WO
WIPO (PCT)
Prior art keywords
power
mode
power saving
control unit
saving control
Prior art date
Application number
PCT/JP2002/006360
Other languages
English (en)
French (fr)
Inventor
Satoshi Matsubara
Original Assignee
Fujitsu Limited
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Limited filed Critical Fujitsu Limited
Priority to CNB028291158A priority Critical patent/CN100367344C/zh
Priority to KR1020047017761A priority patent/KR100561158B1/ko
Priority to EP02738801A priority patent/EP1517294A4/en
Priority to PCT/JP2002/006360 priority patent/WO2004001716A1/ja
Priority to JP2004515465A priority patent/JP3983763B2/ja
Publication of WO2004001716A1 publication Critical patent/WO2004001716A1/ja
Priority to US10/972,379 priority patent/US7222250B2/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices
    • G06F1/3218Monitoring of peripheral devices of display devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3265Power saving in display device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J9/00Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting
    • H02J9/005Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting using a power saving mode
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/08Arrangements within a display terminal for setting, manually or automatically, display parameters of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/022Power management, e.g. power saving in absence of operation, e.g. no data being entered during a predetermined time
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/30Systems integrating technologies related to power network operation and communication or information technologies for improving the carbon footprint of the management of residential or tertiary loads, i.e. smart grids as climate change mitigation technology in the buildings sector, including also the last stages of power distribution and the control, monitoring or operating management systems at local level
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y04INFORMATION OR COMMUNICATION TECHNOLOGIES HAVING AN IMPACT ON OTHER TECHNOLOGY AREAS
    • Y04SSYSTEMS INTEGRATING TECHNOLOGIES RELATED TO POWER NETWORK OPERATION, COMMUNICATION OR INFORMATION TECHNOLOGIES FOR IMPROVING THE ELECTRICAL POWER GENERATION, TRANSMISSION, DISTRIBUTION, MANAGEMENT OR USAGE, i.e. SMART GRIDS
    • Y04S20/00Management or operation of end-user stationary applications or the last stages of power distribution; Controlling, monitoring or operating thereof
    • Y04S20/20End-user application control systems

Definitions

  • the present invention relates to a display device connected to a computer main body for displaying an image and a power saving control device used for the display device.
  • the display device In a display device connected to a computer and displaying images, if the computer is not used for a predetermined time after the display device is turned on, the display device is set to a power saving mode with low power consumption. Display devices have been put into practical use that have achieved power savings by shifting. However, conventional display devices usually consume about 5 W to 3 W of power even in the power saving mode.
  • the current display device uses a microphone computer that has important functions for displaying the optimal display screen, such as control of display parameters and detection of a button input signal with a screen adjustment function.
  • the power saving control circuit mainly controls the power saving mode.
  • an object of the present invention is to provide a display device which consumes less power in a power saving mode and a power saving control device used for the display device. Disclosure of the invention
  • a display device connected to the computer main body for displaying an image, a power supply unit for supplying power to the display device,
  • a display unit for displaying an image based on an image signal supplied from the computer main body
  • a power saving control unit that controls switching between an energizing mode in which the power supply unit is on and a power saving mode in which the power supply unit is off based on a synchronization signal included in the image signal;
  • a power-saving end determining circuit that at least returns the power-saving control unit to the ON state when it is determined to return to the mode, and that consumes less power than the power-saving control unit.
  • the power saving end determination circuit detects an instruction to return to the energized mode instead of the power saving control unit, the power saving control unit that has conventionally consumed power even in the power saving mode is In the power saving mode, no power supply is required, so that the power consumption of the display device in the power saving mode can be significantly reduced as compared with the conventional method.
  • the power saving control unit when the power saving end determination circuit determines to return to the energizing mode, the power saving control unit returns the power saving unit to the on state by the auxiliary power while maintaining the power supply unit in the off state.
  • the power-saving control unit determines whether to return from the power-saving mode to the power-on mode based on the synchronization signal when the power-on mode is restored by the auxiliary power supply, and returns to the power-on mode. When it is determined to return, it is preferable that the power supply unit is returned to the on state, and when it is determined to continue the power saving mode, the return to the on state by the auxiliary power supply is canceled.
  • a power saving control device that controls switching to a power saving mode in which a supply unit is in an off state
  • a power saving control unit that controls switching between the energization mode and the power saving mode based on the synchronization signal
  • a power-saving end determining circuit that at least returns the power-saving control unit to the ON state when it is determined to return to the mode, and that consumes less power than the power-saving control unit.
  • the power saving end determination circuit detects an instruction to return to the power saving mode instead of the power saving control unit.
  • the power saving mode power supply is not required, so that the power consumption of the display device using the power saving control device of the present invention in the power saving mode can be significantly reduced as compared with the conventional method.
  • FIG. 1 is a schematic diagram of a computer system to which a display device according to an embodiment of the present invention is connected.
  • FIG. 2 is a schematic configuration diagram showing one embodiment of the display device of the present invention.
  • FIG. 3 is a circuit diagram of the display device of the present embodiment.
  • FIG. 4 is a schematic configuration diagram illustrating an embodiment of the power saving control device of the present invention. BEST MODE FOR CARRYING OUT THE INVENTION
  • FIG. 1 is a schematic diagram of a computer system to which a display device according to an embodiment of the present invention is connected.
  • the display device 100 is connected to a computer main body 200 by a display signal cable 101 to perform image display, and is connected to an AC power supply cable 102 via an AC power supply cable 102. Power is supplied.
  • a keyboard 201 and a mouse 202 for transmitting instructions from the operator to the computer main body 200 are connected to the computer main body 200.
  • AC power is supplied to the computer main body 200 via an AC power cable 203.
  • FIG. 2 is a schematic configuration diagram showing one embodiment of the display device of the present invention.
  • the display device 100 is a display device connected to the computer main body 200 for displaying images, and includes a power supply unit 110, a display unit 120, and a power saving unit.
  • the power supply unit 110 includes a control unit 130 and a power saving end determination circuit 140.
  • the power supply unit 110 supplies power to the display device 100.
  • the display unit 120 includes a computer main body.
  • the power saving control unit 130 includes an energization mode in which the power supply unit 110 is in an on state, The power supply unit 110 controls the switching to the power saving mode in the off state.
  • the power saving end determination circuit 140 is driven by the auxiliary power for peripheral devices supplied from the computer main unit 200. From the power saving mode based on the above synchronization signal. It determines whether to return back to electrostatic mode in place of the power-saving control unit 1 3 0.
  • the power saving control unit keeps the power supply unit 110 in the off state.
  • the power-saving control unit 130 returns the synchronous signal to the ON state.
  • whether or not to return from the power saving mode to the energizing mode is determined again. If it is determined to return to the power saving mode, the power supply unit 110 is returned to the ON state, and the power saving mode is set. If it is determined to continue, the return to the ON state by the auxiliary power supply is canceled.
  • FIG. 3 is a circuit diagram of the display device of the present embodiment.
  • the display device 100 has an AC input terminal 1 for inputting AC power, a power switch 2 for turning on and off the AC power, a rectifier 6 for rectifying AC power, and a A power supply creation unit that creates various control power supplies used in each unit.7.A VGA (Video Graphics Interface) connector 9 and VGA connector 9 that receive auxiliary power for image signals and peripheral devices supplied from the computer.
  • Image display based on the video signals supplied from the computer via R (red), G (green), B (blue), HS (horizontal synchronization signal), and VS (vertical synchronization signal)
  • Display control unit 8 Display mode for setting and controlling the display mode and parameters of image displayParameter setting control unit 24, Power supply unit 110 based on synchronization signal (see Fig. 2)
  • the power supply unit 1 1 0 power saving control unit 2 1 that controls the switching of the power saving mode in the off state
  • power saving end decision circuit 1 4 0 is provided.
  • a power supply having a +5 V power supply terminal from the VGA connector 9 is used as a power supply for the peripheral device.
  • the AC input terminal 1, the power switch 2, the rectifier 6, and the power generation unit 7 in the display device 100 correspond to an example of a power supply unit according to the present invention.
  • the display unit at 0, the display control unit 8, and the display mode parameter setting control unit 24 correspond to an example of the display unit according to the present invention.
  • the power saving end determination circuit 140 includes a coil 3 of the first relay mg1, a 13 contact 4 of the second relay m2, an a contact 5 of the first relay mg1, a first flip-flop 1 0, 2nd relay mg 2 coil 1 1st, 1st transistor 1 2nd, 1st AND gate —Gate 13, ⁇ R gate 14, second flip-flop 15, second AND gate 16, third flip-flop 17, second transistor 18, third relay mg3 coil 19, third
  • the relay 3 is composed of an a contact 20 of the mg 3, a backflow prevention diode 22, and a b contact 23 of the third relay mg 3.
  • the power saving end determination circuit 140 is configured to operate with less power consumption than the power consumption of the power saving control unit 130.
  • a mechanical relay having a coil and a contact is used as the first relay mgl, the second relay mg2, and the third relay mg3.
  • the “initial operation” means that the display device 100 is connected to the computer via the VGA connector 9, the power switch 2 of the display device 100 is turned off, and the power of the computer is turned on. Refers to the operation of the display device 100 in the case where it is performed.
  • This display device 100 has R (red), G (green), B (blue) video signals, HS (horizontal sync signal), and VS (vertical sync signal) via the VGA connector 9 from the computer body. And a +5 V auxiliary power supply for peripheral devices.
  • the power saving end determination circuit 140 is supplied via the VGA connector 9 even when the power supply unit 110 is off. Operated by auxiliary power supply.
  • the * PSCL signal is a signal that the power saving control unit 21 instructs the first flip-flop 10 of the power saving end determination circuit 140 to start switching to the power saving mode.
  • the output Q of the first flip-flop 10 and VG The VS (vertical synchronization signal) from the A connector 9 is input to the first AND gate 13, but since the output Q of the first flip-flop 10 is at the 0 level, the first AND gate 13 Becomes 0 level, and this output is input to the clock terminal CL of the second flip-flop 15. Therefore, the output Q of the second flip-flop 15 becomes 0 level, and this output Q and the HS (horizontal synchronization signal) from the VGA connector 9 are input to the second AND gate 16, and as a result, A 0-level output is input to the 17-flip-flop 3 clock pin CL.
  • the output Q of the third flip-flop 17 becomes 0 level, so that the second transistor 18 and the coil 19 of the third relay 3 mg 3 do not operate.
  • the a contact 20 of the third relay mg 3 is disconnected, and the b contact 23 of the third relay mg 3 is connected, so that the power saving control unit 21 outputs the third relay mg 3 Power is supplied from the power generator 7 through the b contact 23 of 3.
  • the 0-level power saving return signal 25 output from the third flip-flop 17 is input to the power saving controller 21.
  • the power-saving switch 21 when the power-saving switch 21 is turned on while the power-saving controller 21 receives power from the power generator 7 through the third contact 23 of the third relay 3 mg 3, as described above. Since the b contact 4 of the relay 2 of mg 2 is closed, the coil 3 of the first relay mg 1 is operated by the AC power supplied from the AC input terminal 1, whereby the first relay mg 1 The a contact 5 is closed, and the AC power from the AC input terminal 1 is supplied to the power generation unit 7 through the rectifier 6, and the power generation unit 7 generates various control powers.
  • the control power generated by the power generation unit 7 is supplied to the display unit, display control unit 8, display mode, parameter setting control unit 24, and the third relay 1 mg 3 b contact 23 and backflow prevention.
  • the power is supplied to the power saving control unit 21 through the diode 22 and the display operation by the display device is enabled.
  • a power-on reset signal is transmitted from the power saving control unit 21 to set, reset, and set initial values of various registers.
  • the power saving control unit 21 Based on the horizontal synchronizing signal HS and the vertical synchronizing signal VS, it is determined whether to shift to the power saving mode or to continue the energizing mode, and the level of the power saving reset signal 25 returns from the power saving mode to the energizing mode. It is determined whether or not is instructed. In this case, since the power saving return signal 25 is at the 0 level as described above, the power saving control unit 21 determines that it is not the return from the power saving mode to the energizing mode, determines the display mode, and determines the display mode and the parameter. The optimum display parameters are sent to the display unit and the display control unit 8 via the setting control unit 24.
  • the video signal and the synchronization signal are supplied from the VGA connector 9 to the display unit and display control unit 8.
  • the display unit and display are based on the optimal display parameters sent from the display mode and parameter setting control unit 24.
  • the control unit 8 performs image display.
  • the computer 200 stops sending both horizontal and vertical synchronization signals from the computer 200 when the computer has not been used for a preset time. This instructs the display device 100 (see FIG. 2) to switch from the power-on mode to the power-saving mode.
  • the instruction to switch to the power saving mode from the computer main body 200 is made by stopping the transmission of both the horizontal synchronization signal and the vertical synchronization signal.
  • the present invention is not limited to this example, and the switching to the power saving mode may be instructed by stopping the transmission of either the horizontal synchronization signal or the vertical synchronization signal.
  • the power supply from the power supply unit to the display unit / display control unit is stopped on the display device side, but the power supply unit is While in the ON state, continue to supply power to the display mode, parameter setting control unit and power saving control unit through the rectifier and power generation unit. In this state, it starts detecting the horizontal synchronization signal and vertical synchronization signal, and waits for an instruction to return to the power-on mode from the computer.
  • the power saving control unit 21 when the power saving control unit 21 detects that the supply of the horizontal synchronizing signal and the vertical synchronizing signal from the combination main unit 100 is stopped, the power saving control unit 21 transmits the power saving signal from the computer main unit. It is determined that the instruction to switch to the mode has been received, and the * PSCL signal is input to the set terminal S of the first flip-flop 10 of the power saving end determination circuit 140. As a result, the output Q of the first flip-flop 10 changes to one level, as a result, the first transistor 12 is turned on, and the coil 11 of the second relay mg 2 is turned on. As a result, the b-contact 4 of the second relay mg 2 is opened.
  • the coil 3 of the first relay mg 1 is deactivated, the a-contact 5 of the first relay mg 1 is opened, the power supply to the circuit after the rectifier 6 is cut off, and the mode shifts to the power saving mode. . In this state, the power supplied from the power supply unit 110 becomes zero.
  • the first AND gate 13 outputs a signal when the vertical synchronization signal VS is sent from the computer via the VGA connector 9. Then, the signal passes through the vertical synchronization signal VS and is input to the clock terminal CL of the second flip-flop 15.
  • the display device 100 maintains the above-mentioned state unless an instruction to return from the power saving mode to the power-on mode is received from the computer main body.
  • the computer main body 200 detects some event, for example, an input operation using a keypad or a pointing operation using a mouse
  • the horizontal synchronizing signal and the vertical synchronizing signal are output from the computer main body 200.
  • the display device 100 is instructed to return from the power saving mode to the power-on mode.
  • the power saving control unit when the power saving control unit detects an instruction to return to the power-on mode from the computer body, it determines that the computer is returning from the power-saving mode to the power-on mode, and starts the return operation to the power-on mode. It is configured.
  • the power saving control unit 21 2 1 since power is not supplied to the power saving control unit 21, even if the horizontal synchronizing signal HS and the vertical synchronizing signal VS arrive at the VGA connector 9, the power saving control unit 21 2 1 can not work. Therefore, in the display device 100 of the present embodiment, the power-saving end determining circuit 140 replaces the power-saving mode with the power-saving mode based on the synchronization signal instead of the power-saving mode.
  • the power saving control unit 21 is returned to the ON state when it is determined to return to the energization mode.
  • the output Q of the first flip-flop 10 at this time is kept at 1 level, so that the power saving ends.
  • the first AND gate 13 of the decision circuit 140 passes the vertical synchronizing signal VS and outputs it to the clock terminal CL of the second flip-flop 15.
  • the output Q of the second flip-flop 15 changes to 1 level and is input to the second AND gate 16. Since the horizontal synchronization signal HS is also input to the second AND gate 16, the output of the second AND gate 16 is input to the clock terminal CL of the third flip-flop 17, and Change the output Q of step 17 to 1 level.
  • the output Q of the third flip-flop 17 turns on the second transistor 18, activates the coil 19 of the third relay mg 3, and opens the b contact 23 of the third relay mg 3. He closes the a contact 20 of the third relay mg 3.
  • the output Q of the third flip-flop 17 is also input to the power saving control unit 21 as a power saving return signal 25, and is used as a determination signal when returning from the power saving mode to the power saving mode described later. .
  • the power saving control unit 21 is supplied with +5 V auxiliary power from the computer via the VGA connector 9, The power saving control unit 21 returns to the ON state. Further, due to the opening of the b-contact 23 of the third relay mg 3 and the presence of the backflow prevention diode 22, the +5 V auxiliary power is supplied only to the power saving control unit 21.
  • the power saving unit 110 when the power saving end determination circuit 140 determines to return to the energized mode, the power saving unit 110 maintains the power supply unit 110 in the off state and uses the auxiliary power supply. Configuration to return power saving control unit 21 to ON state Have been. Further, in the display device 100 of the present embodiment, when the power saving control unit 21 is returned to the on state by the auxiliary power supply, the power saving control unit 21 determines whether to return from the power saving mode to the energizing mode based on the synchronization signal. The power supply unit 110 is returned to the on state if it is determined that the power supply unit 110 will return to the power-on mode.If it is determined that the power saving mode will be continued, the power supply unit 110 It is configured to undo the return.
  • the power saving control unit 21 determines whether or not the power saving end determination circuit 140 composed of the second flip-flop 15 and the third flip-flop 17 is correct.
  • a * REPS (reset power save) signal is output to reset the circuit 140 and cancel the return of the power saving controller 21 to the on state.
  • the power saving control unit 21 detects the horizontal synchronization signal and the vertical synchronization signal, a predetermined level of the horizontal synchronization signal and the vertical synchronization signal are output for a predetermined period. If the power is not supplied stably, the power saving controller 21 sends a * REPS signal. * In the power saving end determination circuit 140 that has received the REPS signal, the second flip-flop 15 and the third flip-flop 17 are reset by the output of the OR gate 14, and the second transistor 18 is reset.
  • the power saving control unit 21 determines that a complete return from the power saving mode to the energized mode should be performed. * Send the PSE ND signal to the power saving end determination circuit 140.
  • the PSEND signal is also input to the reset terminal R of the third flip-flop 17 through the OR gate 14, and the output Q of the third flip-flop 17 is at the 0 level.
  • the second transistor 18 is turned off, the coil 19 of the third relay mg 3 is deactivated, the b contact 23 of the third relay mg 3 is closed, and the third relay mg 3 The a contact 20 of is opened.
  • the supply of +5 V auxiliary power from the computer body to the power saving control unit 21 via the VGA connector 9 is cut off.
  • the power saving end determination circuit 140 detects an instruction to return to the energized mode instead of the power saving control unit 21. Therefore, in the power saving mode, No power supply is required to the power supply of the display device, and thus the power consumption of the display device in the power saving mode is significantly reduced as compared with the conventional method.
  • FIG. 4 is a schematic configuration diagram illustrating an embodiment of the power saving control device of the present invention.
  • the power-saving control device 330 supplies a display section 320 for displaying an image based on an image signal supplied from the computer main body 200, and supplies power to the display section 320.
  • the power saving control unit 340 controls switching between a power-on mode in which the power supply unit 310 is on and a power saving mode in which the power supply unit 310 is off based on the synchronization signal.
  • the power-saving end determination circuit 350 is driven by an auxiliary power supply for peripheral devices supplied from the computer main body 200, and based on a synchronization signal, a power-saving mode.
  • the power saving control unit 340 determines whether or not to return from the power supply mode to the power supply mode, instead of the power saving control unit 340. If it is determined to return to the power supply mode, at least the power saving control unit 340 is returned to the on state.
  • the power saving end determination circuit 350 is configured to operate with less power consumption than the power saving control unit 340.
  • the power saving control unit 340 and the power saving end determination circuit 350 have the same configuration as the power saving control unit 130 and the power saving end determination circuit 140 in the display device 100 described with reference to FIGS. Since the operation is performed, a detailed description is omitted.
  • the example of the auxiliary power supplied from the VGA connector is described as the auxiliary power for the peripheral device from the computer that drives the power saving end determination circuit, but the present invention is not limited to this example.
  • the auxiliary power may be supplied from an interface such as a USB connector or a digital visual interface (DVI) connector.
  • a mechanical relay having a coil and a contact was used as the first relay mgl, the second relay mg2, and the third relay mg3.
  • a semiconductor switch such as a thyristor or a photocoupler may be used. This is because the output Q of the first flip-flop 10 and the third flip-flop 17 is a TTL logic output, and the control terminal of the semiconductor switch can be controlled directly or by level conversion. Further, the rectifier 6 may be directly turned on / off using the TTL logic output from the first flip-flop 10 and the third flip-flop 17.
  • the power saving end determination circuit is configured to return only the power saving control unit to the ON state when returning from the power saving mode to the energizing mode. For example, the entire device is returned to the ON state. You may be comprised so that it may be performed.

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Business, Economics & Management (AREA)
  • Emergency Management (AREA)
  • Power Engineering (AREA)
  • Power Sources (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本発明は、節電モード時における消費電力の少ないディスプレイ装置および節電制御装置を提供することを目的とし、コンピュータ本体200に接続されて画像表示を行うディスプレイ装置100に電源を供給する電源供給部110と、画像信号に基づき画像表示を行う表示部120と、同期信号に基づいて、電源供給部110がオン状態にある通電モードと、電源供給部110がオフ状態にある節電モードとの切換えを制御する節電制御部130と、コンピュータ本体200から供給される周辺機器用の補助電源によって駆動され、同期信号に基づいて、節電モードから通電モードへ復帰するか否かを節電制御部130に替わって判定し、通電モードへ復帰すると判定した場合に、少なくとも節電制御部130をオン状態に復帰させる、節電制御部130よりも消費電力が少ない節電終了判定回路140とを備えている。

Description

装置および節電制御装置 技術分野
• 本発明は、 コンピュータ本体に接続されて画像表示を行うディスプレイ装置お よびディスプレイ装置に用いられる節電制御装置に関する。 背景技術
従来、 コンピュータ本体に接続されて画像表示を行うディスプレイ装置におい て、 ディスプレイ装置の電源が投入されてから所定時間経過後もコンピュータが 使用されなかった場合に、 ディスプレイ装置を消費電力の少ない節電モードに移 行させることにより省電力化を図ったディスプレイ装置が実用化されている。 しかし、 従来のディスプレイ装置では、 節電モード時においても、 通常、 5 W 〜 3 W程度の電力を消費するものが普通である。
しかし、 最近、 環境保全、 資源保護の見地からディスプレイ装置の節電時の消 費電力を 1 W以下に低減させようという気運が世界的にも高まりつつあるが、 次 のような事情から現状ではその実現は難しい。
現状のディスプレイ装置では、 表示パラメータの制御、 画面調整機能ポタン入 力信号の検出等、 最適表示画面を表示するための重要な機能を合わせ持つマイク 口コンピュータが用いられており、 このマイクロコンピュ一夕を中心とする節電 制御回路により節電モードの制御を行わせている。
そのため、 節電モード時においてもマイクロコンピュータを中心とする節電制 御回路への電源供給が必要であり、 そのため、 現状では最低約 5 W〜 3 W程度の 電力消費は避けられない。
本発明は、 上記事情に鑑み、 節電モード時における消費電力の少ないディスプ レイ装置およびそのディスプレイ装置に用いられる節電制御装置を提供すること を目的とする。 発明の開示
上記目的を達成する本発明のディスプレイ装置は、
コンピュータ本体に接続されて画像表示を行うディスプレイ装置において、 このディスプレイ装置に電源を供給する電源供給部と、
上記コンピュータ本体から供給される画像信号に基づき画像表示を行う表示部 と、
上記画像信号に含まれる同期信号に基づいて、 上記電源供給部がオン状態にあ る通電モードと、 電源供給部がオフ状態にある節電モードとの切換えを制御する 節電制御部と、
上記コンピュータ本体から供給される周辺機器用の補助電源によって駆動され 、 上記同期信号に基づいて、 上記節電モードから上記通電モードへ復帰するか否 かを上記節電制御部に替わって判定し、 上記通電モードへ復帰すると判定した場 合に、 少なくとも上記節電制御部をオン状態に復帰させる、 上記節電制御部より も消費電力が少ない節電終了判定回路とを備えたことを特徴とする。
本発明のディスプレイ装置によれば、 節電終了判定回路が節電制御部に替わつ て通電モードへの復帰の指示を検出するので、 従来、 節電モード時でも電力を消 費していた節電制御部は節電モード時には電力供給を必要とせず、 従って、 節電 モード時のディスプレイ装置の消費電力を従来の方式よりも大幅に減少させるこ とができる。
ここで、 上記節電終了判定回路は、 上記通電モードへ復帰すると判定した場合 に、 上記電源供給部をオフ状態に維持したまま上記節電制御部を上記補助電源に よってオン状態に復帰させるものであり、
上記節電制御部は、 上記補助電源によってオン状態に復帰された場合に、 上記 同期信号に基づいて、 上記節電モードから上記通電モードへ復帰するか否かを改 めて判定し、 上記通電モードへ復帰すると判定した場合には、 上記電源供給部を オン状態に復帰させ、 上記節電モードを継続すると判定した場合には、 補助電源 によるオン状態への復帰を取り消すものであることが好ましい。
本発明のディスプレイ装置をこのように構成した場合は、 節電終了判定のため の回路に厳密な判定機能を持たせる必要がなく、 簡単な回路で節電終了判定を行 うことができる。 ;
また、 上記目的を達成する本発明の節電制御装置は、
コンピュータ本体から供給される画像信号に基づき画像表示を行う表示部と、 電源を供給する電源供給部とを有するディスプレイ装置に用いられ、 上記電源供 給部がオン状態にある通電モードと、 上記電源供給部がオフ状態にある節電モー ドとの切換えを制御する節電制御装置において、
上記同期信号に基づいて、 上記通電モ一ドと上記節電モードとの切換えを制御 する節電制御部と、
上記コンピュータ本体から供給される周辺機器用の補助電源によって駆動され 、 上記同期信号に基づいて、 上記節電モードから上記通電モードへ復帰するか否 かを上記節電制御部に替わって判定し、 上記通電モードへ復帰すると判定した場 合に、 少なくとも上記節電制御部をオン状態に復帰させる、 上記節電制御部より も消費電力が少ない節電終了判定回路とを備えたことを特徴とする。
本発明の節電制御装置によれば、 節電終了判定回路が節電制御部に替わって通 電モードへの復帰の指示を検出するので、 従来、 節電モード時でも電力を消費し ていた節電制御部は節電モード時には電力供給を必要とせず、 従って、 本発明の 節電制御装置を用いたディスプレイ装置の節電モード時の消費電力を従来の方式 よりも大幅に減少させることができる。
以上説明したように、 本発明のディスプレイ装置および節電制御装置によれば 、 節電モード時における消費電力の少ないディスプレイ装置および節電制御装置 を実現することができる。 図面の簡単な説明
図 1は、 本発明の一実施形態のディスプレイ装置が接続されたコンピュータシ ステムの概要図である。
図 2は、 本発明のディスプレイ装置の一実施形態を示す概略構成図である。 図 3は、 本実施形態のディスプレイ装置の回路図である。
図 4は、 本発明の節電制御装置の一実施形態を示す概略構成図である。 発明を実施するための最良の形態
以下、 本発明の実施形態について説明する。
図 1は、 本発明の一実施形態のディスプレイ装置が接続されたコンピュータシ ステムの概要図である。
図 1に示すように、 このディスプレイ装置 1 0 0は、 ディスプレイ信号ケープ ル 1 0 1によりコンピュータ本体 2 0 0に接続されて画像表示を行うものであり 、 交流電源ケーブル 1 0 2を介して交流電源が供給される。
コンピュータ本体 2 0 0には、 ディスプレイ装置 1 0 0の他に、 操作者による 指示をコンピュータ本体 2 0 0に伝えるためのキーボード 2 0 1およびマウス 2 0 2などが接続されている。
また、 コンピュータ本体 2 0 0には交流電源ケ ブル 2 0 3を介して交流電源 が供給される。
図 2は、 本発明のディスプレイ装置の一実施形態を示す概略構成図である。 図 2に示すように、 このディスプレイ装置 1 0 0は、 コンピュータ本体 2 0 0 に接続されて画像表示を行うディスプレイ装置であって、 電源供給部 1 1 0と、 表示部 1 2 0と、 節電制御部 1 3 0と、 節電終了判定回路 1 4 0とを備えている 電源供給部 1 1 0は、 ディスプレイ装置 1 0 0に電源を供給するものであり、 表示部 1 2 0は、 コンピュータ本体 2 0 0から供給される画像信号に基づき画像 表示を行うものであり、 節電制御部 1 3 0は、 上記同期信号に基づいて、 電源供 給部 1 1 0がオン状態にある通電モードと、 電源供給部 1 1 0がオフ状態にある 節電モードとの切換えを制御するものであり、 節電終了判定回路 1 4 0は、 コン ピュータ本体 2 0 0から供給される周辺機器用の補助電源によって駆動され、 上 記同期信号に基づいて、 節電モ一ドから通電モードへ復帰するか否かを節電制御 部 1 3 0に替わって判定する。
なお、 本実施形態のディスプレイ装置 1 0 0では、 節電終了判定回路 1 4 0は 、 通電モ一ドへ復帰すると判定した場合に、 電源供給部 1 1 0をオフ状態に維持 したまま節電制御部 1 3 0を補助電源によってオン状態に復帰させるものであり 、 節電制御部 1 3 0は、 補助電源によってオン状態に復帰された場合に、 同期信 号に基づいて、 節電モードから通電モードへ復帰するか否かを改めて判定し、 通 電モードへ復帰すると判定した場合には、 電源供給部 1 1 0をオン状態に復帰さ せ、 節電モードを継続すると判定した場合には、 補助電源によるオン状態への復 帰を取り消すものとして構成されている。
図 3は、 本実施形態のディスプレイ装置の回路図である。
図 3に示すように、 このディスプレイ装置 1 0 0には、 交流電源入力用の交流 入力端子 1、 交流電源をオン ·オフする電源スィッチ 2、 交流電源を整流する整 流器 6、 ディスプレイ装置の各部で用いられる各種制御電源を作成する電源作成 部 7、 コンピュータ本体から供給される画像信号および周辺機器用の補助電源を 受け取る V GA (V i d e o G r a h i c s A r r a y) コネクタ 9、 V GAコネクタ 9を介してコンピュータ本体から供給される、 R (赤) 、 G (緑) 、 B (青) の各ビデオ信号、 H S (水平同期信号) 、 および V S (垂直同期信号 ) からなる画像信号に基づき画像表示を行う表示部 ·表示制御部 8、 画像表示の 表示モードおよびパラメータを設定し制御する表示モード ·パラメータ設定制御 部 2 4、 同期信号に基づいて電源供給部 1 1 0 (図 2参照) がオン状態にある通 電モードと、 電源供給部 1 1 0がオフ状態にある節電モードとの切換えを制御す る節電制御部 2 1、 および節電終了判定回路 1 4 0が備えられている。
なお、 本実施形態では、 周辺機用電源として V GAコネクタ 9からの + 5 V電 源供給端子が組み込まれたものを使用している。
本実施形態では、 説明の便宜上、 上述した 1種類の節電モードだけが存在する ものとして以下説明する。
なお、 このディスプレイ装置 1 0 0における交流入力端子 1、 電源スィッチ 2 、 整流器 6、 および電源作成部 7は、 本発明にいう電源供給部の一例に相当する ものであり、 また、 このディスプレイ装置 1 0 0における表示部 ·表示制御部 8 および表示モード ·パラメ一夕設定制御部 2 4は、 本発明にいう表示部の一例に 相当するものである。
節電終了判定回路 1 4 0は、 第 1のリレー m g 1のコイル 3、 第 2のリレー m 2の13接点4、 第 1のリレ一 m g 1の a接点 5、 第 1のフリップフロップ 1 0 、 第 2のリレー m g 2のコイル 1 1、 第 1のトランジスタ 1 2、 第 1の ANDゲ —ト 13、 〇 Rゲ一ト 14、 第 2のフリップフロップ 15、 第 2の ANDゲート 16、 第 3のフリップフロップ 17、 第 2のトランジスタ 18、 第 3のリレー m g 3のコイル 19、 第 3のリレー mg 3の a接点 20、 逆流防止ダイオード 22 、 および第 3のリレー mg 3の b接点 23とから構成されている。
この節電終了判定回路 140は、 節電制御部 130の消費電力よりも少ない消 費電力で動作するよう構成されている。
なお、 本実施形態のディスプレイ装置においては、 第 1のリレー mg l、 第 2 のリレー mg 2、 および第 3のリレ一 mg 3として、 コイルと接点とを有する機 械式リレーを用いている。
次に、 本実施形態のディスプレイ装置の動作について説明する。
最初に、 このディスプレイ装置 100の初期動作について説明する。 ここで、 "初期動作" とは、 このディスプレイ装置 100が VGAコネクタ 9を介してコ ンピュータ本体と接続され、 ディスプレイ装置 100の電源スィッチ 2はオフの 状態のままで、 コンピュータ本体の電源が投入された場合のディスプレイ装置 1 00の動作をいう。
このディスプレイ装置 100には、 コンピュータ本体から VGAコネクタ 9を 介して、 R (赤) 、 G (緑) 、 B (青) の各ビデオ信号、 HS (水平同期信号) 、 および VS (垂直同期信号) からなる画像信号、 および周辺機器用の +5 Vの 補助電源が供給されるようになっており、 電源供給部 110がオフの状態でも節 電終了判定回路 140は VGAコネクタ 9を介して供給される補助電源により動 作する。
節電終了判定回路 140の第 1のフリップフロップ 10は、 節電制御部 21か らの *PSCL (パワーセーブクロック) 信号を受信しない限りは、 出力 Qは 0 レベルに保たれるので、 第 1のトランジスタ 12および第 2のリレ一 mg 2のコ ィル 1 1は動作せず、 従って、 第 2のリレー mg2の b接点 4は閉じられたまま である。 ここで、 *PSCL信号とは、 節電制御部 21が節電終了判定回路 14 0の第 1のフリップフロップ 10に対して、 節電モードへの切換えの開始を指示 する信号である。
節電終了判定回路 140では、 第 1のフリップフロップ 10の出力 Qと、 VG Aコネクタ 9からの V S (垂直同期信号) とが、 第 1の ANDゲート 1 3に入力 されるが、 第 1のフリップフロップ 1 0の出力 Qは 0レベルなので、 第 1の AN Dゲート 1 3の出力は 0レベルとなり、 この出力が第 2のフリップフロップ 1 5 のクロック端子 C Lに入力される。 そのため、 第 2のフリップフロップ 1 5の出 力 Qは 0レベルとなり、 この出力 Qと V GAコネクタ 9からの H S (水平同期信 号) が第 2の ANDゲート 1 6に入力され、 その結果、 0レベルの出力が 1 7フ リッップフロップ 3のクロック端子 C Lに入力される。
その結果、 第 3のフリップフロップ 1 7の出力 Qは 0レベルとなるので、 第 2 のトランジスタ 1 8および第 3のリレ一 m g 3のコイル 1 9は動作しない。 これ により、 第 3のリレ一 m g 3の a接点 2 0は切断状態となり、 第 3のリレー m g 3の b接点 2 3は接続状態となるので、 節電制御部 2 1は、 第 3のリレー m g 3 の b接点 2 3を通して電源作成部 7から電源供給を受けられる状態となる。 この初期動作においては、 第 3のフリップフロップ 1 7から出力された 0レべ ルの節電復帰信号 2 5が節電制御部 2 1に入力される。
次に、 ディスプレイ装置 1 0 0の電源スィッチ 2が投入されてから通電モード となるまでのディスプレイ装置 1 0 0の動作について説明する。
節電制御部 2 1が、 第 3のリレ一 m g 3の b接点 2 3を通して電源作成部 7か らの電源供給を受けられる状態の下で電源スィッチ 2が投入されると、 前述のよ うに第 2のリレー m g 2の b接点 4は閉じられているので、 交流入力端子 1から 供給される交流電源により第 1のリレ一 m g 1のコイル 3が動作し、 これにより 第 1のリレー m g 1の a接点 5が閉じられ、 交流入力端子 1からの交流電源が整 流器 6を通して電源作成部 7に供給され、 電源作成部 7では各種の制御電源が作 成される。
電源作成部 7で作成された制御電源は、 表示部 ·表示制御部 8、 表示モード · パラメータ設定制御部 2 4に供給されるとともに、 第 3のリレ一 m g 3の b接点 2 3および逆流防止ダイオード 2 2を通して節電制御部 2 1に供給され、 デイス プレイ装置による表示動作が可能な状態となる。 ここで、 節電制御部 2 1より電 源オン時のリセット信号が送出され、 各種のレジスタ類のセット、 リセット、 お よび初期値設定などが行われる。 コンピュータ本体 2 0 0 (図 2参照) から V GAコネクタ 9を介してビデオ信 号 R, G, B、 水平同期信号 H S、 および垂直同期信号 V Sが供給されると、 節 電制御部 2 1は、 水平同期信号 H Sおよび垂直同期信号 V Sに基づき、 節電モ一 ドに移行するか通電モードを継続するかの判定を行い、 さらに節電復帰信号 2 5 のレベルが、 節電モードから通電モードへの復帰を指示しているか否かを判定す る。 この場合、 節電復帰信号 2 5は前述のように 0レベルであるので、 節電制御 部 2 1は節電モードから通電モードへの復帰ではないと判定し、 表示モードを決 定し、 表示モード ·パラメータ設定制御部 2 4を介して表示部 ·表示制御部 8に 最適表示パラメ一夕を送出する。
表示部 ·表示制御部 8には、 V G Aコネクタ 9からビデオ信号、 同期信号が供 給されており、 表示モード ·パラメ一夕設定制御部 2 4から送出された最適表示 パラメータに基づき表示部 ·表示制御部 8は画像表示を行う。
次に、 通電モードから節電モードへの切換え時のディスプレイ装置 1 0 0の動 作について説明する。
コンピュータ本体 2 0 0 (図 2参照) では、 予め設定された時間以上コンピュ 一夕が使用されなかった場合に、 コンピュータ本体 2 0 0からの水平同期信号、 垂直同期信号の双方の信号送出を停止することによって、 ディスプレイ装置 1 0 0 (図 2参照) に対して通電モードから節電モードへの切換えを指示する。 なお、 本実施形態では、 コンピュータ本体 2 0 0からの節電モードへの切換え の指示は、 水平同期信号および垂直同期信号の双方の信号送出の停止によるもの とした例について説明するが、 本発明は、 この例に限定されるものではなく、 水 平同期信号または垂直同期信号のいずれか一方の信号送出の停止により節電モ一 ドへの切換えを指示するものとしてもよい。
従来のディスプレイ装置の場合は、 コンピュータ本体から節電モードへの切換 えの指示を受けると、 ディスプレイ装置側では電源供給部から表示部 ·表示制御 部への電源供給は停止させるが、 電源供給部はオン状態のままで整流器、 電源作 成部を通して表示モード ·パラメータ設定制御部や節電制御部に電源を供給し続 ける。 その状態で、 水平同期信号 ·垂直同期信号の検出動作に入り、 コンピュー 夕本体から通電モードへの復帰の指示が送られてくるのを待つようになつている 本実施形態のディスプレイ装置 1 0 0においては、 節電制御部 2 1は、 コンビ ユー夕本体 1 0 0からの水平同期信号 ·垂直同期信号の供給が停止したことを検 出すると、 コンピュータ本体から節電モードへの切換えの指示を受けたと判定し 、 * P S C L信号を節電終了判定回路 1 4 0の第 1のフリップフロップ 1 0のセ ット端子 Sに入力する。 これにより第 1のフリップフロップ 1 0の出力 Qは 1レ ベルに変化し、 その結果、 第 1のトランジスタ 1 2はオン状態となり、 第 2のリ レ一 m g 2のコイル 1 1が動作状態となることにより第 2のリレー m g 2の b接 点 4が開かれる。
その結果、 第 1のリレー m g 1のコイル 3が非動作状態となり、 第 1のリレー m g 1の a接点 5が開かれて整流器 6以降の回路への電源の供給が遮断され節電 モードに移行する。 この状態では電源供給部 1 1 0から供給される電力はゼロと なる。
ここで、 第 1のフリップフロップ 1 0の出力 Qは 1レベルとなるので、 第 1の ANDゲート 1 3は、 コンピュータ本体から V GAコネクタ 9を介して垂直同期 信号 V Sが送られてきた場合に、 その垂直同期信号 V Sを通過させて第 2のフリ ップフロップ 1 5のクロック端子 C Lに入力する。
ディスプレイ装置 1 0 0は、 節電モードから通電モードへの復帰の指示がコン ピュー夕本体よりこない限り上記の状態を保持する。
次に、 節電モードから通電モードへの復帰時のディスプレイ装置 1 0 0の動作 について説明する。
コンピュータ本体 2 0 0 (図 2参照) が、 何らかのイベント、 例えばキ一ポー ドによる入力操作やマウスによるポインティング操作などを検出すると、 コンビ ユー夕本体 2 0 0からは、 水平同期信号および垂直同期信号の双方を送出するこ とにより、 ディスプレイ装置 1 0 0に対して、 節電モードから通電モードへの復 帰を指示する。
従来のディスプレイ装置の場合は、 節電制御部がコンピュータ本体からの通電 モードへの復帰の指示を検出すると、 節電モードから通電モードへの復帰と判定 し、 通電モードへの復帰動作を開始するように構成されている。 一方、 本実施形態のディスプレイ装置においては、 節電制御部 2 1には電力供 給がなされていないので、 V GAコネクタ 9に水平同期信号 H S、 垂直同期信号 V Sが到来しても、 節電制御部 2 1は動作することはできない。 そこで、 本実施 形態のディスプレイ装置 1 0 0では、 節電終了判定回路 1 4 0が、 同期信号に基 づき、 節電モードから通電モードへの復帰であるか否かを節電制御部 2 1に替わ つて判定し、 通電モードへの復帰と判定した場合は節電制御部 2 1をオン状態に 復帰させる構成となっている。
すなわち、 V GAコネクタ 9にコンピュータ本体からの水平同期信号 H S、 垂 直同期信号 V Sが到来すると、 この時の第 1のフリップフロップ 1 0の出力 Qは 1レベルに保たれているので、 節電終了判定回路 1 4 0の第 1の ANDゲ一ト 1 3は垂直同期信号 V Sを通過させ、 第 2のフリップフロップ 1 5のクロック端子 C Lに出力する。 その結果、 第 2のフリップフロップ 1 5の出力 Qは 1レベルに 変化し、 第 2の ANDゲート 1 6に入力される。 第 2の ANDゲート 1 6には水 平同期信号 H Sも入力されているので、 第 2の ANDゲート 1 6の出力は第 3の フリップフロップ 1 7のクロック端子 C Lに入力され、 第 3のフリップフロップ 1 7の出力 Qを 1レベルに変化させる。 第 3のフリップフロップ 1 7の出力 Qに より第 2のトランジスタ 1 8がオンとなり、 第 3のリレ一 m g 3のコイル 1 9が 動作状態となり第 3のリレー m g 3の b接点 2 3が開かれ、 第 3のリレー m g 3 の a接点 2 0を閉じる。 ここで、 第 3のフリップフロップ 1 7の出力 Qは節電復 帰信号 2 5として節電制御部 2 1にも入力されており、 後述の節電モードから通 電モードへの復帰時に判定信号として用いられる。
こうして、 第 3のリレー m g 3の a接点 2 0が閉じられたことにより、 節電制 御部 2 1には、 コンピュータ本体から V GAコネクタ 9を介して + 5 Vの補助電 源が供給され、 節電制御部 2 1はオン状態に復帰する。 また、 第 3のリレー m g 3の b接点 2 3が開かれたことと、 逆流防止ダイオード 2 2の存在とにより、 + 5 Vの補助電源は節電制御部 2 1のみに供給される。
つまり、 本実施形態のディスプレイ装置 1 0 0では、 節電終了判定回路 1 4 0 は、 通電モードへの復帰と判定した場合に、 電源供給部 1 1 0をオフ状態に維持 したまま、 補助電源によって節電制御部 2 1をオン状態に復帰させるように構成 されている。 また、 本実施形態のディスプレイ装置 1 0 0では、 節電制御部 2 1 は、 補助電源によってオン状態に復帰された場合に、 同期信号に基づいて、 節電 モードから通電モ一ドへ復帰するか否かを改めて判定し、 通電モードへ復帰する と判定した場合には、 電源供給部 1 1 0をオン状態に復帰させ、 節電モードを継 続すると判定した場合には、 補助電源によるオン状態への復帰を取り消すように 構成されている。
すなわち、 節電制御部 2 1は、 第 2のフリップフロップ 1 5、 第 3のフリップ フロップ 1 7で構成される節電終了判定回路 1 4 0による判定が正しい判定でな かった場合に、 節電終了判定回路 1 4 0をリセットして節電制御部 2 1のオン状 態への復帰を取り消すための * R E P S (リセットパワーセーブ) 信号を出力す るようになっている。
例えば、 第 3のフリップフロップ 1 7の出力 Qが 1レベルでも、 節電制御部 2 1で水平同期信号,垂直同期信号を検出した後、 所定の期間、 一定レベルの水平 同期信号 ·垂直同期信号が安定して供給されていない場合には、 節電制御部 2 1 は * R E P S信号を送出する。 * R E P S信号を受けた節電終了判定回路 1 4 0 では、 O Rゲート 1 4の出力により第 2のフリップフロップ 1 5および第 3のフ リップフロップ 1 7がリセットされ、 第 2のトランジス夕 1 8がオフとなり、 第 3のリレー m g 3のコイル 1 9が非動作状態となり、 第 3のリレー m g 3の b接 点 2 3が閉じられ、 第 3のリレー m g 3の a接点 2 0が開かれる。 これにより節 電制御部 2 1のオン状態への復帰は取り消される。
一方、 節電制御部 2 1は、 水平同期信号 ·垂直同期信号が所定の期間、 安定し て供給されると、 節電モードから通電モードへの完全な復帰を行うべきものと判 定し、 節電モードの終了を意味する * P S E ND信号を節電終了判定回路 1 4 0 に送出する。
* P S E ND信号が第 1のフリップフロップ 1 0のリセット端子 Rに入力され ると、 第 1のフリップフロップ 1 0の出力 Qは 0レベルとなり、 その結果、 第 1 のトランジスタ 1 2をオフ状態とし、 第 2のリレー m g 2のコイル 1 1は非動作 状態となることにより第 2のリレー m g 2の b接点 4が閉じられ、 第 1のリレー m g 1の a接点 5が閉じられて通電モ一ドとなり、 整流器 6を通して交流電源が 電源作成部 7に供給され、 電源作成部 7では各種の制御電源が作成される。 この制御電源は、 表示部 ·表示制御部 8、 表示モード ·パラメ一夕設定制御部 2 4、 第 3のリレー m g 3の b接点 2 3、 および逆流防止ダイオード 2 2を通し て節電制御部 2 1に供給され、 ディスプレイ装置による表示動作が可能となる。 ここで、 節電制御部 2 1より電源オン時のリセット信号が送出され、 レジスタ類 のセット、 リセット、 および初期値の設定が行われる。
* P S E ND信号はまた、 O Rゲート 1 4を通して第 3のフリップフロップ 1 7のリセット端子 Rに入力され、 第 3のフリップフロップ 1 7の出力 Qは 0レべ ルとなる。 その結果、 第 2のトランジスタ 1 8がオフ状態となり、 第 3のリレー m g 3のコイル 1 9が非動作状態となり第 3のリレー m g 3の b接点 2 3が閉じ られ、 第 3のリレー m g 3の a接点 2 0は開かれる。 その結果、 コンピュータ本 体から V GAコネクタ 9を介しての節電制御部 2 1への + 5 Vの補助電源の供給 は遮断される。
こうして、 再びディスプレイ装置 1 0 0による画像表示が行われる。
このように、 本実施形態のディスプレイ装置 1 0 0では、 節電終了判定回路 1 4 0が節電制御部 2 1に替わって通電モードへの復帰の指示を検出するので、 節 電モード時には節電制御部 2 1への電力供給を必要とせず、 従って、 節電モード 時のディスプレイ装置の消費電力は従来の方式よりも大幅に減少する。
次に、 本発明の節電制御装置について説明する。
図 4は、 本発明の節電制御装置の一実施形態を示す概略構成図である。
図 4に示すように、 この節電制御装置 3 3 0は、 コンピュータ本体 2 0 0から 供給される画像信号に基づき画像表示を行う表示部 3 2 0と、 表示部 3 2 0に電 源を供給する電源供給部 3 1 0とを有するディスプレイ装置 3 0 0における、 節 電時の電源供給を制御する装置であり、 節電制御部 3 4 0と、 節電終了判定回路 3 5 0とを備えている。
節電制御部 3 4 0は、 同期信号に基づいて、 電源供給部 3 1 0がオン状態にあ る通電モードと、 電源供給部 3 1 0がオフ状態にある節電モードとの切換えを制 御するものであり、 節電終了判定回路 3 5 0は、 コンピュータ本体 2 0 0から供 給される周辺機器用の補助電源によって駆動され、 同期信号に基づいて、 節電モ ードから通電モードへ復帰するか否かを節電制御部 340に替わって判定し、 通 電モードへ復帰すると判定した場合に、 少なくとも節電制御部 340をオン状態 に復帰させるものである。 この節電終了判定回路 350は、 節電制御部 340よ りも少ない消費電力で動作するように構成されている。
この節電制御部 340および節電終了判定回路 350は、 図 2および図 3を参 照して説明したディスプレイ装置 100における節電制御部 130および節電終 了判定回路 140と同様の構成を有し、 同様の動作を行うものであるので詳細な 説明は省略する。
なお、 上記の各実施形態では、 節電終了判定回路を駆動するコンピュータ本体 からの周辺機器用の補助電源として、 VGAコネクタから供給される補助電源の 例について説明したが、 この例に限られるものではなく、 例えば、 US Bコネク 夕や DV I (D i i t a l V i s u a l I n t e r f ac e) コネクタな どのインタ一フェースから補助電源を供給するようにしてもよい。
また、 上記の各実施形態では、 第 1のリレー mg l、 第 2のリレー mg 2、 お よび第 3のリレ一 mg 3として、 コイルと接点とを有する機械式リレーを用いた 例について説明したが、 機械式リレーを用いる替わりに、 サイリス夕、 フォト力 ップラ等の半導体スィッチを用いてもよい。 第 1のフリップフロップ 10、 第 3 のフリップフロップ 17の出力 Qは TTL論理出力であり、 半導体スィッチの制 御端子を直接、 またはレベル変換により制御することができるからである。 また、 第 1のフリップフロップ 10、 第 3のフリップフロップ 17からの TT L論理出力を利用して整流器 6を直接オン ·オフするようにしてもよい。
なお、 本実施形態における節電終了判定回路は、 節電モードから通電モードへ 復帰する際に、 節電制御部のみをオン状態に復帰させる構成となっているが、 例 えば、 装置全体をオン状態に復帰させるように構成してもよい。

Claims

請求の範囲
1 . コンピュータ本体に接続されて画像表示を行うディスプレイ装置において
'装置に電源を供給する電源供給部と、
前記コンピュータ本体から供給される画像信号に基づき画像表示を行う表示部 と、
前記画像信号に含まれる同期信号に基づいて、 前記電源供給部がオン状態にあ る通電モードと、 該電源供給部がオフ状態にある節電モードとの切換えを制御す る節電制御部と、
前記コンピュータ本体から供給される周辺機器用の補助電源によって駆動され 、 前記同期信号に基づいて、 前記節電モードから前記通電モードへ復帰するか否 かを判定し、 前記通電モードへ復帰すると判定した場合に、 少なくとも前記節電 制御部をオン状態に復帰させる、 該節電制御部よりも消費電力が少ない節電終了 判定回路とを備えたことを特徴とするディスプレイ装置。
2 . 前記節電終了判定回路は、 前記通電モードへ復帰すると判定した場合に、 前記電源供給部をオフ状態に維持したまま前記節電制御部を前記補助電源によつ てオン状態に復帰させるものであり、
前記節電制御部は、 前記補助電源によってオン状態に復帰された場合に、 前記 同期信号に基づいて、 前記節電モードから前記通電モ一ドへ復帰するか否かを改 めて判定し、 前記通電モードへ復帰すると判定した場合には、 前記電源供給部を オン状態に復帰させ、 前記節電モードを継続すると判定した場合には、 該補助電 源によるオン状態への復帰を取り消すものであることを特徴とする請求項 1記載 のディスプレイ装置。
3 . コンピュータ本体から供給される画像信号に基づき画像表示を行う表示部 と、 電源を供給する電源供給部とを有するディスプレイ装置に用いられ、 前記電 源供給部がオン状態にある通電モードと、 前記電源供給部がオフ状態にある節電 モードとの切換えを制御する節電制御装置において、
前記同期信号に基づいて、 前記通電モードと前記節電モードとの切換えを制御 する節電制御部と、
前記コンピュータ本体から供給される周辺機器用の補助電源によって駆動され 、 前記同期信号に基づいて、 前記節電モードから前記通電モードへ復帰するか否 かを前記節電制御部に替わって判定し、 前記通電モードへ復帰すると判定した場 合に、 少なくとも前記節電制御部をオン状態に復帰させる、 前記節電制御部より も消費電力が少ない節電終了判定回路とを備えたことを特徴とする節電制御装置
PCT/JP2002/006360 2002-06-25 2002-06-25 ディスプレイ装置および節電制御装置 WO2004001716A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CNB028291158A CN100367344C (zh) 2002-06-25 2002-06-25 显示单元和省电控制器
KR1020047017761A KR100561158B1 (ko) 2002-06-25 2002-06-25 디스플레이장치 및 절전 제어장치
EP02738801A EP1517294A4 (en) 2002-06-25 2002-06-25 DISPLAY AND ENERGY SAVING
PCT/JP2002/006360 WO2004001716A1 (ja) 2002-06-25 2002-06-25 ディスプレイ装置および節電制御装置
JP2004515465A JP3983763B2 (ja) 2002-06-25 2002-06-25 ディスプレイ装置および節電制御装置
US10/972,379 US7222250B2 (en) 2002-06-25 2004-10-26 Display unit and power save controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2002/006360 WO2004001716A1 (ja) 2002-06-25 2002-06-25 ディスプレイ装置および節電制御装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US10/972,379 Continuation US7222250B2 (en) 2002-06-25 2004-10-26 Display unit and power save controller

Publications (1)

Publication Number Publication Date
WO2004001716A1 true WO2004001716A1 (ja) 2003-12-31

Family

ID=29808146

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2002/006360 WO2004001716A1 (ja) 2002-06-25 2002-06-25 ディスプレイ装置および節電制御装置

Country Status (6)

Country Link
US (1) US7222250B2 (ja)
EP (1) EP1517294A4 (ja)
JP (1) JP3983763B2 (ja)
KR (1) KR100561158B1 (ja)
CN (1) CN100367344C (ja)
WO (1) WO2004001716A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005049651A (ja) * 2003-07-29 2005-02-24 Iiyama Corp 表示装置
CN100410672C (zh) * 2004-06-16 2008-08-13 瑞昱半导体股份有限公司 信号输出装置及其操作方法
JP2011504257A (ja) * 2007-11-02 2011-02-03 フジツウ シーメンス コンピューターズ ゲーエムベーハー 電子装置、コンピュータ、アレンジメント、及び電子装置を制御する方法

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6143981A (en) 1998-06-24 2000-11-07 Amkor Technology, Inc. Plastic integrated circuit package and method and leadframe for making the package
KR100636508B1 (ko) * 2004-11-11 2006-10-18 삼성에스디아이 주식회사 차지펌프 회로와 이를 이용한 직류 변환장치
TWI249350B (en) * 2004-12-30 2006-02-11 Tatung Co Ltd Control circuit and method thereof for reducing power consumption of a display device
US7633560B1 (en) * 2005-08-30 2009-12-15 American Megatrends, Inc. System and apparatus for selectively terminating a video signal based on the presence or absence of a terminating device
JP4659834B2 (ja) * 2005-10-14 2011-03-30 パナソニック株式会社 ディスプレイ制御装置
KR101416250B1 (ko) * 2007-10-09 2014-07-07 삼성전자 주식회사 영상처리장치 및 그 제어방법
CN101436040B (zh) * 2007-11-14 2011-09-14 中强光电股份有限公司 具有省电功能的投影设备及其控制电路与方法
CN101551988B (zh) * 2008-03-31 2011-09-21 神基科技股份有限公司 一种显示器在dpms模式运作的方法
CN101571743B (zh) * 2008-04-30 2012-01-25 华硕电脑股份有限公司 主板与其显卡的电源管理方法
CN101685603B (zh) * 2008-09-24 2011-06-22 晨星软件研发(深圳)有限公司 极低耗电显示控制电路与相关方法
KR20100035428A (ko) * 2008-09-26 2010-04-05 삼성전자주식회사 디스플레이 장치 및 방법
JP2010194811A (ja) * 2009-02-24 2010-09-09 Seiko Epson Corp 印刷装置用コントローラーおよび印刷装置
TWI455087B (zh) * 2009-11-03 2014-10-01 Mstar Semiconductor Inc 低耗電顯示控制方法與相關顯示控制器
CN102054462B (zh) * 2009-11-05 2013-08-14 晨星软件研发(深圳)有限公司 低耗电显示控制方法与相关显示控制器
KR101175674B1 (ko) * 2010-01-12 2012-08-22 김창호 컴퓨터 주변기기의 대기전력 차단 장치
KR20120015890A (ko) * 2010-08-13 2012-02-22 삼성전자주식회사 플렉서블 디스플레이장치 및 그 제어방법
WO2013081600A1 (en) * 2011-11-30 2013-06-06 Intel Corporation Reducing power for 3d workloads
CN102946503A (zh) * 2012-10-26 2013-02-27 合肥移瑞通信技术有限公司 模拟摄像头输出单场vga数字视频数据实现方法
JP6110122B2 (ja) * 2012-12-07 2017-04-05 シナプティクス・ジャパン合同会社 集積回路装置、パネル表示装置及び表示パネルドライバ
CN104348631B (zh) * 2013-07-26 2018-09-18 明泰科技股份有限公司 受电装置、供电系统与操作模式的选择方法
CN106569572B (zh) * 2015-10-09 2019-11-22 鸿富锦精密电子(天津)有限公司 主板及具有该主板的电脑控制系统
KR102152254B1 (ko) * 2018-07-05 2020-09-04 지인철 디스플레이기의 절전 제어장치 및 그 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5483464A (en) * 1993-03-31 1996-01-09 Samsung Electronics Co., Ltd. Power saving apparatus for use in peripheral equipment of a computer
US5736873A (en) * 1994-05-19 1998-04-07 Samsung Electronics Co., Ltd. Power saving control circuit for a display apparatus

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07306665A (ja) 1994-05-16 1995-11-21 Hitachi Ltd 表示装置用簡易形パワーマネージメントシステム方式
KR100234423B1 (ko) * 1995-12-05 1999-12-15 윤종용 컴퓨터 주변기기의 전원제어 장치 및 방법
KR100521252B1 (ko) * 1997-06-16 2006-01-12 삼성전자주식회사 화면출력상태 제어기능을 갖는 컴퓨터 시스템 및 그 제어방법
JPH11282445A (ja) 1998-03-31 1999-10-15 Nec Home Electron Ltd 表示装置
JPH11296265A (ja) * 1998-04-15 1999-10-29 Matsushita Electric Ind Co Ltd 電源スイッチ監視回路
JP4215333B2 (ja) 1999-02-26 2009-01-28 Necディスプレイソリューションズ株式会社 ディスプレイ装置のオフモードからの復帰方法
US6191504B1 (en) * 1999-09-22 2001-02-20 Sony Corporation Of Japan System and method for reduced standby power consumption in a display device
US7000127B2 (en) * 2002-04-30 2006-02-14 Dell Products L.P. Power saving circuit for display system
US7031463B2 (en) * 2003-02-14 2006-04-18 Arris International, Inc. Resistive feed rail generation in a power supply
JP2005018740A (ja) * 2003-06-23 2005-01-20 Samsung Electronics Co Ltd 電子装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5483464A (en) * 1993-03-31 1996-01-09 Samsung Electronics Co., Ltd. Power saving apparatus for use in peripheral equipment of a computer
US5736873A (en) * 1994-05-19 1998-04-07 Samsung Electronics Co., Ltd. Power saving control circuit for a display apparatus

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1517294A4 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005049651A (ja) * 2003-07-29 2005-02-24 Iiyama Corp 表示装置
CN100410672C (zh) * 2004-06-16 2008-08-13 瑞昱半导体股份有限公司 信号输出装置及其操作方法
JP2011504257A (ja) * 2007-11-02 2011-02-03 フジツウ シーメンス コンピューターズ ゲーエムベーハー 電子装置、コンピュータ、アレンジメント、及び電子装置を制御する方法

Also Published As

Publication number Publication date
US7222250B2 (en) 2007-05-22
EP1517294A1 (en) 2005-03-23
KR20050007386A (ko) 2005-01-17
CN1628336A (zh) 2005-06-15
EP1517294A4 (en) 2007-06-27
CN100367344C (zh) 2008-02-06
JP3983763B2 (ja) 2007-09-26
US20050086552A1 (en) 2005-04-21
JPWO2004001716A1 (ja) 2005-10-27
KR100561158B1 (ko) 2006-03-15

Similar Documents

Publication Publication Date Title
WO2004001716A1 (ja) ディスプレイ装置および節電制御装置
US6005559A (en) Display apparatus with a power conserving display
TWI398761B (zh) 電子裝置、電腦及控制電子裝置之方法
US7490253B2 (en) Display device with power saving mode based on detected illuminance
JP4163732B2 (ja) 表示システムおよびディスプレイ装置
EP1347360A2 (en) Power supply control device
KR101633297B1 (ko) 전자 디바이스의 대기전력 감소를 위한 전원공급장치 및 방법
US5909488A (en) Communication apparatus having a non-ringing call receiving mode and an energy-saving stand-by mode
KR101565616B1 (ko) 디스플레이장치 및 그의 절전 방법
CN101556462A (zh) 一种显示器电源管理模式控制装置
JP2000056869A (ja) 電子装置、ファクシミリ装置およびその制御方法
KR101911273B1 (ko) 대기 전력 기능을 가지는 공기 조화기 및 그 제어 방법
JPH11164476A (ja) 電源装置
JP2001169028A (ja) 省エネルギ制御装置
KR100303480B1 (ko) 유에스비보드를갖는디스플레이장치의전원절약회로및절약방법
JP2007072322A (ja) 画像表示装置
KR100995013B1 (ko) 전기기기의 저소비 대기전력 회로장치 및 그 제어방법
JPH11294844A (ja) 給湯器のリモコン
KR102001934B1 (ko) 대기 전력 기능을 가지는 전원 장치 및 이를 포함하는 공기 조화기
JPH08336187A (ja) マイクロコンピュータを用いた電源制御装置
JP2003279120A (ja) 燃焼制御装置
JP2009044841A (ja) 電気機器の電源回路
KR100195618B1 (ko) 컴퓨터 영상표시장치의 전원관리모드 전환방법
JP2006064272A (ja) 給湯器の制御装置
JP2005269556A (ja) ファクシミリ装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN JP KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE TR

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2004515465

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 10972379

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2002738801

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020047017761

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 20028291158

Country of ref document: CN

WWP Wipo information: published in national office

Ref document number: 1020047017761

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 2002738801

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1020047017761

Country of ref document: KR