WO2003067701A1 - Filtre a guide d'ondes dielectrique - Google Patents

Filtre a guide d'ondes dielectrique Download PDF

Info

Publication number
WO2003067701A1
WO2003067701A1 PCT/JP2003/000982 JP0300982W WO03067701A1 WO 2003067701 A1 WO2003067701 A1 WO 2003067701A1 JP 0300982 W JP0300982 W JP 0300982W WO 03067701 A1 WO03067701 A1 WO 03067701A1
Authority
WO
WIPO (PCT)
Prior art keywords
conductor layer
resonator
filter
via hole
via holes
Prior art date
Application number
PCT/JP2003/000982
Other languages
English (en)
French (fr)
Inventor
Masaharu Ito
Kenichi Maruhashi
Keiichi Ohata
Original Assignee
Nec Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nec Corporation filed Critical Nec Corporation
Priority to US10/502,782 priority Critical patent/US7170373B2/en
Publication of WO2003067701A1 publication Critical patent/WO2003067701A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/20Frequency-selective devices, e.g. filters
    • H01P1/207Hollow waveguide filters
    • H01P1/208Cascaded cavities; Cascaded resonators inside a hollow waveguide structure
    • H01P1/2088Integrated in a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P5/00Coupling devices of the waveguide type
    • H01P5/08Coupling devices of the waveguide type for linking dissimilar lines or devices
    • H01P5/10Coupling devices of the waveguide type for linking dissimilar lines or devices for coupling balanced lines or devices with unbalanced lines or devices
    • H01P5/107Hollow-waveguide/strip-line transitions

Definitions

  • the present invention has an upper conductor layer and a lower conductor layer on the surface of a dielectric substrate, and a resonator and an inductive window are formed by using a conductor or a via hole array connecting the upper conductor layer and the lower conductor layer.
  • Dielectric waveguide type filter Dielectric waveguide type filter.
  • FIG. 1A is a plan view of a filter of this known example
  • FIG. 1B is a cross-sectional view taken along a dashed line E-E in FIG. 1A.
  • Conductor layers 2a and 2b are formed on the upper and lower surfaces of a dielectric substrate 1, and the upper and lower conductor layers 2a and 2b are formed in a via hole row 3a in which a distance lp in a signal propagation direction is less than 1/2 of a guide wavelength.
  • a waveguide is formed.
  • the via holes 3b constituting the inductive window into the waveguide, the waveguide type filter by forming at intervals 1 There 1 2, 1 3, 1 4 less than half guide wavelength is realized.
  • a waveguide-coplanar converter 10 connected to the input / output coplanar line composed of the ground conductor layer 2a and the signal conductor layer 2c is formed on the first and last resonators. Further, in order to improve the out-of-band suppression characteristics, the waveguide-to-coplanar converter 10 is connected to a coplanar resonator 15 for adding a band rejection characteristic.
  • the via holes are formed by punching before firing the green sheet, and a conductor pattern is formed after firing. Therefore, the via hole and the conductor pattern are likely to be displaced due to the controllability of the shrinkage ratio during firing.
  • Known examples of fill As shown in Fig. 6, the filter characteristics depend on the position of the via holes 3a, 3b and the upper conductor layer 2a in the filter, because there is electromagnetic field coupling between the coplanar resonator 15 and the dielectric resonator constituting the filter. Sensitive to misalignment. For this reason, during manufacturing, there was a problem that the dispersion of performance was large and the yield was low.
  • An object of the present invention is to provide a dielectric waveguide type filter in which an attenuation pole can be formed outside a band without additionally forming an opening for jumping electromagnetic field coupling.
  • a resonator and an inductive window having an upper conductor layer and a lower conductor layer on the surface of a dielectric substrate and using a conductor connecting the upper conductor layer and the lower conductor layer are provided.
  • the number of filter stages n is 3 or more, and the 1st to nth resonators are electromagnetically coupled with the ith resonator and the jth resonator. , And j ⁇ i ⁇ l.
  • an attenuation pole can be formed outside the band without additionally forming an opening for jumping electromagnetic field coupling. For this reason, the out-of-band suppression characteristics are improved, the number of filter stages is reduced, and the size can be reduced.
  • the resonator is formed by a row of via holes connecting the upper and lower conductor layers formed on the surface of the dielectric substrate, and the interval between the via holes forming the row of via holes is smaller than the guide wavelength of the resonance frequency. It is 1/2 or less.
  • a planar line including a slot formed in the upper conductor layer and / or the lower conductor layer on the surface of the dielectric substrate is formed.
  • the planar line is composed of two coupling slots. It is a planar track.
  • a resonator and an inductive window having an upper conductor layer and a lower conductor layer on a surface of a dielectric substrate, and using a via hole row connecting the upper conductor layer and the lower conductor layer
  • the interval between the via holes forming the via hole row is equal to or less than 1/2 of the guide wavelength of the resonance frequency
  • at least one via hole in the via hole row has an upper conductor layer and Z or A slot is formed in the lower conductor layer so as to surround the periphery of the via hole, and the conductor layers on both sides are connected across the slot using conductor pieces.
  • the filter is flip-chip mounted, and is formed so as to surround the periphery of the via hole by using the conductor pieces and the bumps formed on the flip-chip mounting substrate.
  • the conductor layers on both sides are connected across the slot.
  • the number of filter stages n is 3 or more
  • the first to n-th resonators are electromagnetically coupled to the i-th resonator and the j-th resonator, and j ⁇ i
  • the electromagnetic field coupling is performed so as to be ⁇ 1.
  • a planar line including slots formed in the upper conductor layer and / or the lower conductor layer on the surface of the dielectric substrate is formed.
  • the planar line is a coplanar line including two coupling slots.
  • FIG. 1 is a structural view of a conventional waveguide filter
  • FIG. 1A is a plan view of a filter substrate
  • FIG. 1B is a cross-sectional view taken along a dashed line E-E ′ of FIG. 1A;
  • FIG. 2 is a structural view showing a first embodiment according to the present invention
  • FIG. 2A is a plan view of a filter substrate
  • FIG. 2B is a cross-sectional view taken along a dashed line AA ′ of FIG. 2A;
  • FIG. 3 is a structural view showing a second embodiment according to the present invention
  • FIG. 3A is a plan view of a filter substrate
  • FIG. 3B is a detailed view of an inductance adjusting unit
  • FIG. 3C is a dashed line of FIG. 3B.
  • FIG. 4 is a structural view showing a third embodiment according to the present invention
  • FIG. 4A is a plan view of a filter substrate
  • FIG. 4B is a cross-sectional view taken along dashed-dotted line CC ′ in FIG. 4A;
  • FIG. 5 is a structural view showing a fourth embodiment of the present invention
  • FIG. 5A is a plan view of a filter substrate
  • FIG. 5B is a detailed view of an inductance adjusting unit
  • FIG. 5C is a dashed line of FIG. 5B. Sectional view at DD ';
  • FIG. 6 is a diagram showing a characteristic change with respect to misalignment between a via hole and a conductor pattern in the conventional filter of FIG. 1;
  • FIG. 7 is a diagram showing an improvement effect of out-of-band suppression characteristics according to the present invention.
  • FIG. 8 is a diagram showing a characteristic change with respect to a positional shift between a via hole and a conductor pattern in the filter of the present invention.
  • FIG. 2A is a plan view of the filter substrate
  • FIG. 2B is a cross-sectional view taken along a dashed line AA ′ in FIG. 2A.
  • Conductive layers 2a and 2b are formed on upper and lower surfaces of dielectric substrate 1, respectively.
  • the first, second, and third stages Dielectric resonators 5a, 5b, 5c and input / output waveguide structures 4a, 4b are formed.
  • the filter is configured.
  • the input / output waveguide structures 4a and 4b and the filter are electromagnetically coupled by an inductive window composed of via holes 3b and having a spacing of / 0 . Since the resonators 5a, 5b, and 5c are two-dimensionally arranged, the space between the first-stage resonator 5a. It is possible to easily provide a jumping electromagnetic field coupling by a window.
  • an attenuation pole can be provided on the high-frequency side of the pass band, as in the pass characteristic of the filter shown in Fig. 7, and the out-of-band
  • the suppression characteristics can be improved.
  • the filter described in the known document shown in FIG. 1 there is an opening serving as a coplanar resonator 15 for introducing an attenuation pole on the resonator constituting the filter. There is no part. Therefore, as shown in FIG. 8, a change in characteristics due to misalignment of the via holes 3a and 3b with respect to the conductor layer 2a can be sufficiently suppressed.
  • the jumping electromagnetic field coupling can be formed only by the arrangement of the via holes, and no additional manufacturing process is required.
  • FIG. 3A is a plan view of the filter substrate
  • FIG. 3B is a detailed view of a broken line portion 6 in FIG. 3A
  • FIG. 3C is a cross-sectional view taken along a dashed line BB ′ in FIG. 3B. It is.
  • the pad 8 electrically separated from the conductor layer 2a is formed.
  • the pad 8 and the conductor layer 2a are connected by a bonding wire 9 or the like, and the number or length thereof is adjusted.
  • an inductance adjuster 6 for adjusting the inductance of the via hole 3a forming the side wall of the dielectric resonator is formed.
  • the resonance frequency of the dielectric resonator changes due to the change in inductance. Therefore, the center frequency of the filter can be adjusted by forming the inductance adjusting section 6 in each of the resonators.
  • FIG. 4A is a plan view of the filter substrate
  • FIG. 4B is a cross-sectional view taken along dashed-dotted line CC ′ in FIG. 4A.
  • Conductive layers 2a and 2b are formed on upper and lower surfaces of dielectric substrate 1, respectively.
  • the first, second, and third stages Eye dielectric Shakers 5a, 5b, 5c are formed respectively.
  • a waveguide-to-coplanar converter connected to an input / output coplanar line composed of the daland conductor layer 2a and the signal conductor layer 2c is provided. Are formed.
  • Resonators 5a, 5c and the waveguide of the input and output stages - electromagnetic coupling degree between the coplanar converter 10 is adjusted by the length l t of the waveguide Kopurena conversion 10.
  • the first-stage resonator 5a and the second-stage resonator 5b are electromagnetically coupled by an inductive window including a via hole 3b and having an interval of 2 , and are connected to the second-stage resonator 5b and the third-stage resonator 5b.
  • resonator 5c of, are electromagnetically coupled by an inductive window interval consisting of the via hole 3b is d 23, the filter is configured.
  • the resonators 5a, 5b, and 5c are two-dimensionally arranged, there is an inductive space between the first-stage resonator 5a and the third-stage resonator 5c, in which the distance between the via holes 3b is three .
  • a jumping electromagnetic coupling by a window can be provided.
  • the notch 11 in the conductor layer 2a of the input / output portion radiation at the board edge can be reduced.
  • a coplanar line for input and output integration with a planar circuit such as a MMIC (Monotice Microwave Integrated Circuit) becomes possible, and flip-chip mounting becomes possible.
  • MMIC Monitoringe Microwave Integrated Circuit
  • the filter characteristics can be adjusted with the same configuration as in the second embodiment, but since the input and output are coplanar lines, flip-chip mounting is easily possible.
  • FIG. 5A is a plan view of the filter substrate
  • FIG. 5B is a detailed view of a broken line part 6 in FIG. 5A
  • FIG. 5C is a cross-sectional view taken along a dashed line DD ′ in FIG. 5B.
  • the flip-chip mounting substrate 12 is not shown for explanation.
  • a pad 8 electrically separated from the conductor layer 2a is formed.
  • the pad 8 and the conductor layer 2a are connected via the bump 14 and the conductor layer 13 formed on the flip-chip mounting substrate 12, and the same effects as in the second embodiment can be obtained. Also, this real The embodiment has the advantage that the filter characteristics can be adjusted at the same time when the filter substrate is flip-chip mounted, and an additional frequency adjustment step becomes unnecessary.
  • the number of stages of the filter is three has been described, but the number of stages may be increased so as to obtain desired characteristics.
  • the configuration for adjusting the inductance of the via hole can also be applied to the frequency adjustment of a single resonator used in a dielectric resonator oscillator.

Landscapes

  • Control Of Motors That Do Not Use Commutators (AREA)

Description

明細書
誘電体導波管型フィルタ
技術分野
本発明は、 誘電体基板表面に上部導体層と下部導体層とを有し、 上部導体層 と下部導体層とを接続する導体またはビアホール列を用いて、 共振器と誘導性 窓とが形成されている誘電体導波管型フィルタに関する。
背景技術
低損失で急峻な帯域外抑圧特性を持ち、 小型で平面回路との接続が可能なフ ィルタが必要とされている。 さらに、 高周波においては、 接続の再現性、 寄生 インダクタンスが小さいといつた点から、 フリップチップ実装が可能であるこ とが強く望まれる。 このような特徴を有するフィルタには、 例えば、 図 1に示 す公知文献 (M. Ito et al., IEEE International Microwave Symposium Digest, pp. 1597-1600, May 2001) に記載のフィルタがある。 図 1 Aはこの公知例のフ ィルタの平面図であり、 図 1 Bは図 1 A中の一点鎖線 E- E, における断面図で ある。 誘電体基板 1 の上下表面に、 導体層 2a、 2b を形成し、 その上下導体層 2a、 2bを、 信号の伝搬方向の間隔 lpが管内波長の 1/2以下で形成したビアホ ール列 3aで接続することで、導波管が構成されている。 この導波管内に誘導性 窓を構成するビアホール 3bを、 管内波長の 1/2以下の間隔 1い 12、 13、 14で 形成することで導波管型フィルタが実現されている。 また、 初段と終段の共振 器上には、 グランド導体層 2aと信号導体層 2cとからなる入出力用コプレーナ 線路に接続される導波管ーコプレーナ変換器 10が形成されている。 さらに、帯 域外抑圧特性を改善するために、導波管一コプレーナ変換器 10には、帯域除去 特性を付加するコプレーナ共振器 15が接続されている。
上記公知例のフィルタを、 誘電体基板としてセラミックを使用して作製した 場合、 ビアホールはグリーンシー卜の焼成前にパンチングによって形成され、 焼成後に導体パターンが形成される。 したがって、 焼成時の収縮率の制御性に よりビアホールと導体パターンとが位置ずれを起こしやすい。 公知例のフィル タでは、コプレーナ共振器 15とフィルタを構成する誘電体共振器との間に電磁 界結合があるため、 図 6に示すように、 フィルタ特性は、 ビアホール 3a、 3b と上部導体層 2a との位置ずれに敏感である。 このため製造時には、性能のばら つきが大きくなり、 歩留まりが低くなるという問題があつた。
発明の開示
本発明の目的は、 飛び越し電磁界結合のための開口部を付加的に形成するこ となく、 帯域外に減衰極が形成できる誘電体導波管型フィルタを提供すること である。
本発明の第 1の態様によれば、 誘電体基板表面に上部導体層と下部導体層と を有し、 上部導体層と下部導体層とを接続する導体を用いて、 共振器と誘導性 窓とが形成されている誘電体導波管型フィルタにおいて、 フィルタの段数 nが 3以上であり、 1から n番目の共振器が、 i番目の共振器が j番目の共振器と電 磁界結合され、 かつ j≠i ± lであるように順次電磁界結合されている。
ビアホールで囲まれた共振器を 2次元的に配置することにより、 飛び越し電 磁界結合のための開口部を付加的に形成することなく、 帯域外に減衰極が形成 できる。 このため、 帯域外抑圧特性が改善され、 フィルタの段数が削減され、 小型化が可能となる。
フィルタの入出力段の誘電体共振器上に導波管ーコプレーナ変換器を形成す ることで、 フリップチップ実装が可能となる。 また、 入出力段以外の共振器上 には、 開口部を設ける必要が無く、 製造時における導体層とビアホールとの位 置ずれに対して強い。
本発明の実施態様によれば、 共振器が誘電体基板表面に形成された上下導体 層を接続するビアホール列によつて形成されており、 ビアホール列を成すビア ホール間隔が共振周波数の管内波長の 1/2以下である。
本発明の実施態様によれば、誘電体基板表面の上部導体層および/または下部 導体層に形成されたスロッ卜から成るプレーナ線路が形成されている。
本発明の実施態様によれば、 プレーナ線路が 2つの結合スロットからなるコ プレーナ線路である。
本発明の他の態様によれば、 誘電体基板表面に上部導体層と下部導体層とを 有し、 上部導体層と下部導体層とを接続するビアホール列を用いて、 共振器と 誘導性窓とが形成されている誘電体導波管型フィルタにおいて、 ビアホール列 を成すビアホール間隔が共振周波数の管内波長の 1/2以下であり、 ビアホール 列の少なくとも 1つのビアホールに関して、 上部導体層および Zまたは下部導 体層にビアホールの周囲を囲むようにスロッ卜が形成されており、 導体片を用 いて、 スロットを跨いで両側の導体層が接続されている。
本発明の実施態様によれば、 フィルタがフリップチップ実装されており、 フ リップチップ実装用の基板上に形成された導体片とバンプとを用いて、 ビアホ ールの周囲を囲むように形成されたスロットを跨いで両側の導体層が接続され ている。
本発明の実施態様によれば、 フィルタの段数 nが 3以上であり、 1から n番 目の共振器が、 i番目の共振器が j番目の共振器と電磁界結合され、 かつ j≠i ± 1であるように順次電磁界結合されている。
本発明の実施態様によれば、誘電体基板表面の上部導体層および/または下部 導体層に形成されたスロットから成るプレーナ線路が形成されている。
本発明の実施態様によれば、 プレーナ線路が 2つの結合スロットからなるコ プレーナ線路である。
図面の簡単な説明
図 1は従来例の導波管型フィルタの構造図であり、 図 1 Aはフィルタ基板の 平面図、 図 1 Bは図 1 Aの一点鎖線 E - E ' に沿った断面図;
図 2は本発明による第 1の実施形態を示す構造図であり、 図 2 Aはフィルタ 基板の平面図、 図 2 Bは図 2 Aの一点鎖線 A- A ' に沿った断面図;
図 3は本発明による第 2の実施形態を示す構造図であり、 図 3 Aはフィルタ 基板の平面図、 図 3 Bはインダクタンス調整部の詳細図、 図 3 Cは図 3 Bの一 点鎖線 B - B ' に沿つた断面図; 図 4は本発明による第 3の実施形態を示す構造図であり、 図 4 Aはフィルタ 基板の平面図、 図 4 Bは図 4 Aの一点鎖線 C - C ' における断面図;
図 5は本発明による第 4の実施形態を示す構造図であり、 図 5 Aはフィルタ 基板の平面図、 図 5 Bはインダクタンス調整部の詳細図、 図 5 Cは図 5 Bの一 点鎖線 D-D ' における断面図;
図 6は図 1の従来例のフィルタにおいて、 ビアホールと導体パターンとの位 置あわせずれに対する特性変化を示す図;
図 7は本発明による帯域外抑圧特性の改善効果を示す図;
図 8は本発明のフィルタにおいて、 ビアホールと導体パターンとの位置あわ せずれに対する特性変化を示す図である。
発明を実施するための最良の形態
本発明の第 1の実施形態について、 図 2を参照して詳細に説明する。 図 2 A はフィルタ基板の平面図であり、 図 2 Bは図 2 A中の一点鎖線 A-A' に沿った 断面図である。
誘電体基板 1の上下表面に導体層 2a、 2bが形成されている。上下導体層 2a、 2bを共振周波数における誘電体基板内の波長の 1/2以下の間隔で形成したビア ホール列 3a、 3bで接続することで、 1段目、 2段目、 3段目の誘電体共振器 5a、 5b、 5cと入出力導波管構造 4a、 4bが形成されている。 1段目の共振器 5aと 2 段目の共振器 5bは、 ビアホール 3bから成る間隔が d i 2である誘導性窓によつ て電磁界結合され、 2段目の共振器 5bと 3段目の共振器 5cは、 ビアホール 3b から成る間隔が d2 3である誘導性窓によって電磁界結合されて、 フィルタが構 成されている。 入出力導波管構造 4a、 4bとフィルタは、 ビアホール 3bから成 る間隔が /0である誘導性窓によって電磁界結合されている。 共振器 5a、 5b、 5cは 2次元的に配置されているため、 1段目の共振器 5a.と 3段目の共振器 5c との間には、ビアホール 3bから成る間隔が dl3である誘導性窓による飛び越し 電磁界結合を容易に設けることができる。 これによつて、 図 7に示すフィルタ の通過特性のように、 通過帯の高周波側に減衰極を設けることができ、 帯域外 抑圧特性を改善することができる。 図 1に示した公知文献に記載のフィルタで は、 フィルタを構成する共振器上には減衰極を導入するためにコプレーナ共振 器 15となる開口部があるが、本発明のフィルタでは、 この開口部が無い。 その ため、 図 8に示すように、 導体層 2aに対するビアホール 3a、 3bの位置合わせ ずれによる特性変化を十分小さく抑制できる。 また、 本実施形態のフィルタで は、 飛び越し電磁界結合をビアホールの配置のみで形成することが可能で、 付 加的な製造工程を要しない。
本発明の第 2の実施形態として、 フィルタ特性を調整可能な構成について図 3を参照して説明する。 図 3 Aはフィルタ基板の平面図であり、 図 3 Bは図 3 A中の破線部 6の詳細図であり、図 3 Cは図 3 B中の一点鎖線 B - B ' に沿った 断面図である。
共振器を形成するビアホール 3aの周囲にスロット 7を形成することで、導体 層 2aと電気的に分離したパッド 8が形成される。 このパッド 8と導体層 2aと を、 ボンディングワイヤ 9などで接続し、 その本数、 あるいは、 その長さを調 整する。 これにより、誘電体共振器の側壁を構成するビアホール 3aのィンダク タンスを調整するィンダクタンス調整部 6が形成される。 ィンダクタンスの変 化によって、 誘電体共振器の共振周波数は変化する。 したがって、 インダクタ ンス調整部 6を各段の共振器に形成することによって、 フィルタの中心周波数 を調整することが可能となる。また、誘導性窓を構成するビアホール 3bにイン ダクタンス調整部 6を形成した場合には、 誘電体共振器間の電磁界結合度を調 整できる。 この場合には、 フィルタの帯域幅を調整することが可能となる。 本発明の第 3実施形態について、 図 4を参照して詳細に説明する。 図 4 Aは フィルタ基板の平面図であり、図 4 Bは図 4 A中の一点鎖線 C- C 'に沿った断 面図である。
誘電体基板 1の上下表面に導体層 2a、 2bが形成されている。その上下導体層 2a、 2bを、 共振周波数における誘電体基板内の波長の 1/2以下の間隔で形成し たビアホール列 3a、 3bで接続することで、 1段目、 2段目、 3段目の誘電体共 振器 5a、 5b、 5cがそれぞれ形成されている。 1段目の共振器 5aと 3段目の共 振器 5c上には、ダランド導体層 2aと信号導体層 2cとから成る入出力用コプレ ーナ線路に接続される導波管ーコプレーナ変換器 10が形成されている。入出力 段の共振器 5a、 5cと導波管—コプレーナ変換器 10との電磁界結合度は、 導波 管ーコプレーナ変換 10の長さ ltによって調整される。 1段目の共振器 5aと 2 段目の共振器 5bは、 ビアホール 3b力 ら成る間隔が 2である誘導性窓によつ て電磁界結合され、 2段目の共振器 5bと 3段目の共振器 5cは、 ビアホール 3b から成る間隔が d23である誘導性窓によって電磁界結合されて、 フィルタが構 成されている。 共振器 5a、 5b、 5cは 2次元的に配置されているため、 1段目の 共振器 5aと 3段目の共振器 5cとの間には、 ビアホール 3bから成る間隔が 3である誘導性窓による飛び越し電磁界結合を設けることができる。 入出力部 分の導体層 2aに切欠き 11を設けることで、 基板端での放射を低減することが できる。入出力をコプレーナ線路とすることにより、 MMIC(Mo n o 1 i t h i c Mi c r owa v e I n t e g r a t e d C i r c u i t )等の平面回路 との集積化が可能となり、 フリップチップ実装も可能となる。
この場合においても、 第 2の実施形態と同様な構成で、 フィルタ特性を調整 できるが、 入出力をコプレーナ線路としているため、 フリップチップ実装が容 易に可能である。
本発明の第 4の実施形態として、 フリップチップ実装を用いてフィルタ特性 を調整する構成を、図 5を参照して説明する。図 5 Aはフィルタ基板の平面図、 図 5 Bは図 5 Aの破線部 6の詳細図、図 5 Cは図 5 B中の一点鎖線 D- D' に沿 つた断面図である。 ただし、 図 5A、 図 5 Bでは、 説明のためフリップチップ 実装用基板 12は図示されていない。
共振器を形成するビアホール 3aの周囲にスロット 7を形成することで、導体 層 2aと電気的に分離したパッド 8が形成されている。 このパッド 8 と導体層 2aとがバンプ 14とフリップチップ実装用基板 12上に形成された導体層 13 と を介して接続されて、 第 2の実施形態と同様の効果が得られる。 また、 この実 施形態では、 フィルタ基板をフリップチップ実装する際に、 併せてフィルタ特 性を調整することができ、 付加的な周波数調整工程が不要になるという利点が ある。
以上の実施形態では、 フィルタの段数が 3の例を示したが、 段数を所望の特 性が得られるように増加させてもよい。 また、 ビアホールのインダクタンスを 調整する構成は、 誘電体共振器発振器に使用される単一の共振器の周波数調整 にも適用できる。

Claims

請求の範囲
1 . 誘電体基板表面に上部導体層と下部導体層とを有し、 該上部導体層と該 下部導体層とを接続する導体を用いて共振器と誘導性窓とが形成され、 フィル タの段数 nが 3以上であり、 1から n番目の共振器力 S、 i番目の共振器が j番目 の共振器と電磁界結合され、 かつ j i ± 1であるように順次電磁界結合されて いる誘電体導波管型フィルタ。
2 . 前記共振器が前記上部導体層と前記下部導体層を接続するビアホール列 によって形成されており、 ビアホール列を成すビアホール間隔が共振周波数の 管内波長の 1/2以下である、 請求項 1に記載のフィルタ。
3 . 前記上部導体層および/または前記部導体層にスロットから成るプレー ナ線路が形成されている、 請求項 1に記載のフィルタ。
4 .前記プレーナ線路が 2つの結合スロットからなるコプレーナ線路である, 請求項 3に記載のフィルタ。
5 . 誘電体基板表面に上部導体層と下部導体層とを有し、 該上部導体層と該 下部導体層とを接続するビアホール列を用レ、て共振器と誘導性窓とが形成され、 ビアホール列を成すビアホール間隔が共振周波数の管内波長の 1/2以下であり、 ビアホ一ル列の少なくとも 1つのビアホールに関して、 前記上部導体層および /または下部導体層にビアホールの周囲を囲むようにスロットが形成されてお り、 導体片を用いて、 該スロットを跨いで両導体層が接続されている誘電体導 管型フィルタ。
6 . フィルタがフリップチップ実装されており、 フリップチップ実装用の基 板上に形成された導体片とバンプとを用いて、 ビアホールの周囲を囲むように 形成されたスロットを跨いで両導体層が接続されている、 請求項 5に記載のフ ィルタ。
7 . フィルタの段数 nが 3以上であり、 1から n番目の共振器が、 i番目の共 振器が j番目の共振器と電磁界結合され、 かつ j≠ i ± 1であるように順次電磁 界結合されている、 請求項 5に記載のフィルタ。
8 . 前記上部導体層および Zまたは前記部導体層にスロットから成るプレー ナ線路が形成されている、 請求項 5に記載のフィルタ。
9 .前記プレーナ線路が 2つの結合スロットからなるコプレーナ線路である, 請求項 8に記載のフィルタ。
PCT/JP2003/000982 2002-02-04 2003-01-31 Filtre a guide d'ondes dielectrique WO2003067701A1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US10/502,782 US7170373B2 (en) 2002-02-04 2003-01-31 Dielectric waveguide filter

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002027072A JP3733913B2 (ja) 2002-02-04 2002-02-04 フィルタ
JP2002-027072 2002-02-04

Publications (1)

Publication Number Publication Date
WO2003067701A1 true WO2003067701A1 (fr) 2003-08-14

Family

ID=27677830

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/000982 WO2003067701A1 (fr) 2002-02-04 2003-01-31 Filtre a guide d'ondes dielectrique

Country Status (4)

Country Link
US (1) US7170373B2 (ja)
JP (1) JP3733913B2 (ja)
CN (1) CN1628396A (ja)
WO (1) WO2003067701A1 (ja)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3845394B2 (ja) * 2003-06-24 2006-11-15 Tdk株式会社 高周波モジュール
CN100334775C (zh) * 2005-06-01 2007-08-29 东南大学 基片集成波导-电子带隙带通滤波器
KR100651627B1 (ko) * 2005-11-25 2006-12-01 한국전자통신연구원 교차결합을 갖는 유전체 도파관 필터
JP2009111633A (ja) * 2007-10-29 2009-05-21 Shimada Phys & Chem Ind Co Ltd 有極形帯域通過フィルタ
US8120145B2 (en) * 2008-06-17 2012-02-21 International Business Machines Corporation Structure for a through-silicon-via on-chip passive MMW bandpass filter
US7772124B2 (en) * 2008-06-17 2010-08-10 International Business Machines Corporation Method of manufacturing a through-silicon-via on-chip passive MMW bandpass filter
JP5493801B2 (ja) * 2009-12-14 2014-05-14 富士通株式会社 信号変換器及び高周波回路モジュール
US8823470B2 (en) 2010-05-17 2014-09-02 Cts Corporation Dielectric waveguide filter with structure and method for adjusting bandwidth
US9030279B2 (en) 2011-05-09 2015-05-12 Cts Corporation Dielectric waveguide filter with direct coupling and alternative cross-coupling
US9130255B2 (en) 2011-05-09 2015-09-08 Cts Corporation Dielectric waveguide filter with direct coupling and alternative cross-coupling
US9130256B2 (en) 2011-05-09 2015-09-08 Cts Corporation Dielectric waveguide filter with direct coupling and alternative cross-coupling
US9030278B2 (en) 2011-05-09 2015-05-12 Cts Corporation Tuned dielectric waveguide filter and method of tuning the same
US8963657B2 (en) 2011-06-09 2015-02-24 International Business Machines Corporation On-chip slow-wave through-silicon via coplanar waveguide structures, method of manufacture and design structure
US10116028B2 (en) 2011-12-03 2018-10-30 Cts Corporation RF dielectric waveguide duplexer filter module
US10050321B2 (en) 2011-12-03 2018-08-14 Cts Corporation Dielectric waveguide filter with direct coupling and alternative cross-coupling
US9666921B2 (en) 2011-12-03 2017-05-30 Cts Corporation Dielectric waveguide filter with cross-coupling RF signal transmission structure
US9130258B2 (en) 2013-09-23 2015-09-08 Cts Corporation Dielectric waveguide filter with direct coupling and alternative cross-coupling
US9583805B2 (en) 2011-12-03 2017-02-28 Cts Corporation RF filter assembly with mounting pins
CN103022601B (zh) * 2012-12-24 2014-09-17 中国计量学院 凹槽圆弧形结构的太赫兹波滤波器
JP6215577B2 (ja) * 2013-05-31 2017-10-18 株式会社ヨコオ 半導体パッケージ容器、半導体装置、電子機器
GB201320995D0 (en) * 2013-11-28 2014-01-15 Radio Design Ltd Ceramic waveguide filter apparatus and method of manufacture and use thereof
WO2015157510A1 (en) 2014-04-10 2015-10-15 Cts Corporation Rf duplexer filter module with waveguide filter assembly
US10483608B2 (en) 2015-04-09 2019-11-19 Cts Corporation RF dielectric waveguide duplexer filter module
US11081769B2 (en) 2015-04-09 2021-08-03 Cts Corporation RF dielectric waveguide duplexer filter module
DE102016004929B4 (de) * 2016-04-23 2021-03-11 Hensoldt Sensors Gmbh Substrat-integrierter Hohlleiter-Filter
KR101788823B1 (ko) 2016-06-10 2017-10-20 조선대학교산학협력단 기판 집적형 도파관 형태의 3중모드 튜너블 필터 장치
CN106410336B (zh) * 2016-09-29 2019-04-09 上海航天测控通信研究所 一种堆叠式三阶基片集成波导滤波器
JP6353938B1 (ja) * 2017-02-01 2018-07-04 株式会社フジクラ バンドパスフィルタ及び多段バンドパスフィルタ
JP6514741B2 (ja) * 2017-08-01 2019-05-15 株式会社フジクラ バンドパスフィルタ及び多段バンドパスフィルタ
GB2582757A (en) 2019-03-29 2020-10-07 Sony Semiconductor Solutions Corp Substrate and material characterisation method and device
US11437691B2 (en) 2019-06-26 2022-09-06 Cts Corporation Dielectric waveguide filter with trap resonator
CN110400996A (zh) * 2019-07-03 2019-11-01 广东通宇通讯股份有限公司 一种陶瓷介质填充波导滤波器
CN114747086B (zh) * 2019-12-09 2024-01-12 株式会社村田制作所 电介质波导管滤波器
CN114747087A (zh) * 2019-12-09 2022-07-12 株式会社村田制作所 电介质波导管谐振器以及电介质波导管滤波器
JP7425717B2 (ja) 2020-12-07 2024-01-31 株式会社東芝 フィルタ及び無線送信装置
KR102498601B1 (ko) * 2021-04-30 2023-02-10 주식회사 파브레인 도파관 필터
CN115763446B (zh) * 2023-02-10 2023-04-18 湖北九峰山实验室 射频集成化设备及制备方法、包含其的收发机芯片

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03212003A (ja) * 1990-01-17 1991-09-17 Fujitsu Ltd 導波管型誘電体フィルタ
JP2002026611A (ja) * 2000-07-07 2002-01-25 Nec Corp フィルタ

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4246555A (en) * 1978-07-19 1981-01-20 Communications Satellite Corporation Odd order elliptic function narrow band-pass microwave filter
JP3389819B2 (ja) * 1996-06-10 2003-03-24 株式会社村田製作所 誘電体導波管型共振器
JPH11284409A (ja) 1998-03-27 1999-10-15 Kyocera Corp 導波管型帯域通過フィルタ
JP3439985B2 (ja) 1998-06-05 2003-08-25 京セラ株式会社 導波管型帯域通過フィルタ
JP3804407B2 (ja) * 2000-07-07 2006-08-02 日本電気株式会社 フィルタ
US6927653B2 (en) * 2000-11-29 2005-08-09 Kyocera Corporation Dielectric waveguide type filter and branching filter

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03212003A (ja) * 1990-01-17 1991-09-17 Fujitsu Ltd 導波管型誘電体フィルタ
JP2002026611A (ja) * 2000-07-07 2002-01-25 Nec Corp フィルタ

Also Published As

Publication number Publication date
JP3733913B2 (ja) 2006-01-11
US20050156688A1 (en) 2005-07-21
JP2003229703A (ja) 2003-08-15
US7170373B2 (en) 2007-01-30
CN1628396A (zh) 2005-06-15

Similar Documents

Publication Publication Date Title
WO2003067701A1 (fr) Filtre a guide d'ondes dielectrique
JP3804407B2 (ja) フィルタ
US7196598B2 (en) Dielectric waveguide filter with inductive windows and coplanar line coupling
JP3937433B2 (ja) 平面回路−導波管接続構造
JP5784265B2 (ja) 周期的な電磁バンドギャップ構造を使用する改良されたフリップチップmmcボード上性能
KR100651627B1 (ko) 교차결합을 갖는 유전체 도파관 필터
US7227428B2 (en) RF module and mode converting structure having magnetic field matching and penetrating conductor patterns
US7468643B2 (en) Bandpass filter and wireless communications equipment using same
EP0963001A2 (en) Millimeter wave module and radio apparatus
JPH03165058A (ja) 半導体装置
US7102469B2 (en) Open loop resonator filter using aperture
JP2004007424A (ja) 高周波装置とその製造方法
US7113058B2 (en) Resonator, filter, communication apparatus
EP1126541B1 (en) Filter, duplexer, and communication device
JPS59114902A (ja) 誘電体フイルタ
US7403085B2 (en) RF module
WO2022209278A1 (ja) 誘電体フィルタ
JP5086065B2 (ja) ハイブリッド装置とその製造方法
TWI837616B (zh) 介電體共振器、以及使用其之介電體濾波器及多工器
JP3839414B2 (ja) 共振素子及び集積回路装置
JP2003332805A (ja) 高周波フィルタおよび高周波モジュール用基板
JP3466602B1 (ja) 誘電体装置
TW202308218A (zh) 介電體共振器、以及使用其之介電體濾波器及多工器
JP3098415B2 (ja) 積層型誘電体フィルタ
JPS60229403A (ja) 電気回路

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN US

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
WWE Wipo information: entry into national phase

Ref document number: 10502782

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 20038032872

Country of ref document: CN