WO1999030325A1 - Memoire a semiconducteurs, dispositif a semiconducteurs et appareil electronique utilisant ledit dispositif a semiconducteurs - Google Patents
Memoire a semiconducteurs, dispositif a semiconducteurs et appareil electronique utilisant ledit dispositif a semiconducteurs Download PDFInfo
- Publication number
- WO1999030325A1 WO1999030325A1 PCT/JP1998/005587 JP9805587W WO9930325A1 WO 1999030325 A1 WO1999030325 A1 WO 1999030325A1 JP 9805587 W JP9805587 W JP 9805587W WO 9930325 A1 WO9930325 A1 WO 9930325A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- potential
- data
- electrode
- memory cell
- semiconductor
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/403—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
- G11C11/404—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh with one charge-transfer gate, e.g. MOS transistor, per cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4074—Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
Definitions
- the present invention relates to a semiconductor memory device such as a DRAM (Dynamic Random Access Memory), a semiconductor device, and an electronic device using the same, and more particularly to control of a cell plate potential of a memory cell transistor.
- a semiconductor memory device such as a DRAM (Dynamic Random Access Memory)
- a semiconductor device such as a DRAM (Dynamic Random Access Memory)
- an electronic device using the same, and more particularly to control of a cell plate potential of a memory cell transistor.
- FIG. 6 shows a memory cell array of a conventional DRAM.
- memory cells 1 to 4 are N-type MOS transistors (hereinafter referred to as NMOS transistors) 5, 8, 10, and 12, and storage capacitors 7, 9, 11, and 13 respectively.
- NMOS transistors N-type MOS transistors
- Bit lines 36 and 37 and word lines 38 to 41 are connected to these memory cells 1 to 4, respectively.
- the cell plate electrode 14 is applied with a potential V CC / 2 that is half of the power supply potential V C C.
- the sense amplifier circuit 21 includes P-type MOS transistors (hereinafter, referred to as PMOS transistors) 22 to 24 and NMOS transistors 25 to 27.
- the precharge circuit 32 has PMOS transistors 33 to 35.
- FIG. 7 is a timing chart showing the operation of writing data to memory cell 1 of the DRAM of FIG.
- the signal SPR is set to GND in advance, and the bit lines 36 and 37 are precharged to the potential VCC / 2.
- the word line 38 is changed from the ground potential GND to the high potential VPP, and the transistor 5 is turned on.
- the potential of the bit line 36 changes according to the charge held in the data holding capacitor 7. That is, when high data has been written to the memory cell 1, the potential of the bit line 36 changes to the precharge voltage as shown by the solid line in FIG. It changes to a potential higher by ⁇ 1 than the potential VC C / 2. As a result, the potential of the node 6 changes to a potential higher than the potential VCC / 2, as shown by the broken line in FIG. When LOW data has been written to the memory cell 1, the potential of the bit line 36 changes to a potential lower by ⁇ ⁇ ⁇ than the precharge potential VCC / 2, as indicated by the broken line in FIG. As a result, as shown by the solid line in FIG. 7, the potential of the node 6 changes to a potential lower by AV2 than the potential Vcc / 2.
- the data input circuit 30 sets the bit line 36 to the power supply potential VCC (or the ground potential GND) based on the data input signal.
- the bit line 37 becomes the ground potential GND (or the power supply potential VCC).
- the bit line 36 is set to the power supply potential VCC
- the charge of the power supply potential V CC (the potential of the node 6 is V CC) is held in the storage capacitor 7 overnight. For this reason, the high-level data is written into the memory cell 1.
- the bit line 36 is set to the ground potential GND, the charge of the ground potential GND (the potential of the node 6 is GND) is held in the storage capacitor 7 overnight. Therefore, a low level data is written to memory cell 1.
- the word lines 39 to 41 are at the ground potential GND, so that the write operation is not performed by turning off the transistors 8, 10, and 12.
- FIG. 8 is a timing chart showing an operation of reading data from the memory cell 1 of the DRAM of FIG. Only the differences between the data read operation of FIG. 8 and the data write operation of FIG. 7 will be described.
- the signal SSA rises from the ground potential GND to the power supply potential VCC.
- the sense amplifier 21 amplifies the potential of the bit line 36 to the power supply potential VCC (or the ground potential GND) and reads data.
- the potential of the bit line 37 is amplified to the ground potential GND (or the power supply potential VCC).
- the potential of node 6 returns to the power supply potential VCC (or ground potential GND) again, and the refresh operation is performed.
- the potential of the cell plate electrode 14 is constant at V CC / 2, and the potential of the node 6 is the power supply potential VCC or the ground potential GND. For this reason, the potential change amount of the bit line 36 is small both in the read operation after writing and in the continuous read operation.
- the potential change amount ⁇ 1 of the bit line 36 is expressed by the following equation (1) or (2). .
- Vl f (Cmc, Cb 1) (VCC-Vc c / 2)-(1)
- this method uses a sense amplifier in proportion to the number of divided bit lines. Since the number of 21 increases, the area of the semiconductor memory device in the semiconductor device increases. As described above, when the potential change amount ⁇ 1 of the bit line 36 is small, there is a problem that the operation of the sense amplifier 21 becomes unstable due to the influence of noise or the like. In addition, there is a problem in that the operation of the sense amplifier 21 takes time, which hinders high-speed memory access. Furthermore, if the power supply voltage is reduced to lower the power consumption in the conventional technology, the amount of change in the potential of the bit line ⁇ 1 is further reduced, and low-voltage operation becomes practically impossible. —
- An object of the present invention is to provide a semiconductor memory device, a semiconductor device, and an electronic device using the same, which are capable of improving the noise margin of the sense amplifier and increasing the speed of the sense amplifier operation.
- Another object of the present invention is to provide a semiconductor memory device that can reduce power consumption, a semiconductor device, and an electronic device using the same.
- a plurality of memory cells respectively connected to the plurality of bit lines and the plurality of bit line pairs;
- a plurality of sense amplifiers for amplifying and outputting data read out from the plurality of memory cells via the plurality of bit line pairs;
- Each of the plurality of memory cells includes:
- a transistor including a control electrode and two input / output electrodes, wherein the control electrode is connected to the lead line, and one of the input / output electrodes is connected to one of the bit line pairs;
- a data holding capacitor including first and second electrodes, wherein the first electrode is connected to the other input / output electrode of the transistor, and wherein the second electrode is connected to the potential control circuit;
- Each of the plurality of potential control circuits at the end of each operation of data writing and data reading to one of the memory cells in the memory cell group, based on the data stored in the memory cells, The electric potential of the second electrode is changed and controlled.
- the potential of the second electrode (also referred to as a cell plate electrode) of the storage capacitor of the memory cell is changed by the potential control circuit after the end of the write and read operations.
- the potential of the first electrode of the data storage capacitor can be raised or lowered, and the potential of the first electrode of the data storage capacitor becomes higher or lower than before. Therefore, the value of the bit line potential change increases both in the read operation after writing and in the continuous read operation. As a result, the noise margin of the sense amplifier is improved, and stable operation is possible.
- the operation speed of the sense amplifier is increased, a high-speed read operation can be performed. Also, even when the power supply potential is low, the amount of change in the bit line potential is secured, so that low-voltage operation is possible.
- the potential of the storage capacitor is higher or lower than that of the conventional example, the data retention characteristics of the memory cell can be improved.
- Each of the plurality of potential control circuits may be provided for each of the plurality of bit line pairs, and one for each of the plurality of memory cell groups including the memory cells connected in common.
- the potential control circuit changes the potential of the second electrode after the potential of the second electrode is changed and after one word line connected to the memory cell is in a non-selected state. It is preferable to return to the previous potential and control.
- the potential control circuit may control the potential of the second electrode of the storage capacitor only when the data held in the memory cell is H IGH.
- the potential control circuit is configured to set the potential of the second electrode of the storage capacitor, which is set when the data held in the memory cell is HIGH, and the potential held in the memory cell.
- the potential of the second electrode of the data storage capacitor set when the data is L 0 W can be set and controlled to be different from each other.
- the potential control circuit sets the potential of the second electrode of the data holding capacitor to be lower than a predetermined potential when the data held in the memory cell is HIGH.
- the potential control circuit sets the potential of the second electrode of the data holding capacitor to be higher than a predetermined potential.
- the data potential when the data held in the memory cell is HIGH is set to the power supply potential VCC
- the data potential when the data held in the memory cell is LOW is set to the ground potential GND.
- the potential control circuit sets the potential of the second electrode of the data storage capacitor to the ground potential GND at the end of each write and read operation of the memory cell at a high level. In this case, the potential of the second electrode of the data holding capacitor is set to VCC / 2.
- the potential control circuit sets the potential of the second electrode of the data storage capacitor to the power supply potential VCC at the end of each operation of writing and reading data at a low level with respect to the memory cell, At other times, the potential of the second electrode of the data holding capacitor is set to VCC / 2. At this time, when the word line is not selected, the potential supplied to the control terminal of the transistor connected to the gate line is set to a potential lower than 1 V CC / 2. Thus, when the word line is not selected, the transistor of the memory cell connected to the word line is not turned on carelessly.
- the potential control circuit is
- a first switching circuit that is switched based on a control signal that becomes active at the end of each operation of writing and reading data to and from a memory cell, and switching is performed based on a data potential held in the memory cell.
- the second switching circuit is connected to, for example, a bit line pair.
- the semiconductor structure to which the present invention is applied includes two types of structures.
- One is a stacked capacitor element (stacked capacitor cell) structure.
- each of the plurality of memory cells includes the first electrode, the second electrode, and the data storage capacitor. An insulating layer between them is laminated.
- the other is a trench capacitor (Trench Capacitor Cel 1) structure.
- Trench Capacitor Cel 1 trench Capacitor Cel 1
- the present invention can be applied to a semiconductor device in which the above-described semiconductor storage device is formed on a semiconductor substrate and an electronic device using the same.
- FIG. 1 is a circuit diagram of a semiconductor memory device according to an embodiment of the present invention.
- FIG. 2 is a timing chart for explaining a data write operation in the semiconductor memory device of FIG.
- FIG. 3 is a timing chart for explaining a data read operation in the semiconductor memory device of FIG.
- FIG. 4 is a schematic sectional view showing an example of a semiconductor structure to which the present invention is applied.
- FIG. 5 is a schematic sectional view showing another example of the semiconductor structure to which the present invention is applied.
- FIG. 6 is a circuit diagram of a conventional semiconductor memory device.
- FIG. 7 is a timing chart for explaining a data write operation in the semiconductor memory device of FIG.
- FIG. 8 is a timing chart for explaining a data read operation in the semiconductor memory device of FIG.
- FIG. 1 shows an embodiment of a DRAM memory cell array as a semiconductor memory device according to the present invention.
- the members shown in FIG. 1 those having the same functions as the members shown in FIG. 6 are denoted by the same reference numerals.
- FIG. 1 shows four memory cells 1 to 4 in the memory cell array.
- Memory cells 1-4 are connected to word lines 38-41, respectively.
- the memory cells 1 and 3 are commonly connected to a bit line 36, and the memory cells 2 and 4 are commonly connected to a bit line 37.
- the memory cell 1 has an NMOS transistor 5 and a storage capacitor 7 overnight.
- each of the memory cells 2 to 4 has one of the NMOS transistors 8, 10, and 12 and one of the storage capacitors 9, 11, and 13.
- the NMOS transistor 5 of the memory cell 1 includes a gate electrode (control electrode) and a drain and source electrode (two input / output electrodes).
- the gate electrode is connected to the word line 38, one of the drain and source electrodes is connected to the bit line 36, and the other is connected to the first electrode (the upper electrode in FIG. 1) of the storage capacitor 7.
- the potential of the first electrode of the data holding capacitor 7 will be described later as the potential of the node 6.
- the potentials of the second electrodes (cell plate electrodes) of the storage capacitors 7, 9, 11, and 13 are shown below as the potential of node 14.
- the sense amplifier circuit 21 shared by the memory cells 1 to 4 includes PMOS transistors 22 to 24 and NMOS transistors 25 to 27. Further, the precharge circuit 32 shared by the bit lines 36 and 37 includes PMOS transistors 33 to 35. The bit lines 36 and 37 are connected to bus lines 31 A and 3 IB, respectively. The bus lines 31 A and 31 B are connected to a data input / output circuit 3 OA and a data output circuit 30 B, respectively. . The data input signal is input to the data input circuit 3OA, and the data output signal is output from the data output circuit 30B.
- a potential control circuit 40 is provided for setting and controlling the potential of the node 14 of the data holding capacitors 7, 9, 11, and 13.
- This potential control circuit 40 is substantially divided into two circuits 4OA and 40B.
- the potential control circuit 40A controls the potential of the node 14 of the two memory cells 1 and 3 connected to the bit line 36.
- the potential control circuit 4 OA sets the memory cell 1 and the memory cell 1 connected to the bit line 36 at the end of the data write and read operations for one of the memory cells 1 or 3, respectively.
- the potential of the node 14 is controlled based on the data stored in 3.
- the path 40B controls the potential of the node 14 of the two memory cells 2 and 4 connected to the bit line 37.
- the potential control circuit 4OA includes PM transistors 41 and 42 and NMOS transistors 45 to 48.
- the potential control circuit 40B includes PMOS transistors 43 and 44 and NMOS transistors 45, 46, 49 and 50.
- the configuration of the potential control circuit 4OA will be described below as an example.
- the PMOS transistors 41 and 42 and the NMOS transistors 47 and 48 are connected in series between the VCC pin and ground. ing.
- the NMOS transistors 45 and 46 are connected in series between the node 14 and a line 52 set to a constant cell plate potential.
- a potential V CC / 2 which is half of the power supply potential VCC is applied to the line 52.
- the PMOS transistor 41 and the NMOS transistors 45 and 48 of the potential control circuit 4OA constitute a first switching circuit that is turned on and off by the first control signal SCP1. That is, the first control signal SP C1 is inverted and input to the gate electrode of the PMOS 41 at the inverter 51A. Since the gate electrode of the NMOS transistor 45 is connected to the PMOS transistor 41, this NMOS transistor 45 is also turned on and off by the first control signal SPC1. The first control signal SPC1 is input to the gate electrode of the NMOS transistor 48.
- the potential control circuit 40B receives a second control signal SP C2 that is active at the timing different from the first control signal SP C1.
- An inverter 51 B is provided to invert the second control signal SP C2.
- the NMOS transistor 46 is shared by the potential control circuits 4OA and 40B, and the NMOS transistor 46 is turned on and off by the second control signal SPC2.
- the gate electrodes of the PMOS transistor 42 and the NMOS transistor 47 of the potential control circuit 4 OA are connected to the bit line 36. Therefore, these transistors 42 and 47 constitute a second switching circuit that is controlled to be turned on and off based on the data potential of the memory cell 1. (Description of write operation)
- FIG. 2 is a timing chart showing a write operation in the DRAM shown in FIG.
- signal SPR input to precharge circuit 32 is set to ground potential GND until timing t0 shown in FIG.
- Precharge lines 36 and 37 to the potential of VC C / 2.
- the signal SPR is raised to the power supply potential V CC, and the precharge operation ends.
- the potential of word line 38 is set from low potential VS to high potential VPP as shown in FIG.
- a negative potential lower than ⁇ VC C / 2 is used as the low potential VS instead of the ground potential GND. The reason will be described later.
- the transistor 5 When the potential of the drain line 38 is set to the high potential VPP at the timing t1 in FIG. 2, the transistor 5 is turned on. Thus, the potential of the bit line 36 changes according to the electric charge held in the storage capacitor 7 overnight. That is, when a high-level data is written in the memory cell 1, the potential of the bit line 36 becomes ⁇ V 1 minute from the precharge potential V C / 2 as shown by the broken line in FIG. Changes to high potential. As a result, the potential of the node 6 changes to a potential that is ⁇ 2 higher than the potential VCC / 2, as shown by the broken line in FIG.
- the potential of the bit line 36 changes to a potential lower by AVI than the precharge potential VCC / 2, as shown by the solid line in FIG.
- the potential of the node 6 changes to a potential that is ⁇ 2 lower than the potential VC C / 2.
- the data input circuit 3OA sets the bit line 36 to the overnight potential based on the data input signal.
- the bit line 36 is set to the power supply potential VCC, and when the data is low, the bit line 36 is set to the ground potential GND.
- the bit line 36 When the bit line 36 is set to the power supply potential V CC, the electric charge of the power supply potential V CC is held in the storage capacitor 7 of the memory cell 1, and thereby the memory cell 1 Means that HI GH was overwritten. Therefore, the potential of the node 6 changes to the power supply potential VCC as shown by the solid line in FIG. On the other hand, when the bit line 36 is set to the ground potential GND, the charge of the ground potential GND is held in the data holding capacitor 7 of the memory cell 1, thereby writing LOW data to the memory cell 1. It will be. Therefore, the potential of the node 6 changes to the ground potential GND as shown by the broken line in FIG.
- the first control signal SCP1 is raised from the ground potential GND to the power supply potential VCC.
- the PMOS transistor 41 and the NMOS transistor 48 are turned on, and the NMOS transistor 45 is turned off.
- the PMOS transistor 42 is turned off and the NMOS transistor 47 is turned on. Therefore, the node 14 conducts to the ground potential GND via the NMOS transistors 47 and 48, and changes to the potential as shown by the solid line in FIG.
- the node 14 conducts with the power supply potential V CC via the PMOS transistors 41 and 42, and changes to the potential as shown by the broken line in FIG.
- the word line 38 is dropped to the low potential VS at the timing t4 in FIG. 2, and the NMOS transistor 5 of the memory cell 1 is turned off.
- the first control signal signal SCP1 becomes the ground potential GND.
- the PMOS transistor 41 is switched from on to off
- the NMOS transistor 45 is switched from off to on
- the NMOS transistor 48 is switched from on to off.
- the node 14 conducts with the line 52 via the NMOS transistors 45 and 46, and the potential of the node 14 becomes V C C / 2 as shown in FIG.
- the potential of the node 6 is boosted through the data holding capacitor 7 when the high level data has been written to the memory cell 1, and as shown by the solid line in FIG. VC C / 2.
- the potential of the node 6 is lowered through the storage capacitor 7 when the LOW data is written to the memory cell 1 as shown by the broken line in FIG. VC C / 2.
- the potential of the node 6 can be set higher by VCC / 2 than the potential VCC of the conventional example after the end of the writing operation of the HIGH data.
- the potential of the node 6 can be lowered by V CC / 2 compared to the potential V CC of the conventional example after the end of the LOW data write operation.
- the signal SPR input to the precharge circuit 32 falls from the power supply potential V CC to the ground potential GND as shown in FIG. 2, completing a series of operations for writing data to the memory cell 1. I do.
- the potential of the word lines 39 to 41 is set to the low potential VS, and the NMOS transistors 8, 10 and 12 are turned off. However, data write operation to memory cells 2 to 4 is not performed.
- FIG. 3 is a timing chart of a data read operation for the memory cell 1.
- the potential of the signal SPC rises from the ground potential GND to the power supply potential V CC at the timing t 0, as in the data writing operation shown in FIG. ,
- the potential of the word line 38 is raised from the low potential VS to the high potential VPP.
- the bit Lines 36 and 37 are precharged to the potential VCC / 2, and then NMOS transistor 5 is turned on.
- the reason for setting the potential of the word line 38 to a potential lower than the ground potential GND by VCC / 2 for a period before the timing t1 is as follows. That is, when a low level data has been written into the memory cell 1 in the above-described one-time write operation, the potential of the node 6 is GND ⁇ V CC / 2. At this time, if the potential of the word line 38 is set to the ground potential GND as in the past, the NMOS transistor 5 is turned on before the timing tl. In order to prevent this adverse effect, in this embodiment, the low potential VS of the word line 38 is set to a potential lower than GND-VC C / 2.
- the potential of the bit line 36 changes according to the electric charge held in the storage capacitor 7 overnight. That is, when a high-level data is written to the memory cell 1, the potential of the bit line 36 is ⁇ V 1 higher than the precharge potential V C / 2 as shown by the solid line in FIG. Change to potential. As a result, the potential of the node 6 changes to a potential higher by AV2 than the potential VCC / 2, as shown by the solid line in FIG. When LOW data is written to the memory cell 1, the potential of the bit line 36 changes to a potential lower by AVI than the precharge potential VCC / 2, as shown by a broken line in FIG. As a result, the potential of the node 6 changes to a potential lower by 2 AV than the potential VCC / 2, as shown by the broken line in FIG.
- the sense amplifier 21 amplifies the potential of the bit line 36 based on the potential change of the signal SSA, and reads out data. That is, when a high level data is written in the memory cell 1, the sense amplifier 21 amplifies the potential of the bit line 36 to the power supply potential V CC as shown by the solid line in FIG. Is read. If L ⁇ W data has been written to the memory cell 1, the sense amplifier 21 amplifies the potential of the bit line 36 to the ground potential GND and reads the data as shown by the broken line in FIG. . Note that this one
- the sense amplifier 21 amplifies the potential of the bit line 37 so as to be different from that of the bit line 36.
- the potential of the node 6 also changes. That is, when H HIGH data is written in the memory cell 1, the potential of the node 6 changes to the power supply potential V CC as shown by the solid line in FIG. If a low level is written to memory cell 1, the potential of node 6 changes to the ground potential GND as shown by the broken line in FIG. This operation is called a refresh operation.
- the first control signal SCP1 is raised from the ground potential GND to the power supply potential VCC.
- the PMOSW transistor 41 and the NMOS transistor 48 are turned on, and the NMOS transistor 45 is turned off.
- the PMOS transistor 42 is turned off and the NMOS transistor 47 is turned on. Therefore, the node 14 conducts to the ground potential GND via the NMOS transistors 47 and 48, and changes to the potential as shown by the solid line in FIG.
- the node 14 conducts with the power supply potential V CC via the PMOS transistors 41 and 42, and changes to the potential as shown by the broken line in FIG.
- the word line 38 falls to the low potential VS, and the NMOS transistor 5 of the memory cell 1 is turned off.
- the first control signal signal SCP1 becomes the ground potential GND.
- the PMOS transistor 41 is switched from on to off
- the NMOS transistor 45 is switched from off to on
- the NMOS transistor 48 is switched from on to off.
- node 14 is routed through NMOS transistors 45 and 46. Conduction with the node 52 causes the potential of the node 14 to be V CC / 2 as shown in FIG.
- the potential of the node 6 is boosted through the data holding capacitor 7 when the high level data has been written to the memory cell 1, and as shown by the solid line in FIG. VC C / 2.
- the potential of the node 6 is lowered through the storage capacitor 7 when the LOW data is written to the memory cell 1 and the potential of the node 6 is changed to GND- as shown by the broken line in FIG. VC C / 2.
- the potential of the node 6 can be set to be higher than the potential VCC of the conventional example by VCC / 2 after the completion of the read operation of H HIGH one night.
- the potential of the node 6 can be lowered by V CC / 2 compared to the potential V CC of the conventional example.
- the potential of the word lines 39 to 41 is set to the low potential VS, and the NMOS transistors 8, 10, and 12 are turned off. Therefore, the data read operation for the memory cells 2 to 4 is not performed.
- Table 1 below shows the on / off states of the transistors 41, 42, 45, 47, and 48 and the potential state of the node 14 during the above-mentioned data write operation and data read operation. Becomes —
- the potential of the node 6 is set to the power supply potential VC C higher by VC C / 2 than that of the conventional VC C 2 after completion of each of the write and read operations.
- Ground potential lower by / 2 Can be GND. For this reason, the value of the bit line potential change amount becomes large both in the read operation after writing and in the continuous read operation.
- bit line potential change ⁇ 1 is as shown in the following equation (4) or equation (5).
- V 1 f (Cmc, Cb 1) (V c c + V C C / 2-V C C / 2)
- the noise margin of the sense amplifier 21 is improved, and stable operation is possible.
- the operation speed of the sense amplifier 21 is increased, a high-speed read operation is possible.
- the amount of change in the bit line potential is secured. Therefore, low-voltage operation in the semiconductor memory device becomes possible.
- the amplitude of the potential when data is read out by the sense amplifier 21 increases as the potential of the node 6 increases.
- the refresh characteristics (retention characteristics) after the data read operation are particularly severe when the data written to the memory cell 1 is at a high level. Therefore, the control for changing the potential of the node 14 after data writing and reading may be performed only when H HIGH data is written to the memory cell 1. In this case, the transistors 41 to 44 in the potential control circuits 40A and 40B become unnecessary. Also, as an effect in this case, the noise margin of the sense amplifier 21 improves as the data potential of the node 6 increases. In this case, the low potential VS set on the word line may be the ground potential GND.
- the potentials of the bit lines 36 and 37 are input to the potential control circuit 40, but the present invention is not limited to this.
- the potential control circuit 40 only needs to input the data potential held in the memory cell. For example, a data input signal is used for a write operation and a data output signal is used for a read operation. Each of them may be input to the control circuit 40.
- FIG. 4 and 5 are schematic sectional views showing two types of semiconductor structures to which the present invention is applied.
- Fig. 4 shows the structure of a stacked capacitor (Stacked Capacitor Cell)
- Fig. 5 shows the structure of a trench capacitor (Trench Capacitor Cell).
- a memory cell 1 including an NM0S transistor 5 and a data holding capacitor 7 is formed on a p-type semiconductor substrate 100, for example.
- the semiconductor substrate 100 includes n + diffusion layers 102 and 104 serving as a source and a drain of the NMOS transistor 5, an inversion layer 106 serving as a first electrode of the storage capacitor 7, and an element isolation region 108. Is formed.
- the semiconductor substrate 100 on the, S ⁇ 0 2 film 1 10 also serving as a gate oxide film is formed. On this S i 0 2 film 110, one
- a polysilicon layer is formed.
- the polysilicon layer forms a gate electrode 112 and an electrode layer 114 serving as a second electrode of the storage capacitor 7.
- the storage capacitor 7 is formed by the inversion layer 106, the SiO 2 film 110, and the electrode layer 114.
- An insulating layer 116 is formed on the polysilicon layer, and an electrode layer 118 connected to the bit line 36 and an electrode layer 120 connected to the word line 37 are made of, for example, aluminum. And the like.
- the electrode layer 114 serving as the second electrode (node 14) of the data holding capacitor 7 has a bit line pair as shown in FIG. It is connected to the other memory cells 2 to 4 connected to 36 and 37, but is insulated from the memory cells connected to other bit line pairs.
- This structure is different from the conventional semiconductor memory device of FIG. This is because in the conventional semiconductor memory device shown in FIG. 6, the nodes 14 of all the memory cells are commonly connected, and a voltage of V CC / 2 is always applied.
- a memory cell 1 including an NMOS transistor 5 and a storage capacitor 7 is formed on a p-type semiconductor substrate 100.
- the structure of FIG. 5 differs from the structure of FIG. 4 in that the storage capacitor 7 is formed inside the trench 130.
- the storage capacitor 7 has an inversion layer 13 2 serving as a first electrode formed along the trench 130, a 10 2 layer 13 4, and a third electrode formed thereon. And an electrode layer 1 36 serving as the second electrode.
- the electrode layer 1336 serving as the second electrode (node 14) of the storage capacitor 7 is connected to the bit line pair 36, 37 as shown in FIG. It is connected to the other memory cells 2 to 4, but is insulated from the memory cells connected to the other bit line pairs.
- the present invention can be applied to various electronic devices using a semiconductor memory device as memory, and can be used for a personal computer or the like.
- a portable electronic device such as a mobile computer and a mobile phone because the battery consumption can be reduced.
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
Description
明 細
半導体記憶装置、 半導体装置及びそれを用いた電子機器
[技術分野]
本発明は、 DRAM (Dynamic Random Access Memory) などの半導体記憶装置、 半導体装置及びそれを用いた電子機器に関し、 特にメモリセルトランジスタのセ ルプレート電位の制御に関する。
[背景技術]
図 6は、 従来の DRAMのメモリセルアレイを示している。 図 6において、 メ モリセル 1〜4は、 N型 MOSトランジスタ (以下、 NMOSトランジスタと称 する) 5、 8、 10、 12と、 デ一夕保持容量 7、 9、 1 1、 13とをそれそれ 備えている。 これらメモリセル 1〜4には、 ビヅ トライン 36, 37と、 ワード ライン 38〜41とが接続されている。 セルプレート電極 14には、 電源電位 V C Cの半分の電位 VC C/2が印加されている。 センスアンプ回路 21は、 P型 M0Sトランジスタ (以下、 PMO Sトランジスタと称する) 22〜24と、 N MO Sトランジスタ 25〜27とを有する。 プリチャージ回路 32は、 PMOS トランジスタ 33〜35を有する。 デ一夕入力回路 3 OAには、 メモリセル 1〜 4に書き込まれるデータが入力され、 デ一夕出力回路 30 Bからはメモリセル 1 〜4から読み出され、 かつセンスアンプ 21にて増幅されたデータが出力される c 図 7は、 図 6の DRAMのメモリセル 1へのデ一夕を書き込み動作を示すタイ ミングチャートである。 まず、 メモリセル 1にデ一夕を書き込む前に、 予め信号 SPRを GNDにして、 ビッ トライン 36、 37を電位 V C C/2にプリチヤ一 ジしておく。 その後、 ワードライン 38をグランド電位 GNDから高電位 VPP にし、 トランジスタ 5をオンさせる。
この時、 ビッ トライン 36の電位は、 データ保持容量 7に保持された電荷に応 じて変化する。 すなわち、 メモリセル 1に HIGHのデータが書き込まれていた 場合には、 ビヅ トライン 36の電位は、 図 7の実線で示すように、 プリチヤ一ジ
電位 VC C/2より Δν 1分高い電位に変化する。 この結果、 ノード 6の電位は、 図 7の破線で示すように、 電位 VC C/2より 分高い電位に変化する。 メ モリセル 1に LOWのデータが書き込まれていた場合には、 ビッ トライン 36の 電位は、 図 7の破線で示すように、 プリチャージ電位電位 VCC/2より Δν ΐ 分低い電位に変化する。 この結果、 ノード 6の電位は、 図 7の実線で示すように、 電位 VC C/2より AV 2分低い電位に変化する。
次に、 データ入力回路 30は、 データ入力信号に基づき、 ビッ トライン 36を 電源電位 VCC (またはグランド電位 GND) に設定する。 この場合、 ビッ トラ イン 37は、 グランド電位 GND (または電源電位 VCC) となる。 ビッ トライ ン 36が電源電位 VCCに設定された場合は、 デ一夕保持容量 7に電源電位 VC Cの電荷 (ノード 6の電位が V C C) が保持される。 このため、 メモリセル 1に は H I GHのデ一夕が書き込まれる。 ビヅ トライン 36がグランド電位 GNDに 設定された場合は、 デ一夕保持容量 7にグランド電位 GNDの電荷 (ノード 6の 電位が GND) が保持される。 このため、 メモリセル 1には LOWのデ一夕が書 ぎ込まれる。
メモリセルトランジスタ 2〜4では、 各々ワードライン 39〜4 1がグランド 電位 GNDであるため、 トランジスタ 8、 10、 12をオフにしておくことで、 書き込み動作は行なわれない。
図 8は、 図 6の DRAMのメモリセル 1からデータを読み出し動作を示すタイ ミングチャートである。 図 8のデータ読み出し動作のうち、 図 7のデ一夕書き込 み動作と異なる点のみ説明する。
図 8に示すデータ読み出し動作では、 ワードライン 38の電位がグランド電位 GNDから高電位 VP Pに立ち上げられた後に、 信号 S S Aがグランド電位 GN Dから電源電位 VC Cに立ち上げられる。 この時、 センスアンプ 2 1は、 ビッ ト ライン 36の電位を電源電位 VCC (またはグランド電位 GND) まで増幅し、 データを読み出す。 この場合、 ビッ トライン 37の電位はグランド電位 GND (または電源電位 VCC) まで増幅される。 また、 これと同時に、 ノード 6の電 位も電源電位 VCC (またはグランド電位 GND) に再び戻り、 リフレッシュ動
—
3
作が実施される。
メモリセル 2〜 4では、 各々ワードライン 39〜41をグランド電位 GNDに して、 トランジスタ 8、 10、 12をそれそれオフにしておくことで、 デ一夕読 み出し動作は行なわれない。
この従来技術では、 書き込み及び読み出し動作終了後には、 セルプレート電極 14の電位は VC C/ 2で一定であり、 かつ、 ノード 6の電位が電源電位 VCC またはグランド電位 GNDである。 このため、 書き込み後の読み出し動作におい ても、 連続した読み出し動作においても、 ビッ トライン 36の電位変化量が小さ い
ここで、 メモリセル 1の容量を Cm cとし、 ビッ トライン 36の負荷を C b 1 とすると、 ビッ トライン 36の電位変化量 Δν 1は下記の式 ( 1) または式 (2) の通りとなる。
△ Vl = f (Cmc, Cb 1) · (VCC-Vc c/2) - ( 1 )
Δ V 1 =f (Cmc, Cb 1) · (GND-Vc c/2) - (2) また、 上記式 ( 1) 中の関数 f (Cmc, Cb 1) は、 式 (3) の通りとなる。 f (Cmc, Cb l) = 1/ [1+ (Cb l/Cmc) ·'· (3) ところで、 ビッ トライン 36の負荷容量 C b 1は、 このビヅ トライン 36に接 続されるメモリセル数が増えるほど大きくなり、 この場合、 式 (1) 〜 (3) か らビットライン 36の電位変化量 AV 1は小さくなる。 これを防止するために、 ビッ トライン 36を図 6の縦方向で分割して、 1本当たりの長さを短くする手法 もあるが、 これでは分割されたビッ トラインの数に比例してセンスアンプ 21の 数も増えるため、 半導体装置中での半導体記憶装置の面積が増大してしまう。 このように、 ビッ トライン 36の電位変化量 Δν 1が小さいと、 センスアンプ 21の動作がノイズ等の影響により不安定になる問題があった。 また、 センスァ ンプ 21の動作に時間を要し、 高速なメモリアクセスに支障を生ずるという問題 があった。 さらに、 従来技術にて電源電圧を低くして低消費電力とすると、 ビッ トラインの電位変化量 Δν 1がさらに小さくなつてしまい、 事実上低電圧動作が 不可能となる。
—
4
本発明の目的は、 センスアンプのノイズマ一ジンの向上し、 センスアンプ動作 の高速化を図ることのできる半導体記憶装置、 半導体装置及びそれを用いた電子 機器を提供することにある。
本発明の他の目的は、 消費電力を低減できる半導体記憶装置、 半導体装置及び それを用いた電子機器を提供することにある。
[発明の開示]
本発明に係る半導体記憶装置は、
複数本のヮ一ドラインと、
複数本のビッ トライン対と、
前記複数本のヮ一ドライン及び前記複数本のビットライン対の各々にそれそれ 接続された複数のメモリセルと、
複数の電位制御回路と、
前記複数のメモリセルから前記複数のビッ トライン対を介して読み出されたデ 一夕を増幅して出力する複数のセンスアンプと、
を有し、
前記複数のメモリセルの各々は、
制御電極と 2つの入出力電極とを含み、 前記制御電極が前記ヮードラインに接 続され、 前記入出力電極の一方が前記ビットライン対の一つに接続されたトラン ジス夕と、
第 1 , 第 2の電極を含み、 前記第 1の電極が前記トランジスタの他方の前記入 出力電極に接続され、 前記第 2の電極が前記電位制御回路に接続されたデータ保 持容量と、
を有し、
前記複数の電位制御回路の各々は、 前記メモリセル群の中の一つの前記メモリ セルに対するデータ書き込み及びデータ読み出しの各動作終了時に、 前記メモリ セルに記憶されたデータに基づき、 前記データ保持容量の前記第 2の電極の電位 を変更制御することを特徴とする。
—
5
本発明によれば、 書き込み及び読み出し動作終了後に、 電位制御回路により、 メモリセルのデ一夕保持容量の第 2の電極 (セルプレート電極ともいう) の電位 を変化させている。 この結果、 データ保持容量の第 1の電極の電位を昇圧、 ある いは降圧させることができ、 データ保持容量の第 1の電極の電位が、 従来と比べ て高く、 あるいは低くなる。 従って、 書き込み後の読み出し動作においても、 連 続した読み出し動作においても、 ビッ トライン電位変化量の値が大きくなる。 そ の結果、 センスアンプのノイズマージンが向上し、 安定動作が可能となる。 また、 センスアンプの動作速度が速くなるため、 高速な読み出し動作が可能となる。 ま た、 電源電位が低くなつてもビッ トライン電位変化量が確保されるため、 低電圧 動作が可能となる。
また、 デ一夕保持用の容量の電位が従来例と比べて高い、 あるいは低いためメ モリセルのデータ保持特性が改善できる。
複数の電位制御回路の各々は、 複数のビッ トライン対の各々にそれそれ共通接 続されたメモリセルから成る複数のメモリセル群に対して一つ設けることができ o
こうすると、 電位制御回路をビッ トライン対にっき 1つだけ設ければ良いため、 半導体基板上での回路パターンの占有面積の増加も抑えられる。
電位制御回路は、 第 2の電極の電位が変更された後であって、 メモリセルに接 続された 1本のワードラインが非選択状態になった後に、 第 2の電極の電位を変 更前の電位に戻し制御することが好ましい。
こうすると、 ビッ トライン対に接続されたメモリセルに保持されたデータ値が 変更されることがない。
電位制御回路は、 メモリセルに保持されたデータが H I G Hのときにのみ、 前 記デ一夕保持容量の前記第 2の電極の電位を制御するようにしてもよい。
デ一夕読み出し動作後のリフレッシュ特性 (保持特性) は、 メモリセルに書き 込まれたデ一夕が H I G Hの時に特に厳しいからである。
電位制御回路は、 メモリセルに保持されたデータが H I G Hのときに設定され る前記チ一夕保持容量の前記第 2の電極の電位と、 前記メモリセルに保持された
一
6
データが L 0 Wのときに設定される前記データ保持容量の前記第 2の電極の電位 とを、 異なるように設定制御することができる。 この場合、 電位制御回路は、 メ モリセルに保持されたデ一夕が H I G Hのときには、 データ保持容量の前記第 2 の電極の電位を、 所定の電位よりも低くする。 また、 電位制御回路は、 メモリセ ルに保持されたデータが L O Wのときには、 データ保持容量の第 2の電極の電位 を、 所定の電位よりも高くする。
一例として、 メモリセルに保持されるデータが H I G Hのときのデ一夕電位を 電源電位 V C Cとし、 メモリセルに保持されるデ一夕が L O Wのときのデ一夕電 位をグランド電位 G N Dとする。 この時、 電位制御回路は、 メモリセルに対して H I G Hのデ一夕の書き込み及び読み出しの各動作終了時に、 データ保持容量の 前記第 2の電極の電位を前記グランド電位 G N Dに設定し、 それ以外のときには 前記データ保持容量の前記第 2の電極の電位を V C C / 2に設定する。
また、 上記の条件において、 電位制御回路は、 メモリセルに対して L O Wのデ —夕の書き込み及び読み出しの各動作終了時に、 データ保持容量の第 2の電極の 電位を電源電位 V C Cに設定し、 それ以外のときにはデータ保持容量の前記第 2 の電極の電位を V C C / 2に設定する。 このとき、 ワードラインの非選択時に、 ヮ一ドラインに接続されたトランジスタの制御端子に供給される電位を、 一 V C C/ 2より低い電位に設定する。 これにより、 ワードラインの非選択時に、 それ に接続されたメモリセルのトランジスタが不用意にオンすることがなくなる。 電位制御回路は、
メモリセルに対するデータ書き込み及びデ一夕読み出しの各動作終了時にァク ティブとなる制御信号に基づいてスィツチングされる第 1のスィツチング回路と、 記メモリセルに保持されるデータ電位に基づいてスィツチングされる第 2のスィ ツチング回路と、 を含むことがてきる。 第 2のスイッチング回路は、 例えばビヅ トライン対に接続される。
本発明が適用される半導体構造として、 2種の構造を挙げることができる。 一 つは、 積層容量素子 (stacked Capacitor Cell )構造である。 この構造によれば、 複数のメモリセルの各々は、 データ保持容量の前記第 1の電極、 第 2の電極及び
その間の絶縁層が積層される。 他の一つは、 溝容量素子 (Trench Capacitor Cel 1 )構造である。 この構造によれば、 複数のメモリセルの各々は、 データ保持容量 の第 1の電極、 第 2の電極及びその間の絶縁層が、 半導体基板に形成された溝に 沿って形成される。
本発明は、 上述した半導体記憶装置が半導体基板上に形成されている半導体装 置及びそれを用いた電子機器にも適用することができる。
[図面の簡単な説明]
図 1は、 本発明の実施例に係る半導体記憶装置の回路図である。
図 2は、 図 1の半導体記憶装置でのデータ書き込み動作を説明するためのタイ ミングチャートである。
図 3は、 図 1の半導体記憶装置でのデータ読み出し動作を説明するためのタイ ミングチヤ一トである。
図 4は、 本発明が適用される半導体構造の一例を示す概略断面図である。
図 5は、 本発明が適用される半導体構造の他の一例を示す概略断面図である。 図 6は、 従来の半導体記憶装置の回路図である。
図 7は、 図 6の半導体記憶装置でのデータ書き込み動作を説明するためのタイ ミングチヤ一トである。
図 8は、 図 6の半導体記憶装置でのデータ読み出し動作を説明するためのタイ ミングチャートである。
[発明を実施するための最良の形態]
(実施例装置の説明)
図 1は、 本発明に係る半導体記憶装置として、 D R A Mのメモリセルアレイの 実施例を示している。 図 1に示す部材のうち、 図 6に示す部材と同一機能を有す るものには同一の参照番号を付してある。
図 1には、 メモリセルアレイ中の 4つのメモリセル 1〜4が示されている。 メ モリセル 1〜4は、 ワードライン 3 8〜4 1にそれそれ接続されている。 また、
メモリセル 1, 3はビヅ トライン 36に共通接続され、 メモリセル 2, 4はビッ トライン 37に共通接続されている。
メモリセル 1は、 NMO Sトランジスタ 5と、 デ一夕保持容量 7とを有してい る。 同様に、 メモリセル 2〜4はそれそれ、 NMO Sトランジスタ 8 , 10, 1 2の一つと、 デ一夕保持容量 9, 1 1, 13の一つとを有している。
メモリセル 1を例に挙げてその構成を説明すると、 このメモリセル 1の NMO Sトランジスタ 5は、 ゲート電極 (制御電極) とドレイン及びソース電極 (2つ の入出力電極) とを含む。 ゲート電極はワードライン 38に接続され、 ドレイン 及びソース電極の一方がビッ トライン 36に接続され、 他方がデ一夕保持容量 7 の第 1の電極 (図 1の上側電極) に接続されている。 なお、 データ保持容量 7の 第 1の電極の電位を、 ノード 6の電位として後に示す。 また、 デ一夕保持容量 7, 9, 11, 13の各第 2の電極 (セルプレート電極) の電位を、 ノード 14の電 位として後に示す。
メモリセル 1〜4に共用されるセンスアンプ回路 21は、 PMOSトランジス 夕 22〜 24及び NM 0 Sトランジスタ 25〜 27からなる。 さらに、 ビッ トラ イン 36, 37対に共用されるプリチャージ回路 32は、 PMOSトランジスタ 33~35からなる。 ビッ トライン 36, 37はバスライン 31 A, 3 IBにそ れそれ接続され、 このバスライン 31 A, 31 Bにはデ一夕入力回路 3 OAとデ —夕出力回路 30Bとが接続されている。 デ一夕入力回路 3 OAにはデ一夕入力 信号が入力され、 デ一夕出力回路 30Bからはデータ出力信号が出力される。 本実施例の特徴的構成として、 データ保持容量 7, 9, 1 1, 13のノード 1 4の電位を設定制御するために、 電位制御回路 40が設けられている。 この電位 制御回路 40は、 実質的に 2つの回路 4 OA, 40 Bに分けられる。 電位制御回 路 40Aは、 ビッ トライン 36に接続された 2つのメモリセル 1, 3のノード 1 4の電位を制御するものである。 そして、 この電位制御回路 4 OAは、 ビッ トラ イン 36に接続されたメモリセル群の中の一つのメモリセル 1または 3に対する デ一夕書き込み及びデ一夕読み出しの各動作終了時に、 メモリセル 1または 3に 記憶されたデ一夕に基づき、 ノード 14の電位を制御する。 同様に、 電位制御回
一
9
路 40Bは、 ビッ トライン 37に接続された 2つのメモリセル 2 , 4のノード 1 4の電位を制御するものである。
電位制御回路 4 OAは、 PM〇 Sトランジスタ 41, 42と、 NMOSトラン ジス夕 45〜48からなる。 電位制御回路 40Bは、 PMOS トランジスタ 43, 44と、 NMO S トランジスタ 45 , 46, 49 , 50からなる。
以下、 電位制御回路 4 OAを例に挙げてその構成を説明すると、 PMO S トラ ンジス夕 4 1, 42と、 NMO Sトランジスタ 47, 48は、 VCC端子とグラ ンドとの間に直列に接続されている。 また、 NMO S トランジスタ 45, 46は、 ノード 14と、 一定のセルプレート電位に設定されたライン 52との間に直列に 接続されている。 なお本実施例では、 ライン 52には、 電源電位 VCCの半分の 電位 VC C/ 2が印加されている。
電位制御回路 4 OAの PMOSトランジスタ 4 1と NMOSトランジスタ 45, 48は、 第 1の制御信号 S CP 1によりオン、 オフ制御される第 1のスイッチン グ回路を構成している。 すなわち、 PMO S 41のゲート電極には、 第 1の制御 信号 SP C 1がインバー夕 5 1 Aにて反転されて入力される。 NMOS ト夕ラン ジス夕 45のゲート電極は PMO S トランジスタ 41に接続されているため、 こ の NMOSトランジスタ 45も第 1の制御信号 S PC 1によりオン、 オフ制御さ れる。 NMO Sトランジスタ 48のゲート電極には、 第 1の制御信号 S P C 1が 入力される。 なお、 電位制御回路 40 Bでは、 第 1の制御信号 SP C 1とは異な る夕イミングでアクティブとなる第 2の制御信号 SP C 2が入力される。 この第 2の制御信号 SP C 2を反転するためにインバー夕 5 1 Bが設けられている。 N M〇 Sトランジスタ 46は電位制御回路 4 OA, 40Bにて共用されており、 こ の NMO Sトランジスタ 46は第 2の制御信号 SP C 2によりオン、 オフ制御さ れる。
電位制御回路 4 OAの PMO Sトランジスタ 42及び NMO Sトランジスタ 4 7は、 そのゲート電極がビッ トライン 36に接続される。 従って、 これら トラン ジス夕 42 , 47は、 メモリセル 1のデータ電位に基づいてオン、 オフ制御され る第 2のスィヅチング回路を構成している。
(書き込み動作の説明)
図 2は、 図 1に示す DRAMでの書き込み動作を示すタイミングチヤ一卜であ る。 まず、 メモリセル 1へのデ一夕の書き込み動作に先駆けて、 プリチヤ一ジ回 路 32に入力される信号 S PRは、 図 2に示すタイミング t 0まで、 グランド電 位 GNDに設定され、 ビッ トライン 36, 37を VC C/ 2の電位となるように プリチャージしておく。 その後、 タイミング t 0にて、 信号 SPRが電源電位 V CCに立ち上げられ、 プリチャージ動作が終了される。
メモリセル 1にデ一夕を書き込む場合には、 ワードライン 38の電位を、 図 2 に示すように、 低電位 VSから高電位 VPPに設定する。 なお、 本実施例では低 電位 VSとして、 グランド電位 GNDでなく、 — VC C/2より低い負の電位を 用いているが、 その理由については後述する。
ヮ一ドライン 38の電位を、 図 2のタイミング t 1にて高電位 VPPにすると、 トランジスタ 5がオンされる。 これにより、 ビッ トライン 36の電位は、 デ一夕 保持容量 7に保持された電荷に応じて変化する。 すなわち、 メモリセル 1に HI GHのデ一夕が書き込まれていた場合には、 ビヅ トライン 36の電位は、 図 2の 破線で示すように、 プリチャージ電位 VC C/ 2より Δ V 1分高い電位に変化す る。 この結果、 ノード 6の電位は、 図 2の破線で示すように、 電位 VCC/2よ り Δν 2分高い電位に変化する。 メモリセル 1に L OWのデータが書き込まれて いた場合には、 ビッ トライン 36の電位は、 図 2の実線で示すように、 プリチヤ ージ電位電位 VCC/2より AVI分低い電位に変化する。 この結果、 ノード 6 の電位は、 図 2の実線で示すように、 電位 VC C/2より Δν 2分低い電位に変 化する。
その後、 図 2のタイミング t 2にて、 データ入力回路 3 OAは、 データ入力信 号に基づいて、 ビッ トライン 36をデ一夕電位に設定する。 デ一夕が H I GHで あるときには、 ビッ トライン 36は電源電位 VCCに設定され、 データが LOW であるときには、 ビヅ トライン 36はグランド電位 GNDに設定される。
ビッ トライン 36が電源電位 VC Cに設定された場合には、 メモリセル 1のデ —夕保持容量 7に電源電位 VC Cの電荷が保持され、 これにより、 メモリセル 1
に H I GHのデ一夕が書き込まれたことになる。 このため、 ノード 6の電位は図 2の実線で示すように、 電源電位 VCCに変化する。 一方、 ビッ トライン 36が グランド電位 GNDに設定された場合には、 メモリセル 1のデータ保持容量 7に グランド電位 GNDの電荷が保持され、 これにより、 メモリセル 1に LOWのデ —夕が書き込まれたことになる。 このため、 ノード 6の電位は図 2の破線で示す ようにグランド電位 GNDに変化する。
次に、 ワードライン 38の電位が VP Pである間のタイミング t 3にて、 第 1 の制御信号 S CP 1が、 グランド電位 GNDから電源電位 VC Cに立ち上げられ る。 これにより、 PMOSトランジスタ 41及び NMOSトランジスタ 48がォ ンされ、 NMOSトランジスタ 45がオフされる。
ここで、 メモリセル 1に H I GHのデ一夕が書き込まれた場合では、 PMOS トランジスタ 42がオフされ、 NMOSトランジスタ 47がオンされる。 このた め、 ノード 14は、 NMO Sトランジスタ 47, 48を介してグランド電位 GN Dと導通し、 図 2の実線に示す通りの電位に変化する。
一方、 メモリセル 1に L OWのデータが書き込まれた場合では、 PMOSトラ ンジス夕 42がオンされ、 NMO Sトランジスタ 47がオフされる。 この時にも、 第 1の制御信号 SCP 1が HI GHであるから、 PMOSトランジスタ 41及び NMOSトランジスタ 48がオンされ、 NMO Sトランジスタ 45がオフされて いる。 このため、 ノード 14は、 PMO Sトランジスタ 41, 42を介して電源 電位 V C Cと導通し、 図 2の破線に示す通りの電位に変化する。
その後、 図 2のタイミング t 4にてワードライン 38を低電位 VSに立ち下げ られ、 メモリセル 1の NMOSトランジスタ 5がオフされる。
その後、 図 2のタイミング t 5にて第 1の制御信号信号 SCP 1がグランド電 位 GNDとなる。 この時、 図 2のタイミング t 3の状態と比較すると、 PMOS トランジスタ 41がオンからオフに、 NMO Sトランジスタ 45がオフからオン にそれそれ切り換えられ、 NMOSトランジスタ 48がオンからオフに切り換え られる。 この結果、 ノード 14は、 NMOSトランジスタ 45、 46を介してラ イン 52と導通し、 図 2に示すようにノード 14の電位は VC C/2となる。
この時、 ノード 6の電位は、 H I GHのデ一夕がメモリセル 1に書き込まれて いた場合には、 データ保持容量 7を介して昇圧されて、 図 2の実線で示すように VC C + VC C/2になる。 同様に、 ノード 6の電位は、 LOWのデ一夕がメモ リセル 1に書き込まれていた場合には、 デ一夕保持容量 7を介して降圧されて、 図 2の破線で示すように GND— VC C/2になる。
このように本実施例では、 H I GHのデータの書き込み動作終了後に、 ノード 6の電位を、 従来例の電位 VCCと比べて VCC/2分高く設定できる。 あるい は、 LOWのデ一夕の書き込み動作終了後に、 ノード 6の電位を従来例の電位 V C Cと比べて VC C/ 2分低くすることができる。
この後、 プリチャージ回路 32に入力される信号 S PRが、 図 2に示すように、 電源電位 VC Cからグランド電位 GNDに立ち下げられ、 メモリセル 1に対する データ書き込みのための一連の動作が完了する。
なお、 図 2に示す通り、 メモリセル 1にデータを書き込むための動作期間中は、 ワードライン 39〜41の電位を低電位 VSとし、 NMOSトランジスタ 8、 1 0、 12をオフさせておくことで、 メモリセル 2〜4に対するデータ書き込み動 作は行なわれない。
また、 メモリセル 2, 3, 4のいずれかにデ一夕を書き込む場合には、 ワード ライン 39, 40, 41のいずれかと、 信号 S CP 1, S P C 2のいずれかを各 々立ち上げれば、 メモリセル 1の場合と同様の手順でデ一夕書き込み動作が行わ れる。
(読み出し動作の説明)
次に、 図 1のメモリセル 1に対するデ一夕読み出し動作を、 図 3を参照して説 明する。 図 3は、 メモリセル 1に対するデータ読み出し動作のタイミングチヤ一 トである。
メモリセル 1からデータを読み出す場合にも、 図 1に示すデータ書き込み動作 と同様に、 タイミング t 0にて信号 S P Cの電位がグランド電位 GNDから電源 電位 VC Cに立ち上げられ、 その後タイ ミング t 1にてワードライン 38の電位 を低電位 VSから高電位 VP Pに立ち上げられる。 これらの動作により、 ビット
ライン 36, 37が電位 VC C/2にプリチャージされ、 その後 NMOSトラン ジス夕 5がオンされる。
ここで、 本実施例では、 タイミング t 1より前の期間では、 ワードライン 38 の電位を、 グランド電位 GNDより VC C/2分だけ低い電位に設定している理 由は下記の通りである。 すなわち、 上述したデ一夕書き込み動作にてメモリセル 1に LOWのデ一夕が書き込まれていた場合には、 ノード 6の電位は GND— V CC/2となっている。 この時、 ワードライン 38の電位を従来と同じくグラン ド電位 GNDに設定しておくと、 タイミング t lよりも前に NMOSトランジス 夕 5がオンしてしまう。 この弊害を防止するため、 本実施例ではワードライン 3 8の低電位 VSを GND— VC C/2よりも低い電位に設定している。
タイミング t 1にて NMOSトランジスタ 5がオンされると、 ビットライン 3 6の電位は、 デ一夕保持容量 7に保持された電荷に応じて変化する。 すなわち、 メモリセル 1に H I GHのデ一夕が書き込まれていた場合には、 ビヅトライン 3 6の電位は、 図 3の実線で示すように、 プリチャージ電位 VC C/2より Δ V 1 分高い電位に変化する。 この結果、 ノード 6の電位は、 図 3の実線で示すように、 電位 VCC/2より AV2分高い電位に変化する。 メモリセル 1に LOWのデー 夕が書き込まれていた場合には、 ビッ トライン 36の電位は、 図 3の破線で示す ように、 プリチャージ電位電位 VCC/2より AVI分低い電位に変化する。 こ の結果、 ノード 6の電位は、 図 3の破線で示すように、 電位 VCC/2より AV 2分低い電位に変化する。
その後、 図 3のタイミング t 2にて、 信号 S S Aがグランド電位 GNDから電 源電位 VCCに立ち上げられる。 このため、 センスアンプ 21は、 信号 SSAの 電位変化に基づいて、 ビッ トライン 36の電位を増幅して、 データを読み出す。 すなわち、 メモリセル 1に HI GHのデ一夕が書き込まれていた場合には、 セン スアンプ 21は、 図 3の実線で示すように、 ビッ トライン 36の電位を電源電位 VC Cまで増幅してデータを読み出す。 メモリセル 1に L〇Wのデータが書き込 まれていた場合には、 センスアンプ 21は、 図 3の破線で示すように、 ビッ トラ イン 36の電位をグランド電位 GNDまで増幅してデータを読み出す。 なおこの
一
14
時、 センスアンプ 21は、 ビッ トライン 37の電位を、 ビットライン 36とは異 なるように増幅させている。
このタイミング t 2では、 ノード 6の電位も変化する。 すなわち、 メモリセル 1に H I GHのデータが書き込まれていた場合には、 ノード 6の電位は図 3の実 線で示すように電源電位 VC Cに変化する。 メモリセル 1に LOWのデ一夕が書 き込まれていた場合には、 ノード 6の電位は図 3の破線で示すようにグランド電 位 GNDに変化する。 この動作がリフレッシュ動作と称される。
この後、 ヮ一ドライン 38の電位が VPPである間のタイミング t 3にて、 第 1の制御信号 S CP 1が、 グランド電位 GNDから電源電位 VC Cに立ち上げら れる。 これにより、 PMOSWトランジスタ 41及び NMOSランジス夕 48が オンされ、 NMO Sトランジスタ 45がオフされる。
ここで、 メモリセル 1に H I GHのデ一夕が書き込まれていた場合では、 PM 0 Sトランジスタ 42がオフされ、 NMOSトランジスタ 47がオンされる。 こ のため、 ノード 14は、 NMO Sトランジスタ 47, 48を介してグランド電位 GNDと導通し、 図 3の実線に示す通りの電位に変化する。
一方、 メモリセル 1に L OWのデータが書き込まれていた場合では、 PMOS トランジスタ 42がオンされ、 NMOSトランジスタ 47がオフされる。 この時 にも、 第 1の制御信号 S CP 1が HI GHであるから、 PMOSトランジスタ 4 1及び NMOSトランジスタ 48がオンされ、 NMOSトランジスタ 45がオフ されている。 このため、 ノード 14は、 PMO Sトランジスタ 41 , 42を介し て電源電位 V C Cと導通し、 図 3の破線に示す通りの電位に変化する。
その後、 図 3のタイミング t 4にてワードライン 38が低電位 VSに立ち下げ られ、 メモリセル 1の NMOSトランジスタ 5がオフされる。
その後、 図 3のタイミング t 5にて第 1の制御信号信号 S CP 1がグランド電 位 GNDとなる。 この時、 図 3のタイミング t 3の状態と比較すると、 PMOS トランジスタ 41がオンからオフに、 NMO Sトランジスタ 45がオフからオン にそれそれ切り換えられ、 NMOSトランジスタ 48がオンからオフに切り換え られる。 この結果、 ノード 14は、 NMO Sトランジスタ 45、 46を介してラ
イン 52と導通し、 図 3に示すようにノード 14の電位は VC C/2となる。 この時、 ノード 6の電位は、 H I GHのデ一夕がメモリセル 1に書き込まれて いた場合には、 データ保持容量 7を介して昇圧されて、 図 3の実線で示すように VC C + VC C/2になる。 同様に、 ノード 6の電位は、 LOWのデ一夕がメモ リセル 1に書き込まれていた場合には、 デ一夕保持容量 7を介して降圧されて、 図 3の破線で示すように GND— VC C/2になる。
このように本実施例では、 H I GHのデ一夕の読み出し動作終了後に、 ノード 6の電位を、 従来例の電位 VCCと比べて VCC/2分高く設定できる。 あるい は、 LOWのデータの読み出し動作終了後に、 ノード 6の電位を従来例の電位 V C Cと比べて VC C/ 2分低くすることができる。
この後、 プリチャージ回路 32に入力される信号 S PRが、 図 3に示すように、 電源電位 VC Cからグランド電位 GNDに立ち下げられ、 メモリセル 1に対する デ一夕読み出しのための一連の動作が完了する。
なお、 図 3に示す通り、 メモリセル 1にデ一夕を書き込むための動作期間中は、 ワードライン 39〜41の電位を低電位 VSとし、 NMOSトランジスタ 8、 1 0、 12をオフさせておくことで、 メモリセル 2〜4に対するデータ読み出し動 作は行なわれない。
また、 メモリ トセル 2, 3, 4のいずれかにデータを書き込む場合には、 ヮ一 ドライン 39, 40, 41のいずれかと、 信号 S CP 1, SPC2のいずれかと を各々立ち上げれば、 メモリセル 1の場合と同様の手順でデータ読み出し動作が 行われる。
以上のデ一夕書き込み動作及びデ一夕読み出し動作時での、 各トランジスタ 4 1, 42, 45, 47, 48のオン/オフ状態と、 ノード 14の電位状態とは、 下記の表 1の通りとなる。
—
16
表 1
このように本発明によれば、 デ一夕書き込み及び読み出しの各動作終了後に、 ノード 6の電位を従来例の VC C 2と比べて VC C/2だけ高い電源電位 VC Cとし、 あるいは VC C/2だけ低いグランド電位 GNDとすることができる。 そのため、 書き込み後の読み出し動作においても、 連続した読み出し動作におい ても、 ビッ トライン電位変化量の値が大きくなる。
本実施例では、 ビッ トライン電位変化量 Δν 1は下記の式 (4) または式 (5) に示す通りとなる。
Δ V 1 =f (Cmc, Cb 1) · ( V c c + V C C/2 - V C C/2 )
- (4)
△ Vl = f (Cmc , Cb 1) · (GND— VCC/2 - VCC/2)
… (5) 式 (4) , (5) を従来装置のビヅ トライン電位変化量 Δν 1を示す式 ( 1) , (2) と比較して明らかなように、 本実施例のビッ トライン電位変化量 Δν 1の 方が従来よりも 2倍大きくなることが分かる。
その結果、 センスアンプ 21のノイズマ一ジンが向上し、 安定動作が可能となる, また、 センスアンプ 2 1の動作速度が速くなるため、 高速読み出し動作が可能と なる。 また、 電源電圧が低くなつても、 ビッ トライン電位変化量が確保されるた
め、 半導体記憶装置での低電圧動作が可能となる。
ここで、 センスアンプ 21にてデータを読み出すときの電位の振れ幅は、 ノー ド 6の電位が高ければ高いほど大きくなる。 そして、 デ一夕読み出し動作後のリ フレッシュ特性 (保持特性) は、 メモリセル 1に書き込まれたデ一夕が H I GH の時に特に厳しい。 従って、 データ書き込み及び読み出し後にノード 14の電位 を変更する制御は、 メモリセル 1に H I GHのデータが書き込まれている時のみ 実施するようにしてもよい。 こうすると、 電位制御回路 40A, 40B内のトラ ンジス夕 41〜44が不要となる。 またこの場合の効果としては、 ノード 6のデ —夕電位が高ければ高いほど、 センスアンプ 21のノイズマ一ジンが向上する。 そして、 この場合には、 ワードラインに設定される低電位 VSは、 グランド電位 GNDとすればよい。
また、 本実施例では電位制御回路 40への入力として、 ビッ トライン 36, 3 7の電位を入力させたが、 これに限定されるものではない。 電位制御回路 40は、 要はメモリセルにて保持されるデータ電位が入力されれば良く、 例えば、 書き込 み動作時はデ一夕入力信号、 読み出し動作時はデ一夕出力信号が、 電位制御回路 40にそれそれ入力されても良い。
なお、 本実施例では半導体記憶装置の回路領域についてのみ説明したが、 半導 体記憶装置を含む半導体装置に本発明を適用できることは言うまでもない。
(半導体構造の説明)
図 4及び図 5は、 本発明が適用される 2種の半導体構造を示す概略断面図であ る。 図 4は積層容量素子 (stacked Capacitor Cell)構造を示し、 図 5はトレンチ 容量素子 (Trench Capacitor Cell)構造を示している。
図 4において、 この半導体装置は例えば p型半導体基板 100上に、 NM0S トランジスタ 5とデータ保持容量 7とから成るメモリセル 1が形成されている。 半導体基板 100には、 NMO Sトランジスタ 5のソース、 ドレインとなる n+拡 散層 102, 104と、 デ一夕保持容量 7の第 1の電極となる反転層 106と、 素子分離領域 108とが形成されている。 この半導体基板 100上には、 ゲート 酸化膜を兼ねる S丄02膜1 10が形成されている。 この S i 02膜 110上には、
一
18
ポリシリコン層が形成され、 このポリシリコン層により、 ゲート電極 1 1 2と、 デ一夕保持容量 7の第 2電極となる電極層 1 1 4が形成される。
従って、 反転層 1 0 6と、 S i 0 2膜 1 1 0と、 電極層 1 1 4とにより、 デ一夕 保持容量 7が形成される。
このポリシリコン層の上に絶縁層 1 1 6が形成され、 さらにビッ トライン 3 6 に接続される電極層 1 1 8と、 ワードライン 3 7に接続される電極層 1 2 0とが、 例えばアルミニウムなどの金属層により形成される。
ここで、 図 1に示すメモリセル 1を構成する場合には、 データ保持容量 7の第 2電極 (ノード 1 4 ) となる電極層 1 1 4は、 図 1に示すように、 ビヅ トライン 対 3 6, 3 7に接続された他のメモリセル 2〜4とは接続されるが、 他のビヅ ト ライン対に接続されたメモリセルとは絶縁分離されている。 この構造が、 従来例 である図 6の半導体記憶装置とは異なる。 図 6に示す従来の半導体記憶装置では、 全てのメモリセルのノード 1 4は共通接続され、 常に V C C/ 2の電圧が印加さ れるからである。
図 5においても、 p型半導体基板 1 0 0上に、 N M O S トランジスタ 5とデ一 夕保持容量 7とから成るメモリセル 1が形成されている。
図 5の構造が図 4の構造と相違する点は、 デ一夕保持容量 7をトレンチ 1 3 0 の内部に形成した点である。 このデ一夕保持容量 7は、 トレンチ 1 3 0に沿って 形成された第 1の電極となる反転層 1 3 2と、 3 ;1 0 2層 1 3 4と、 その上に形成 されて第 2の電極となる電極層 1 3 6とを備えている。
この図 5の構造においても、 デ一夕保持容量 7の第 2の電極 (ノード 1 4 ) と なる電極層 1 3 6は、 図 1に示すように、 ビットライン対 3 6, 3 7に接続され た他のメモリセル 2〜4とは接続されるが、 他のビッ トライン対に接続されたメ モリセルとは絶縁分離されている。
(電子機器の説明)
本発明の半導体記憶装置を含む半導体装置を用いて電子機器を構成すれば、 低 電圧動作が可能となる点で優れている。 従って、 本発明は、 半導体記憶装置をメ モリとして使用する各種の電子機器に適用でき、 パーソナルコンピュータ等の設
置型に適用できる他、 特にモバイルコンビュー夕、 携帯電話などの携帯用電子機 器に適用した場合、 電池の消耗を低減できる点で好ましい。
Claims
1 . 複数本のヮ一ドラインと、
複数本のビッ トライン対と、
前記複数本のヮードライン及び前記複数本のビットライン対の各々にそれそれ 接続された複数のメモリセルと、
複数の電位制御回路と、
前記複数のメモリセルから前記複数のビッ トライン対を介して読み出されたデ —夕を増幅して出力する複数のセンスアンプと、
を有し、
前記複数のメモリセルの各々は、
制御電極と 2つの入出力電極とを含み、 前記制御電極が前記ヮードラインに接 続され、 前記入出力電極の一方が前記ビットライン対の一つに接続されたトラン ジス夕と、
第 1, 第 2の電極を含み、 前記第 1の電極が前記トランジスタの他方の前記入 出力電極に接続され、 前記第 2の電極が前記電位制御回路に接続されたデータ保 持容量と、
を有し、
前記複数の電位制御回路の各々は、 前記メモリセル群の中の一つの前記メモリ セルに対するデータ書き込み及びデータ読み出しの各動作終了時に、 前記メモリ セルに記憶されたデータに基づき、 前記データ保持容量の前記第 2の電極の電位 を変更制御することを特徴とする半導体記憶装置。
2 . 請求項 1において、
前記複数の電位制御回路の各々は、 前記複数のビッ トライン対の各々にそれそ れ共通接続された前記メモリセルから成る複数のメモリセル群に対して一つ設け られていることを特徴とする半導体記憶装置。
3 . 請求項 2において、
前記電位制御回路は、 前記第 2の電極の電位が変更された後であって、 前記メ
モリセルに接続された 1本のワードラインが非選択状態になった後に、 前記第 2 の電極の電位を変更前の電位に戻し制御することを特徴とする半導体記憶装置。
4. 請求項 1乃至 3のいずれかにおいて、
前記電位制御回路は、 前記メモリセルに保持されたデータが H I GHのときに のみ、 前記デ一夕保持容量の前記第 2の電極の電位を制御することを特徴とする 半導体記憶装置。
5. 請求項 1乃至 3のいずれかにおいて、
前記電位制御回路は、 前記メモリセルに保持されたデータが H I GHのときに 設定される前記デ一夕保持容量の前記第 2の電極の電位と、 前記メモリセルに保 持されたデ一夕が L OWのときに設定される前記データ保持容量の前記第 2の電 極の電位とを、 異なるように設定制御することを特徴とする半導体記憶装置。
6. 請求項 4または 5において、
前記電位制御回路は、 前記メモリセルに保持されたデータが H I GHのときに は、 前記データ保持容量の前記第 2の電極の電位を、 所定の電位よりも低くする ことを特徴とする半導体記憶装置。
7. 請求項 5において、
前記電位制御回路は、 前記メモリセルに保持されたデ一夕が LOWのときには、 前記デ一夕保持容量の前記第 2の電極の電位を、 所定の電位よりも高くすること を特徴とする半導体記憶装置。
8. 請求項 6において、
前記電位制御回路は、 前記メモリセルに保持されるデータが H I GHのときの デ一夕電位を電源電位 VC Cとし、 前記メモリセルに保持されるデータが L OW のときのデ一夕電位をグランド電位 GNDとしたとき、 前記メモリセルに対して H I GHのデ一夕の書き込み及び読み出しの各動作終了時に、 前記データ保持容 量の前記第 2の電極の電位を前記グランド電位 G NDに設定し、 それ以外のとき には前記データ保持容量の前記第 2の電極の電位を V C C/2に設定することを 特徴とする半導体記憶装置。
9. 請求項 7において、
前記電位制御回路は、 前記メモリセルに保持されるデータが H I G Hのときの データ電位を電源電位 V C Cとし、 前記メモリセルに保持されるデ一夕が L O W のときのデ一夕電位をグランド電位 G N Dとしたとき、 前記メモリセルに対して L O Wのデータの書き込み及び読み出しの各動作終了時に、 前記データ保持容量 の前記第 2の電極の電位を前記電源電位 V C Cに設定し、 それ以外のときには前 記デ一夕保持容量の前記第 2の電極の電位を V C C/ 2に設定することを特徴と する半導体記憶装置。
1 0 . 請求項 9において、
前記ワードラインの非選択時に、 前記ヮードラインに接続された前記トランジ ス夕の前記制御端子に供給される電位を、 — V C C/ 2より低い電位に設定した ことを特徴とする半導体記憶装置。
1 1 . 請求項 1乃至 1 0のいずれかにおいて、
前記電位制御回路は、
前記メモリセルに対するデータ書き込み及びデータ読み出しの各動作終了時に ァクティブとなる制御信号に基づいてスィツチングされる第 1のスィツチング回 路と、
前記メモリセルに保持されるデータ電位に基づいてスィツチングされる第 2の スィツチング回路と、
を含むことを特徴とする半導体記憶装置。
1 2 . 請求項 1 1において、
前記第 2のスィツチング回路は、 ビッ トライン対に接続されることを特徴とす る半導体記憶装置。
1 3 . 請求項 1乃至 1 2のいずれかにおいて、
前記複数のメモリセルの各々は、 前記データ保持容量の前記第 1の電極、 前記 第 2の電極及びその間の絶縁層が積層された積層容量素子 (stacked Capacitor Cell )構造を有することを特徴とする半導体記憶装置。
1 4 . 請求項 1乃至 1 2のいずれかにおいて、
前記複数のメモリセルの各々は、 前記データ保持容量の前記第 1の電極、 絶縁
層及び前記第 2の電極が、 半導体基板に形成された溝に沿って形成された溝容量 素子 (Trench Capacitor Cel l )構造を有することを特徴とする半導体記憶装置。
1 5 . 請求項 1乃至 1 4のいずれかに記載された半導体記憶装置が半導体基板上 に形成されていることを特徴とする半導体装置。
1 6 . 請求項 1 5に記載された半導体装置を有することを特徴とする電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/367,053 US6178121B1 (en) | 1997-12-11 | 1998-12-10 | Semiconductor memory device, semiconductor device, and electronic apparatus using the semiconductor device |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP34108897 | 1997-12-11 | ||
JP9/341088 | 1997-12-11 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO1999030325A1 true WO1999030325A1 (fr) | 1999-06-17 |
Family
ID=18343150
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP1998/005587 WO1999030325A1 (fr) | 1997-12-11 | 1998-12-10 | Memoire a semiconducteurs, dispositif a semiconducteurs et appareil electronique utilisant ledit dispositif a semiconducteurs |
Country Status (3)
Country | Link |
---|---|
US (1) | US6178121B1 (ja) |
KR (1) | KR20000070994A (ja) |
WO (1) | WO1999030325A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013008431A (ja) * | 2010-10-20 | 2013-01-10 | Semiconductor Energy Lab Co Ltd | 記憶素子の駆動方法及び半導体装置の駆動方法 |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8108429B2 (en) * | 2004-05-07 | 2012-01-31 | Quest Software, Inc. | System for moving real-time data events across a plurality of devices in a network for simultaneous data protection, replication, and access services |
US7565661B2 (en) | 2004-05-10 | 2009-07-21 | Siew Yong Sim-Tang | Method and system for real-time event journaling to provide enterprise data services |
US7680834B1 (en) | 2004-06-08 | 2010-03-16 | Bakbone Software, Inc. | Method and system for no downtime resychronization for real-time, continuous data protection |
US7979404B2 (en) | 2004-09-17 | 2011-07-12 | Quest Software, Inc. | Extracting data changes and storing data history to allow for instantaneous access to and reconstruction of any point-in-time data |
US7904913B2 (en) * | 2004-11-02 | 2011-03-08 | Bakbone Software, Inc. | Management interface for a system that provides automated, real-time, continuous data protection |
US7689602B1 (en) | 2005-07-20 | 2010-03-30 | Bakbone Software, Inc. | Method of creating hierarchical indices for a distributed object system |
US7788521B1 (en) | 2005-07-20 | 2010-08-31 | Bakbone Software, Inc. | Method and system for virtual on-demand recovery for real-time, continuous data protection |
US8131723B2 (en) | 2007-03-30 | 2012-03-06 | Quest Software, Inc. | Recovering a file system to any point-in-time in the past with guaranteed structure, content consistency and integrity |
US8364648B1 (en) | 2007-04-09 | 2013-01-29 | Quest Software, Inc. | Recovering a database to any point-in-time in the past with guaranteed data consistency |
US9418110B1 (en) * | 2008-06-30 | 2016-08-16 | Emc Corporation | Intelligent, scalable, low-overhead mechanism for data retrieval in a distributed network environment |
US8391094B2 (en) * | 2009-02-10 | 2013-03-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory circuits, systems, and operating methods thereof |
US9218370B2 (en) * | 2013-04-19 | 2015-12-22 | International Business Machines Corporation | Processing data loads |
US9449032B2 (en) * | 2013-04-22 | 2016-09-20 | Sap Se | Multi-buffering system supporting read/write access to different data source type |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0492285A (ja) * | 1990-08-08 | 1992-03-25 | Nec Corp | 半導体メモリ回路 |
JPH0620467A (ja) * | 1992-06-30 | 1994-01-28 | Nec Corp | 半導体記憶装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04218959A (ja) * | 1990-10-18 | 1992-08-10 | Mitsubishi Electric Corp | 半導体装置およびその制御方法 |
JP2829135B2 (ja) * | 1990-12-27 | 1998-11-25 | 株式会社東芝 | 半導体記憶装置 |
TW306001B (ja) * | 1995-02-08 | 1997-05-21 | Matsushita Electric Ind Co Ltd | |
US5734603A (en) * | 1997-02-10 | 1998-03-31 | Powerchip Semiconductor Corp. | Method and circuit for reducing cell plate noise |
-
1998
- 1998-12-10 WO PCT/JP1998/005587 patent/WO1999030325A1/ja not_active Application Discontinuation
- 1998-12-10 KR KR1019997007260A patent/KR20000070994A/ko not_active Application Discontinuation
- 1998-12-10 US US09/367,053 patent/US6178121B1/en not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0492285A (ja) * | 1990-08-08 | 1992-03-25 | Nec Corp | 半導体メモリ回路 |
JPH0620467A (ja) * | 1992-06-30 | 1994-01-28 | Nec Corp | 半導体記憶装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013008431A (ja) * | 2010-10-20 | 2013-01-10 | Semiconductor Energy Lab Co Ltd | 記憶素子の駆動方法及び半導体装置の駆動方法 |
Also Published As
Publication number | Publication date |
---|---|
KR20000070994A (ko) | 2000-11-25 |
US6178121B1 (en) | 2001-01-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9633714B2 (en) | Methods for bias sensing in DRAM sense amplifiers through voltage-coupling/decoupling devices | |
KR900008936B1 (ko) | Cmos 다이내믹램 | |
US6535415B2 (en) | Semiconductor device | |
US7339847B2 (en) | BLEQ driving circuit in semiconductor memory device | |
JP2660111B2 (ja) | 半導体メモリセル | |
WO1999030325A1 (fr) | Memoire a semiconducteurs, dispositif a semiconducteurs et appareil electronique utilisant ledit dispositif a semiconducteurs | |
JPH0518198B2 (ja) | ||
JPH06215564A (ja) | 半導体記憶装置 | |
US20020027797A1 (en) | Semiconductor memory device | |
JPH08273364A (ja) | 共有される電源線を具備する5トランジスタメモリセル | |
KR950014256B1 (ko) | 낮은 전원전압을 사용하는 반도체 메모리장치 | |
JP2731701B2 (ja) | Dramセル | |
JPH0414436B2 (ja) | ||
US6226205B1 (en) | Reference voltage generator for an integrated circuit such as a dynamic random access memory (DRAM) | |
JPS6161479B2 (ja) | ||
JPS5935114B2 (ja) | 増巾回路 | |
US6195281B1 (en) | Apparatus for generating reference voltage in ferroelectric memory device | |
JPH0414435B2 (ja) | ||
JPS6098597A (ja) | 半導体記憶装置 | |
JPH0224026B2 (ja) | ||
JPS60256998A (ja) | ダイナミツク型半導体記憶装置 | |
JP2508441B2 (ja) | メモリ装置 | |
JPS60258794A (ja) | ダイナミツク型半導体記憶装置 | |
JPH07192456A (ja) | 半導体メモリ装置 | |
JPH0935480A (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
AK | Designated states |
Kind code of ref document: A1 Designated state(s): JP KR US |
|
WWE | Wipo information: entry into national phase |
Ref document number: 1019997007260 Country of ref document: KR |
|
WWE | Wipo information: entry into national phase |
Ref document number: 09367053 Country of ref document: US |
|
WWP | Wipo information: published in national office |
Ref document number: 1019997007260 Country of ref document: KR |
|
WWR | Wipo information: refused in national office |
Ref document number: 1019997007260 Country of ref document: KR |