WO1991016728A1 - Substrate structure of a semiconductor device - Google Patents

Substrate structure of a semiconductor device Download PDF

Info

Publication number
WO1991016728A1
WO1991016728A1 PCT/JP1991/000482 JP9100482W WO9116728A1 WO 1991016728 A1 WO1991016728 A1 WO 1991016728A1 JP 9100482 W JP9100482 W JP 9100482W WO 9116728 A1 WO9116728 A1 WO 9116728A1
Authority
WO
WIPO (PCT)
Prior art keywords
potential
region
diffusion layer
conductivity type
impurity diffusion
Prior art date
Application number
PCT/JP1991/000482
Other languages
English (en)
French (fr)
Inventor
Syuso Fujii
Mitsuru Shimizu
Kiyofumi Sakurai
Original Assignee
Kabushiki Kaisha Toshiba
Toshiba Micro-Electronics Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2096514A external-priority patent/JPH0834301B2/ja
Priority claimed from JP2096513A external-priority patent/JPH07120750B2/ja
Application filed by Kabushiki Kaisha Toshiba, Toshiba Micro-Electronics Corporation filed Critical Kabushiki Kaisha Toshiba
Priority to DE69131441T priority Critical patent/DE69131441T2/de
Priority to EP91906985A priority patent/EP0478793B1/en
Publication of WO1991016728A1 publication Critical patent/WO1991016728A1/ja
Priority to US08/180,770 priority patent/US6104233A/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • H10B10/12Static random access memory [SRAM] devices comprising a MOSFET load element

Definitions

  • the present invention relates to a substrate structure of a semiconductor device, and more particularly to a structure of a substrate portion on which an input circuit is formed in a semiconductor memory device.
  • the semiconductor storage device is provided with input circuits such as an address buffer circuit and a data-in buffer circuit.
  • An address pin is used for the input node of the address buffer circuit, and a data pin is connected to the input node of the data buffer circuit to input an address and data.
  • These input circuits compare the external input voltage (hereinafter abbreviated as Vin), which is TTL level data, with a reference potential (hereinafter abbreviated as V rei) to compare the data “H igh” and “L”. ow “,” 1 ", and” 0 "are detected, and the detected signal is amplified and converted to an M0S level signal used inside the storage device.
  • Vin external input voltage
  • V rei reference potential
  • FIG. 1 is an equivalent circuit diagram of the address buffer circuit.
  • This address buffer circuit includes p-channel type MOS transistors Ql, Q2, n-channel type MOS transistors Q3 to Q10, and MOS capacitors C1, C2. It is configured.
  • This circuit uses a control signal (DRAM The operation is controlled by the internal control signals 01, ⁇ 2, and ⁇ 3 generated based on the RAS, CAS, etc.), and the input address is responded to by the timing of these internal control signals. Latch. Then, "High” or “Low” of the two Vins is detected depending on whether or not the potential is higher than Vii ⁇ Vrei, and is output as address signals AQ and Aout.
  • V rei is a potential that is a reference for the circuit operation of the semiconductor memory device and is generated inside the memory device.
  • V ref is normally a positive potential, but preventing fluctuations in this potential is particularly important for circuit operation.
  • a test is performed to test the operating characteristics of the semiconductor memory device by applying a negative potential (for example, up to about ⁇ 2.0 V) to Vin.
  • a negative potential for example, up to about ⁇ 2.0 V
  • FIG. 2 is a diagram showing a semiconductor in which the n-channel type MOS transistor Q3 to Q10 and the M0S capacitors C1 and C2 in the address buffer circuit shown in FIG. 1 are formed.
  • FIG. 3 is a cross-sectional view illustrating a structure of a substrate.
  • a p-well region 26 is formed in the main surface region of n-type semiconductor substrate 21. This! In the surface region of the cell region 26, n + -type impurity diffusion layers 22 and 23 and ap + -type impurity diffusion layer 28 are formed separately.
  • the impurity diffusion layer 22 functions as a drain region of the MOS transistor Q9, and Vin is applied to the diffusion layer 22 via the wiring 24. Above impure
  • the material diffusion layer 23 functions as a drain region of the M0S transistor Q10, and Vref is applied to the diffusion layer 23 via the wiring 25.
  • a ground potential (hereinafter abbreviated as V ss) is applied to the impurity diffusion layer 28 via a wiring 27. As a result, the ground potential is applied to p-type region 26.
  • the source region of the n-channel MOS transistors Q9 and Q10 and the sources and drains of the n-channel MOS transistors Q3 to Q8 are included in the p-channel region 26. Region, and M0S capacitors C], C2, etc.
  • the channel type MOS transistors Q 1 and Q 2 are formed in the main surface area of the substrate 21.
  • the present invention is to provide a substrate structure of a semiconductor device which can eliminate the above-mentioned disadvantages of the prior art and can improve reliability. It is intended for. Disclosure of the invention
  • a substrate structure of a first semiconductor device includes a semiconductor substrate of a first conductivity type and a second conductivity type cell region formed in the semiconductor substrate and applied with a potential lower than an external input potential.
  • a first impurity diffusion layer of a first conductivity type formed in the well region and to which the external input potential is applied; and a first conductive layer formed in the well region and to which a reference potential is applied.
  • the first impurity diffusion layer and the second impurity diffusion layer are formed in the cell region, and the cell region has a potential lower than Vin (that is, its absolute value is larger than Vin). Is applied. Therefore, the minority carrier generated when a negative potential is applied as Vin does not move to the cell region having a high energy potential, and therefore does not move into the second impurity diffusion layer. It does not change V re ⁇ .
  • a substrate structure of a second semiconductor device includes a first conductive type semiconductor substrate, a second conductive type first cell region formed in the semiconductor substrate, and to which a first potential is applied.
  • a first conductivity type first impurity diffusion layer formed in the first plug region and to which an external input potential is applied; and a second impurity diffusion layer formed in the semiconductor substrate and to which a second potential is applied.
  • a reference potential is formed in the second conductive region and the second conductive region.
  • a third well region having a lower potential energy than the first and second well regions is provided between the first well region and the second well region. Therefore, the minority carriers generated from the first shell region are absorbed by the third shell region and do not reach the second shell region. Therefore, the minority carrier cannot reach the second impurity diffusion layer formed in the second rule region, and Vref does not fluctuate.
  • the substrate structure of the third semiconductor device includes a semiconductor substrate of the first conductivity type, a first well region of the second conductivity type formed in the semiconductor substrate and to which a ground potential is applied.
  • a third conductive-type third conductive region formed in the semiconductor substrate between the active region and the semiconductor substrate, to which a power supply potential is applied.
  • This substrate structure has a ground potential as the first potential and the second potential in the above-described substrate structure of the second semiconductor device according to the present invention.
  • a power supply potential is applied to the third module region. That is, since the power supply potential is higher than the ground potential (potential energy is low), the minority carrier generated in the first module region is absorbed by the third cell region, and reaches the second cell region. I will not do it.
  • the power supply potential here is usually a positive potential, and includes a potential obtained by stepping down a power supply voltage in a semiconductor device having a power supply voltage step-down circuit.
  • FIG. 1 is an equivalent circuit diagram of an address buffer circuit
  • FIG. 2 is a sectional view showing a substrate structure of a conventional semiconductor device
  • FIG. 3 is a diagram showing potential energy in the substrate structure shown in FIG.
  • FIG. 4 is a sectional view showing the substrate structure of the semiconductor device according to the first embodiment of the present invention
  • FIG. 5 is a diagram showing the potential energy of the substrate structure shown in FIG. 4
  • FIG. 7 is a cross-sectional view showing the substrate structure of the semiconductor device according to the second embodiment
  • FIG. 7 is a diagram showing the potential energy of the substrate structure shown in FIG. BEST MODE FOR CARRYING OUT THE INVENTION
  • FIG. BEST MODE FOR CARRYING OUT THE INVENTION The present invention will be described in more detail with reference to the accompanying drawings.
  • FIG. 4 is a sectional view showing a substrate structure of the semiconductor device according to the first embodiment of the present invention.
  • input circuits such as the address buffer circuit and the data buffer circuit shown in FIG. 1 are formed.
  • the above The case where the address buffer circuit shown in the figure is formed will be described as an example.
  • a p-type region 16 is formed in the main surface region of n-type semiconductor substrate 11.
  • n + -type impurity diffusion layers 12 and 13 s and p + -type impurity diffusion layer 18 are formed separately.
  • the impurity diffusion layer 12 serves as a drain region of the MOS transistor Q 9 in the circuit shown in FIG. 1, and Vin is connected to the diffusion layer 12 via the wiring 14.
  • the impurity diffusion layer 13 serves as a drain region of the MOS transistor Q10 in the circuit shown in FIG. 1, and V ref is applied to this diffusion layer 13 via the wiring 15.
  • the substrate potential (hereinafter abbreviated as v BB ) of the semiconductor substrate 11 is applied to the impurity diffusion layer 18 via the wiring 17. As a result, V Bn force is applied to the p-well region 16.
  • the potential applied to the ⁇ ⁇ region 16 is changed from the conventional V ss (ground potential) to ⁇ ⁇ (for example, ⁇ 3.0 Therefore, as long as V is a negative potential and does not fall below V ⁇ (that is, unless IV i ⁇ I> IVI), the generated minority carrier remains in the diffusion layer 13. Since it does not move, the potential of V re ⁇ does not decrease due to a small number of carriers.
  • FIG. 6 is a sectional view showing a substrate structure of a semiconductor device according to a second embodiment of the present invention.
  • input circuits such as the address buffer circuit and the data buffer circuit shown in FIG. 1 are formed.
  • the above The case where the address buffer circuit shown in FIG. 1 is formed will be described as an example, similarly to the embodiment.
  • a first p-type region 4 and a second p-type region 9 are formed apart from each other. Further, an n-pole region 14 is formed in the substrate 1 between the first and second p-well regions 4 and 9.
  • a P + -type impurity diffusion layer 3 and an n + -type impurity diffusion layer 6 are formed apart from each other in the surface region of the cell region 4.
  • V ss is applied to the well region 4.
  • the impurity diffusion layer 6 is shown in FIG.
  • V iu (external input potential) is applied to the diffusion layer 6 via the wiring 5 to serve as a drain region of the MOS transistor Q 9 in the circuit.
  • a P + -type impurity diffusion layer 8 and an n + -type impurity diffusion layer 20 are formed apart from each other in the surface region of the cell region 9.
  • V ss is applied to the impurity diffusion layer 8 via the wiring 7
  • V ss is applied to the well region 9.
  • the impurity diffusion layer 20 functions as a drain region of the M 0 S transistor Q 10 in the circuit shown in FIG. 1, and the diffusion layer 20 is connected to the diffusion layer 20 through the wiring 10.
  • V re ⁇ is applied.
  • An ⁇ + -type impurity diffusion layer 13 is formed in the surface region of the above-mentioned cell region 14, and a power supply potential (V cc> 0) is applied to this diffusion layer 13 via the wiring 12. Is done.
  • the source region of the n-channel MOS transistor Q 9 is in the first p-type region 4, and the n-channel type MOS transistor is in the second p-type region 9.
  • Source regions of the transistors Q10 are formed.
  • the source, drain region, MOS capacity C 1, C 2, etc. of the n-channel type MOS transistor Q 3 to Q 8 may be formed in the well region 9 or the first and second regions.
  • a third p-type region may be formed separately from the second p-type regions 4 and 9, and may be formed in the third p-type region.
  • the source and drain regions of the M 0 S transistors Q 3, Q 5, Q 7, and Q 9 and the M 0 S capacitor C 1 are placed in the first well region 4 so that the M 0 S transistors Q 4, Q 6, Q8, Q10 source and drain regions and the MS capacitor C2 can also be formed in the second module region 9. What is important is that the source and drain regions of the M0S transistor Q9 surrounded by a broken line are formed in the first 1) module region 4), and the sources and drains of the M0S transistor Q10 surrounded by a broken line. In the second p-well region 9.
  • the p-channel type MOS transistors Q 1 and Q 2 are formed in the main surface region of the substrate 1.
  • the first p-well region 4, the second p-well region 9, and the n-well region 14 are in contact with each other, but are not limited thereto. The same effect can be obtained even if there is a certain interval. Also, the first p-cell region 4 and the second p-cell region 9 have i 1
  • V ss is applied, the same effect can be obtained by applying the substrate potential of the semiconductor substrate 1 (for example, about ⁇ 3.0 V).
  • the semiconductor device according to the present invention has a substrate structure in which a minority carrier generated when a negative potential is applied as an external input potential fluctuates the reference potential. Malfunction can be effectively prevented. Therefore, it is effective for improving the reliability of the semiconductor device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Dram (AREA)

Description

明 細 書 半導体装置の基板構造 技術分野
本発明は、 半導体装置の基板構造に係り、 特に半導体記億 装置における入力回路が形成される基板部の構造に関する も のである。 背景技術
半導体記億装置には、 ア ドレスバッ フ ァ回路やデータイ ン バッファ回路等の入力回路が設けられている。 ァ ドレスバッ フ ァ回路の入カノ 一 ドにはァ ドレス ピン力く、 デ一タイ ンバッ ファ回路の入力ノー ドにはデータ ピンがそれぞれ接続され、 ァ ド レスやデータが入力される。 これらの入力回路は、 T T Lレベルのデータである外部入力電圧 (以下、 V inと略 記する) を基準電位 (以下、 V rei と略記する) と比較して データの " H i g h " , " L o w " または " 1 " , " 0 " を 検出し、 この検出した信号を增幅して記憶装置の内部で用い られる M 0 S レベルの信号に変換する ものである。
第 1図は、 上記ア ドレスバッ フ ァ回路の等価回路図である。 このア ドレスノくッ ファ回路は、 pチャネル型 M 0 S トラ ンジ スタ Q l , Q 2 、 nチャ ネル型 M O S ト ラ ンジスタ Q 3 〜 Q 10, 及び MO Sキャパシタ C 1 , C 2 を含んで構成されて いる。 この回路は、 外部から入力される制御信号 (D RAM においては、 RA S、 C A S等) に基づいて生成された内部 制御信号 01 , Φ 2 , Φ 3 で動作が制御され、 これらの内部 制御信号のタイ ミ ング応答して、 入力されたア ドレスをラ ッ • チする。 そして、 V ii^^V rei より電位が高いか否かで、 二 の V inの "H i g h" または "L o w" を検出し、 ア ドレス 信号 A Q , A out として出力する。
こ こで V rei は、 半導体記憶装置の回路動作上の基準とな る電位であり、 記憶装置の内部で生成している。 V ref は、 通常正の電位であるが、 この電位の変動を防止することは回 路動作上特に重要である。
ところで、 上述したような入力回路を備えた半導体記憶装 置においては、 V inに負電位 (例えば、 — 2. 0 V程度まで) を印加して半導体記憶装置の動作特性を検査する試験が行わ れている力《、 この試験において以下のような問題が発生する。
この問題について第 2図を参照しつつ説明する。 第 2図は、 上記第 1図に示したア ドレスバッ フ ァ回路における nチヤネ ル型 M 0 S トラ ンジスタ Q 3 〜 Q 10、 及び M 0 Sキャパシタ C 1 , C 2 が形成される部分の半導体基板の構造を示す断面 図である。
n型半導体基板 2 1の主表面領域中には pゥエル領域 26 が形成されている。 この!)ゥュル領域 26の表面領域中には、 n + 型不純物拡散層 2 2 , 2 3、 及び p + 型不純物拡散層 28が離隔して形成される。 上記不純物拡散層 22は MO S トラ ンジスタ Q9 の ドレイ ン領域と して働く もので、 この拡 散層 22には配線 24を介して V inが印加される。 上記不純 物拡散層 2 3は M 0 S トラ ンジスタ Q 1 0の ドレイ ン領域と し て働く もので、 この拡散層 2 3には配線 2 5を介して V r e f が印加される。 上記不純物拡散層 2 8には配線 2 7を介して 接地電位 (以下、 V s sと略記する) が印加される。 これによ つて、 p ゥヱル領域 2 6には接地電位が印加される。
なお、 図示しないが、 上記 p ゥヱル領域 2 6中には n チヤ ネル型 M 0 S トラ ンジスタ Q 9 , Q 1 0のソース領域、 n チヤ ネル型 M O S トラ ンジスタ Q 3 〜 Q 8 のソース, ドレイ ン領 域、 及び M 0 Sキャパシタ C 】 , C 2 等を形成する。 チャ ネル型 M 0 S トラ ンジスタ Q 1 , Q 2 は、 基板 2 1 の主表面 領域中に形成する。
このような基板構造では、 上述したような入力ピンに負電 位を印加して機能試験を行う際、 換言すれば V i nが負電位の 時に不純物拡散層 2 2 と p ゥ ル領域 2 6 との接合部で少数 キャ リ アが発生する。 この少数キャ リアは、 第 3図のポテン シャルエネルギー図に示すよ う に、 一部は n型半導体基板 2 1へ流れるが、 行き場を失った他の少数キャ リ アは、 不純 物拡散層 2 3へ流れ込み、 V r e i を低下させる恐れがある。 V r e f は、 回路動作上の基準となる電位ゆえに、 この電位が 変動すると、 半導体記憶装置が誤動作を起こす。
このよ う に、 n型半導体基板中に形成した半導体装置にお いては、 少数キヤ リ アの流入による基準電位の変動によって 生じる誤動作が大きな問題となっている。
そこで本発明は、 上述した従来技術の欠点を除去し、 信頼 性を高めるこ とができる半導体装置の基板構造を提供するこ とを目的と している。 発明の開示
本発明に係る第 1の半導体装置の基板構造は、 第 1導電型 の半導体基板と、 この半導体基板中に形成され、 外部入力電 位より低い電位が印加される第 2導電型のゥ ル領域と、 こ のゥエル領域中に形成され、 前記外部入力電位が印加される 第 1導電型の第 1の不純物拡散層と、 前記ゥュル領域中に形 成され、 基準電位が印加される第 1導電型の第 2の不純物拡 散層とを具備している。
上記基板構造では、 第 1 の不純物拡散層と第 2の不純物拡 散層がゥヱル領域中に形成されており、 このゥヱル領域は、 V i nより低い電位 (すなわち、 その絶対値は V i nより大きく なる) が印加されている。 このため V i nと して負電位を印加 した場合に発生する少数キヤ リァはエネルギーポテンシャル の高いゥ ル領域に移動することはなく、 ゆえに第 2の不純 物拡散層中に移動することはないので V r e ί に変動を与える こ とはない。
本発明に係る第 2の半導体装置の基板構造は、 第 1導電型 の半導体基板と、 この半導体基板中に形成され、 第 1 の電位 が印加される第 2導電型の第 1のゥヱル領域と、 この第 1 の ゥエル領域中に形成され、 外部入力電位が印加される第 1導 電型の第 1 の不純物拡散層と、 前記半導体基板中に形成され、 第 2の電位が印加される第 2導電型の第 2のゥ ル領域と、 二の第 2のゥ ル領域中に形成され、 基準電位が印加される 第 1導電型の第 2の不純物拡散層と、 前記第 1 のゥ ル領域 と第 2のゥ ル領域との間の前記半導体基板中に形成され、 前記第 1 の電位及び第 2の電位より高い電位が印加される第 1導電型の第 3のゥエル領域とを具備している。
このような基板構造では、 第 1 のゥヱル領域と第 2のゥヱ ル領域との間に、 これら第 1, 第 2のゥ ル領域より もポテ ンシャルエネルギーが低い第 3のゥエル領域を設けているの で、 第 1 のゥヱル領域から発生した少数キヤ リ ァは第 3のゥ ェル領域に吸収され、 第 2のゥヱル領域まで到達することは ない。 従って、 第 2のゥュル領域中に形成された第 2の不純 物拡散層に少数キヤ リァが到達することはありえず、 V r e f を変動させること もない。
また、 本発明に係る第 3の半導体装置の基板構造は、 第 1 導電型の半導体基板と、 この半導体基板中に形成され、 接地 電位が印加される第 2導電型の第 1 のゥエル領域と、 この第 1のゥ ル領域中に形成され、 外部入力電位が印加される第 ] 導電型の第 1 の不純物拡散層と、 前記半導体基板中に形成 され、 接地電位が印加される第 2導電型の第 2のゥニル領域 と、 この第 2のゥュル領域中に形成され、 基準電位が印加さ れる第 1導電型の第 2の不純物拡散層と、 前記第 1のゥエル 領域と前記第 2のゥュル領域との間の前記半導体基板中に形 成され、 電源電位が印加される第 1導電型の第 3のゥ ル領 域とを具備している。
この基板構造は、 上述した本発明に係る第 2の半導体装置 の基板構造における第 1の電位及び第 2の電位と して接地電 位を用い、 第 3のゥュル領域に電源電位を印加したものであ る。 すなわち、 電源電位は接地電位より高いので (ポテンシ ャルエネルギーは低い) 、 第 1のゥュル領域で発生した少数 キヤ リ アは第 3のゥヱル領域に吸収されるので、 第 2のゥェ ル領域まで到達することはない。 尚、 こ こで電源電位は、 通 常正の電位であり、 電源電圧降圧回路を有する半導体装置に おける電源電圧を降圧した電位も含む。 図面の簡単な説明
第 1図はァ ドレスバッファ回路の等価回路図、 第 2図は従 来の半導体装置の基板構造を示す断面図、 第 3図は上記第 2 図に示した基板構造におけるポテンシャルエネルギーを示す 図、 第 4図は本発明の第 1の実施例に係る半導体装置の基板 構造を示す断面図、 第 5図は上記第 4図に示した基板構造の ポテンシャルエネルギーを示す図、 第 6図は本発明の第 2の 実施例に係る半導体装置の基板構造を示す断面図、 第 7図は 上記第 6図に示した基板構造のポテンシャルエネルギーを示 す図である。 発明を実施するための最良の形態 本発明を添附図面を参照しながらより詳細に説明する。 第 4図は、 この発明の第 1の実施例に係る半導体装置の基 板構造を示す断面図である。 この基板構造中には、 例えば上 記第 1図に示したァ ドレスバッファ回路ゃデ一タイ ンバッフ ァ回路等の入力回路を形成する。 以下の説明では、 上記第:! 図に示したァ ドレスバッファ回路を形成する場合を例にとつ て説明する。
n型半導体基板 1 1の主表面領域中には pゥ ル領域 1 6 が形成されている。 この pゥ ヱル領域 1 6の表面領域中には、 n + 型不純物拡散層 1 2 , 1 3 s 及び p + 型不純物拡散層 1 8が離隔して形成される。 上記不純物拡散層 1 2は上記第 1図に示した回路における M 0 S トラ ンジスタ Q 9 の ドレイ ン領域と して働く もので、 この拡散層 1 2には配線 14を介 して V inが印加される。 上記不純物拡散層 1 3は上記第 1図 に示した回路における M 0 S トランジスタ Q 10の ドレイ ン領 域と して働く もので、 この拡散層 1 3には配線 1 5を介して V ref が印加される。 上記不純物拡散層 1 8には配線 1 7を 介して半導体基板 1 1の基板電位 (以下、 vBBと略記する) が印加される。 これによつて、 pゥエル領域 1 6には V Bn力く 印加される。
なお、 図示しないが、 上記 pゥヱル領域 26中には nチヤ ンネル型 M 0 S トラ ンジスタ Q 9 , Q 10のソース領域、 nチ ャネル型 M O S トラ ンジスタ Q3 〜Q8 のソース, ドレイ ン 領域、 及び MO Sキャパシタ C 1 , C 2 等を形成する。 上記 M 0 S トラ ンジスタ Q 3 〜 Q 8 のソース, ドレイ ン領域、 及 び M 0 Sキャパシタ C 1 , C 2 は、 上記 pゥエル領域 1 6と は別に pゥヱル領域を形成し、 この pゥエル領域中に形成し ても良い。 重要なのは第 1図における破線で囲んだ M 0 S ト ラ ンジス夕 Q 9 , Q 10のソース, ドレイ ン領域を pゥヱル領 域 1 6中に形成するこ とである。 pチャネル型 M O S トラ ン ジスタ Q l , Q 2 は、 基板 1の主表面領域中に形成する。
このような基板構造においては、 第 5図のポテンシャルェ ネルギー図に示すように、 ρ ゥ ル領域 1 6に印加する電位 を従来の V ss (接地電位) から νβπ (例えば、 — 3. 0 V程 度) にしているので、 V が負電位であっても V ΒΒ以下にし ない限り (すなわち、 I V i π I > I V I にしない限り) 、 生成された少数キヤ リァは拡散層 1 3中に移動することはな いので、 少数キヤ リアにより V re〖 の電位が低下することは ない。
従って、 少数キヤ リ ァの拡散層 1 3への流入による V ref の低下を原因とする入力回路の誤動作を効果的に防止できる。 第 6図は、 この発明の第 2の実施例に係る半導体装置の基 板構造を示す断面図である。 この基板構造中には、 例えば上 記第 1図に示したァ ドレスバッ フ ァ回路やデータィ ンバッフ ァ回路等の入力回路を形成する。 以下の説明では、 上記第:! の実施例と同様に、 第 1図に示したア ドレスバッ フ ァ回路を 形成する場合を例にとつて説明する。
n型半導体基板 1の主表面領域中には、 第 1の p ゥュル領 域 4、 及び第 2の p ゥ ル領域 9が離隔して形成される。 ま た、 上記第 1 , 第 2の p ゥ ル領域 4 , 9間の上記基板 1中 には、 nゥヱル領域 1 4が形成される。 上記ゥヱル領域 4の 表面領域中には、 P + 型不純物拡散層 3及び n + 型不純物拡 散層 6が離隔して形成される。 上記不純物拡散層 3には配線 2を介して V s sが印加される こ とによ り、 ゥエル領域 4に V ssが印加される。 上記不純物拡散層 6は上記第 1 図に示し た回路における M 0 S トラ ンジスタ Q 9 の ドレイ ン領域と し て働く もので、 この拡散層 6には配線 5を介して V i u (外部 入力電位) が印加される。 上記ゥュル領域 9の表面領域中に は、 P + 型不純物拡散層 8及び n + 型不純物拡散層 2 0が離 隔して形成される。 上記不純物拡散層 8には配線 7を介して V s sが印加されることにより、 ゥェル領域 9に V s sが印加さ れる。 上記不純物拡散層 2 0は上記第 1図に示した回路にお ける M 0 S トラ ンジスタ Q 1 0の ドレイ ン領域と して働く もの で、 この拡散層 2 0には配線 1 0を介して V r e ί が印加され る。 また、 上記ゥュル領域 1 4の表面領域中には η + 型不純 物拡散層 1 3が形成され、 この拡散層 1 3には配線 1 2を介 して電源電位 (V c c > 0 ) が印加される。
なお、 図示しないが、 上記第 1 の p ゥヱル領域 4中には n チャ ンネル型 M O S トラ ンジスタ Q 9 のソース領域が、 上記 第 2の p ゥェル領域 9中には n チャ ンネル型 M 0 S トラ ンジ スタ Q 1 0のソース領域がそれぞれ形成される。 nチャネル型 M 0 S トラ ンジスタ Q 3 〜 Q 8 のソース, ドレイ ン領域及び M O Sキャパシ夕 C 1 , C 2 等は、 上記ゥェル領域 9中に形 成しても良いし、 上記第 1 , 第 2の p ゥュル領域 4, 9 とは 別に第 3の p ゥュル領域を形成し、 この第 3の p ゥヱル領域 中に形成しても良い。 また、 M 0 S トラ ンジスタ Q 3 , Q 5 , Q 7 , Q 9 の ソース, ドレイ ン領域及び M 0 S キャパシタ C 1 を第 1のゥエル領域 4中に、 M 0 S トラ ンジスタ Q 4 , Q 6 , Q 8 , Q 1 0のソース, ドレイ ン領域及び M 0 Sキャパ シタ C 2 を第 2のゥュル領域 9中に形成するこ と もできる。 重要なのは破線で囲んだ M 0 S トラ ンジスタ Q 9 のソース, ドレイ ン領域を第 ] の 1) ゥュル領域4中に形成し、 破線で囲 んだ M 0 S トラ ンジスタ Q 1 0のソース, ドレイ ン領域を第 2 の p ゥ エル領域 9中に形成する こ とである。 pチャネル型 M O S トラ ンジスタ Q l , Q 2 は、 基板 1の主表面領域中に 形成する。
このような基板構造においては、 第 7図のポテンシャルェ ネルギ一図に示すように、 V i nに負電位を印加したときに拡 散層 6 と第 1 の p ゥ ル領域 4 との接合部で発生する少数キ ャ リアは、 エネルギーポテンシャルの低い n ゥヱル領域 1 4 中にそのほとんどが流入する。 n ゥヱル領域 1 4の先にはェ ネルギーポテンシャルの高い第 2の p ゥヱル領域 9が存在す る力く、 このエネルギーポテンシャルの壁を少数キヤ リアたる 電子が上つていく ことは決してなく 、 n ゥヱル領域 1 4の電 位である V c cに全て収集される。 従って、 V r e f に接続され ている拡散層 2 0を形成した第 2のゥエル領域 9へ少数キヤ リ アが入って行く ことはない。
このようにして、 少数キャ リアの流入による V r e f の低下 に起因する半導体装置 (こ こではア ドレスバッ フ ァ回路) の 誤動作を有効に防止できる。
なお、 上述した第 2の実施例では、 第 1の p ゥュル領域 4、 第 2の p ゥエル領域 9、 及び n ゥェル領域 1 4は、 それぞれ 接しているがこれに限定されるものではなく 、 それぞれがあ る所定の間隔をおいて配置されていても同様の効果を奏する。 また、 第 1の p ゥヱル領域 4及び第 2の p ゥヱル領域 9には i 1
V ssを印加しているが、 半導体基板 1 の基板電位 (例えば、 — 3. 0 V程度) を印加しても同様の効果が得られる。 産業上の利用可能性
以上のように、 本発明に係る半導体装置の基板構造は、 外 部入力電位と して負電位を印加した場合に発生する少数キヤ リ ァが基準電位を変動させるこ とによって発生する半導体装 置の誤動作を有効に防止できる。 よって、 半導体装置の信頼 性を高めるのに有効である。

Claims

請 求 の 範 囲
( 1 ) 第 1導電型の半導体基板と、 この半導体基板中に 形成され、 外部入力電位より低い電位が印加される第 2導電 型のゥュル領域と、 このゥエル領域中に形成され、 前記外部 入力電位が印加される第 1導電型の第 1の不純物拡散層と、 前記ゥュル領域中に形成され、 基準電位が印加される第 1導 電型の第 2の不純物拡散層とを具備することを特徴とする半 導体装置の基板構造。
( 2 ) 前記第 1の不純物拡散層は、 前記ゥュル領域中に 形成される第 1チャネル型の第 1 M O S トラ ンジスタの ドレ ィ ン領域と して働き、 前記第 2の不純物拡散層は、 前記ゥュ ル領域中に形成される第 1チャネル型の第 2 M O S トラ ンジ ス夕の ドレイ ン領域と して働く ことを特徴とする請求項 1記 載の半導体装置の基板構造。
( 3 ) 前記ゥ ル領域中に、 前記外部入力電位と前記基 準電位とを比較して前記外部入力電位のレベルを検出する入 力回路を形成することを特徴とする請求 ¾ 1記載の半導体装 置の基板構造。
( 4 ) 第 1導電型の半導体基板と、 この半導体基板中に 形成され、 第 1の電位が印加される第 2導電型の第 1のゥ ル領域と、 この第 1のゥュル領域中に形成され、 外部入力電 位が印加される第 1導電型の第 1 の不純物拡散層と、 前記半 導体基板中に形成され、 第 2の電位が印加される第 2導電型 の第 2のゥヱル領域と、 この第 2のゥエル領域中に形成され、 基準電位が印加される第 1導電型の第 2の不純物拡散層と、 前記第 1 のゥ ル領域と第 2のゥュル領域との間の前記半導 体基板中に形成され、 前記第 1 の電位及び第 2の電位より高 い電位が印加される第 1導電型の第 3のゥ ル領域とを具備 するこ とを特徴とする半導体装置の基板構造。
( 5 ) 前記第 1 の不純物拡散層は、 前記第 ]. のゥュル領 域中に形成される第 1チャネル型の第 1 M O S トラ ンジスタ の ドレイ ン領域と して働き、 前記第 2の不純物拡散層は、 前 記笫 2のゥ エル領域中に形成される第 1 チャネル型の笫 2 M O S トラ ンジスタの ドレイ ン領域と して働く こ とを特徴と する請求項 4記載の半導体装置の基板構造。
( 6 ) 第 1導電型の半導体基板と、 この半導体基板中に 形成され、 接地電位が印加される第 2導電型の第 1のゥ ル 領域と、 この第 1 のゥュル領域中に形成され、 外部入力電位 が印加される第 1導電型の第 1 の不純物拡散層と、 前記半導 休基板中に形成され、 接地電位が印加される第 2導電型の第 2のゥ ヱル領域と、 この第 2のゥヱル領域中に形成され、 基 準電位が印加される第 1導電型の第 2の不純物拡散層と、 前 記笫 1 のゥェル領域と前記第 2のゥ ェル領域との間の前記半 導体基板中に形成され、 電源電位が印加される第 1導電型の 笫 3のゥニル領域とを具備することを特徴とする半導体装置 の基板構造。
( 7 ) 前記第 1 の不純物拡散層は、 前記第 1 のゥ ル領 域中に形成される第 1チャネル型の第 1 M O S トラ ンジスタ の ドレイ ン領域と して働き、 前記第 2の不純物拡散層は、 前 記第 2のゥ ヱル領域中に形成される第 1 チャ ネル型の第 2 M 0 S トラ ンジスタの ドレイ ン領域と して働く こ とを特徴と する請求項 6記載の半導体装置の基板構造。
( 8 ) 前記電源電位は、 電源電圧降圧回路により降圧し た電位であることを特徴とする請求項 6記載の半導体装置の 基板構造。
PCT/JP1991/000482 1990-04-13 1991-04-12 Substrate structure of a semiconductor device WO1991016728A1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
DE69131441T DE69131441T2 (de) 1990-04-13 1991-04-12 Methode zur Verhinderung von einer Spannungsschwankung in einem Halbleiterbauelement
EP91906985A EP0478793B1 (en) 1990-04-13 1991-04-12 Method of preventing voltage variation in a semiconductor device
US08/180,770 US6104233A (en) 1990-04-13 1994-01-10 Substrate structure of semi-conductor device

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2096514A JPH0834301B2 (ja) 1990-04-13 1990-04-13 半導体記憶装置
JP2/96513 1990-04-13
JP2/96514 1990-04-13
JP2096513A JPH07120750B2 (ja) 1990-04-13 1990-04-13 半導体記憶装置

Publications (1)

Publication Number Publication Date
WO1991016728A1 true WO1991016728A1 (en) 1991-10-31

Family

ID=26437708

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1991/000482 WO1991016728A1 (en) 1990-04-13 1991-04-12 Substrate structure of a semiconductor device

Country Status (5)

Country Link
US (1) US6104233A (ja)
EP (1) EP0478793B1 (ja)
KR (1) KR940005725B1 (ja)
DE (1) DE69131441T2 (ja)
WO (1) WO1991016728A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3593486B2 (ja) * 2000-01-28 2004-11-24 株式会社東芝 電圧比較回路およびこれを用いた基板バイアス調整回路
KR100907930B1 (ko) * 2007-07-03 2009-07-16 주식회사 하이닉스반도체 테스트 시간을 줄일 수 있는 반도체 메모리 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4839875B1 (ja) * 1969-12-28 1973-11-27
JPS57133731A (en) * 1981-02-13 1982-08-18 Matsushita Electric Ind Co Ltd Semiconductor integrated circuit for television tuner

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1405094A (en) * 1971-09-23 1975-09-03 Girling Ltd Internal shoe-drum brakes
FR2303382A1 (fr) * 1975-03-07 1976-10-01 Nat Semiconductor Corp Circuit integre a region epitaxiale intermediaire separant des regions epitaxiales d'entree et de sortie
JPS5472691A (en) * 1977-11-21 1979-06-11 Toshiba Corp Semiconductor device
FR2492165A1 (fr) * 1980-05-14 1982-04-16 Thomson Csf Dispositif de protection contre les courants de fuite dans des circuits integres
JPS57141965A (en) * 1981-02-26 1982-09-02 Nippon Telegr & Teleph Corp <Ntt> Insulated gate type field effect transistor
US4559548A (en) * 1981-04-07 1985-12-17 Tokyo Shibaura Denki Kabushiki Kaisha CMOS Charge pump free of parasitic injection
US4373253A (en) * 1981-04-13 1983-02-15 National Semiconductor Corporation Integrated CMOS process with JFET
JPS59231862A (ja) * 1983-06-13 1984-12-26 Nissan Motor Co Ltd 縦型mosトランジスタ
US4941027A (en) * 1984-06-15 1990-07-10 Harris Corporation High voltage MOS structure
JPS6193657A (ja) * 1984-10-15 1986-05-12 Nec Corp 半導体装置
US4694313A (en) * 1985-02-19 1987-09-15 Harris Corporation Conductivity modulated semiconductor structure
EP0217065B1 (de) * 1985-08-26 1991-09-18 Siemens Aktiengesellschaft Integrierte Schaltung in komplementärer Schaltungstechnik mit einem Substratvorspannungs-Generator
JPS6266656A (ja) * 1985-09-19 1987-03-26 Toshiba Corp 基板電位生成回路
JPH0671067B2 (ja) * 1985-11-20 1994-09-07 株式会社日立製作所 半導体装置
JPS62125659A (ja) * 1985-11-26 1987-06-06 Toshiba Corp 入力保護回路
IT1197279B (it) * 1986-09-25 1988-11-30 Sgs Microelettronica Spa Dispositivo integrato per schermare l'iniezione di cariche nel substrato, in particolare in circuiti di pilotaggio di carichi induttivi e/o capacitivi
US4937647A (en) * 1986-11-06 1990-06-26 Texas Instruments Incorporated SCR-DMOS circuit for driving electroluminescent displays
JPS63198367A (ja) * 1987-02-13 1988-08-17 Toshiba Corp 半導体装置
JP2712079B2 (ja) * 1988-02-15 1998-02-10 株式会社東芝 半導体装置
US4980746A (en) * 1988-04-29 1990-12-25 Dallas Semiconductor Corporation Integrated circuit with improved battery protection
US5159426A (en) * 1988-04-29 1992-10-27 Dallas Semiconductor Corporation Integrated circuit with improved battery protection
US4901127A (en) * 1988-10-07 1990-02-13 General Electric Company Circuit including a combined insulated gate bipolar transistor/MOSFET

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4839875B1 (ja) * 1969-12-28 1973-11-27
JPS57133731A (en) * 1981-02-13 1982-08-18 Matsushita Electric Ind Co Ltd Semiconductor integrated circuit for television tuner

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP0478793A4 *

Also Published As

Publication number Publication date
KR940005725B1 (ko) 1994-06-23
EP0478793A4 (ja) 1995-06-28
EP0478793A1 (en) 1992-04-08
EP0478793B1 (en) 1999-07-14
KR910019207A (ko) 1991-11-30
DE69131441D1 (de) 1999-08-19
US6104233A (en) 2000-08-15
DE69131441T2 (de) 1999-12-16

Similar Documents

Publication Publication Date Title
JP3128262B2 (ja) 半導体集積回路装置
JP2001352077A (ja) Soi電界効果トランジスタ
JP2528794B2 (ja) ラツチアツプ保護回路付き集積回路
JP3209972B2 (ja) 半導体集積回路装置
JPH1032259A (ja) 半導体装置
JPS63279491A (ja) 半導体ダイナミツクram
TW451538B (en) Latch up protection circuit suitable for use in multi power supply integrated circuit and its method
WO1991016728A1 (en) Substrate structure of a semiconductor device
KR100223671B1 (ko) 다중 전원전압을 가지는 반도체 메모리 장치
US6111294A (en) Semiconductor device and method for its fabrication
US5343087A (en) Semiconductor device having a substrate bias generator
JPS63252464A (ja) 半導体装置
JPS60231356A (ja) 相補形金属酸化膜半導体集積回路装置
JP2946547B2 (ja) Mos型半導体集積回路
JP2509930B2 (ja) 半導体集積回路装置
JPH098638A (ja) Cmos入出力バッファ回路
JPH0157504B2 (ja)
JPH058584B2 (ja)
JP2671808B2 (ja) インタフェース回路
JP2979716B2 (ja) Cmos集積回路
JPH03232272A (ja) 半導体記憶装置
JPS59123256A (ja) 半導体集積回路
JPH05235734A (ja) 半導体装置
JPS59163849A (ja) 半導体集積回路
JPH01187856A (ja) 半導体集積回路

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): DE FR GB

WWE Wipo information: entry into national phase

Ref document number: 1991906985

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1991906985

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1991906985

Country of ref document: EP