TWI822615B - 影像感測器、電壓準位轉換器電路及其操作方法 - Google Patents

影像感測器、電壓準位轉換器電路及其操作方法 Download PDF

Info

Publication number
TWI822615B
TWI822615B TW112110332A TW112110332A TWI822615B TW I822615 B TWI822615 B TW I822615B TW 112110332 A TW112110332 A TW 112110332A TW 112110332 A TW112110332 A TW 112110332A TW I822615 B TWI822615 B TW I822615B
Authority
TW
Taiwan
Prior art keywords
transistor
terminal
signal
coupled
voltage
Prior art date
Application number
TW112110332A
Other languages
English (en)
Other versions
TW202345582A (zh
Inventor
印秉宏
王佳祥
呂家賢
Original Assignee
大陸商廣州印芯半導體技術有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商廣州印芯半導體技術有限公司 filed Critical 大陸商廣州印芯半導體技術有限公司
Application granted granted Critical
Publication of TWI822615B publication Critical patent/TWI822615B/zh
Publication of TW202345582A publication Critical patent/TW202345582A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14632Wafer-level processed structures
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • H03K19/018521Interface arrangements of complementary type, e.g. CMOS
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0991Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider
    • H03L7/0992Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator being a digital oscillator, e.g. composed of a fixed oscillator followed by a variable frequency divider comprising a counter or a frequency divider
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/62Detection or reduction of noise due to excess charges produced by the exposure, e.g. smear, blooming, ghost image, crosstalk or leakage between pixels
    • H04N25/627Detection or reduction of inverted contrast or eclipsing effects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/63Noise processing, e.g. detecting, correcting, reducing or removing noise applied to dark current
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/709Circuitry for control of the power supply
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/772Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising A/D, V/T, V/F, I/T or I/F converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/778Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising amplifiers shared between a plurality of pixels, i.e. at least one part of the amplifier must be on the sensor array itself
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/779Circuitry for scanning or addressing the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/7795Circuitry for generating timing or clock signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Nonlinear Science (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Analogue/Digital Conversion (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Manipulation Of Pulses (AREA)
  • Facsimile Heads (AREA)
  • Measurement Of Velocity Or Position Using Acoustic Or Ultrasonic Waves (AREA)
  • Electroluminescent Light Sources (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本發明提出一種影像感測器、電壓準位轉換器電路及其操作方法。影像感測器包括像素電路以及像素驅動電路。像素驅動電路包括第一電晶體、第二電晶體、第三電晶體、第四電晶體、第五電晶體以及第六電晶體。第一電晶體的第一端耦接第一電壓。第二電晶體的第一端耦接第一電壓,並且第二電晶體的控制端耦接第一電晶體的控制端以及第一電晶體的第二端。第三電晶體的第一端耦接第一電晶體的第二端,並且第三電晶體的第二端耦接接地電壓。第四電晶體的第一端耦接第二電晶體的第二端以及輸出端。第五電晶體的第一端耦接第四電晶體的第二端。

Description

影像感測器、電壓準位轉換器電路及其操作方法
本發明是有關於一種感測技術,且特別是有關於一種影像感測器、電壓準位轉換器電路及其操作方法。
一般而言,傳統的影像感測器的像素驅動電路通常需要透過兩階段的電平轉換器來實現具有正電壓電位至負電壓電位的電壓擺幅(voltage swing)的驅動信號。因此,傳統的影像感測器的像素驅動電路需要較多的電路元件以及占有龐大的電路布局面積。
本發明提供一種影像感測器、電壓準位轉換器電路及其操作方法,可有效驅動像素電路。
本發明的影像感測器包括像素電路以及像素驅動電路。像素驅動電路耦接像素電路。像素驅動電路包括第一電晶體、第二電晶體、第三電晶體、第四電晶體、第五電晶體以及第六電晶體。第一電晶體的第一端耦接第一電壓。第二電晶體的第一端耦接第一電壓,並且第二電晶體的控制端耦接第一電晶體的控制端以及第一電晶體的第二端。第三電晶體的第一端耦接第一電晶體的第二端,並且第三電晶體的第二端耦接接地電壓。第四電晶體的第一端耦接第二電晶體的第二端以及輸出端。第五電晶體的第一端耦接第四電晶體的第二端,並且第五電晶體的第二端耦接第二電壓。第六電晶體的第一端耦接第四電晶體的第二端,並且第六電晶體的第二端耦接接地電壓。輸出端耦接像素電路,並且輸出端輸出驅動信號至像素電路。
本發明的電壓準位轉換器電路包括第一電晶體、第二電晶體、第三電晶體、第四電晶體、第五電晶體以及第六電晶體。第一電晶體的第一端耦接第一電壓。第二電晶體的第一端耦接第一電壓,並且第二電晶體的控制端耦接第一電晶體的控制端以及第一電晶體的第二端。第三電晶體的第一端耦接第一電晶體的第二端,並且第三電晶體的第二端耦接接地電壓。第四電晶體的第一端耦接第二電晶體的第二端以及輸出端。第五電晶體的第一端耦接第四電晶體的第二端,並且第五電晶體的第二端耦接第二電壓。第六電晶體的第一端耦接第四電晶體的第二端,並且第六電晶體的第二端耦接接地電壓。輸出端耦接像素電路,並且輸出端輸出驅動信號至像素電路。第一電壓大於接地電壓,並且第二電壓小於接地電壓。第一電晶體以及第二電晶體為P型電晶體。第三電晶體、第四電晶體、第五電晶體以及第六電晶體為N型電晶體。第三電晶體的控制端接收由時序控制器提供的第一致能信號,並且第四電晶體的控制端接收由時序控制器提供的第二致能信號。第一致能信號的信號波形反相於第二致能信號的信號波形,並且第一致能信號以及第二致能信號的擺幅為接地電壓至第三電壓。第三電壓小於第一電壓。
本發明的操作方法適用於影像感測器。影像感測器包括時序控制器、電位下降器、像素電路以及像素驅動電路。像素驅動電路包括第一電晶體、第二電晶體、第三電晶體、第四電晶體、第五電晶體以及第六電晶體。操作方法包括以下步驟:透過時序控制器提供第一致能信號至第三電晶體的控制端,以及提供第二致能信號至第四電晶體的控制端,其中第一致能信號的信號波形反相於第二致能信號的信號波形;透過電位下降器提供第一控制信號至第五電晶體的控制端,以及提供第二控制信號至第六電晶體的控制端,其中第一控制信號的信號波形反相於第二控制信號的信號波形;以及透過耦接第四電晶體的第一端的輸出端輸出驅動信號至像素電路。
基於上述,本發明的影像感測器、電壓準位轉換器電路及其操作方法,可產生具有正電壓電位至負電壓電位的電壓擺幅的驅動信號,並且可需要較少的電晶體數量的像素驅動電路,以有效降低像素驅動電路的電路布局面積。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
為了使本發明之內容可以被更容易明瞭,以下特舉實施例做為本揭示確實能夠據以實施的範例。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/步驟,係代表相同或類似部件。
圖1是本發明的一實施例的影像感測器的電路示意圖。參考圖1,影像感測器包括時序控制器110、多個像素驅動電路組120_1~120_n、像素陣列130、多個反相器140_0_0~140_0_7、141_0~141_n以及多個電位下降器150_0~150_n,其中n為大於或等於0的整數。像素驅動電路組120_1包括像素驅動電路121_0_0~121_0_7。一個像素驅動電路組的像素驅動電路的數量可為8個。以此類推,像素驅動電路組120_n包括像素驅動電路121_n_0~121_n_7。在本實施例中,時序控制器110通過多個信號線耦接像素驅動電路121_0_0~121_0_7、反相器140_0_0~140_0_7、141_0~141_n以及電位下降器150_0~150_n通過多個信號線耦接像素驅動電路121_0_0~121_0_7。像素驅動電路121_0_0~121_0_7分別耦接像素陣列130中的多個像素電路,以驅動多個像素電路。
在本實施例中,時序控制器110通過多個信號線輸出多個第一致能信號tx_en_p<0>~tx_en_p<8n+7>至像素驅動電路121_0_0~121_n_7,並且透過反相器140_0_0~140_0_7輸出多個第二致能信號tx_en_m<0>~tx_en_m<8n+7>至像素驅動電路121_0_0~121_n_7。在本實施例中,時序控制器110還通過另多個信號線輸出多個第一原始控制信號tg_gnd_p<0>~tg_gnd_p<n>至電位下降器150_0~150_n,並且還通過反相器141_0~141_n輸出多個第二原始控制信號n_tg_gnd_p<0>~n_tg_gnd_p<n>至電位下降器150_0~150_n。
在本實施例中,電位下降器150_0~150_n可根據第一原始控制信號tg_gnd_p<0>~tg_gnd_p<n>以及第二原始控制信號n_tg_gnd_p<0>~n_tg_gnd_p<n>產生多個第一控制信號tg_gnd<0>~tg_gnd<n>以及多個第二控制信號n_tg_gnd<0>~n_tg_gnd<n>至像素驅動電路121_0_0~121_n_7。第一控制信號tg_gnd_p<0>~tg_gnd_p<n>的信號波形分別反相於對應的第二控制信號n_tg_gnd_p<0>~n_tg_gnd_p<n>的信號波形。在本實施例中,電位下降器150_0~150_n的每一個可耦接多個像素驅動電路。以電位下降器150_0為例,電位下降器150可提供第一控制信號tg_gnd<0>以及第二控制信號n_tg_gnd<0>至像素驅動電路121_0_0~121_0_7。
在本實施例中,像素驅動電路121_0_0~121_n_7可根據第一致能信號tx_en_p<0>~tx_en_p<7>、第二致能信號tx_en_m<0>~tx_en_m<7>、第一控制信號tg_gnd_p<0>~tg_gnd_p<n>以及第二控制信號n_tg_gnd_p<0>~n_tg_gnd_p<n>產生驅動信號tx_drv<0>~tx_drv<8n+7>,並輸出驅動信號tx_drv<0>~tx_drv<8n+7>至像素陣列130中的多個像素電路,以驅動像素陣列130中的多個像素電路。
以像素驅動電路121_0_0為例,時序控制器110輸出第一致能信號tx_en_p<0>至像素驅動電路121_0_0,並且透過反相器140_0_0輸出第二致能信號tx_en_m<0>至像素驅動電路121_0_0。時序控制器110還輸出第一原始控制信號tg_gnd_p<0>至電位下降器150_0,並且還通過反相器141_0輸出第二原始控制信號n_tg_gnd_p<0>至電位下降器150_0。電位下降器150_0~150_n可根據第一原始控制信號tg_gnd_p<0>以及第二原始控制信號n_tg_gnd_p<0>產生第一控制信號tg_gnd<0>以及第二控制信號n_tg_gnd<0>至像素驅動電路121_0_0。因此,像素驅動電路121_0_0可根據第一致能信號tx_en_p<0>、第二致能信號tx_en_m<0>、第一控制信號tg_gnd_p<0>以及第二控制信號n_tg_gnd_p<0>產生驅動信號tx_drv<0>,並輸出驅動信號tx_drv<0>至像素陣列130中的像素電路,以驅動像素陣列130中的像素電路。
圖2是本發明的一實施例的像素驅動電路的電路示意圖。參考圖2,本發明的像素驅動電路可實現如圖2的像素驅動電路200。在本實施例中,像素驅動電路200可為一種電壓準位轉換器(level shifter)電路。像素驅動電路200包括第一電晶體T1、第二電晶體T2、第三電晶體T3、第四電晶體T4、第五電晶體T5以及第六電晶體T6。第一電晶體T1的第一端耦接第一電壓+V1(例如+4伏特(v,Volt))。第一電晶體T1的控制端耦接第一電晶體T1的第二端。第二電晶體T2的第一端耦接第一電壓+V1,並且第二電晶體T2的控制端耦接第一電晶體T1的控制端以及第一電晶體T1的第二端。第三電晶體T3的第一端耦接第一電晶體T1的第二端,並且第三電晶體T3的第二端耦接接地電壓agnd(例如0v)。第四電晶體T4的第一端耦接第二電晶體T2的第二端以及像素驅動電路200的輸出端。第五電晶體T5的第一端耦接第四電晶體T4的第二端,並且第五電晶體T5的第二端耦接第二電壓-V2(例如-1.2v)。第六電晶體T6的第一端耦接第四電晶體T4的第二端。第六電晶體T6的第二端耦接接地電壓agnd。在本實施例中,像素驅動電路200的輸出端耦接該像素電路,並且輸出端輸出驅動信號tx_drv至像素電路。
在本實施例中,第一電壓+V1可大於接地電壓agnd,並且第二電壓-V2小於接地電壓agnd。在本實施例中,第一電晶體T1以及第二電晶體T2為P型電晶體(例如P型金屬氧化物半導體場效應電晶體(P-type Metal-Oxide-Semiconductor Field-Effect Transistor, P-type MOSFET))。第三電晶體T3、第四電晶體T4、第五電晶體T5以及第六電晶體T6為N型電晶體(例如N型金屬氧化物半導體場效應電晶體(N-type MOSFET))。
圖3是本發明的一實施例的驅動信號以及斜坡信號的信號時序圖。參考圖2及圖3,在本實施例中,圖1的時序控制器可提供第一致能信號tx_en_p至第三電晶體T3的控制端,以及提供第二致能信號tx_en_m至第四電晶體T4的控制端,其中第一致能信號tx_en_p至的信號波形反相於第二致能信號tx_en_m的信號波形。在本實施例中,圖1的電位下降器可提供第一控制信號tg_gnd至第五電晶體T5的控制端,以及提供第二控制信號n_tg_gnd至第六電晶體T6的控制端,其中第一控制信號tg_gnd的信號波形反相於第二控制信號n_tg_gnd的信號波形。在本實施例中,像素驅動電路200可根據第一致能信號tx_en_p、第二致能信號tx_en_m、第一控制信號tg_gnd以及第二控制信號n_tg_gnd產生如圖3所示的驅動信號tx_drv。在本實施例中,第一致能信號tx_en_p以及第二致能信號tx_en_m的擺幅為接地電壓(例如0v)至第三電壓。第三電壓小於上述的第一電壓+V1。在一實施例中,第三電壓可例如是+1.2伏特(+1.2v)。
如圖3所示,驅動信號包括相同的多個驅動波形,並且這些驅動波形分別具有二階電壓變化。二階電壓變化依序為第二電壓(-1.2v)、接地電壓(0v)、第一電壓(4v)、接地電壓(0v)以及第二電壓(-1.2v)的依序電壓改變結果。在時間t0之前、時間t3至時間t4的期間以及時間t7之後,驅動信號tx_drv為第二電壓(-1.2v)。在時間t0至時間t1的期間、時間t2至時間t3的期間、時間t4至時間t5的期間以及時間t6至時間t7的期間,驅動信號tx_drv為接地電壓(0v)。在時間t1至時間t2的期間以及時間t5至時間t6的期間,驅動信號tx_drv為第一電壓(4v)。
圖4是本發明的一實施例的電位下降器的電路示意圖。參考圖4,本實施例的電位下降器可實現如圖4的電位下降器400。電位下降器400包括電晶體Ta、Tb、Tc、Td、Te、Tf以及反相器401、402。在本實施例中,電晶體Ta的第一端耦接具有低電壓電位的參考電壓LV(1.2v)。電晶體Ta的控制端接收第一原始控制信號tg_gnd_p。電晶體Tb的第一端耦接具有低電壓電位的參考電壓LV(1.2v)。電晶體Tb的控制端接收第二原始控制信號n_tg_gnd_p。電晶體Tc的控制端接收第一原始控制信號tg_gnd_p。電晶體Tc的第一端耦接電晶體Ta的第二端。電晶體Td的控制端接收第二原始控制信號n_tg_gnd_p。電晶體Td的第一端耦接電晶體Tb的第二端。電晶體Te的第一端耦接電晶體Tc的第二端。電晶體Te的控制端耦接電晶體Tb的第二端以及電晶體Td的第一端。電晶體Te的第二端耦接負電壓NV(-1.2v)。電晶體Tf的第一端耦接電晶體Td的第二端。電晶體Tf的控制端耦接電晶體Ta的第二端以及電晶體Tc的第一端。電晶體Tf的第二端耦接負電壓NV(-1.2v)。反相器401的輸入端耦接電晶體Tc的第二端以及電晶體Te的第一端。反相器401的輸出端輸出第一控制信號tg_gnd。反相器402的輸入端耦接電晶體Td的第二端以及電晶體Tf的第一端。反相器402的輸出端輸出第二控制信號n_tg_gnd。在本實施例中,電晶體Ta以及電晶體Tb為P型電晶體。電晶體Tc、Td、Te、Tf為N型電晶體。
圖5是本發明的一實施例的像素電路的電路示意圖。參考圖5,本發明的像素電路可實現如圖5的像素電路500。像素電路500包括像素單元PD、第七電晶體T7(發射電晶體)、第八電晶體T8(源極隨耦器(source follower)電晶體)、第九電晶體T9(重置電晶體)、第十電晶體T10(選擇電晶體)以及斜坡電容Cr。在本實施例中,第七電晶體T7的第一端耦接像素單元PD的一端,並且第七電晶體T7的控制端耦接像素驅動電路的輸出端,以接收驅動信號tx_drv。像素單元PD的另一端耦接接地電壓agnd。第八電晶體T8的控制端通過浮動擴散(Floating diffusion,FD)節點NA耦接第七電晶體T7的第二端。第八電晶體T8的第一端耦接比較器的輸入端sfd。第八電晶體T8的第二端還耦接第十電晶體T10的第一端。第九電晶體T9的控制端耦接重置信號RST。第九電晶體T9的第二端通過浮動擴散節點NA耦接第七電晶體T7的第二端。第九電晶體T9的第一端耦接操作電壓avdd。第十電晶體T10的控制端耦接選擇信號SEL。第十電晶體T10的第二端耦接比較器的參考節點sfs。斜坡電容Cr的一端通過浮動擴散節點NA耦接第七電晶體T7的第二端。斜坡電容Cr的另一端接收斜坡信號RS。在本實施例中,像素單元PD可例如是光電二極體(photodiode)。第七電晶體T7、第八電晶體T8以及第九電晶體T9可分別為N型電晶體。
參考圖3以及圖5,像素電路500可接收如圖3的驅動信號tx_drv以及斜坡信號RS。在時間t0之前,驅動信號tx_drv為負電壓準位(-1.2V),以有效關斷第七電晶體T7,以避免漏電流發生。在時間t0至時間t1的期間,驅動信號tx_drv為0電壓準位,以預充電第七電晶體T7的控制端。在時間t1至時間t2的期間,第九電晶體T9可根據重置信號RST而導通(例如重置信號RST從低電壓準位切換為高電壓準位),並且驅動信號tx_drv為4V的脈衝信號,以快速導通第七電晶體T7而重置浮動擴散節點NA。接著,在時間t2至時間t3的期間,驅動信號tx_drv恢復為0電壓準位,以關斷第七電晶體T7。在時間t3至時間t4的期間,驅動信號tx_drv恢復為負電壓準位(-1.2V),並且斜坡信號RS產生一個小的斜坡波形,以將浮動擴散節點NA的重置結果(對應於背景雜訊)讀出(重置結果的電壓信號從比較器的輸入端sfd被讀出)。
接著,在時間t4至時間t5的期間,驅動信號tx_drv為0電壓準位,以預充電第七電晶體T7的控制端。在時間t5至時間t6的期間,驅動信號tx_drv為4V的脈衝信號,以快速導通第七電晶體T7而快速地將像素單元PD的感測結果傳遞至重置浮動擴散節點NA。接著,在時間t6至時間t7的期間,驅動信號tx_drv恢復為0電壓準位,以關斷第七電晶體T7。在時間t7之後,驅動信號tx_drv恢復為負電壓準位(-1.2V),第十電晶體T10可根據選擇信號SEL而導通(例如選擇信號SEL從低電壓準位切換為高電壓準位),並且斜坡信號RS產生一個大的斜坡波形,以將浮動擴散節點NA的感測結果讀出(感測結果的電壓信號從比較器的輸入端sfd被讀出)。如此一來,後端數位處理電路可根據對應於背景雜訊的上述重置結果來對感測結果進行去背景雜訊處理,以獲得準確的感測結果。
圖6是本發明的另一實施例的像素電路的電路示意圖。參考圖6,本發明的像素電路可實現如圖6的像素電路600,其中像素電路600包括多個像素單元PD0~PD3、多個發射電晶體TX0~TX3、斜坡電容Cr、重置電晶體Trst、源極隨耦器電晶體Tsf以及選擇電晶體Tsel。在本實施例中,像素單元PD0~PD3共用同一個浮動擴散節點NA,並且發射電晶體TX0~TX3、重置電晶體Trst、源極隨耦器電晶體Tsf以及斜坡電容Cr的作用可分別對應如圖5實施例的第七電晶體T7、第八電晶體T8、第九電晶體T9以及斜坡電容Cr。像素單元PD0~PD3可例如是光電二極體(photodiode)。發射電晶體TX0~TX3、重置電晶體Trst、源極隨耦器電晶體Tsf以及選擇電晶體Tsel可分別為N型電晶體。
在本實施例中,源極隨耦器電晶體Tsf的第一端耦接比較器的第一輸入端sfd_inp。源極隨耦器電晶體Tsf的(第一端)控制端(gate)耦接浮動擴散節點NA。選擇電晶體Tsel的第一端耦接源極隨耦器電晶體Tsf的第二端。選擇電晶體Tsel的第二端耦接比較器的參考節點sfs。選擇電晶體Tsel的控制端接收選擇信號sel。重置電晶體Trst的第一端耦接操作電壓avdd。重置電晶體Trst的第二端耦接浮動擴散節點NA。重置電晶體Trst的控制端接收重置信號rst。斜坡電容Cr的第一端接收上斜坡信號RS_up。斜坡電容Cr的第二端耦接浮動擴散節點NA。像素單元PD0~PD3的第一端耦接接地電壓agnd。像素單元PD0~PD3的第二端分別耦接發射電晶體TX0~TX3的第一端。發射電晶體TX0~TX3的第二端耦接浮動擴散節點NA。發射電晶體TX0~TX3的控制端分別接收發射信號tx<0>~tx<3>。
在本實施例中,發射信號tx<0>~tx<3>可依序導通發射電晶體TX0~TX3,以將像素單元PD0~PD3的感測信號依序傳遞至浮動擴散節點NA。當選擇信號sel導通選擇電晶體Tsel時,搭配斜坡電容Cr提供的上斜坡信號RS_up,源極隨耦器電晶體Tsf可將浮動擴散節點NA所儲存的感測信號讀出至比較器的第一輸入端sfd_inp。並且,在像素單元PD0~PD3的感測信號依序讀出的分別多個期間之間,重置信號rst可間隔導通重置電晶體Trst,以重置浮動擴散節點NA的電壓準位。因此,本實施例的像素電路600可透過多個像素單元PD0~PD3共用一個浮動擴散節點NA的方式來有效節省像素電路的電路面積。
圖7是本發明的另一實施例的像素電路的電路示意圖。參考圖7,影像感測器700包括像素組710、720、(第一級)差動放大器730、(第二級)放大器740、電容751、752以及開關S1、S2。像素組710耦接差動放大器730的第一輸入端(例如正向輸入端)sfd_inp以及參考節點sfs。像素組720耦接差動放大器730的參考節點sfs以及第二輸入端(例如反向輸入端)sfd_inm。差動放大器730的第一輸出端outp1透過電容751耦接至放大器740的第一輸入端,並且差動放大器730的第二輸出端outp2透過電容752耦接至放大器740的第一輸入端。放大器740的第一輸出端outp2耦接開關S1,並且放大器740的第二輸出端outn2耦接開關S2。
在本實施例中,影像感測器700為採用一種差動式的相關二次取樣(Correlated Double Sampling,CDS)電路架構。在本實施例中,像素組710包括像素P0~P3,並且像素組720包括像素P4~P7。像素組710、720可分別實施如圖6的像素電路600的電路,僅差異在像素組710接收上斜坡信號RS_up,以及像素組720接收下斜坡信號RS_dow。在本實施例中,像素組710可接收選擇信號sel<0>、重置信號rst<0>、發射信號tx<0>~tx<3>、上斜坡信號RS_up,並且通過信號線接收操作電壓avdd。像素組720可接收選擇信號sel<0>、重置信號rst<1>、發射信號tx<4>~tx<7>、下斜坡信號RS_down,並且通過信號線接收操作電壓avdd。
圖8是本發明的圖7實施例的多個信號的信號時序圖。參考圖7及圖8,圖7的影像感測器700的多個信號可實現如圖8的信號時序圖,並且各電路與信號實施細節亦可參考上述各對應實施例。先說明的是,時序控制器將第一致能信號tx_en_p<0>~tx_en_p<7>提供至像素P0~P7的像素驅動電路。第一致能信號tx_en_p<0>~tx_en_p<7>分別包括脈衝信號。時序控制器將原始控制信號tg_gnd_p<0>提供至電位下降器,以使電位下降器產生控制信號tg_gnd<0>至像素P0~P7的像素驅動電路。並且,像素P0~P7的像素驅動電路可分別產生驅動信號tx_drv<0>~tx_drv<7>,並將驅動信號tx_drv<0>~tx_drv<7>提供至像素P0~P7。
在本實施例中,在時間t0至時間t4的重置期間,選擇信號sel<0>為低電壓準位。在時間t0至時間t3之間,時序控制器所提供的原始控制信號tg_gnd_p<0>從低電壓準位0V切換至高電壓準位1.2V,並且電位下降器所提供的控制信號tg_gnd<0>從低電壓準位-1.2V切換至高電壓準位1.2V。在時間t1至時間t2的期間,重置信號rst<0>、rst<1>分別從低電壓準位切換至高電壓準位。第一致能信號tx_en_p<0>的脈衝信號同樣發生在時間t1至時間t2的期間。並且,驅動信號tx_drv<0>切換至電壓準位0V,並且驅動信號tx_drv<0>的脈衝信號同樣發生在時間t1至時間t2的期間。重置信號rst<0>、rst<1>、第一致能信號tx_en_p<1>~tx_en_p<7>以及驅動信號tx_drv<0>~tx_drv<7>的信號波形關係可以此類推。對此,在時間t0至時間t4的重置期間,像素P0~P7可以依序進行重置操作。
接著,在時間t4至時間t8的讀出期間(read-out period),選擇信號sel<0>切換為高電壓準位,以讀出感測結果。在時間t5至時間t8之間,時序控制器所提供的原始控制信號tg_gnd_p<0>從低電壓準位0V切換至高電壓準位1.2V,並且電位下降器所提供的控制信號tg_gnd<0>從低電壓準位-1.2V切換至高電壓準位1.2V。在時間t4至時間t5的期間重置信號rst<0>、rst<1>分別從低電壓準位切換至高電壓準位,以重置浮動擴散節點的電壓準位。第一致能信號tx_en_p<0>的脈衝信號發生在時間t5至時間t6的期間。並且,驅動信號tx_drv<0>切換至電壓準位4V,並且驅動信號tx_drv<0>的脈衝信號發生在時間t5至時間t6的期間。並且,在時間t6至時間t7的期間可為後端數位處理電路的類比至數位讀出期間,以依序讀出像素P0~P7的感測結果。重置信號rst<0>、rst<1>、第一致能信號tx_en_p<1>~tx_en_p<7>以及驅動信號tx_drv<1>~tx_drv<7>的信號波形關係可以此類推。對此,在時間t4至時間t8的讀出期間,像素P0~P7的感測結果可以被依序讀出。像素P0~P3與像素P4~P7的讀出結果可分別作為差動放大器730的差動輸入信號,以使後端數位處理電路可獲得精確的信號讀出結果。
圖9是本發明的一實施例的影像感測器的操作方法的流程圖。參考圖1以及圖9,影像感測器100的像素驅動電路121_0_0~121_n_7分別的操作方法可如以下步驟S910~S930,並且像素驅動電路121_0_0~121_n_7可分別實現如圖2的像素驅動電路200。以像素驅動電路121_0_0為例,在步驟S910,時序控制器110可提供第一致能信號tx_en_p<0>至第三電晶體(T3)的控制端,以及提供第二致能信號tx_en_m<0>至第四電晶體(T4)的控制端,其中第一致能信號tx_en_p<0>的信號波形反相於第二致能信號tx_en_m<0>的信號波形。在步驟S920,電位下降器150_0可提供第一控制信號tg_gnd<0>至第五電晶體(T5)的控制端,以及提供第二控制信號n_tg_gnd<0>至第六電晶體(T6)的控制端,其中第一控制信號tg_gnd<0>的信號波形反相於第二控制信號n_tg_gnd<0>的信號波形。在步驟S930,耦接第四電晶體(T4)的第一端的輸出端輸出驅動信號至像素電路。因此,本實施例的影像感測器的操作方法,可產生具有正電壓電位至負電壓電位的電壓擺幅的驅動信號,以有效驅動像素單元。
另外,關於本實施例的其他影像感測器的操作手段以及電路實施細節,可參考上述圖1至圖8實施例的說明,在此不多加贅述。
綜上所述,本發明的影像感測器、電壓準位轉換器電路及其操作方法可產生具有正電壓電位至負電壓電位的電壓擺幅的驅動信號,並且可實現較少的電晶體數量的像素驅動電路(有效減少電位轉換器以及電晶體數量),以有效防止影像感測器輸出的影像發生照光色塊(light banding)的情況(即,影像感測器的像素陣列被照光時,影像感測器所輸出影像可能會產生一條一條的階層現象)。並且,由於像素驅動電路的電晶體數量減少,並且在整顆影像感測晶片上所佔有的驅動電路面積可有效縮小,因此本發明的影像感測器可降低像素驅動電路的布局面積,以及可有效地節省整體功耗。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、700:影像感測器 120_1~120_n:像素驅動電路組 130:像素陣列 140_0_0~140_0_7、141_0~141_n、401、402:反相器 150_0~150_n、400:電位下降器 121_n_0~121_n_7、200:像素驅動電路 500、600:像素電路 710、720:像素組 730:差動放大器 740:放大器 751、752:電容 S1、S2:開關 tx_en_p<0>~tx_en_p<8n+7>、tx_en_p、tx_en_m<0>~tx_en_m<8n+7>、tx_en_m:致能信號 tg_gnd_p<0>~tg_gnd_p<n>、n_tg_gnd_p<0>~n_tg_gnd_p<n>:原始控制信號 tg_gnd_p<0>~tg_gnd_p<n>、tg_gnd、n_tg_gnd_p<0>~n_tg_gnd_p<n>、n_tg_gnd:控制信號 tx_drv<0>~tx_drv<8n+7>、tx_drv:驅動信號 T1~T9、Ta、Tb、Tc、Td、Te、Tf、Tsf、Tsel、Trst、TX0~TX3:電晶體 +V1、-V2:電壓 agnd:接地電壓 LV:參考電壓 NV:負電壓 PD、PD0~PD3:像素單元 P0~P7:像素 Cr:斜坡電容 RST、rst、rst<0>、rst<1>:重置信號 RS、RS_up、RS_down斜坡信號 NA:浮動擴散節點 SEL、Sel、sel<0>:選擇信號 avdd:操作電壓 sfd_inp、sfd_inm:輸入端 sfs:參考節點 tx<0>~tx<7>:發射信號 outp1、outp2、outn1、outn2:輸出端 t0~t8:時間 S910~S930:步驟
圖1是本發明的一實施例的影像感測器的電路示意圖。 圖2是本發明的一實施例的像素驅動電路的電路示意圖。 圖3是本發明的一實施例的驅動信號以及斜坡信號的信號時序圖。 圖4是本發明的一實施例的電位下降器的電路示意圖。 圖5是本發明的一實施例的像素電路的電路示意圖。 圖6是本發明的另一實施例的像素電路的電路示意圖。 圖7是本發明的又一實施例的像素電路的電路示意圖。 圖8是本發明的圖7實施例的多個信號的信號時序圖。 圖9是本發明的一實施例的影像感測器的操作方法的流程圖。
200:像素驅動電路
T1~T6:電晶體
+V1、-V2、agnd:電壓
tx_drv:驅動信號
tx_en_p、tx_en_m:致能信號
tg_gnd、n_tg_gnd:控制信號

Claims (19)

  1. 一種影像感測器,包括: 一像素電路;以及 一像素驅動電路,耦接該像素電路,並且包括: 一第一電晶體,其中該第一電晶體的第一端耦接一第一電壓; 一第二電晶體,其中該第二電晶體的第一端耦接該第一電壓,並且該第二電晶體的控制端耦接該第一電晶體的控制端以及該第一電晶體的第二端; 一第三電晶體,其中該第三電晶體的第一端耦接該第一電晶體的第二端,並且該第三電晶體的第二端耦接一接地電壓; 一第四電晶體,其中該第四電晶體的第一端耦接該第二電晶體的第二端以及一輸出端; 一第五電晶體,其中該第五電晶體的第一端耦接該第四電晶體的第二端,並且該第五電晶體的第二端耦接一第二電壓;以及 一第六電晶體,其中該第六電晶體的第一端耦接該第四電晶體的第二端,並且該第六電晶體的第二端耦接該接地電壓, 其中該輸出端耦接該像素電路,並且該輸出端輸出一驅動信號至該像素電路。
  2. 如請求項1所述的影像感測器,其中該第一電壓大於該接地電壓,並且該第二電壓小於該接地電壓。
  3. 如請求項1所述的影像感測器,其中該第一電晶體以及該第二電晶體為P型電晶體。
  4. 如請求項1所述的影像感測器,其中該第三電晶體、該第四電晶體、該第五電晶體以及該第六電晶體為N型電晶體。
  5. 如請求項1所述的影像感測器,還包括: 一時序控制器,耦接該像素驅動電路,並且提供一第一致能信號至該第三電晶體的控制端,以及提供一第二致能信號至該第四電晶體的控制端, 其中該第一致能信號的信號波形反相於該第二致能信號的信號波形,並且該第一致能信號以及該第二致能信號的擺幅為一接地電壓至一第三電壓,該第三電壓小於該第一電壓。
  6. 如請求項5所述的影像感測器,還包括: 一電位下降器,耦接該像素驅動電路以及該時序控制器,並且提供一第一控制信號至該第五電晶體的控制端,以及提供一第二控制信號至該第六電晶體的控制端,其中該第一控制信號的信號波形反相於該第二控制信號的信號波形。
  7. 如請求項6所述的影像感測器,還包括: 多個像素驅動電路,耦接該電位下降器, 其中該電位下降器提供該第一控制信號以及該第二控制信號至該些像素驅動電路。
  8. 如請求項7所述的影像感測器,其中該些像素驅動電路的數量為8個。
  9. 如請求項6所述的影像感測器,其中該時序控制器提供一第一原始控制信號以及一第二原始控制信號至該電位下降器,以使該電位下降器根據該第一原始控制信號以及該第二原始控制信號產生該第一控制信號以及該第二控制信號, 其中該第一原始控制信號的信號波形反相於該第二原始控制信號的信號波形,並且該第一控制信號的信號波形反相於該第二控制信號的信號波形。
  10. 如請求項5所述的影像感測器,其中該第一致能信號包括一脈衝信號。
  11. 如請求項1所述的影像感測器,其中該像素電路包括: 一像素單元; 一第七電晶體,其中該第七電晶體的第一端耦接該像素單元,並且該第七電晶體的控制端耦接該像素驅動電路的該輸出端,以接收該驅動信號; 一第八電晶體,其中該第八電晶體的控制端耦接該第七電晶體的第二端; 一第九電晶體,其中該第九電晶體的控制端耦接一重置信號,並且該第九電晶體的第二端耦接該第七電晶體的第二端; 一第十電晶體,其中該第十電晶體的控制端耦接一選擇信號,並且該第十電晶體的第一端耦接該第八電晶體的第二端。
  12. 如請求項11所述的影像感測器,其中該像素電路還包括: 一斜坡電容,耦接該第七電晶體的第二端。
  13. 如請求項1所述的影像感測器,其中該驅動信號包括相同的多個驅動波形,並且該些驅動波形分別具有二階電壓變化。
  14. 如請求項13所述的影像感測器,其中該二階電壓變化為該第二電壓、該接地電壓、該第一電壓、該接地電壓以及該第二電壓的依序電壓改變結果。
  15. 一種電壓準位轉換器電路,包括: 一第一電晶體,其中該第一電晶體的第一端耦接一第一電壓; 一第二電晶體,其中該第二電晶體的第一端耦接該第一電壓,並且該第二電晶體的控制端耦接該第一電晶體的控制端以及該第一電晶體的第二端; 一第三電晶體,其中該第三電晶體的第一端耦接該第一電晶體的第二端,並且該第三電晶體的第二端耦接一接地電壓; 一第四電晶體,其中該第四電晶體的第一端耦接該第二電晶體的第二端以及一輸出端; 一第五電晶體,其中該第五電晶體的第一端耦接該第四電晶體的第二端,並且該第五電晶體的第二端耦接一第二電壓;以及 一第六電晶體,其中該第六電晶體的第一端耦接該第四電晶體的第二端,並且該第六電晶體的第二端耦接該接地電壓, 其中該輸出端耦接一像素電路,並且該輸出端輸出一驅動信號至該像素電路, 其中該第一電壓大於該接地電壓,並且該第二電壓小於該接地電壓,其中該第一電晶體以及該第二電晶體為P型電晶體,其中該第三電晶體、該第四電晶體、該第五電晶體以及該第六電晶體為N型電晶體, 其中該第三電晶體的控制端接收由一時序控制器提供的一第一致能信號,並且該第四電晶體的控制端接收由該時序控制器提供的一第二致能信號, 其中該第一致能信號的信號波形反相於該第二致能信號的信號波形,並且該第一致能信號以及該第二致能信號的擺幅為一接地電壓至一第三電壓,該第三電壓小於該第一電壓。
  16. 一種影像感測器的操作方法,其中該影像感測器包括一時序控制器、一電位下降器、一像素電路以及一像素驅動電路,並且該像素驅動電路包括一第一電晶體、一第二電晶體、一第三電晶體、一第四電晶體、一第五電晶體以及一第六電晶體,其中該操作方法包括: 透過該時序控制器提供一第一致能信號至該第三電晶體的控制端,以及提供一第二致能信號至該第四電晶體的控制端,其中該第一致能信號的信號波形反相於該第二致能信號的信號波形; 透過該電位下降器提供一第一控制信號至該第五電晶體的控制端,以及提供一第二控制信號至該第六電晶體的控制端,其中該第一控制信號的信號波形反相於該第二控制信號的信號波形;以及 透過耦接該第四電晶體的第一端的一輸出端輸出一驅動信號至該像素電路。
  17. 如請求項16所述的操作方法,還包括: 透過該時序控制器提供一第一原始控制信號以及一第二原始控制信號至該電位下降器;以及 透過該電位下降器根據該第一原始控制信號以及該第二原始控制信號產生該第一控制信號以及該第二控制信號, 其中該第一原始控制信號的信號波形反相於該第二原始控制信號的信號波形,並且該第一控制信號的信號波形反相於該第二控制信號的信號波形。
  18. 如請求項16所述的操作方法,其中該驅動信號包括相同的多個驅動波形,並且該些驅動波形分別具有二階電壓變化。
  19. 如請求項16所述的操作方法,其中該二階電壓變化為該第二電壓、該接地電壓、該第一電壓、該接地電壓以及該第二電壓的依序電壓改變結果。
TW112110332A 2022-05-13 2023-03-21 影像感測器、電壓準位轉換器電路及其操作方法 TWI822615B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US202263341423P 2022-05-13 2022-05-13
US63/341,423 2022-05-13

Publications (2)

Publication Number Publication Date
TWI822615B true TWI822615B (zh) 2023-11-11
TW202345582A TW202345582A (zh) 2023-11-16

Family

ID=88656041

Family Applications (8)

Application Number Title Priority Date Filing Date
TW112110331A TWI827488B (zh) 2022-05-13 2023-03-21 影像感測器及其操作方法
TW112110333A TW202345576A (zh) 2022-05-13 2023-03-21 影像感測器以及影像感測方法
TW112110330A TWI826292B (zh) 2022-05-13 2023-03-21 影像感測器以及影像感測方法
TW112110332A TWI822615B (zh) 2022-05-13 2023-03-21 影像感測器、電壓準位轉換器電路及其操作方法
TW112110567A TWI827491B (zh) 2022-05-13 2023-03-22 影像感測器及其操作方法
TW112113659A TWI826304B (zh) 2022-05-13 2023-04-12 影像感測器以及影像感測方法
TW112113630A TW202345525A (zh) 2022-05-13 2023-04-12 具有自動時脈信號校正的晶片及自動校正方法
TW112114865A TWI828577B (zh) 2022-05-13 2023-04-21 影像感測器

Family Applications Before (3)

Application Number Title Priority Date Filing Date
TW112110331A TWI827488B (zh) 2022-05-13 2023-03-21 影像感測器及其操作方法
TW112110333A TW202345576A (zh) 2022-05-13 2023-03-21 影像感測器以及影像感測方法
TW112110330A TWI826292B (zh) 2022-05-13 2023-03-21 影像感測器以及影像感測方法

Family Applications After (4)

Application Number Title Priority Date Filing Date
TW112110567A TWI827491B (zh) 2022-05-13 2023-03-22 影像感測器及其操作方法
TW112113659A TWI826304B (zh) 2022-05-13 2023-04-12 影像感測器以及影像感測方法
TW112113630A TW202345525A (zh) 2022-05-13 2023-04-12 具有自動時脈信號校正的晶片及自動校正方法
TW112114865A TWI828577B (zh) 2022-05-13 2023-04-21 影像感測器

Country Status (3)

Country Link
US (9) US20230370067A1 (zh)
CN (9) CN117059637A (zh)
TW (8) TWI827488B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102630342A (zh) * 2009-12-02 2012-08-08 佳能株式会社 固态图像拾取装置
WO2021031167A1 (zh) * 2019-08-21 2021-02-25 京东方科技集团股份有限公司 显示基板、显示装置及显示基板的制作方法
US20220084600A1 (en) * 2020-09-16 2022-03-17 Samsung Electronics Co., Ltd. Negative level shifters and nonvolatile memory devices including the same

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7489352B2 (en) * 2002-11-15 2009-02-10 Micron Technology, Inc. Wide dynamic range pinned photodiode active pixel sensor (APS)
US7728896B2 (en) * 2005-07-12 2010-06-01 Micron Technology, Inc. Dual conversion gain gate and capacitor and HDR combination
KR100911653B1 (ko) * 2007-12-13 2009-08-10 삼성전자주식회사 시간기반 씨모스 이미지 센서와 그 리셋 방법 및 이를포함하는 구동 방법
US20120249851A1 (en) * 2011-03-28 2012-10-04 Aptina Imaging Corporation Eclipse detection using double reset sampling for column parallel adc
US9319612B2 (en) * 2013-07-08 2016-04-19 Semiconductor Components Industries, Llc Imagers with improved analog-to-digital circuitry
US20150123173A1 (en) * 2013-11-01 2015-05-07 Silicon Optronics, Inc. 3d stacked image sensor with pmos components
EP3101812B1 (en) * 2015-06-05 2022-10-26 Cmosis Bvba In-pixel differential transconductance amplifier for adc and image sensor architecture
WO2018198691A1 (ja) * 2017-04-25 2018-11-01 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子、撮像装置、および、固体撮像素子の制御方法
CN108989715B (zh) * 2017-06-01 2021-02-12 飞瑞菲尼克斯公司 图像传感器
WO2019227066A1 (en) * 2018-05-24 2019-11-28 Gigajot Technology Llc Image sensor having pixels with isolated floating diffusions
TW202005357A (zh) * 2018-05-25 2020-01-16 原相科技股份有限公司 改善像素感測效率的電路
KR20210156458A (ko) * 2020-06-18 2021-12-27 삼성전자주식회사 이미지 센싱 장치 및 이를 포함하는 전자 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102630342A (zh) * 2009-12-02 2012-08-08 佳能株式会社 固态图像拾取装置
WO2021031167A1 (zh) * 2019-08-21 2021-02-25 京东方科技集团股份有限公司 显示基板、显示装置及显示基板的制作方法
US20220084600A1 (en) * 2020-09-16 2022-03-17 Samsung Electronics Co., Ltd. Negative level shifters and nonvolatile memory devices including the same

Also Published As

Publication number Publication date
US20230370749A1 (en) 2023-11-16
TW202345525A (zh) 2023-11-16
US20230370743A1 (en) 2023-11-16
US20230370751A1 (en) 2023-11-16
TWI826304B (zh) 2023-12-11
TW202345576A (zh) 2023-11-16
TW202345337A (zh) 2023-11-16
CN117061895A (zh) 2023-11-14
CN117061889A (zh) 2023-11-14
US20230370747A1 (en) 2023-11-16
CN117059637A (zh) 2023-11-14
TW202345586A (zh) 2023-11-16
TWI827491B (zh) 2023-12-21
CN117059638A (zh) 2023-11-14
US20230369372A1 (en) 2023-11-16
US20230370073A1 (en) 2023-11-16
TW202345582A (zh) 2023-11-16
US20230370067A1 (en) 2023-11-16
CN117060895A (zh) 2023-11-14
CN117061890A (zh) 2023-11-14
TWI828577B (zh) 2024-01-01
CN117061897A (zh) 2023-11-14
CN117061894A (zh) 2023-11-14
TW202345581A (zh) 2023-11-16
US20230370750A1 (en) 2023-11-16
TW202345585A (zh) 2023-11-16
US20230370744A1 (en) 2023-11-16
CN117061896A (zh) 2023-11-14
TW202345583A (zh) 2023-11-16
TWI827488B (zh) 2023-12-21
TW202345580A (zh) 2023-11-16
TWI826292B (zh) 2023-12-11

Similar Documents

Publication Publication Date Title
US9374527B2 (en) Image sensor and image processing apparatus using the same
US7394054B2 (en) Photoelectric converter and a method of driving the same
US8189082B2 (en) Signal processing apparatus, solid-state imaging device, and pixel signal generating method
EP2352280B1 (en) Imaging element, method for controlling same, and camera
CN101465643B (zh) 电平移位电路及使用该电路的驱动器和显示装置
CN101358880B (zh) 红外焦平面读出电路及其输出级结构
US20110285441A1 (en) Clock adjustment circuit, shift detection circuit of duty ratio, imaging device and clock adjustment method
JPWO2008018363A1 (ja) イメージセンサ駆動装置
CN103139496B (zh) 基于深亚微米cmos工艺适用于大规模像素阵列的像素结构
CN102256069B (zh) 固态成像设备
CN107995446B (zh) 脉冲宽度调制像素曝光方法及像素结构
CN104716934A (zh) 基于锁存器的单调斜坡信号发生装置及方法
US7046079B2 (en) Circuit for generating a reference voltage
TWI822615B (zh) 影像感測器、電壓準位轉換器電路及其操作方法
JP6029352B2 (ja) 固体撮像装置
TWI407401B (zh) 位準移位器、時脈輸出訊號的產生方法以及相應的平面顯示裝置
CN104270584A (zh) 用于cmos-tdi图像传感器的电流累加型像素结构
CN101124817A (zh) 固态图像摄取装置的驱动方法以及固态图像摄取装置
CN101841633B (zh) 图像传感器的读出电路
US8907835B2 (en) A/D conversion circuit and solid-state image pickup device
US20090283663A1 (en) Solid-state imaging device and driving method thereof
KR20200098163A (ko) 이미지 센서의 구동 방법 및 이를 수행하는 이미지 센서
CN105554421B (zh) 一种全局像元非线性补偿结构
JP6960259B2 (ja) 撮像装置およびその駆動方法
CN113365009B (zh) 像素阵列的输出电路和图像传感器