TWI780935B - 於電路板上形成電阻的方法 - Google Patents

於電路板上形成電阻的方法 Download PDF

Info

Publication number
TWI780935B
TWI780935B TW110136299A TW110136299A TWI780935B TW I780935 B TWI780935 B TW I780935B TW 110136299 A TW110136299 A TW 110136299A TW 110136299 A TW110136299 A TW 110136299A TW I780935 B TWI780935 B TW I780935B
Authority
TW
Taiwan
Prior art keywords
metal layer
circuit board
resistor
forming
layer
Prior art date
Application number
TW110136299A
Other languages
English (en)
Other versions
TW202315478A (zh
Inventor
王金勝
楊凱銘
林晨浩
Original Assignee
欣興電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 欣興電子股份有限公司 filed Critical 欣興電子股份有限公司
Priority to TW110136299A priority Critical patent/TWI780935B/zh
Priority to US17/528,322 priority patent/US20230093870A1/en
Application granted granted Critical
Publication of TWI780935B publication Critical patent/TWI780935B/zh
Publication of TW202315478A publication Critical patent/TW202315478A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/04Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed mechanically, e.g. by punching
    • H05K3/046Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed mechanically, e.g. by punching by selective transfer or selective detachment of a conductive layer
    • H05K3/048Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed mechanically, e.g. by punching by selective transfer or selective detachment of a conductive layer using a lift-off resist pattern or a release layer pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/167Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed resistors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4652Adding a circuit layer by laminating a metal foil or a preformed metal foil pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/467Adding a circuit layer by thin film methods
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/01Tools for processing; Objects used during processing
    • H05K2203/0147Carriers and holders
    • H05K2203/0152Temporary metallic carrier, e.g. for transferring material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/03Metal processing
    • H05K2203/0338Transferring metal or conductive material other than a circuit pattern, e.g. bump, solder, printed component

Abstract

本發明之於電路板上形成電阻的方法包括下列步驟:首先,提供一基板。之後,於該基板上設置一第一金屬層。然後,於該基板上設置一第二金屬層,且該第二金屬層覆蓋該第一金屬層。接著,於該第二金屬層上形成一電阻,且該電阻的垂直方向位置是與該第一金屬層相對應。之後,對該第二金屬層進行切割,以使該第二金屬層的邊緣與該第一金屬層的邊緣相切齊。然後,將該第二金屬層與該第一金屬層分離。接著,將該第二金屬層與一電路板相壓合,且該電阻是貼附在該電路板的一介電層上。之後,對該第二金屬層進行蝕刻,以在該電阻上形成一電路圖案。

Description

於電路板上形成電阻的方法
本發明是涉及印刷電路板(PCB)的加工技術領域,特別是指一種於電路板上形成電阻的方法與電路板結構。
請參閱圖1A及圖1B,圖1A所繪示為電路板之來料10的示意圖,圖1B所繪示為電路板10P的示意圖。現有製作電路板之來料10是包括金屬層12、整片電阻材料13與介電層14,其需先進行裁切作業。之後,還需要使用到兩道黃光製程(微影製程),分別用於蝕刻金屬層12與電阻材料13,才能製作出具有電阻層13’的電路板10P(請參閱圖1B),導致其製造成本較高。
此外,裁切作業及蝕刻作業亦會造成電路板之來料10之浪費與損耗,且電路板之來料10本身會氧化,所以電路板之來料10也會有保存期限的問題。另外,未來電子元件功能越趨增加且尺寸大幅縮小的情況下,使用蝕刻的方式不易調整電阻層的阻值,增加了電路板10P的製作難度。而且,使用蝕刻的方式會產生側蝕的問題,難以符合現今電子產品越來越輕薄短小的趨勢。
因此,如何減少設有電阻層的電路板的製造成本且降低其製作難度,便是本領域具有通常知識者值得去思量地。
本發明之目的是提供一於電路板上形成電阻的方法,該方法能降低減少設有電阻層的電路板的製造成本,且還能利用厚度改變調整出不同阻值之電阻層,降低其製作的難度。
本發明之於電路板上形成電阻的方法包括下列步驟: 首先,(a)提供一基板。之後,(b)於該基板上設置一第一金屬層。然後,(c)於該基板上設置一第二金屬層,且該第二金屬層覆蓋該第一金屬層。接著,(d)於該第二金屬層上形成一電阻,且該電阻的垂直方向位置是與該第一金屬層相對應。之後,(e)對第二金屬層與該第一金屬層進行切割,以將第二金屬層的外緣與該第一金屬層的外緣移除。然後,(f)將該第二金屬層與該第一金屬層分離。接著,(g)將該第二金屬層與一電路板相壓合,且該電阻是貼附在該電路板的一介電層上。之後,(h)對該第二金屬層進行蝕刻,以在該電阻上形成一電路圖案。其中,該第一金屬層的材質是不同於該第二金屬層的材質。
在上所述之於電路板上形成電阻的方法中,步驟(d)是包括以下列子步驟:首先,(d1)於該第二金屬層上形成一光阻層。之後,(d2)於該光阻層上形成一缺口,該缺口顯露出該第二金屬層。接著,(d3)於該缺口中形成該電阻。然後,(d4)將該光阻層去除。
在上所述之於電路板上形成電阻的方法中,其中於(d3)步驟中是使用電鍍的方式於該缺口中形成該電阻。
在上所述之於電路板上形成電阻的方法中,其中該電阻的材質為鎳磷合金或銅鎳合金。
在上所述之於電路板上形成電阻的方法中,其中該第一金屬層的材質為鋁。
在上所述之於電路板上形成電阻的方法中,其中該第二金屬層的材質為銅。
在上所述之於電路板上形成電阻的方法中,其中該基板為預浸材。
在上所述之於電路板上形成電阻的方法中,其中於(b)步驟中,該第一金屬層是設置在該基板的二個相對的表面上;於(c)步驟中,該第二金屬層也是設置在該基板的二個相對的表面上。
本發明另一目的在於提供一電路板結構,該電路板結構具有較低的製造成本與製作難度。
本發明之電路板結構包括一介電層、一電阻及一電路圖案。其中,電阻是嵌入於介電層內。此外,電路圖案是設置在電阻的上方表面。
在上所述之電路板結構中,電路圖案也設置在介電層的上方表面。
在上所述之電路板結構中,還包括一阻焊層,該阻焊層覆蓋住部份的電路圖案。
在上所述之電路板結構中,電阻的材質為鎳磷合金或銅鎳合金。
本發明具有下述優點:降低減少設有電阻層的電路板的製造成本,且還能於有限範圍內利用厚度改變調整出不同阻值之電阻。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下。
S1~S8:步驟
10:電路板之來料
10P:電路板
12:金屬層
13:電阻材料
13’:電阻層
14:介電層
20、20’:電路板結構
22:第二金屬層
22’:電路圖案
23:電阻
24:基板
25:第一金屬層
26:光阻層
26H:缺口
27:電路板
271:介電層
28:阻焊層
圖1A所繪示為電路板之來料10的示意圖。
圖1B所繪示為電路板10P的示意圖。
圖2A所繪示為本發明之於電路板上形成電阻的方法的流程圖。
圖2B所繪示為步驟S4的子步驟的流程圖。
圖3A至圖3N所繪示為電路板結構20的製造流程的實施例
圖3N所繪示為電路圖案22’鋪上阻焊層28的示意圖。
請參閱圖2A,圖2A所繪示為本發明之於電路板上形成電阻的方法的流程圖,本發明之於電路板上形成電阻的方法是包括下列步驟:首先,請參閱步驟S1及圖3A,提供一基板24,基板24在本實施例中為一預浸材(Pre-preg)。當然,本領域具有通常知識者也可選擇其他材料為基板24,只要該材料具有剛性高、耐化性足夠、且不導電即可。之後,請參閱步驟S2及圖3B,於基板24的二個相對的表面上設置一第一金屬層25,第一金屬層25的材質 為鋁。詳細來說,第一金屬層25是先鋪設於基板24表面上。然後,請參閱步驟S3及圖3C,於該基板24的二個相對的表面上設置一第二金屬層22,第二金屬層22的材質為銅,且第二金屬層22是完全覆蓋著第一金屬層25。而且,第二金屬層22與第一金屬層25是藉由壓合的方式而固定於基板24上。也因此,受到第二金屬層22壓合的第一金屬層25會嵌入於基板24內。
接著,請參閱步驟S4,於第二金屬層22上形成一電阻23,電阻23為鎳磷合金或銅鎳合金,電阻23的垂直方向位置是與第一金屬層25相對應。換句話說,電阻23是在第一金屬層25的垂直方向延伸之範圍內。在本實施例中,步驟S4是包括多個子步驟(請參閱圖2B),在執行這些子步驟後便能於在第二金屬層22上形成電阻23,步驟S4的子步驟如下:首先,請參閱步驟S41及圖3D,於第二金屬層22上形成一光阻層26。之後,請參閱步驟S42及圖3E,於光阻層26上形成一缺口26H,缺口26H會顯露出第二金屬層22。接著,請參閱步驟S43及圖3F,使用電鍍的方式於缺口26H中形成電阻23。這樣一來,第二金屬層22上便會形成一層電阻23。然後,請參閱步驟S44及圖3G,去除光阻層26,以使第二金屬層22上僅留下電阻23。因此,相較於蝕刻的方式製作電阻層,本方法使用電鍍技術產生電阻材料,可於有限範圍內利用厚度改變調整出不同阻值之電阻23。並且,相較於蝕刻的方式,經由電鍍產生電阻材料的方式也會減少電阻材料浪費及汙染。而且,相較於習知,本實施例之電阻23於形成過程中不會遭遇到側蝕的問題,故可製作得較小,符合現今電子產品越來越輕薄短小的趨勢。
之後,請參閱步驟S5、圖3H及圖3I,例如是使用輪刀或其他刀具對第二金屬層22、第一金屬層25、與基板24進行切割,以將第二金屬層22的外緣與該第一金屬層25的外緣移除。在本實施例中,於進行切割後,第二金屬層22的橫向 長度是相同於第一金屬層25的橫向長度,也就是說第二金屬層22的邊緣與第一金屬層25的邊緣相切齊。
然後,請參閱步驟S6及圖3J,將第二金屬層22與第一金屬層25分離。詳細來說,第二金屬層22的材質(銅)是不同於第一金屬層25的材質(鋁),所以只要施加一點力量便可以將兩造輕易的分隔開來。接著,請參閱步驟S7、圖3K及圖3L,將第二金屬層22與一電路板27相壓合,且電阻23是貼附在電路板27的一介電層271上。詳細來說,第二金屬層22是施加壓力貼合於電路板27的介電層271上,而電阻23是夾設在第二金屬層22及介電層271之間。因此,受到壓力的電阻23會嵌入於介電層271內。
之後,請參閱步驟S8及圖3M,對第二金屬層22進行蝕刻,以在電阻23上形成一電路圖案22’。如此一來,便能製作出本實施例之電路板結構20。因此,相較於傳統的製作方法,本實施例之只需要一道黃光製程來蝕刻金屬層,而無須用另外一道黃光製程來蝕刻電阻材料以形成電阻,故能大大降低了整體的製作成本。並且,由於本實施例之電阻23是屬於後續增層而產生的,所以沒有如習知般有電阻材料的保存問題。
此外,請參閱圖3N,當完成電路板結構20之後,還可在電路板結構20的電路圖案22’上鋪上阻焊層28,以形成電路板結構20’。其中,阻焊層28能防止電路圖案22’直接暴露的空氣中。
請再次參閱圖3N,本實施例之電路板結構20’是包括介電層271、電阻23、電路圖案22’及阻焊層28。其中,電阻23是嵌入於介電層271內,電阻23的材質為鎳磷合金或銅鎳合金。此外,電路圖案22’是設置在電阻23及介電層271的上方表面。另外,阻焊層28覆蓋住部份的電路圖案22’。由於電路板結構20’是透過本發明之於電路板上形成電阻的方法所製成,所以電路板結構20’會具有較低的製造成本較低,且電路板結構20’的製造過程也不複雜。綜上所述,本發明之於電路 板上形成電阻的方法能降低減少設有電阻層的電路板結構的製造成本,且還能調整出不同阻值之電阻層,降低電路板結構的製作難度。
在上述實施例中,第一金屬層25及第二金屬層22皆是設置在基板24的二個相對的表面上,故也會分別在基板24的二側都形成電阻23。然而,在其他實施例中,第一金屬層25及第二金屬層22也可都只設置在基板24的其中一面上,無須於兩面都進行設置。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
S1~S8:步驟

Claims (8)

  1. 一種於電路板上形成電阻的方法,包括:(a)提供一基板;(b)於該基板上設置一第一金屬層;(c)於該基板上設置一第二金屬層,且該第二金屬層覆蓋該第一金屬層;(d)於該第二金屬層上形成一電阻,且該電阻的垂直方向位置是與該第一金屬層相對應;(e)對該第二金屬層與該第一金屬層進行切割,以將該第二金屬層的外緣與該第一金屬層的外緣移除;(f)將該第二金屬層與該第一金屬層分離;(g)將該第二金屬層與一電路板相壓合,且該電阻是貼附在該電路板的一介電層上;及(h)對該第二金屬層進行蝕刻,以在該電阻上形成一電路圖案;其中,該第一金屬層的材質是不同於該第二金屬層的材質。
  2. 如請求項1所述之於電路板上形成電阻的方法,其中(d)步驟包括以下步驟:(d1)於該第二金屬層上形成一光阻層;(d2)於該光阻層上形成一缺口,該缺口顯露出該第二金屬層;(d3)於該缺口中形成該電阻;及(d4)將該光阻層去除。
  3. 如請求項2所述之於電路板上形成電阻的方法,其中於(d3)步驟中是使用電鍍的方式於該缺口中形成該電阻。
  4. 如請求項1所述之於電路板上形成電阻的方法,其中該電阻的材質為鎳磷合金或銅鎳合金。
  5. 如請求項1所述之於電路板上形成電阻的方法,其中該第一金屬層的材質為鋁。
  6. 如請求項1所述之於電路板上形成電阻的方法,其中該第二金屬層的材質為銅。
  7. 如請求項1所述之於電路板上形成電阻的方法,其中該基板為預浸材。
  8. 如請求項1所述之於電路板上形成電阻的方法,其中於(b)步驟中,該第一金屬層是設置在該基板的二個相對的表面上;於(c)步驟中,該第二金屬層也是設置在該基板的二個相對的表面上。
TW110136299A 2021-09-29 2021-09-29 於電路板上形成電阻的方法 TWI780935B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110136299A TWI780935B (zh) 2021-09-29 2021-09-29 於電路板上形成電阻的方法
US17/528,322 US20230093870A1 (en) 2021-09-29 2021-11-17 Method for Forming Resistance on Circuit Board and Circuit Board Having Resistance

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110136299A TWI780935B (zh) 2021-09-29 2021-09-29 於電路板上形成電阻的方法

Publications (2)

Publication Number Publication Date
TWI780935B true TWI780935B (zh) 2022-10-11
TW202315478A TW202315478A (zh) 2023-04-01

Family

ID=85462710

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110136299A TWI780935B (zh) 2021-09-29 2021-09-29 於電路板上形成電阻的方法

Country Status (2)

Country Link
US (1) US20230093870A1 (zh)
TW (1) TWI780935B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6631551B1 (en) * 1998-06-26 2003-10-14 Delphi Technologies, Inc. Method of forming integral passive electrical components on organic circuit board substrates
TWI304308B (en) * 2006-01-25 2008-12-11 Unimicron Technology Corp Circuit board with embeded passive component and fabricating process thereof

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6281090B1 (en) * 1996-10-16 2001-08-28 Macdermid, Incorporated Method for the manufacture of printed circuit boards with plated resistors
US5920454A (en) * 1997-02-11 1999-07-06 Hokuriko Electric Industry Co., Ltd. Capacitor-mounted circuit board
US6622374B1 (en) * 2000-09-22 2003-09-23 Gould Electronics Inc. Resistor component with multiple layers of resistive material
JP2007242795A (ja) * 2006-03-07 2007-09-20 Cmk Corp プリント配線板とその製造方法
TWI295911B (en) * 2006-06-08 2008-04-11 Advanced Semiconductor Eng Manufacturing method of circuit board
KR100789529B1 (ko) * 2006-11-13 2007-12-28 삼성전기주식회사 내장형 저항을 갖는 인쇄회로기판 및 그 제조방법
WO2017149811A1 (ja) * 2016-02-29 2017-09-08 三井金属鉱業株式会社 キャリア付銅箔、並びに配線層付コアレス支持体及びプリント配線板の製造方法
CN110049632B (zh) * 2018-01-16 2022-04-15 鹏鼎控股(深圳)股份有限公司 内埋式柔性电路板及其制作方法
CN114126239A (zh) * 2020-08-28 2022-03-01 宏启胜精密电子(秦皇岛)有限公司 具有内埋薄膜电阻的线路板及其制作方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6631551B1 (en) * 1998-06-26 2003-10-14 Delphi Technologies, Inc. Method of forming integral passive electrical components on organic circuit board substrates
TWI304308B (en) * 2006-01-25 2008-12-11 Unimicron Technology Corp Circuit board with embeded passive component and fabricating process thereof

Also Published As

Publication number Publication date
US20230093870A1 (en) 2023-03-30
TW202315478A (zh) 2023-04-01

Similar Documents

Publication Publication Date Title
EP1476004A2 (en) Method for producing wired circuit board
TW201820944A (zh) 線路板結構及其製作方法
US8377317B2 (en) Method for manufacturing printed circuit board with thick traces
TWI780935B (zh) 於電路板上形成電阻的方法
JP2010080653A (ja) 配線パターンの形成方法およびプリント配線板の製造方法
CN102762039B (zh) 线路板及其制作方法
TWI417002B (zh) 線路板及其製作方法
TWI605741B (zh) 線路板及其製作方法
CN115884517A (zh) 于电路板上形成电阻的方法与电路板结构
TWI501706B (zh) 線路板及其製作方法
CN114945248B (zh) 一种精密电路板的加工工艺
KR100736146B1 (ko) 플렉서블 회로기판의 제조방법
JP4308589B2 (ja) プリント配線基板の製造方法
JP4552624B2 (ja) 抵抗体内蔵配線基板及びその製造方法
US20180160543A1 (en) Manufacturing method of circuit board and structure thereof
JPS61264783A (ja) プリント配線板とその製造方法
TWI619415B (zh) Method for making printed circuit board by semi-additive method
TW202406422A (zh) 減成法細線路電路板製造方法
JP4487413B2 (ja) 配線基板の製造方法
JP2630097B2 (ja) 多層印刷配線板の製造方法
JPH06169172A (ja) 多層プリント基板の製造方法
KR101987359B1 (ko) 인쇄회로기판 및 그의 제조 방법
JPH10270826A (ja) プリント配線板の製造方法
TW202027568A (zh) 基板結構及其製作方法
CN110856356A (zh) 一种基于电阻模块的铜基板生产方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent