TWI772117B - 發光二極體晶片 - Google Patents

發光二極體晶片 Download PDF

Info

Publication number
TWI772117B
TWI772117B TW110126690A TW110126690A TWI772117B TW I772117 B TWI772117 B TW I772117B TW 110126690 A TW110126690 A TW 110126690A TW 110126690 A TW110126690 A TW 110126690A TW I772117 B TWI772117 B TW I772117B
Authority
TW
Taiwan
Prior art keywords
layer
emitting diode
light
electrode pad
eutectic
Prior art date
Application number
TW110126690A
Other languages
English (en)
Other versions
TW202141815A (zh
Inventor
黃逸儒
莊東霖
沈志銘
許聖宗
黃冠傑
黃靖恩
丁紹瀅
Original Assignee
新世紀光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 新世紀光電股份有限公司 filed Critical 新世紀光電股份有限公司
Publication of TW202141815A publication Critical patent/TW202141815A/zh
Application granted granted Critical
Publication of TWI772117B publication Critical patent/TWI772117B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • H01L33/46Reflective coating, e.g. dielectric Bragg reflector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/10Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a light reflecting structure, e.g. semiconductor Bragg reflector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0025Processes relating to coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)
  • Led Device Packages (AREA)

Abstract

一種發光二極體晶片,接合於承載基板上。發光二極體晶片包括半導體磊晶結構以及至少一電極墊結構。半導體磊晶結構電性連接至承載基板。電極墊結構包括共晶層、阻擋層以及延展層。共晶層適於共晶(eutectic)接合於承載基板上。阻擋層配置於共晶層與半導體磊晶結構之間,以阻擋共晶層材料於共晶接合時擴散。延展層配置於共晶層與半導體磊晶結構之間,且延展層可具有至少一金屬材料堆疊形成。延展層減少在共晶接合的過程中因基板隨著加熱的過程熱漲冷縮而對發光二極體晶片產生的應力,避免電極墊結構產生裂縫,而維持發光二極體晶片的品質。

Description

發光二極體晶片
本發明是有關於一種發光二極體晶片。
發光二極體(light-emitting diode,LED)是藉由對半導體材料施加電流,以透過電子與電洞的結合將能量以光的形式釋出。相較於傳統光源,發光二極體具有低功率消耗、環保、使用壽命長及反應速率快等優勢,使得當前發光二極體在照明領域及顯示領域中受到極大的重視。
一般而言,發光二極體晶片常見的接合技術有打線(wire bonding,W/B)及覆晶(flip chip,F/C)等。其中,覆晶接合技術具有縮小晶片封裝體積及縮短訊號傳輸路徑等優點,目前已經廣泛應用於發光二極體晶片的封裝。覆晶接合技術包括以直接鍵合(direct bonding)的方式,將發光二極體晶片上的金屬墊(pad)對準基板上的導電凸塊。接著,透過例如回焊爐對發光二極體晶片與基板加熱,來達成共晶(eutectic)接合的效果,使發光二極體晶片與基板上的電路電性連接。然而,在共晶接合的過程中,由於基板隨著加熱的過程熱漲冷縮,而會對發光二極體晶片產生應力,導致金屬墊產生裂縫。這樣的裂隙將容易導致漏電的情形而使發光二極體晶片的品質降低。
本發明提供一種發光二極體晶片,其具有理想的品質。
本發明的發光二極體晶片接合於一承載基板上。發光二極體晶片包括一半導體磊晶結構以及至少一電極墊結構。電極墊結構將半導體磊晶結構電性連接至承載基板。電極墊結構包括一共晶層、一阻擋層以及一延展層。共晶層適於共晶(eutectic)接合於承載基板上。阻擋層配置於共晶層與半導體磊晶結構之間,以阻擋共晶層材料於共晶接合時擴散。延展層配置於共晶層與半導體磊晶結構之間,且延展層可具有至少一金屬材料堆疊形成。延展層減少在共晶接合的過程中因基板隨著加熱的過程熱漲冷縮而對發光二極體晶片產生的應力,避免電極墊結構產生裂縫,而維持發光二極體晶片的品質。
在本發明的一實施例中,上述的共晶層係包含選自於金(Au)、金/錫(Au/Sn)以及錫/銀/銅(Sn/Ag/Cu)所構成材料群組之至少一種材料。
在本發明的一實施例中,上述的阻擋層包含選自於鎳(Ni)、鈦(Ti)以及鉑(Pt)所構成材料群組之至少一種材料。
在本發明的一實施例中,上述的延展層包含選自於金、鋁(Al)、鎳(Ni)、鈦(Ti)、鉻(Cr)以及鉑(Pt)所構成材料群組之至少一種材料。
在本發明的一實施例中,上述的發光二極體晶片更包括一附著層,配置於延展層與半導體磊晶結構之間。
在本發明的一實施例中,上述的附著層包含選自於鋁(Al)、鎳(Ni)、鈦(Ti)、鉻(Cr)以及鉑(Pt)所構成材料群組之至少一種材料。
在本發明的一實施例中,上述的半導體磊晶結構包括一第一型半導體層、一第二型半導體層以及一發光層。發光層配置於第一型半導體層與第二型半導體層之間。
在本發明的一實施例中,上述的第一型半導體層與第二型半導體層的其中之一者為P型半導體層,而另一者為N型半導體層。
在本發明的一實施例中,上述的至少一電極墊結構為多個,並包括彼此獨立的一第一電極墊結構以及一第二電極墊結構。第一型半導體層透過第一電極墊結構電性連接承載基板。第二型半導體層透過第二電極墊結構電性連接承載基板。
在本發明的一實施例中,上述的發光二極體晶片更包括一生長基板。半導體磊晶結構形成於生長基板上,且半導體磊晶結構位於生長基板與多個電極墊結構之間。
在本發明的一實施例中,上述的電極墊結構將第一型半導體層與第二型半導體層的其中一者電性連接承載基板。第一型半導體層與第二型半導體層的另一者透過一打線電性連接承載基板。
本發明的發光二極體晶片接合於一承載基板上,發光二極體晶片包括一半導體磊晶結構以及至少一電極墊結構。電極墊結構將半導體磊晶結構電性連接至承載基板。電極墊結構包括一共晶層以及一延展層。共晶層適於共晶接合於承載基板上。延展層配置於共晶層與半導體磊晶結構之間。延展層的材料與共晶層的材料不同,且延展層的厚度大於300奈米。
基於上述,本發明實施例的發光二極體晶片中,延展層配置於共晶層與半導體磊晶結構之間。延展層可具有至少一金屬材料堆疊形成,以緩衝發光二極體晶片與基板的接合過程中所產生的應力。因此,本發明實施例的發光二極體晶片不容易因為基板熱漲冷縮帶來的應力,而造成內部存在裂縫。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1A是本發明一實施例之發光二極體晶片接合於承載基板的示意圖,請參考圖1A。發光二極體晶片100包括半導體磊晶結構110以及多個電極墊結構120,且發光二極體晶片100透過這些電極墊結構120接合於承載基板50上。半導體磊晶結構110的材料可以例如是氮化鎵(GaN)、銦氮化鎵(InGaN)或者是其他適於電致發光的半導體材料,本發明亦不對半導體磊晶結構110的材料加以限制。在本實施例中,電極墊結構120包括彼此獨立的第一電極墊結構120a以及第二電極墊結構120b。第一電極墊結構120a以及第二電極墊結構120b的結構相同,且兩者都是用以將半導體磊晶結構110電性連接至承載基板50。具體而言,第一電極墊結構120a以及第二電極墊結構120b兩者可以連接至半導體磊晶結構110的同一導電型態的半導體層或是連接至不同導電型態不同半導體層。
承載基板50例如是電路板或是導電基板,且承載基板50上配置有相對應於電極墊結構120(第一電極墊結構120a、第二電極墊結構120b)所在位置的電路接點(未繪示)。當發光二極體晶片100透過電極墊結構120而接合於承載基板50上之後,半導體磊晶結構110可根據電路接點傳遞而來的電流而被驅動並且發光。在一些實施例中,電極墊結構120的數量可以依據半導體磊晶結構的設計,以及依據承載基板50上的電路設計而改變,本發明並不對電極墊結構120的數量加以限制。也就是說,電極墊結構120亦可以是單一個或者是至少二個以上。
電極墊結構120是一個多層結構且包括共晶層122、阻擋層124以及延展層126。阻擋層124配置於共晶層122與半導體磊晶結構110之間,而延展層126配置於阻擋層124與半導體磊晶結構110之間。以本實施例而言,第一電極墊結構120a與第二電極墊結構120b的製作方式可以是在半導體磊晶結構110上依序形成延展層126、阻擋層124與共晶層122的複合材料層,接著將此複合材料層圖案化而形成彼此獨立的第一電極墊結構120a與第二電極墊結構120b。因此,第一電極墊結構120a與第二電極墊結構120b具有相同的疊層結構。
共晶層122適於共晶(eutectic)接合於承載基板50上。例如,在透過覆晶技術(flip-chip)將發光二極體晶片100接合於承載基板50的過程中,共晶層122因加熱到共晶點(eutectic point),例如是攝氏(°C)285度,而與承載基板50上的電路接點(未繪示)接合。具體而言,為了使共晶層122在加熱過程中易於達到共晶點而與承載基板50接合,共晶層122的材料係包含選自於金(Au)、金/錫(Au/Sn)以及錫/銀/銅(Sn/Ag/Cu)所構成材料群組之至少一種材料。
圖1B是圖1A實施例之發光二極體晶片的共晶層的一實施樣態,而圖1C是圖1A實施例之發光二極體晶片的共晶層的另一實施樣態。請先參考圖1B,在本實施例中,共晶層122更可包含至少一合金層140及至少一材料層150,且材料層150設置於相鄰二合金層140之間。另外,請參考圖1C,在本實施例中,材料層可由至少一第一材料層150a及至少一第二材料層150b堆疊組合,並設置於至少一合金層140上。具體而言,合金層140的材料係包含選自於金/錫(Au/Sn)或錫/銀/銅(Sn/Ag/Cu)所構成材料群組之至少一種材料之合金。另外,在圖1B的實施例中,材料層150的材料係包含選自於金、錫(Sn)、鋁(Al)、鎳(Ni)、鈦(Ti)以及鉑(Pt)所構成材料群組之至少一種材料。在圖1C的實施例中,第一材料層150a的材料係包含選自於金、錫(Sn)、鋁(Al)、鎳(Ni)、鈦(Ti)以及鉑(Pt)所構成材料群組之至少一種材料。第二材料層150b的材料係包含選自於金、錫(Sn)、鋁(Al)、鎳(Ni) )、鈦(Ti)以及鉑(Pt)所構成材料群組之至少一種材料。另外,至少在圖1B以及圖1C的實施例中,材料層150至少包含一合金層140所包含之一材質。接著,請繼續參考圖1A,共晶層122除了可以選自上述之共晶層122材料外,其亦可選自其他適合與承載基板50透過加熱而形成共晶接合的材料,本發明並不以此為限。
阻擋層124用以阻擋共晶層122的材料於共晶接合時的擴散。舉例而言,阻擋層124可用以阻擋共晶層122材料於共晶接合時擴散而進入半導體磊晶結構110,以避免半導體磊晶結構110在共晶接合的過程中,受到共晶層122材料的污染。一般而言,為了使阻擋層124能在製程溫度達到共晶層122之共晶點溫度時,依然具有良好的阻擋效果,阻擋層124的材料包含選自於金(Au)、鋁(Al)、鎳(Ni)、鈦(Ti)以及鉑(Pt)所構成材料群組之至少一種材料或堆疊組成。此外,阻擋層124除了可以選自上述之阻擋層124材料外,其亦可對應於共晶層122的材料,而選用其他適於阻擋共晶層122材料擴散的材料。本發明並不限制共晶層122以及阻擋層124的材料。
在本實施例中,延展層126配置於阻擋層124與半導體磊晶結構110之間。延展層126可具有至少一金屬材料堆疊形成。延展層減少在共晶接合的過程中因基板隨著加熱的過程熱漲冷縮而對發光二極體晶片產生的應力,避免金屬墊產生裂縫,而維持發光二極體晶片的品質。具體而言,延展層126的材料包含選自於金(Au)、鋁(Al)、鎳(Ni)、鈦(Ti)、鉻(Cr)以及鉑(Pt)所構成材料群組之至少一種材料。此外,延展層126除了可以選自上述材料外,亦可選自其他金(Au)、鋁(Al)、鎳(Ni)、鈦(Ti)以及鉑(Pt)所構成材料之堆疊或部分週期性堆疊之至少一種材料之組合。另外,在一些實施例中,阻擋層124或延展層126可以例如是由重量百分比80%的金與重量百分比20%的錫組成,本發明並不以此設限。
一般而言,發光二極體晶片100與承載基板50的熱膨脹係數(coefficient of thermal expansion, CTE)不同。當發光二極體晶片100與承載基板50共晶接合的過程中,承載基板50因溫度提升所增加的體積通常大於發光二極體晶片100所增加的體積,這使得承載基板50產生較發光二極體晶片100更明顯的形變。因此,發光二極體晶片100的電極墊結構120承受到來自承載基板50因熱脹冷縮所造成的應力。當上述應力過大時,電極墊結構120容易產生裂縫,進而使得發光二極體晶片100可能產生漏電的情形。
在本實施例中,由於發光二極體晶片100的電極墊結構120包括延展層126,且延展層126可具有至少一金屬材料堆疊形成。因此,延展層126得以緩和承載基板50因熱脹冷縮所造成的應力,以避免電極墊結構120產生裂縫。具體而言,在本實施例中,不容易因為承載基板50的熱漲冷縮帶來的應力,而造成發光二極體晶片100內部存在裂縫。
圖2是本發明另一實施例之發光二極體晶片的示意圖。請參考圖2。發光二極體晶片200包括半導體磊晶結構210以及多個電極墊結構220,而電極墊結構220包括彼此獨立的第一電極墊結構220a以及第二電極墊結構220b。另外,發光二極體晶片200可以進一步更包括絕緣層230、電流阻擋層240、透明導電層250、金屬電極層260以及生長基板270。
具體而言,半導體磊晶結構210包括第一型半導體層212、第二型半導體層214以及發光層216。發光層216配置於第一型半導體層212與第二型半導體層214之間。具體而言,第一型半導體層212與第二型半導體層214其中一者為P型半導體層,而另一者為N型半導體層。也就是說,第一型半導體層212與第二型半導體層214為具有不同摻雜型態的兩個半導體層。在一些實施例中,發光層216包括量子井(quantum well, QW)結構,或是多重量子井(multiple quantum well, MQW)。另外,半導體磊晶結構210可以用以取代圖1A的半導體磊晶結構110。
在本實施例中,半導體磊晶結構210形成於生長基板270上。生長基板270的材料包含藍寶石(sapphire)。然而在一些實施例中,其材料亦可以包含碳化矽(SiC)、矽(Si)或者其他適於作為半導體磊晶之基板的材料。另外,亦可以利用雷射剝離(laser ablation)或其他物理、化學方法,將生長基板270移除自發光二極體晶片200。
半導體磊晶結構210形成於生長基板270之後,電流阻擋層240、透明導電層250以及金屬電極層260會依序製作於半導體磊晶結構210上,接著再形成絕緣層230與電極墊結構220。絕緣層230至少包覆半導體磊晶結構210且絕緣層230中設置有多個接觸開口以讓電極墊結構220電性連接至半導體磊晶結構210。
電流阻擋層240配置於第一型半導體層212上,而透明導電層250配置於第一型半導體層212上且覆蓋電流阻擋層240。電流阻擋層240的材料例如包括二氧化矽(silicon dioxide, SiO2 ),或是其他具有電流阻擋作用的材料。電流阻擋層240具有特定的圖案而暴露出第一型半導體層212的部分面積,而透明導電層250接觸第一型半導體層212被電流阻擋層240暴露出來的此部分面積。因此,透明導電層250可以電性連接第一型半導體層212。透明導電層250用以將半導體磊晶結構210中的電流均勻分散,使發光層216的發光區域較大,且發光均勻度較佳。透明導電層250的材料例如包括氧化銦錫(indium tin oxide, ITO),或是其他具有電流分散作用的材料。
金屬電極層260則包括了電性連接第一型半導體層212的第一金屬電極層260a以及電性連接第二型半導體層214的第二金屬電極層260b。第一金屬電極層260a接觸於透明導電層250且電流阻擋層240的面積對應於第一金屬電極層260a的面積。如此,電流阻擋層240可用以調整電流的流動方向,降低電流在第一金屬電極層260a遮擋住的面積區域中流動,這有助於提升發光二極體晶片200的發光效率。金屬電極層260(第一金屬電極層260a、第二金屬電極層260b)的材料例如包括金(Au)、鋁(Al)、鎳(Ni)、鈦(Ti)、鉻(Cr)以及鉑(Pt)所構成材料之堆疊或部分週期性堆疊之至少一種材料之組合,或是其他電導率(electric conductivity)良好的材料,其中金屬電極層260(第一金屬電極層260a、第二金屬電極層260b)的材料更可包含一鎳(Ni)或鈦(Ti)之材料,用以阻擋共晶接合的過程中,共晶層之錫(Sn)或金(Sn)之材料因擴散而導致的金屬墊之裂縫,從而維持發光二極體晶片的品質。
另外,絕緣層230可以包括一布拉格反射鏡(distributed Bragg reflector, DBR)結構,係由相鄰二不同折射層之材料交替排列組成週期結構、部分週期結構、漸變增加結構或漸變減少結構。也就是說,布拉格反射鏡結構中至少一相鄰的兩個層會是由各自的厚度與材質組成且與反射波長範圍有關。具體而言,布拉格反射鏡結構可以將半導體磊晶結構210發出的光線反射出去。然而在一些實施例中,絕緣層230亦可以在具有絕緣性質的條件下,包含其他不同的結構特徵,本發明並不以此為限。
在本實施例中,半導體磊晶結構210是水平式結構。電極墊結構220包括有連接於第一金屬電極層260a的第一電極墊結構220a與連接於第二金屬電極層260b的第二電極墊結構220b,而且第一電極電結構220a與第二電極電結構220b都是連接於半導體磊晶結構210的同一側。此時,第一電極墊結構220a可以藉由連接於第一金屬電極層260a與透明導電層250來電性連接至第一型半導體層212,而第二電極墊結構220b則藉由連接於第二金屬電極層260b來電性連接至第二型半導體層214。
各個電極墊結構220(第一電極墊結構220a或第二電極墊結構220b)包括共晶層222、阻擋層224、延展層226以及附著層228,其中共晶層222、阻擋層224與延展層226可以相同於圖1A的共晶層122、阻擋層124與延展層126。附著層228配置於延展層226與半導體磊晶結構210之間,用以確保各電極墊結構220與發光二極體晶片200的連接。具體而言,附著層228包含選自於鎳(Ni)、鈦(ti)、鉻(Cr)以及鉑(Pt)所構成材料群組之至少一種材料。
在本實施例中,第一電極墊結構220a與第二電極墊結構220b都用來接合至外部的承載基板(如圖1A所示的承載基板50)。當上述電極墊結構220 與承載基板共晶接合時,延展層226的設置得以緩和承載基板因熱脹冷縮所造成的應力,以避免電極墊結構220產生裂縫。具體而言,在本實施例中,不容易因為承載基板因熱漲冷縮帶來的應力,而造成發光二極體晶片200品質不佳。
圖3是本發明又一實施例之發光二極體晶片共晶接合於承載基板的示意圖。請先參考圖3,在本實施例中,發光二極體晶片100可以是圖1A之發光二極體晶片100,其構件與功能皆可參考圖1A之發光二極體晶片100相關敘述,在此不再贅述。另外,發光二極體晶片100也可以由發光二極體晶片200來取代。在本實施例中,發光二極體晶片100藉由一連接件52接合於承載基板50上,其中連接件52的材料包括金(Au)、錫(Sn)、金/錫(Au/Sn)以及錫/銀/銅(Sn/Ag/Cu)所構成材料群組之至少一種材料。
圖4是本發明再一實施例之發光二極體晶片接合於承載基板的示意圖。請參考圖4。發光二極體晶片400與發光二極體晶片100的不同之處在於,發光二極體晶片400採垂直式結構,而發光二極體晶片100採水平式結構。具體而言,接合於承載基板50上的發光二極體晶片400包括半導體磊晶結構410、電極墊結構420、第一金屬電極層460a、第二金屬電極層460b以及打線W。半導體磊晶結構410包括第一型半導體層412、第二型半導體層414以及夾於第一型半導體層412與第二型半導體層414之間的發光層416。第一金屬電極層460a電性連接於第一型半導體層412,而第二金屬電極層460b電性連接於第二型半導體層414。打線W將第一金屬電極層460a電性連接承載基板50。電極墊結構420將第二金屬電極層460b電性連接承載基板50。
在本實施例中,電極墊結構420是一個多層結構且包括共晶層422、阻擋層424以及延展層426。阻擋層424配置於共晶層422與半導體磊晶結構410之間,而延展層426配置於阻擋層424與半導體磊晶結構410之間。共晶層422、阻擋層424以及延展層426的材質以及物理性質可以參照圖1A的實施例中共晶層122、阻擋層124以及延展層126的材質與性質。也就是說,多層結構設計的電極墊結構420有助於降低接合製程中因為製程溫度變化導致電極墊結構420產生裂隙的機率,藉此提升發光二極體晶片400的品質。
圖5是本發明另一實施例之發光二極體晶片接合於承載基板的示意圖,請參考圖5。在本實施例中,發光二極體晶片500包括半導體磊晶結構510與電極墊結構520,其中電極墊結構520可以包括彼此獨立的第一電極墊結構520a與第二電極墊結構520b。半導體磊晶結構510可以類似於圖2的半導體磊晶結構210,且至少包括第一型半導體層、第二型半導體層以及發光層,其中第一電極墊結構520a與第二電極墊結構520b分別電性連接第一型半導體層與第二型半導體層。
在本實施例中,第一電極墊結構520a與第二電極墊結構520b各自具有由共晶層522與延展層526所組成的多層結構,其中延展層526配置於共晶層522與半導體磊晶結構510之間。另外,延展層526的材料與共晶層522的材料不同,且延展層526的厚度大於300奈米。換言之,發光二極體晶片500與發光二極體晶片100的主要差異在於,發光二極體晶片500的電極墊結構520不包括圖1A的阻擋層。
舉例而言,延展層526的材料可以是金、鋁、鎳或鈦,而共晶層522的材料可以是金/錫。再舉例而言,延展層526的材料可以是金、鋁、鎳或鈦,而共晶層522的材料可以是錫/銀/銅。另外,發光二極體晶片500亦可以利用如同圖3之實施例所敘述的方式,將發光二極體晶片500共晶接合於承載基板50上。在本實施例中,當發光二極體晶片500與承載基板50共晶接合時,延展層526得以緩和承載基板50因熱脹冷縮所造成的應力,而避免電極墊結構520產生裂縫。藉此,發光二極體晶片500的品質得以提升。在此,電極墊結構520的設計並不以僅包括共晶層522與延展層526為限。在其他的實施例中,電極墊結構520除了共晶層522與延展層526外,還可以在半導體磊晶結構510與延展層526之間設置有圖2中所記載的附著層228。另外,本實施例的電極墊結構520也可以應用於圖4中的發光二極體晶片400,以取代發光二極體晶片400中的電極墊結構420。
圖6A是本發明一實施例之發光二極體晶片中電極墊結構的上視示意圖,而圖6B是圖6A之實施例的電極墊結構中延展層與共晶層的爆炸示意圖。請同時參考圖6A以及圖6B。在本實施例中,發光二極體晶片600可以選自圖1A的發光二極體晶片100、圖2的發光二極體晶片200或是圖5之發光二極體晶片500,其構件與功能皆可參考前述之發光二極體晶片相關敘述,在此不再贅述。另外,圖6A以及圖6B並未繪示承載基板50。在本實施例中,發光二極體晶片600具有二個電極墊結構620。這些電極墊結構620的表面面積小於發光二極體晶片600的表面面積。另外,電極墊結構620的延展層626與共晶層622具有相同的面積且延展層626與共晶層622的形狀也彼此對應。具體而言,一電極墊結構620與另一電極墊結構620各別電性連接第一型半導體層及第二型半導體層,且電極墊結構620的面積可與另一電極墊結構620的面積相同或不相同,電極墊結構620的形狀可與另一電極墊結構620的形狀相同或不相同,本發明並不以此為限。因此,圖6A中僅可以觀看到共晶層622。在一些實施例中,電極墊結構620可更包括如同圖1A的阻擋層、圖2的附著層228或上述兩者。
圖7A是本發明一實施例之發光二極體晶片中電極墊結構的上視示意圖,而圖7B是圖7A之實施例的電極墊結構中延展層與共晶層的爆炸示意圖。請同時參考圖7A以及圖7B。在本實施例中,發光二極體晶片600a類似於圖6A之發光二極體晶片600,構件與功能皆可參考圖6A之發光二極體晶片600相關敘述。發光二極體晶片600a和發光二極體晶片600的差異在於,在發光二極體晶片600a的各電極墊結構620a中,共晶層622a的面積小於延展層626a的面積,且單一個延展層626a的區塊上設置有三個共晶層622a的區塊或至少一共晶層622a的區塊。具體而言,共晶層622a的區塊具有相同或不相同的面積或形狀,且共晶層622a的區塊設置於延展層626a上。這些共晶層622a藉由延展層626a電性連接半導體磊晶結構。
圖8A是本發明一實施例之發光二極體晶片中電極墊結構的上視示意圖,而圖8B是圖8A之實施例的電極墊結構中延展層與共晶層的爆炸示意圖。請同時參考圖8A以及圖8B。在本實施例中,發光二極體晶片600b類似於圖6A之發光二極體晶片600,構件與功能皆可參考圖6A之發光二極體晶片600相關敘述。發光二極體晶片600b和發光二極體晶片600的差異在於,發光二極體晶片600b具有四個電極墊結構620b。另外,電極墊結構620b的延展層626b與共晶層622b具有相同面積,並且兩者的形狀也相應。因此,圖8A中僅可以觀看到共晶層622b。
圖9A是本發明一實施例之發光二極體晶片中電極墊結構的上視示意圖,而圖9B是圖9A之實施例的電極墊結構中延展層與共晶層的爆炸示意圖。請同時參考圖9A以及圖9B。在本實施例中,發光二極體晶片600c類似於圖8A之發光二極體晶片600b,構件與功能皆可參考圖8A之發光二極體晶片600b相關敘述。發光二極體晶片600c和發光二極體晶片600b的差異在於,在發光二極體晶片600c的各電極墊結構620c中,共晶層622c區分成四個區塊,配置在同一個延展層626c的四個角落。此外,共晶層622a的面積小於延展層626a的面積。
值得注意的是,上述圖式所繪示之發光二極體晶片的示意圖僅為本發明一些實施例的實施樣態,而非用以限制本發明。本發明實施例之發光二極體晶片可依據不同的晶片設計以及電路設計,對電極墊結構之配置位置、面積、形狀等條件作調整。另外,發光二極體晶片也可以依不同設計需求而加入其他材料層(例如是阻擋層)。
綜上所述,本發明實施例的發光二極體晶片中將延展層設置於電極墊結構中來緩衝接合過程中因為溫度變化所產生的應力。因此,本發明實施例的發光二極體晶片不容易因為基板熱漲冷縮帶來的應力,而造成內部存在裂縫。換言之,本發明實施例的發光二極體晶片可以具有理想的品質。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
50:承載基板 52:連接件 100、200、400、500、600、600a、600b、600c:發光二極體晶片 110、210、410、510:半導體磊晶結構 212、412:第一型半導體層 214、414:第二型半導體層 216、416:發光層 120、220、420、520、620、620a、620b、620c:電極墊結構 120a、220a、520a:第一電極墊結構 120b、220b、520b:第二電極墊結構 122、222、422、522、622、622a、622b、622c:共晶層 124、224、424:阻擋層 126、226、426、526、626、626a、626b、626c:延展層 140:合金層 150:材料層 150a:第一材料層 150b:第二材料層 228:附著層 230:絕緣層 240:電流阻擋層 250:電流分散層 260:金屬電極層 260a、460a:第一金屬電極層 260b、460b:第二金屬電極層 270:生長基板 W:打線
圖1A是本發明一實施例之發光二極體晶片接合於承載基板的示意圖。 圖1B是圖1A實施例之發光二極體晶片的共晶層的一實施樣態。 圖1C是圖1A實施例之發光二極體晶片的共晶層的另一實施樣態。 圖2是本發明另一實施例之發光二極體晶片的示意圖。 圖3是本發明又一實施例之發光二極體晶片共晶接合於承載基板的示意圖。 圖4是本發明再一實施例之發光二極體晶片接合於承載基板的示意圖。 圖5是本發明另一實施例之發光二極體晶片接合於承載基板的示意圖。 圖6A是本發明一實施例之發光二極體晶片中電極墊結構的上視示意圖。 圖6B是圖6A之實施例的電極墊結構中延展層與共晶層的爆炸示意圖。 圖7A是本發明一實施例之發光二極體晶片中電極墊結構的上視示意圖。 圖7B是圖7A之實施例的電極墊結構中延展層與共晶層的爆炸示意圖。 圖8A是本發明一實施例之發光二極體晶片中電極墊結構的上視示意圖。 圖8B是圖8A之實施例的電極墊結構中延展層與共晶層的爆炸示意圖。 圖9A是本發明一實施例之發光二極體晶片中電極墊結構的上視示意圖。 圖9B是圖9A之實施例的電極墊結構中延展層與共晶層的爆炸示意圖。
50:承載基板
100:發光二極體晶片
110:半導體磊晶結構
120:電極墊結構
120a:第一電極墊結構
120b:第二電極墊結構
122:共晶層
124:阻擋層
126:延展層

Claims (10)

  1. 一種發光二極體,用以接合至一承載基板的至少一連接件,該發光二極體包括:一半導體磊晶結構,包括一第一半導體層、一第二半導體層以及配置於該二者之間的一發光層,其中該第一半導體層的一部分為該第二半導體層和該發光層所暴露;一電流阻擋層,配置於該第二半導體層上;一電流分散層,覆蓋該電流阻擋層並與該第二半導體層接觸;一第一金屬層,配置於該暴露的第一半導體層上;一第二金屬層,配置於該電流分散層上且對準該電流阻擋層;一布拉格反射鏡(DBR)層,配置於該半導體磊晶結構上,其中該布拉格反射鏡層包括至少一個用以暴露該第一金屬層的第一開口以及多個用以暴露該第二金屬層的第二開口;一第一電極墊結構,配置於該布拉格反射鏡層上且填入該至少一第一開口中並與該第一半導體層電性連接;以及一第二電極墊結構,配置於該布拉格反射鏡層上且填入該等第二開口中並與該第二半導體層電性連接,其中該第一電極墊結構和該第二電極墊結構的至少其中之一包括:一延展層,配置於該布拉格反射鏡層上並填入該至少一第一開口及該等第二開口的其中之一中;以及一共晶層,用以與該承載基板的該連接件接合,該共晶層配置於該延展層上; 其中該共晶層至少覆蓋該連接件的一部分。
  2. 如申請專利範圍第1項所述之發光二極體,其中該共晶層包括至少一種材料,該材料選自於金、金/錫、錫/銀/銅或其組合所構成的群組。
  3. 如申請專利範圍第1項所述之發光二極體,更包括一阻擋層而配置於該延展層與該共晶層之間,該阻擋層用以阻擋共晶層材料的擴散。
  4. 如申請專利範圍第1項所述之發光二極體,其中該延展層包括金及/或一材料,該材料選自於鋁、鎳、鈦、鉻、鉑及其組合所構成的群組。
  5. 如申請專利範圍第1項所述之發光二極體,更包括一附著層而配置於該延展層與該布拉格反射鏡層之間。
  6. 一種發光二極體,用以接合至一承載基板的一連接件,該發光二極體包括:一半導體磊晶結構,包括一第一型半導體層、一第二型半導體層及一設置在該第一型半導體層與該第二型半導體層之間的發光層,其中該第二型半導體層與該發光層暴露部分該第一型半導體層;一絕緣層,配置在該半導體磊晶結構上,其中該絕緣層具有至少一第一開口,該第一開口至少暴露所述部分該第一型半導體層;以及一第一電極墊結構及一第二電極墊結構,該第一電極墊結構 配置於該絕緣層上並填入該第一開口中,並電性連接該第一型半導體層及該連接件,該第二電極墊結構電性連接該第二半導體層,該第一電極墊結構包括:一延展層,配置於該絕緣層上並填入該第一開口中;以及一共晶層,用以與該承載基板的該連接件連接,該共晶層配置於該延展層上;其中該共晶層至少覆蓋該連接件的一部分。
  7. 如申請專利範圍第6項所述之發光二極體,其中該共晶層包括至少一種材料,該材料選自於金、金/錫錫/銀/銅或其組合所構成的群組。
  8. 如申請專利範圍第6項所述之發光二極體,更包括一阻擋層而配置於該延展層與該共晶層之間,該阻擋層用以阻擋共晶層材料的擴散。
  9. 如申請專利範圍第6項所述之發光二極體,其中該延展層包括金及/或一材料,該材料選自於鋁、鎳、鈦、鉻、鉑或其組合所構成的群組。
  10. 如申請專利範圍第6項所述之發光二極體,更包括一附著層,該附著層配置於該延展層與該絕緣層之間。
TW110126690A 2015-02-17 2016-02-17 發光二極體晶片 TWI772117B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201562116923P 2015-02-17 2015-02-17
US62/116,923 2015-02-17
US201562148761P 2015-04-17 2015-04-17
US62/148,761 2015-04-17

Publications (2)

Publication Number Publication Date
TW202141815A TW202141815A (zh) 2021-11-01
TWI772117B true TWI772117B (zh) 2022-07-21

Family

ID=56622525

Family Applications (4)

Application Number Title Priority Date Filing Date
TW105104621A TWI695523B (zh) 2015-02-17 2016-02-17 發光二極體晶片
TW109115259A TWI738324B (zh) 2015-02-17 2016-02-17 發光二極體晶片
TW105104668A TWI710144B (zh) 2015-02-17 2016-02-17 具布拉格反射鏡之發光二極體及其製造方法
TW110126690A TWI772117B (zh) 2015-02-17 2016-02-17 發光二極體晶片

Family Applications Before (3)

Application Number Title Priority Date Filing Date
TW105104621A TWI695523B (zh) 2015-02-17 2016-02-17 發光二極體晶片
TW109115259A TWI738324B (zh) 2015-02-17 2016-02-17 發光二極體晶片
TW105104668A TWI710144B (zh) 2015-02-17 2016-02-17 具布拉格反射鏡之發光二極體及其製造方法

Country Status (3)

Country Link
US (4) US9705045B2 (zh)
CN (3) CN105895772A (zh)
TW (4) TWI695523B (zh)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI695523B (zh) * 2015-02-17 2020-06-01 新世紀光電股份有限公司 發光二極體晶片
KR102380825B1 (ko) * 2015-05-29 2022-04-01 삼성전자주식회사 반도체 발광다이오드 칩 및 이를 구비한 발광장치
CN106486572B (zh) 2015-09-02 2020-04-28 新世纪光电股份有限公司 发光二极管芯片
KR102266960B1 (ko) * 2016-03-02 2021-06-18 한국전자통신연구원 쇼트키 다이오드 및 이의 제조 방법
JP6738169B2 (ja) * 2016-03-11 2020-08-12 Dowaエレクトロニクス株式会社 半導体光デバイスおよびその製造方法
US9893027B2 (en) * 2016-04-07 2018-02-13 Nxp Usa, Inc. Pre-plated substrate for die attachment
CN106129215A (zh) * 2016-08-26 2016-11-16 广东德力光电有限公司 一种高光效led芯片结构
US10580932B2 (en) 2016-12-21 2020-03-03 Nichia Corporation Method for manufacturing light-emitting device
KR20180081371A (ko) 2017-01-06 2018-07-16 서울바이오시스 주식회사 전류 차단층을 가지는 발광 소자
CN106684219A (zh) * 2017-01-22 2017-05-17 厦门乾照光电股份有限公司 一种led芯片结构及其加工方法
TWI790984B (zh) * 2017-01-26 2023-01-21 晶元光電股份有限公司 發光元件
CN106935695A (zh) * 2017-05-17 2017-07-07 广东工业大学 一种紫外led器件
TWI790249B (zh) * 2017-07-13 2023-01-21 大陸商蘇州樂琻半導體有限公司 發光裝置及發光裝置封裝
EP3439050B1 (en) 2017-08-02 2020-10-28 Lg Innotek Co. Ltd Light emitting device package
CN107681026B (zh) * 2017-09-25 2019-06-07 厦门乾照光电股份有限公司 一种发光二极管及其制备方法
CN109698264B (zh) * 2017-10-20 2020-08-18 展晶科技(深圳)有限公司 发光二极管及其制造方法
CN107799638A (zh) * 2017-10-24 2018-03-13 厦门乾照光电股份有限公司 一种倒装led及其制作方法
US10777764B2 (en) * 2017-12-25 2020-09-15 Epistar Corporation Light-emitting element and light-emitting device comprising the same
CN109980077B (zh) * 2017-12-25 2023-06-20 晶元光电股份有限公司 一种发光元件及其发光装置
CN108231961B (zh) * 2018-01-30 2019-05-14 厦门乾照光电股份有限公司 一种led芯片结构的制作方法
US10879420B2 (en) 2018-07-09 2020-12-29 University Of Iowa Research Foundation Cascaded superlattice LED system
CN109461753B (zh) * 2018-10-29 2020-08-25 北京协同创新研究院 一种大注入倒装微米led芯片及其制备方法
CN109659414B (zh) * 2018-11-22 2021-06-11 华灿光电(浙江)有限公司 一种倒装led芯片及其制作方法
CN111293202A (zh) * 2018-12-06 2020-06-16 新世纪光电股份有限公司 发光二极管及其制造方法
CN109671829A (zh) * 2018-12-13 2019-04-23 合肥彩虹蓝光科技有限公司 一种倒装式发光二极管芯片制备方法
TWI823644B (zh) * 2019-01-25 2023-11-21 晶元光電股份有限公司 光電半導體裝置
TWI779188B (zh) * 2019-05-02 2022-10-01 光感動股份有限公司 發光元件封裝結構及其製作方法
CN111916550B (zh) * 2019-05-09 2023-02-03 群创光电股份有限公司 电子装置
WO2021059485A1 (ja) * 2019-09-27 2021-04-01 三菱電機株式会社 光半導体装置およびその製造方法
CN111129251A (zh) * 2019-12-30 2020-05-08 广东德力光电有限公司 一种高焊接性倒装led芯片的电极结构
TWI764127B (zh) * 2020-04-08 2022-05-11 台灣愛司帝科技股份有限公司 發光二極體晶片初始結構、影像顯示裝置與晶片分類系統
CN111430522A (zh) * 2020-05-09 2020-07-17 东莞市中晶半导体科技有限公司 Led芯片、led显示屏模组及制作方法
CN111799354A (zh) * 2020-06-11 2020-10-20 淮安澳洋顺昌光电技术有限公司 一种高推力值的MiniLED芯片制备方法
CN116544330A (zh) * 2021-06-07 2023-08-04 厦门三安光电有限公司 发光二极管芯片及其制备方法
CN113838953A (zh) * 2021-09-26 2021-12-24 湘能华磊光电股份有限公司 一种简易共晶的led芯片结构及其制作方法
CN113964247B (zh) * 2021-10-19 2024-01-30 淮安澳洋顺昌光电技术有限公司 发光二极管芯片及其制作方法
TWI804122B (zh) * 2021-12-21 2023-06-01 友達光電股份有限公司 顯示裝置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130264592A1 (en) * 2012-04-09 2013-10-10 Cree, Inc. Wafer level packaging of multiple light emitting diodes (leds) on a single carrier die
US20130328096A1 (en) * 2012-06-08 2013-12-12 Cree, Inc. Semiconductor Light Emitting Diodes with Crack-Tolerant Barrier Structures and Methods of Fabricating the Same
CN203503689U (zh) * 2013-09-12 2014-03-26 刘艳 覆晶式led芯片

Family Cites Families (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4112455A (en) 1977-01-27 1978-09-05 The United States Of America As Represented By The Secretary Of The Navy Field-effect transistor with extended linear logarithmic transconductance
JPH07254732A (ja) 1994-03-15 1995-10-03 Toshiba Corp 半導体発光装置
EP0792955B1 (en) * 1996-02-29 2002-08-14 Kyocera Corporation Sapphire single crystal, semiconductor laser diode using the same for substrate, and method for manufacturing the same
KR101052139B1 (ko) * 2002-08-01 2011-07-26 니치아 카가쿠 고교 가부시키가이샤 반도체 발광 소자 및 그 제조 방법과 그것을 이용한 발광장치
JP4580633B2 (ja) * 2003-11-14 2010-11-17 スタンレー電気株式会社 半導体装置及びその製造方法
US8097897B2 (en) 2005-06-21 2012-01-17 Epistar Corporation High-efficiency light-emitting device and manufacturing method thereof
TWI370560B (en) 2007-12-14 2012-08-11 Delta Electronics Inc Light-emitting diode device and manufacturing method thereof
CN101510578B (zh) * 2008-02-15 2013-05-01 奇力光电科技股份有限公司 发光二极管装置
TWI373153B (en) 2008-09-22 2012-09-21 Ind Tech Res Inst Light emitting diode, and package structure and manufacturing method therefor
KR100999806B1 (ko) 2009-05-21 2010-12-08 엘지이노텍 주식회사 반도체 발광소자 및 그 제조방법
CN102231413A (zh) * 2009-10-13 2011-11-02 鸿富锦精密工业(深圳)有限公司 发光二极管芯片及其制作方法
JPWO2011071100A1 (ja) * 2009-12-11 2013-04-22 豊田合成株式会社 半導体発光素子、半導体発光素子を用いた発光装置および電子機器
CN101859861A (zh) * 2010-05-13 2010-10-13 厦门市三安光电科技有限公司 具有双反射层的氮化镓基倒装发光二极管及其制备方法
JP5693375B2 (ja) 2010-05-28 2015-04-01 シチズンホールディングス株式会社 半導体発光素子
JP5398644B2 (ja) 2010-06-07 2014-01-29 株式会社東芝 半導体発光装置を用いた光源装置
US8664684B2 (en) 2010-08-31 2014-03-04 Micron Technology, Inc. Solid state lighting devices with improved contacts and associated methods of manufacturing
EP2439793B1 (en) 2010-10-11 2016-03-16 LG Innotek Co., Ltd. Light emitting device and lighting instrument including the same
KR101169036B1 (ko) 2010-10-21 2012-07-26 갤럭시아포토닉스 주식회사 전류 저지층을 포함하는 발광 다이오드 및 발광 다이오드 패키지
TWI553903B (zh) * 2010-12-20 2016-10-11 Lg伊諾特股份有限公司 發光元件及其製造方法
KR101054169B1 (ko) 2011-02-22 2011-08-03 (주)더리즈 질화갈륨계 반도체 발광소자
JP2012186195A (ja) 2011-03-03 2012-09-27 Toshiba Corp 半導体発光素子及びその製造方法
KR101812745B1 (ko) * 2011-05-12 2017-12-27 서울바이오시스 주식회사 발광 다이오드 및 그의 제조 방법
JP5642623B2 (ja) 2011-05-17 2014-12-17 株式会社東芝 半導体発光装置
CN102856454B (zh) 2011-06-30 2015-02-04 展晶科技(深圳)有限公司 Led磊晶结构
TWI529963B (zh) * 2011-07-25 2016-04-11 廣鎵光電股份有限公司 發光元件結構
US9012939B2 (en) * 2011-08-02 2015-04-21 Kabushiki Kaisha Toshiba N-type gallium-nitride layer having multiple conductive intervening layers
JP5949294B2 (ja) * 2011-08-31 2016-07-06 日亜化学工業株式会社 半導体発光素子
TW201322489A (zh) 2011-11-29 2013-06-01 Genesis Photonics Inc 發光二極體元件及覆晶式發光二極體封裝元件
TW201324863A (zh) 2011-12-13 2013-06-16 Genesis Photonics Inc 發光二極體元件以及覆晶式發光二極體封裝元件
US9227257B2 (en) * 2012-04-24 2016-01-05 Seagate Technology Llc Laser subassembly metallization for heat assisted magnetic recording
US20130292719A1 (en) * 2012-05-04 2013-11-07 Chi Mei Lighting Technology Corp. Light-emitting diode structure and method for manufacturing the same
TW201407747A (zh) * 2012-08-03 2014-02-16 Chi Mei Lighting Tech Corp 發光二極體結構及其製造方法
TW201401558A (zh) 2012-06-28 2014-01-01 Lextar Electronics Corp 發光二極體結構及其製作方法
CN103579436A (zh) * 2012-07-18 2014-02-12 广东量晶光电科技有限公司 一种半导体发光结构及其制作方法
TWI565097B (zh) 2013-02-08 2017-01-01 隆達電子股份有限公司 發光二極體及其製造方法
US20140231852A1 (en) 2013-02-15 2014-08-21 Seoul Viosys Co., Ltd. Led chip resistant to electrostatic discharge and led package including the same
TWM460413U (zh) * 2013-04-09 2013-08-21 Gang Li 半導體發光元件結構
EP2851969B1 (en) 2013-04-30 2019-07-17 Semicon Light Co. Ltd. Semiconductor light emitting device
CN104282816A (zh) * 2013-07-05 2015-01-14 大连徳豪光电科技有限公司 具有布拉格反射层的倒装芯片发光二级管及其制备方法
CN103441198A (zh) * 2013-09-09 2013-12-11 聚灿光电科技(苏州)有限公司 一种led高亮度倒装芯片以及制作方法
TWI478387B (zh) * 2013-10-23 2015-03-21 Lextar Electronics Corp 發光二極體結構
KR102239625B1 (ko) 2014-10-29 2021-04-13 엘지이노텍 주식회사 발광 소자
KR20160051394A (ko) 2014-11-03 2016-05-11 엘지이노텍 주식회사 발광소자 및 조명시스템
TWI695523B (zh) * 2015-02-17 2020-06-01 新世紀光電股份有限公司 發光二極體晶片

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130264592A1 (en) * 2012-04-09 2013-10-10 Cree, Inc. Wafer level packaging of multiple light emitting diodes (leds) on a single carrier die
US20130328096A1 (en) * 2012-06-08 2013-12-12 Cree, Inc. Semiconductor Light Emitting Diodes with Crack-Tolerant Barrier Structures and Methods of Fabricating the Same
CN203503689U (zh) * 2013-09-12 2014-03-26 刘艳 覆晶式led芯片

Also Published As

Publication number Publication date
CN105895772A (zh) 2016-08-24
US20160240758A1 (en) 2016-08-18
TWI695523B (zh) 2020-06-01
TW201631809A (zh) 2016-09-01
TWI738324B (zh) 2021-09-01
US20160240744A1 (en) 2016-08-18
US20170309787A1 (en) 2017-10-26
US9705045B2 (en) 2017-07-11
CN105895776B (zh) 2020-01-14
TW202034545A (zh) 2020-09-16
CN110993765A (zh) 2020-04-10
CN105895776A (zh) 2016-08-24
US20180261729A1 (en) 2018-09-13
TW201703278A (zh) 2017-01-16
TWI710144B (zh) 2020-11-11
TW202141815A (zh) 2021-11-01
US10608144B2 (en) 2020-03-31

Similar Documents

Publication Publication Date Title
TWI772117B (zh) 發光二極體晶片
US10199360B2 (en) Wire bond free wafer level LED
US7417220B2 (en) Solid state device and light-emitting element
US9397266B2 (en) Lateral semiconductor light emitting diodes having large area contacts
JP5591487B2 (ja) 発光装置、これを含むパッケージとシステム、およびその製造方法
TWI466328B (zh) 覆晶式發光二極體及其製法與應用
TWI520378B (zh) 覆晶式發光二極體及其應用
KR102548428B1 (ko) 발광 다이오드 칩들을 위한 상호접속부들
TW200405586A (en) Selective placement of quantum wells in flipchip light emitting diodes for improved light extraction
TW202339302A (zh) 用於電流注入之led晶片的接觸結構
TW201324863A (zh) 發光二極體元件以及覆晶式發光二極體封裝元件
US9406635B2 (en) Semiconductor light emitting device and semiconductor light emitting device package using the same
TWI581468B (zh) 發光二極體、發光裝置及其製造方法
JP6133076B2 (ja) 半導体発光素子及び発光装置
CN103094432A (zh) 半导体发光器件及其制造方法
KR101221643B1 (ko) 플립칩 구조의 발광 소자 및 이의 제조 방법
KR20130110131A (ko) 파장변환층을 갖는 발광 다이오드 칩, 그것을 제조하는 방법 및 그것을 갖는 패키지
JP2004006468A (ja) 半導体発光装置
KR102256630B1 (ko) 발광 소자 패키지
KR20140018696A (ko) 발광 소자