TWI755179B - 取消耦合至多階類比數位轉換器電路之訊號調節電路之偏移的方法以及多階類比數位轉換器電路 - Google Patents
取消耦合至多階類比數位轉換器電路之訊號調節電路之偏移的方法以及多階類比數位轉換器電路 Download PDFInfo
- Publication number
- TWI755179B TWI755179B TW109142340A TW109142340A TWI755179B TW I755179 B TWI755179 B TW I755179B TW 109142340 A TW109142340 A TW 109142340A TW 109142340 A TW109142340 A TW 109142340A TW I755179 B TWI755179 B TW I755179B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- stage
- adc
- offset
- input signal
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0602—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic
- H03M1/0604—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic at one point, i.e. by adjusting a single reference value, e.g. bias or gain error
- H03M1/0607—Offset or drift compensation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
- H03M1/129—Means for adapting the input signal to the range the converter can handle, e.g. limiting, pre-scaling ; Out-of-range indication
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/322—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M3/352—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic
- H03M3/354—Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic at one point, i.e. by adjusting a single reference value, e.g. bias or gain error
- H03M3/356—Offset or drift compensation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/14—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
- H03M1/16—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps
- H03M1/164—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in series-connected stages
- H03M1/167—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit with scale factor modification, i.e. by changing the amplification between the steps the steps being performed sequentially in series-connected stages all stages comprising simultaneous converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
當取消一訊號調節電路之偏移時,透過結合訊號調節電路(如緩衝電路)之穩定時間與一餘數放大器之設定時間,以減少一多階ADC電路導通時間之技術。該等技術係可允許訊號調節電路與餘數放大器共同穩定。
Description
本發明概與類比數位轉換器有關。
於許多電子應用中,一類比輸入訊號被轉換為數位輸出信號(例如,用於進一步的數位訊號處理)。例如,於精密測量系統中,電子設備係具有一個或多個感測器以進行測量,且此等感測器係可產生類比訊號。該類比訊號隨後可被提供至一類比數位轉換器(analog-to-dgital converter,ADC)電路做為輸入,以產生一數位輸出訊號用於進一步處理。於另一例子,在行動裝置接收器中,一天線係可根據在空中攜帶資訊/訊號之電磁波產生一類比訊號。該天線產生之類比訊號隨後可被提供至一ADC做為輸入,以產生一數位輸出訊號用於進一步處理。
本案揭露內容特指於取消一訊號調節電路之偏移時,透過結合該訊號調節電路(例如緩衝電路)之穩定時間以及一餘數放大器之設定時間,以減少一多階ADC電路導通時間之技術。本案揭露之該等技術係可允許訊號調節電路與餘數放大器共同穩定。
於某些態樣中,本案揭露內容係關於一種取消耦合至一多階類比數位轉換器(ADC)電路輸入之一訊號調節電路偏移之方法。該方法包含取樣一類比輸入訊號與該偏移;由該多階ADC電路之一第一階段對經取樣之該類比輸入訊號與偏移進行一第一轉換;取消該偏移並放大經取樣之該類比輸入訊號之一餘數;透過該多階ADC電路之一第二階段對經取樣之該類比輸入訊號之該餘數進行一第二轉換;以及產生代表經取樣之該類比輸入訊號之一數位輸出訊號。
於某些態樣中,本案揭露內容係關於一種多階類比數位轉換器(ADC)電路,具有經耦合至一訊號調節電路之一輸入,該訊號調節電路具有一偏移。該多階ADC電路包含一取樣保持電路,經配置以取樣一類比輸入訊號與該偏移;一第一階段,包括一第一ADC子電路,其經配置以對經取樣之該類比輸入訊號與該偏移進行一第一轉換;一控制電路,其經配置以操作複數開關以產生該第一轉換之一餘數,並自該第一轉換之該餘數消除該訊號調節電路偏移;一餘數放大器,經配置以放大經取樣之該類比輸入訊號之一餘數;一第二階段,包括一第二ADC子電路,其經配置以對經取樣之該類比輸入訊號之該餘數進行一第二轉換;以及一編碼器電路,其經配置以結合一第一轉換結果與一第二轉換結果並產生代表經取樣之該類比輸入訊號之一數位輸出訊號。
於某些態樣中,本案揭露內容係關於一種多階類比數位轉換氣(ADC)電路,其具有經耦合至一訊號調節電路之一輸入,該訊號調節電路具有一偏移。該多階ADC電路包含一取樣維持電路,其經配置以取樣一類比輸入訊號與該偏移;用以由該多階ADC電路之一第一階段對經取樣之該類比輸入訊號與該偏移進行一第一轉換之手段;取消該偏移並放大經取樣之該類比輸入訊號之一餘數之手段;透過該多階ADC電路之一第二階段,對經取樣之該類比輸入訊號之該餘數進行一第二轉換之手段;以及產生代表經取樣之該類比輸入訊號之一數位輸出訊號之手段。
此概述旨在提供本專利申請標的之概述。並未旨在提供本發明之排他性或詳盡之解釋。包括於此之詳細描述係用以提供關於本專利申請之進一步資訊。
10:多階類比數位轉換器(ADC)電路
12:訊號調節電路
14:第一取樣維持電路(S/H電路)
15:總和節點
16:第一ADC子電路(ADC)
18:第一DAC電路(DAC)
20:餘數放大器電路(RA)
22:第二取樣維持電路(S/H電路)
24:第二ADC子電路(ADC)
26:編碼器電路
28:控制電路
50:多階ADC電路
52:第一比較器電路
54:第一SAR暫存器電路(SAR暫存器電路)
56:第二比較器電路
58:第二SAR暫存器電路(SAR暫存器電路)
60:緩衝電路(BUF)
70:方法
72:方塊
74:方塊
76:方塊
78:方塊
80:方塊
S1~S5:開關
VIN:類比輸入訊號
VOFF:偏移電壓
DOUT:數位輸出訊號
附圖非必定按比例繪製,相似之標號可於不同視圖中描述相似元件。具有不同字母後綴之相似數字係可表示相似組件之不同範例。附圖透過示例但非限制性方式概略示出本文中討論之各種實施例。
圖1A之概念方塊圖描繪處於一第一操作期間之一多階ADC電路,其可實施本案多種技術。
圖1B之概念方塊圖描繪處於一第二操作期間之圖1A之多階ADC電路。
圖1C之概念方塊圖描繪處於一第三操作期間之圖1A之多階ADC電路。
圖1D之概念方塊圖描繪處於一第四操作期間之圖1A之多階ADC電路。
圖2之概念方塊圖描繪一多階ADC電路之另一範例,其係可實施本案揭露之多種技術。
圖3之流程圖描繪一種方法之範例,利用本案揭露之多種技術取消一訊號調節電路之一偏移,該訊號調節電路係耦合於一多階類比數位轉換器(ADC)之一輸入。
多階類比數位轉換器可利用一連串之階段(或操作循環),各階段經安排以發展出有限範圍之一數位輸出,例如一個或多個位元,並自各階段(或操作循環)產生一類比餘數訊號作為下一階段(或循環)之輸入。以此方式,可透過結合數個階段或循環之數位輸出發展出一高解析度輸出。
多階ADC架構係可利用階段間放大操作,例如使用一餘數放大器,特別係當整體解析度超過約9位元時。此一放大操作旨在將一次轉換操作之餘數提升至可受次一階段數位化之程度。
多階ADC架構係可利用各種類比數位轉換器(analog-to-digital converter,ADC)拓撲,包括delta-sigma、快閃、與連續逼近暫存器(successive approximation register,SAR)資料轉換器。SAR資料轉換器引人注目的特性之一在於其等能根據轉換率調整功率消耗。資料轉換器僅於轉換操作期間需要能源,並且可於轉換操作之間隔斷電。因此,轉換器之工作周期愈短,消耗功率愈低。
零驅動(zero-drive)資料轉換器,例如不會自輸入處汲取電流之轉換器,係可於該輸入處加入一緩衝放大器,藉此,其等係可由具有一高阻抗之
來源驅動。零驅動轉換器係可包含耦合至其等輸入之緩衝電路,例如緩衝放大器,或其他訊號調節電路系統,例如儀表放大器、轉阻放大器與濾波器。為了消除該訊號調節電路系統產生之偏移與低頻雜訊(1/f noise),係可例如將其截波或自動歸零。截波與自動歸零兩者皆會延長資料轉換器之通電時間,因此增加工作周期。
於一多階ADC電路中之現存偏移取消方法中,可使耦合至該多階ADC電路之訊號調節電路(如緩衝電路)的偏移自動歸零。爾後,便可取樣該類比輸入訊號。
該多階ADC電路之第一階段係可對經取樣之該類比輸入訊號進行一粗轉換,以產生一輸出,例如最高有效位元(MSB)以及一餘數訊號。該餘數訊號係為一反饋DAC輸出與經取樣之該類比輸入訊號間之差異,其中該反饋DAC輸出係將該粗轉換輸出(MSB)轉換為一類比訊號。該餘數訊號係可透過一餘數放大器放大,並轉移至該多階ADC電路之第二階段,而該第二階段係可進行對該經放大餘數訊號進行一細轉換,以產生剩餘位元,例如最低有效位元(LSBs)。
於截波之情況中,兩個取樣階段係可包含兩個半取樣之總和,其等各具有該訊號調節電路之偏移之一相反極性。因此,總轉換時間將近似於前述方法。
對一持續運作之ADC而言,訊號調節電路係可於一次轉換期間(例如當該ADC正進行粗轉換或細轉換時)進行自動歸零,接下來並於下次轉換操作之取樣階段期間實施將該自動歸零訊號調節電路。因此,該演算法係可於一次轉換中測量偏移,並且於下次轉換中將其校正。因此該偏移於任兩次後
續取樣之間應實質上恆定。由於漂移與低頻噪訊之緣故,當兩後續取樣之間的時間太長時,此情況將失效,就如同依需求轉換之情況。於此情況下,應於一次轉換之中測量並消除該偏移。
本發明人體認到需要消除在一多階ADC電路中偏移消除操作所需之額外時間。利用本案揭露內容之各種技術,可在取消一訊號調節電路之偏移時,透過結合該訊號調節電路(如緩衝電路)之一穩定時間以及一餘數放大器之一設定時間來減少該多階ADC電路之導通時間。如下所詳細描述,本案揭露內容之技術係可允許訊號調節電路與餘數放大器共同穩定。
圖1A之概念方塊圖描繪處於一第一操作期間之一多階ADC電路10,其可實施本案多種技術。具有一偏移電壓VOFF之一訊號調節電路12,例如緩衝電路,係耦合至該多階ADC電路10之一輸出,並經配置以接收並調節一類比輸入訊號VIN。圖1A所示之該多階ADC電路10係可包括兩階段。該第一階段係可包含一第一取樣維持(S/H)電路14、一第一ADC子電路16、一第一數位類比轉換器(digital-to-analig converter,DAC)電路18以及一餘數放大器(residue amplifier)電路20。該第二階段係可包含一第二S/H電路22、一第二ADC子電路24以及一編碼器電路26。一控制電路28係可控制ADC電路10之各種作業,包括關閉與開起開關S1至S5。控制電路28係可操作該等開關S1至S5以產生或建立該第一轉換之一餘數並例如同時自於數中消除該訊號調節電路偏移。
以下簡要描述該多階ADC電路10之作業,並非特指該第一操作期間。該第一階段之第一ADC子電路16係可對經取樣之該類比輸入訊號VIN進行一第一轉換,例如粗轉換,以產生一輸出,例如MSB。可透過自經取樣之該類比輸入訊號VIN減去該第一DAC電路18之輸出以產生一餘數訊號。可透過該餘數
放大器20將該餘數訊號放大並轉移至該多階ADC電路10之第二階段之第二S/H電路22。該第二階段之第二ADC子電路24係可對該經放大餘數訊號進行一第二轉換,例如細轉換,以產生包含該剩餘位元,如最低有效位元,之一輸出。該編碼器電路26係可接收該第一ADC子電路16之輸出(一第一轉換結果)以及該第二ADC子電路26之輸出(一第二轉換結果)並產生一數位輸出訊號DOUT。
於該第一操作期間,一控制電路28係可閉合(close)開關S1及S4,關斷(open)開關S2、S3及S5,且該第一S/H電路14,例如包括一個或多個電容器者,係可取樣該類比輸入訊號VIN。該訊號調節電路12之偏移電壓VOFF被加入該類比輸入訊號VIN並被取樣。於取樣操作中,該多階ADC電路10之其餘電路系統係可閒置,並因此消耗極少功率或無消耗。
圖1B之概念方塊圖描繪處於一第二操作期間之圖1A之多階ADC電路10。於該第二操作期間,控制電路28係可關斷開關S1並閉合開關S2,將該訊號調節電路12之輸入耦合至接地(若為單端者),以建立訊號調節電路12之偏移電壓VOFF,並且閉合開關S5以將第一S/H電路14耦合至該第一ADC子電路16。該多級ADC電路10之第一階段係可對經取樣之該類比輸入訊號VIN以及與該取樣相關聯之偏移電壓VOFF之結合進行一轉換作業,例如粗轉換,並產生一第一階段輸出。於此期間,訊號調節電路12、餘數放大器20、第二S/H電路22、第二ADC子電路24以及編碼器電路26中的一個或多個係可閒置,並因此消耗極少功率或無消耗。
圖1C之概念方塊圖描繪處於一第三操作期間之圖1A之多階ADC電路10。於此期間,該訊號調節電路12、第一S/H電路14、第一DAC電路18、餘數放大器20以及第二S/H電路22係可為啟動,而第一ADC子電路16、第二ADC
子電路24以及編碼器電路26係可為閒置。於該第三操作期間,控制電路28係可閉合開關S3以將偏移電壓VOFF施於該總和節點15。可自經取樣之該類比輸入訊號VIN以及該偏移電壓VOFF之總和中減去該偏移電壓VOFF(來自於將訊號調節電路12之輸入耦合至接地)以取消該偏移電壓VOFF。舉例而言,該總和節點15係可經配置以反轉該偏移輸入,且經反轉之偏移電壓VOFF可與經取樣之該類比輸入訊號VIN以及偏移電壓VOFF之結合加總。此後,餘數放大器20係可將經取樣之該類比輸入訊號VIN之餘數放大。
以此方式,當該多階ADC電路10進行於數放大作業時,可將偏移電壓VOFF取消。餘數放大器20需花時間進行放大,且訊號調節電路12需花時間穩定。然而,利用於本案揭露內容所述之技術,係可改善該多階ADC電路之速度,這是因為使餘數放大器進行放大的時間以及使訊號調節電路穩定的時間係同時發生的,而非接續進行(如於其他方法中)。因此,淨時間即為餘數放大器進行放大之時間。
圖1D之概念方塊圖描繪處於一第四操作期間之圖1A之多階ADC電路10。於此期間,第二S/H電路22與第二ADC子電路24係可為啟動,而其他電路系統係可為斷電。於第四操作期間,控制電路28係關斷開關S3,且該多階ADC電路10之第二階段係可對經取樣之該類比輸入訊號VIN進行一轉換操作,例如一細轉換(並產生一第二階段輸出)。編碼器電路26係可接收該第一階段輸出以及該第二階段輸出,並產生代表經取樣之該類比輸入訊號VIN之一數位輸出DOUT。須注意於某些實施方式中,第二ADC子電路24係可經配置以對於在第一操作期間所增加之偏移採用一額外校正範圍。
雖然圖1A至1D係為一個二階ADC電路之描述,但本案揭露之技術係可適用於具有超過兩個階段之多階ADC電路。於多階轉換器中,係可存在第兩個、第三個或更多個階段。可既有一第二餘數放大器,以將來自第二階段之第二餘數放大。且一第三ADC子電路係可對來自第二階段之餘數進行一第三轉換操作。一編碼器係可結合所有ADC子電路階段之輸出,並產生該數位輸出。
可利用各種ADC電路拓樸實施該第一階段之第一ADC子電路16。舉例而言,該第一ADC子電路16係可為一SAR ADC電路,經配置以利用一SAR演算法進行一轉換操作。於其他實施範例中,該第一ADC子電路16係可為一delta-sigma ADC電路,經配置以利用一delta-sigma演算法進行一轉換操作。於其他實施範例中,該第一ADC子電路16係可為一快閃轉換器。
相似地,可利用各種ADC電路拓樸實施該第二階段之第二ADC子電路24。舉例而言,該第二ADC子電路24係可為一SAR ADC電路,經配置以利用一SAR演算法進行一轉換作業。於其他實施範例中,該第二ADC子電路24係可為一delta-sigma ADC電路,經配置以利用一delta-sigma演算法進行一轉換作業。於其他實施範例中,該第二ADC子電路24係可為一快閃轉換器。
於其他範例配置中,該第一ADC子電路16係可為一混合式ADC電路,經配置以進行至少二演算法,其等係選自由一連續逼近暫存器(successive approximation register,SAR)演算法、delta-sigma演算法以及快閃演算法所構成之群組。舉例而言,該第一ADC子電路16係可包含快閃轉換係電路系統與SAR電路系統兩者。或者,抑或額外地,該第二ADC子電路係可經配置為一混合式ADC電路。
圖2描繪一特定非限定性多階ADC電路,其係可實施本案揭露之不同技術。尤其,圖2之該多階ADC電路係利用SAR ADC子電路。
圖2之概念方塊圖描繪一多階ADC電路之另一範例,其係可實施本案揭露之多種技術。圖2所示之該多階ADC電路50包含兩階段,但該等技術係可適用於超過兩階段者。圖2之該多階ADC電路50係可包含與圖1A至1D所示相似之元件,並係以相似標號描繪。
該第一階段係可包括一第一取樣維持(S/H)電路14、具有一第一比較器電路52與一第一SAR暫存器電路54之一第一SAR ADC子電路、一第一DAC電路18,以及一餘數放大器電路20。該第二階段係可包含一第二S/H電路22、具有一第二比較器電路56以及一第二SAR暫存器電路58之一第二SAR ADC子電路,以及一編碼器電路26。具有一偏移電壓VOFF並耦合至該多階ADC電路50之一輸入的一緩衝電路(BUF)60,係經配置以接收並緩衝一類比輸入訊號VIN。
圖2所示之多階ADC電路50係可於數個期間中操作,例如於上方圖1A至1D之說明所述。一般而言,該等期間係可包含在未使緩衝電路60自動歸零之情況下取樣該類比輸入訊號VIN、利用該第一SAR ADC子電路進行一第一轉換操作(例如粗轉換)、進行該經取樣餘數之餘數放大操作並取消該緩衝偏移,以及利用該第二SAR ADC子電路進行一第二轉換操作(例如細轉換)。
圖3之流程圖描繪一種方法70之範例,利用本案揭露之多種技術取消一訊號調節電路之一偏移,該訊號調節電路係耦合於一多階類比數位轉換器(ADC)電路之一輸入。於方塊72中,該方法70係可包括取樣一類比輸入訊號與該偏移。舉例而言,圖1A之控制電路28係可閉合開關S1,且該第一S/H電路14係可取樣該類比輸入訊號VIN以及該訊號調節電路12之偏移電壓VOFF。
於方塊74中,方法70係可包含由該多階ADC電路之一第一階段對經取樣之該類比輸入訊號與偏移電壓VOFF進行一第一轉換。舉例而言,圖1B之控制電路28係可關斷開關S1並閉合開關S2,以將訊號調節電路12之輸入耦合至接地(若為單端)以建立訊號調節電路12之偏移電壓VOFF。該多階ADC電路10之第一階段係可對經取樣之該類比輸入訊號VIN以及與該取樣相關聯之偏移電壓VOFF進行一轉換,例如粗轉換。
於方塊76中,方法70係可包含取消該偏移並放大經取樣之該類比輸入訊號之一餘數。舉例而言,可透過自經取樣之該類比輸入訊號VIN與偏移電壓VOFF之總和減去該偏移電壓VOFF(來自於將訊號調節電路12之輸入耦合至接地)來取消偏移電壓VOFF。隨後,餘數放大器20係可放大經取樣之該類比輸入訊號VIN之餘數。
於方塊78中,方法70係可包含由該多階ADC電路之一第二階段對經取樣之該類比輸入訊號VIN之餘數進行一第二轉換。舉例而言,圖1D之該多階ADC電路10之第二階段係可對經取樣之該類比輸入訊號VIN之餘數進行一轉換,例如一細轉換(並產生一第二階段輸出或轉換結果)。
於方塊80中,方法70係可包含產生代表經取樣之該類比輸入訊號VIN之一數位輸出訊號。舉例而言,圖1D之編碼器電路26係可接收該第一階段輸出(第一階段轉換結果)與該第二階段輸出(第二階段轉換結果)並產生代表經取樣之該類比輸入訊號VIN之一數位輸出DOUT。
利用上述技術,係可改善該多階ADC電路之速度,原因在於使餘數放大器進行放大之時間以及使訊號調節電路穩定之時間係為同時發生,而非接續進行(如其他方法)。因此,淨時間即為餘數放大器進行放大之時間。
本文所述各非限制性態樣或範例係可獨立存在或可與一個或多個其他示例以各種排列或組合形式結合。
以上詳細說明包括對於附圖之參照,附圖亦屬於詳細說明之一部分。圖中以範例方式顯示可用於實施本發明之具體實施例。此等實施例在此亦稱為「範例」。此等範例可包括圖中所示及文中所述以外之元件。然而,本發明亦應包含僅具有所示及所繪元件之範例。再者,本發明亦包含使用所示及所繪元件任何組合或置換之範例(或其一或多種態樣),不論是關於在此所描繪敘述之一特定範例(或其一或多種態樣),或關於其他範例(或其一或多種態樣)。
若本文與任何參照文件出現使用不一致,應以本文之用法為準。
於本文中,「一」之用法如同一般專利文件中之用法,可包括一或多於一,不受任何「至少一」或「一或多」之其他實例或使用所影響。本文中之用與「或」係用於非排他性之指稱,因此,除非另有說明,否則「A或B」包括「A但非B」、「B但非A」及「A及B」。本文中,「包括」及「在其中」等語之用法分別等於「包含」及「其中」等語之普通英文等效表述。此外,於以下請求項中,「包括」及「包含」等語為開放性質,亦即,包括此等用語所導引元件以外元件之系統、元件、物品、組成、配方或程序仍應屬於本發明請求項之範疇。再者,於以下請求項中,「第一」、「第二」及「第三」等等用語僅為標示之目的,並非用於表示對於所稱對象之數值要求。
本文描述之方法範例係可為至少部分由機器或電腦實施。某些範例係可包括電腦可讀媒體或機器可讀媒體,該等媒體係經可操作以配置電子設備以執行如以上範例中所述方法之指令所編碼。如此等方法之實施係可包括代碼,例如微代碼、組合語言代碼、高級語言代碼或類似者。此等代碼係可包括用於執行各種方法之電腦可讀指令。該代碼係可構成電腦程式產品之一部分。
此外,於一範例中,可將代碼有形地儲存於一個或多揮發性、非暫態或非揮發性有形電腦可讀媒體上,例如於執行期間或在其他時間。此等有形電腦可讀媒體範例係可包括但不限於硬碟、可卸除式磁碟、可藉除式光碟(例如光碟與數位影碟)、卡式磁帶、記憶卡或記憶棒、隨機存取記憶體(RAM)、唯讀記憶體(ROM)等。
以上敘述之目的在於說明而非限制。例如,上述範例(或其一或多種態樣)可彼此結合運用。熟悉此技藝人士經閱讀以上說明後應可利用其他實施例。摘要係符合37 C.F.R.§1.72(b)之要求,使讀者能夠快速明瞭本發明之技術性質,其提交目的並非用於解讀或限制請求項之範圍或意涵。並且,在以上詳細說明中,或已將各種特徵分組說明以利描述,但此舉並非表示未經主張之發明特為任何請求項之必要條件。實則是發明主體可不需具備特定所述實施例中之所有特徵。因此,以下請求項在此如同範例或實施例併入詳細說明中,其中各項本身即代表一單獨實施例,且此等實施例可彼此相互結合而成為各種組合或置換。本發明主體之範疇應取決於所附請求項,連同此等請求項有權主張之完整等效範圍。
10:多階類比數位轉換器(ADC)電路
12:訊號調節電路
14:第一取樣維持電路(S/H電路)
15:總和節點
16:第一ADC子電路(ADC)
18:第一DAC電路(DAC)
20:餘數放大器電路(RA)
22:第二取樣維持電路(S/H電路)
24:第二ADC子電路(ADC)
26:編碼器電路
28:控制電路
S1~S5:開關
VIN:類比輸入訊號
VOFF:偏移電壓
DOUT:數位輸出訊號
Claims (20)
- 一種取消耦合至一多階類比數位轉換器(analog-to-digital converter,ADC)電路之一訊號調節電路之一偏移的方法,包含:取樣一類比輸入訊號與該偏移;由該多階ADC電路之一第一階段對經取樣之該類比輸入訊號與該偏移進行一第一轉換;取消該偏移並放大該經取樣類比輸入訊號之一餘數;由該多階ADC電路之一第二階段對經取樣之該類比輸入訊號之該餘數進行一第二轉換;以及產生代表經取樣之該類比輸入訊號之一數位輸出訊號。
- 如請求項1之取消耦合至一多階ADC電路之一訊號調節電路之一偏移的方法,其中,取消該偏移包含:使該訊號調節電路之一輸入短路以判定該偏移;以及自經取樣之該類比輸入訊號與該偏移中減去該偏移。
- 如請求項1之取消耦合至一多階ADC電路之一訊號調節電路之一偏移的方法,其中,由該多階ADC電路之該第一階段對經取樣之該類比輸入訊號與該偏移進行該第一轉換包含:由該多階ADC電路之該第一階段,利用一連續逼近暫存器(successive approximation register,SAR)演算法對經取樣之該類比輸入訊號與該偏移進行該第一轉換。
- 如請求項1之取消耦合至一多階ADC電路之一訊號調節電路之一偏移的方法,其中,由該多階ADC電路之該第一階段對經取樣之該類比輸入訊號與該偏移進行該第一轉換包含:由該多階ADC電路之該第一階段,利用一delta-sigma演算法對經取樣之該類比輸入訊號與該偏移進行該第一轉換。
- 如請求項1之取消耦合至一多階ADC電路之一訊號調節電路之一偏移的方法,其中,由該多階ADC電路之該第一階段對經取樣之該類比輸入訊號與該偏移進行該第一轉換包含:由該多階ADC電路之該第一階段,利用一快閃轉換器對經取樣之該類比輸入訊號與該偏移進行該第一轉換。
- 如請求項1之取消耦合至一ADC電路之一訊號調節電路之一偏移的方法,其中,由該多階ADC電路之該第二階段對經取樣之該類比輸入訊號之該餘數進行該第二轉換包含:由該多階ADC電路之該第二階段,利用一連續逼近暫存器(SAR)演算法對經取樣之該類比輸入訊號之該餘數進行該第二轉換。
- 如請求項1之取消耦合至一多階ADC電路之一訊號調節電路之一偏移的方法,其中,由該多階ADC電路之該第二階段對經取樣之該類比輸入訊號之該餘數進行該第二轉換包含:由該多階ADC電路之該第二階段,利用一delta-sigma演算法對經取樣之該類比輸入訊號之該餘數進行該第二轉換。
- 如請求項1之取消耦合至一多階ADC電路之一訊號調節電路之一偏移的方法,其中,由該多階ADC電路之該第二階段對經取樣之該類比輸入訊號之該餘數進行該第二轉換包含:由該多階ADC電路之該第二階段,利用一快閃轉換器對經取樣之該類比輸入訊號之該餘數進行該第二轉換。
- 一種多階類比數位轉換器(analog-to-digital converter,ADC)電路,具有耦合至一訊號調節電路之一輸入,該訊號調節電路具有一偏移,該多階ADC電路包含:一取樣維持電路,經配置以取樣一類比輸入訊號與該偏移;一第一階段,包括一第一ADC子電路,其經配置以對經取樣之該經取樣輸入訊號及該偏移進行一第一轉換;一控制電路,經配置以操作複數開關以產生該第一轉換之一餘數,並自該第一轉換之該餘數中消除該訊號調節電路之該偏移;一餘數放大器,經配置以放大經取樣之該類比輸入訊號之一餘數;一第二階段,包括一第二ADC子電路,其經配置以對經取樣之該類比輸入訊號之該餘數進行一第二轉換;以及一編碼器電路,經配置以結合一第一轉換結果與一第二轉換結果,並產生代表經取樣之該類比輸入訊號之一數位輸出訊號。
- 如請求項9之多階ADC電路,其中,該第一ADC子電路包含一連續逼近暫存器(successive approximation register,SAR)ADC,經配置以進行一SAR演算法。
- 如請求項9之多階ADC電路,其中,該第一ADC子電路包含一delta-sigma ADC,經配置以進行一delta-sigma演算法。
- 如請求項9之多階ADC電路,其中,該第一ADC子電路包含一快閃ADC,經配置以進行一快閃演算法。
- 如請求項9之多階ADC電路,其中,該第二ADC子電路包含一連續逼近暫存器(SAR)ADC,經配置以進行一SAR演算法。
- 如請求項9之多階ADC電路,其中,該第二ADC子電路包含一delta-sigma ADC,經配置以進行一delta-sigma演算法。
- 如請求項9之多階ADC電路,其中,該第二ADC子電路包含一快閃ADC,經配置以進行一快閃演算法。
- 如請求項9之多階ADC電路,其中,該第一ADC子電路以及/或第二ADC子電路係為一混合式ADC電路,經配置以進行至少二演算法,該等演算法係選自由一連續逼近暫存器(SAR)演算法、一delta-sigma演算法與一快閃演算法所構成之群組。
- 如請求項9之多階ADC電路,其中,該訊號調節電路係為一緩衝電路。
- 一種多階類比數位轉換器(analog-to-digital converter,ADC)電路,其具有耦合至一訊號調節電路之一輸入,該訊號調節電路具有一偏移,該多階ADC電路包含:一取樣維持電路,經配置以取樣一類比輸入訊號與該偏移;用以由該多階ADC電路之一第一階段對經取樣之該類比輸入訊號及該偏移進行一第一轉換之手段; 用以取消該偏移並放大經取樣之該類比輸入訊號之一餘數之手段;用以由該多階ADC電路之一第二階段對經取樣之該類比輸入訊號之該餘數進行一第二轉換之手段;以及用以產生代表經取樣之該類比輸入訊號之一數位輸出訊號之手段。
- 如請求項18之多階ADC電路,其中,用以由該多階ADC電路之該第一階段對經取樣之該類比輸入訊號及該偏移進行該第一轉換之手段包括一連續逼近暫存器(successive approximation register,SAR)ADC,經配置以進行一SAR演算法。
- 如請求項18之多階ADC電路,其中,用以由該多階ADC電路之該第二階段對經取樣之該類比輸入訊號及該偏移進行該第二轉換之手段包括一連續逼近暫存器(SAR)ADC,經配置以進行一SAR演算法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/706,230 US10868554B1 (en) | 2019-12-06 | 2019-12-06 | Time-efficient offset cancellation for multi-stage converters |
US16/706,230 | 2019-12-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202131640A TW202131640A (zh) | 2021-08-16 |
TWI755179B true TWI755179B (zh) | 2022-02-11 |
Family
ID=73646167
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109142340A TWI755179B (zh) | 2019-12-06 | 2020-12-02 | 取消耦合至多階類比數位轉換器電路之訊號調節電路之偏移的方法以及多階類比數位轉換器電路 |
Country Status (5)
Country | Link |
---|---|
US (1) | US10868554B1 (zh) |
EP (1) | EP3832889A1 (zh) |
JP (1) | JP7157125B2 (zh) |
CN (1) | CN112929027B (zh) |
TW (1) | TWI755179B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10979064B2 (en) * | 2018-10-31 | 2021-04-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Analog to digital converter with inverter based amplifier |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2002065644A2 (en) * | 2001-01-31 | 2002-08-22 | Qualcomm Incorporated | Hybrid multi-stage circuit utilizing different types of sampling circuit |
US20110063146A1 (en) * | 2009-09-15 | 2011-03-17 | Texas Instruments Incorporated | Multistage chopper stabilized delta-sigma adc with reduced offset |
EP2355357B1 (en) * | 2010-02-01 | 2013-04-17 | Linear Technology Corporation | Time-multiplexed residue amplifier |
EP2863547A2 (en) * | 2013-10-18 | 2015-04-22 | Analog Devices Global | Multi-stage noise shaping analog-to-digital converter |
US9154146B1 (en) * | 2014-06-03 | 2015-10-06 | The Board Of Regents, The University Of Texas System | Dynamic offset injection for CMOS ADC front-end linearization |
CN106877866A (zh) * | 2014-12-17 | 2017-06-20 | 美国亚德诺半导体公司 | 用于模数转换器的微处理器辅助校准 |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3701037B2 (ja) * | 1994-01-11 | 2005-09-28 | 富士通株式会社 | サンプル・ホールド回路 |
US6289070B1 (en) | 1997-04-22 | 2001-09-11 | Silicon Laboratories, Inc. | Digital isolation system with ADC offset calibration including coarse offset |
US6285309B1 (en) * | 1999-09-14 | 2001-09-04 | Texas Instruments Incorporated | Nested pipelined analog-to-digital converter |
US6323791B1 (en) * | 1999-10-13 | 2001-11-27 | Analog Devices, Inc. | Control systems and methods for reducing residue signal offset in subranging analog-to-digital converters |
US6396429B2 (en) * | 2000-01-07 | 2002-05-28 | Analog Devices, Inc. | Front-end sampling for analog-to-digital conversion |
US6617992B2 (en) * | 2001-08-15 | 2003-09-09 | National Semiconductor Corporation | Capacitor mismatch independent gain stage for differential pipeline analog to digital converters |
JP3971414B2 (ja) * | 2004-07-16 | 2007-09-05 | ローム株式会社 | A/d変換装置、およびこれを用いた通信機器 |
US7339512B2 (en) * | 2004-09-17 | 2008-03-04 | Edgewater Computer Systems, Inc. | Analog-to-digital converter without track-and-hold |
JP4893896B2 (ja) * | 2006-06-08 | 2012-03-07 | 国立大学法人静岡大学 | アナログディジタル変換器、a/d変換ステージ、アナログ信号に対応したディジタル信号を生成する方法、およびa/d変換ステージにおける変換誤差を示す信号を生成する方法 |
US7538701B2 (en) * | 2006-06-08 | 2009-05-26 | Cosmic Circuits Private Limited | System and method for improving dynamic performance of a circuit |
JP4480744B2 (ja) * | 2007-07-31 | 2010-06-16 | 三洋電機株式会社 | アナログデジタル変換器 |
KR20100073009A (ko) | 2008-12-22 | 2010-07-01 | 한국전자통신연구원 | 다단 듀얼 연속 근사 레지스터 아날로그 디지털 변환기 및 이를 이용한 아날로그 디지털 변환 방법 |
US7978115B2 (en) * | 2009-07-06 | 2011-07-12 | Raytheon Company | System and method for analog-to-digital conversion |
US8284090B2 (en) | 2010-03-22 | 2012-10-09 | Analog Devices, Inc. | Method and apparatus for analog to digital conversion of small signals in the presence of a large DC offset |
EP2629428A1 (en) | 2012-02-16 | 2013-08-21 | Imec | A/D Converter and Method for Calibrating the Same |
US8723706B1 (en) | 2012-08-28 | 2014-05-13 | Maxim Integrated Products, Inc. | Multi-step ADC with sub-ADC calibration |
US8659461B1 (en) | 2012-11-13 | 2014-02-25 | University Of Macau | Analog to digital converter circuit |
US8779963B1 (en) * | 2013-03-12 | 2014-07-15 | Maxin Integrated Products, Inc. | Reconfigurable multiple-path pipeline ADC architecture incorporating multiple-input signal-averaging MDAC |
CN104426549B (zh) | 2013-09-11 | 2020-02-28 | 马克西姆综合产品公司 | 具有子adc校准的多步式adc |
US8884801B1 (en) | 2013-11-21 | 2014-11-11 | Inphi Corporation | High-speed analog-to-digital conversion system with flash assisted parallel SAR architecture |
US9503119B2 (en) * | 2014-05-29 | 2016-11-22 | Texas Instruments Incorporated | Common mode sampling mechanism for residue amplifier in switched current pipeline analog-to-digital converters |
EP3043478A1 (en) | 2014-12-17 | 2016-07-13 | Analog Devices, Inc. | Microprocessor-assisted calibration for analog-to-digital converter |
JP6469496B2 (ja) * | 2015-03-31 | 2019-02-13 | ルネサスエレクトロニクス株式会社 | 半導体装置及びアナログデジタル変換回路のキャリブレーション方法 |
US9654132B2 (en) | 2015-07-08 | 2017-05-16 | Marvell World Trade Ltd. | Hybrid charge-sharing charge-redistribution DAC for successive approximation analog-to-digital converters |
US9455737B1 (en) | 2015-09-25 | 2016-09-27 | Qualcomm Incorporated | Delta-sigma analog-to-digital converter (ADC) with time-interleaved (TI) or two-step successive approximation register (SAR) quantizer |
US9571115B1 (en) | 2015-11-13 | 2017-02-14 | International Business Machines Corporation | Analog to digital converter with high precision offset calibrated integrating comparators |
US10284145B2 (en) | 2016-11-03 | 2019-05-07 | Board Of Regents, The University Of Texas System | Variable gain amplifier utilizing positive feedback and time-domain calibration |
EP3503407B1 (en) | 2017-12-19 | 2021-04-07 | IMEC vzw | Improvements in or related to analog-to-digital converters |
US10128859B1 (en) * | 2018-02-20 | 2018-11-13 | Analog Devices Global Unlimited Company | Correlated double sampling analog-to-digital converter |
US10868557B2 (en) * | 2018-03-30 | 2020-12-15 | Taiwan Semiconductor Manufacturing Company, Ltd | Analog to digital converter with current steering stage |
US10608655B1 (en) * | 2018-12-06 | 2020-03-31 | Analog Devices, Inc. | Inter-stage gain calibration in double conversion analog-to-digital converter |
-
2019
- 2019-12-06 US US16/706,230 patent/US10868554B1/en active Active
-
2020
- 2020-11-30 EP EP20210620.9A patent/EP3832889A1/en active Pending
- 2020-12-02 TW TW109142340A patent/TWI755179B/zh active
- 2020-12-04 CN CN202011413878.XA patent/CN112929027B/zh active Active
- 2020-12-04 JP JP2020201819A patent/JP7157125B2/ja active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2002065644A2 (en) * | 2001-01-31 | 2002-08-22 | Qualcomm Incorporated | Hybrid multi-stage circuit utilizing different types of sampling circuit |
US20110063146A1 (en) * | 2009-09-15 | 2011-03-17 | Texas Instruments Incorporated | Multistage chopper stabilized delta-sigma adc with reduced offset |
EP2355357B1 (en) * | 2010-02-01 | 2013-04-17 | Linear Technology Corporation | Time-multiplexed residue amplifier |
EP2863547A2 (en) * | 2013-10-18 | 2015-04-22 | Analog Devices Global | Multi-stage noise shaping analog-to-digital converter |
US9154146B1 (en) * | 2014-06-03 | 2015-10-06 | The Board Of Regents, The University Of Texas System | Dynamic offset injection for CMOS ADC front-end linearization |
CN106877866A (zh) * | 2014-12-17 | 2017-06-20 | 美国亚德诺半导体公司 | 用于模数转换器的微处理器辅助校准 |
Non-Patent Citations (1)
Title |
---|
B. Song, N. Cho, B. Kim, J. Choi, Y. Kim and J. Burm, "An Autofocus Sensor With Global Shutter Using Offset-Free Frame Memory," in IEEE Transactions on Circuits and Systems II: Express Briefs, vol. 57, no. 11, pp. 878-882, Nov. 2010, doi: 10.1109/TCSII.2010.2082951. * |
Also Published As
Publication number | Publication date |
---|---|
EP3832889A1 (en) | 2021-06-09 |
CN112929027A (zh) | 2021-06-08 |
US10868554B1 (en) | 2020-12-15 |
JP2021093725A (ja) | 2021-06-17 |
TW202131640A (zh) | 2021-08-16 |
CN112929027B (zh) | 2024-05-31 |
JP7157125B2 (ja) | 2022-10-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2629429B1 (en) | A/D converter and method for calibrating the same | |
US7911370B2 (en) | Pipeline analog-to-digital converter with programmable gain function | |
US11190197B2 (en) | Correlated double sampling analog-to-digital converter | |
KR101690060B1 (ko) | 연속 접근 방식 아날로그-디지털 변환기 및 아날로그-디지털 변환 방법 | |
JP2012533200A (ja) | インターリーブ型パイプライン型バイナリーサーチa/d変換器 | |
US11108404B1 (en) | Low noise integrated circuit techniques | |
JP7115841B2 (ja) | 逐次比較レジスタ型ad変換器におけるオフセット較正方法、及び逐次比較レジスタ型アナログデジタル変換器 | |
US8164497B2 (en) | Pipeline analog-to-digital converter | |
TWI755179B (zh) | 取消耦合至多階類比數位轉換器電路之訊號調節電路之偏移的方法以及多階類比數位轉換器電路 | |
US7570191B2 (en) | Methods and systems for designing high resolution analog to digital converters | |
JP5439590B2 (ja) | 比較器、差動アンプ回路、及びアナログデジタル変換器 | |
US20160056831A1 (en) | Enhanced resolution successive-approximation register analog-to-digital converter and method | |
JP2006173807A (ja) | アナログデジタル変換器 | |
CN112953546B (zh) | 基于自动归零的逐次逼近型模拟数字转换器及工作方法 | |
JP2008118473A (ja) | デジタル回路、並びにそれを備えたアナログ/デジタル変換回路 | |
KR101122734B1 (ko) | 캐패시터의 직렬연결을 이용한 멀티플라잉 디지털 아날로그 변환기와 이를 포함하는 파이프라인 아날로그 디지털 변환기 | |
US6950051B2 (en) | Analog-digital converter with pipeline folding scheme | |
JP5565903B2 (ja) | スイッチドキャパシタ利得段 | |
JP6739485B2 (ja) | ノイズ除去を備えたアナログデジタル変換器 | |
KR102092635B1 (ko) | 동적 레지듀 증폭기 및 이를 포함하는 파이프라인 아날로그-디지털 변환기 | |
US7414563B2 (en) | Analog-to-digital converter with a plurality of conversions | |
JP2009182513A (ja) | Ad変換器 | |
JP4121969B2 (ja) | アナログデジタル変換器 | |
KR20190115524A (ko) | 서브레인징 축차 비교형 아날로그 디지털 변환기 | |
CN111147077B (zh) | 用于模拟数字转换器残余放大器的增益校准装置及方法 |