JP5439590B2 - 比較器、差動アンプ回路、及びアナログデジタル変換器 - Google Patents
比較器、差動アンプ回路、及びアナログデジタル変換器 Download PDFInfo
- Publication number
- JP5439590B2 JP5439590B2 JP2012509685A JP2012509685A JP5439590B2 JP 5439590 B2 JP5439590 B2 JP 5439590B2 JP 2012509685 A JP2012509685 A JP 2012509685A JP 2012509685 A JP2012509685 A JP 2012509685A JP 5439590 B2 JP5439590 B2 JP 5439590B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- period
- comparison reference
- voltage
- input signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45928—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
- H03F3/45968—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45212—Indexing scheme relating to differential amplifiers the differential amplifier being designed to have a reduced offset
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Analogue/Digital Conversion (AREA)
- Amplifiers (AREA)
- Manipulation Of Pulses (AREA)
Description
steering(CS)アンプが提案されている(例えば非特許文献1参照。)。CSアンプは、従来用いられていた電流源の代わりに電荷源CSを用いるとともに、負荷抵抗の代わりに負荷容量CLを用いる。CSアンプは、リセット期間において信号φをハイレベル(“H”、例えば5V)とするとともに信号/φをローレベル(“L”、例えば0V)とする。また、CSアンプは、増幅期間において信号φを“L”とするとともに信号/φを“H”とする。このようにしてCSアンプは、電荷源CSに蓄えられた電荷を負荷容量CLへ移動させることで増幅を行う。図9に示すようにCSアンプは、常時電流が流れる電流源を用いないため、消費電力を大幅に削減することが可能となる。
比較器CMPiは、アナログ入力信号VIN及び比較基準電圧Vrefiが入力される。比較器CMPiは、入力されたアナログ入力信号VINと比較基準電圧Vrefiとを比較し、その比較結果を出力する。比較基準電圧Vrefiは、例えば電圧VRH(高電位側の基準電圧)と電圧VRL(低電位側の基準電圧)間を分圧(例えば抵抗分圧)することで生成される。なお、比較器CMPi及び比較基準電圧Vrefiに付している“i”は添え字であり、iは1〜m(m=2n−1)の整数である。
averaging技術を適用した場合のプリアンプ部の構成例を示している。図6Aにおいて、PA1、PA2、PA3、PA4、・・・はプリアンプ部であり、CAVP1、CAVP2、CAVP3、・・・及びCAVN1、CAVN2、CAVN3、・・・は容量である。
with 18 ps Setup-Hold Time”, IEEE ISSCC Dig. of Tech. Papers, pp.314-315, Feb.
2007参照)に適用したものである。
amplifier)であり、72、75は並列型AD変換器(フラッシュAD変換器)であり、73はデジタルアナログ変換器(DA変換器)であり、74は減算器である。mを0<m<(n−1)の整数として、1段目の並列型AD変換器72はデジタル信号DT[n−1:m]を決定するためのAD変換処理を行い、2段目の並列型AD変換器75はデジタル信号DT[m:0]を決定するためのAD変換処理を行う。すなわち、1段目の並列型AD変換器72は、デジタル信号DT[n−1:0]のうちの上位側ビットについてのAD変換処理を行い、2段目の並列型AD変換器75は、デジタル信号DT[n−1:0]のうちの下位側ビットについてのAD変換処理を行う。並列型AD変換器72、75のそれぞれを、例えば図1に示した並列型AD変換器と同様に構成することで、AD変換器の消費電力を削減することができる。
Claims (11)
- アナログ入力信号と比較基準電圧との差を増幅するプリアンプ部と、
前記プリアンプ部の出力を基に、前記アナ口グ入カ信号と前記比較基準電圧との大小関係を判定するラッチ部とを備え、
前記プリアンプ部は、
ドレインを出力端子とするトランジスタと、
前記出力端子に接続される負荷容量と、
前記トランジスタのソースに接続される電荷源と、
前記アナ口グ入力信号及び前記比較基準電圧を入力端に受け、出力端が前記トランジスタのゲートに接続される補償回路とを備え、
前記補償回路は、
前記入力端に前記比較基準電圧が入力される第1の期間に前記トランジスタの前記ゲートと前記ドレインとを接続し、前記トランジスタのオフセット電圧に係る情報を含む電圧情報を検出して記憶し、
前記入力端に前記アナ口グ入力信号が入力される第2の期間に前記第1の期間において記憶した前記電圧情報を用いて前記トランジスタのオフセット電圧を補償することを特微とする比較器。 - アナ口グ入力信号と比較基準電圧との差を増幅するプリアンプ部と、
前記プリアンプ部の出力を基に、前記アナ口グ入力信号と前記比較基準電圧との大小関係を判定するラッチ部とを備え、
前記プリアンプ部は、
ドレインを出力端子とするトランジスタと、
前記出力端子に接続される負荷容量と、
前記トランジスタのソースに接続される電荷源と、
前記トランジスタのゲートに一方の電極が接続される検出容量と、
第1の期間に、前記検出容量の他方の電極に前記比較基準電圧を入力させる第1のスイッチと、
前記第1の期間後の第2の期間に、前記検出容量の前記他方の電極に前記アナ口グ入力信号を入力させる第2のスイッチと、
前記第1の期間に、前記トランジスタの前記ドレインと前記ゲートとを接続させる第3のスイッチと、
前記第1の期間に、前記トランジスタの前記ソースを基準電位に接続させる第4のスイッチとを有することを特微とする比較器。 - 差動アナ口グ入力信号と比較基準電圧との差を増幅する差動プリアンプ部と、
前記差動プリアンプ部の出力を基に、前記差動アナ口グ入力信号と前記比較基準電圧との大小関係を判定するラッチ部とを備え、
前記差動プリアンプ部は、
第1のドレインを正相出力端子とする第1のトランジスタと、
第2のドレインを逆相出力端子とし、第2のソースが前記第1のトランジスタの第1のソースに接続される第2のトランジスタと、
前記正相出力端子に接続される第1の負荷容量と、
前記逆相出力端子に接続される第2の負荷容量と、
前記第1のトランジスタの前記第1のソース及び前記第2のトランジスタの前記第2のソースの共通接続点に接続される電荷源と、
前記差動アナ口グ入力信号及び前記比較基準電圧を第1の入力端に受け、第1の出力端が前記第1のトランジスタの第1のゲートに接続される第1の補償回路と、
前記差動アナ口グ入力信号及び前記比較基準電圧を第2の入力端に受け、第2の出力端が前記第2のトランジスタの第2のゲートに接続される第2の補償回路とを備え、
前記第1の補償回路は、
前記第1の入力端に前記比較基準電圧が入力される第1の期間に前記第1のトランジスタの前記第1のゲートと前記第1のドレインとを接続し、前記第1のトランジスタのオフセット電圧に係る情報を含む第1の電圧情報を検出して記憶し、
前記第1の入力端に前記差動アナ口グ入力信号が入力される第2の期間に前記第1の期間において記憶した前記第1の電圧情報を用いて前記第1のトランジスタのオフセット電圧を補償し、
前記第2の補償回路は、
前記第2の入力端に前記比較基準電圧が入力される第1の期間に前記第2のトランジスタの前記第2のゲートと前記第2のドレインとを接続し、前記第2のトランジスタのオフセット電圧に係る情報を含む第2の電圧情報を検出して記憶し、
前記第2の入力端に前記差動アナ口グ入力信号が入力される第2の期間に前記第1の期間において記憶した前記第2の電圧情報を用いて前記第2のトランジスタのオフセット電圧を補償することを特徴とする比較器。 - 前記補償回路は、前記第1の期間に前記比較基準電圧が一方の電極に供給され、前記第2の期間に前記アナ口グ入力信号が前記一方の電極に供給され、かつ前記第1の期間及び前記第2の期間に他方の電極が前記トランジスタの前記ゲートに接続される検出容量を有することを特徴とする請求項1記載の比較器。
- 前記プリアンプ部は、
前記負荷容量の一方の電極が接続される電源と、
前記第2の期間に、前記負荷容量の他方の電極と前記トランジスタの前記ドレインとを接続させる第5のスイッチと、
前記第1の期間に、前記負荷容量の前記他方の電極を前記電源に接続させる第6のスイッチとをさらに有することを特徴とする請求項2記載の比較器。 - 前記プリアンプ部は、当該プリアンプ部の出力端子の電位に応じて前記負荷容量に電荷を供給する帰還回路を有することを特徴とする請求項2記載の比較器。
- 差動アナ口グ入力信号と比較基準電圧との差を増幅する差動アンプ回路であって、
第1のドレインを正相出力端子とする第1のトランジスタと、
第2のドレインを逆相出力端子とし、第2のソースが前記第1のトランジスタの第1のソースに接続される第2のトランジスタと、
前記正相出力端子に接続される第1の負荷容量と、
前記逆相出力端子に接続される第2の負荷容量と、
前記第1のトランジスタの前記第1のソース及び前記第2のトランジスタの前記第2のソースの共通接続点に接続される電荷源と、
前記差動アナ口グ入力信号及び前記比較基準電圧を第1の入力端に受け、第1の出力端が前記第1 のトランジスタの第1のゲートに接続される第1の補償回路と、
前記差動アナ口グ入力信号及び前記比較基準電圧を第2の入力端に受け、第2の出力端が前記第2のトランジスタの第2のゲートに接続される第2の補償回路とを備え、
前記第1の補償回路は、
前記第1の入力端に前記比較基準電圧が入力される第1の期間に前記第1のトランジスタの前記第1のゲートと前記第1のドレインとを接続し、前記第1のトランジスタのオフセット電圧に係る情報を含む第1の電圧情報を検出して記憶し、
前記第1の入力端に前記差動アナ口グ入力信号が入力される第2の期間に前記第1の期間において記憶した前記第1の電圧情報を用いて前記第1のトランジスタのオフセット電圧を補償し、
前記第2の補償回路は、
前記第2の入力端に前記比較基準電圧が入力される第1の期間に前記第2のトランジスタの前記第2のゲートと前記第2のドレインとを接続し、前記第2のトランジスタのオフセット電圧に係る情報を含む第2の電圧情報を検出して記憶し、
前記第2の入力端に前記差動アナ口グ入力信号が入力される第2の期間に前記第1の期間において記憶した前記第2の電圧情報を用いて前記第2のトランジスタのオフセット電圧を補償することを特徴とする差動アンプ回路。 - 入力されるアナ口グ入力信号をデジタル信号に変換するアナ口グデジタル変換器であって、
前記アナ口グ入力信号と比較基準電圧との差を増幅するプリアンプ部をそれぞれが有し、互いに異なる前記比較基準電圧が入力され、当該比較基準電圧と前記アナログ入力信号とを比較する複数の比較器と、
前記複数の比較器の出力をエンコードして前記デジタル信号を出力するエンコーダとを備え、
前記プリアンプ部は、
ドレインを出力端子とするトランジスタと、
前記出力端子に接続される負荷容量と、
前記トランジスタのソースに接続される電荷源と、
前記アナログ入力信号及び前記比較基準電圧を入力端に受け、出力端が前記トランジスタのゲートに接続される補償回路とを備え、
前記補償回路は、
前記入力端に前記比較基準電圧が入力される第1の期間に前記トランジスタの前記ゲートと前記ドレインとを接続し、前記トランジスタのオフセット電圧に係る情報を含む電圧情報を検出して記憶し、
前記入力端に前記アナ口グ入力信号が入力される第2の期間に前記第1の期間において記憶した前記電圧情報を用いて前記オフセット電圧を補償することを特徴とするアナ口グデジタル変換器。 - 入力されるアナ口グ入力信号をデジタル信号に変換するアナ口グデジタル変換器であって、
前記アナ口グ入力信号と比較基準電圧との差を増幅するプリアンプ部をそれぞれが有し、互いに異なる前記比較基準電圧が入力され、当該比較基準電圧と前記アナ口グ入力信号とを比較する複数の比較器と、
前記複数の比較器の出力を工ンコードして前記デジタル信号を出力するエンコーダとを備え、
前記プリアンプ部は、
ドレインを出力端子とするトランジスタと、
前記出力端子に接続される負荷容量と、
前記トランジスタのソースに接続される電荷源と、
前記トランジスタのゲートに一方の電極が接続される検出容量と、
第1の期間に、前記検出容量の他方の電極に前記比較基準電圧を入力させる第1のスイッチと、
前記第1の期間後の第2の期間に、前記検出容量の前記他方の電極に前記アナ口グ入力信号を入力させる第2のスイッチと、
前記第1の期間に、前記トランジスタの前記ドレインと前記ゲートとを接続させる第3のスイッチと、
前記第1の期間に、前記トランジスタのソースを基準電位に接続させる第4のスイッチとを有することを特徴とするアナ口グデジタル変換器。 - 入力される差動アナ口グ入力信号をデジタル信号に変換するアナ口グデジタル変換器であって、
前記差動アナ口グ入力信号と比較基準電圧との差を増幅する差動プリアンプ部をそれぞれが有し、互いに異なる前記比較基準電圧が入力され、当該比較基準電圧と前記差動アナ口グ入力信号とを比較する複数の比較器と、
前記複数の比較器の出力を工ンコードして前記デジタル信号を出力する工ンコーダとを備え、
前記差動プリアンプ部は、
第1のドレインを正相出力端子とする第1のトランジスタと、
第2のドレインを逆相出力端子とし、第2のソースが前記第1のトランジスタの第1のソースに接続される第2のトランジスタと、
前記正相出力端子に接続される第1の負荷容量と、
前記逆相出力端子に接続される第2の負荷容量と、
前記第1のトランジスタの前記第1のソース及び前記第2のトランジスタの第2ソースの共通接続点に接続される電荷源と、
前記差動アナログ入力信号及び前記比較基準電圧を第1の入力端に受け、第1の出力端が前記第1のトランジスタの第1のゲートに接続される第1の補償回路と、
前記差動アナ口グ入力信号及び前記比較基準電圧を第2の入力端に受け、第2の出力端が前記第2のトランジスタの第2のゲートに接続される第2の補償回路とを備え、
前記第1の補償回路は、
前記第1の入力端に前記比較基準電圧が入力される第1の期間に前記第1のトランジスタの前記第1のゲートと前記第1のドレインとを接続し、前記第1のトランジスタのオフセット電圧に係る情報を含む第1の電圧情報を検出して記憶し、
前記第1の入力端に前記差動アナ口グ入力信号が入力される第2の期間に前記第1の期間において記憶した前記第1の電圧情報を用いて前記第1のトランジスタのオフセット電圧を補償し、
前記第2の補償回路は、
前記第2の入力端に前記比較基準電圧が入力される第1の期間に前記第2のトランジスタの前記第2のゲートと前記第2のドレインを接続し、前記第2のトランジスタのオフセット電圧に係る情報を含む第2の電圧情報を検出して記憶し、
前記第2の入力端に前記差動アナ口グ入力信号が入力される第2の期間に前記第1の期間において記憶した前記第2の電圧情報を用いて前記第2のトランジスタのオフセット電圧を補償することを特徴とするアナ口グデジタル変換器。 - 前記比較器が有する前記プリアンプ部の出力に一方の電極が接続され、当該比較器とは異なる値に対応する前記比較基準電圧と前記アナ口グ入力信号とを比較する比較器が有する前記プリアンプ部の出力に他方の電極が接続された容量を有することを特微とする請求項8記載のアナ口グデジタル変換器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012509685A JP5439590B2 (ja) | 2010-04-06 | 2011-04-06 | 比較器、差動アンプ回路、及びアナログデジタル変換器 |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010087965 | 2010-04-06 | ||
JP2010087965 | 2010-04-06 | ||
PCT/JP2011/058723 WO2011126049A1 (ja) | 2010-04-06 | 2011-04-06 | 比較器、差動アンプ回路、ラッチ回路、及びアナログデジタル変換器 |
JP2012509685A JP5439590B2 (ja) | 2010-04-06 | 2011-04-06 | 比較器、差動アンプ回路、及びアナログデジタル変換器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2011126049A1 JPWO2011126049A1 (ja) | 2013-07-25 |
JP5439590B2 true JP5439590B2 (ja) | 2014-03-12 |
Family
ID=44762984
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012509685A Expired - Fee Related JP5439590B2 (ja) | 2010-04-06 | 2011-04-06 | 比較器、差動アンプ回路、及びアナログデジタル変換器 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP5439590B2 (ja) |
WO (1) | WO2011126049A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11075610B2 (en) | 2019-03-26 | 2021-07-27 | Samsung Electronics Co., Ltd. | Receiver for compensating common mode offset |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103441736B (zh) * | 2013-08-27 | 2016-02-10 | 西北工业大学 | Cmos比较器的前置放大器电路 |
KR101622788B1 (ko) * | 2014-03-04 | 2016-05-20 | 고려대학교 산학협력단 | 전력소모를 줄일 수 있는 고효율 출력 드라이버 및 상기 출력 드라이버를 포함하는 송신기 |
CN110622417B (zh) * | 2017-05-23 | 2023-07-25 | 株式会社村田制作所 | 比较电路 |
CN118117994B (zh) * | 2024-04-28 | 2024-06-25 | 成都纳川微电子科技有限公司 | 一种应用于Flash ADC的比较器及失调校正方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0743397A (ja) * | 1993-07-30 | 1995-02-14 | Seiko Instr Inc | コンパレータ回路およびコンパレータ回路の制御方法 |
-
2011
- 2011-04-06 JP JP2012509685A patent/JP5439590B2/ja not_active Expired - Fee Related
- 2011-04-06 WO PCT/JP2011/058723 patent/WO2011126049A1/ja active Application Filing
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0743397A (ja) * | 1993-07-30 | 1995-02-14 | Seiko Instr Inc | コンパレータ回路およびコンパレータ回路の制御方法 |
Non-Patent Citations (2)
Title |
---|
JPN6011021510; PETER J. LIM, BRUCE A. WOOLY: 'An 8-bit 200-MHz BiCMOS Comparator' IEEE JOURNAL OF SOLID-STATE CIRCUITS vol.25, no.1, 199002, pages 192-199 * |
JPN6011021512; Naveen Verma, Anantha P. Chandrakasan: 'An Ultra Low Energy 12-bit Rate-Resolution Scalable SAR ADC for Wireless Sensor Nodes' IEEE JOURNAL OF SOLID-STATE CIRCUITS vol.42, no.6, 2007, pages 1196-1205 * |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11075610B2 (en) | 2019-03-26 | 2021-07-27 | Samsung Electronics Co., Ltd. | Receiver for compensating common mode offset |
US11791791B2 (en) | 2019-03-26 | 2023-10-17 | Samsung Electronics Co., Ltd. | Receiver for compensating common mode offset |
Also Published As
Publication number | Publication date |
---|---|
JPWO2011126049A1 (ja) | 2013-07-25 |
WO2011126049A1 (ja) | 2011-10-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4564558B2 (ja) | 差動演算増幅回路とそれを用いたパイプライン型a/d変換装置 | |
KR100824793B1 (ko) | 기준 전압을 스스로 공급하는 파이프라인 구조의 아날로그디지털 컨버터 | |
US11438004B2 (en) | Analog to digital converter with inverter based amplifier | |
JP2006115003A (ja) | サンプルホールド回路およびそれを用いたパイプラインad変換器 | |
JP5439590B2 (ja) | 比較器、差動アンプ回路、及びアナログデジタル変換器 | |
Kim et al. | A 1-GS/s 9-bit zero-crossing-based pipeline ADC using a resistor as a current source | |
JP4681622B2 (ja) | Ad変換器 | |
Kim et al. | A 10-b 120-MS/s 45ánm CMOS ADC using a re-configurable three-stage switched amplifier | |
JP5565903B2 (ja) | スイッチドキャパシタ利得段 | |
Zhang et al. | A low-power pipelined-SAR ADC using boosted bucket-brigade device for residue charge processing | |
US20050140535A1 (en) | Analog-digital converter with pipeline folding scheme | |
US7414563B2 (en) | Analog-to-digital converter with a plurality of conversions | |
JPH0983316A (ja) | コンパレータおよびアナログ−デジタル変換回路 | |
Jarvinen et al. | A 12-bit ratio-independent algorithmic ADC for a capacitive sensor interface | |
JP3851305B2 (ja) | アナログ−デジタル変換回路 | |
Hati et al. | A 55-mW 300MS/s 8-bit CMOS parallel pipeline ADC | |
Firouzkouhi et al. | A low‐power 10‐bit CCP‐based pipelined ADC using a multi‐level variable current source MDAC and an ultra‐low‐power double‐tail dynamic latch | |
Moosazadeh et al. | A pseudo-differential MDAC with a gain-boosting inverter for pipelined ADCs | |
KR100575102B1 (ko) | 파이프라인 폴딩 구조의 아날로그-디지털 변환기 | |
Picolli et al. | A 90nm 8b 120Ms/s-250Ms/s Pipeline ADC | |
Roy et al. | Foreground calibration technique of a pipeline ADC using capacitor ratio of multiplying digital-to-analog converter (MDAC) | |
Kumar et al. | A 1 V, 39 μ W, 5-bit Multi-Level Comparator based Flash ADC | |
JP2006121480A (ja) | サンプルホールド回路及びそれを用いたパイプラインad変換器 | |
Pelgrom | Pipeline Analog-to-Digital Conversion | |
Park et al. | A 10-bit, 50-MS/s Cyclic and SAR Combined Two-stage ADC with Gain Error Calibration |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20130705 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20130705 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130731 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130731 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130917 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20130930 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131025 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131119 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131216 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
RD07 | Notification of extinguishment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7427 Effective date: 20131220 |
|
A072 | Dismissal of procedure |
Free format text: JAPANESE INTERMEDIATE CODE: A072 Effective date: 20140520 |
|
LAPS | Cancellation because of no payment of annual fees |