TWI755178B - 半導體元件及其製造方法 - Google Patents
半導體元件及其製造方法 Download PDFInfo
- Publication number
- TWI755178B TWI755178B TW109142247A TW109142247A TWI755178B TW I755178 B TWI755178 B TW I755178B TW 109142247 A TW109142247 A TW 109142247A TW 109142247 A TW109142247 A TW 109142247A TW I755178 B TWI755178 B TW I755178B
- Authority
- TW
- Taiwan
- Prior art keywords
- dielectric
- region
- fin
- semiconductor
- slit
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 95
- 238000004519 manufacturing process Methods 0.000 title claims description 25
- 238000002955 isolation Methods 0.000 claims abstract description 135
- 238000000034 method Methods 0.000 claims abstract description 86
- 239000003989 dielectric material Substances 0.000 claims abstract description 54
- 239000000758 substrate Substances 0.000 claims abstract description 40
- 239000000463 material Substances 0.000 claims description 25
- 238000005530 etching Methods 0.000 claims description 20
- 239000010410 layer Substances 0.000 description 67
- 229910052581 Si3N4 Inorganic materials 0.000 description 34
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 33
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 31
- 229910052710 silicon Inorganic materials 0.000 description 31
- 239000010703 silicon Substances 0.000 description 31
- 125000006850 spacer group Chemical group 0.000 description 22
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 20
- 238000000231 atomic layer deposition Methods 0.000 description 16
- 229910052814 silicon oxide Inorganic materials 0.000 description 16
- 230000005669 field effect Effects 0.000 description 14
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 12
- 230000015572 biosynthetic process Effects 0.000 description 12
- 238000000151 deposition Methods 0.000 description 12
- 239000011229 interlayer Substances 0.000 description 12
- 238000005137 deposition process Methods 0.000 description 10
- 229910004298 SiO 2 Inorganic materials 0.000 description 9
- 238000005229 chemical vapour deposition Methods 0.000 description 7
- 230000008021 deposition Effects 0.000 description 7
- KRHYYFGTRYWZRS-UHFFFAOYSA-N hydrofluoric acid Substances F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 7
- 229910021529 ammonia Inorganic materials 0.000 description 6
- 239000007789 gas Substances 0.000 description 6
- 229910052751 metal Inorganic materials 0.000 description 6
- 239000002184 metal Substances 0.000 description 6
- 239000000126 substance Substances 0.000 description 5
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 4
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 4
- KXNLCSXBJCPWGL-UHFFFAOYSA-N [Ga].[As].[In] Chemical compound [Ga].[As].[In] KXNLCSXBJCPWGL-UHFFFAOYSA-N 0.000 description 4
- 238000000277 atomic layer chemical vapour deposition Methods 0.000 description 4
- 238000000407 epitaxy Methods 0.000 description 4
- 239000012535 impurity Substances 0.000 description 4
- 239000000203 mixture Substances 0.000 description 4
- 230000003647 oxidation Effects 0.000 description 4
- 238000007254 oxidation reaction Methods 0.000 description 4
- 238000000059 patterning Methods 0.000 description 4
- 239000005360 phosphosilicate glass Substances 0.000 description 4
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 3
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 3
- 238000011161 development Methods 0.000 description 3
- 230000018109 developmental process Effects 0.000 description 3
- 238000001312 dry etching Methods 0.000 description 3
- 239000001257 hydrogen Substances 0.000 description 3
- 229910052739 hydrogen Inorganic materials 0.000 description 3
- QPJSUIGXIBEQAC-UHFFFAOYSA-N n-(2,4-dichloro-5-propan-2-yloxyphenyl)acetamide Chemical compound CC(C)OC1=CC(NC(C)=O)=C(Cl)C=C1Cl QPJSUIGXIBEQAC-UHFFFAOYSA-N 0.000 description 3
- 238000007517 polishing process Methods 0.000 description 3
- 229910021332 silicide Inorganic materials 0.000 description 3
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical group [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 3
- 239000002344 surface layer Substances 0.000 description 3
- IHGSAQHSAGRWNI-UHFFFAOYSA-N 1-(4-bromophenyl)-2,2,2-trifluoroethanone Chemical compound FC(F)(F)C(=O)C1=CC=C(Br)C=C1 IHGSAQHSAGRWNI-UHFFFAOYSA-N 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 2
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 2
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 2
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- CHYRFIXHTWWYOX-UHFFFAOYSA-N [B].[Si].[Ge] Chemical compound [B].[Si].[Ge] CHYRFIXHTWWYOX-UHFFFAOYSA-N 0.000 description 2
- HMDDXIMCDZRSNE-UHFFFAOYSA-N [C].[Si] Chemical compound [C].[Si] HMDDXIMCDZRSNE-UHFFFAOYSA-N 0.000 description 2
- IHLNQRLYBMPPKZ-UHFFFAOYSA-N [P].[C].[Si] Chemical compound [P].[C].[Si] IHLNQRLYBMPPKZ-UHFFFAOYSA-N 0.000 description 2
- HIVGXUNKSAJJDN-UHFFFAOYSA-N [Si].[P] Chemical compound [Si].[P] HIVGXUNKSAJJDN-UHFFFAOYSA-N 0.000 description 2
- AUCDRFABNLOFRE-UHFFFAOYSA-N alumane;indium Chemical compound [AlH3].[In] AUCDRFABNLOFRE-UHFFFAOYSA-N 0.000 description 2
- MDPILPRLPQYEEN-UHFFFAOYSA-N aluminium arsenide Chemical compound [As]#[Al] MDPILPRLPQYEEN-UHFFFAOYSA-N 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 239000005388 borosilicate glass Substances 0.000 description 2
- 229910052681 coesite Inorganic materials 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 229910052906 cristobalite Inorganic materials 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 2
- MROCJMGDEKINLD-UHFFFAOYSA-N dichlorosilane Chemical compound Cl[SiH2]Cl MROCJMGDEKINLD-UHFFFAOYSA-N 0.000 description 2
- 230000009969 flowable effect Effects 0.000 description 2
- 230000001590 oxidative effect Effects 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 239000000377 silicon dioxide Substances 0.000 description 2
- 235000012239 silicon dioxide Nutrition 0.000 description 2
- 229910052682 stishovite Inorganic materials 0.000 description 2
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 2
- 229910052905 tridymite Inorganic materials 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- OTMSDBZUPAUEDD-UHFFFAOYSA-N Ethane Chemical compound CC OTMSDBZUPAUEDD-UHFFFAOYSA-N 0.000 description 1
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 1
- 229910005542 GaSb Inorganic materials 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- 229910003855 HfAlO Inorganic materials 0.000 description 1
- 229910004129 HfSiO Inorganic materials 0.000 description 1
- 238000003917 TEM image Methods 0.000 description 1
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 1
- 229910007875 ZrAlO Inorganic materials 0.000 description 1
- MCMNRKCIXSYSNV-UHFFFAOYSA-N ZrO2 Inorganic materials O=[Zr]=O MCMNRKCIXSYSNV-UHFFFAOYSA-N 0.000 description 1
- 229910006501 ZrSiO Inorganic materials 0.000 description 1
- CFOAUMXQOCBWNJ-UHFFFAOYSA-N [B].[Si] Chemical compound [B].[Si] CFOAUMXQOCBWNJ-UHFFFAOYSA-N 0.000 description 1
- DUFGEJIQSSMEIU-UHFFFAOYSA-N [N].[Si]=O Chemical compound [N].[Si]=O DUFGEJIQSSMEIU-UHFFFAOYSA-N 0.000 description 1
- GKBGHCPLKKJISY-UHFFFAOYSA-N [O-2].[Hf+4].[Si+4].[Zr+4].[O-2].[O-2].[O-2].[O-2].[O-2] Chemical compound [O-2].[Hf+4].[Si+4].[Zr+4].[O-2].[O-2].[O-2].[O-2].[O-2] GKBGHCPLKKJISY-UHFFFAOYSA-N 0.000 description 1
- CEPICIBPGDWCRU-UHFFFAOYSA-N [Si].[Hf] Chemical compound [Si].[Hf] CEPICIBPGDWCRU-UHFFFAOYSA-N 0.000 description 1
- UGACIEPFGXRWCH-UHFFFAOYSA-N [Si].[Ti] Chemical compound [Si].[Ti] UGACIEPFGXRWCH-UHFFFAOYSA-N 0.000 description 1
- ILCYGSITMBHYNK-UHFFFAOYSA-N [Si]=O.[Hf] Chemical compound [Si]=O.[Hf] ILCYGSITMBHYNK-UHFFFAOYSA-N 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- VYBYZVVRYQDCGQ-UHFFFAOYSA-N alumane;hafnium Chemical compound [AlH3].[Hf] VYBYZVVRYQDCGQ-UHFFFAOYSA-N 0.000 description 1
- UQZIWOQVLUASCR-UHFFFAOYSA-N alumane;titanium Chemical compound [AlH3].[Ti] UQZIWOQVLUASCR-UHFFFAOYSA-N 0.000 description 1
- LVQULNGDVIKLPK-UHFFFAOYSA-N aluminium antimonide Chemical compound [Sb]#[Al] LVQULNGDVIKLPK-UHFFFAOYSA-N 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- MIQVEZFSDIJTMW-UHFFFAOYSA-N aluminum hafnium(4+) oxygen(2-) Chemical compound [O-2].[Al+3].[Hf+4] MIQVEZFSDIJTMW-UHFFFAOYSA-N 0.000 description 1
- HVXCTUSYKCFNMG-UHFFFAOYSA-N aluminum oxygen(2-) zirconium(4+) Chemical compound [O-2].[Zr+4].[Al+3] HVXCTUSYKCFNMG-UHFFFAOYSA-N 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- VTYDSHHBXXPBBQ-UHFFFAOYSA-N boron germanium Chemical compound [B].[Ge] VTYDSHHBXXPBBQ-UHFFFAOYSA-N 0.000 description 1
- 239000005380 borophosphosilicate glass Substances 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- BUMGIEFFCMBQDG-UHFFFAOYSA-N dichlorosilicon Chemical compound Cl[Si]Cl BUMGIEFFCMBQDG-UHFFFAOYSA-N 0.000 description 1
- 239000000945 filler Substances 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 229910052731 fluorine Inorganic materials 0.000 description 1
- VTGARNNDLOTBET-UHFFFAOYSA-N gallium antimonide Chemical compound [Sb]#[Ga] VTGARNNDLOTBET-UHFFFAOYSA-N 0.000 description 1
- HZXMRANICFIONG-UHFFFAOYSA-N gallium phosphide Chemical compound [Ga]#P HZXMRANICFIONG-UHFFFAOYSA-N 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- KQHQLIAOAVMAOW-UHFFFAOYSA-N hafnium(4+) oxygen(2-) zirconium(4+) Chemical compound [O--].[O--].[O--].[O--].[Zr+4].[Hf+4] KQHQLIAOAVMAOW-UHFFFAOYSA-N 0.000 description 1
- CJNBYAVZURUTKZ-UHFFFAOYSA-N hafnium(iv) oxide Chemical compound O=[Hf]=O CJNBYAVZURUTKZ-UHFFFAOYSA-N 0.000 description 1
- 150000002431 hydrogen Chemical class 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 238000011065 in-situ storage Methods 0.000 description 1
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 1
- MRELNEQAGSRDBK-UHFFFAOYSA-N lanthanum(3+);oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[La+3].[La+3] MRELNEQAGSRDBK-UHFFFAOYSA-N 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- QKCGXXHCELUCKW-UHFFFAOYSA-N n-[4-[4-(dinaphthalen-2-ylamino)phenyl]phenyl]-n-naphthalen-2-ylnaphthalen-2-amine Chemical compound C1=CC=CC2=CC(N(C=3C=CC(=CC=3)C=3C=CC(=CC=3)N(C=3C=C4C=CC=CC4=CC=3)C=3C=C4C=CC=CC4=CC=3)C3=CC4=CC=CC=C4C=C3)=CC=C21 QKCGXXHCELUCKW-UHFFFAOYSA-N 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- UZLYXNNZYFBAQO-UHFFFAOYSA-N oxygen(2-);ytterbium(3+) Chemical compound [O-2].[O-2].[O-2].[Yb+3].[Yb+3] UZLYXNNZYFBAQO-UHFFFAOYSA-N 0.000 description 1
- RVTZCBVAJQQJTK-UHFFFAOYSA-N oxygen(2-);zirconium(4+) Chemical compound [O-2].[O-2].[Zr+4] RVTZCBVAJQQJTK-UHFFFAOYSA-N 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 239000011295 pitch Substances 0.000 description 1
- 150000003839 salts Chemical class 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- TXEYQDLBPFQVAA-UHFFFAOYSA-N tetrafluoromethane Chemical compound FC(F)(F)F TXEYQDLBPFQVAA-UHFFFAOYSA-N 0.000 description 1
- 238000004627 transmission electron microscopy Methods 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
- GFQYVLUOOAAOGM-UHFFFAOYSA-N zirconium(iv) silicate Chemical compound [Zr+4].[O-][Si]([O-])([O-])[O-] GFQYVLUOOAAOGM-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823412—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66545—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823431—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823437—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823462—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate insulating layers, e.g. different gate insulating layer thicknesses, particular gate insulator materials or particular gate insulator implants
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823481—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/08—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
- H01L27/085—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
- H01L27/088—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
- H01L27/0886—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66787—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
- H01L29/66795—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
- H01L29/6681—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET using dummy structures having essentially the same shape as the semiconductor body, e.g. to provide stability
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/161—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
- H01L29/165—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/26—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys
- H01L29/267—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys in different semiconductor regions, e.g. heterojunctions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7842—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
- H01L29/7848—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
一種方法包含形成突出於隔離區域的頂表面的半導體鰭片。隔離區域延伸到半導體基材中。蝕刻半導體鰭片的一部分以形成溝槽,此溝槽延伸到低於隔離區域的底表面並且延伸到半導體基材中。此方法更包含用第一介電質材料填充溝槽以形成第一鰭片隔離區域,使第一鰭片隔離區域凹陷以形成第一凹槽,以及用第二介電質材料填充第一凹槽。第一介電質材料和第二介電質材料組合形成第二鰭片隔離區域。
Description
本公開涉及半導體元件及其製造方法。
積體電路(Integrated Circuit,IC)材料和設計的技術進步已經產生了幾代積體電路,其中每一代都具有比前幾代更小、更複雜的電路。在積體電路發展的過程中,功能密度(例如,每個晶片面積之互連元件的數量)通常增加而幾何尺寸減小。這種按比例縮小的過程通常是透過提高生產效率和降低相關成本來獲益。
這種按比例縮小還增加了積體電路處理和製造的複雜性,並且為了要實現這些進步,需要在積體電路處理和製造中進行類似的發展。例如,已經引入了鰭式場效應電晶體(Fin Field-Effect Transistors,FinFETs)來替代平面電晶體。鰭式場效應電晶體的結構和製造鰭式場效應電晶體的方法正在開發中。
鰭式場效應電晶體的形成通常包含形成長的半導體鰭片和長的閘極堆疊,然後形成隔離區域以將長的半導
體鰭片和長的閘極堆疊切割成較短的部分,使得較短的部分可以作為鰭式場效應電晶體的鰭片和閘極堆疊。
依據本公開之部分實施例,提供一種方法,包含:形成突出高於複數個隔離區域的複數個頂表面的半導體鰭片,其中隔離區域延伸到半導體基材中;蝕刻半導體鰭片的部分以形成溝槽,其中溝槽延伸到低於隔離區域的底表面,並延伸到半導體基材中;使用第一介電質材料填充溝槽以形成第一鰭片隔離區域;凹陷第一鰭片隔離區域以形成第一凹槽;以及使用第二介電質材料填充第一凹槽,其中第一介電質材料和第二介電質材料組合形成第二鰭片隔離區域。
依據本公開之部分實施例,提供一種元件,包含:半導體基材、複數個隔離區域和介電質區域。複數個隔離區域延伸到半導體基材中。介電質區域包含下部位和上部位。下部位在其中具有第一縫隙。上部位在其中具有第二縫隙,其中第一縫隙透過介電質區域的上部位的底部位與第二縫隙間隔開。
依據本公開之部分實施例,提供一種元件,包含:基材、複數個隔離區域、半導體鰭片、第一磊晶半導體區域、第二磊晶半導體區域、第一介電質區域和第二介電質區域。複數個隔離區域延伸到基材中。半導體鰭片從隔離區域的複數個頂表面向上延伸。第一磊晶半導體區域和第
二磊晶半導體區域延伸到半導體鰭片中。第一介電質區域橫向地在第一磊晶半導體區域和第二磊晶半導體區域之間。第二介電質區域在第一介電質區域上,其中第二介電質區域包含與第一介電質區域的頂表面接觸的U形底部位。
10:晶片
20:基材
22:淺溝槽隔離區域
22A:頂表面
22B:底表面
24:半導體條
24':突出的鰭片
25:介電質虛設條
25':虛設鰭片
30:虛設閘極堆疊
32:虛設閘極介電質
34:虛設閘極電極
36:硬遮罩層
38:閘極間隔物
38TS:頂表面
40:凹槽
41:磊晶區域
42:磊晶區域
46:接觸蝕刻停止層
48:層間介電層
50:閘極隔離區域
51:縫隙
52:介電質遮罩
54:鰭片隔離區域
54':襯墊
54's:線
54S:界面層
55:縫隙
56:溝槽
57:虛線
58:閘極介電質層
60:閘極電極
62:閘極堆疊
66:介電質硬遮罩
66S:界面層
67:縫隙
68:凹槽
68A:凹槽
68B:凹槽
70:介電質區域
70A:介電質區域
70B:介電質區域
70C:介電質區域
71:縫隙
71A:縫隙
71B:縫隙
73:區域
74:閘極接觸塞
75:隔離區域
76:源極/汲極矽化物區域
78:源極/汲極接觸塞
80A:鰭式場效應電晶體
80B:鰭式場效應電晶體
84:區域
200:製造流程
202:步驟
204:步驟
206:步驟
208:步驟
210:步驟
212:步驟
214:步驟
216:步驟
218:步驟
220:步驟
222:步驟
224:步驟
226:步驟
228:步驟
230:步驟
232:步驟
7B-7B:橫截面
8B-8B:橫截面
D1:距離
H1:高度
W1:寬度
W2:寬度
X:方向
Y:方向
當結合附圖閱讀時,根據以下詳細描述可以最好地理解本公開的各方面。應理解,根據行業中的標準實踐,各種特徵未按比例繪製。實際上,為了清楚起見,各種特徵的尺寸可以任意地增加或減小。
第1圖至第4圖、第5A圖、第5B圖、第6圖、第7A圖、第7B圖、第8A圖、第8B圖和第9圖至第15圖繪示根據部分實施例形成隔離區域和鰭式場效應電晶體的中間階段的透視圖、橫截面圖和俯視圖。
第16A圖繪示根據部分實施例中元件區域的俯視圖。
第16B圖繪示根據部分實施例中元件區域的透視圖。
第17圖繪示根據部分實施例中用於形成隔離區域和鰭式場效應電晶體的製造流程。
以下提供了用於實現本公開的不同特徵的許多不同的實施例或示例。以下描述元件和配置的特定示例以簡化本公開。當然,這些僅是示例,並不旨在進行限制。例
如,在下面的描述中,在第二特徵之上或上方形成第一特徵可以包含其中第一特徵和第二特徵以直接接觸形成的實施例,並且還可以包含其中在第一特徵和第二特徵之間形成附加特徵,使得第一特徵和第二特徵可以不直接接觸的實施例。另外,本公開可以在各個示例中重複參考數字和/或文字。此重複是出於簡單和清楚的目的,並且其本身並不指示所討論的各種實施例和/或配置之間的關係。
更甚者,空間相對的詞彙(例如,「低於」、「下方」、「之下」、「上方」、「之上」等相關詞彙)於此用以簡單描述如圖所示之元件或特徵與另一元件或特徵的關係。在使用或操作時,除了圖中所繪示的轉向之外,這些空間相對的詞彙涵蓋元件的不同轉向。再者,這些元件可旋轉(旋轉90度或其他角度),且在此使用之空間相對的描述語可作對應的解讀。
根據部分實施例,提供了用於切割鰭片和閘極堆疊的隔離區域、鰭式場效應電晶體及其形成方法。根據本公開的部分實施例,形成閘極隔離區域和鰭片隔離區域,然後使其凹陷,並且將介電質材料填充到所得的凹槽中。透過此過程,可以密封在閘極隔離區域和鰭片隔離區域中產生的縫隙。根據部分繪示的實施例,使用鰭式場效應電晶體的形成作為示例來解釋本公開的概念。其他類型的電晶體(例如,平面電晶體、閘極全環(Gate-All-Around,GAA)電晶體等)也可以採用本公開的實施例來切割相應的主動區域和閘極堆疊。本公開討論的實施例將提供示例,
以使得能夠製造或使用本公開的主題,並且本領域具通常知識者將容易理解可以在保持於不同實施例的預期範圍內的同時進行各種修改。貫穿各種視圖和說明性實施例,相似的參考標號用於指示相似的元件。儘管方法實施例可以被討論為以特定順序執行,但是其他方法實施例可以以任何邏輯順序執行。
第1圖至第4圖、第5A圖、第5B圖、第6圖、第7A圖、第7B圖、第8A圖、第8B圖和第9圖至第15圖繪示根據部分實施例形成隔離區域和鰭式場效應電晶體的中間階段的透視圖、橫截面圖和俯視圖。相應的製程也示意性地反映在第17圖所示的製程流程中。
第1圖繪示初始結構的透視圖。初始結構包含晶片10,其中晶片10進一步包含基材20。基材20可以是半導體基材,此半導體基材可以是矽基材、矽鍺基材或由其他半導體材料形成的基材。基材20可以摻雜有p型或n型雜質。可以形成從基材20的頂表面延伸到基材20中的隔離區域22(例如,淺溝槽隔離(Shallow Trench Isolation,STI)區域)。相應的製程在第17圖所示的製造流程200中繪示為步驟202。在相鄰的淺溝槽隔離區域22之間之部分的基材20被稱為半導體條24。根據本公開的部分實施例,半導體條24是原始基材20的一部分,因此半導體條24的材料與基材20的材料相同。根據本公開的其他實施例,半導體條24是透過蝕刻淺溝槽隔離區域22之間之部分的基材20以形成凹槽,並且執行磊晶製程
以在凹槽中再生長另一個半導體材料而形成的替換條。因此,半導體條24由不同於基材20的半導體材料形成。根據部分實施例,半導體條24由矽(Si)、矽磷(SiP)、矽碳(SiC)、矽磷碳(SiPC)、矽鍺(SiGe)、矽鍺硼(SiGeB)、鍺(Ge)、III-V族化合物半導體(例如,磷化銦(InP)、砷化鎵(GaAs)、砷化鋁(AlAs)、砷化銦(InAs)、砷化銦鋁(InAlAs)、砷化銦鎵(InGaAs)等)形成。
淺溝槽隔離區域22可以包含襯墊氧化物(未繪示),其可以是透過熱氧化基材20的表面層而形成的熱氧化物。襯墊氧化物也可以是使用以下方法形成之沉積的氧化矽層,所使用的方法,例如,原子層沉積(Atomic Layer Deposition,ALD)、高密度電漿化學氣相沉積(High-Density Plasma Chemical Vapor Deposition,HDPCVD)、化學氣相沉積(Chemical Vapor Deposition,CVD)等。淺溝槽隔離區域22還可以包含在襯墊氧化物上方的介電質材料,其中可以使用可流動化學氣相沉積(Flowable Chemical Vapor Deposition,FCVD)、旋轉塗佈(spin-on coating)等形成介電質材料。
第2圖繪示介電質虛設條25的形成,其可透過蝕刻半導體條24之一以形成凹槽,然後用介電質材料填充凹槽而形成。相應的製程在第17圖所示的製造流程200中繪示為步驟204。介電質材料可以由高介電常數介電質材
料(例如,氮化矽)形成或包含高介電常數介電質材料。另外,選擇介電質虛設條25的材料,使得其相對於隨後形成的虛設閘極堆疊的材料和淺溝槽隔離區域22的材料(例如,氧化矽)具有高蝕刻選擇性。介電質虛設條25的底表面可以高於、齊平或低於淺溝槽隔離區域22的底表面。
參照第3圖,使淺溝槽隔離區域22凹陷。半導體條24和介電質虛設條25的頂部位突出高於淺溝槽隔離區域22之剩餘部分的頂表面22A,以分別地形成突出的鰭片24'和虛設鰭片25'。相應的製程在第17圖所示的製造流程200中繪示為步驟206。可以使用乾式蝕刻製程來執行蝕刻,其中可以使用諸如(HF3)和氨(NH3)的混合物之類的蝕刻氣體。根據本公開的其他實施例,利用濕式蝕刻製程執行淺溝槽隔離區域22的凹陷。蝕刻的化學物質可以包含諸如氫氟酸(HF)溶液。
在上述實施例中,可以透過任何合適的方法來圖案化鰭片。例如,可以使用一種或多種光刻製程來圖案化鰭片,所述光刻製程包含雙圖案化或多圖案化製程。通常,雙圖案化或多圖案化製程將光刻和自對準製程相結合,從而允許例如產生之圖案的間距小於使用單個、直接光刻法可獲得的間距。例如,在一些實施例中,在基材上方形成犧牲層,並使用光刻製程對其進行圖案化。使用自對準製程在圖案化的犧牲層旁邊形成間隔物。然後移除犧牲層,接著可以使用剩餘的間隔物或心軸來圖案化鰭片。
進一步參考第3圖,在(突出的)鰭片24'和虛設
鰭片25'的頂表面和側壁上形成虛設閘極堆疊30和閘極間隔物。相應的製程在第17圖所示的製造流程200中繪示為步驟208。虛設閘極堆疊30可以包含虛設閘極介電質32和在虛設閘極介電質32上方的虛設閘極電極34。例如,可以使用多晶矽或非晶矽或使用其他材料形成虛設閘極電極34。每個虛設閘極堆疊30還可在虛設閘極電極34上方包含一個(或多個)硬遮罩層36。硬遮罩層36可由氮化矽、氧化矽、碳氮化矽或其多層形成。虛設閘極堆疊30可以跨過單個或多個突出的鰭片24'和虛設鰭片25'和/或淺溝槽隔離區域22。虛設閘極堆疊30的長度方向垂直突出的鰭片24'和虛設鰭片25'的長度方向。
接下來,在虛設閘極堆疊30的側壁上形成閘極間隔物38。根據本公開的部分實施例,閘極間隔物38由介電質材料(例如,氮化矽(SiN)、氧化矽(SiO2)、碳氮化矽(SiCN)、氧氮化矽(SiON)、氧碳氮化矽(SiOCN)等)形成,並且可以具有單層結構或包含多個介電層的多層結構。閘極間隔物38的寬度可以在大約1奈米和大約3奈米之間的範圍內。
根據本公開的部分實施例,執行蝕刻製程(以下稱為源極/汲極凹陷)以蝕刻未被虛設閘極堆疊30和閘極間隔物38覆蓋之突出的鰭片24'的部分,從而得到第4圖所示的結構。相應的製程在第17圖所示的製造流程200中繪示為步驟210。此凹陷製程可以是各向異性的,因此,位於虛設閘極堆疊30和閘極間隔物38正下方之突出的鰭
片24'的部分被保護,並且未被蝕刻。根據部分實施例,凹陷的半導體條24的頂表面可以低於淺溝槽隔離區域22的頂表面22A。由蝕刻部分之突出的鰭片24'而留下的空間被稱為凹槽40。在蝕刻過程中,不蝕刻介電質虛設鰭片25'。例如,可以使用三氟化氮(NF3)和氨(NH3)的混合物、氫氟酸(HF)和氨(NH3)的混合物等來蝕刻突出的鰭片24'。
接下來,透過從凹槽40選擇性地生長半導體材料來形成磊晶區域(源極/汲極區域)42,得到第5A圖的結構。相應的製程在第17圖所示的製造流程200中繪示為步驟212。根據部分實施例,磊晶區域42包含矽鍺、矽、矽碳等。取決於所得的鰭式場效應電晶體是p型鰭式場效應電晶體還是n型鰭式場效應電晶體,隨著磊晶的進行,可以原位摻雜p型或n型雜質。例如,當所得的鰭式場效應電晶體是p型鰭式場效應電晶體時,可以生長矽鍺硼(SiGeB)、矽硼(SiB)、鍺硼(GeB)等。相反地,當所得的鰭式場效應電晶體是n型鰭式場效應電晶體時,可以生長矽磷(SiP)、矽碳磷(SiCP)等。根據本公開的其他實施例,磊晶區域42由III-V族化合物半導體(例如,砷化鎵(GaAs)、磷化銦(InP)、氮化鎵(GaN)、砷化銦鎵(InGaAs)、砷化銦鋁(InAlAs)、銻化鎵(GaSb)、銻化鋁(AlSb)、砷化鋁(AlAs)、磷化鋁(AlP)、磷化鎵(GaP)、其組合或多其層)形成。在磊晶區域42完全地填充凹槽40之後,磊晶區域42開始水平地擴展,
並且可以形成晶面(facet)。
第5B圖繪示根據本公開之其他實施例中源極/汲極區域42的形成。根據這些實施例,如第4圖所繪示之突出的鰭片24'沒有被凹陷,並且磊晶區域41生長在突出的鰭片24'上。取決於所得的鰭式場效應電晶體是p型還是n型鰭式場效應電晶體,磊晶區域41的材料可以類似於第5A圖所示的磊晶區域42的材料。因此,源極/汲極區域42包含突出的鰭片24'和磊晶區域41。可以(或可以不)進行佈植製程以佈植n型雜質或p型雜質。
第6圖繪示在形成接觸蝕刻停止層(Contact Etch Stop Layer,CESL)46和層間介電層(Inter-Layer Dielectric,ILD)48之後的結構的透視圖。相應的製程在第17圖所示的製造流程200中繪示為步驟214。接觸蝕刻停止層46可以由氮化矽、碳氮化矽等形成。例如,可以使用諸如原子層沉積或化學氣相沉積的保形沉積方法來形成接觸蝕刻停止層46。層間介電層48可以包含使用諸如可流動化學氣相沉積、旋轉塗佈、化學氣相沉積或其他沉積方法形成的介電質材料。層間介電層48也可以由含氧的介電質材料製成,此材料可以是基於氧化矽的材料(例如,氧化矽、磷矽酸鹽玻璃(Phospho-Silicate Glass,PSG)、硼矽酸鹽玻璃(Boro-Silicate Glass,BSG)、摻硼磷矽酸鹽玻璃(Boron-Doped Phospho-Silicate Glass,BPSG)等)。執行諸如化學機械平坦化(Chemical Mechanical
Polish,CMP)製程或機械研磨製程之類的平坦化製程,以使層間介電層48、虛設閘極堆疊30和閘極間隔物38的頂表面彼此齊平。
第7A圖繪示在形成閘極隔離區域50之後晶片10的一部分的平面圖(俯視圖),此閘極隔離區域50有時被稱為切割多晶矽(Cut-Poly,CPO)區域。相應的製程在第17圖所示的製造流程200中繪示為步驟216。相應的製程也可以被稱為切割多晶矽製程。圖示中繪示了突出的鰭片24'、介電質虛設鰭片25'、虛設閘極堆疊30和閘極間隔物38。突出的鰭片24'可以在虛設閘極堆疊30的正下方,並且源極/汲極區域42形成在虛設閘極堆疊30之間。可以理解,從相鄰之突出的鰭片24'生長的源極/汲極區域42可能會被合併(為了清楚起見在第7A圖中未繪示)。突出的鰭片24'為在X方向上具有長度方向的長條。虛設閘極堆疊30為在Y方向上具有長度方向的長條。
第7B圖繪示從第7A圖中的參考橫截面7B-7B獲得的橫截面圖。形成閘極隔離區域50以將長的虛設閘極堆疊30分成較短的部分,使得較短的虛設閘極堆疊30可以作為不同的鰭式場效應電晶體的虛設閘極堆疊。應當理解,在所示的示例實施例中,在形成替代閘極堆疊之前形成閘極隔離區域50。在其他實施例中,也可以在形成替代閘極堆疊之後形成閘極隔離區域50,並且因此替代閘極堆疊被閘極隔離區域50切割。根據部分實施例,閘極隔離區域50的形成包含形成蝕刻遮罩(例如,圖案化的光阻),
其中要形成閘極隔離區域50(第7A圖)的區域透過蝕刻遮罩中的開口露出。蝕刻遮罩中的開口在部分的虛設鰭片25'的正上方。然後,蝕刻透過蝕刻遮罩暴露之部分的虛設閘極堆疊30。從第7B圖可以看出,可以在暴露出虛設鰭片25'之後停止蝕刻。接下來,移除蝕刻遮罩,並且沉積介電質材料以填充虛設閘極堆疊30中的開口。
根據部分實施例,使用諸如原子層沉積的保形沉積方法來執行介電質材料的沉積,其中原子層沉積可以是電漿增強原子層沉積(Plasma-Enhanc Atomic Layer Deposition,PEALD)、熱原子層沉積等。介電質材料可以由氮化矽(SiN)、氧化矽(SiO2)、氧碳化矽(SiOC)、氧碳氮化矽(SiOCN)等或其組合形成或包含氮化矽(SiN)、氧化矽(SiO2)、氧碳化矽(SiOC)、氧碳氮化矽(SiOCN)等。根據部分實施例,介電質材料包含氮化矽(SiN),並且使用包含二氯甲矽烷(SiH2Cl2)和氨氣(NH3)的製程氣體來執行沉積。也可以添加氫氣(H2)。可以使用電漿增強原子層沉積在約450℃至約650℃之間的溫度下進行沉積製程。在沉積製程之後,執行諸如化學機械平坦化製程或機械研磨製程的平坦化製程。介電質材料的剩餘部分是閘極隔離區域50。縫隙51可以形成在閘極隔離區域的中間(如第7A圖和第7B圖所示)。縫隙51的寬度可以在大約0.5奈米和大約2奈米之間的範圍內。
第8A圖繪示形成鰭片隔離區域54的平面圖,鰭
片隔離區域54有時被稱為OD邊緣上切割多晶矽(Cut-Poly on OD Edge,CPODE)區域。相應的製程在第17圖所示的製造流程200中繪示為步驟218。相應的製程也可以被稱為CPODE製程。鰭片隔離區域54將長的突出的鰭片24'分為多個較短的部分,使得多個較短的突出的鰭片24'可以作為不同的鰭式場效應電晶體的主動區域(例如,通道)。鰭片隔離區域54還可將相鄰的鰭式場效應電晶體的源極/汲極區域彼此分開。
第8B圖繪示從第8A圖中的參考橫截面8B-8B獲得的橫截面圖。根據部分實施例,鰭片隔離區域54的形成包含形成蝕刻遮罩,並使用此蝕刻遮罩來蝕刻虛設閘極堆疊30。在蝕刻製程中,首先各向異性地蝕刻虛設閘極堆疊30,直到暴露出下面突出的鰭片24'。可以在淺溝槽隔離區域22上停止蝕刻。然後蝕刻突出的鰭片24',並且蝕刻繼續向下進入下面的半導體條24,並且進一步向下進入在下面的半導體基材20的主體部分。淺溝槽隔離區域22作為蝕刻遮罩以定義所形成的開口的圖案。接下來,將介電質材料沉積到透過蝕刻製程而形成的開口中,然後進行平坦化製程以移除介電質材料的多餘部分。剩餘的介電質材料形成鰭片隔離區域54。
根據部分實施例,(在形成鰭片隔離區域54之前或之後)形成介電質遮罩52以保護層間介電層48。介電質遮罩52的形成可以包含使層間介電層48凹陷,並且用介電質材料填充所形成的凹槽。介電質遮罩52可以由氮化
矽(SiN)、氧化矽(SiO2)、氧碳化矽(SiOC)、氧碳氮化矽(SiOCN)等形成或包含氮化矽(SiN)、氧化矽(SiO2)、氧碳化矽(SiOC)、氧碳氮化矽(SiOCN)等。介電質遮罩52的材料可以與鰭片隔離區域54的材料相同或不同。
根據部分實施例,使用諸如原子層沉積的保形沉積製程來執行隔離區域54的介電質材料的沉積,其中原子層沉積製程可以是電漿增強原子層沉積、熱原子層沉積等。介電質材料可以由氮化矽(SiN)、氧化矽(SiO2)、氧碳化矽(SiOC)、氧碳氮化矽(SiOCN)等或其組合形成或者包含氮化矽(SiN)、氧化矽(SiO2)、氧碳化矽(SiOC)、氧碳氮化矽(SiOCN)。鰭片隔離區域54可以由均質材料形成,或者可以具有包含多於一層的複合結構。例如,第8B圖繪示鰭片隔離區域54可以包含介電質襯墊54',其可以由諸如氧化矽形成。根據部分實施例,隔離區域54的介電質材料包含氮化矽(SiN),並且使用包含二氯甲矽烷和氨的製程氣體來執行沉積。可以添加或不添加氫氣(H2)。可以使用電漿增強原子層沉積在約450℃至約650℃之間的溫度下進行沉積製程。如第8A圖和第8B圖所示,縫隙55可以形成在鰭片隔離區域54的中間。縫隙55的寬度可在約0.5奈米與約2奈米之間的範圍內。在第8B圖中,標記淺溝槽隔離區域的頂表面22A和底表面22B以說明淺溝槽隔離區域22在何處。
第9圖和第10圖繪示替代閘極堆疊62的形成。
透過蝕刻移除虛設閘極堆疊30(如第8B圖所示),並且形成溝槽56(如第9圖所示)。相應的製程在第17圖所示的製造流程200中繪示為步驟220。接下來,如第10圖所示,形成(替換的)閘極堆疊62,其包含閘極介電質層58和閘極電極60。相應的製程在第17圖所示的製造流程200中繪示為步驟222。閘極堆疊62的形成包含形成/沉積多個層,然後執行諸如化學機械平坦化製程或機械研磨製程的平坦化製程。根據本公開的部分實施例,每個閘極介電質層58包含界面層(Interfacial Layer,IL)作為其下部位。界面層形成在突出的鰭片24'之暴露的表面上。界面層可以包含氧化層(例如,氧化矽層),其透過熱氧化製程或化學氧化製程來氧化每個突出的鰭片24'的表面層而形成,或者透過沉積製程而形成。閘極介電質層58中的每一個還可包含形成在界面層上方的高介電常數介電質層。高介電常數介電層可以包含高介電常數介電質材料(例如,二氧化鉿(HfO2)、二氧化鋯(ZrO2)、氧化鋯鉿(HfZrOx)、氧化矽鉿(HfSiOx)、氮氧化矽鉿(HfSiON)、氧化矽鋯(ZrSiOx)、氧化矽鋯鉿(HfZrSiOx)、氧化鋁(Al2O3)、氧化鋁鉿(HfAlOx)、氮化鋁鉿(HfAlN)、氧化鋁鋯(ZrAlOx)、氧化鑭(La2O3)、氧化鈦(TiO2)、氧化鐿(Yb2O3)、氮化矽等)。高介電常數介電質材料的介電常數(k值)高於3.9,並且可以高於約7.0。高介電常數介電質層可以形成為保形層,並且在突出的鰭片24'的側壁和閘極間隔物38的側壁上延伸。
閘極介電質層58也在介電質虛設鰭片25'的某些部分的頂表面和側壁上延伸,然而如果是透過熱氧化形成界面層,則在介電質虛設鰭片25'上可能不會形成界面層。根據本公開的部分實施例,使用原子層沉積、化學氣相沉積等形成閘極介電質層58中的高介電常數介電層。
閘極電極60形成在閘極介電質層58的頂部位,並填充由移除的虛設閘極堆疊而留下的溝槽的剩餘部分。在圖示中並未單獨地繪示出閘極電極60中的子層,然而由於子層的組成不同,因此它們可彼此區分。可以使用諸如原子層沉積或化學氣相沉積之類的保形沉積方法來執行至少下部位的子層的沉積,使得閘極電極60(以及每個子層)的垂直部分的厚度和水平部分的厚度為彼此實質上相等。
閘極電極60中的子層可以包含但不限於氮化鈦矽(TiSN)層、氮化鉭(TaN)層、氮化鈦(TiN)層、鈦鋁(TiAl)層、附加的氮化鈦(TiN)和/或氮化鉭(TaN)層以及填充金屬區域。以下,將閘極電極60稱為金屬閘極60。這些子層中的一些子層定義了各自的鰭式場效應電晶體的功函數。此外,p型鰭式場效應電晶體的金屬層和n型鰭式場效應電晶體的金屬層可以彼此不同,使得金屬層的功函數適合於相應的p型或n型鰭式場效應電晶體。填充金屬可以包含鎢、鈷等。
第11圖繪示諸如透過蝕刻製程使替代閘極堆疊62凹陷,因此再次形成了溝槽56的頂部位。相應的製程在第17圖所示的製造流程200中繪示為步驟224。
接下來,如第12圖所示,形成有時被稱為自對準接觸(Self-Aligned Contact,SAC)填充層66的介電質硬遮罩66。相應的製程在第17圖所示的製造流程200中繪示為步驟226。介電質硬遮罩66可以由氮化矽(SiN)、氧化矽(SiO2)、氧碳化矽(SiOC)、氧碳氮化矽(SiOCN)等或其組合形成或包含氮化矽(SiN)、氧化矽(SiO2)、氧碳化矽(SiOC)、氧碳氮化矽(SiOCN)等。根據部分實施例,介電質材料包含氮化矽(SiN),並且使用包含二氯甲矽烷和氨的製程氣體透過電漿增強原子層沉積進行沉積。可以添加或不添加氫氣(H2)。可以使用電漿增強原子層沉積在約350℃至約550℃之間的溫度下進行沉積製程。在沉積製程之後,執行平坦化製程。介電質材料的剩餘部分是介電質硬遮罩66。可以形成縫隙67。縫隙67的寬度可以在大約0.5奈米和大約2奈米之間的範圍內。當在如第8A圖所示的晶片10的俯視圖中觀察時,介電質硬遮罩66與所示的虛設閘極堆疊30位於相同的位置,並且縫隙67位於在虛設閘極堆疊30相對側上的閘極間隔物38之間的中間。
可以調節諸如溫度、沉積速率等的製程條件以使介電質硬遮罩66、鰭片隔離區域54和閘極隔離區域50彼此不同。例如,根據部分實施例,鰭片隔離區域54的密度可以高於介電質硬遮罩66的密度,並且介電質硬遮罩66的密度可以進一步高於閘極隔離區域50的密度。
參照第13圖,使介電質硬遮罩66和鰭片隔離區
域54凹陷以分別形成凹槽68A和68B(將它們統稱為凹槽68)。相應的製程在第17圖所示的製造流程200中繪示為步驟228。不在圖示平面中的閘極隔離區域50也可能被凹陷。可以透過凹陷製程移除介電質遮罩52。根據部分實施例,在共同的蝕刻製程中執行介電質硬遮罩66和鰭片隔離區域54的凹陷。根據其他實施例,在不同的蝕刻製程中執行介電質硬遮罩66的凹陷和鰭片隔離區域54的凹陷。根據部分實施例,不使襯墊54'凹陷。根據其他實施例,使襯墊54'凹陷,例如,線54'S繪示當使襯墊54'凹陷時襯墊54'的頂表面可能的位置。
根據部分實施例,鰭片隔離區域54的底部位處於受控制的高度(例如,位於低於虛線57的高度),其中,使虛線57與突出的鰭片24'的頂表面的距離D1小於約50奈米或小於約20奈米。凹槽68A的底部位也可以位於比替代閘極堆疊62的頂表面低、在替代閘極堆疊62的頂表面與突出的鰭片24'的頂表面之間(或與之齊平)、或低於突出的鰭片24'的頂表面的任何高度。鰭片隔離區域54可以凹陷到低於介電質硬遮罩66。凹槽68A也可以比凹槽68B深。在凹陷之後,可能還是存在縫隙55和67。
蝕刻製程可以包含濕式蝕刻製程或乾式蝕刻製程。例如,當使用乾式蝕刻製程時,蝕刻氣體可以使用含碳和氟的氣體(CxFy-based)(例如,四氟化碳(CF4))、乙烷(C2H6)等。溫度可以在約25℃至約300℃之間的範圍內。蝕刻持續時間可以在約5秒至約300秒之間的
範圍內。當使用濕式蝕刻製程時,可以使用磷酸(H3PO4)。在蝕刻中,溫度可以在約150℃至約200℃之間的範圍內。蝕刻持續時間可以在約50秒至約2,000秒之間的範圍內。可以透過控制蝕刻時間來控制凹槽68的期望深度。根據部分實施例,鰭片隔離區域54的蝕刻速率可以大於介電質硬遮罩66的蝕刻速率,並且介電質硬遮罩66的蝕刻速率可以進一步大於閘極隔離區域50的蝕刻速率。
在蝕刻製程期間,層間介電層48和閘極間隔物38旨在不被蝕刻。例如,蝕刻選擇性ER50-54-66/ER48和蝕刻選擇性ER50-54-66/ER38可以大於約10,其中ER48是層間介電層48的蝕刻速率,ER38是閘極間隔物38的蝕刻速率,而ER50-54-66是閘極隔離區域50、鰭片隔離區域54和介電質硬遮罩66的蝕刻速率。因此,通常層間介電層48和閘極間隔物38不會被蝕刻。然而,隨著介電質硬遮罩66的凹陷,可能還會發生閘極間隔物38從其側壁被蝕刻的情況,並且由於閘極間隔物38很薄,因此在部分實施例中,閘極間隔物38也會被凹陷。在這些實施例中,凹陷的閘極間隔物38的頂表面可以被繪示為38TS,其低於層間介電層48的頂表面。頂表面38TS可以是傾斜的。替代閘極堆疊62的相對側上的閘極間隔物38可以是對稱的或者可以是不對稱的。
第14圖繪示介電質區域70A和70B(統稱為介電質區域70)的形成。相應的製程在第17圖所示的製造流程200中繪示為步驟230。此外,縫隙71A和71B(統
稱為縫隙71)分別地形成在介電質區域70A和70B中。同時,介電質區域(70C,第16A圖和第16B圖)形成在凹陷的閘極隔離區域50的頂部位上,並且介電質區域70C和下面的閘極隔離區域50可以具有與介電質區域70B和介電質硬遮罩66相似的輪廓。可以在共同的沉積製程中形成介電質區域70A、70B和70C,此共同的沉積製程可以包含諸如原子層沉積或化學氣相沉積的保形沉積製程,接著是共同的平坦化製程。介電質區域70A和下面剩餘的鰭片隔離區域54組合形成隔離區域75。
縫隙71A和71B的寬度可以在大約0.5奈米和大約2奈米之間的範圍內。根據部分實施例,介電質區域70由氮化矽(SiN)、氧化矽(SiO2)、氧碳化矽(SiOC)、氧碳氮化矽(SiOCN)等或其組合的材料形成或者包含氮化矽(SiN)、氧化矽(SiO2)、氧碳化矽(SiOC)、氧碳氮化矽(SiOCN)。再者,介電質區域70的材料可以與下面的介電質硬遮罩66、閘極隔離區域50和/或鰭片隔離區域54的材料相同或不同。在介電質區域70和下面的介電質硬遮罩66、閘極隔離區域50和鰭片隔離區域54之間界面(例如,所標示的54S和66S)可能是可以區分的,也可能是不可以區分的(例如,在穿透式電子顯微鏡(Transmission Electron Microscopy,TEM image)中是可以區分的或者不可以區分的),不論它們是由相同的材料形成還是由不同的材料形成。例如,當介電質硬遮罩66、閘極隔離區域50和鰭片隔離區域54由
氮化矽(SiN)形成時,介電質硬遮罩66、閘極隔離區域50和鰭片隔離區域54的表面層可以在自然氧化中被氧化形成薄的氧氮化矽(SiON)界面層。第14圖繪示示例性的界面層,其也被標記為66S和54S。根據部分實施例,界面層66S和54S在橫截面圖中具有U形。
如第14圖所示,介電質區域70A的底部位將上面的縫隙71A與下面的縫隙55分開。介電質區域70B的底部位將相應之上面的縫隙71B與相應之下面的縫隙67分開。介電質區域70A的底部位的寬度W1可以在大約12奈米至大約16奈米之間的範圍內,此寬度W1明顯地大於寬度W2(寬度W2可以在大約0.5奈米至大約2奈米之間的範圍內)。介電質區域70A的底部位的高度H1可以在大約5奈米與大約20奈米之間的範圍內。
第15圖繪示鰭式場效應電晶體的附加特徵的形成。相應的製程在第17圖所示的製造流程200中繪示為步驟232。例如,閘極接觸塞74形成在閘極電極60上方並與閘極電極60接觸。形成源極/汲極矽化物區域76和源極/汲極接觸塞78以電連接到源極/汲極區域42。從而形成鰭式場效應電晶體80A和80B。可以理解的是,例如,在用於形成閘極接觸塞74和源極/汲極接觸塞78的平坦化製程和蝕刻製程中,可以移除介電質區域70A和70B的頂部位。縫隙71B可能與相應之介電質區域70B的頂部位一起被完全地移除,而縫隙71A可能被縮短。
第16A圖繪示根據部分實施例中晶片10的一部
分的俯視圖。在第16A圖中,繪示一些閘極接觸塞74和源極/汲極接觸塞78,然而亦可以形成更多的閘極接觸塞和源極/汲極接觸塞。在第16A圖中繪示如第15圖所示的介電質區域70A和70B。此外,還繪示與介電質區域70A和70B在相同的沉積製程中形成的介電質區域70C。應當理解,在俯視圖中,介電質區域70A、70B和70C可以形成連續的區域,並且在它們之間沒有可區別的界面。換句話說,當從晶片10的頂部位觀察時,在以相同製程形成的介電質區域70A、70B和70C之間沒有可區別的界面。因此,在區域73中沒有可區別的界面。根據其他實施例,可以在第15圖所示的過程中完全地移除介電質區域70C,因此,在第16A圖和第16B圖中,不會留下介電質區域70C。相反地,閘極隔離區域50將是可見的。
第16B圖繪示第16A圖中的區域84的透視圖。在所示的實施例中,在透視圖中繪示在淺溝槽隔離區域22上方之部分的鰭片隔離區域54以及在鰭片隔離區域54上方的介電質區域70A,並且縫隙67和71A也被繪示出。在其他實施例中,鰭片隔離區域54在第16B圖中不可見,因為介電質區域70A延伸到淺溝槽隔離區域22的頂表面。圖示中亦繪示介電質區域70B和70C。
本公開的實施例具有一些特徵。透過使閘極隔離區域、鰭片隔離區域和介電質硬遮罩凹陷,可以在所得的凹槽中形成附加的介電質區域。在閘極隔離區域、鰭片隔離區域和介電質硬遮罩中的縫隙可以被密封。否則,長的縫
隙可能會被分為較短的上部位和下部位。這會減少由縫隙引起的問題。
根據本公開的部分實施例,一種方法包含:形成半導體鰭片,此半導體鰭片突出於隔離區域的頂表面之上,其中,隔離區域延伸到半導體基材中;蝕刻半導體鰭片的一部分以形成溝槽,其中此溝槽延伸到低於隔離區域的底表面,並延伸到半導體基材中;使用第一介電質材料填充溝槽以形成第一鰭片隔離區域;使第一鰭片隔離區域凹陷以形成第一凹槽;使用第二介電質材料填充第一凹槽,其中,第一介電質材料和第二介電質材料組合形成第二鰭片隔離區域。在一些實施例中,第一介電質材料包含第一縫隙,而第二介電質材料包含與第一縫隙重疊的第二縫隙。在一些實施例中,此方法更包含移除包含第二縫隙的第二介電質材料的頂部位,其中保留沒有第二縫隙的第二介電質材料的底部位。在一些實施例中,第一介電質材料與第二介電質材料相同。在一些實施例中,此方法更包含在半導體鰭片上形成閘極堆疊;並且形成閘極隔離區域,以將閘極堆疊分為第一部分和第二部分,其中當第一鰭片隔離區域被凹陷時,閘極隔離區域也被凹陷以形成第二凹槽,並使用第二介電質材料填充第二凹槽。在一些實施例中,此方法更包含在半導體鰭片上形成替代閘極堆疊;使替代閘極堆疊凹陷;並且在替代閘極堆疊上方形成介電質硬遮罩並使替代閘極堆疊與介電質硬遮罩接觸,其中,當第一鰭片隔離區域被凹陷時,介電質硬遮罩也被凹陷以形成附
加的凹槽,並且將第二介電質材料填充到附加的凹槽中。在一些實施例中,在第一鰭片隔離區域被凹陷之後,第一鰭片隔離區域之剩餘部分的頂表面低於半導體鰭片的另一頂表面。
根據本公開的部分實施例,元件包含半導體基材;隔離區域延伸到半導體基材中;以及介電質區域從高於隔離區域的頂表面的第一高度延伸到低於隔離區域的底表面的第二高度,其中,介電質區域包含在其中具有第一縫隙的下部位;以及在其中具有第二縫隙的上部位,其中第一縫隙透過介電區域的上部位的底部位與第二縫隙間隔開。在一些實施例中,下部位和上部位之間具有可區分的界面。在一些實施例中,下部位和上部位由相同的材料形成,並且可區分的界面包含界面層,並且界面層包含相同的材料和氧氣。在一些實施例中,第二縫隙與第一縫隙重疊。在一些實施例中,此方法更包含具有與同一直線對齊的長度方向的第一突出的半導體鰭片和第二突出的半導體鰭片,其中,介電質區域將第一突出的半導體鰭片與第二突出的半導體鰭片分開。在一些實施例中,此元件更包含第一鰭式場效應電晶體,此第一鰭式場效應電晶體包含第一突出的半導體鰭片和第一源極/汲極區域,其中第一源極/汲極區域在第一突出的半導體鰭片和介電質區域之間;以及第二鰭式場效應電晶體包含第二突出的半導體鰭片和第二源極/汲極區域,其中第二源極/汲極區域在第二突出的半導體鰭片和介電質區域之間。在一些實施例中,此元件更包
含在第一突出的半導體鰭片上的閘極堆疊;以及在閘極堆疊上方的介電質硬遮罩,其包含其中具有第三縫隙之附加的下部位;以及在附加的下部位之上並與之接觸之附加的上部位。在一些實施例中,附加的上部位沒有縫隙。
根據本公開的部分實施例,一種元件包含基材;延伸到基材中的隔離區域;從隔離區域的頂表面向上延伸的半導體鰭片;延伸到半導體鰭片中的第一磊晶半導體區域和第二磊晶半導體區域;橫向地在第一磊晶半導體區域和第二磊晶半導體區域之間的第一介電質區域;以及在第一介電質區域上方的第二介電質區域,其中第二介電質區域包含與第一介電質區域的頂表面接觸的U形底部位。在一些實施例中,第一介電質區域和第二介電質區域包含相同的介電質材料。在一些實施例中,第一介電質區域和第二介電質區域分別包含第一縫隙和第二縫隙,並且第一縫隙透過第二介電質區域的一部分與第二縫隙分開。在一些實施例中,第一縫隙延伸到U形底部位。在一些實施例中,第二介電質區域的底表面低於第一磊晶半導體區域的另一頂表面。
前述概述了幾個實施例的特徵,使得本領域具通常知識者可以更好地理解本公開的各方面。本領域具通常知識者應該理解,他們可以容易地將本公開作為設計或修改其他過程和結構的基礎,以實現與本文介紹的實施例相同的目的和/或實現相同的益處。本領域具通常知識者還應該理解到,這樣的等效構造並不脫離本公開的精神和範圍,
並且在不脫離本公開的精神和範圍的情況下,它們可以進行各種改變、替換和變更。
10:晶片
20:基材
22A:頂表面
22B:底表面
24':突出的鰭片
42:磊晶區域
46:接觸蝕刻停止層
48:層間介電層
54:鰭片隔離區域
54S:界面層
55:縫隙
58:閘極介電質層
60:閘極電極
62:閘極堆疊
66:介電質硬遮罩
67:縫隙
70A:介電質區域
70B:介電質區域
71A:縫隙
74:閘極接觸塞
75:隔離區域
76:源極/汲極矽化物區域
78:源極/汲極接觸塞
80A:鰭式場效應電晶體
80B:鰭式場效應電晶體
Claims (10)
- 一種半導體元件的製造方法,包含:形成突出高於複數個隔離區域的複數個頂表面的一半導體鰭片,其中該些隔離區域延伸到一半導體基材中;蝕刻該半導體鰭片的一部分以形成一溝槽,其中該溝槽延伸到低於該些隔離區域的複數個底表面,並延伸到該半導體基材中;使用一第一介電質材料填充該溝槽以形成一第一鰭片隔離區域;凹陷該第一鰭片隔離區域以形成一第一凹槽;以及使用一第二介電質材料填充該第一凹槽,其中該第一介電質材料和該第二介電質材料組合形成一第二鰭片隔離區域。
- 根據請求項1所述的方法,其中該第一介電質材料包含一第一縫隙,並且該第二介電質材料包含與該第一縫隙重疊的一第二縫隙。
- 根據請求項1所述的方法,更包含:形成一閘極堆疊於該半導體鰭片上;以及形成一閘極隔離區域以將該閘極堆疊分成一第一部分和一第二部分,其中當該第一鰭片隔離區域被凹陷時,該閘極隔離區域也被凹陷以形成一第二凹槽,並且將該第二介電質材料填充到該第二凹槽中。
- 根據請求項1所述的方法,其中在使該第一鰭片隔離區域凹陷之後,該第一鰭片隔離區域的一剩餘部分的一頂表面低於該半導體鰭片的一另一頂表面。
- 一種半導體元件,包含:一半導體基材;複數個隔離區域,延伸到該半導體基材中;以及一介電質區域,包含:一下部位,在該下部位中具有一第一縫隙;以及一上部位,在該上部位中具有一第二縫隙,其中該第一縫隙透過該介電質區域的該上部位的一底部位與該第二縫隙間隔開,且該介電質區域的該上部位中的該第一縫隙重疊於該介電質區域的該下部位中的該第二縫隙。
- 根據請求項5所述的半導體元件,其中該下部位和該上部位之間具有一可區分的界面。
- 根據請求項5所述的半導體元件,更包含:一第一突出的半導體鰭片和一第二突出的半導體鰭片,該第一突出的半導體鰭片和該第二突出的半導體鰭片的長度方向對準同一直線,其中,該介電質區域將該第一突出的半導體鰭片與該第二突出的半導體鰭片分開。
- 一種半導體元件,包含:一基材;複數個隔離區域,延伸到該基材中;一半導體鰭片,從該些隔離區域的複數個頂表面向上延伸;一第一磊晶半導體區域和一第二磊晶半導體區域,延伸到該半導體鰭片中;一第一介電質區域,橫向地在該第一磊晶半導體區域和該第二磊晶半導體區域之間;以及一第二介電質區域,在該第一介電質區域上,其中該第二介電質區域包含與該第一介電質區域的一頂表面接觸的一U形底部位。
- 根據請求項8所述的半導體元件,其中該第一介電質區域和該第二介電質區域包含一相同的介電質材料。
- 根據請求項8所述的半導體元件,其中該第一介電質區域和該第二介電質區域分別地包含一第一縫隙和一第二縫隙,並且該第一縫隙與該第二縫隙透過該第二介電質區域的一部分間隔開。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202063016495P | 2020-04-28 | 2020-04-28 | |
US63/016,495 | 2020-04-28 | ||
US16/933,386 US11437277B2 (en) | 2020-04-28 | 2020-07-20 | Forming isolation regions for separating fins and gate stacks |
US16/933,386 | 2020-07-20 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202141590A TW202141590A (zh) | 2021-11-01 |
TWI755178B true TWI755178B (zh) | 2022-02-11 |
Family
ID=78222754
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109142247A TWI755178B (zh) | 2020-04-28 | 2020-12-01 | 半導體元件及其製造方法 |
Country Status (4)
Country | Link |
---|---|
US (3) | US11437277B2 (zh) |
KR (1) | KR102437246B1 (zh) |
DE (1) | DE102020120265A1 (zh) |
TW (1) | TWI755178B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11532628B2 (en) | 2021-02-26 | 2022-12-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method |
US20230009485A1 (en) * | 2021-07-09 | 2023-01-12 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gate Structure in Semiconductor Device and Method of Forming the Same |
US20230282483A1 (en) * | 2022-03-03 | 2023-09-07 | Intel Corporation | Gate cut structures formed before dummy gate |
US20240266209A1 (en) * | 2023-02-03 | 2024-08-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method of making the same |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201616581A (zh) * | 2014-10-17 | 2016-05-01 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
TW202013510A (zh) * | 2018-09-27 | 2020-04-01 | 台灣積體電路製造股份有限公司 | 鰭狀場效電晶體的製作方法 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9012284B2 (en) | 2011-12-23 | 2015-04-21 | Intel Corporation | Nanowire transistor devices and forming techniques |
US9953975B2 (en) * | 2013-07-19 | 2018-04-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods for forming STI regions in integrated circuits |
US9159552B2 (en) | 2013-12-27 | 2015-10-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming a germanium-containing FinFET |
US9190496B2 (en) | 2014-01-23 | 2015-11-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of making a FinFET device |
KR102524806B1 (ko) | 2016-08-11 | 2023-04-25 | 삼성전자주식회사 | 콘택 구조체를 포함하는 반도체 소자 |
KR102549340B1 (ko) | 2016-09-27 | 2023-06-28 | 삼성전자주식회사 | 반도체 장치 및 이의 제조 방법 |
KR102291559B1 (ko) * | 2017-06-09 | 2021-08-18 | 삼성전자주식회사 | 반도체 장치 |
US10522409B2 (en) | 2017-08-31 | 2019-12-31 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin field effect transistor (FinFET) device structure with dummy fin structure and method for forming the same |
KR102472136B1 (ko) | 2018-03-12 | 2022-11-30 | 삼성전자주식회사 | 집적회로 소자 |
KR102402763B1 (ko) | 2018-03-27 | 2022-05-26 | 삼성전자주식회사 | 반도체 장치 |
US11056399B2 (en) * | 2019-04-10 | 2021-07-06 | International Business Machines Corporation | Source and drain EPI protective spacer during single diffusion break formation |
-
2020
- 2020-07-20 US US16/933,386 patent/US11437277B2/en active Active
- 2020-07-31 DE DE102020120265.2A patent/DE102020120265A1/de active Pending
- 2020-12-01 TW TW109142247A patent/TWI755178B/zh active
- 2020-12-17 KR KR1020200177467A patent/KR102437246B1/ko active IP Right Grant
-
2022
- 2022-07-20 US US17/813,850 patent/US12027423B2/en active Active
-
2024
- 2024-05-20 US US18/668,960 patent/US20240304496A1/en active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201616581A (zh) * | 2014-10-17 | 2016-05-01 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
TW202013510A (zh) * | 2018-09-27 | 2020-04-01 | 台灣積體電路製造股份有限公司 | 鰭狀場效電晶體的製作方法 |
Also Published As
Publication number | Publication date |
---|---|
TW202141590A (zh) | 2021-11-01 |
KR20210133854A (ko) | 2021-11-08 |
KR102437246B1 (ko) | 2022-08-26 |
US20210335670A1 (en) | 2021-10-28 |
US20240304496A1 (en) | 2024-09-12 |
DE102020120265A1 (de) | 2021-10-28 |
US20220359299A1 (en) | 2022-11-10 |
US11437277B2 (en) | 2022-09-06 |
US12027423B2 (en) | 2024-07-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI677019B (zh) | 半導體裝置及其製造方法 | |
TWI755178B (zh) | 半導體元件及其製造方法 | |
US20220173225A1 (en) | Dummy Gate Cutting Process and Resulting Gate Structures | |
US11171236B2 (en) | Cut-fin isolation regions and method forming same | |
US20210376073A1 (en) | Confined source/drain epitaxy regions and method forming same | |
US11626506B2 (en) | Reducing pattern loading in the etch-back of metal gate | |
US20220059685A1 (en) | Cut-Fin Isolation Regions and Method Forming Same | |
CN112750771A (zh) | 鳍端部栅极结构及其形成方法 | |
US10943829B2 (en) | Slot contacts and method forming same | |
US12040329B2 (en) | Semiconductor device structure and methods of forming the same | |
TWI847254B (zh) | 半導體裝置之形成方法 | |
KR102434063B1 (ko) | 리세싱 및 재퇴적을 통한 하이브리드 격리 영역들의 형성 | |
CN113130394A (zh) | 半导体器件及其制造方法 | |
TWI778507B (zh) | 半導體元件及其形成方法 | |
US20240363432A1 (en) | Hybrid isolation regions having upper and lower portions with seams | |
TWI773241B (zh) | 半導體裝置及其形成方法 | |
US20230163186A1 (en) | Epitaxial features in semiconductor devices and manufacturing method of the same |